--- /srv/rebuilderd/tmp/rebuilderd12VNFo/inputs/qemu-system-riscv_10.0.2+ds-2+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd12VNFo/out/qemu-system-riscv_10.0.2+ds-2+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-15 09:54:40.000000 debian-binary │ --rw-r--r-- 0 0 0 1156 2025-08-15 09:54:40.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3332580 2025-08-15 09:54:40.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1152 2025-08-15 09:54:40.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3329492 2025-08-15 09:54:40.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25c008 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xba9d9c 0x00ba9d9c 0x00ba9d9c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xba9d3c 0x00ba9d3c 0x00ba9d3c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xba9dc8 0xba9dc8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xba9d68 0xba9d68 R E 0x10000 │ │ │ │ LOAD 0xbafd50 0x00bbfd50 0x00bbfd50 0x1e2650 0x208e80 RW 0x10000 │ │ │ │ DYNAMIC 0xc9ac4c 0x00caac4c 0x00caac4c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xba9da8 0x00ba9da8 0x00ba9da8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xba9d48 0x00ba9d48 0x00ba9d48 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbafd50 0x00bbfd50 0x00bbfd50 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbafd50 0x00bbfd50 0x00bbfd50 0xf02b0 0xf02b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008c0fc 08c0fc 0ab2b4 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001373b0 1373b0 00c182 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00143534 143534 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00143934 143934 10d680 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00250fb4 250fb4 001f00 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00252eb4 252eb4 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00252ec0 252ec0 002e94 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00255d60 255d60 784134 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d9e94 9d9e94 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d9ea0 9d9ea0 1cfefc 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00ba9d9c ba9d9c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00ba9da4 ba9da4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00ba9da8 ba9da8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00255d60 255d60 7840d4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d9e34 9d9e34 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d9e40 9d9e40 1cfefc 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00ba9d3c ba9d3c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00ba9d44 ba9d44 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00ba9d48 ba9d48 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbfd50 bafd50 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbfd50 bafd50 000788 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bc04d8 bb04d8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bc04e0 bb04e0 0ea76c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caac4c c9ac4c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caae2c c9ae2c 0051d0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 ca0000 0f23a0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1048,165 +1048,165 @@ │ │ │ │ 1044: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1045: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1046: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1047: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1048: 00dc7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1049: 005453a0 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1050: 00d940d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1051: 00817764 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1051: 00817704 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1052: 00cbe518 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1053: 007e9e6c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1053: 007e9e0c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1054: 00dc7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1055: 00d9d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1056: 00da2590 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1057: 00d98b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1058: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1059: 0062a57c 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1060: 00dc61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1061: 008e5d3c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1061: 008e5cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1062: 00cffd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1063: 007e03dc 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1064: 0096949c 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1063: 007e037c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1064: 0096943c 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1065: 005dce18 1096 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1066: 00dc6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1067: 00dc808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1068: 00d91bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1069: 005ff804 596 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1070: 00c816c0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1071: 00dc74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1072: 00cffcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1073: 008e9750 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1073: 008e96f0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1074: 00618880 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1075: 00296ba0 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1076: 00dc8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1077: 00dc702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1078: 00d9d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1079: 009503d4 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1079: 00950374 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1080: 006189a0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ 1081: 00dc7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1082: 006188e0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1083: 00d8e4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1084: 00945f58 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1084: 00945ef8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1085: 00dc69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1086: 0041d974 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1087: 008f6620 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1087: 008f65c0 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1088: 00d94654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1089: 00999ec8 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1090: 006a0ca4 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1089: 00999e68 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1090: 006a0c44 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1091: 00dc68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1092: 00dc7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1093: 00d9e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1094: 00dc6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1095: 007404fc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1096: 0097c1e4 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1095: 0074049c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1096: 0097c184 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1097: 00cffc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1098: 00d9a93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1099: 00da116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1100: 00cec56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1101: 008dff50 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008dfef0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7e98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d9fd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00dc6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00dc73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d8dac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 0047913c 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00cec3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1109: 00dc64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1110: 00821274 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1110: 00821214 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1111: 00dc778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1112: 00618940 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1113: 00d98074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 00cec4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1115: 00dc6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1116: 00d8e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 00cfa63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1118: 00dc688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1119: 00d997ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1120: 00528a54 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 00d94184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 00cfa4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1123: 00dc75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1124: 008d055c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1125: 0073ffbc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00943648 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1124: 008d04fc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1125: 0073ff5c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 009435e8 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 00dc7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 00cfa5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1129: 00558648 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1130: 00dc68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1131: 00d943a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1132: 00514778 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1133: 008e41a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1133: 008e4148 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1134: 00dc663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1135: 00dc805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1136: 00303884 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1137: 00cec464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1138: 00961098 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00961038 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 00dc8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 00dc6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 00d8d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1142: 00731bc0 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1142: 00731b60 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1143: 0042a010 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1144: 005b0b04 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1145: 009243a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1146: 006e6d84 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1147: 0072d6f8 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1145: 00924348 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1146: 006e6d24 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1147: 0072d698 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1148: 00cf1b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1149: 008bede4 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1149: 008bed84 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 00cfa534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1151: 00d955d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1152: 0083a940 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1152: 0083a8e0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1153: 00cf1c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1154: 00d8f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1155: 00776ba4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1155: 00776b44 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1156: 002bae20 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1157: 00dc7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1158: 00da4044 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1159: 0070c664 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1160: 00956ba8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1159: 0070c604 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1160: 00956b48 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1161: 00d8a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1162: 00dc6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1163: 0094b11c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1163: 0094b0bc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1164: 00d97fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1165: 00743c64 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1165: 00743c04 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1166: 00dc79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1167: 00dc8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1168: 00dc7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1169: 00917cd4 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1170: 009626e8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1169: 00917c74 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1170: 00962688 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1171: 00cf1c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1172: 00dc7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1173: 008bd464 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1173: 008bd404 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1174: 00dc7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1175: 00569bcc 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1176: 0039576c 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1177: 00dc62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1178: 00d9edd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1179: 00514494 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1180: 003ac2e4 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1181: 00d90bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1182: 00d8e5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1183: 0033257c 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1184: 0081ab10 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1184: 0081aab0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1185: 0055beb0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1186: 0099725c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1186: 009971fc 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1187: 00d8c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1188: 00dc738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1189: 00dc7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1190: 00d9b0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1191: 00715d08 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1191: 00715ca8 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1192: 00dc6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1193: 00bcf200 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1194: 00d90cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1195: 002e4464 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1196: 00dc8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1197: 00d92518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 00d9cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0025e564 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 00cfe314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1201: 0093c65c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1201: 0093c5fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1202: 00dc747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1203: 00d90394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1204: 00cfe188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1205: 00d948a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 00dc743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1207: 00dc7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1208: 00cfe290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1214,127 +1214,127 @@ │ │ │ │ 1210: 00dc7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 00dc69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00ce28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1214: 00501cf0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1215: 00dc60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1216: 00ce2720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1217: 00942098 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 00942038 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00d8fd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 00ce2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1220: 005aea10 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1221: 00982ec0 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1222: 0092cce0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1221: 00982e60 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1222: 0092cc80 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1223: 00d8e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1224: 00392328 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 00989dc0 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 00b83820 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 00989d60 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 00b837c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00dc6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1228: 00cfe20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1229: 00dc7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1230: 007f366c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1230: 007f360c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1231: 00dc7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1232: 00da14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1233: 008e2218 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1233: 008e21b8 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1234: 0032b360 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1235: 0094465c 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1236: 008d607c 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1235: 009445fc 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1236: 008d601c 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1237: 00da02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1238: 00718658 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1238: 007185f8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1239: 00dc66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1240: 00ce27a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1241: 00dc80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1242: 007977c4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1242: 00797764 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1243: 00dc603e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1244: 009539ec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1244: 0095398c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1245: 005af23c 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1246: 0050096c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1247: 0029bf90 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1248: 00cee774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1249: 0029ae8c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1250: 00cee5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ - 1251: 0073e050 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1251: 0073dff0 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1252: 00cee6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1253: 0092bc80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1253: 0092bc20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1255: 007b875c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1255: 007b86fc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1256: 00dc61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1257: 0086aebc 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1257: 0086ae5c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1258: 00dc7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1259: 00328b5c 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1260: 004ac7a4 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1261: 00dc6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1262: 00d9ee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1263: 00372d38 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1264: 00d8f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1265: 00d90494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1266: 00cee66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1267: 00dc610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 008cc338 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 0074852c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 0095a8d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 008cc2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 007484cc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 0095a870 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0033e9d8 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 008ca1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1273: 006a0d70 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1272: 008ca16c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1273: 006a0d10 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1274: 005a4e6c 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 00d94074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 00da1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 007b2424 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1277: 007b23c4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1278: 0052fa30 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1279: 00dc65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1280: 009ae684 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1280: 009ae624 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1281: 00dc81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1282: 00d91ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1283: 004155c0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1284: 00974af4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1284: 00974a94 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1285: 00d9b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1286: 0077f050 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1286: 0077eff0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1287: 00d8a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1288: 0092b888 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1288: 0092b828 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1289: 00d9d66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1290: 00dc63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1291: 00d97f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1292: 0082180c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1292: 008217ac 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1293: 00d94244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1294: 002f9408 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1295: 00dc6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1296: 00da18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1297: 0088a814 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1297: 0088a7b4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1298: 00d0327c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1299: 00d8fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1300: 00d971a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1301: 00dc7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1302: 0090ee00 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1302: 0090eda0 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1303: 0041d888 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1304: 00d0348c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1305: 00d8cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1306: 00dc6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1307: 002c79f4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1308: 00dc6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1309: 0060f484 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1310: 005ed848 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1311: 00d9f70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1312: 00dc75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1313: 007f6a38 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1313: 007f69d8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1314: 00d9dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1315: 00d90974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1316: 00932644 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1316: 009325e4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1317: 00dc6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1318: 004364b0 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1319: 00c807c0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1320: 00ce3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1321: 00dc6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1322: 00ce350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1323: 0060f60c 360 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1324: 00d0306c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1325: 0094964c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1325: 009495ec 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1326: 00ce3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1327: 00d8cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1328: 00d90414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1329: 006e5344 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1329: 006e52e4 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1330: 002ae6f8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00d8b22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00dc79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00d919f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00c80e48 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1335: 00da1ac0 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1336: 00331774 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1346,277 +1346,277 @@ │ │ │ │ 1342: 00dc66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1343: 00dc8baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1344: 002b2d30 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1345: 00dc7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1346: 00dc6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1347: 004d8270 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1348: 003ac27c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1349: 007ef24c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1349: 007ef1ec 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1350: 002ffe10 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1351: 009ccb90 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1352: 00813b5c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1353: 006a0860 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1354: 009055e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1351: 009ccb30 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1352: 00813afc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1353: 006a0800 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1354: 00905588 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1355: 00c80fcc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1356: 00dc5fff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1357: 00dc820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1358: 00797b1c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1359: 0071b214 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1360: 0096d060 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1358: 00797abc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1359: 0071b1b4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1360: 0096d000 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1361: 00dc64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1362: 00d92538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1363: 002ac4d8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1364: 0099a918 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1364: 0099a8b8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1365: 00dc7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1366: 007928b0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1367: 00817bc0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1366: 00792850 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1367: 00817b60 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1368: 002ae3f0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1369: 00dc7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1370: 00413d40 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1371: 00dc8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1372: 008fd0f8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1372: 008fd098 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1373: 00dc6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1374: 009245d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1374: 00924570 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1375: 00dc6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1376: 006d3d70 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1377: 00907280 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1376: 006d3d10 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1377: 00907220 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1378: 005ac14c 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1379: 006a0d04 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1380: 00912fa4 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1379: 006a0ca4 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1380: 00912f44 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 0054fb78 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 00d97b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 00d9a50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 00dc7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 004790cc 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 00d9c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 00d988dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0070d648 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0070d5e8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1389: 0063d698 248 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1390: 0038e128 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1391: 00d8d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1392: 00da22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1393: 00dc7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1394: 0054bf9c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1395: 008f0a48 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1395: 008f09e8 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1396: 00d920f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1397: 00da2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1398: 00d8ba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1399: 00dc6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1400: 00dc7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1401: 007ecc1c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1402: 0093f9bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1401: 007ecbbc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1402: 0093f95c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1403: 00d8e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1404: 00b83880 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1404: 00b83820 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1405: 00d92868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1406: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1407: 00783eac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1407: 00783e4c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1408: 005724a0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1409: 00dc8800 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1410: 004d6d3c 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1411: 0093f6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1412: 007a4268 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1411: 0093f64c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1412: 007a4208 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1413: 00d8c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1414: 009c1a60 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1415: 009bb7d8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1414: 009c1a00 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1415: 009bb778 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1416: 00dc7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1417: 005bb58c 168 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1418: 00d978e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1419: 00dc798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1420: 00dc844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1421: 008e07a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1421: 008e0740 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1422: 002b4d34 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1423: 00752f30 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1423: 00752ed0 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1424: 00dc69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1425: 00d9c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1426: 003721b4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1427: 009660c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1427: 00966060 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1428: 00d95a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1429: 00dc69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1430: 00dc7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1431: 00dc6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1432: 00dc6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1433: 00949ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1433: 00949e80 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1434: 00dc7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1435: 00d91af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1436: 00dc81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1437: 0077ea10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1438: 009b0e90 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1437: 0077e9b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1438: 009b0e30 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1439: 00dc84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1440: 007b0310 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1441: 0098a004 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1440: 007b02b0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1441: 00989fa4 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1442: 00d8a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1443: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1444: 00cf0c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1445: 00dc7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1446: 007f8bf4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1446: 007f8b94 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1447: 00d8e5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1448: 00ceaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1449: 005b46cc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1450: 007a9328 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1450: 007a92c8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1451: 00cf0d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1452: 0031e614 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1453: 00dc810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1454: 00dc84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1455: 005b8d80 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1456: 00ceacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1457: 00d8ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1458: 00dc7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1459: 00d8c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1460: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1461: 00dc6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1462: 007b8ab0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1462: 007b8a50 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1463: 00d937c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1464: 00d0138c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1465: 00dc640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1466: 00819eb0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1467: 009d18e4 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1468: 0090253c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1466: 00819e50 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1467: 009d1884 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1468: 009024dc 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1469: 00d9d3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1470: 00d984e4 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1471: 00d00c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1472: 00dc64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1473: 00dc695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1474: 009be744 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1475: 0098ab20 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1474: 009be6e4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1475: 0098aac0 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1476: 00cf0c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1477: 00821130 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1477: 008210d0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1478: 00382acc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1479: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1480: 00ceac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1481: 00d9b034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1482: 00d8ccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1483: 00d05928 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1484: 0090d848 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 0090d7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 00d8fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1486: 005288bc 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1487: 00514e30 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1488: 00cfa954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1489: 00d00e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1490: 00603588 108 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1491: 00d95640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1492: 00dc7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1493: 00d8ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1494: 00cfa8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1495: 00493220 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1496: 009335e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1497: 00953e9c 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1496: 00933584 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1497: 00953e3c 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1498: 00d9a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1499: 00d8bb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1500: 00950d24 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1500: 00950cc4 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1501: 00da3b70 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1502: 00dc61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1503: 0062f380 412 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1504: 00dc7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1505: 006367e4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1506: 0060bf94 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ - 1507: 00743b40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1507: 00743ae0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1508: 00581678 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1509: 00dc813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1510: 00d047a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_tlb_flush │ │ │ │ 1511: 0060c0b4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1512: 0062f068 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1513: 00da34b8 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1514: 004fdc30 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1515: 00dc700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1516: 0042da30 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1517: 002aba7c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1518: 00868a2c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 008689cc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1519: 0060bff4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1520: 00901f88 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1520: 00901f28 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1521: 00d95fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1522: 002ac090 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1523: 005b2840 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1524: 00c80cac 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1525: 00dc77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1526: 00cfa84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1527: 00d9d4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1528: 00d9af44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1529: 00dc7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1530: 00d94794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1531: 0093727c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1531: 0093721c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1532: 00da16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1533: 00820afc 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1533: 00820a9c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1534: 00516554 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1535: 0098f794 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1535: 0098f734 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1536: 00d99ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1537: 0080606c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1538: 007405e8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1539: 008f1f68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1537: 0080600c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1538: 00740588 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1539: 008f1f08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1540: 00dc8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1541: 0063695c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ - 1542: 00741b08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1542: 00741aa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1543: 00dc8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1544: 00d9c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1545: 00517948 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1546: 0062f1fc 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1547: 00296c9c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1548: 008e2cd8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1548: 008e2c78 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1549: 0060c054 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1550: 00d8a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1551: 005ad1ac 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1552: 00dc75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1553: 00dc7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1554: 0052df7c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1555: 00dc8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1556: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 003ac21c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 008d98dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 008d987c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00334350 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1560: 0030fb84 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1561: 0054a9ec 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1562: 00d96bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1563: 00dc85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1564: 00dc602b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1565: 008e78a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1566: 00964494 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1565: 008e7848 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1566: 00964434 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1567: 002b2eac 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1568: 00dc741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1569: 00dc63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1570: 00d91f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1571: 006034b0 108 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1572: 00dc83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1573: 00543bd4 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1574: 00dc8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1575: 00dc8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1576: 008c70a8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1576: 008c7048 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1577: 00dc6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1578: 0054f74c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1579: 00dc703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1580: 00d903b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1581: 00d8ba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1582: 00dc675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1583: 00c6f69c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1584: 008f62a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1584: 008f6244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1585: 00d91e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1586: 0079972c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1586: 007996cc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1587: 00629c00 476 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1588: 00925f30 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1588: 00925ed0 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1589: 00dc7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1590: 00d03594 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1591: 00ce40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1592: 007df5bc 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1593: 008a6cc8 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1594: 00783600 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1592: 007df55c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1593: 008a6c68 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1594: 007835a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1595: 00d05718 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1596: 0097906c 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1596: 0097900c 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1597: 00d97900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1598: 00d903c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1599: 0061d860 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1600: 00cec908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1601: 00961dd4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1601: 00961d74 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1602: 00dc7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1603: 009831c8 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1603: 00983168 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1604: 00d90874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1605: 005ebe38 1620 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1606: 00d8e344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1607: 00296a98 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1608: 0061d980 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1609: 0040fb80 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1610: 00d03510 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ - 1611: 006cbe44 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 006cbde4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 0061d8c0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_h │ │ │ │ 1613: 00d8b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1614: 00629ddc 524 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_w │ │ │ │ 1615: 002ac390 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1616: 0029d450 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1617: 00d9be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1618: 00d04380 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_w │ │ │ │ @@ -1627,326 +1627,326 @@ │ │ │ │ 1623: 00da23a0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1624: 00dc80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 00dc808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 00428980 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0032a8f4 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 0029ccfc 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 00dc7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1630: 009849cc 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1630: 0098496c 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1631: 0040a9e0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1632: 0061d920 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1633: 00dc7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1634: 00dc845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1635: 00d8e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1636: 003aa828 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1637: 00d9abbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1638: 00d94974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1639: 00d905e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1640: 002a6084 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1641: 00dc6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1642: 00dc82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1643: 00729a98 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1643: 00729a38 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1644: 0051594c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1645: 00dc707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1646: 00dc6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1647: 00da0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1648: 00dc6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1649: 0075de60 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1650: 0090d9b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1649: 0075de00 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1650: 0090d958 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1651: 00da0bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1652: 002a6bec 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1653: 00977614 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1654: 009c8e84 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1653: 009775b4 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1654: 009c8e24 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1655: 00d9d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1656: 00d95ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1657: 009554c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1657: 00955464 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1658: 003ad9a4 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1659: 00d903a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1660: 008fc68c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1660: 008fc62c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1661: 00dc8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1662: 00dc7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1663: 00dc72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1664: 0082226c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1664: 0082220c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1665: 00d97bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1666: 007b37c8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1667: 0099996c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1666: 007b3768 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1667: 0099990c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1668: 00dc6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1669: 005163cc 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1670: 00dc7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1671: 00dc8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1672: 00d99b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1673: 00dc790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1674: 0073f150 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1674: 0073f0f0 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1675: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1676: 00558564 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1677: 00294464 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1678: 00d8e304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1679: 0071a87c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1679: 0071a81c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1680: 00d93934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1681: 006272f0 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_d │ │ │ │ 1682: 00dc7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1683: 00d97120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1684: 00dc8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1685: 00d8ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1686: 00dc7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1687: 00626fa8 436 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1688: 009550e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1688: 00955088 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1689: 00dc7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1690: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1691: 00d9df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1692: 00d99f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1693: 0075802c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1693: 00757fcc 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1694: 00d9d64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1695: 00dc6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1696: 0050fb8c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1697: 00952884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1697: 00952824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1698: 00dc6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1699: 00dc6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1700: 00dc677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1701: 00ce06a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1702: 0093d7fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1702: 0093d79c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1703: 00d98f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1704: 009c07a8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1704: 009c0748 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1705: 0029842c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1706: 00d8ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1707: 00dc7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1708: 0025e500 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1709: 0096c68c 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1709: 0096c62c 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1710: 00dc722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1711: 00c6bde0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1712: 008181c8 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1712: 00818168 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1713: 0062715c 404 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1714: 00d8aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1715: 00910764 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1715: 00910704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1716: 00dc695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1717: 00dc6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1718: 00d8cc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1719: 00da1510 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1720: 00ce5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ - 1721: 006ee70c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1721: 006ee6ac 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1722: 00dc7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1723: 008b072c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1724: 0077aaf8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1723: 008b06cc 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1724: 0077aa98 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1725: 00dc745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1726: 00dc698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1727: 008c95f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1727: 008c9590 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1728: 00dc63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1729: 00dc68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1730: 00cf51ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1731: 0092ab50 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1731: 0092aaf0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1732: 00522e18 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1733: 00d90c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1734: 00cf52b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1735: 00dc6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1736: 00933914 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1736: 009338b4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1737: 00dc7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1738: 00da05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1739: 00d92368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1740: 0032d8f4 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1741: 009a34f8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1742: 00953888 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1741: 009a3498 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1742: 00953828 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1743: 00dc6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1744: 00ceca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1745: 00991784 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1746: 008dbd14 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1747: 00926690 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1748: 007e8f94 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1745: 00991724 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1746: 008dbcb4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1747: 00926630 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1748: 007e8f34 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1749: 00d9ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1750: 00332744 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1751: 00dc66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1752: 00dc6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1753: 0041b4b8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1754: 0029b7d0 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1755: 003ad718 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1756: 00cf5230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1757: 0032905c 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1758: 007a394c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1758: 007a38ec 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1759: 00dc6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1760: 00d947e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1761: 00dc8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1762: 00294580 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1763: 0093c9a4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1764: 00933cdc 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1763: 0093c944 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1764: 00933c7c 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1765: 00d8c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1766: 002fb3e8 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1767: 00d8a0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1768: 00d91354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1769: 008c9594 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1770: 007b0a54 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1769: 008c9534 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1770: 007b09f4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1771: 00dc804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1772: 009cb0dc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1772: 009cb07c 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1773: 0048f120 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1774: 00dc68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1775: 00dc6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1776: 00d96e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1777: 0088fb00 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 0088faa0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1778: 002ba980 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 00bcf1b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1780: 00dc7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1781: 00dc6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1782: 00d8f9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1783: 009be45c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1784: 0085261c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1783: 009be3fc 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1784: 008525bc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1785: 00d9880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1786: 0094ef94 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1786: 0094ef34 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1787: 00504084 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1788: 00dc81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1789: 00dc7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1790: 00c7c540 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1791: 0080afd8 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1791: 0080af78 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1792: 005a9650 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1793: 00758e64 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1794: 00968520 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1795: 009068dc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1793: 00758e04 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1794: 009684c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1795: 0090687c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1796: 00da0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1797: 00d91ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1798: 00d94a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1799: 00d9da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1800: 009d6fb4 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1801: 0070e8c4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1800: 009d6f54 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1801: 0070e864 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1802: 00d8f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1803: 009bec0c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1804: 008cc3f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1803: 009bebac 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1804: 008cc390 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1805: 0025e5b4 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1806: 00d98b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1807: 00dc7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1808: 004fdd10 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1809: 00914170 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1809: 00914110 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1810: 00290f44 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1811: 00dc662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1812: 008f6470 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1813: 007f75b8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1812: 008f6410 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1813: 007f7558 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1814: 003e20e4 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1815: 00ce4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1816: 00dc8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1817: 00d91fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1818: 00942668 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1818: 00942608 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1819: 002aa7ec 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1820: 00d9dd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1821: 00793db8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1821: 00793d58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1822: 00d8cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00dc72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 0058ea80 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 0033b394 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00d9b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 00304300 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00d94364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 00918ac4 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 00918a64 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00da2adc 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 00493110 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 00436e20 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00dc611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1834: 002b319c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1835: 006cbe64 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1835: 006cbe04 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1836: 00d95f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1837: 00dc7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1838: 0061bb20 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1839: 00d9a23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1840: 003047b0 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1841: 008e8ac4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1841: 008e8a64 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1842: 00d91f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1843: 00d99074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1844: 00dc7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1845: 00c87bf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1846: 0042e614 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1847: 0061bb80 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1848: 002907d4 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1849: 00dc758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1850: 00d89f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1851: 00969f44 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1851: 00969ee4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1852: 00d9c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1853: 00d8f6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1854: 0037b580 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1855: 008fe43c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1856: 007510d8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1855: 008fe3dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1856: 00751078 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1857: 0058f484 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1858: 00d8a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1859: 0073a840 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1859: 0073a7e0 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1860: 00d8d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1861: 0061bbe0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1862: 0048ea44 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1863: 0082263c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1863: 008225dc 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1864: 00d8ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1865: 00dc8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1866: 002aba84 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1867: 00d98abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1868: 0094cf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1869: 00945d54 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1870: 007f7f80 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1871: 007f2740 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1868: 0094ceb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1869: 00945cf4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1870: 007f7f20 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1871: 007f26e0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1872: 00dc80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1873: 002c3e34 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1874: 00d9bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1875: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1876: 00ce3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1877: 00d91344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1878: 009d1b58 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1878: 009d1af8 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1879: 00dc6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1880: 0025e5cc 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1881: 00dc8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1882: 008bb8e0 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1882: 008bb880 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1883: 00dc84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1884: 00521aa8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1885: 00d93fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1886: 00dc8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1887: 00d95190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1888: 00c78814 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1889: 00b837a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1890: 00818238 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1889: 00b83748 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1890: 008181d8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1891: 00d90924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1892: 00dc862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1893: 00d9f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1894: 00cfe734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1895: 0098336c 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1895: 0098330c 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1896: 00604fd4 808 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1897: 00d97d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1898: 005c4a50 48 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1899: 00dc6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1900: 00d9fdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1901: 002ab378 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1902: 00604a58 804 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1903: 00cfe5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ - 1904: 0078c0a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1905: 00728f54 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1904: 0078c044 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1905: 00728ef4 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1906: 00dc7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1907: 00dc7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1908: 002aa898 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1909: 0029468c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1910: 00cfe6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1911: 00dc63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1912: 00dc6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1913: 009337fc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1914: 00999ec0 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1913: 0093379c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1914: 00999e60 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1915: 00dc6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1916: 00da0c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1917: 008d97d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1917: 008d9778 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1918: 00d8bbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1919: 007e41a0 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1919: 007e4140 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1920: 00dc7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1921: 00dc75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1922: 008cb368 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1923: 008e4c44 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1922: 008cb308 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1923: 008e4be4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1924: 00d8f940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1925: 0077dfc4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1926: 00924dd0 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1925: 0077df64 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1926: 00924d70 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1927: 00dc8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1928: 00d97f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1929: 00cfe62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1930: 00dc6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 008d1118 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 008d10b8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 00d98e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1933: 00dc69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1934: 009d5ac0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1934: 009d5a60 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1935: 00d96b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1936: 00dc604d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1937: 00dc7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1938: 00dc7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1939: 00c81a20 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1940: 00d908e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1941: 009be130 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 009be0d0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00dc7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1943: 005af76c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1944: 00dc82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1945: 0059b920 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1946: 0055d828 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1947: 00d8f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1948: 00dc76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1957,737 +1957,737 @@ │ │ │ │ 1953: 00d9b5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1954: 00dc84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1955: 00dc7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1956: 00dc803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1957: 00dc6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1958: 00d9b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1959: 00d9b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1960: 0079551c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1961: 008c62e0 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1960: 007954bc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1961: 008c6280 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1962: 00637858 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1963: 00d90fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1964: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1965: 00da1b48 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1966: 00746efc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1966: 00746e9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1967: 00d9d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1968: 00dc6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1969: 00dc8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1970: 0074858c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1971: 007e8668 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1970: 0074852c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1971: 007e8608 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1972: 006379f0 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1973: 00dc6026 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1974: 00dc608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1975: 00dc6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1976: 00d95ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1977: 00dc7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1978: 007550fc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1979: 00795990 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1978: 0075509c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1979: 00795930 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1980: 00dc60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1981: 00d96d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1982: 0074246c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1982: 0074240c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1983: 004525ac 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1984: 0075b394 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1985: 008e64e0 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1984: 0075b334 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1985: 008e6480 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1986: 00da0c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1987: 00dc69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1988: 009d4228 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1988: 009d41c8 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1989: 00dc734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1990: 00d8c0e8 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1991: 0093ac4c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1992: 00966230 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1991: 0093abec 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1992: 009661d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1993: 00637b74 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1994: 005ed8f4 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1995: 00dc787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 003935cc 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00290940 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1998: 00dc8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1999: 006080d4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2000: 00868de0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2001: 00796064 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2000: 00868d80 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 00796004 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2002: 00610fc4 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2003: 00d9b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00611684 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2005: 00dc6034 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2006: 00608134 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2007: 00dc7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2008: 00da2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2009: 00611204 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2010: 00820d20 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2011: 006b9018 888 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2012: 009b4dec 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2010: 00820cc0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2011: 006b8fb8 888 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2012: 009b4d8c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00d9896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2014: 00dc79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2015: 00da0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2016: 00c81af4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2017: 00d9ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2018: 004d7730 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2019: 00d99cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2020: 00608194 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2021: 0085d608 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2022: 00870830 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2021: 0085d5a8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2022: 008707d0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2023: 00dc791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2024: 0073413c 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2024: 007340dc 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2025: 005b46e0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2026: 00611444 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2027: 008d9848 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2028: 00814db8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2027: 008d97e8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2028: 00814d58 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2029: 005a84a8 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2030: 009aa2c8 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2031: 008cde58 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2030: 009aa268 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2031: 008cddf8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2032: 005e9d70 28 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2033: 009aa130 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2033: 009aa0d0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2034: 00d91034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2035: 005ea6c4 184 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2036: 00dc82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2037: 0038e318 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2038: 0081399c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2038: 0081393c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2039: 00dc84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2040: 00dc6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2041: 00dc6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2042: 002aa948 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2043: 00746cf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2044: 0070ba14 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2043: 00746c94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2044: 0070b9b4 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2045: 005694c0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2046: 0075c3f8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2046: 0075c398 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2047: 00ce8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2048: 00dc78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2049: 007968e0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2049: 00796880 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2050: 00304d44 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2051: 00dc7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2052: 00d8aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2053: 0042aad4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2054: 00d9e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2055: 00d8ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2056: 00dc737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2057: 00ce8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_d │ │ │ │ 2058: 002b35a0 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2059: 003a9b58 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2060: 00d93dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2061: 00dc8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2062: 00d8f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2063: 0073fddc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2064: 0071acc8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2063: 0073fd7c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2064: 0071ac68 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 0038501c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 005e95a4 120 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2067: 0075ad7c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2067: 0075ad1c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2068: 00d9f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2069: 00ce8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2070: 00dc7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00dc7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00d8fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 005fa3d4 1988 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2074: 002b4ce8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2075: 00782248 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2076: 00961330 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2077: 00816d90 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2078: 009c4bdc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 0081603c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2075: 007821e8 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2076: 009612d0 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2077: 00816d30 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2078: 009c4b7c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 00815fdc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00d9b044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 0095ef64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0099a2b8 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 0095ef04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0099a258 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 00d9de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2084: 00dc829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2085: 00928ab4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2085: 00928a54 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2086: 00d8d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2087: 00ce8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2088: 00428c08 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2089: 009b22dc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2090: 008274c0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2089: 009b227c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2090: 00827460 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2091: 00dc81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2092: 0095aa9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2092: 0095aa3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2093: 002b2758 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2094: 00ce4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2095: 00dc83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00d9e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 007aff4c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 007afeec 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 002d0008 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00da2a88 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00d8cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00d8df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00dc7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00dc6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00dc6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 00824540 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 008244e0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00d944b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00dc8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00dc6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 009b6a70 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 009b6a10 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00d84420 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00d90f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00d96a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 002b2f94 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 00912bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 009b8d80 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2117: 007770d0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 007f6a94 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2115: 00912b74 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 009b8d20 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2117: 00777070 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2118: 007f6a34 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 002a4bb8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2120: 00747af8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2120: 00747a98 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00dc84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 00c87c98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00dc712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00d9999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 0033fb4c 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2126: 00dc796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2127: 00d98a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2128: 00dc6030 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2129: 00422fd0 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2130: 002ff69c 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2131: 0090c6b0 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2132: 008de32c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2131: 0090c650 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2132: 008de2cc 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2133: 00dc7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2134: 00d944d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2135: 00cfe944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2136: 008fe9dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 008fe97c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002f7008 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00cfe7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2139: 00d98afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2140: 00dc6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2141: 00dc70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2142: 00544594 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 00cfe8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2144: 002fd4ec 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2145: 00dc670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2146: 0054ffa8 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2147: 00c81344 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2148: 00dc6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2149: 00926300 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2149: 009262a0 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2150: 00d9a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2151: 00da49f4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2152: 002f76a0 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2153: 00dc686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2154: 00dc62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2155: 00332264 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2156: 00d8b4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2157: 00dc8bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2158: 00dc8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2159: 008d9be4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2159: 008d9b84 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2160: 00dc6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2161: 00c80c74 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2162: 00ce0518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2163: 00dc8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 00757034 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 00756fd4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 00639d5c 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2166: 00dc6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2167: 00dc8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2168: 008cb30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2168: 008cb2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2169: 00dc6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2170: 009969d4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 00996974 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2171: 0063a06c 324 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2172: 00b0aa98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2172: 00b0aa38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2173: 00cfe83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2174: 00dc8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2175: 00639e64 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2176: 00cf6d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2177: 00cf6bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2178: 00dc77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2179: 00dc6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2180: 00d9fd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2181: 00d048a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2182: 008c39f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2183: 0096ea90 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2184: 009902f4 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2182: 008c3990 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2183: 0096ea30 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2184: 00990294 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2185: 00cf6d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2186: 00d946a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2187: 007e8680 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2188: 009bd910 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2187: 007e8620 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2188: 009bd8b0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2189: 0029d480 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2190: 00d9dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2191: 00d8fc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2192: 0055e554 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2193: 005dc9b8 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2194: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2195: 00d9a8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2196: 00d9c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2197: 00dc62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2198: 0099a5e8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2198: 0099a588 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2199: 00639f68 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2200: 00dc7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2201: 00619000 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2202: 00d91074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2203: 00d95250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2204: 00dc7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2205: 005b4550 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2206: 00619120 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2207: 00748c38 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2208: 008162d8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2207: 00748bd8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2208: 00816278 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2209: 00d93134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2210: 00286fb8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2211: 00dc6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2212: 00cf6c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2213: 00dc6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2214: 00d8cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2215: 00d9df7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2216: 0097e6d0 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2216: 0097e670 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2217: 00619060 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2218: 00d96740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2219: 008215a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2219: 00821540 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2220: 00dc7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2221: 002a4c5c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2222: 00304cc4 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2223: 007dc950 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2223: 007dc8f0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2224: 002fa530 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2225: 00817cdc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2225: 00817c7c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2226: 00540f6c 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2227: 00d9d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2228: 00dc84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2229: 0099c6fc 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2229: 0099c69c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2230: 00521b78 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2231: 002e6978 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2232: 002fde34 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2233: 00d9f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2234: 00dc6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2235: 005b0804 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2236: 00586320 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2237: 006190c0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ - 2238: 00744b48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2238: 00744ae8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2239: 00d9bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2240: 00d97100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2241: 009d5ac8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2242: 007445fc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2241: 009d5a68 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2242: 0074459c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2243: 00da1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2244: 002973a0 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2245: 00937f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2245: 00937f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2246: 002ade84 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2247: 00dc73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2248: 00dc63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2249: 0096f164 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2249: 0096f104 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2250: 00dc7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2251: 00d99edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2252: 0099e470 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2253: 0092919c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2254: 0091a31c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2252: 0099e410 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2253: 0092913c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2254: 0091a2bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2255: 00d959c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2256: 00dc6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2257: 00cf73b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2258: 00dc6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2259: 00d9dc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2260: 00983434 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2260: 009833d4 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2261: 00cf7228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2262: 00d97a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2263: 007e746c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2264: 008172e4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2265: 007e6a88 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2263: 007e740c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2264: 00817284 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2265: 007e6a28 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2266: 00dc6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2267: 00d9d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2268: 00932d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2268: 00932cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2269: 00cf7330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2270: 00d8d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2271: 00cfd294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2272: 00721c80 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2272: 00721c20 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2273: 00d92178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2274: 00cfd108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2275: 00dc811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2276: 00cfce74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2277: 00d9eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2278: 00dc6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2279: 00cfd210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2280: 005ad304 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2281: 00dc6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2282: 00438c64 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2283: 00dc761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2284: 00815a34 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2284: 008159d4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2285: 004bd1b0 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2286: 0096a250 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2286: 0096a1f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2287: 00dc81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2288: 00906ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2288: 00906b40 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2289: 00d98034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2290: 00990b98 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2291: 00950084 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2290: 00990b38 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2291: 00950024 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2292: 00cec35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2293: 00cf72ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2294: 008cc16c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2295: 009cc738 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2294: 008cc10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2295: 009cc6d8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2296: 00cec1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2297: 00d94964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2298: 00cfcdf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2299: 009491e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2299: 00949188 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2300: 00389be8 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2301: 00dc811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2302: 0033a6f8 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2303: 00dc6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2304: 00cec2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ - 2305: 00797ee8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2305: 00797e88 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2306: 00dc8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2307: 00cfd18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2308: 0091b754 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2308: 0091b6f4 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2309: 00dc5dc8 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2310: 00dc8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2311: 00742578 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2311: 00742518 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2312: 00da1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2313: 006eb978 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2313: 006eb918 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2314: 002991bc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2315: 00dc722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2316: 00dc786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2317: 00d92848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2318: 0052d6d0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2319: 00dc75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2320: 00cec254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ - 2321: 0077f510 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2321: 0077f4b0 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2322: 00dc6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2323: 00d936c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2324: 006eb980 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2325: 007b027c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2324: 006eb920 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2325: 007b021c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2326: 00da2bd8 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2327: 00d01f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2328: 00d909c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2329: 00d8ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2330: 00cb9fe4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2331: 00dc74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2332: 00961ec8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2333: 0078ade0 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2334: 00939390 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2332: 00961e68 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2333: 0078ad80 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2334: 00939330 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2335: 00619180 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2336: 00b98b9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2337: 00740d70 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2336: 00b98b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2337: 00740d10 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2338: 002fece0 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2339: 006192a0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2340: 00da0ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2341: 002abdb4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2342: 00dc71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2343: 00514554 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2344: 004d6694 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2345: 00dc7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2346: 00dc7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2347: 00dc6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2348: 00807868 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2349: 006eb97c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2348: 00807808 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2349: 006eb91c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2350: 006191e0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2351: 00dc640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2352: 00dc750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2353: 0075d45c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2353: 0075d3fc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2354: 00dc6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2355: 009be8c0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2356: 008fd564 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2355: 009be860 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2356: 008fd504 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2357: 00d94f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2358: 00d9d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2359: 0094ee80 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2359: 0094ee20 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2360: 00d943d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2361: 00dc7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2362: 0042917c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2363: 00d8dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2364: 00510ecc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2365: 00d8ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2366: 0042523c 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2367: 00d9fb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2368: 0062c4e8 780 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2369: 00dc646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2370: 007b831c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2370: 007b82bc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2371: 00619240 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2372: 0062bf70 704 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2373: 00da1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2374: 00dc78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2375: 002a4d00 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2376: 00d9d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2377: 00268224 204 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2378: 0082b2d4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2378: 0082b274 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2379: 00dc73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2380: 009995fc 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2380: 0099959c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2381: 00d99a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2382: 00dc6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2383: 00dc7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2384: 00dc7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2385: 009291b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2385: 00929158 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2386: 00dc6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2387: 00998554 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2388: 00918728 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2389: 00928260 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2387: 009984f4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2388: 009186c8 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2389: 00928200 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2390: 00dc8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2391: 0062c230 696 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2392: 00d9d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2393: 00d9d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2394: 00dc6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2395: 00da02b0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2396: 00dc6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2397: 00dc72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2398: 00dc8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2399: 00da162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2400: 00dc7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2401: 009527cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2402: 00942edc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2403: 008d54c4 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2404: 0098db58 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2405: 00905250 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2401: 0095276c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2402: 00942e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2403: 008d5464 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2404: 0098daf8 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2405: 009051f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2406: 00dc7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2407: 00469c14 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2408: 00dc71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2409: 00dc8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2410: 00300d58 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2411: 00776f50 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2411: 00776ef0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2412: 004ee094 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2413: 0055e678 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2414: 00763e8c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2415: 00812e5c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2414: 00763e2c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2415: 00812dfc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2416: 00bce890 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2417: 00d92828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2418: 00d9ee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2419: 0098c4c4 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2419: 0098c464 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2420: 00dc8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2421: 004943bc 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2422: 00d90564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2423: 00338090 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2424: 00dc6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2425: 00dc64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2426: 00dc749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2427: 00808484 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2427: 00808424 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2428: 00d8ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2429: 00dc84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2430: 00d8dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2431: 0072f844 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2432: 008c42e0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2431: 0072f7e4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2432: 008c4280 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2433: 002a74cc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2434: 00971630 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2434: 009715d0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2435: 00624a3c 476 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2436: 00ce6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2437: 00dc8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2438: 00dc856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2439: 005179ec 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2440: 00ce689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2441: 006246f8 436 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2442: 00dc6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2443: 0080b978 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2443: 0080b918 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2444: 0041e6d8 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2445: 00dc8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2446: 007941f8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2446: 00794198 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2447: 00d9995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2448: 00ce69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2449: 0054f134 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2450: 00dc861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2451: 00da21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2452: 00dc7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2453: 00dc7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2454: 00d9a04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2455: 00745a60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2455: 00745a00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2456: 00dc7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2457: 00762c50 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2458: 0074e78c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2459: 00813f14 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2457: 00762bf0 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2458: 0074e72c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2459: 00813eb4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2460: 00dc68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2461: 00da0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2462: 00568118 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2463: 0057250c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2464: 006248ac 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2465: 009cbb18 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2466: 007847bc 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2467: 0072c740 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2465: 009cbab8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2466: 0078475c 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2467: 0072c6e0 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2468: 00dc7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2469: 00ce6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2470: 00d95010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2471: 00d8ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2472: 00917cd0 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2472: 00917c70 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2473: 00519f28 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2474: 0038cc74 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2475: 00da1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2476: 00dc78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2477: 00d97e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2478: 0070dc58 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2478: 0070dbf8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2479: 004ec968 184 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2480: 005ec9d8 184 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2481: 00d97010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2482: 00d9d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2483: 0099f1e4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2483: 0099f184 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2484: 00d926d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2485: 00d954c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2486: 00dc7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2487: 00dc7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2488: 00dc6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2489: 008acaac 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2490: 008fcbd4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2491: 007bc808 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2489: 008aca4c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2490: 008fcb74 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2491: 007bc7a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2492: 00d8fcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2493: 003058b4 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2494: 00dc72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2495: 00d8ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2496: 0091a338 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2496: 0091a2d8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2497: 00d9f47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2498: 00748f44 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2499: 00930d5c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2498: 00748ee4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2499: 00930cfc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2500: 00dc794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2501: 007dcb10 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2501: 007dcab0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2502: 0033274c 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2503: 00dc6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2504: 008e137c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2505: 0079a4c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2504: 008e131c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2505: 0079a464 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2506: 00462f6c 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2507: 002a1c98 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2508: 0060c594 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2509: 00cfcf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2510: 005bc35c 200 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2511: 003e9e98 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2512: 0060ca24 432 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2513: 00dc60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2514: 00dc60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2515: 0073a55c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2515: 0073a4fc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2516: 00cb9f34 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2517: 009abeac 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2517: 009abe4c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2518: 0060c720 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2519: 00dc8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2520: 00cb9f54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2521: 00761da0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2522: 0096baa0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2521: 00761d40 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2522: 0096ba40 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2523: 00cb9f94 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2524: 00558598 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2525: 00d9a47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2526: 009b8f8c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2526: 009b8f2c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2527: 00d968f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2528: 005144b8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2529: 00d94fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2530: 008da118 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2530: 008da0b8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2531: 00d9ddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2532: 002acfb8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2533: 009c7284 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2534: 0074579c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2533: 009c7224 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2534: 0074573c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2535: 0052339c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2536: 00d939e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2537: 0094f218 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2537: 0094f1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2538: 00cfcef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2539: 00dc644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2540: 00d00414 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2541: 00d9c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2542: 00dc7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2543: 0038d8e0 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2544: 007f87fc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2545: 009b93bc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2544: 007f879c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2545: 009b935c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2546: 0060c8ac 376 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2547: 00d93f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2548: 0084f1c4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2548: 0084f164 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2549: 00391c1c 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2550: 00780120 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2551: 0071ac64 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2552: 006ec4fc 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2553: 008defc4 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2550: 007800c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2551: 0071ac04 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2552: 006ec49c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2553: 008def64 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2554: 0037abc0 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2555: 0091a484 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2555: 0091a424 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2556: 00dc6049 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2557: 00b82760 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2557: 00b82700 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2558: 00dc644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2559: 00d93164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2560: 00dc809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2561: 008d3850 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2562: 0075a968 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2561: 008d37f0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2562: 0075a908 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2563: 00d9a01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2564: 0073e8e8 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2564: 0073e888 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2565: 00dc76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2566: 00dc7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2567: 00709158 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2567: 007090f8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2568: 00d9ab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2569: 00dc6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2570: 00d8cbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2571: 00ceaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2572: 00615a78 624 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2573: 00dc81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2574: 00d9f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2575: 0093f3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2575: 0093f36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2576: 00521234 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2577: 006161c8 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2578: 00da12a0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2579: 00ceab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2580: 00494118 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2581: 005683f4 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2582: 00dc69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2583: 0096d498 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2584: 0095cb20 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2583: 0096d438 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2584: 0095cac0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2585: 002a2ce0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2586: 004ff7b8 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2587: 00615ce8 628 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2588: 0099b438 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2588: 0099b3d8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2589: 00d8c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2590: 00d95940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2591: 0095d7bc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2591: 0095d75c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2592: 00d97b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2593: 00dc80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2594: 00d95530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2595: 00ce5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2596: 00d8d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2597: 00dc71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2598: 00d9ec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2599: 00dc6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2600: 00d9eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2601: 007942c0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2601: 00794260 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2602: 00dc76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2603: 00dc6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2604: 009462f4 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2605: 006cbc24 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2604: 00946294 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2605: 006cbbc4 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2606: 00dc7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2607: 005134d0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2608: 00964ca4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2609: 0094da98 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2608: 00964c44 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2609: 0094da38 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2610: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2611: 00ceaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2612: 00dc6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2613: 00608794 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2614: 0096cb30 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2614: 0096cad0 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2615: 00dc6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2616: 00615f5c 620 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2617: 008e4f28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2617: 008e4ec8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2618: 00dc7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2619: 0080b4d4 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2620: 006b8ea8 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2621: 007c60f8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2619: 0080b474 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2620: 006b8e48 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2621: 007c6098 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2622: 006087f4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2623: 00dc7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2624: 00dc80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2625: 00807fec 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2626: 0074ec84 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2625: 00807f8c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2626: 0074ec24 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2627: 00c80c34 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2628: 002b7ba0 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2629: 00da2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2630: 00789ee0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2631: 007e9254 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2630: 00789e80 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2631: 007e91f4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2632: 002d0508 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2633: 00c81474 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2634: 0093e8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2635: 007afc58 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2634: 0093e848 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2635: 007afbf8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2636: 00d97570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2637: 00d9ed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2638: 008274d8 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2638: 00827478 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2639: 0042ad24 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2640: 00dc8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2641: 00c87b80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2642: 00608854 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2643: 005ea174 24 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2644: 00d97960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2645: 00d8df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2646: 009631b8 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2647: 0099bca4 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2646: 00963158 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2647: 0099bc44 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2648: 00d8f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2649: 00dc6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2650: 00da392c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2651: 00c81820 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2652: 0042a344 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2653: 00d9af74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2654: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2655: 00dc7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2656: 005eac1c 136 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2657: 00dc81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2658: 009551b4 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2658: 00955154 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2659: 00ce32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2660: 00808ddc 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2660: 00808d7c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2661: 00dc715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2662: 0025b45c 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2663: 00ce3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2664: 00dc6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2665: 0092a238 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2665: 0092a1d8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2666: 00d00bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2667: 00d9e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2668: 00ce3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2669: 00d8e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2670: 00dc6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2671: 00dc7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2672: 005e9be8 108 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ 2673: 00d93ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2674: 00c87d60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2675: 00523384 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2676: 00c81c3c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2677: 00ce3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2678: 00ce0494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2679: 00d8a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2680: 0073fd44 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2680: 0073fce4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2681: 00dc85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2682: 0081699c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2682: 0081693c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2683: 00dc7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2684: 00dc7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2685: 002b1eec 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2686: 002fff1c 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2687: 00dc6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2688: 00298908 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2689: 00d02388 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2695,203 +2695,203 @@ │ │ │ │ 2691: 00ce31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2692: 002fe000 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2693: 00da1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2694: 0062fcbc 400 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2695: 00da0a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2696: 00dc71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2697: 0029d4f8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2698: 00b83778 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2699: 0074442c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2698: 00b83718 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2699: 007443cc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2700: 00d9c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2701: 0062f9d0 384 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2702: 006da45c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2703: 0093ee68 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2702: 006da3fc 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2703: 0093ee08 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2704: 00dc71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2705: 0078521c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2705: 007851bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2706: 00d97850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2707: 00d8a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2708: 00dc75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2709: 00dc78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2710: 00dc8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2711: 004ee248 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2712: 007973f0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2712: 00797390 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2713: 00d90c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2714: 0086b79c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2714: 0086b73c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2715: 00d8eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2716: 00d9fcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2717: 00dc6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2718: 00dc7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2719: 00dc7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2720: 0062fb50 364 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2721: 00474600 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2722: 00dc64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2723: 00d93274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2724: 008ff0e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2724: 008ff084 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2725: 0037c0f4 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2726: 00dc6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2727: 0033e784 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2728: 00dc7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2729: 0074340c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2730: 0085f2d4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2731: 0097e580 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2729: 007433ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2730: 0085f274 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2731: 0097e520 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2732: 00ce059c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2733: 00dc85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2734: 00d04fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2735: 00603b74 800 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2736: 00dc7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2737: 00d8dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2738: 009cbbb4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2739: 008a96b4 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2738: 009cbb54 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2739: 008a9654 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2740: 00d9f5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2741: 00dc6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2742: 00723118 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2742: 007230b8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2743: 00dc6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2744: 00dc7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2745: 00305ac0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2746: 00b98b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2746: 00b98af8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2747: 00dc6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2748: 00d8de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2749: 0061cde0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ - 2750: 0070c548 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2750: 0070c4e8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2751: 004d6fb0 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2752: 00921a34 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2752: 009219d4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2753: 0061cf00 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2754: 0029d400 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2755: 0075932c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2755: 007592cc 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2756: 00d9d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2757: 00d91e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2758: 008d511c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2758: 008d50bc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2759: 00dc7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2760: 004ffdac 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2761: 00428ee0 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2762: 00da2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2763: 0061ce40 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2764: 0099a050 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2765: 00968b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2764: 00999ff0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2765: 00968adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2766: 00d8be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2767: 008a8050 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2768: 00838f58 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2767: 008a7ff0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2768: 00838ef8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2769: 00492bbc 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2770: 00d8bba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2771: 00d95300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2772: 008fa6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2772: 008fa65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2773: 00c80c8c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2774: 00d9d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2775: 009c80f4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2776: 0075fb74 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2775: 009c8094 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2776: 0075fb14 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2777: 00dc7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2778: 00dc7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2779: 0073e4d8 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2779: 0073e478 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2780: 00d9a11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2781: 00d93b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2782: 0061cea0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ 2783: 00d93cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2784: 006c7bd4 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2784: 006c7b74 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2785: 0050f338 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2786: 0071df38 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2787: 007f5800 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2786: 0071ded8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2787: 007f57a0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2788: 003de5a4 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2789: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2790: 00950ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2790: 00950a60 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2791: 00c8107c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2792: 00d95840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2793: 00dc7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2794: 008ab7b0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2795: 00761e7c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2794: 008ab750 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2795: 00761e1c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2796: 00ce08b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2797: 00c81a80 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2798: 0061eee0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2799: 00d90d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2800: 00dc65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2801: 00dc6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2802: 00d9d52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2803: 00d02490 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2804: 00933fb4 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2804: 00933f54 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2805: 00dc70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2806: 00ce09bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2807: 00da0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2808: 005e9c8c 28 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2809: 00db58ac 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2810: 005e9d28 72 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2811: 0036e730 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2812: 00d98b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2813: 009399b0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2813: 00939950 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2814: 0061ef40 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2815: 005ea2fc 184 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2816: 00d9ed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2817: 005ea5f4 208 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2818: 00dc748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2819: 00dc760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2820: 00d9d21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2821: 0097038c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2822: 0094382c 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2821: 0097032c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2822: 009437cc 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2823: 00dc7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2824: 00612af4 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2825: 00d976f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2826: 00ce0938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2827: 005e931c 120 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2828: 005e9514 144 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2829: 009cb120 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2829: 009cb0c0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2830: 006131b4 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2831: 00903808 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2831: 009037a8 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2832: 005289d4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2833: 0061efa0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2834: 008215b8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2835: 00821c58 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2836: 0095a874 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2834: 00821558 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2835: 00821bf8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2836: 0095a814 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2837: 00dc7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2838: 0049f104 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2839: 00dc8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2840: 00d9b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ 2841: 00612d34 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2842: 0095ac0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2842: 0095abac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2843: 004907e8 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2844: 004ef960 856 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2845: 00d8bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2846: 00d91024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2847: 00d8e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2848: 00dc6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2849: 0099b9a8 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2849: 0099b948 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2850: 00d9c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2851: 009d44f4 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2852: 0095e9fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2853: 009c0658 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2854: 00721a88 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2851: 009d4494 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2852: 0095e99c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2853: 009c05f8 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2854: 00721a28 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2855: 00dc7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2856: 00d93484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2857: 00d98e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2858: 008c36b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2859: 0078dd8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2860: 0073e670 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2858: 008c3654 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2859: 0078dd2c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2860: 0073e610 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2861: 00dc6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2862: 00d8b35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2863: 00c80fb4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2864: 0029bbe8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2865: 00d8a118 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2866: 00dc6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2867: 00d97d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2868: 00612f74 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2869: 00dc76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2870: 00da2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2871: 00d95f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2872: 00914a0c 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2872: 009149ac 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2873: 00da1594 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2874: 005306bc 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2875: 00d98d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2876: 0073fcdc 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2877: 00974280 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2876: 0073fc7c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2877: 00974220 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2878: 0031e694 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2879: 00dc8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2880: 00924740 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2880: 009246e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2881: 00521540 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2882: 008bff00 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2882: 008bfea0 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2883: 00d9e11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2884: 003377c4 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2885: 008219b0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2886: 009a23c4 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2885: 00821950 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2886: 009a2364 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2887: 00d9d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2888: 00c82040 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2889: 003e9f14 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2890: 005949ec 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2891: 00d90bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2892: 00515980 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2893: 004cfc00 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2900,319 +2900,319 @@ │ │ │ │ 2896: 002a386c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2897: 00dc6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2898: 002fb7b4 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2899: 00d89f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2900: 005d8d08 48 FUNC GLOBAL DEFAULT 12 satp_mode_max_from_map │ │ │ │ 2901: 00d8a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2902: 00ce38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2903: 00983748 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2903: 009836e8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2904: 00d983d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2905: 0072d224 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2905: 0072d1c4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2906: 00dc7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2907: 00da1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2908: 00dc7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2909: 00d8fddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2910: 00d93c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2911: 00dc6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2912: 00d8bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2913: 008c3d28 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2913: 008c3cc8 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2914: 00dc60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2915: 00dc7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2916: 00514c40 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2917: 00d9fc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2918: 00d93784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2919: 009794b0 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2919: 00979450 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2920: 00d9b9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2921: 00d8c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2922: 00d9b144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2923: 00dc6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2924: 00820b90 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2925: 008c9d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2924: 00820b30 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2925: 008c9d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2926: 00dc69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2927: 00dc6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2928: 0056a0bc 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2929: 00dc7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2930: 00ce9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2931: 00942af0 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2932: 0094d0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2931: 00942a90 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2932: 0094d080 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2933: 00ce9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2934: 00dc6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2935: 00dc7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2936: 0029d638 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2937: 008249c4 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2937: 00824964 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2938: 00d9c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2939: 00910380 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2939: 00910320 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2940: 00d9a6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2941: 0098aac0 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2941: 0098aa60 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2942: 00d91004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2943: 002b2f50 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2944: 0033f310 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2945: 00d9982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2946: 0073eaec 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2946: 0073ea8c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2947: 00d8ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2948: 00941f5c 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2948: 00941efc 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2949: 00d9d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2950: 007e83b8 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2950: 007e8358 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2951: 00d907a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2952: 00ce9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2953: 00dc666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2954: 005dc9e8 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2955: 0094a7f8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2956: 009b3ba8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2955: 0094a798 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2956: 009b3b48 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2957: 005af1ac 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2958: 00dc849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2959: 00d9a4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2960: 0070610c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2960: 007060ac 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2961: 00d8c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2962: 00b98bb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2962: 00b98b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2963: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2964: 00dc6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2965: 008ab8c8 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 008ab868 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002c98c4 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002fd80c 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 006b59c0 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 006b5960 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002b8f6c 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00b2c14c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2971: 0081384c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2972: 00796e04 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2973: 00741220 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2970: 00b2c0ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2971: 008137ec 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2972: 00796da4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2973: 007411c0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2974: 0058248c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2975: 0072181c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2976: 007f3e2c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 007217bc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2976: 007f3dcc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2977: 00dc81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2978: 00d9f56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2979: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2980: 00d93e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2981: 0079bb7c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2982: 00993a04 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 0079bb1c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2982: 009939a4 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2983: 00493330 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2984: 00dc7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2985: 0062eeb8 432 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2986: 00927a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2986: 00927a3c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2987: 0027e878 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2988: 0041dc48 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2989: 0062eb9c 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2990: 00dc623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2991: 002927fc 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2992: 00dc6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2993: 00dc731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2994: 007e3e7c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2994: 007e3e1c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2995: 00d9f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2996: 00dc8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2997: 00dc682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2998: 007e8870 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2998: 007e8810 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2999: 00d8f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3000: 00da0d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3001: 009168ac 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3001: 0091684c 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3002: 00490c44 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3003: 00740488 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3003: 00740428 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3004: 003e6260 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3005: 00963734 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3005: 009636d4 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3006: 0047eee8 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3007: 00dc74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3008: 00d91bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3009: 0062ed34 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3010: 005bcb50 208 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3011: 00dc85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3012: 00dc7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3013: 00d970e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3014: 0099f478 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3014: 0099f418 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3015: 00dc8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3016: 00dc6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3017: 00da01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3018: 0059f0e8 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3019: 00dc7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3020: 00dc7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3021: 00d90d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3022: 0080b148 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3022: 0080b0e8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3023: 00dc66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3024: 00dc7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3025: 00da0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3026: 002d73e0 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3027: 00955d0c 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3027: 00955cac 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3028: 00dc68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3029: 006a1b8c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3029: 006a1b2c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3030: 00d96810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3031: 00da23a0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3032: 006a1bec 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3032: 006a1b8c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3033: 00dc789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3034: 007b0dd8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3034: 007b0d78 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3035: 00d935a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3036: 00c87b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3037: 002bac6c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3038: 00dc6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3039: 00dc66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3040: 00d998bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3041: 00dc6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3042: 00cbef28 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3043: 00d9d46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3044: 00dc6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3045: 0099e978 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3046: 00785afc 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3047: 0092a9d0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3045: 0099e918 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3046: 00785a9c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3047: 0092a970 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3048: 00dc7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3049: 00d9ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3050: 0041a668 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3051: 00d8ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3052: 00956c44 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3052: 00956be4 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3053: 00d8ba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3054: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3055: 00d9881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3056: 00d99d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3057: 00629828 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ - 3058: 009ce248 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3059: 009cb0d4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3060: 006db538 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3058: 009ce1e8 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3059: 009cb074 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3060: 006db4d8 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3061: 00d9b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3062: 00d956a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3063: 00d927f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3064: 0092118c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3064: 0092112c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3065: 00dc7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3066: 00c7ba50 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3067: 00c78904 1284 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3068: 00d98454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3069: 00725388 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3069: 00725328 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3070: 00d94524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3071: 008d3f50 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3072: 008a5e98 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3071: 008d3ef0 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3072: 008a5e38 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3073: 00d8b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3074: 00511890 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3075: 00965148 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3075: 009650e8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3076: 00629a14 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3077: 0041b21c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3078: 0095be98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3078: 0095be38 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3079: 00d95820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3080: 008c5bdc 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3081: 0074eed0 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3082: 008c2c38 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3080: 008c5b7c 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3081: 0074ee70 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3082: 008c2bd8 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3083: 00d95040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3084: 005e9ca8 28 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3085: 00da1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3086: 005ea3b4 184 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3087: 00d8aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3088: 00d97590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3089: 00dc7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3090: 00d95fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3091: 008fa774 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3091: 008fa714 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3092: 0060c114 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3093: 00dc67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3094: 00dc8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3095: 00da0cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3096: 00d9a29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3097: 0094e868 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3097: 0094e808 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3098: 0060c234 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3099: 007a3c48 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3099: 007a3be8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3100: 00d8ba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3101: 0098a368 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3101: 0098a308 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3102: 00d97e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3103: 00dc7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3104: 00dc7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3105: 00da1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3106: 00564860 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3107: 0060c174 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3108: 0098f44c 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3109: 009ae63c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3108: 0098f3ec 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3109: 009ae5dc 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3110: 005e9394 120 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3111: 00d96cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3112: 00d8cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3113: 00dc604a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3114: 00d8c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3115: 00dc6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3116: 0095ad7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3117: 0075cd8c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3116: 0095ad1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3117: 0075cd2c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3118: 005dac38 584 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3119: 00dc7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3120: 00da0d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3121: 0032ac40 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3122: 00dc6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3123: 005bc760 232 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ - 3124: 007412f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3125: 0096edf4 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3126: 0099bbf4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3124: 00741298 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3125: 0096ed94 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3126: 0099bb94 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3127: 00dc6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3128: 00d9dc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3129: 0060c1d4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3130: 0041c05c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3131: 007f6b90 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3131: 007f6b30 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3132: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3133: 006e6c5c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3133: 006e6bfc 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3134: 00cf2c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3135: 00d93a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3136: 00dc7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3137: 0060225c 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3138: 00cf2b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3139: 00d8a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3140: 00d9b4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3141: 002689c4 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3142: 00dc8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3143: 008d3d18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3144: 009916c4 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3143: 008d3cb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3144: 00991664 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3145: 00cf2c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3146: 007f30ec 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3146: 007f308c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3147: 00dc6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3148: 00dc692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3149: 0099dec8 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3150: 00735668 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3149: 0099de68 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3150: 00735608 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3151: 00dc7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3152: 00d9d61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3153: 008c1924 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3154: 007bca68 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3153: 008c18c4 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3154: 007bca08 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3155: 00dc8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3156: 00dc75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3157: 007af7d0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3157: 007af770 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3158: 00d94614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3159: 009bde74 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3159: 009bde14 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3160: 005ade7c 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3161: 00dbd914 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3162: 00dc68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3163: 007e9e1c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3163: 007e9dbc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3164: 00cf2b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3165: 00dc786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3166: 002a7420 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3167: 00d96a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3168: 002e0db0 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3169: 005e9f7c 84 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ - 3170: 0077ec70 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3170: 0077ec10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3171: 00d9e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3172: 002b5bd8 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3173: 00dc62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3174: 0093f5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3174: 0093f594 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3175: 00d90ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3176: 00dc75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3177: 005eaa94 164 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3178: 00976cec 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3179: 008e2b94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3180: 0078af84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3178: 00976c8c 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3179: 008e2b34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3180: 0078af24 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3181: 00d947a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3182: 00dc64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3183: 00933be8 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3184: 0081645c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3185: 0096f978 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3183: 00933b88 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3184: 008163fc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3185: 0096f918 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3186: 00d016a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3187: 005e9858 116 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3188: 0090f55c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3188: 0090f4fc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3189: 002b2af4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3190: 0056f5c4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3191: 00d95910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3192: 00d8ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3193: 002ad988 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3194: 00dc6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3195: 008df470 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3196: 00964274 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3197: 009136a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3195: 008df410 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3196: 00964214 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3197: 00913648 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3198: 00bd2a68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3199: 00dc7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3200: 0038894c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3201: 00d8d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3202: 008a65d4 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3202: 008a6574 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3203: 00dc6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3204: 00957d38 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3205: 008ca61c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3206: 0075e0e4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3207: 00817980 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3204: 00957cd8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3205: 008ca5bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3206: 0075e084 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3207: 00817920 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3208: 00c7e914 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3209: 00d97390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3210: 00dc831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3211: 00582068 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3212: 00d8ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3213: 00d9996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3214: 005155c0 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ @@ -3220,760 +3220,760 @@ │ │ │ │ 3216: 0052f91c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3217: 002d1c5c 52 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3218: 00d8f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3219: 00d8e454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3220: 00dc8b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3221: 00dc6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3222: 00dc61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3223: 008c99e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3224: 006f6410 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3223: 008c9984 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3224: 006f63b0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3225: 00d9a2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3226: 00dc82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3227: 00d8b4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3228: 006a56bc 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3228: 006a565c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3229: 00dc7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3230: 00d8c0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3231: 00dc838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3232: 00821a10 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3233: 006a5500 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ - 3234: 00716874 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3235: 008d5260 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3232: 008219b0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3233: 006a54a0 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3234: 00716814 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3235: 008d5200 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3236: 00dc82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3237: 0083a22c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3237: 0083a1cc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3238: 00d8bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3239: 00dc7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3240: 00d937b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3241: 00da1acc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3242: 00954fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3242: 00954f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3243: 00534be0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3244: 00dc7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3245: 00dc6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3246: 00dc70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3247: 00dc85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3248: 00d05c7c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3249: 009478c8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3249: 00947868 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3250: 00d9f9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3251: 007afbc0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3252: 0093815c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3251: 007afb60 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3252: 009380fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3253: 00d9c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3254: 00d93284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3255: 00813774 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3255: 00813714 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3256: 00dc8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3257: 00c80d48 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3258: 00d90784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3259: 00dc7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3260: 0028d070 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3261: 009386f0 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3261: 00938690 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3262: 00d8fc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3263: 009936c8 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3263: 00993668 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3264: 002b4278 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3265: 0096611c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3266: 0095a704 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3265: 009660bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3266: 0095a6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3267: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3268: 00ce8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3269: 00551430 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3270: 00dc746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3271: 00dc7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3272: 008c5e7c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3273: 007bcf58 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3272: 008c5e1c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3273: 007bcef8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3274: 00dc7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3275: 00ce857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3276: 00da06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3277: 00dc8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3278: 00d967e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3279: 004dd9ac 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3280: 00bd1d08 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3281: 00ce8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3282: 00998f34 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3282: 00998ed4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3283: 00dc6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3284: 00d93fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3285: 00958b34 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3286: 007359a4 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3285: 00958ad4 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3286: 00735944 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3287: 00da393c 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3288: 0054a9d4 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3289: 0041f544 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3290: 00735a8c 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3290: 00735a2c 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3291: 00dc6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3292: 008b2d40 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3292: 008b2ce0 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3293: 0055e530 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3294: 00d90664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3295: 00ce8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3296: 00dc8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3297: 0070acac 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3297: 0070ac4c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3298: 00c6ce04 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3299: 00501828 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3300: 009408b8 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3301: 0094cfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3300: 00940858 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3301: 0094cf6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3302: 002f6ebc 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3303: 009a44d8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3303: 009a4478 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3304: 004165f4 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3305: 00412ba4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3306: 00dc85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3307: 00783a3c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3307: 007839dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3308: 00d8fd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3309: 0091a1b4 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3309: 0091a154 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3310: 00607334 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3311: 008d36d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3311: 008d3670 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3312: 00607454 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3313: 008adf0c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3313: 008adeac 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3314: 00607394 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ - 3315: 0074654c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3316: 0071c690 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3315: 007464ec 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3316: 0071c630 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3317: 00cedd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ - 3318: 0077eaf0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3318: 0077ea90 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3319: 00cedb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3320: 00dc69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3321: 008ba9a0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3321: 008ba940 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3322: 00cedca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3323: 00da2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3324: 008e3ec8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3325: 00913258 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3326: 009afc50 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3327: 007b1aa8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3328: 00785680 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3324: 008e3e68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3325: 009131f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3326: 009afbf0 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3327: 007b1a48 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3328: 00785620 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3329: 005aa824 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3330: 009851d0 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3330: 00985170 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3331: 0029ae40 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3332: 00d9b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3333: 00dc8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3334: 00dc6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3335: 00c80918 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3336: 00dc82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3337: 006073f4 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ 3338: 00dc8b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3339: 0032c650 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3340: 00dc633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3341: 0077d42c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3341: 0077d3cc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3342: 00dc8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3343: 00cedc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3344: 00dc60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3345: 0061a980 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3346: 00d91dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3347: 00d9e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3348: 007ddafc 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3348: 007dda9c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3349: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3350: 00568d00 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3351: 0098a670 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3351: 0098a610 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3352: 00493c28 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3353: 003264a0 280 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3354: 00ce61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3355: 0061a9e0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3356: 002934dc 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3357: 009b5ea4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3357: 009b5e44 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3358: 00dc6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3359: 009cb888 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3359: 009cb828 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3360: 00da07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3361: 00dc6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3362: 00304ecc 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3363: 00dc7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3364: 004293d8 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3365: 00dc62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3366: 00823cac 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3366: 00823c4c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3367: 00dc8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3368: 005b3f24 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3369: 00dc7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3370: 00607c54 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3371: 00dc6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3372: 0061aa40 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3373: 00dc739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3374: 00da0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3375: 00d8a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3376: 00607cb4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3377: 00dc762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3378: 0096aee4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3379: 008bb994 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3380: 0085828c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3378: 0096ae84 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3379: 008bb934 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3380: 0085822c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3381: 004d7578 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3382: 0052d8c8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3383: 00dc600c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3384: 008132f0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3385: 009382cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3386: 009993c0 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3387: 0093cfd8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3384: 00813290 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3385: 0093826c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3386: 00999360 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3387: 0093cf78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3388: 00cff730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3389: 00dc758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3390: 00924b68 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3390: 00924b08 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3391: 00d8dff4 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3392: 003237bc 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3393: 00dc6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3394: 00cff6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3395: 00998eb8 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3395: 00998e58 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3396: 00607d14 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3397: 00800788 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3398: 00955144 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3397: 00800728 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3398: 009550e4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3399: 00dc7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3400: 00d9983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3401: 004d55cc 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3402: 00d946e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3403: 007295b8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3403: 00729558 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3404: 00dc732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3405: 00dc839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3406: 00957824 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3407: 00733eac 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3408: 00952aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3409: 00918c2c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3406: 009577c4 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3407: 00733e4c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3408: 00952a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3409: 00918bcc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3410: 005a50a8 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3411: 00dc6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3412: 00d8eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3413: 008c9b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3413: 008c9af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3414: 0033b98c 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3415: 00d8c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3416: 00dc7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3417: 0099a884 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3417: 0099a824 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3418: 00cff628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3419: 00d95b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3420: 00dc72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3421: 00dc7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3422: 0099ed70 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3423: 00718a5c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3422: 0099ed10 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3423: 007189fc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3424: 00426e54 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3425: 00d8dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3426: 006c86fc 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3426: 006c869c 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3427: 00dc75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3428: 00da0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3429: 00717bd8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3430: 0073ef70 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3429: 00717b78 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3430: 0073ef10 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3431: 00da1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3432: 008c1394 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3432: 008c1334 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3433: 00d95d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3434: 00dc68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3435: 00c76de0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3436: 00d94944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3437: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3438: 0079ad44 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3438: 0079ace4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3439: 00dc6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3440: 008bbfd4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3440: 008bbf74 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3441: 0048eb34 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3442: 00d8ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3443: 00d8db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3444: 00dc8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3445: 00dc6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3446: 00983034 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3447: 0071456c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3446: 00982fd4 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3447: 0071450c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3448: 00dc6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3449: 00d98cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3450: 00dc6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3451: 0090e158 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3452: 00783788 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3451: 0090e0f8 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3452: 00783728 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3453: 00d9f46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3454: 00d9eca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3455: 00dc740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3456: 00421404 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3457: 00cbfa34 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3458: 00dc783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3459: 007a4270 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3459: 007a4210 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3460: 00dc6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3461: 007dbe40 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3461: 007dbde0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3462: 00dc6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3463: 0037b36c 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3464: 0055068c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3465: 00dc62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3466: 009ac8ec 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3466: 009ac88c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3467: 00d93454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3468: 009b473c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3469: 0095b640 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3468: 009b46dc 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3469: 0095b5e0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3470: 00dc79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3471: 00590dac 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3472: 008c3994 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3472: 008c3934 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3473: 00dc6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3474: 008a6a9c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3474: 008a6a3c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3475: 00d8dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3476: 00ce41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3477: 00dc77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3478: 00d938b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3479: 00da1ab8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3480: 00dc8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3481: 005b947c 548 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3482: 00dc6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3483: 009191d4 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3484: 006e5990 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3485: 0096b67c 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3483: 00919174 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3484: 006e5930 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3485: 0096b61c 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3486: 00269824 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3487: 00d99aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3488: 007819e0 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3488: 00781980 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3489: 00d8af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3490: 00dc64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3491: 00dc8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3492: 00dc7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3493: 0095ba28 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3493: 0095b9c8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3494: 00d8ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3495: 00dc68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3496: 003e2698 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3497: 00dc7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3498: 00d99d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3499: 00dc784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3500: 0093ad88 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3500: 0093ad28 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3501: 00269934 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3502: 00508a3c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3503: 0033eff0 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3504: 00d8cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3505: 00cdfe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3506: 00545384 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3507: 00900990 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3508: 007b22c0 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3509: 008da7cc 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3507: 00900930 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3508: 007b2260 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3509: 008da76c 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3510: 00dc7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3511: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3512: 00d97a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3513: 0060ac08 524 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3514: 00d8da84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3515: 00dc679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3516: 00c822ec 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3517: 0060b230 568 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3518: 0098c268 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3518: 0098c208 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3519: 005a0be8 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3520: 0025e800 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3521: 004cb450 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3522: 0098b4ac 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3523: 008f1b70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3522: 0098b44c 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3523: 008f1b10 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3524: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3525: 0040e1c4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3526: 0060ae14 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ - 3527: 008c9480 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3527: 008c9420 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3528: 00564dd4 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3529: 00dc7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3530: 009b8d3c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3530: 009b8cdc 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3531: 00dc8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3532: 0055d7c8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3533: 00d9b0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3534: 0025f4e0 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3535: 007bf7b8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3535: 007bf758 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3536: 0041e558 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3537: 008ca958 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3537: 008ca8f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3538: 005e9e84 88 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3539: 00d8bb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3540: 00743d70 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3540: 00743d10 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3541: 005ea8ac 168 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3542: 006dba64 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3542: 006dba04 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3543: 0060b028 520 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3544: 007b3690 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3545: 00b2c184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3544: 007b3630 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3545: 00b2c124 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3546: 00dc7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3547: 008c6a34 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3547: 008c69d4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3548: 00dc7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3549: 00dc8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3550: 00dc6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3551: 0075bcdc 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3552: 007547f0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3551: 0075bc7c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3552: 00754790 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3553: 004cd92c 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3554: 00b2c17c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3554: 00b2c11c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3555: 00d9887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3556: 00dc7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3557: 0061ebe0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3558: 00d9be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3559: 00d8ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3560: 0061ed00 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3561: 007b1fbc 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3561: 007b1f5c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3562: 00d93754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3563: 0029acb4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3564: 005e9700 120 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3565: 0091e08c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3565: 0091e02c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3566: 00cee144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3567: 00521f94 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3568: 002a93b4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3569: 004d4b1c 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3570: 0061ec40 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3571: 00d97240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3572: 00cedfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3573: 00dc6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3574: 00986ae4 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3574: 00986a84 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3575: 004efd04 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3576: 00cee0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3577: 002eae44 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3578: 00dc7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3579: 00d9db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3580: 008dc3ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3580: 008dc34c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3581: 0048e27c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3582: 005315d0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3583: 009429b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3583: 00942950 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3584: 0055f540 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3585: 0075aef0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3585: 0075ae90 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3586: 0031e4e4 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3587: 00dc6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3588: 00dbeb00 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3589: 00dc6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3590: 00963064 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3590: 00963004 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3591: 00cf1ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3592: 007d1d74 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3592: 007d1d14 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3593: 00d97000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3594: 0061eca0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3595: 00cf1fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ - 3596: 0073e79c 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3596: 0073e73c 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3597: 00cee03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3598: 0094ec98 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3598: 0094ec38 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3599: 00d899fc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3600: 009a3c00 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3600: 009a3ba0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3601: 00dc62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3602: 00dc7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3603: 0099b2f8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3603: 0099b298 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3604: 00dc8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3605: 00d9eb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3606: 00300984 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3607: 00dc738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3608: 0072f7b4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3609: 009a5910 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3608: 0072f754 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3609: 009a58b0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3610: 00dc6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3611: 00d8d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3612: 00dc617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3613: 00dc7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3614: 0076f5e8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3614: 0076f588 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3615: 00cf1f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3616: 00dc78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3617: 00dc7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3618: 00d94a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3619: 00dc650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3620: 00dc7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3621: 00dc829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3622: 00d9ec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3623: 0070e064 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3624: 00740f38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3625: 0084f208 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3626: 00984358 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3623: 0070e004 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3624: 00740ed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3625: 0084f1a8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3626: 009842f8 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3627: 00d84af8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3628: 00dc7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3629: 00c81868 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3630: 00d9c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3631: 00dc63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3632: 00d9e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3633: 00d9f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3634: 00dc63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3635: 0098a0ac 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3636: 00792f3c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3635: 0098a04c 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3636: 00792edc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3637: 00dc7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3638: 00dc6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3639: 00d9ed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3640: 00d99dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3641: 00dc7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3642: 0034047c 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3643: 005b649c 80 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3644: 00d8b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3645: 003e296c 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3646: 009aea04 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3646: 009ae9a4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3647: 00d97780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3648: 007e565c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3648: 007e55fc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3649: 00dc628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3650: 0088be9c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3650: 0088be3c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3651: 0025c59c 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3652: 00d8c96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3653: 00d8e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3654: 00d95970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3655: 002a947c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3656: 0098d7e0 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3657: 0091a4a0 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3656: 0098d780 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3657: 0091a440 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3658: 00dc63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3659: 0054c06c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3660: 007bce9c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3660: 007bce3c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3661: 00d8da64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3662: 00dc84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3663: 007537b0 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3664: 0073e980 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3663: 00753750 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3664: 0073e920 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3665: 00dc7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3666: 0079b694 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3666: 0079b634 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3667: 00ce42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3668: 00dc7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3669: 009bf474 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3669: 009bf414 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3670: 002b2840 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3671: 005dbc5c 236 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3672: 00d9c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3673: 00dc7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3674: 008f0ee8 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3674: 008f0e88 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3675: 00dc63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3676: 00338eb8 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3677: 004fa74c 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3678: 00dc6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3679: 008ed3d0 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3679: 008ed370 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3680: 00432eb8 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3681: 009a7f94 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3681: 009a7f34 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3682: 00d90864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3683: 0092479c 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3683: 0092473c 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3684: 00cf919c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3685: 0054c230 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3686: 00da0b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3687: 009cd82c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3687: 009cd7cc 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3688: 00dc6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3689: 0055a19c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3690: 00269a28 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3691: 00dc814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3692: 009843bc 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3692: 0098435c 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3693: 002adda4 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3694: 0096a684 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3694: 0096a624 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3695: 0056b718 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3696: 00dc783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3697: 00dc8af3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3698: 00dc8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3699: 00cf9118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3700: 0095f488 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3700: 0095f428 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3701: 00c7e938 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3702: 00da0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3703: 00c80950 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3704: 00c80800 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3705: 00dc7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3706: 0027f7e4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3707: 0060fdc0 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3708: 0090e454 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3708: 0090e3f4 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3709: 00d8dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3710: 00d8f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3711: 0062165c 448 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3712: 00610480 588 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3713: 00dc6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3714: 008a9238 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3715: 008ee970 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3714: 008a91d8 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3715: 008ee910 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3716: 00da1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3717: 00610000 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3718: 00d9ab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3719: 00dc79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3720: 0093e9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3720: 0093e95c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3721: 00dc6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3722: 00cf0a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3723: 0037a398 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3724: 009b33c4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3725: 00798430 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3724: 009b3364 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3725: 007983d0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3726: 00dc7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3727: 00cf9094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3728: 00cf0b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3729: 00da0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3730: 0062181c 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3731: 00d9c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3732: 008ccacc 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3732: 008cca6c 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3733: 00511100 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3734: 00d8b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3735: 0094eff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3735: 0094ef90 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3736: 005b0b74 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3737: 00dc701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3738: 007983ac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3738: 0079834c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3739: 00610240 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3740: 00c8097c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3741: 00dc6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3742: 00d951e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3743: 00da0b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3744: 002ffcd4 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3745: 00d8df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3746: 00d99cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3747: 00dc658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3748: 00cf0b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3749: 00d990c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3750: 00dc8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3751: 007e09f4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3752: 007362a0 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3751: 007e0994 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3752: 00736240 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3753: 00d94674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3754: 00ceca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3755: 0053c3a0 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3756: 00cfc8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3757: 00c809e4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3758: 00cf6754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3759: 00dc8b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3760: 00dc8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3761: 00d9b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3762: 009bde3c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3762: 009bdddc 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3763: 00d8b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3764: 00580f44 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3765: 00dc7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3766: 006db408 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3766: 006db3a8 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3767: 00dc7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3768: 00dc7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3769: 007414ac 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3769: 0074144c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3770: 0047ed68 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3771: 00dc8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3772: 008a53ec 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3772: 008a538c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3773: 00cfc844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3774: 00d990e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3775: 00d8e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3776: 00cf66d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3777: 004fd048 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3778: 00dc79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3779: 00dc782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3780: 00dc7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3781: 00dc7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3782: 00d9e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3783: 00dc858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3784: 00dc65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3785: 00dc68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3786: 008de600 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3786: 008de5a0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3787: 005b50e4 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3788: 00414c98 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3789: 00dc7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3790: 00dc6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3791: 00da0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3792: 00d9deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3793: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3794: 00da0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3795: 00dc780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3796: 0096995c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3797: 006ffe88 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3798: 009132b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3796: 009698fc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3797: 006ffe28 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3798: 00913254 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3799: 00dc6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3800: 00d90f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3801: 008d196c 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3801: 008d190c 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3802: 00d904d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3803: 008c4a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3803: 008c49b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3804: 00dc6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3805: 00ce4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3806: 00dc6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3807: 002a9530 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3808: 00ce4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ - 3809: 0070cbb0 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3809: 0070cb50 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3810: 00d932b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3811: 003a8990 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3812: 00da141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3813: 00ce4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3814: 00d90834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3815: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3816: 00dc7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3817: 00dc840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3818: 00d92218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3819: 00d9fcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3820: 00924010 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3820: 00923fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3821: 00dc774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3822: 00d98434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3823: 002ae2dc 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3824: 00dc6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3825: 00d8ea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3826: 003e91d4 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3827: 00731c14 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3827: 00731bb4 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3828: 00dc67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3829: 00d8a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3830: 00d91ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3831: 00d8b4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3832: 00dc6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3833: 002ba588 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3834: 00ce458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3835: 00dc8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3836: 00422600 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3837: 0081782c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3837: 008177cc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3838: 00dc7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3839: 00d9aafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3840: 00748518 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3840: 007484b8 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3841: 00d8cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3842: 00d93ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3843: 00d950f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3844: 00cf4e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3845: 00dc64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3846: 00d05c74 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3847: 008af728 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3847: 008af6c8 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3848: 00d967d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3849: 00d91d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3850: 0078bd34 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3850: 0078bcd4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3851: 00cf4d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3852: 00da24b4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3853: 00dc79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3854: 00d96e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3855: 00759a34 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3856: 00822344 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3857: 009b3b80 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3855: 007599d4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3856: 008222e4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3857: 009b3b20 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3858: 005aaf20 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3859: 0073e708 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3860: 008c3824 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3859: 0073e6a8 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3860: 008c37c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3861: 00d8ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3862: 00d9d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3863: 00742d80 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3864: 00765448 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3863: 00742d20 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3864: 007653e8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3865: 0038a1a4 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3866: 0093c704 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3866: 0093c6a4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3867: 00cf4d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3868: 003ad77c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3869: 00d9e5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3870: 00d91184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3871: 00d9ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3872: 0029ae5c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3873: 00d968b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3874: 00d93f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3875: 00c8197c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3876: 00dc7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3877: 0059ee90 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3878: 0092adfc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3878: 0092ad9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3879: 002b0e08 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3880: 00dc7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3881: 00dc7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3882: 00dc7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3883: 005af180 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3884: 00dc6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3885: 00d96e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3886: 00d9b994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3887: 00d90e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3888: 00d8d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3889: 00dc75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3890: 00921e20 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3890: 00921dc0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3891: 00dc7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3892: 009b4e18 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3892: 009b4db8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3893: 00dc8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3894: 00d969b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3895: 00d9c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3896: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3897: 00d8ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3898: 00d997dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3899: 00d9b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3900: 00cba0b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3901: 00dc6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3902: 00cba134 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3903: 00d90724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3904: 00cba144 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3905: 00d8f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3906: 0084caa0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3906: 0084ca40 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3907: 004bc258 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3908: 0073fe50 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3909: 008dde7c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3910: 0090b9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3911: 007bd0bc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3912: 0090cf50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3908: 0073fdf0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3909: 008dde1c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3910: 0090b944 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3911: 007bd05c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3912: 0090cef0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3913: 004cfcc4 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3914: 00dc7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3915: 007219a4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3915: 00721944 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3916: 00dc72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3917: 00dc64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3918: 00d8ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3919: 0054c130 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3920: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3921: 0080b8f4 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3921: 0080b894 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3922: 005ac204 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3923: 00dc7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3924: 0048f750 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3925: 004cd434 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3926: 00d91c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3927: 002b383c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3928: 00d99adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3929: 008ad3dc 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3929: 008ad37c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3930: 00dc631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3931: 00d930b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3932: 00808508 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3932: 008084a8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3933: 00d9eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3934: 00d8a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3935: 00d930e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3936: 009d4130 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3936: 009d40d0 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3937: 00ce80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3938: 00d8bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3939: 008e2440 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3939: 008e23e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3940: 0055b2cc 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3941: 00415f3c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3942: 00ce7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3943: 009840ec 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3943: 0098408c 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3944: 0055d660 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3945: 00d977b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3946: 00dc6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3947: 00d8f140 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3948: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3949: 005aabd8 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3950: 00957338 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3951: 0079a864 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3950: 009572d8 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3951: 0079a804 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3952: 00d98d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3953: 00ce8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3954: 006a04f4 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 3955: 0098ec10 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3956: 006cbed0 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3954: 006a0494 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3955: 0098ebb0 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3956: 006cbe70 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3957: 00d9dc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3958: 0054d1ac 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3959: 006a07c8 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3959: 006a0768 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3960: 00dc6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3961: 00dc603d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3962: 00ceceb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3963: 00dc8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3964: 003e2aa8 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3965: 00c819e4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3966: 00cecd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3967: 00dc7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3968: 0072ad8c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3968: 0072ad2c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3969: 00d911e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3970: 00cece30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3971: 0060efe0 400 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 3972: 0064019c 436 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 3973: 00dc7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3974: 00ce7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 3975: 00dc6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3982,32 +3982,32 @@ │ │ │ │ 3978: 00427650 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3979: 00292b50 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3980: 00dc64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3981: 00dc7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3982: 0060f170 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_h │ │ │ │ 3983: 00d9e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3984: 00d98a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ - 3985: 006ee370 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3985: 006ee310 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3986: 00640350 420 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 3987: 00d008b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 3988: 004dda54 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3989: 00dc7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3990: 00dc7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3991: 00c808a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3992: 00999eac 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3992: 00999e4c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3993: 00d9c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3994: 00da4068 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3995: 0025e2dc 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3996: 00cecdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 3997: 00cf685c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 3998: 00dc6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3999: 009b4300 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3999: 009b42a0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4000: 00d9874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4001: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4002: 0073a380 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4002: 0073a320 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4003: 003abd68 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4004: 00d9b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4005: 00dc7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4006: 002a782c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4007: 0060f2f8 396 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ 4008: 00d97980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4009: 00cdfde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v_mask │ │ │ │ @@ -4015,1790 +4015,1790 @@ │ │ │ │ 4011: 00d8cf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4012: 00dc7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4013: 002ae1b0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4014: 005b1a68 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4015: 00dc6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4016: 00dc83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4017: 00d90384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4018: 0096634c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4019: 009beae4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4018: 009662ec 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4019: 009bea84 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4020: 00cf67d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4021: 00285a3c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4022: 00dc7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4023: 008e980c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4023: 008e97ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4024: 00d9b954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4025: 00d970a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4026: 00316668 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4027: 00dc70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4028: 008da31c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4028: 008da2bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4029: 0029d430 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4030: 004d31f8 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4031: 009af950 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4031: 009af8f0 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4032: 00d94814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4033: 00dc61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4034: 00dc756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4035: 00d91888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4036: 0025cfbc 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4037: 00dc849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4038: 00d912a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4039: 008ff978 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4039: 008ff918 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4040: 00509efc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4041: 003dd6cc 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4042: 007160c0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4042: 00716060 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4043: 003ae398 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4044: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4045: 00d9c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4046: 00564d54 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4047: 009cb0f4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4048: 007d7db4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4047: 009cb094 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4048: 007d7d54 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4049: 00dc75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4050: 00295ca8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4051: 008faea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4051: 008fae44 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4052: 00dc64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4053: 00d96ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4054: 00d99c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4055: 00dc63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4056: 00d93684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4057: 00dc7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4058: 00dc6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4059: 00812664 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4060: 009bb3d4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4061: 0081ff20 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4059: 00812604 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4060: 009bb374 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4061: 0081fec0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4062: 00dc84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4063: 00534c30 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4064: 00d8c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4065: 00d95370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4066: 003aa7b8 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4067: 00743e64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4067: 00743e04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4068: 00d9e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4069: 00dc6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4070: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4071: 00dc6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4072: 00962ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4072: 00962c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4073: 00dc66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4074: 00cfcc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4075: 0025f43c 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4076: 00d97380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4077: 0091a050 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4077: 00919ff0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4078: 00da0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4079: 00954b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4079: 00954ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4080: 00d9b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4081: 00da0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4082: 002bbb6c 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4083: 00d93d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4084: 00da1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4085: 002a7c50 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4086: 008f607c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4086: 008f601c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4087: 00d9f5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4088: 0093f708 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4088: 0093f6a8 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4089: 00d9a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4090: 00d8d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4091: 00cf6544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4092: 00dc6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4093: 00d93a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4094: 008d9a30 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4094: 008d99d0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4095: 00dc76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4096: 009a1aa8 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4096: 009a1a48 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4097: 00dc6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4098: 00d9e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4099: 00929f38 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4099: 00929ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4100: 00d9c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4101: 002a78dc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4102: 0058efc8 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4103: 006e6970 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4103: 006e6910 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4104: 00d978f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4105: 00733380 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4106: 008f6f3c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4105: 00733320 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4106: 008f6edc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4107: 00d9f75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4108: 00304200 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4109: 00981790 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4110: 0090fc2c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4111: 007c73e0 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4109: 00981730 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4110: 0090fbcc 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4111: 007c7380 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4112: 00dc7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4113: 00d99bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4114: 00514d10 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4115: 00dbd959 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4116: 00753858 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4116: 007537f8 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4117: 002959c4 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4118: 00da1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4119: 00dc6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4120: 0071ad2c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4120: 0071accc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4121: 00dc6056 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4122: 00dc6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4123: 00543db8 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4124: 00dc60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4125: 00d8f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4126: 00dc8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4127: 00d9e9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4128: 0055b60c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4129: 0071ac00 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4129: 0071aba0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4130: 00dc7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4131: 0099e55c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4132: 00933aa8 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4133: 009aa8c8 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4134: 0071b1b0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4131: 0099e4fc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4132: 00933a48 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4133: 009aa868 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4134: 0071b150 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4135: 0059b574 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4136: 00d8b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4137: 0090283c 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4137: 009027dc 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4138: 00dc65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4139: 00dc7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4140: 006a6db4 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4140: 006a6d54 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4141: 00dc6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4142: 00c80df0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4143: 00dc60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4144: 00dc78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4145: 00dc68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4146: 00dc7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4147: 00743c4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4147: 00743bec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4148: 0062f828 424 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ - 4149: 0071b084 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4149: 0071b024 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4150: 00dc7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4151: 00707c38 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4151: 00707bd8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4152: 00d8e3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4153: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4154: 00826f6c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4154: 00826f0c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4155: 0062f51c 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4156: 009cd9a4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4156: 009cd944 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4157: 00da0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4158: 00dc64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4159: 00d9f9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4160: 00d9990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4161: 00938214 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4161: 009381b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4162: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4163: 0071b14c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4163: 0071b0ec 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4164: 00dc6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4165: 00389c2c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4166: 00ce0410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4167: 00c80ab0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4168: 00d96ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4169: 008dd5f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4169: 008dd598 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4170: 005451b4 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4171: 00d9eab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4172: 002b589c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4173: 0090c49c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4173: 0090c43c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4174: 0062f6b0 376 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4175: 0092b434 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4175: 0092b3d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4176: 00d8c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4177: 00dc67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4178: 008cb700 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4178: 008cb6a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4179: 00d9fc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4180: 00d9fd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4181: 007f41ac 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4181: 007f414c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4182: 00dc7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4183: 00dc8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4184: 00dc6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4185: 00d98004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4186: 00d9e74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4187: 00dc7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4188: 002a7d04 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4189: 0096857c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4189: 0096851c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4190: 00d9ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4191: 00dc72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4192: 008cdacc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4193: 008e3b24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4192: 008cda6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4193: 008e3ac4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4194: 00d9a14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4195: 008c4ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4195: 008c4a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4196: 00da0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4197: 00dc70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4198: 00d9d4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4199: 00dc70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4200: 00d92608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4201: 008cd344 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4201: 008cd2e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4202: 00c810e4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4203: 00493aa0 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4204: 00dc8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4205: 0047ffa0 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4206: 008bc094 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4206: 008bc034 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4207: 00dc7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4208: 00ce3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4209: 0092220c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4209: 009221ac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4210: 00d9bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4211: 00905644 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4212: 0092c4dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4213: 00b0a808 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4211: 009055e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4212: 0092c47c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4213: 00b0a7a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4214: 0041849c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4215: 004d7e24 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4216: 00d9e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4217: 008fa4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4217: 008fa490 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4218: 00da1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4219: 0063a1b0 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4220: 0099f59c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4220: 0099f53c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4221: 00cf2974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4222: 005146fc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4223: 0063a4bc 320 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4224: 00923de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4224: 00923d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4225: 00d92788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4226: 00cf27e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4227: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4228: 00d91364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4229: 00548890 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4230: 0063a2ac 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4231: 0096b8a0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4231: 0096b840 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4232: 00d8ca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4233: 00cf28f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4234: 002a80ac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4235: 0054f234 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4236: 006e657c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4237: 0099b1e4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4236: 006e651c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4237: 0099b184 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4238: 00d979e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4239: 008f9480 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4239: 008f9420 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4240: 00dc71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4241: 00d92438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4242: 00701754 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4242: 007016f4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4243: 00dc765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4244: 0094f104 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4244: 0094f0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4245: 00dc75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4246: 00da3c04 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4247: 00dc82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4248: 00dc6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4249: 0051068c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4250: 009c12f4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4250: 009c1294 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4251: 00d96a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4252: 00dc6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4253: 00d945d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4254: 00dc6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4255: 0063a3b4 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4256: 002ff98c 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4257: 00cf286c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4258: 00da0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4259: 003342bc 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4260: 006a4220 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4260: 006a41c0 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4261: 00da20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4262: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4263: 0093e904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4264: 00992e4c 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4263: 0093e8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4264: 00992dec 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4265: 00dc6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4266: 006a46f8 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4266: 006a4698 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4267: 00d968a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4268: 00dc8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4269: 008c3f10 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4269: 008c3eb0 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4270: 0051d1ac 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4271: 0052258c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4272: 006a43e8 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4272: 006a4388 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4273: 00d93474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4274: 00dc7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4275: 00d91d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4276: 00dc7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4277: 0094c9c8 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4277: 0094c968 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4278: 00d8dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4279: 00d8f950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4280: 00970d08 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4281: 00b2c15c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4280: 00970ca8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4281: 00b2c0fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4282: 00d8b31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4283: 00d978d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4284: 002b3220 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4285: 009b09f8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4286: 00764b7c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4285: 009b0998 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4286: 00764b1c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4287: 00d8cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4288: 009ae11c 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4289: 008aa364 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4290: 0075b8c4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4288: 009ae0bc 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4289: 008aa304 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4290: 0075b864 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4291: 0041e6dc 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4292: 008e8570 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4293: 008285b0 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4294: 006a457c 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4295: 007f4f94 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4292: 008e8510 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4293: 00828550 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4294: 006a451c 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4295: 007f4f34 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4296: 00dc7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4297: 009b8cec 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4298: 00813064 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4299: 00946730 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4300: 0096ddcc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4297: 009b8c8c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4298: 00813004 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4299: 009466d0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4300: 0096dd6c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4301: 002fbe8c 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4302: 00999f18 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4302: 00999eb8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4303: 00da0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4304: 00589020 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4305: 009499bc 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4305: 0094995c 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4306: 00d9c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4307: 0093d1ec 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4307: 0093d18c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4308: 00dc6060 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4309: 00dbe9f0 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4310: 004270cc 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4311: 00d93944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4312: 0076f5e0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4312: 0076f580 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4313: 00dbd918 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4314: 00700038 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4315: 00982450 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4314: 006fffd8 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4315: 009823f0 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4316: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4317: 00dc71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4318: 00dc629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4319: 00dc67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4320: 00da1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4321: 0029e7a0 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4322: 0091bfc0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4323: 009c736c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4322: 0091bf60 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4323: 009c730c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4324: 00da0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4325: 009d44c0 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4325: 009d4460 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4326: 00d958f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4327: 008f6300 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4327: 008f62a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4328: 00d94014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4329: 00d90e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4330: 008133f0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4330: 00813390 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4331: 004fc890 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4332: 0050f264 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4333: 009c4000 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4334: 0079a7f8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4333: 009c3fa0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4334: 0079a798 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4335: 00dc7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4336: 005222c0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4337: 00dc7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4338: 00dc621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4339: 00dc7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4340: 002abe34 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4341: 00c811e8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4342: 00486bcc 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4343: 00d9f72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4344: 00dc81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4345: 00dc85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4346: 008202e8 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4346: 00820288 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4347: 00d931c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4348: 0095a9e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4348: 0095a984 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4349: 00d9b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4350: 00d8a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4351: 002a8170 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4352: 00757058 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4352: 00756ff8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4353: 00d9b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4354: 00d8eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4355: 008161a8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4355: 00816148 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4356: 00dc7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4357: 00dc79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4358: 0082b924 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4359: 0094f1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4358: 0082b8c4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4359: 0094f15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4360: 00da0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4361: 00d00204 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4362: 00d9fa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4363: 008f6190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4364: 009062fc 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4365: 0099afd4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4363: 008f6130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4364: 0090629c 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4365: 0099af74 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4366: 005b414c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4367: 00d9b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4368: 00d8fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4369: 00dc6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4370: 00915010 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4371: 0082043c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4370: 00914fb0 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4371: 008203dc 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4372: 0055e36c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4373: 0079b268 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4373: 0079b208 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4374: 00428864 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4375: 004dda34 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4376: 00b98b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4376: 00b98ad8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4377: 00dc672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4378: 002f8bc0 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4379: 00dc7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4380: 0070bf94 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4381: 0070cfdc 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4380: 0070bf34 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4381: 0070cf7c 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4382: 00d933b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4383: 00d8acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4384: 008a9efc 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4384: 008a9e9c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4385: 00d906d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4386: 008aa110 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4386: 008aa0b0 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4387: 00d934d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4388: 00dc6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4389: 00d8ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4390: 00dc74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4391: 00d8b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4392: 009af360 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4392: 009af300 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4393: 00d9c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4394: 00dc85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4395: 00511044 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4396: 00dc6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4397: 00dc6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4398: 009b399c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4399: 00812aac 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4400: 0094d028 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4398: 009b393c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4399: 00812a4c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4400: 0094cfc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4401: 00d8b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4402: 006ffb10 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4402: 006ffab0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4403: 00dc6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4404: 00dc796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4405: 00d92248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4406: 008bbda4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4406: 008bbd44 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4407: 00dc7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4408: 0063d7d8 72 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4409: 005e819c 504 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4410: 00dc6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4411: 00da0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4412: 00535a18 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4413: 00db5734 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4414: 0097a5d4 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4415: 00919598 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4416: 0079b140 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4417: 0076f668 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4414: 0097a574 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4415: 00919538 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4416: 0079b0e0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4417: 0076f608 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4418: 00d8fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4419: 00d91294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4420: 00dc85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4421: 00dc708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4422: 008a8978 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4422: 008a8918 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4423: 00d8e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4424: 0085a660 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4424: 0085a600 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4425: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4426: 00dbea80 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4427: 00da0c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4428: 00dc70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4429: 00d91044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4430: 00dc73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4431: 00dc78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4432: 00da1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4433: 00dc6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4434: 008cb02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4434: 008cafcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4435: 00d8a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4436: 00d8f9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4437: 009a8828 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4437: 009a87c8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4438: 00d96be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4439: 00d8b4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4440: 008fe458 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4440: 008fe3f8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4441: 00d94764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4442: 00d919c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4443: 00b98b7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4444: 008cb7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4443: 00b98b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4444: 008cb758 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4445: 00d9fe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4446: 00da2ba0 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4447: 007e1298 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4447: 007e1238 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4448: 00da0384 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4449: 006e715c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4449: 006e70fc 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4450: 00dc6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4451: 00cf4af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4452: 0095f0dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4452: 0095f07c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4453: 00425908 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4454: 00da2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4455: 0091b954 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4455: 0091b8f4 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4456: 005af7ec 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4457: 009860bc 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4458: 008de1dc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4459: 007ab894 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4460: 0096461c 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4461: 0073ecf4 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4457: 0098605c 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4458: 008de17c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4459: 007ab834 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4460: 009645bc 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4461: 0073ec94 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4462: 00619c00 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4463: 00cf4a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4464: 00dc7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4465: 00619d20 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ - 4466: 0073f278 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4466: 0073f218 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4467: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4468: 00d96c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4469: 00d8f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4470: 00dc64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4471: 00dc8b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4472: 0029880c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4473: 00785b28 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4473: 00785ac8 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4474: 00619c60 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_h │ │ │ │ 4475: 00d93744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4476: 00dc612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4477: 00dc82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_WRITE_DSTATE │ │ │ │ 4478: 00dc6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4479: 00d8a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4480: 00c6bf20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4481: 00dc7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4482: 00d958b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4483: 00dc72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4484: 00dc725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4485: 00cf49f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4486: 00d9d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4487: 00966fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4487: 00966f6c 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4488: 00d9b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4489: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4490: 0054f33c 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4491: 00dc7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4492: 00d9bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4493: 00619cc0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4494: 00da0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4495: 003a9c40 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4496: 00dc7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4497: 00d95080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4498: 00391da8 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4499: 00992320 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4499: 009922c0 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4500: 00dc7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4501: 00908fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4501: 00908f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4502: 00dc699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4503: 00dc61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4504: 00dc7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4505: 008ea998 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4506: 007b1f7c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4507: 0070b728 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4505: 008ea938 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4506: 007b1f1c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4507: 0070b6c8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4508: 00dc6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4509: 002a343c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4510: 00d9c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4511: 0078b35c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4511: 0078b2fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4512: 0051d28c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4513: 00da3940 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4514: 00dc7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4515: 00dc863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4516: 00dc73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4517: 00d9f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4518: 00990a0c 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4519: 008b2b3c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4518: 009909ac 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4519: 008b2adc 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4520: 00da1610 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4521: 00dc7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4522: 00dc81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4523: 00cbf3e8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4524: 00dc69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4525: 00dc7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4526: 00d998ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4527: 005ff070 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_16_v │ │ │ │ 4528: 005b9e7c 464 FUNC GLOBAL DEFAULT 12 riscv_pmu_incr_ctr │ │ │ │ 4529: 00d91c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4530: 0062821c 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_d │ │ │ │ 4531: 00d8af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4532: 0074283c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4532: 007427dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4533: 002f7e14 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4534: 00d950e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4535: 00d9a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4536: 00d98304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4537: 002afb94 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4538: 002b23b4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4539: 0093fbd8 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4539: 0093fb78 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4540: 00627edc 432 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4541: 00970ff4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4541: 00970f94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4542: 00d8e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4543: 00d9eb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4544: 0095c058 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4544: 0095bff8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4545: 00cedb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4546: 00ce5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4547: 00914834 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4548: 007804c0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4547: 009147d4 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4548: 00780460 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4549: 00ced988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4550: 00dc6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4551: 009cd2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4551: 009cd26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4552: 00d96bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4553: 005e8f44 52 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4554: 00dc7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4555: 0081a724 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4555: 0081a6c4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4556: 002f8d30 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4557: 00741028 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4557: 00740fc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4558: 00ceda90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4559: 008086dc 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4559: 0080867c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4560: 0027f224 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4561: 00dc8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4562: 002f7988 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4563: 00d976e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4564: 008cc394 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4564: 008cc334 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4565: 00dc8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4566: 00dc6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4567: 005e8f78 244 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ - 4568: 0070af44 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4568: 0070aee4 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4569: 00da1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4570: 007f85cc 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4570: 007f856c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4571: 0062808c 400 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4572: 002b8d20 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4573: 00747018 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4573: 00746fb8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4574: 00ce1a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4575: 009053c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4575: 00905360 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4576: 00d98d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4577: 0059b8c0 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4578: 00d9a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4579: 0056ff48 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4580: 002ba334 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4581: 0058012c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4582: 0094e66c 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4583: 009be78c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4582: 0094e60c 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4583: 009be72c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4584: 005e8eac 152 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4585: 00d9db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4586: 002a4db8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4587: 003ac2ec 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4588: 00ceda0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4589: 0082c5a8 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4590: 007e4fa8 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4591: 009786ec 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4592: 009423e4 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4589: 0082c548 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4590: 007e4f48 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4591: 0097868c 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4592: 00942384 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4593: 00288664 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4594: 00d92428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4595: 00521d68 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4596: 00dc73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4597: 002c74a4 444 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4598: 00dc8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4599: 00748510 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4599: 007484b0 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4600: 00c7ea28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4601: 00d9cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4602: 005ac640 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4603: 00d921a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4604: 008211a4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4604: 00821144 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4605: 00d9efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4606: 0094d198 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4607: 009142e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4606: 0094d138 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4607: 00914280 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4608: 00d99b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4609: 0038ea80 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4610: 00504790 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4611: 0075a01c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4611: 00759fbc 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4612: 00dc854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4613: 0095f9bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4613: 0095f95c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4614: 00d8afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4615: 00757ee8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4615: 00757e88 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4616: 0063847c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4617: 005ac608 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4618: 0076cfd0 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4618: 0076cf70 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4619: 00d92188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4620: 00302cf0 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4621: 008cb75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4621: 008cb6fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4622: 00dc7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4623: 00d9d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4624: 002b4568 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4625: 00d93fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4626: 008c9818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4626: 008c97b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4627: 006052fc 800 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4628: 00959db4 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4628: 00959d54 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4629: 00dc8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4630: 00dc7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4631: 00da0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4632: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4633: 0027ef0c 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4634: 005e9c54 28 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4635: 00ce6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4636: 00ce6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ - 4637: 00742560 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4637: 00742500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4638: 00638600 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4639: 005ea18c 184 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4640: 00d8ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4641: 008f635c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4641: 008f62fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4642: 00d05484 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4643: 00ce6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4644: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4645: 00d971b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4646: 0032909c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4647: 00d8c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4648: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4649: 0071b0e8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4649: 0071b088 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4650: 0048ebe0 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4651: 00918464 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4651: 00918404 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4652: 00d90b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4653: 00dc6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4654: 005bc9a8 424 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4655: 008a6bdc 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4656: 0099cc58 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4655: 008a6b7c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4656: 0099cbf8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4657: 005e922c 120 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4658: 00dc6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4659: 00d9bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4660: 00291330 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4661: 00d89fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4662: 0056e388 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4663: 00bd0290 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4664: 00dc67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4665: 00dc6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4666: 008f6414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4666: 008f63b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4667: 00d95230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4668: 00ce6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4669: 0093361c 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4670: 00919e28 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4669: 009335bc 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4670: 00919dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4671: 00d8f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4672: 0060c414 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4673: 005040f8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4674: 0055e4e8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4675: 00d89fe8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4676: 002a3558 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4677: 0060c534 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4678: 00c8124c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4679: 00dc7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4680: 0060c474 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4681: 00d8a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4682: 007486c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4682: 00748660 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4683: 005f9068 112 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4684: 00dc8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4685: 00d9c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4686: 004d7274 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4687: 00d8db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4688: 009189b4 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4688: 00918954 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4689: 003aa6e0 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4690: 00d93c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4691: 00dc645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4692: 0077d8ec 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4692: 0077d88c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4693: 00dc60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4694: 00993cfc 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4694: 00993c9c 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4695: 00d8b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4696: 008cd204 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4697: 008de9ac 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4696: 008cd1a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4697: 008de94c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4698: 0060c4d4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4699: 00d9ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4700: 007de684 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4701: 007833ec 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4702: 0094f520 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4703: 007e98fc 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4704: 008209ec 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4705: 009bd83c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4706: 008d1ecc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4700: 007de624 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4701: 0078338c 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4702: 0094f4c0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4703: 007e989c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4704: 0082098c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4705: 009bd7dc 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4706: 008d1e6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4707: 00dc7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4708: 00d981c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4709: 00c77178 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4710: 0025d204 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4711: 00970850 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4711: 009707f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4712: 00d96e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4713: 0079c6c8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4714: 008eb200 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4715: 006e6504 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4713: 0079c668 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4714: 008eb1a0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4715: 006e64a4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4716: 0041d8f4 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4717: 00dc61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4718: 0033fc44 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4719: 00da1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4720: 00828614 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4720: 008285b4 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4721: 00dc61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4722: 00ae959c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4723: 0092dc64 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4724: 0094ed8c 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4722: 00ae953c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4723: 0092dc04 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4724: 0094ed2c 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4725: 005dc39c 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4726: 00d90634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4727: 00955604 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4727: 009555a4 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4728: 00d8dad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4729: 00dc6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4730: 00516190 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4731: 0097c07c 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4731: 0097c01c 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4732: 00434ad0 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4733: 00970910 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4734: 009a5818 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4735: 007a1bbc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4733: 009708b0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4734: 009a57b8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4735: 007a1b5c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4736: 00308d78 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4737: 00515558 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4738: 00dc6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4739: 00dc6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4740: 00561b00 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4741: 00534c18 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4742: 006a6bdc 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4743: 00928444 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4742: 006a6b7c 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4743: 009283e4 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4744: 00dc82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4745: 00dc7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4746: 0047485c 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4747: 00da3c10 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4748: 00d9dcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4749: 00d99f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4750: 00d98a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4751: 0051903c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4752: 00d8d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4753: 00960ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4753: 00960e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4754: 00543c98 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4755: 00d8b5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4756: 00dc7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4757: 00dc668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4758: 00dc6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4759: 00d92658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4760: 00d9f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4761: 007f7940 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4762: 00941408 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4761: 007f78e0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4762: 009413a8 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4763: 0025ce28 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4764: 00d8eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4765: 00dc6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4766: 009ac83c 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4767: 008c44c8 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4766: 009ac7dc 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4767: 008c4468 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4768: 00d8cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4769: 00dc6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4770: 00840c84 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4770: 00840c24 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4771: 00495f28 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4772: 00dc700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4773: 008ea30c 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4773: 008ea2ac 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4774: 00dc6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4775: 009c0e00 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4775: 009c0da0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4776: 00d8d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4777: 00826580 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4777: 00826520 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4778: 002fd950 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4779: 00dc71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4780: 004224f4 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4781: 00989f08 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4782: 007e09d8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4783: 0073f600 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4781: 00989ea8 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4782: 007e0978 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4783: 0073f5a0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4784: 00d936f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4785: 00d98354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4786: 00d91e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4787: 0052defc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4788: 00dc7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4789: 00d9b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4790: 00d94304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4791: 009a9974 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4791: 009a9914 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4792: 00dc7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4793: 00dc793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4794: 00984608 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4794: 009845a8 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4795: 003029b0 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4796: 00dc727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4797: 0027e688 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4798: 00dc6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4799: 00db52f8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4800: 005a1810 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4801: 002ac0a8 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4802: 00da34ec 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4803: 00dc6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4804: 00d00624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4805: 0082129c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4806: 008a6db4 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4807: 008c3b40 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4808: 007017ac 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4809: 0073e478 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4805: 0082123c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4806: 008a6d54 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4807: 008c3ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4808: 0070174c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4809: 0073e418 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4810: 00d97de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4811: 00dc7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4812: 0051dafc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4813: 00dc6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4814: 00dc7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4815: 004d4b48 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4816: 00781d2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4817: 009052ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4818: 009847fc 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4816: 00781ccc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4817: 0090524c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4818: 0098479c 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4819: 00d957d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4820: 00d8db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4821: 00dc7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4822: 00814e5c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4822: 00814dfc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4823: 00d91a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4824: 00dc752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4825: 0091392c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4825: 009138cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4826: 00d848f4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4827: 00820618 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4828: 007e8564 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4827: 008205b8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4828: 007e8504 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4829: 00dc6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4830: 00dc66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4831: 0033f914 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4832: 00600944 632 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4833: 002d182c 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4834: 007b4768 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4834: 007b4708 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4835: 002b6188 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4836: 0047eb9c 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4837: 009088c0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4837: 00908860 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4838: 00dc6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4839: 00dc63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4840: 007e79f8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4840: 007e7998 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4841: 00436adc 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4842: 004633f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4843: 00dc6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4844: 0055e220 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4845: 00d93a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4846: 00913dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4846: 00913d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4847: 00d90aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4848: 00dc7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4849: 00d8a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4850: 007c6028 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4850: 007c5fc8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4851: 00d9893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4852: 00d96ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4853: 00913bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4854: 0071f280 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4853: 00913b50 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4854: 0071f220 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4855: 00dc74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4856: 00859ac4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4857: 00799b54 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4856: 00859a64 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4857: 00799af4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4858: 00dc7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4859: 0094ad08 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4859: 0094aca8 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4860: 00d95430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4861: 0070b80c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4861: 0070b7ac 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4862: 00dc6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4863: 00d9a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4864: 00dc60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4865: 00dc6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4866: 00d8b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4867: 00d989dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 4868: 00d90cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4869: 00dc8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4870: 00dc6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4871: 00581a90 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4872: 00418748 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4873: 00d972f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4874: 00dc6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4875: 00581794 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4876: 00753108 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4876: 007530a8 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4877: 00d9d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4878: 009b1b84 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4879: 00797e0c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4880: 0093f034 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4878: 009b1b24 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4879: 00797dac 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4880: 0093efd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4881: 00d96fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4882: 00dc66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4883: 00d8fe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4884: 00d8caec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4885: 0047439c 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4886: 00622fa4 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4887: 00dc70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4888: 004185ec 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4889: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4890: 00622c80 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4891: 005ecc00 284 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4892: 0094f274 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4892: 0094f214 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4893: 00cf2e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4894: 009bb2dc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4895: 006b586c 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4894: 009bb27c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4895: 006b580c 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4896: 00d8b964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4897: 00cf2d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4898: 00dc801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4899: 00d91264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4900: 008a52dc 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4901: 0075c6b4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4900: 008a527c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4901: 0075c654 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4902: 00cf2e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4903: 008cbcc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4903: 008cbc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4904: 00538068 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4905: 009b9ec8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4905: 009b9e68 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4906: 00c817bc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4907: 00dc8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4908: 00dc6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4909: 00dc6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4910: 0084f04c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4910: 0084efec 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4911: 005ad8a0 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4912: 00dc8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4913: 00dc7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4914: 0029e928 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4915: 00bcf228 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4916: 008dd2b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4916: 008dd258 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4917: 00622e28 380 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4918: 00d9c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4919: 00dc8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4920: 00d8f900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4921: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4922: 00d969a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4923: 00dc8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4924: 00dc7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4925: 007ea21c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4926: 00944f0c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4927: 00740e60 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4928: 008d0470 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4925: 007ea1bc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4926: 00944eac 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4927: 00740e00 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4928: 008d0410 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4929: 00dc8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4930: 00cf2d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4931: 003a7f6c 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4932: 003a8e48 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4933: 00d9fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4934: 006ee5d4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4934: 006ee574 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4935: 00dc5fe4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4936: 007a8b68 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4937: 00b98b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4936: 007a8b08 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4937: 00b98af0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4938: 00522e30 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4939: 00dc81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4940: 00d928f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4941: 002d2ed8 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4942: 008f9c38 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4942: 008f9bd8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4943: 00dc8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4944: 007a40c4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4944: 007a4064 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4945: 00d99164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4946: 007477a4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4947: 0098feb4 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4946: 00747744 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4947: 0098fe54 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4948: 00dc6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4949: 00d9ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4950: 009682f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4951: 0094cf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4950: 00968298 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4951: 0094cf10 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4952: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4953: 007af4bc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4953: 007af45c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4954: 00d927e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4955: 00d9ac7c 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4956: 00d9c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4957: 00b838e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4957: 00b83880 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4958: 00d96770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4959: 00d9d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4960: 0031e654 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 4961: 00d95060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4962: 00dc7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 4963: 00d9c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 4964: 00944c68 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4964: 00944c08 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4965: 0037b4f8 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4966: 002b1824 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4967: 00dc731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4968: 009b439c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4968: 009b433c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4969: 00dc7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4970: 00d9b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4971: 00c81a6c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4972: 00dc6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4973: 00d9f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4974: 00dc64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4975: 00d8b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4976: 00dc6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4977: 00dc803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4978: 00c8180c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4979: 008e1df8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4979: 008e1d98 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4980: 00d960c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 4981: 00758a58 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4981: 007589f8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4982: 00dc627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4983: 00d967c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4984: 00dc6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4985: 00916188 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4985: 00916128 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4986: 00d977d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4987: 00d908a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4988: 00304d58 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4989: 00d9871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4990: 00ae9d7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4991: 006e93cc 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4992: 0091fc88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4993: 0070cb5c 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4994: 008cad4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4990: 00ae9d1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4991: 006e936c 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4992: 0091fc28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4993: 0070cafc 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4994: 008cacec 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4995: 00dc635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4996: 006e6030 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4996: 006e5fd0 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4997: 005dcc90 240 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 4998: 00dc644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4999: 0025d324 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5000: 00d8eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5001: 007c41bc 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5001: 007c415c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5002: 003e1e8c 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5003: 009404d4 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5003: 00940474 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5004: 00d99174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5005: 00d93404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5006: 00dc787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5007: 00dc609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5008: 00cf13cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5009: 00700178 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5009: 00700118 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5010: 00dc6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5011: 006e6c04 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5011: 006e6ba4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5012: 00cf14d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5013: 00514020 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5014: 00dc72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5015: 008215e0 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5015: 00821580 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5016: 00d8da24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5017: 00dc605c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5018: 006e6d44 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5019: 00902abc 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5018: 006e6ce4 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5019: 00902a5c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5020: 00d8ca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5021: 0095a144 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5021: 0095a0e4 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5022: 004a0b10 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5023: 00dc6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5024: 00dc731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5025: 002fe248 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5026: 00d904e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5027: 00d8dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5028: 00d8cbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5029: 008cb0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5030: 00828334 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5029: 008cb084 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5030: 008282d4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5031: 00dc70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5032: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5033: 005d2800 272 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5034: 00dc668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5035: 00cf1450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5036: 008c9eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5037: 00b98bb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5038: 0090704c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5036: 008c9e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5037: 00b98b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5038: 00906fec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5039: 00dc6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5040: 00d8de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5041: 0071df9c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5042: 00789ee4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 5043: 00996a64 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5044: 008d1c5c 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5041: 0071df3c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5042: 00789e84 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5043: 00996a04 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5044: 008d1bfc 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5045: 00dc69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5046: 00dc830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5047: 00dc82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5048: 00dc84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5049: 00c7c358 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5050: 00dc6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5051: 00d9c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5052: 008c964c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5052: 008c95ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5053: 002b412c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5054: 00267bfc 104 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5055: 0096840c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5055: 009683ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5056: 00267c64 272 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5057: 002af54c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5058: 00639908 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5059: 0028888c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5060: 0033e8ac 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5061: 00639c18 324 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5062: 008c5940 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5062: 008c58e0 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5063: 00d0492c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5064: 009ccc50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5064: 009ccbf0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5065: 00493e6c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5066: 0082858c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5066: 0082852c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5067: 00639a10 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5068: 002cf364 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5069: 00dc85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5070: 002bcf88 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5071: 007160a0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5071: 00716040 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5072: 00d8c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5073: 00942528 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5073: 009424c8 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5074: 002b3e34 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5075: 00dc7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5076: 008cccd0 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5076: 008ccc70 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5077: 00d93eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5078: 00d99c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5079: 0051d8ec 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5080: 00d9980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5081: 00d924d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5082: 00267d74 100 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5083: 00dc6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5084: 00dc7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5085: 00dc70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5086: 00dc7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5087: 00dc7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5088: 00d96d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5089: 00d8cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5090: 00918cb8 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5090: 00918c58 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5091: 00dc78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5092: 00dc6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5093: 00919458 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5093: 009193f8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5094: 00639b14 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5095: 00d8f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5096: 00ba579c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5097: 00994ea4 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5096: 00ba573c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5097: 00994e44 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5098: 0029d538 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5099: 00d9dc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5100: 008d1a28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5100: 008d19c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5101: 00dc610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5102: 00328ef8 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5103: 008d6160 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5103: 008d6100 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5104: 00d9bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5105: 009a916c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5106: 00944924 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5107: 0077de14 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5105: 009a910c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5106: 009448c4 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5107: 0077ddb4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5108: 00d8b50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5109: 009a9a3c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5109: 009a99dc 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5110: 00d97950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5111: 00382c64 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5112: 009a9af4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5112: 009a9a94 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5113: 00d8da34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5114: 004eeb54 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5115: 009288b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5116: 006f693c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5115: 00928854 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5116: 006f68dc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5117: 00dc7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5118: 00913fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5118: 00913f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5119: 00d93574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5120: 00dc8bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5121: 002859f4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5122: 00d956e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5123: 002b95d8 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5124: 009851dc 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5124: 0098517c 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5125: 00d987bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5126: 00d948e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5127: 008143b4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5127: 00814354 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5128: 00dc8ab0 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5129: 00931584 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5129: 00931524 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5130: 00d9978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5131: 002ae828 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5132: 008e0720 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5133: 0099925c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5134: 008c0154 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5132: 008e06c0 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5133: 009991fc 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5134: 008c00f4 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5135: 006212bc 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5136: 00d00de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5137: 00d95ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5138: 007f4350 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5138: 007f42f0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5139: 00da349c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5140: 00d95ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5141: 00dc6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5142: 00d8be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5143: 00d8ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5144: 00d9b5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5145: 00706da8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5145: 00706d48 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5146: 00dc6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5147: 0096a978 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5147: 0096a918 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5148: 00ce9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5149: 00dc68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5150: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5151: 0099e594 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5151: 0099e534 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5152: 00dc75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5153: 00d96860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5154: 00d98f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5155: 00614734 624 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ - 5156: 00780620 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5156: 007805c0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5157: 00d9bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5158: 00ce9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5159: 00614e84 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5160: 00621484 472 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5161: 006149a4 628 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5162: 0096ae04 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5162: 0096ada4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5163: 00d90744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5164: 00d9e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5165: 00418340 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5166: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5167: 00d8f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5168: 008fd6a4 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5168: 008fd644 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5169: 00dc853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5170: 00dc61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5171: 00d9f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5172: 0041dd20 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5173: 00521e8c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5174: 00dc65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5175: 00d93604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5176: 00826730 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5177: 00990ae0 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5176: 008266d0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5177: 00990a80 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5178: 00ce9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5179: 00d97740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5180: 00330ce8 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5181: 00614c18 620 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5182: 00d9e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5183: 00dc7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5184: 0073f69c 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5184: 0073f63c 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5185: 00d96dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5186: 00d97a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5187: 00cf60a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5188: 00dc82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5189: 0073363c 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5190: 00913eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5189: 007335dc 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5190: 00913e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5191: 00d9a76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5192: 00dc714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5193: 00d95090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5194: 00797a58 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5194: 007979f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5195: 002c7ec8 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5196: 002f8994 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5197: 002998c8 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5198: 00dc6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5199: 003e5f7c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5200: 00da1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5201: 00780538 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5201: 007804d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5202: 00dc782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5203: 009280d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5204: 00915a50 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5205: 008cb140 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5203: 00928078 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5204: 009159f0 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5205: 008cb0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5206: 002ff53c 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5207: 00cf0664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5208: 008abb1c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5208: 008ababc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5209: 00dc62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5210: 00dc7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5211: 00d8af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5212: 00dc7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5213: 00824e70 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5213: 00824e10 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5214: 00cf04d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5215: 00d9fa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5216: 00cf601c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5217: 00d91e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5218: 00dc6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5219: 009bcec8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5220: 007507ac 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5219: 009bce68 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5220: 0075074c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5221: 00cf05e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5222: 00dc7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5223: 008d0f44 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5223: 008d0ee4 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5224: 00dc6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5225: 00d8c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5226: 00d93834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5227: 00dc6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5228: 00dc8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5229: 009af208 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5229: 009af1a8 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5230: 00d92198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5231: 00dc6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5232: 0029f840 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5233: 00dc7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5234: 00d935b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5235: 00cf055c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5236: 0090e688 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5236: 0090e628 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5237: 00d92158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5238: 003bbf84 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5239: 00705358 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5239: 007052f8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5240: 00dc84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5241: 0094ff48 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5241: 0094fee8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5242: 00c7e9bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5243: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5244: 007e7694 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5245: 00813960 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5246: 00782010 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5247: 00709180 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5244: 007e7634 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5245: 00813900 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5246: 00781fb0 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5247: 00709120 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5248: 0029a558 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5249: 00d920e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5250: 00d9dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5251: 00d8e424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5252: 00dc7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5253: 003ad940 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5254: 008dbc4c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5254: 008dbbec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5255: 00cf3afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ 5256: 00dc84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5257: 00d95be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5258: 00dc66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5259: 00cf3970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5260: 00dc7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5261: 00dc8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5262: 008ca0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5262: 008ca058 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5263: 00d979c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5264: 00dc691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5265: 00d9d69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5266: 00cf3a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5267: 009814dc 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5267: 0098147c 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5268: 00cfc424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5269: 006e4e0c 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5270: 00904f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5269: 006e4dac 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5270: 00904f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5271: 005dd260 380 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5272: 00303fb4 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5273: 002a1ae8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5274: 00cfc52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5275: 00dc6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5276: 00dc72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5277: 008cb928 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5277: 008cb8c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5278: 00d94994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5279: 009baa0c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5279: 009ba9ac 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5280: 00299f8c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5281: 00641b68 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5282: 00cf39f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5283: 00dc6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5284: 0091e7ec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5285: 0078bbd4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5286: 009a1034 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5287: 008c80bc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5288: 0098fa88 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5289: 008cd960 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5290: 008566cc 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5284: 0091e78c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5285: 0078bb74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5286: 009a0fd4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5287: 008c805c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5288: 0098fa28 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5289: 008cd900 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5290: 0085666c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5291: 00dc7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5292: 004ed3b8 596 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5293: 00cfc4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5294: 00505b5c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5295: 00dc66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5296: 00749a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5297: 007854a0 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5296: 00749a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5297: 00785440 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5298: 00dc83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5299: 00d9dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5300: 00d8eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5301: 00c7e920 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5302: 00555478 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5303: 00d8f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5304: 008cdcf0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5304: 008cdc90 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5305: 00dc7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5306: 00d94f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5307: 003dd30c 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5308: 009b959c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5309: 00996964 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5308: 009b953c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5309: 00996904 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5310: 0033b6ac 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5311: 00c81fa4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5312: 00dc7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5313: 00d9bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5314: 00607694 104 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5315: 00dc6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5316: 007f7390 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5316: 007f7330 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5317: 00cecb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5318: 00d907e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5319: 00dc69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5320: 00cfd4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5321: 009319d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5321: 00931978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5322: 00d9bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5323: 00da08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5324: 00cfd318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5325: 00d9d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5326: 00d97b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5327: 002ec718 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5328: 0081381c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5328: 008137bc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5329: 00cfd420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5330: 00dc73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5331: 00d94784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5332: 00d9ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5333: 00d9ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5334: 0027ee64 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5335: 00d8efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5336: 003a91d0 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5337: 008f8538 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5337: 008f84d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5338: 00564de8 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5339: 00d8f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5340: 007853f8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5341: 009289f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5340: 00785398 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5341: 00928994 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5342: 00619600 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5343: 00dc6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5344: 00619720 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5345: 002a61f8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5346: 0094e378 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5346: 0094e318 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5347: 00cfd39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5348: 005ab288 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5349: 004cb7d8 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5350: 00d938c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5351: 00619660 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5352: 0077e5f8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5352: 0077e598 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5353: 00d9d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5354: 0025e2b4 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5355: 00939aec 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5356: 00702bf8 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5355: 00939a8c 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5356: 00702b98 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5357: 00d99fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5358: 00dc601d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5359: 00ce4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5360: 0090f540 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5360: 0090f4e0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5361: 002a6d6c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5362: 007ecd80 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5362: 007ecd20 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5363: 002abf0c 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5364: 002bab3c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5365: 00d98a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5366: 00809070 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5366: 00809010 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5367: 00d9c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5368: 0025ec2c 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5369: 00dc6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5370: 00dc748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5371: 006196c0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5372: 00d9bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5373: 00944064 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5373: 00944004 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5374: 00dc7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5375: 00dc63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5376: 00dc6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5377: 00d8e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5378: 005dc694 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5379: 003abcd4 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5380: 00715fe8 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5380: 00715f88 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5381: 00d97bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5382: 00c7e9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5383: 00dc7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5384: 0097be30 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5384: 0097bdd0 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5385: 00da144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5386: 00dc822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5387: 00dc6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5388: 00dc6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5389: 007dbd5c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5389: 007dbcfc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5390: 00cfdad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5391: 00635570 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5392: 00cfd948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5393: 00d9bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5394: 008d7504 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5394: 008d74a4 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5395: 0058e380 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5396: 00d8b1d0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5397: 00da0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5398: 0095c6ac 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5398: 0095c64c 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5399: 004f8edc 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5400: 0032d9a4 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5401: 00d952a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5402: 008d6394 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5402: 008d6334 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5403: 00635268 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5404: 00cfda50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5405: 0098a228 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5405: 0098a1c8 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5406: 00dc6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5407: 005544c0 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5408: 006076fc 100 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ - 5409: 00742000 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5410: 00b2c1b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5411: 00962008 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5412: 008dbe80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5409: 00741fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5410: 00b2c150 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5411: 00961fa8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5412: 008dbe20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5413: 00d93f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5414: 009ac144 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5414: 009ac0e4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5415: 00316f98 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5416: 00b2c1a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5416: 00b2c148 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5417: 005e8394 828 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5418: 00992d20 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5418: 00992cc0 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5419: 00da0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5420: 00d95e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5421: 00cfd9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5422: 006353fc 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5423: 00cf2764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5424: 00d99b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5425: 008d128c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5425: 008d122c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5426: 00cf25d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5427: 00b2c1a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5427: 00b2c140 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5428: 00dc7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5429: 00305acc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5430: 007bc330 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5430: 007bc2d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5431: 00dc726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5432: 0029a878 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5433: 00cf26e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5434: 00dc8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5435: 0087071c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5435: 008706bc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5436: 005803bc 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5437: 005ab230 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5438: 00d924f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5439: 00d8cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5440: 00dc6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5441: 0090db84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5442: 0096a7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5443: 00967398 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5441: 0090db24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5442: 0096a764 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5443: 00967338 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5444: 00dc7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5445: 00d90374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5446: 0075f7fc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5447: 007afdac 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5446: 0075f79c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5447: 007afd4c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5448: 00d9b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5449: 00d8b29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5450: 00d983b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5451: 00338088 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5452: 00d8a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5453: 00dc8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5454: 0029e9e8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5455: 00919000 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5455: 00918fa0 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5456: 00dc81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5457: 005bc608 188 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5458: 00861c04 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5459: 0073a330 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5458: 00861ba4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5459: 0073a2d0 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5460: 00cf265c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5461: 00ce49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5462: 00cba204 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5463: 00941220 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5463: 009411c0 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5464: 00cba274 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5465: 00dc6006 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5466: 00cba304 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5467: 00d972a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5468: 00d941f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5469: 00619780 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5470: 007d951c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5470: 007d94bc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5471: 006198a0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5472: 00dc747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5473: 00dc7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5474: 00d8f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5475: 00dc805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5476: 008ca6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5477: 00749620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5476: 008ca674 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5477: 007495c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5478: 00d8c9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5479: 006197e0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5480: 00d9e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5481: 007160b0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5481: 00716050 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5482: 00dc7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5483: 00304268 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5484: 00dc5ffe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5485: 00d9d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5486: 00510de8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5487: 007e3e90 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5487: 007e3e30 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5488: 00dc6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5489: 0070d7a4 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5489: 0070d744 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5490: 00d96c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5491: 00da1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5492: 00d8fd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5493: 007417e0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5493: 00741780 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5494: 00619840 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5495: 0086783c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5495: 008677dc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5496: 00d955f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5497: 00d9fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5498: 00782b20 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5499: 009c1334 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5498: 00782ac0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5499: 009c12d4 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5500: 00d8f780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5501: 009bb8e0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5501: 009bb880 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5502: 005ea044 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5503: 00dc7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5504: 002a9f88 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5505: 00d9c628 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5506: 00642c38 184 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5507: 00d93444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5508: 00d98de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5509: 00d84900 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5510: 005ead2c 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5511: 00942dd8 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5512: 0073f440 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5513: 008af328 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5511: 00942d78 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5512: 0073f3e0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5513: 008af2c8 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5514: 00d9b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5515: 0075e1d0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5515: 0075e170 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5516: 00da2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5517: 003dd224 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5518: 008cbb50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5519: 0086b304 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5518: 008cbaf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5519: 0086b2a4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5520: 00da02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5521: 00d93bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5522: 005e993c 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5523: 0091ba60 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5524: 00826d18 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5523: 0091ba00 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5524: 00826cb8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5525: 00dc8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5526: 00dc7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5527: 00d899e8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5528: 00da395c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5529: 00dc7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5530: 00dc6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5531: 0073f7dc 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5531: 0073f77c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5532: 00d8daa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5533: 00d98484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5534: 00d8e594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5535: 00d8a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5536: 00d94b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5537: 008e4d38 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5537: 008e4cd8 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5538: 00d94b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5539: 007177dc 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5539: 0071777c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5540: 00dc6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5541: 00dc634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5542: 00dc6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5543: 00999d54 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5543: 00999cf4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5544: 00dc7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5545: 0074ee78 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5546: 0095f8c8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5547: 0072b640 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5545: 0074ee18 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5546: 0095f868 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5547: 0072b5e0 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5548: 00d95d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5549: 0096bee8 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5549: 0096be88 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5550: 00607760 116 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5551: 00dc83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5552: 009b1528 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5552: 009b14c8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5553: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5554: 005b0bbc 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5555: 00d97530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5556: 008dc860 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5556: 008dc800 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5557: 00d958e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5558: 00d9fb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5559: 007f6ea8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5560: 009b3c5c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5559: 007f6e48 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5560: 009b3bfc 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5561: 00d94544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5562: 002a7378 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5563: 00dc6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5564: 00d94414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5565: 00cef7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5566: 00dc6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5567: 00dc73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5568: 00d97250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5569: 00538964 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5570: 00cef668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5571: 002b266c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5572: 0076c638 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5572: 0076c5d8 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5573: 00da1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5574: 0055e244 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5575: 0094d084 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5576: 0091364c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5575: 0094d024 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5576: 009135ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5577: 00dc6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5578: 00dc7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5579: 009c0b50 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5579: 009c0af0 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5580: 00d8d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5581: 00dc7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5582: 002f7a74 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5583: 00990330 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5583: 009902d0 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5584: 00cef770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5585: 0094071c 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5585: 009406bc 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5586: 00c81790 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5587: 00dc6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5588: 007bdc5c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5589: 007ea654 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5588: 007bdbfc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5589: 007ea5f4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5590: 00dc6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5591: 00dc7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5592: 00d984b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5593: 00d8ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5594: 00da0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5595: 0054f14c 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5596: 00dc815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5597: 00631890 596 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5598: 005b19cc 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5599: 00dc7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5600: 008cbf44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5600: 008cbee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5601: 002aa034 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5602: 00631380 652 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5603: 0054eab0 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5604: 00ce4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5605: 00cef6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5606: 00dc867c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5607: 00dc64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5608: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5609: 007b4780 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5609: 007b4720 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5610: 00dc8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5611: 00d8d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5612: 0090f2e4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5612: 0090f284 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5613: 00d8a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5614: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5615: 009cb110 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5615: 009cb0b0 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5616: 00dc7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5617: 0081aa58 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5617: 0081a9f8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5618: 0063160c 644 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5619: 00dc7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5620: 009d1c50 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5620: 009d1bf0 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5621: 00dc6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5622: 008b0604 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5623: 00983868 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5622: 008b05a4 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5623: 00983808 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5624: 00dc77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5625: 00d8f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5626: 008217cc 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5626: 0082176c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5627: 0058df98 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5628: 00da1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5629: 00cbc040 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5630: 00d9bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5631: 00d8d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5632: 009b69cc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5633: 009c3f58 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5632: 009b696c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5633: 009c3ef8 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5634: 00dc7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5635: 00dc775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5636: 00dc85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5637: 008e9ce0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5637: 008e9c80 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5638: 00d8b4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5639: 00d8aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5640: 007d2960 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5640: 007d2900 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5641: 00c6bf50 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5642: 002ba2ac 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5643: 008bf4fc 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5643: 008bf49c 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5644: 00dc67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5645: 00dc6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5646: 00d98e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5647: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5648: 00dc68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5649: 00dc8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5650: 00373234 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5651: 0095f01c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5651: 0095efbc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5652: 00290674 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5653: 00d8a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5654: 009c8b68 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5654: 009c8b08 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5655: 00dc76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5656: 0060d858 424 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ - 5657: 00734138 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5657: 007340d8 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5658: 00dc6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5659: 0060dcd8 484 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5660: 00d96f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5661: 00d95690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5662: 00d9cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5663: 00d99b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5664: 008f7678 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5664: 008f7618 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5665: 0060da00 372 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5666: 005ab630 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5667: 00dc835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5668: 00d9c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5669: 0040e3f4 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5670: 0093345c 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5670: 009333fc 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5671: 005964a0 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5672: 0096b9e0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5673: 006a8200 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5672: 0096b980 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5673: 006a81a0 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5674: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5675: 00d9b984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5676: 00dc78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5677: 00d93e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5678: 00328d08 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5679: 008dd7f8 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5679: 008dd798 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5680: 00d93db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5681: 006061e0 804 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5682: 00dc8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5683: 0060db74 356 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5684: 00d93774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5685: 00dc6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5686: 0063b754 332 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5687: 002e4324 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5688: 00dc6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5689: 009bf114 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5689: 009bf0b4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5690: 00dc7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5691: 00dc80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5692: 00dc7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5693: 0063b50c 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5694: 00dc8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5695: 00918c48 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5696: 009447e0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5695: 00918be8 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5696: 00944780 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5697: 0050071c 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5698: 00d8c550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5699: 008fc9ec 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5699: 008fc98c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5700: 003ad634 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5701: 00966d80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5701: 00966d20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5702: 00d98324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5703: 00d93a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5704: 00dc7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5705: 00601d60 660 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5706: 00d921c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5707: 00dc7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5708: 00940260 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5708: 00940200 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5709: 00d96aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5710: 00dc7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5711: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5712: 00991860 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5712: 00991800 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5713: 00dc7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5714: 00b98b74 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5714: 00b98b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5715: 00dc70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5716: 0063b630 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5717: 00d8ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5718: 007f2390 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5718: 007f2330 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5719: 00d9c3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5720: 007a2924 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5720: 007a28c4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5721: 00dc804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5722: 002924bc 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5723: 008fb0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5723: 008fb06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5724: 0041ef84 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5725: 00d90a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5726: 00d98464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5727: 00dc7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5728: 00dc6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5729: 00d99f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5730: 00dc7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5731: 009532f4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5731: 00953294 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5732: 00cfb638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5733: 00d9ecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5734: 00dc76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5735: 00dc804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5736: 00d8d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5737: 00393440 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5738: 00933320 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5739: 0075a644 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5738: 009332c0 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5739: 0075a5e4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5740: 00cfb740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5741: 005af134 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5742: 00dc6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5743: 00d98a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5744: 0049f7c4 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5745: 00da08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5746: 00d98394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5747: 002aa0e4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5748: 004d7b08 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5749: 0095713c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5750: 0079ac04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5749: 009570dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5750: 0079aba4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5751: 00d9e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5752: 0075cf8c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5753: 0091ac54 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5752: 0075cf2c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5753: 0091abf4 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5754: 00dc6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5755: 00949740 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5756: 0094d36c 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5757: 009cafb0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5755: 009496e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5756: 0094d30c 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5757: 009caf50 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5758: 00d90db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5759: 00543b58 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5760: 00dc773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5761: 00d8e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5762: 00cfb6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5763: 008167e4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5763: 00816784 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5764: 005ad110 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5765: 009250b0 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5765: 00925050 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5766: 002ac210 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5767: 007c4138 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5767: 007c40d8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5768: 00dc7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5769: 0063aa48 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5770: 00dc75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5771: 00dc6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5772: 0050060c 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5773: 0063ad54 320 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5774: 00d049b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5775: 0063ab44 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5776: 00cec14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5777: 00d987cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5778: 00cebfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5779: 00986b60 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5780: 008e6bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5779: 00986b00 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5780: 008e6b68 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5781: 005b04a8 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5782: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5783: 00cec0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5784: 00993a00 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5784: 009939a0 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5785: 00dc7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5786: 007e5098 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5787: 00941e44 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5786: 007e5038 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5787: 00941de4 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5788: 005914ac 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5789: 00d95410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5790: 00dc7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5791: 0091061c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5792: 006e6400 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5793: 00798998 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5791: 009105bc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5792: 006e63a0 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5793: 00798938 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5794: 00dc7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5795: 00d9b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5796: 0061ad40 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5797: 00d8e5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5798: 0063ac4c 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5799: 00dc83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5800: 00dc624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5808,470 +5808,470 @@ │ │ │ │ 5804: 00dc7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5805: 0041641c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5806: 00dc7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5807: 004fc6a0 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5808: 00d9edf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5809: 0055b490 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5810: 00d8ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5811: 00776fe8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5811: 00776f88 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5812: 00dc83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5813: 00cbf3f8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5814: 00cec044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5815: 00dc83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5816: 0061ada0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5817: 0072b328 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5818: 00721cb0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5817: 0072b2c8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5818: 00721c50 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5819: 0056869c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5820: 00798c30 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5820: 00798bd0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5821: 00d918c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5822: 006024f4 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5823: 00dc831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5824: 00dc7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5825: 00757be0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5826: 00798de4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5825: 00757b80 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5826: 00798d84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5827: 0029ea24 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5828: 00d913c4 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5829: 0041e95c 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5830: 00591598 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5831: 00824e74 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5831: 00824e14 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5832: 00dc7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5833: 00d9c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 5834: 007163f4 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5834: 00716394 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5835: 00dc776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5836: 009649dc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5836: 0096497c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5837: 0061ae00 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5838: 00d9899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5839: 002b96b0 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5840: 003403c0 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5841: 002c0750 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5842: 00dc770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5843: 0086b5f8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5843: 0086b598 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5844: 00570d90 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5845: 00dc72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5846: 00dc7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5847: 0062ea04 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5848: 0094a34c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5848: 0094a2ec 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5849: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5850: 00954518 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5850: 009544b8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5851: 00d94344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5852: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5853: 008fd09c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5854: 007dde34 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5853: 008fd03c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5854: 007dddd4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5855: 0062e6fc 396 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5856: 00dc7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5857: 00dc72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5858: 00d9f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5859: 00da02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5860: 00824cf8 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5861: 0098a59c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5860: 00824c98 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5861: 0098a53c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5862: 00dc7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5863: 002bcd20 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5864: 00db5350 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5865: 00d9a88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5866: 00d9c3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5867: 00d8b49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5868: 00758c04 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5868: 00758ba4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5869: 00dc6058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5870: 00ce82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5871: 0099b07c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5871: 0099b01c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5872: 002fd3cc 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5873: 00ce815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5874: 007d85b4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5874: 007d8554 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5875: 002b1278 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5876: 00933600 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5876: 009335a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5877: 0061cf60 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5878: 00ce8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5879: 00da06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5880: 0061d080 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5881: 00dc6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5882: 0062e888 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5883: 00dc7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5884: 00dc80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5885: 00dc601b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5886: 005080f4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5887: 0061cfc0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5888: 006d5100 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5888: 006d50a0 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5889: 002a57d0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5890: 0032b310 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5891: 00d9ee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5892: 00dc62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5893: 00d9ee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5894: 00d8dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5895: 00dc7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5896: 009c1cc8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5897: 0099226c 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5898: 0099ab10 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5896: 009c1c68 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5897: 0099220c 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5898: 0099aab0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5899: 00dc608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5900: 00d8e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5901: 008e8724 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 5902: 0072d894 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 5901: 008e86c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5902: 0072d834 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5903: 00dc7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5904: 00d9a87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5905: 00ce81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5906: 00812a9c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5906: 00812a3c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5907: 0061d020 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 5908: 00968468 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5908: 00968408 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5909: 00dc6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5910: 00d9dd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5911: 00d925e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5912: 00dc7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5913: 002a3380 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5914: 0098413c 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5914: 009840dc 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5915: 00d000fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 5916: 00dc5f58 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5917: 00dc7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5918: 00c7ec64 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5919: 008705ac 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5920: 006e652c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5921: 00875450 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5919: 0087054c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5920: 006e64cc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5921: 008753f0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5922: 005ad7c8 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5923: 00dc7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5924: 005a526c 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5925: 00dc6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5926: 004ef00c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5927: 00dc7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5928: 002ba5a0 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5929: 0090f300 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5929: 0090f2a0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5930: 0061f000 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ - 5931: 007472c0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5931: 00747260 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5932: 00495c44 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5933: 00dc7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5934: 00ce3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 5935: 003de73c 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5936: 00d95750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5937: 008bee90 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5937: 008bee30 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5938: 00c80af4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5939: 00dc8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5940: 00dc76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5941: 0061f060 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 5942: 003771d8 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5943: 003aa328 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5944: 00d91b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5945: 00dc614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5946: 002a3850 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5947: 00dbd910 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5948: 0055d3ec 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5949: 00d8d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5950: 009816fc 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5950: 0098169c 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5951: 00d955b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5952: 006e9e30 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5952: 006e9dd0 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5953: 00282a6c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5954: 00dc7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5955: 005a4404 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5956: 00dc857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5957: 00dc83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5958: 00dc6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5959: 002ac4e0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5960: 009086e4 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5960: 00908684 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5961: 002eac14 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5962: 00dc829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 5963: 00616418 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 5964: 0080ae98 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5964: 0080ae38 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5965: 00dc834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5966: 00616b6c 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 5967: 003003dc 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5968: 0061f0c0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 5969: 00d9f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5970: 00492944 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5971: 0073db58 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5972: 008207e8 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5973: 008afe54 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5971: 0073daf8 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5972: 00820788 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5973: 008afdf4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5974: 0061668c 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 5975: 00308f7c 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5976: 008ca3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5977: 00816a70 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5978: 008085dc 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5976: 008ca394 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5977: 00816a10 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5978: 0080857c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5979: 00dc74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5980: 00da2ad8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5981: 00d90e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5982: 0098340c 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5982: 009833ac 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5983: 00d9d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5984: 00dc83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5985: 00d97ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5986: 00d973f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5987: 00616900 620 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 5988: 00dc7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5989: 005231fc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5990: 00dc7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5991: 00b83790 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5991: 00b83730 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5992: 00627d10 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 5993: 00dc6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5994: 003a7b88 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5995: 00d9bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5996: 00dc66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5997: 0079a9c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5997: 0079a964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5998: 00dc779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 5999: 0047ebc0 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6000: 006279c8 436 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6001: 0075e404 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6001: 0075e3a4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6002: 00dc6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6003: 00d9a90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6004: 0073e4f0 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6004: 0073e490 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6005: 00dc8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6006: 00d8ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6007: 0025ce54 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6008: 00da0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6009: 00826cb4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6009: 00826c54 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6010: 004fb8d0 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6011: 00d9e76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6012: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6013: 0055d6cc 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6014: 008fc7cc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6014: 008fc76c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6015: 00d9c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6016: 004fd100 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6017: 009ab6e8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6017: 009ab688 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6018: 00627b7c 404 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6019: 00dc7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6020: 00d92588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6021: 00cf47e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6022: 00299760 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6023: 00dc7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6024: 00d8ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6025: 00951d50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6026: 00799ed0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6025: 00951cf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6026: 00799e70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6027: 00dc8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6028: 00dc6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6029: 00d8fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6030: 00d9b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6031: 00d9c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6032: 005a18cc 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6033: 00d97150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6034: 0096a478 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6034: 0096a418 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6035: 00da4050 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6036: 00da1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6037: 0074ec5c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6037: 0074ebfc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6038: 00cf475c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6039: 0055403c 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6040: 0090bab8 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6040: 0090ba58 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6041: 004633d4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6042: 00dc7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6043: 00938664 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6043: 00938604 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6044: 00dc80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6045: 0042563c 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6046: 00dc6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6047: 008ca114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6047: 008ca0b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6048: 00586e5c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6049: 009afc34 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6050: 00779530 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6049: 009afbd4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6050: 007794d0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6051: 00dc8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6052: 00dc859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6053: 00746f14 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6053: 00746eb4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6054: 00cf46d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6055: 0056a9f8 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6056: 008fe5c0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6056: 008fe560 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6057: 00d91c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6058: 0076f878 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6058: 0076f818 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6059: 00c7aae8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6060: 009b8918 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6060: 009b88b8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6061: 00dc679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6062: 00da016c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6063: 002abe28 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6064: 00d9c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6065: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6066: 00d93ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6067: 009b0a1c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6067: 009b09bc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6068: 00d97f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6069: 0075d3d8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6070: 008cdba8 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6069: 0075d378 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6070: 008cdb48 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6071: 00d8ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6072: 00c7b6a4 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6073: 00dc6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6074: 0074d504 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6074: 0074d4a4 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6075: 00d91254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6076: 00dc65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6077: 00753088 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6077: 00753028 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6078: 00dc73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6079: 007a0c80 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6079: 007a0c20 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6080: 00dc7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6081: 00dc62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6082: 0094f760 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6082: 0094f700 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6083: 00dc6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6084: 0029e514 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6085: 009b3908 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6086: 008c4e68 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6085: 009b38a8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6086: 008c4e08 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6087: 0029b218 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6088: 00268bbc 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6089: 00dc8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6090: 00dc8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6091: 00798a44 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6091: 007989e4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6092: 00d9c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6093: 00d8d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6094: 00dc77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6095: 005140e8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6096: 00d9b9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6097: 00dc7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6098: 00dc7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6099: 009d5cd8 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6099: 009d5c78 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6100: 00d8abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6101: 00da3858 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6102: 004fb520 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6103: 00dc6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6104: 006a7b60 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6104: 006a7b00 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6105: 00d94a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6106: 0085164c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6106: 008515ec 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6107: 00dc61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6108: 008f4b54 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6108: 008f4af4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6109: 00da17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6110: 00798c90 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6110: 00798c30 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6111: 00dc7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6112: 00841aac 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6112: 00841a4c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6113: 00389a48 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6114: 00798e24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6114: 00798dc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6115: 00dc77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6116: 00dc6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6117: 0077f1c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6117: 0077f168 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6118: 00d8ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6119: 00cf7e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6120: 00dc7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6121: 00d8eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6122: 00cf7c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ - 6123: 00746238 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6123: 007461d8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6124: 00601ff4 616 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6125: 00d97970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6126: 00cf7d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6127: 00923e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6128: 008cae60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6127: 00923de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6128: 008cae00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6129: 00da0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6130: 00dc7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6131: 008c0f30 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6131: 008c0ed0 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6132: 00dc77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6133: 0091bdd4 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6134: 008f6248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6133: 0091bd74 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6134: 008f61e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6135: 00dc6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6136: 00dc8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6137: 00966954 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6137: 009668f4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6138: 00dc8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6139: 002a54d8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6140: 002a4fb0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6141: 00dc8bcc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6142: 00d97d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6143: 00d9f49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6144: 00d95e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6145: 00dc6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6146: 00965f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6147: 00905a04 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6148: 0085f8f0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6146: 00965ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6147: 009059a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6148: 0085f890 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6149: 00cf7cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6150: 0063bae8 332 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6151: 00d95200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6152: 00dc8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6153: 00d94854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6154: 00d9884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6155: 00da16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6156: 008df5b0 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6156: 008df550 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6157: 00dc6014 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6158: 00dc8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6159: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6160: 00924a30 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6160: 009249d0 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6161: 0063b8a0 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6162: 0059155c 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6163: 00dc67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6164: 008cce7c 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6164: 008cce1c 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6165: 00d97aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6166: 00dc6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6167: 00dc728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6168: 00330c88 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6169: 00762dac 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6169: 00762d4c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6170: 00dc6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6171: 005ac07c 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6172: 00d8e3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6173: 00cec674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6174: 00ce5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6175: 00474534 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6176: 00d92078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6177: 00b98b90 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6178: 009cb11c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6177: 00b98b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6178: 009cb0bc 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6179: 00cf2a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6180: 00d9fe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6181: 00d9bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6182: 0063b9c4 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6183: 005a84e0 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6184: 00c80b04 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6185: 005af2bc 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6186: 0041af6c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6187: 0071c3fc 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6188: 008fcf34 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6187: 0071c39c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6188: 008fced4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6189: 00dc6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6190: 00962eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6190: 00962e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6191: 00dc73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6192: 00dc7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6193: 00d8bca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6194: 00d9fcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6195: 00340208 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6196: 00817278 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6196: 00817218 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6197: 00d98014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6198: 00500820 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6199: 005815c8 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6200: 00d8c95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6201: 00dc6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6202: 005b46f8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6203: 007b34ac 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6203: 007b344c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6204: 00dc7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6205: 0055d88c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6206: 00d9dcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6207: 005ed47c 120 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6208: 00dc83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6209: 009bdf6c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6210: 007f7040 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6209: 009bdf0c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6210: 007f6fe0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6211: 005143e8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6212: 008e4c28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6213: 007e9c2c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6212: 008e4bc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6213: 007e9bcc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6214: 00d956f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6215: 00dc6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6216: 0092d838 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6216: 0092d7d8 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6217: 00d8d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6218: 00dc7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6219: 004276ec 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6220: 00d989fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6221: 007b0f64 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6222: 007d1ee0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6223: 00744b60 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6221: 007b0f04 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6222: 007d1e80 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6223: 00744b00 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6224: 005abdfc 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6225: 009d9ea0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6225: 009d9e40 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6226: 00dc5fb8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6227: 008c3544 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6227: 008c34e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6228: 00dc6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6229: 00dc6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6230: 00998710 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6230: 009986b0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6231: 00dc69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6232: 00dc7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6233: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6234: 00dc8810 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6235: 0059127c 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6236: 00dc6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6237: 004d73cc 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6238: 00d93204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6239: 00d9c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6240: 00298250 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6241: 00dc76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6242: 00d96d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6243: 006cc0b4 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6243: 006cc054 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6244: 00bd1218 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6245: 00d9de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6246: 007daa1c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6246: 007da9bc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6247: 00dc661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6248: 00d8ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6249: 0026959c 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6250: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6251: 00d908d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6252: 00dc7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6253: 00dc6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6254: 00dc6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6255: 00793ad8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6255: 00793a78 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6256: 00d97300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6257: 00d8af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6258: 00389548 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6259: 00d8e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6260: 00604410 808 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6261: 00d97dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6262: 007840a0 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6262: 00784040 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6263: 00492c68 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6264: 005aec7c 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6265: 0033bd44 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6266: 008e9430 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6266: 008e93d0 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6267: 00d970c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6268: 002fc428 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6269: 00d9b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6270: 00d8c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6271: 002fc4a8 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6272: 00d8b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6273: 002fc538 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6280,65 +6280,65 @@ │ │ │ │ 6276: 0051ade8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6277: 00dc60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6278: 00dc6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6279: 002fc73c 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6280: 002fc800 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6281: 00dc68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6282: 00dc730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6283: 0098d1fc 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6284: 007f5474 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6283: 0098d19c 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6284: 007f5414 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6285: 0042d3f0 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6286: 00546560 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6287: 00da1060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6288: 00d9ecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6289: 008cf910 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6289: 008cf8b0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6290: 00dc7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6291: 00dc63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6292: 00d92998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6293: 0060cbd4 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6294: 00d8f990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6295: 00d845b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6296: 005823f4 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6297: 0076c3b8 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6297: 0076c358 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6298: 00da0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6299: 0060d064 432 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6300: 00d8d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6301: 0030fcb0 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6302: 00d8e414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6303: 0029d030 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6304: 009cd328 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6304: 009cd2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6305: 00d93194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6306: 00da00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6307: 0099b7d4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6308: 00941d04 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6307: 0099b774 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6308: 00941ca4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6309: 0060cd60 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6310: 00d8f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6311: 00912d54 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6311: 00912cf4 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6312: 00d9d49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6313: 00d9a98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6314: 0097025c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6315: 007c6ea4 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6316: 008cff6c 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6314: 009701fc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6315: 007c6e44 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6316: 008cff0c 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6317: 00d968e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6318: 00dc8bce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6319: 0076f74c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6319: 0076f6ec 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6320: 00d96920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6321: 008bd3a0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6321: 008bd340 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6322: 00dc7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6323: 00ce1304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6324: 008e2e50 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6324: 008e2df0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6325: 00d90a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6326: 00dc7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6327: 00382b30 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6328: 008de494 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6328: 008de434 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6329: 0060ceec 376 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6330: 00d948f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6331: 00d93964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6332: 00d9a71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6333: 009130b4 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6333: 00913054 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6334: 00d01d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6335: 00dc6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6336: 00d94f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6337: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6338: 00ce1280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6339: 00d9d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6340: 00d01b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6355,95 +6355,95 @@ │ │ │ │ 6351: 00dc69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6352: 00d93c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6353: 002ff9a0 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6354: 00dc852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6355: 00dc61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6356: 00dc6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6357: 00d8f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6358: 00900128 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6358: 009000c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6359: 00dc6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6360: 00d02a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6361: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6362: 00d8d700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6363: 00dc682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6364: 00dc6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6365: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6366: 00d9d60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6367: 00622adc 420 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6368: 00d8fdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6369: 00d8bc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6370: 00dc8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6371: 00d9f7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6372: 00729b8c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6373: 0070c474 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6372: 00729b2c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6373: 0070c414 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6374: 00d9e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6375: 005aebb4 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6376: 008afbe8 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6377: 00913e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6376: 008afb88 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6377: 00913dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6378: 0062279c 436 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6379: 00910ad4 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6380: 009b19dc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6379: 00910a74 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6380: 009b197c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6381: 00d97d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6382: 00d95650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6383: 00510854 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6384: 009816a0 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6384: 00981640 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6385: 0054591c 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6386: 002add4c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6387: 00dc6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6388: 0093f428 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6388: 0093f3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6389: 00dc6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6390: 00dc7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6391: 00d96910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6392: 00d9f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6393: 00816238 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6394: 0071de0c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6393: 008161d8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6394: 0071ddac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6395: 00d9fe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6396: 007f3a08 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6396: 007f39a8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6397: 00d8c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6398: 0041c068 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6399: 0057ff24 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6400: 0073fc7c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6401: 008d74e8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6400: 0073fc1c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6401: 008d7488 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6402: 00622950 396 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6403: 007a3d10 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6403: 007a3cb0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6404: 00d9e75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6405: 007f16b8 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6405: 007f1658 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6406: 00dc8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6407: 00d91da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6408: 006e2f7c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6408: 006e2f1c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6409: 00cf0454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6410: 0041a494 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6411: 005dc6f4 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6412: 002c97a4 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6413: 00dc759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6414: 00cf02c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6415: 00d980a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6416: 00dc79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6417: 00d95bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6418: 007a4194 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6418: 007a4134 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6419: 00d9a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6420: 0055c7b4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6421: 005ad3b0 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6422: 00798850 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6422: 007987f0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6423: 00cf03d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6424: 00d9f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6425: 00dc8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6426: 0079a80c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6426: 0079a7ac 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6427: 00d91224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6428: 00dc682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6429: 009bcf40 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6429: 009bcee0 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6430: 00dc6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6431: 0093ebe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6431: 0093eb84 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6432: 00d974b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6433: 007dffe0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6433: 007dff80 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6434: 00d9dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6435: 00dc666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6436: 00d8e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6437: 00d9bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6438: 006c416c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6438: 006c410c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6439: 002ece6c 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6440: 00dc6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6441: 00d845fc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6442: 0058f19c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6443: 003045ac 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6444: 00d8a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6445: 00cf034c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6452,1011 +6452,1011 @@ │ │ │ │ 6448: 00dc7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6449: 005ba0c8 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6450: 00dc7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6451: 002bca70 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6452: 00d8a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6453: 00d8f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6454: 00dc75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6455: 008fee30 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6455: 008fedd0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6456: 00dc75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6457: 0029e620 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6458: 00dc7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6459: 009611ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6459: 0096114c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6460: 0048f1b8 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6461: 00ce4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6462: 00dc7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6463: 00926490 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6463: 00926430 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6464: 002fc100 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6465: 00d944f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6466: 00da1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6467: 0055e5ec 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6468: 009578e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6469: 009935f4 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6468: 00957884 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6469: 00993594 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6470: 00d926f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6471: 00dc73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6472: 00dc6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6473: 002ba854 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6474: 00990f48 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6474: 00990ee8 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6475: 00dc60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6476: 0050f484 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6477: 00dc7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6478: 007c41ac 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6478: 007c414c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6479: 00d9bebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6480: 00d9a95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6481: 00d8ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6482: 00d99acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6483: 00dc66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6484: 00cfbf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6485: 00d8eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6486: 00dc67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6487: 00dc792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6488: 0093dc04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6488: 0093dba4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6489: 00c7f0e0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6490: 00dc742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6491: 002f8fb4 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6492: 00dc6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6493: 007a3e94 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6493: 007a3e34 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6494: 00dc770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6495: 00cfc088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6496: 002acfd4 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6497: 0097f230 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6497: 0097f1d0 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6498: 00d999cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6499: 0063d410 412 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6500: 00809b9c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6500: 00809b3c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6501: 00d999bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6502: 002c7844 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6503: 0077aa3c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6504: 007b8b88 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6503: 0077a9dc 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6504: 007b8b28 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6505: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6506: 00dc8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6507: 00c81068 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6508: 004fd248 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6509: 009ba3bc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6509: 009ba35c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6510: 0055d4f8 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6511: 00cfc004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6512: 00dc7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6513: 00dc6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6514: 00838e6c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6514: 00838e0c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6515: 00caab54 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6516: 00618580 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6517: 006186a0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6518: 00d969e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6519: 00608554 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6520: 00966ad4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6520: 00966a74 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6521: 00dc7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6522: 006185e0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ - 6523: 00759ed4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6523: 00759e74 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6524: 006085b4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6525: 005bc904 104 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6526: 008ce2e4 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6527: 007f70c0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6528: 008d3c78 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6526: 008ce284 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6527: 007f7060 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6528: 008d3c18 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6529: 004cffac 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6530: 0072a654 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6530: 0072a5f4 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6531: 005ace3c 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6532: 00b98ba0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6532: 00b98b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6533: 00dc623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6534: 007147ec 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6534: 0071478c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6535: 0059efe8 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6536: 006f658c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6537: 008f176c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6538: 0081417c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6536: 006f652c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6537: 008f170c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6538: 0081411c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6539: 00618640 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6540: 00608614 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6541: 00d91d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6542: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6543: 00d94504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6544: 00da1ac8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6545: 00dc6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6546: 00d99e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6547: 0091eb9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6547: 0091eb3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6548: 002b0d14 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6549: 005ea118 92 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ - 6550: 00792d24 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6551: 008ac48c 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6550: 00792cc4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6551: 008ac42c 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6552: 00dbd920 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6553: 00d99184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6554: 002a9604 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6555: 008e32e4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6555: 008e3284 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6556: 005eab74 168 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6557: 007a2880 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6557: 007a2820 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6558: 00d90404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6559: 005af6a8 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6560: 00908d6c 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6561: 00715ca0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6560: 00908d0c 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6561: 00715c40 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6562: 00dc7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6563: 00938498 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6563: 00938438 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6564: 00d8b1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6565: 00515330 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6566: 00c81664 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6567: 00dc66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6568: 0072c310 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6568: 0072c2b0 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6569: 00d9f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6570: 00d97470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6571: 00dc8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6572: 00d90a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6573: 005e9b5c 140 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6574: 00d93994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6575: 007dab94 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6575: 007dab34 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6576: 002b3378 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6577: 004d74ac 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6578: 00dc62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6579: 005ae7bc 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6580: 00520f5c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6581: 0070b740 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6582: 008ba508 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6581: 0070b6e0 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6582: 008ba4a8 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6583: 00d9db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6584: 007988ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6584: 0079888c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6585: 00da2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6586: 00dc73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6587: 00d8f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6588: 005237dc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6589: 00d90f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6590: 00dc8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6591: 00293910 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6592: 00dc6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6593: 0090c338 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6593: 0090c2d8 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6594: 00dc65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6595: 002a22f4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6596: 00d9d55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6597: 00c80998 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6598: 00d95990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6599: 00d9b974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6600: 0084b754 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6600: 0084b6f4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6601: 00560724 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6602: 00d8af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6603: 0033f27c 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6604: 00d8c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6605: 00798bd0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6605: 00798b70 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6606: 00dc7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6607: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6608: 00798da4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6608: 00798d44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6609: 00d9be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6610: 008e958c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6610: 008e952c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6611: 00dc828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6612: 00d8d9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6613: 008fd768 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6613: 008fd708 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6614: 0041de00 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6615: 00dc7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6616: 008281e8 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6616: 00828188 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6617: 00d8c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6618: 007e8644 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6618: 007e85e4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6619: 005bb94c 804 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ - 6620: 0076c050 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6620: 0076bff0 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6621: 00340d14 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6622: 00968800 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6622: 009687a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6623: 00dc618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6624: 00d8bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6625: 0047a9b0 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6626: 00dc62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6627: 00dc6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6628: 007a3f4c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6628: 007a3eec 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6629: 00dc7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 6630: 00717940 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6630: 007178e0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6631: 00dc6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6632: 00740034 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6632: 0073ffd4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6633: 00dc772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6634: 00d9c3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6635: 00d9e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6636: 002fc040 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6637: 008e160c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6638: 008d6bd8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6637: 008e15ac 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6638: 008d6b78 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6639: 00dc74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6640: 00d9b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6641: 00dc7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6642: 00d8ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6643: 0099452c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6643: 009944cc 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6644: 00d8a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6645: 00dc8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6646: 00d8bfb8 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6647: 0093421c 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6647: 009341bc 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6648: 00d8c0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6649: 00dc6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6650: 008fe008 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6651: 0098c53c 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6650: 008fdfa8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6651: 0098c4dc 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6652: 00d8b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6653: 00549bb0 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6654: 00c81964 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6655: 00dc7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6656: 0095d23c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6656: 0095d1dc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6657: 00d95d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6658: 002b872c 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6659: 00d8a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6660: 00dc7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6661: 00491900 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6662: 003404bc 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6663: 005ed09c 480 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6664: 00d97b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6665: 00dc8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6666: 0093cbb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6666: 0093cb54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6667: 00da0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6668: 0059ae28 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6669: 005aca70 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6670: 00331e94 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6671: 00dc8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6672: 006cbbdc 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6672: 006cbb7c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6673: 00d9d1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6674: 0094ce00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6674: 0094cda0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6675: 00dc7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6676: 003ca7b0 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6677: 00dc75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6678: 00d90ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6679: 00d97e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6680: 0061dfe0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6681: 008af844 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6681: 008af7e4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6682: 00dc71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6683: 00303478 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6684: 0054b564 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6685: 0077db74 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6685: 0077db14 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6686: 0061e100 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6687: 008f63b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6687: 008f6358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6688: 0062cc78 612 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6689: 00d98064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6690: 008a437c 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6690: 008a431c 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6691: 0061e040 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6692: 005132d0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6693: 007f713c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6693: 007f70dc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6694: 0061ed60 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6695: 002a2124 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6696: 008c9988 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6696: 008c9928 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6697: 0062c7f4 584 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6698: 009ad898 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6698: 009ad838 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6699: 00d8bf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6700: 00ceefb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6701: 0027ed04 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6702: 002ea894 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6703: 0061ee80 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6704: 008ae9b8 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6704: 008ae958 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6705: 00ceee28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6706: 00dc779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6707: 00dc6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6708: 00780914 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6708: 007808b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6709: 00d92168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6710: 00d9d41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6711: 0061edc0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6712: 00ceef30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6713: 00dc845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6714: 00dc6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6715: 00dc7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6716: 007afb44 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6716: 007afae4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6717: 00d058a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6718: 005174e4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6719: 0061e0a0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6720: 00dc8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6721: 009b5e60 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6721: 009b5e00 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6722: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6723: 0062ca3c 572 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6724: 005e7e1c 268 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6725: 00da015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6726: 00d9ea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6727: 00dc7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6728: 005004f8 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6729: 00da1014 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6730: 009aaf74 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6730: 009aaf14 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6731: 00d96bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6732: 006326c8 592 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6733: 0061ee20 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6734: 002bcc68 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6735: 003bcf00 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6736: 00ceeeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ 6737: 006321c0 648 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6738: 0058f0a0 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6739: 00b2c164 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6739: 00b2c104 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6740: 00d9a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6741: 00d8e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6742: 00dc6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6743: 005ed748 84 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6744: 00966c1c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6744: 00966bbc 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6745: 00da0b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6746: 00dc704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6747: 00cf5af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6748: 00d94234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6749: 00934d50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6749: 00934cf0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6750: 00dc69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6751: 0052fae0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6752: 0033accc 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6753: 00505f44 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6754: 00cf5bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ - 6755: 0071de70 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6755: 0071de10 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6756: 003e264c 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6757: 00632448 640 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6758: 00da0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6759: 00dc7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6760: 009a306c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6760: 009a300c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6761: 00582160 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6762: 0033b654 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6763: 00dc73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6764: 00d94a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6765: 00d9e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6766: 0090be40 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6766: 0090bde0 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6767: 00dc693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6768: 00ce51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6769: 00dc7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6770: 0096d60c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6771: 0081fc4c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6772: 008bfe3c 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6773: 00997494 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6774: 0098c450 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6770: 0096d5ac 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6771: 0081fbec 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6772: 008bfddc 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6773: 00997434 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6774: 0098c3f0 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6775: 00308ce8 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6776: 00d91d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6777: 00d8a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6778: 0063be7c 332 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6779: 00dc6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6780: 00dc7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6781: 00d8ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6782: 00dc6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6783: 009184f8 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6783: 00918498 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6784: 00dc6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6785: 00dc7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6786: 0063bc34 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6787: 00cf5b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6788: 009c0db8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6789: 00813e3c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6788: 009c0d58 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6789: 00813ddc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6790: 002add08 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6791: 00dc62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6792: 00d946d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6793: 00da10b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6794: 0027eb94 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6795: 00dc694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6796: 00dc73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6797: 00968970 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6797: 00968910 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6798: 00c81ab4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6799: 002bc1fc 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6800: 00d8b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6801: 006a230c 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6802: 0096c22c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6801: 006a22ac 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6802: 0096c1cc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6803: 00509d30 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6804: 006a2848 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6804: 006a27e8 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6805: 00d9c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6806: 00d9fe68 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6807: 00da010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6808: 0063bd58 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6809: 00dc8660 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6810: 00dc6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6811: 006a24c0 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6811: 006a2460 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6812: 00585840 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6813: 00d8e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6814: 00dc63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6815: 00da15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6816: 007bdb40 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6817: 0099fcec 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6816: 007bdae0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6817: 0099fc8c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6818: 00d9b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6819: 0077e494 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6820: 009bb2c8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6819: 0077e434 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6820: 009bb268 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6821: 0032827c 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6822: 00d9ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6823: 00dc6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6824: 00d9df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6825: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6826: 00da3948 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6827: 007a672c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6828: 007c3c3c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6827: 007a66cc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6828: 007c3bdc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6829: 00d98344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6830: 00cff8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6831: 006a268c 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6831: 006a262c 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6832: 00dc823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6833: 00d957c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6834: 00d019bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6835: 00dc7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6836: 00cff838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6837: 00dc7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6838: 00d9f7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6839: 005fa364 112 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6840: 00dc7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6841: 00d9864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6842: 00957600 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6842: 009575a0 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6843: 00613404 624 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6844: 00dc718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6845: 00dc651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6846: 00613b54 592 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ - 6847: 00781708 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6847: 007816a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6848: 00d98424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6849: 00d946f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6850: 009c3ab8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6850: 009c3a58 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6851: 00613674 628 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6852: 00dc6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6853: 00d92088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6854: 002b0d80 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6855: 00288ba8 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6856: 00dc7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6857: 00dc8b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6858: 002a4f90 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6859: 002b207c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6860: 009ca448 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6860: 009ca3e8 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6861: 00dc7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6862: 00cff7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6863: 00dc6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6864: 00780f70 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6864: 00780f10 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6865: 00dc7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6866: 009b3a60 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6866: 009b3a00 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6867: 00dc6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6868: 00983ae8 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6869: 0090396c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6868: 00983a88 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6869: 0090390c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6870: 005710dc 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6871: 006138e8 620 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6872: 00d8b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6873: 00d918e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6874: 00555208 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6875: 00dc6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6876: 00291974 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6877: 007766d4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6877: 00776674 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6878: 00dc7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6879: 00dc84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6880: 008cdd0c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6880: 008cdcac 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6881: 00c7c4a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6882: 00dc6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6883: 00dbd95d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6884: 00dc6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6885: 00509d58 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6886: 009939e0 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6886: 00993980 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6887: 00dc63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6888: 00925d40 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6889: 008ef1ac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6888: 00925ce0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6889: 008ef14c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6890: 00d989ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 6891: 00746860 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6891: 00746800 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6892: 00d02934 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 6893: 002ffa28 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6894: 00dc7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6895: 00d029b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 6896: 008bcb00 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6896: 008bcaa0 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6897: 00dc6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6898: 0090b554 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6898: 0090b4f4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6899: 00dc84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6900: 005aa908 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6901: 00d8a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6902: 00bd05f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6903: 00d96b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6904: 00d028b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 6905: 00dc6061 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6906: 00dc82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6907: 00dc7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6908: 008e34a8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6908: 008e3448 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6909: 00d9f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6910: 00d99bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6911: 0054aa04 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6912: 00d93124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6913: 00dc7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6914: 0025eeb4 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6915: 008ca05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6916: 00812c78 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6915: 008c9ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6916: 00812c18 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6917: 002d7490 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6918: 009b246c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6918: 009b240c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6919: 002ad8e8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6920: 008cb5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6920: 008cb58c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6921: 00d8aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6922: 00d8ca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6923: 00938a34 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6923: 009389d4 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6924: 002a492c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6925: 00ce3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 6926: 002a4ef0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6927: 0093f370 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6927: 0093f310 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6928: 00da0c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6929: 00ce4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 6930: 00d8c9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6931: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6932: 009148d0 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6932: 00914870 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6933: 00ce4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 6934: 00550614 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6935: 00907914 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6935: 009078b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6936: 0053b634 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6937: 009339a8 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6937: 00933948 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 6938: 00ce4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 6939: 009c4de0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6940: 007e8bec 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6941: 00825788 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6939: 009c4d80 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6940: 007e8b8c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6941: 00825728 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6942: 00dc7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6943: 00d8ccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6944: 00dc6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6945: 00781894 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6945: 00781834 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6946: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6947: 00dc74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6948: 00d97690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6949: 00d94b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6950: 00522874 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6951: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6952: 007e0a14 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6953: 0070bb7c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6952: 007e09b4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6953: 0070bb1c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6954: 00d8a098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6955: 00522bcc 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6956: 007eb5dc 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6956: 007eb57c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6957: 00d95280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6958: 007de5a8 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6958: 007de548 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6959: 00ce4bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 6960: 004936dc 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6961: 003e7f74 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6962: 00c7c024 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6963: 00dc7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6964: 0058ca40 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6965: 008e377c 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6965: 008e371c 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6966: 005e8058 324 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 6967: 00dc7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6968: 00cfadf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 6969: 00dc84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6970: 005dc580 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 6971: 00dc7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6972: 00d8ba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6973: 00d93dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6974: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6975: 00cfad74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 6976: 00dc7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6977: 007f7344 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6977: 007f72e4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6978: 00d9e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6979: 00dc8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6980: 00dc6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6981: 002d7690 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6982: 00d9b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6983: 003dda90 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6984: 00d8c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6985: 00dc72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6986: 005128e8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6987: 00d9a49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6988: 00db55b8 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6989: 00dc7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6990: 007b8cbc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6990: 007b8c5c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6991: 00d989bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6992: 00919a14 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6992: 009199b4 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6993: 00dc7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6994: 00543fa4 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6995: 00491e24 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6996: 0099a690 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6997: 008d9c54 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6996: 0099a630 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6997: 008d9bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6998: 00cfacf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 6999: 00dc6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7000: 00dc6054 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7001: 00512b30 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7002: 009cb1e0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7003: 00776808 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7004: 00814da8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7002: 009cb180 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7003: 007767a8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7004: 00814d48 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7005: 00dc8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7006: 00dc8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7007: 0094dddc 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7008: 007570c4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7007: 0094dd7c 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7008: 00757064 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7009: 00dc676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7010: 00d94454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7011: 00db5838 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7012: 00dc643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7013: 0042b018 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7014: 002a49cc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7015: 00dc6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7016: 00dc73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7017: 00dc73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7018: 00509d80 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 7019: 0077ef40 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7019: 0077eee0 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7020: 00d95ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7021: 00dc7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7022: 00da12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7023: 008d1380 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7023: 008d1320 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7024: 00c80968 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7025: 0049458c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7026: 00dc64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7027: 00dc8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7028: 00d9a86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7029: 002b3708 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7030: 00cba354 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7031: 00dc6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7032: 00cba3b4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7033: 00da02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7034: 0054cd14 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7035: 00dc73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7036: 00cba3d4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7037: 00dc6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7038: 007af498 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7038: 007af438 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7039: 004d3624 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7040: 00dc7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7041: 00d9da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7042: 0086aeac 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7042: 0086ae4c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7043: 00d8d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7044: 00716098 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7045: 008e7658 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7044: 00716038 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7045: 008e75f8 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7046: 00d90e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7047: 00866e88 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7047: 00866e28 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7048: 00dc83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7049: 00533130 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7050: 00d93e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7051: 00dc7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7052: 00d9fff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7053: 00d9a9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7054: 00d93594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7055: 0062d6e4 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7056: 005183c4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7057: 00750fdc 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7057: 00750f7c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7058: 00d9a05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7059: 00d8b120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7060: 00da1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7061: 00631130 592 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7062: 00dc7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7063: 00dc60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7064: 00dc7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7065: 0062d3c0 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7066: 00630c98 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7067: 008c88ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7067: 008c888c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7068: 00d8bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7069: 00303ffc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7070: 0039cd28 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7071: 00d95f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7072: 003dd6c0 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7073: 002a4e48 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7074: 009a1b90 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7074: 009a1b30 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7075: 00dc0560 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7076: 00dc7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7077: 005e9d0c 28 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7078: 009ca41c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7078: 009ca3bc 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7079: 00dc7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7080: 00dc7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7081: 004359fc 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7082: 005ea53c 184 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7083: 009cb118 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7083: 009cb0b8 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7084: 0062d568 380 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7085: 00d9b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7086: 00dc6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7087: 00ba867c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7087: 00ba861c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7088: 00630ee4 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7089: 00d97720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7090: 00d91b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7091: 0098ccb0 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7091: 0098cc50 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7092: 005e949c 120 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7093: 00d9875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7094: 00dc613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7095: 0060f948 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7096: 00d9c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7097: 00dc6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7098: 0078b920 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7099: 008c6570 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7100: 00745dcc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7098: 0078b8c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7099: 008c6510 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7100: 00745d6c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7101: 00508d04 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7102: 00dc6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7103: 00dc7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7104: 00dc7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7105: 0060fad0 360 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7106: 00812ff8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7106: 00812f98 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7107: 005b2e88 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7108: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7109: 00dc830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7110: 00308b84 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7111: 00982448 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7112: 008e8c64 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7111: 009823e8 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7112: 008e8c04 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7113: 00372780 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7114: 0055d7a4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7115: 00dc6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7116: 00d99eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7117: 00dc84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7118: 00d97630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7119: 00415704 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7120: 008fa82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7120: 008fa7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7121: 00dc677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7122: 008094b0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7122: 00809450 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7123: 00d91064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7124: 00dc71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7125: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7126: 002b2118 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7127: 0060fc38 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7128: 00dc7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7129: 00d94934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7130: 00dc76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7131: 002a8478 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7132: 00dc6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7133: 0041e21c 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7134: 009139e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7134: 00913984 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7135: 00d8f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7136: 00816668 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7136: 00816608 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7137: 00d8c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7138: 00d922c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7139: 0073e4c0 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7140: 00906a1c 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7139: 0073e460 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7140: 009069bc 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7141: 002af5b8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7142: 008f8014 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7142: 008f7fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7143: 00dc6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7144: 00d8efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7145: 00dc60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7146: 00d95330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7147: 00d9a0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7148: 00dc638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7149: 0075a3dc 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7149: 0075a37c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7150: 00dc62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7151: 00c807e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7152: 00dc615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7153: 00d9af94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7154: 008da68c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7154: 008da62c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7155: 002f5c48 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7156: 002a4a6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7157: 007de5e8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7157: 007de588 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7158: 00d9fb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7159: 00532eac 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7160: 00783d60 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7160: 00783d00 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7161: 00d8fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7162: 00dc775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7163: 0075b25c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7163: 0075b1fc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7164: 00dc63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7165: 005dd690 252 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7166: 00dc7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7167: 009baeac 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7167: 009bae4c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7168: 003342b4 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7169: 0076c1bc 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7170: 00934870 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 7171: 0075f460 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7169: 0076c15c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7170: 00934810 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7171: 0075f400 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7172: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7173: 0081fd04 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7174: 0099fbb0 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7173: 0081fca4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7174: 0099fb50 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7175: 005aefac 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7176: 00dc7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7177: 00d90fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7178: 009141cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7178: 0091416c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7179: 00dc7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7180: 005a4550 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7181: 00d9ddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7182: 008d43bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7182: 008d435c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7183: 00d9a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7184: 00dc7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7185: 0029fd64 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7186: 00999c98 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7186: 00999c38 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7187: 00634ca0 400 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7188: 00dc6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7189: 00333c54 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7190: 006349bc 384 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7191: 008ff314 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7191: 008ff2b4 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7192: 00d8e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7193: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7194: 003bb420 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7195: 0098cb30 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7195: 0098cad0 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7196: 00d8fbc0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7197: 009ce1f8 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7197: 009ce198 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7198: 00d8e524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7199: 00d8a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7200: 00d98df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7201: 00dc6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7202: 00714548 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7203: 008aec0c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7204: 0077f114 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7202: 007144e8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7203: 008aebac 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7204: 0077f0b4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7205: 002683cc 156 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7206: 00989ef0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7206: 00989e90 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7207: 00da4938 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7208: 00d8ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7209: 0042da44 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7210: 0029d4a0 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7211: 00d9e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7212: 006092a4 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7213: 00901ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7213: 00901e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7214: 002a3154 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7215: 00634b3c 356 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7216: 008afdf4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7216: 008afd94 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7217: 006095b8 308 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7218: 00dc66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7219: 002d743c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7220: 00da13c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7221: 007dc560 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7222: 009922c4 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7221: 007dc500 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7222: 00992264 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7223: 002a7578 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7224: 0074cf48 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7225: 00745a78 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7224: 0074cee8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7225: 00745a18 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7226: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7227: 006093a8 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7228: 00d00ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7229: 008fe2f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7230: 007bc8a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7229: 008fe290 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7230: 007bc848 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7231: 00d8d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7232: 005b8d78 8 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7233: 00c81410 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7234: 005ff2f4 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ - 7235: 0076c7d0 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7236: 008d5bbc 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7235: 0076c770 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7236: 008d5b5c 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7237: 003ca524 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7238: 00dc7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7239: 002a8538 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7240: 008b1a0c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7240: 008b19ac 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7241: 00dc81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7242: 004d1634 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7243: 00ce5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7244: 00639060 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7245: 00dc8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7246: 002fbd34 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7247: 0042dcbc 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7248: 00639370 324 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7249: 008cac94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7249: 008cac34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7250: 00d8e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7251: 006094b4 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7252: 00d97050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7253: 00639168 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7254: 004cb554 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7255: 00d99e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7256: 008c4b80 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7257: 008cdfc0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7256: 008c4b20 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7257: 008cdf60 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7258: 00dc6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7259: 00dc6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7260: 005851b0 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7261: 00938608 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7261: 009385a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7262: 00d97f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7263: 00d90344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7264: 002a2278 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7265: 009ad400 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7266: 00b823f8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7267: 008cc504 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7265: 009ad3a0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7266: 00b82398 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7267: 008cc4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7268: 00dc7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7269: 0063926c 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7270: 00dc66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7271: 00dc8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7272: 00d8c098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7273: 00da0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7274: 0075b4d4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7274: 0075b474 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7275: 00dc6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7276: 00d8df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7277: 00301ed4 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7278: 00cb9c90 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7279: 00dc6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7280: 00758014 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7280: 00757fb4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7281: 0029cf38 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7282: 0094b78c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7282: 0094b72c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7283: 0037abc8 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7284: 00d8bb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7285: 00dc83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7286: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7287: 0071e5a8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7287: 0071e548 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7288: 00dc74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7289: 00d9ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7290: 0099b1c0 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7291: 0094a060 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7290: 0099b160 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7291: 0094a000 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7292: 00dc6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7293: 00d8db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7294: 00dc73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7295: 00dc7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7296: 002929a8 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7297: 005b6b78 420 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7298: 00dc6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7299: 00308eb8 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7300: 00dbd958 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7301: 00dc7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7302: 00da1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7303: 00dc7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7304: 0062e550 428 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7305: 00757938 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7305: 007578d8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7306: 0049f5f4 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7307: 006b5dc0 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7308: 008e1f10 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7307: 006b5d60 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7308: 008e1eb0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7309: 00d8de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7310: 00951f1c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7311: 0096ac54 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7310: 00951ebc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7311: 0096abf4 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7312: 00dc6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7313: 00910780 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7313: 00910720 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7314: 0062e23c 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7315: 00d99f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7316: 007c62cc 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7317: 009528e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7316: 007c626c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7317: 00952880 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7318: 002ca228 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7319: 0082280c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7319: 008227ac 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7320: 00d8e494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7321: 00dc8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7322: 00973624 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7322: 009735c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7323: 00dc80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7324: 00d9cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7325: 00d9886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7326: 002a7624 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7327: 00dc805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7328: 004e2f34 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7329: 00741978 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7329: 00741918 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7330: 0062e3d4 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7331: 00813b3c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7331: 00813adc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7332: 00d9ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7333: 00d8c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7334: 008d730c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7335: 008e564c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7334: 008d72ac 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7335: 008e55ec 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7336: 00dc6038 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7337: 008755a0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7337: 00875540 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7338: 00dc7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7339: 00da114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7340: 00784090 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7340: 00784030 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7341: 00d9b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7342: 00d919d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7343: 00d9f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7344: 00d8db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7345: 00d8e4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7346: 00d9e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7347: 002b0d24 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7348: 0029d6b8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7349: 00d8bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7350: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7351: 0080c3f8 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7351: 0080c398 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7352: 00d8f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7353: 00bcf2c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7354: 005f90d8 112 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7355: 008aba04 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7355: 008ab9a4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7356: 005f9b44 112 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7357: 008142bc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7357: 0081425c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7358: 00d9981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7359: 00dc85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7360: 00dc6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7361: 0098a05c 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7361: 00989ffc 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7362: 00dc8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7363: 008ca8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7363: 008ca840 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7364: 005543d0 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7365: 00d8ba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7366: 00d9fd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7367: 008fc990 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7368: 007402a8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7369: 00870778 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7367: 008fc930 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7368: 00740248 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7369: 00870718 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7370: 00d98264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7371: 00950f58 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7371: 00950ef8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7372: 00d90ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7373: 0056bae8 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7374: 005bb754 408 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7375: 00dc6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7376: 00dc66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7377: 007c3d18 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7377: 007c3cb8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7378: 00dc7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7379: 0081ab00 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7380: 00838e74 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7379: 0081aaa0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7380: 00838e14 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7381: 002fe990 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7382: 005708c0 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7383: 0070da0c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7383: 0070d9ac 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7384: 00dc697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7385: 00d95fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7386: 005713e8 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7387: 00dc627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7388: 0032a964 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7389: 007af4fc 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7390: 00706df4 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7391: 00743424 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7389: 007af49c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7390: 00706d94 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7391: 007433c4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7392: 00500a8c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7393: 00911dbc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7393: 00911d5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7394: 005ab13c 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7395: 0098c7c0 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7395: 0098c760 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7396: 00508fac 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7397: 00dc7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7398: 00370050 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7399: 0097a97c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7399: 0097a91c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7400: 00dc7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7401: 00d91b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7402: 00d8a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7403: 003aa380 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7404: 00d960d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7405: 00dc667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7406: 0093c774 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7407: 007eb1a4 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7406: 0093c714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7407: 007eb144 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7408: 00dc70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7409: 005ac100 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7410: 00dc7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7411: 004d7a20 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7412: 00d8a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7413: 00968634 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7414: 007596fc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7413: 009685d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7414: 0075969c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7415: 00d95900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7416: 00dc643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7417: 00dc6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7418: 00d8c330 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7419: 00474468 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7420: 0042b718 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7421: 0029ec18 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7422: 00dc8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7423: 0032b598 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7424: 00913988 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7424: 00913928 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7425: 00da2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7426: 00dc80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7427: 008ba75c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7428: 007d1ddc 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7429: 0093f1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7427: 008ba6fc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7428: 007d1d7c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7429: 0093f144 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7430: 00d9f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7431: 008c2e40 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7431: 008c2de0 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7432: 00d9f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7433: 006abd10 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7434: 008e2298 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7435: 008a4288 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7433: 006abcb0 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7434: 008e2238 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7435: 008a4228 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7436: 00517968 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7437: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7438: 00816778 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7439: 0094a550 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7438: 00816718 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7439: 0094a4f0 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7440: 00dc64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7441: 00972500 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7441: 009724a0 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7442: 00d9ab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7443: 00dc6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7444: 00d92578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7445: 00dc6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7446: 00dbd919 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7447: 00d93184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7448: 00523354 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7449: 002ead78 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7450: 0080b0a0 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7451: 009d6b64 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7450: 0080b040 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7451: 009d6b04 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7452: 00dc8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7453: 00dc6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7454: 002b4fa0 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7455: 0042dad8 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7456: 0025c2e4 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7457: 00d9dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7458: 0055e320 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7466,146 +7466,146 @@ │ │ │ │ 7462: 00553d84 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7463: 005b2d98 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7464: 00515730 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7465: 00dc65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7466: 00d94054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7467: 00ce16a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7468: 00d9bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7469: 0091b894 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7470: 00824104 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7469: 0091b834 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7470: 008240a4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7471: 00d919e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7472: 00d96098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7473: 002ba8d4 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7474: 00dc7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7475: 00dc7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7476: 00dc7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7477: 00907c20 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7477: 00907bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7478: 00ce161c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7479: 00328dac 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7480: 002b51a0 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7481: 00928018 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7482: 009bfa60 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7481: 00927fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7482: 009bfa00 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7483: 00d9a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7484: 00bcf250 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7485: 00dc7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7486: 002a3e6c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7487: 008fe18c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7487: 008fe12c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7488: 003e21ec 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7489: 007f2cb8 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7489: 007f2c58 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7490: 00c7c370 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7491: 00dc85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7492: 00751158 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7492: 007510f8 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7493: 00511354 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7494: 008159a0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7494: 00815940 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7495: 00d91b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7496: 00dc771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7497: 00d91f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7498: 00d8ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7499: 00db5894 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7500: 00ce1598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7501: 00d9994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7502: 0094feb0 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7502: 0094fe50 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7503: 00307e80 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7504: 009050e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7504: 00905080 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7505: 004cb074 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7506: 00493004 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7507: 00dc7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7508: 00d92358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7509: 00759530 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7509: 007594d0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7510: 00dc8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7511: 0093f484 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7511: 0093f424 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7512: 00d9c26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7513: 00dc6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7514: 00d8fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7515: 007350ac 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7516: 008aa58c 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7515: 0073504c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7516: 008aa52c 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7517: 00333a30 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7518: 0070d588 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7518: 0070d528 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7519: 00d936d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7520: 00dc661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7521: 00501144 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7522: 0099f1dc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7522: 0099f17c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7523: 00d90894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7524: 00d95680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7525: 00dc65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7526: 00d91958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7527: 00d91d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7528: 0025ef54 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7529: 0075ccf8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7530: 00740338 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7529: 0075cc98 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7530: 007402d8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7531: 00d99f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7532: 0078b7d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7533: 00745c50 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7534: 008bb77c 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7535: 0098b708 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7532: 0078b778 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7533: 00745bf0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7534: 008bb71c 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7535: 0098b6a8 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7536: 003c9c48 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7537: 0095373c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7537: 009536dc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7538: 00d98bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7539: 008fac20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7539: 008fabc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7540: 00dc6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7541: 0054a9b0 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7542: 007e719c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7543: 008f61ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7544: 006e6b88 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7542: 007e713c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7543: 008f618c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7544: 006e6b28 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7545: 00507f8c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7546: 00d8cacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7547: 0041ee30 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7548: 00dc7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7549: 00d9f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7550: 00dc79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7551: 00dc785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7552: 00d8e444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7553: 00dc7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7554: 005170d0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7555: 00821718 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7556: 00992a70 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7557: 008cada8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7555: 008216b8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7556: 00992a10 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7557: 008cad48 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7558: 00514aa8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7559: 00d8d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7560: 00d94384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7561: 00d93c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7562: 00dc666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7563: 00dc7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7564: 00d99cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7565: 00da0be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7566: 00d97030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7567: 008dbb8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7568: 0075c8f4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7567: 008dbb2c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7568: 0075c894 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7569: 00ce17a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7570: 00dc85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7571: 002a3f14 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7572: 0058f344 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7573: 0077f2e4 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7573: 0077f284 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7574: 004ddb18 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7575: 00d9b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7576: 008cc44c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7576: 008cc3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7577: 00d96990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7578: 006e4dd8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7578: 006e4d78 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7579: 005ab8e0 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7580: 00dc68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7581: 004351b0 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7582: 003390a0 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7583: 008533bc 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7583: 0085335c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7584: 00dc748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7585: 00dc70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7586: 00dc6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7587: 0032b02c 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7588: 007980d0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7589: 00721970 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7588: 00798070 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7589: 00721910 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7590: 00d91978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7591: 0061a200 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7592: 00428f88 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7593: 0051cf00 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7594: 00508aac 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7595: 005a7da8 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7596: 004fe1f8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7597: 00da0954 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7598: 0061a320 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7599: 00dc76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7600: 00983a60 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7600: 00983a00 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7601: 00516ca4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7602: 00ce1724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7603: 00d9b024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7604: 00dc6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7605: 005b5f1c 436 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7606: 0061a260 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7607: 00d9998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7627,16 +7627,16 @@ │ │ │ │ 7623: 00dc75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7624: 0033443c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7625: 0025f2b0 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7626: 00d92888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7627: 00d9a8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7628: 0061a2c0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7629: 0029d440 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7630: 009165e0 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7631: 00748ad4 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7630: 00916580 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7631: 00748a74 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7632: 00d8c0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7633: 00d9c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7634: 005a44c4 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7635: 00dc6010 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7636: 00d8de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7637: 00da1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7638: 00dc81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -7644,529 +7644,529 @@ │ │ │ │ 7640: 00d9f58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7641: 00d8f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7642: 00d97920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7643: 00d90354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7644: 00543d3c 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7645: 00d95b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7646: 002ea90c 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7647: 0071f4e4 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7648: 00951b24 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7647: 0071f484 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7648: 00951ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7649: 00d9be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7650: 0094ef38 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7651: 00919b54 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7650: 0094eed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7651: 00919af4 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7652: 00dc6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7653: 0032cbf8 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7654: 00dc69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7655: 00dc84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7656: 00dc6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7657: 0085a3c0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7657: 0085a360 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7658: 00cdff6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7659: 00ce227c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7660: 00d96f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7661: 0052dea0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7662: 008dec84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7662: 008dec24 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7663: 00ce2384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7664: 00750660 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7664: 00750600 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7665: 0030438c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7666: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7667: 008dd46c 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7668: 009cbc74 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7669: 009560bc 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7667: 008dd40c 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7668: 009cbc14 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7669: 0095605c 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7670: 00d8f414 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7671: 005ad9b0 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7672: 00d93f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7673: 0063d820 72 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7674: 00505738 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7675: 00dc6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7676: 00dc6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7677: 002fbc24 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7678: 002b88b8 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7679: 00952c78 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7679: 00952c18 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7680: 00dc6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7681: 00905478 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7681: 00905418 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7682: 00dc629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7683: 0081d728 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7683: 0081d6c8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7684: 00dc7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7685: 005861a8 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7686: 00ce2300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7687: 00d96b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7688: 0096dff4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7688: 0096df94 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7689: 00dc6022 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7690: 00509f20 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7691: 00dc78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7692: 00d951c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7693: 0075cf18 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7693: 0075ceb8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7694: 0056ad0c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7695: 009b378c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7695: 009b372c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7696: 00d9b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7697: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7698: 0051a448 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7699: 00d96880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7700: 0029d5f8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7701: 00d8deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7702: 0070d93c 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7703: 00748560 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7704: 0074cf10 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7702: 0070d8dc 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7703: 00748500 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7704: 0074ceb0 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7705: 0048ed10 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7706: 00d8ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7707: 00dc6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7708: 00dc7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7709: 00dc8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7710: 00915b10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7710: 00915ab0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7711: 00d8bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7712: 005daa38 124 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7713: 007ece6c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7714: 008c57c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7713: 007ece0c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7714: 008c5768 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7715: 0050461c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7716: 00dc660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7717: 0031e674 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7718: 00d8cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7719: 00d9d59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7720: 00986a98 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7720: 00986a38 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7721: 00d96820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7722: 00d8d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7723: 00d918f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7724: 0078addc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7724: 0078ad7c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7725: 005bb4b0 144 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7726: 0029dd58 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7727: 00dc85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7728: 00dc7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7729: 0041ae78 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7730: 00dc737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7731: 00dc856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7732: 002a3fc0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7733: 004ec908 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7734: 007844fc 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7734: 0078449c 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7735: 005eda38 188 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7736: 0032b7b4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7737: 005edc6c 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7738: 0095e908 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7738: 0095e8a8 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7739: 00d95ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7740: 005edaf4 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ - 7741: 00961150 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7741: 009610f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7742: 00da05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7743: 00d8b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7744: 00d8ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7745: 00dc6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7746: 00ce48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7747: 00dc7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7748: 009ae9a0 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7748: 009ae940 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7749: 00ce4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7750: 00dc6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7751: 00dc7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7752: 00dc7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7753: 00dc7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7754: 005139a4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7755: 00d04170 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7756: 00ce4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7757: 0072b42c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7758: 0098c2f4 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7759: 0098f2c8 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7757: 0072b3cc 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7758: 0098c294 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7759: 0098f268 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7760: 00cefc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7761: 00d9c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7762: 00d04278 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7763: 002b5210 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7764: 007571dc 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7764: 0075717c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7765: 00dc6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7766: 0041e198 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7767: 00d9b8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7768: 00747c8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7768: 00747c2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7769: 005edbb4 184 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7770: 00ce1ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7771: 00cefa88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7772: 00d99fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7773: 00d98084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7774: 0029d420 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7775: 005043b8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7776: 00d92678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7777: 007a2dbc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7777: 007a2d5c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7778: 00ce1bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7779: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7780: 00cefb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7781: 006aee9c 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7781: 006aee3c 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7782: 00c7c4f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7783: 007b0ab0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7784: 0070c334 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7783: 007b0a50 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7784: 0070c2d4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7785: 00dc6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7786: 00d9f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7787: 0033badc 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7788: 007f8298 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7788: 007f8238 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7789: 00d04068 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7790: 00ce479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7791: 0054eae0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7792: 00d98414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7793: 00d8fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7794: 00765b78 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7794: 00765b18 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7795: 00da2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7796: 00dc8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7797: 007de58c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7797: 007de52c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7798: 00dc8bcf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7799: 00816400 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7799: 008163a0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7800: 00ce1b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7801: 00d9b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7802: 00dc818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7803: 00cefb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7804: 008272f4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7805: 0099b2d8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7804: 00827294 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7805: 0099b278 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7806: 00d9fd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7807: 008fe024 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7807: 008fdfc4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7808: 00cdfd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7809: 009cc258 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7809: 009cc1f8 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7810: 002fa340 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7811: 00979648 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7811: 009795e8 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7812: 00dc63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7813: 00754188 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7814: 0082b9e0 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7813: 00754128 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7814: 0082b980 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7815: 00580288 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7816: 00dc813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7817: 00d8bf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7818: 00dc8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7819: 00d93a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7820: 00298094 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7821: 004dde24 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7822: 00d9d5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7823: 0095a818 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7824: 00938384 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7823: 0095a7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7824: 00938324 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7825: 002b0ae8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7826: 00780344 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7826: 007802e4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7827: 00dc60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7828: 00ce3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7829: 00dc6064 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7830: 00d8a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7831: 00c81b28 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7832: 00820b64 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7832: 00820b04 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7833: 002a5350 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7834: 00da2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7835: 00dc7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7836: 00d8ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7837: 007b010c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7837: 007b00ac 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7838: 00d8f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7839: 009c3c5c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7840: 008ba590 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7839: 009c3bfc 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7840: 008ba530 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7841: 00298154 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7842: 00d89f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7843: 00da0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7844: 00dc67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7845: 00d9ea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7846: 00da0c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7847: 00dc7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7848: 002a2018 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7849: 00dc7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7850: 00853094 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7850: 00853034 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7851: 00d8dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7852: 00dc6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7853: 00532cd8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7854: 00714fd4 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7854: 00714f74 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7855: 002a5884 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7856: 004eed38 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7857: 0060be14 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7858: 0060bf34 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7859: 00d9b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7860: 00dc7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7861: 0050216c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7862: 00d8bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7863: 0098a068 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7863: 0098a008 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7864: 00d97070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7865: 00870608 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7865: 008705a8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7866: 0060be74 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 7867: 002ffbfc 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7868: 009d5b04 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7868: 009d5aa4 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7869: 00d01410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 7870: 00d89f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7871: 00dc6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7872: 00d8c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7873: 00d94554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7874: 00d97500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7875: 00c7f22c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7876: 0098a014 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7876: 00989fb4 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7877: 00dc77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7878: 005ac6d8 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7879: 00dc73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 7880: 00d05508 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 7881: 008fa54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7881: 008fa4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7882: 00d97a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7883: 00d90e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7884: 008e98cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7884: 008e986c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7885: 0054596c 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7886: 004876c4 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7887: 00dc7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7888: 00dc8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7889: 0060bed4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 7890: 00d00cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 7891: 00952c80 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7892: 00944b24 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7891: 00952c20 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7892: 00944ac4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7893: 00dc6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7894: 008bf2c4 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7894: 008bf264 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7895: 00dc8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7896: 00d00d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 7897: 00dc82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7898: 007b342c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7898: 007b33cc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7899: 00dc7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7900: 00636f60 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 7901: 00dc8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7902: 006c8684 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7902: 006c8624 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7903: 00dc76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7904: 00dc7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7905: 00d8ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 7906: 006370e4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 7907: 008df730 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7907: 008df6d0 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7908: 002aede4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7909: 00913a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7909: 00913a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7910: 0058bc10 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7911: 0029edd4 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7912: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7913: 00dc77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7914: 00d9d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7915: 00dc6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7916: 00d9ed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7917: 00426bec 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7918: 00dc777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7919: 00dc7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7920: 00dc74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7921: 00902fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7921: 00902f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7922: 00dc7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 7923: 008cf108 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7924: 007f8198 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7923: 008cf0a8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7924: 007f8138 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7925: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7926: 00dc604c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 7927: 006a33ec 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 7927: 006a338c 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 7928: 0063725c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 7929: 00dc6025 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7930: 0048f398 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7931: 0096c48c 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7931: 0096c42c 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7932: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7933: 006a3948 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 7934: 00894090 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7933: 006a38e8 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 7934: 00894030 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7935: 00d904f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7936: 00d8fdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7937: 006a359c 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 7938: 0098ac98 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7939: 009855b4 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7937: 006a353c 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 7938: 0098ac38 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7939: 00985554 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7940: 00cf5650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 7941: 005808f8 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7942: 00dc858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7943: 00d949c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7944: 00dc7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7945: 00dc6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7946: 00dc7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7947: 00cf5758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 7948: 00d95730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7949: 00903b20 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7950: 007dd0e0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7949: 00903ac0 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7950: 007dd080 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7951: 00d9b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7952: 00d977a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7953: 0090b128 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7953: 0090b0c8 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7954: 00dc69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7955: 00dc77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7956: 0056ef7c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7957: 00957058 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7957: 00956ff8 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7958: 0027eae8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7959: 00da19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7960: 006a377c 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 7961: 0071566c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7962: 007c61c8 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7960: 006a371c 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 7961: 0071560c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7962: 007c6168 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7963: 00dc6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7964: 00986aec 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7964: 00986a8c 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7965: 00d9d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7966: 00d8a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7967: 00cf56d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 7968: 00d99114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7969: 00c80bd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7970: 007bd188 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7971: 0099cc28 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7970: 007bd128 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7971: 0099cbc8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7972: 0029cd0c 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7973: 00782f1c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7973: 00782ebc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7974: 00d95470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7975: 0029ea60 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7976: 008d482c 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7976: 008d47cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7977: 00d9892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7978: 004351bc 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7979: 00d9bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7980: 00d9f7fc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7981: 00750b00 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7981: 00750aa0 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7982: 0042d304 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7983: 00dc665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7984: 00dc6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 7985: 00b83988 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7985: 00b83928 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7986: 002920c4 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7987: 00940610 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7988: 00982a40 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7989: 009cbfc4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7987: 009405b0 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7988: 009829e0 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7989: 009cbf64 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7990: 00dc7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7991: 00741e70 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7991: 00741e10 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7992: 00d99fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7993: 00903394 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 7994: 009ae4a4 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7993: 00903334 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7994: 009ae444 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7995: 00519ef0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7996: 00dc61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7997: 00dc647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7998: 00d96ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7999: 00291ad0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8000: 00da05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8001: 00dc78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8002: 005b15cc 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8003: 00925e00 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8003: 00925da0 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8004: 00da01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8005: 008ee074 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8006: 0099cd04 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8005: 008ee014 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8006: 0099cca4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8007: 00dc66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8008: 0052de08 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8009: 00947cd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8009: 00947c78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8010: 00c811cc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8011: 005e6ce8 72 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8012: 00dc7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8013: 00da1070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8014: 00492b48 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8015: 00dc6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8016: 007e078c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8016: 007e072c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8017: 00dc7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8018: 00d983a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8019: 009b32c4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8020: 007e96fc 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8019: 009b3264 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8020: 007e969c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8021: 00d9b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8022: 0096c54c 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8022: 0096c4ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8023: 00d90bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8024: 00749b9c 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8024: 00749b3c 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8025: 00dc834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8026: 002f73c8 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8027: 008cb814 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8028: 00867c28 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8029: 008ef9a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8027: 008cb7b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8028: 00867bc8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8029: 008ef944 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8030: 00618100 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8031: 00d8b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8032: 00618220 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8033: 00cf71a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8034: 0095b77c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8035: 009b8b04 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8034: 0095b71c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8035: 009b8aa4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8036: 00cf7018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8037: 00dc78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8038: 00618160 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8039: 00dc6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8040: 00dc60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8041: 00863104 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8041: 008630a4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8042: 0055d5f4 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8043: 00dc72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8044: 00cf7120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8045: 00d9a27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8046: 00dc806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8047: 002b5778 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8048: 00dc6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8049: 00d8ca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8050: 0057256c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8051: 004171e0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8052: 00dc664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8053: 0094f04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8053: 0094efec 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8054: 002a326c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8055: 0029da08 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8056: 0098a954 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8056: 0098a8f4 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8057: 00d8d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8058: 00793dbc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8059: 00b98ba8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8058: 00793d5c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8059: 00b98b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8060: 00d8e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8061: 002f80bc 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8062: 006181c0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8063: 00dc6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8064: 00d9a16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8065: 00da0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8066: 003ca568 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8067: 00d9cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8068: 00cf709c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8069: 0029d478 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8070: 008b1a2c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8070: 008b19cc 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8071: 0056ec78 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8072: 00dc6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8073: 0076c480 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8074: 0073f0c0 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8073: 0076c420 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8074: 0073f060 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8075: 00581360 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8076: 00dc747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8077: 00d95dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8078: 00954914 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8078: 009548b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8079: 00dc81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8080: 00da3938 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8081: 008d2974 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8081: 008d2914 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8082: 00554a48 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8083: 00423870 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8084: 00dc62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8085: 00dc6043 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8086: 00dc75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8087: 0078abec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8087: 0078ab8c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8088: 00dc77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8089: 00d8e9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8090: 005b64ec 852 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8091: 008abc14 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8092: 008d345c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8091: 008abbb4 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8092: 008d33fc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8093: 002acfc0 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8094: 00da0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8095: 005144dc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8096: 005b47b8 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8097: 004cf6c4 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8098: 00d8d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8099: 005a9a64 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8100: 00d8beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8101: 00dc7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8102: 00dc7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8103: 005e9fe8 68 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8104: 00dc7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8105: 0099a82c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8105: 0099a7cc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8106: 00d8b994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8107: 00d91054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8108: 00dc7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8109: 00989ef8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8109: 00989e98 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8110: 00dc8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8111: 00d8d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8112: 00da1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8113: 00395984 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8114: 007bd228 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8114: 007bd1c8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8115: 00d94294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8116: 0074d4dc 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8116: 0074d47c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8117: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8118: 0037b17c 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8119: 00569748 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8120: 00512bec 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8121: 00da34a0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8122: 00d95630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8123: 005eb198 120 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8124: 002d7318 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8125: 00291cf0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8126: 00938328 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8127: 0095ae90 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8128: 008ff100 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8126: 009382c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8127: 0095ae30 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8128: 008ff0a0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8129: 00d8bcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8130: 00982614 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8130: 009825b4 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8131: 00ce437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8132: 00dc6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8133: 0056e650 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8134: 00949244 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8134: 009491e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8135: 002a2224 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8136: 00da2bd0 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8137: 00d91bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8138: 00dc83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8139: 00dc84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8140: 00c70578 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8141: 00d007b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8142: 00dc8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8143: 00d97ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8144: 00905308 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8144: 009052a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8145: 00d91374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8146: 00d94924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8147: 00d00498 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8148: 00829ff0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8148: 00829f90 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8149: 00cffeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8150: 00dc7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8151: 006ea5c8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8151: 006ea568 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8152: 002abaa4 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8153: 00569d38 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8154: 0080787c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8154: 0080781c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8155: 00d8d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8156: 00622430 424 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8157: 0095dce4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8157: 0095dc84 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8158: 00dc6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8159: 002b2960 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8160: 00d9a1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8161: 00925ec0 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8161: 00925e60 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8162: 00631f74 588 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8163: 00cffe68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8164: 00631ae4 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8165: 00dc862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8166: 00d01494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8167: 005a9480 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8168: 00dc7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ @@ -8178,652 +8178,652 @@ │ │ │ │ 8174: 002a4120 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8175: 006225d8 452 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8176: 00dc823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8177: 00dc788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8178: 00dc6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8179: 00cffde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8180: 00dc6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8181: 009bb38c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8181: 009bb32c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8182: 00dc6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8183: 00d8aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8184: 00631d2c 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8185: 007f8b4c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8185: 007f8aec 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8186: 002b54d8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8187: 00dc5ffd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8188: 002b5538 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8189: 00820270 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8189: 00820210 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8190: 00da0358 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8191: 00dc640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8192: 009bc764 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8192: 009bc704 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8193: 00dc6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8194: 008140ac 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8194: 0081404c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8195: 0051576c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8196: 0056ffb0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8197: 00d9d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8198: 00d8d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8199: 0095aaf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8199: 0095aa98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8200: 00cfcad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8201: 0074ef78 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8202: 0096cda8 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8201: 0074ef18 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8202: 0096cd48 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8203: 00514eec 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8204: 00dc67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8205: 0084d9b4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8206: 008f5774 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8207: 00800840 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8205: 0084d954 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8206: 008f5714 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8207: 008007e0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8208: 004e353c 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8209: 008ca5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8209: 008ca560 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8210: 00dc7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8211: 00b298f0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 8212: 007466c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8213: 009a3144 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8211: 00b29890 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8212: 00746660 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8213: 009a30e4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8214: 00dc7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8215: 00dc6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8216: 00d91d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8217: 00dc816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8218: 00d90f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8219: 0081a46c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8220: 0084c344 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8219: 0081a40c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8220: 0084c2e4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8221: 0025c170 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8222: 00dc6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8223: 00dc83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8224: 00d99e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8225: 0096bcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8225: 0096bc54 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8226: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8227: 00d979a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8228: 00cfca54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8229: 0098f570 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8230: 009b0eec 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8231: 008bc300 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8229: 0098f510 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8230: 009b0e8c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8231: 008bc2a0 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8232: 00dc75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8233: 004efdb8 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8234: 00da0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8235: 00c818dc 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8236: 0029d410 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8237: 00ba85fc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8237: 00ba859c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8238: 002fcd30 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8239: 00dc63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8240: 00dc8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8241: 00748574 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8241: 00748514 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8242: 00d92458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8243: 00dc8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8244: 0081a45c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8245: 0070e494 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8244: 0081a3fc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8245: 0070e434 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8246: 00d97290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8247: 00d90e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8248: 00dc630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8249: 0095f350 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8249: 0095f2f0 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8250: 00dc6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8251: 00dc614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8252: 002ff4b4 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8253: 005ebb0c 416 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8254: 00dc7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8255: 00d953f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8256: 00d93ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8257: 00d9dc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8258: 0061c99c 264 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8259: 00dc793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8260: 00d99f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8261: 0074d1b4 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8261: 0074d154 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8262: 00da1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8263: 005e9104 52 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8264: 0061ccb4 300 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8265: 00dc7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8266: 00dc696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8267: 0096e15c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8268: 007534d0 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8267: 0096e0fc 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8268: 00753470 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8269: 002a41cc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8270: 005e9138 244 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8271: 0061caa4 268 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8272: 00dc6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8273: 007e9e04 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8274: 00780458 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8273: 007e9da4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8274: 007803f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8275: 00d95f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8276: 00281804 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8277: 00dc6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8278: 00dc7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8279: 006f5e24 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8280: 00959c7c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8279: 006f5dc4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8280: 00959c1c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8281: 00dc74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8282: 0092a594 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8282: 0092a534 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8283: 00dc719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8284: 00968a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8284: 00968a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8285: 00d93be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8286: 00dc83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8287: 00740b90 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8287: 00740b30 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8288: 0032b3b0 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8289: 00dc8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8290: 006d58e8 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8290: 006d5888 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8291: 005e906c 152 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8292: 008c0fe8 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8292: 008c0f88 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8293: 002abe10 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8294: 00da0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8295: 002a62ac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8296: 0061cbb0 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8297: 00dc6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8298: 00dc6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8299: 00da11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8300: 00d98b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8301: 007daac8 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8301: 007daa68 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8302: 00c80ef0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8303: 00cf8854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8304: 0042b0d8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8305: 00dc706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8306: 00dc70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8307: 00d9c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8308: 00d932f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8309: 00dc6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8310: 002a6e24 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8311: 00dc6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8312: 00cf87d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8313: 00b0ad28 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8314: 00943508 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8315: 0085b380 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8316: 00904eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8313: 00b0acc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8314: 009434a8 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8315: 0085b320 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8316: 00904e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8317: 00d908c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8318: 002ae004 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8319: 00746aec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8319: 00746a8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8320: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8321: 0098b364 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8321: 0098b304 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8322: 00556d74 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8323: 008abd14 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8323: 008abcb4 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8324: 00d9f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8325: 00d03618 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8326: 00384088 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8327: 004cf83c 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8328: 00d01728 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8329: 00dc7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8330: 00dc795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8331: 009294d0 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8331: 00929470 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8332: 00d9fc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8333: 0093ead0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8333: 0093ea70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8334: 00cf874c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8335: 00dc7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8336: 0085976c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8336: 0085970c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8337: 00d8d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8338: 00d8f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8339: 00dc70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8340: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8341: 00dc79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8342: 00dc8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8343: 0073dd48 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8343: 0073dce8 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8344: 00d01830 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8345: 00dc6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8346: 005bc12c 560 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8347: 008f6d3c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8347: 008f6cdc 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8348: 00dc6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8349: 0098a654 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8349: 0098a5f4 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8350: 00d92698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8351: 00d9f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8352: 008fd8a4 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8352: 008fd844 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8353: 00da2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8354: 00d9d62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8355: 00dc6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8356: 009c1dfc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8356: 009c1d9c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8357: 00d9a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8358: 00dc6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8359: 003bbf78 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8360: 0090c1c4 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8361: 0071c154 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8360: 0090c164 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8361: 0071c0f4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8362: 00dc6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8363: 009ae750 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8363: 009ae6f0 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8364: 00dc7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8365: 00bcf278 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8366: 00d9d57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8367: 0096f8b8 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8368: 009acb3c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8367: 0096f858 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8368: 009acadc 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8369: 00d9992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8370: 00d912f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8371: 00d91a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8372: 0090e300 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8372: 0090e2a0 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8373: 005b14b4 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8374: 00d9cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8375: 007f7f70 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8375: 007f7f10 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8376: 00d04dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ - 8377: 0070b8b4 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8377: 0070b854 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8378: 00d9ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8379: 00d9c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8380: 002fa85c 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8381: 00cfb428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8382: 003e29f4 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8383: 00740a74 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8383: 00740a14 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8384: 005619dc 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8385: 00d8db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8386: 008e5ebc 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8386: 008e5e5c 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8387: 00418740 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8388: 00cfb29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8389: 002afc48 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8390: 00dc7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8391: 00cf08f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8392: 002bad68 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8393: 00cfb3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8394: 0090f064 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8394: 0090f004 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8395: 00dc63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8396: 00d8bbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8397: 0073fd90 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8397: 0073fd30 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8398: 005d8cf4 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8399: 00dc7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8400: 00cf0a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8401: 00d93364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8402: 00d8b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8403: 00dc6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8404: 00b0a950 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8404: 00b0a8f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8405: 00586c84 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8406: 00d92098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8407: 00da0ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8408: 00dc8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8409: 00d9e4e8 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8410: 0095c8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8410: 0095c85c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8411: 002a4270 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8412: 0084f060 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8412: 0084f000 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8413: 00d91d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8414: 007831f8 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8414: 00783198 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8415: 00563ee8 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8416: 00642644 556 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8417: 006a0730 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8417: 006a06d0 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8418: 00cfb320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8419: 00642870 556 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8420: 00d9f77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8421: 00cf097c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8422: 00338e50 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8423: 00dc6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8424: 0029d498 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8425: 00dc7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8426: 00dc7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8427: 00c7bf58 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8428: 00cfc7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ - 8429: 006ffbf4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8429: 006ffb94 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8430: 00d972b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8431: 0053b738 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8432: 00dc62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8433: 0029d488 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8434: 0076c2b8 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8435: 0075aaa4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8434: 0076c258 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8435: 0075aa44 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8436: 00d91ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8437: 00dc75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8438: 00dc6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8439: 00d93d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8440: 0081aa44 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8440: 0081a9e4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8441: 00dc7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8442: 00581284 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8443: 002b5658 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8444: 00dc7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8445: 00dc7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8446: 00d99c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8447: 00d8a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8448: 00d911c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8449: 0079cc7c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8450: 0072b6a4 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8449: 0079cc1c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8450: 0072b644 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8451: 00cfc73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8452: 00dc75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8453: 00956468 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8454: 008fdd38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8453: 00956408 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8454: 008fdcd8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8455: 00d9d20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8456: 00dc807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8457: 0078b548 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8457: 0078b4e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8458: 00d96158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8459: 00dc616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8460: 00549cac 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8461: 00d8b2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8462: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8463: 0043885c 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8464: 00d97180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8465: 00dc7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8466: 00dc6059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8467: 0050809c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8468: 00dc6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8469: 00b2c16c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8470: 007b3168 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8469: 00b2c10c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8470: 007b3108 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8471: 00dc83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8472: 00d9dd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8473: 0027e800 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8474: 007bcd20 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8474: 007bccc0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8475: 00dc662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8476: 00d90544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8477: 00dc7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8478: 00dc6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8479: 00517300 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8480: 00dc6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8481: 00549884 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8482: 00dc76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8483: 0079b0ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8483: 0079b04c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8484: 00dc6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8485: 008bff40 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8485: 008bfee0 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8486: 00dc7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8487: 00965fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8487: 00965f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8488: 00dc80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8489: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8490: 00ce59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8491: 007481f0 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8492: 008a9468 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8491: 00748190 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8492: 008a9408 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8493: 00dc6011 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8494: 00427658 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8495: 00cf75c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8496: 0097b1f8 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8496: 0097b198 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8497: 00505ff0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8498: 002ea21c 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8499: 0071d9ac 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8499: 0071d94c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8500: 00d95dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8501: 00cf7438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8502: 00dc6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8503: 0062d21c 420 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8504: 0095bb98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8505: 0085bab0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8506: 0080b8a8 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8504: 0095bb38 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8505: 0085ba50 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8506: 0080b848 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8507: 00cf7540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8508: 004f8c90 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8509: 0062cedc 436 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8510: 00d8cbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8511: 00dc65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8512: 00338eb4 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8513: 003a8da8 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8514: 00dc6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8515: 00516c34 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8516: 0070dfcc 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8516: 0070df6c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8517: 00d8c780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8518: 008bb970 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8519: 007e6d48 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8520: 00981398 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8518: 008bb910 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8519: 007e6ce8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8520: 00981338 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8521: 00dc832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8522: 00d99a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8523: 00dc6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8524: 00dc7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8525: 00c7f140 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8526: 00969274 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8526: 00969214 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8527: 00269814 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8528: 00cf74bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8529: 00dc7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8530: 00dc80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8531: 0062d090 396 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ - 8532: 0079b1d4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8532: 0079b174 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8533: 00d8bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8534: 008c4fa0 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8534: 008c4f40 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8535: 002f90f0 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8536: 0029c708 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8537: 00d8cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8538: 0052e05c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8539: 00dc68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8540: 007c567c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8540: 007c561c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8541: 00d9e79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8542: 00d90984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8543: 008fb014 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8543: 008fafb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8544: 00d904c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8545: 0072a964 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8546: 008f7a4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8545: 0072a904 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8546: 008f79ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8547: 00d9bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8548: 00d9d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8549: 00d96a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8550: 0090dc98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8551: 007ff2f0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8550: 0090dc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8551: 007ff290 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8552: 005932a8 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8553: 00db58b8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8554: 00dc7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8555: 008e9af8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8556: 008215a8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8555: 008e9a98 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8556: 00821548 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8557: 00dc844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8558: 00d8bb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8559: 00dc6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8560: 00dc6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8561: 00762d6c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8561: 00762d0c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8562: 00dc7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8563: 00d8bc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8564: 00297b58 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8565: 0094ac48 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8566: 0082b1d0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8565: 0094abe8 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8566: 0082b170 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8567: 00dc7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8568: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8569: 00da2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8570: 00dc7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8571: 003281c4 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8572: 006b566c 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8572: 006b560c 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8573: 00dc8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8574: 008d666c 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8574: 008d660c 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8575: 00dc76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8576: 0053af8c 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8577: 008d4f98 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8577: 008d4f38 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8578: 00dc67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8579: 00d997fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8580: 007b2140 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8580: 007b20e0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8581: 00dc6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8582: 00dc81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8583: 002ba610 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8584: 00d958a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8585: 0033feb0 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8586: 00d96960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8587: 009ca558 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8587: 009ca4f8 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8588: 0032a4ac 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8589: 00dc71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8590: 0072750c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8590: 007274ac 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8591: 00d924c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8592: 00dc631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8593: 00d90c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8594: 00dc84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8595: 00dc64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8596: 00d8ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8597: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8598: 00dc6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8599: 00d9c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8600: 00dc7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8601: 00d8e3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8602: 00c7e9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8603: 0097b3c0 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8603: 0097b360 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8604: 00cba3e4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8605: 0090c354 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8605: 0090c2f4 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8606: 00dc6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8607: 00cba404 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8608: 00372760 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8609: 00cba444 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8610: 00428b04 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8611: 008ac280 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8611: 008ac220 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8612: 00da1004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8613: 00995040 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8614: 008ff6cc 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8613: 00994fe0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8614: 008ff66c 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8615: 00d8a048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8616: 00dc612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8617: 00388ec4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8618: 00d9882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8619: 00982eb8 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8620: 00785a38 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8619: 00982e58 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8620: 007859d8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8621: 00d9da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8622: 00d9b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8623: 00328bdc 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8624: 002956c0 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8625: 009021c8 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8625: 00902168 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8626: 00dc6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8627: 00da11fc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8628: 007f4be4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8629: 0077e804 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8628: 007f4b84 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8629: 0077e7a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8630: 00dc8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8631: 0042b910 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8632: 007f7050 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8632: 007f6ff0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8633: 00ce3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8634: 009ca46c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8634: 009ca40c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8635: 00d95b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8636: 008c91a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8636: 008c9140 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8637: 00dc6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8638: 0055d540 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8639: 007b3424 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8639: 007b33c4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8640: 00d98b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8641: 00d96f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8642: 0042985c 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8643: 008ca508 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8643: 008ca4a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8644: 0038e2cc 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8645: 00d9a79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8646: 00dc8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8647: 00dc855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8648: 009ca350 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8649: 009bedb4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8648: 009ca2f0 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8649: 009bed54 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8650: 00d90de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8651: 0096fefc 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8651: 0096fe9c 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8652: 00dc72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8653: 00dc8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8654: 00d91cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8655: 00da032c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8656: 00d974e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8657: 00dc663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8658: 002a7078 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8659: 00dc73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8660: 00297c64 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8661: 00913af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8662: 008fb184 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8661: 00913a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8662: 008fb124 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8663: 005ae6e0 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8664: 009817f4 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8664: 00981794 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8665: 002b400c 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8666: 00982d88 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8667: 007f4c48 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8666: 00982d28 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8667: 007f4be8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8668: 00dc8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8669: 00dc6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8670: 00dc6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8671: 00dc6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8672: 00d90654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8673: 0029b33c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8674: 00341158 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8675: 00dc7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8676: 002b9810 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8677: 00dc7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8678: 00940080 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8678: 00940020 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8679: 002fba04 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8680: 00d8ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8681: 00db578c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8682: 00d99dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8683: 0095d3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8683: 0095d35c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8684: 00384584 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8685: 00dc6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8686: 00d98224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8687: 00d9fab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8688: 009057c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8689: 008adaac 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8688: 00905764 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8689: 008ada4c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8690: 0051a310 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8691: 00ce84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8692: 00dc7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8693: 00796ca4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8694: 006cd3b4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8693: 00796c44 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8694: 006cd354 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8695: 00ce836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8696: 00383668 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8697: 009b0be8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8697: 009b0b88 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8698: 00514580 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8699: 00760db8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8699: 00760d58 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8700: 0039cda8 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8701: 0099e514 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8701: 0099e4b4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8702: 00ce8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8703: 009384f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8704: 008c4c40 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8705: 008de868 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8703: 00938494 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8704: 008c4be0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8705: 008de808 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8706: 00da0c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8707: 00c81c50 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 8708: 0078b170 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8708: 0078b110 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8709: 00d8f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8710: 00d9fc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8711: 00d9df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8712: 0077d2e0 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8712: 0077d280 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8713: 004eedc0 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8714: 00d94954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8715: 00ce83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8716: 0088b75c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8716: 0088b6fc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8717: 00d8f910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8718: 008c0d28 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8718: 008c0cc8 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8719: 00dc6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8720: 00d91fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8721: 003e2968 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8722: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8723: 0095aa40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8723: 0095a9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8724: 0037afac 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8725: 00dc8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8726: 0076cdbc 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8726: 0076cd5c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8727: 00dc6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8728: 00d8b37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8729: 0033310c 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8730: 00dc6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8731: 00607634 96 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8732: 00dc7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8733: 006e5650 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8733: 006e55f0 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8734: 00dc7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8735: 00d945f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8736: 00514fac 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8737: 0097b580 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8738: 00929984 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8737: 0097b520 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8738: 00929924 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8739: 002b9ae4 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8740: 00970bb4 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8740: 00970b54 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8741: 00d9f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8742: 00d93854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8743: 007e5b78 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8743: 007e5b18 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8744: 00dc7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8745: 003e9238 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8746: 00da131c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8747: 008ce5c8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8747: 008ce568 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8748: 00dc7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8749: 00da16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8750: 00d0030c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8751: 00d9b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8752: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8753: 0030462c 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8754: 00827c74 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8754: 00827c14 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8755: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8756: 00dc7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8757: 00938a50 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8757: 009389f0 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8758: 005b2020 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8759: 00dc617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8760: 0094df5c 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8760: 0094defc 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8761: 005b6358 80 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8762: 00dc7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8763: 00d91848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8764: 0033763c 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8765: 00b2ce88 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8766: 00782c28 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8765: 00b2ce28 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8766: 00782bc8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8767: 00d8f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8768: 002fdcec 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8769: 00dc7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8770: 0094748c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8770: 0094742c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8771: 00552964 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8772: 00dc669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8773: 00d95a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8774: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8775: 00b98b78 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8775: 00b98b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8776: 00d953b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8777: 006a6cc8 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8777: 006a6c68 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8778: 00dc8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8779: 00d933f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8780: 00dc6007 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8781: 00dc6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8782: 00da142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8783: 00931e2c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8784: 006e63b4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8783: 00931dcc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8784: 006e6354 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8785: 00d8bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8786: 00d905a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8787: 004e33f0 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8788: 0090247c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8788: 0090241c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8789: 00d9d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8790: 007f6b04 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8790: 007f6aa4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8791: 00d9cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8792: 00dc67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8793: 0099b100 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8793: 0099b0a0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8794: 00d8ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8795: 0092a32c 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8796: 008ee51c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8797: 0091c290 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8795: 0092a2cc 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8796: 008ee4bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8797: 0091c230 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8798: 00d942e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8799: 00d8db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8800: 00d9d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8801: 00dc6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8802: 00d96950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8803: 00297d64 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8804: 00dc7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 8805: 007454d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8806: 009d3f74 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8805: 00745478 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8806: 009d3f14 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8807: 00dc6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8808: 00d977e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8809: 00805534 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8810: 00785dc8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8809: 008054d4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8810: 00785d68 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8811: 00dc7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8812: 00dc75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8813: 0072791c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8814: 007e5b44 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8813: 007278bc 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8814: 007e5ae4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8815: 00dc636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8816: 00dc631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8817: 0079a368 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8818: 009143f4 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8817: 0079a308 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8818: 00914394 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8819: 00d9895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8820: 00d9a4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8821: 00dc6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8822: 00d8abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8823: 00dc824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8824: 00dc7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8825: 00dc6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8833,728 +8833,728 @@ │ │ │ │ 8829: 00d99afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8830: 00dc6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8831: 0055e450 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8832: 00d99bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8833: 00dc834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8834: 002bd92c 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8835: 00d9eb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8836: 007f5b78 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8836: 007f5b18 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8837: 00dc6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8838: 00d9872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8839: 007d1c98 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8839: 007d1c38 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8840: 00d922d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8841: 0079aa44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8841: 0079a9e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8842: 00d8ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8843: 00dc6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8844: 00dc808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8845: 00d9c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8846: 00486c54 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 8847: 0084df78 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8848: 007e9448 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8849: 0090eb5c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8850: 00780b1c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8847: 0084df18 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8848: 007e93e8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8849: 0090eafc 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8850: 00780abc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8851: 00dc8808 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8852: 00902b7c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8852: 00902b1c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8853: 00dc63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8854: 00962e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8855: 009c169c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8854: 00962df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8855: 009c163c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8856: 0058f10c 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8857: 00917560 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8858: 0095b134 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8857: 00917500 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8858: 0095b0d4 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8859: 00d9cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8860: 009ac830 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8860: 009ac7d0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8861: 00da12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8862: 00dc8bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8863: 00dc6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8864: 00dc6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8865: 009593e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8865: 00959388 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8866: 00dc68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8867: 006e9d68 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8867: 006e9d08 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8868: 00dc7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8869: 00b8d430 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ - 8870: 0079a7d0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8869: 00b8d3d0 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 8870: 0079a770 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8871: 00d9b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8872: 00dc70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8873: 00386bac 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8874: 00da1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8875: 0058ec54 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8876: 002b52fc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8877: 0058e2cc 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8878: 00d8f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8879: 00d8aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8880: 00b98b80 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8880: 00b98b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8881: 00d91aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8882: 00d9f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8883: 00dc8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8884: 00d9c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 8885: 00dc7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 8886: 00dc7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8887: 00dc6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8888: 00d90d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8889: 0055b1d8 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8890: 00d99034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8891: 00717700 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8892: 007c3c1c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8891: 007176a0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8892: 007c3bbc 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8893: 00d8d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8894: 00dc67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8895: 00d8cc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8896: 002a00f8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8897: 002eab4c 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8898: 00dc7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8899: 00799f7c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8899: 00799f1c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8900: 00c80cf8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8901: 00dc84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8902: 007f4140 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8902: 007f40e0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8903: 00d92228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8904: 00dc67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8905: 00924124 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8906: 00953cbc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8905: 009240c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8906: 00953c5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8907: 002bbf6c 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8908: 008de694 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8908: 008de634 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8909: 002b3ef0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8910: 0090dd50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8911: 00948924 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8912: 009687a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8910: 0090dcf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8911: 009488c4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8912: 00968744 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8913: 00cf2554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 8914: 00cf23c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 8915: 00d9ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8916: 00d8f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8917: 00329064 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8918: 00d9d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8919: 009cc034 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8919: 009cbfd4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8920: 002dfa64 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8921: 00cf24d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 8922: 00d99214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8923: 0041ae40 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8924: 002d2d60 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8925: 00960f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8925: 00960ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8926: 002b5f90 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8927: 007803bc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8927: 0078035c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8928: 00dc782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 8929: 0098d0a4 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8930: 009a9610 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8929: 0098d044 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8930: 009a95b0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8931: 002aa254 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8932: 009cab90 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8932: 009cab30 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8933: 0061b340 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ - 8934: 00706a34 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8934: 007069d4 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 8935: 0061b460 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 8936: 0080b2d0 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8936: 0080b270 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8937: 00dc8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8938: 00600bbc 616 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 8939: 00d97f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8940: 002903b8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8941: 00cf244c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 8942: 0061b3a0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 8943: 00604738 800 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ 8944: 00391f1c 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8945: 0029ba00 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8946: 00797934 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8946: 007978d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8947: 00dc8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8948: 005aeaa0 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8949: 00dc766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8950: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8951: 00d9d58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8952: 00812740 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8952: 008126e0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8953: 00d8e314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8954: 0080b974 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8954: 0080b914 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8955: 00dc82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8956: 00dc8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8957: 00d8ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8958: 00dc6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8959: 0061b400 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 8960: 00d8b984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 8961: 00961828 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8961: 009617c8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 8962: 00dc7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 8963: 0091aa6c 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8964: 008f60d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8963: 0091aa0c 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8964: 008f6078 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8965: 00d9e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8966: 00dc60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8967: 00425a2c 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8968: 0080b274 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8968: 0080b214 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8969: 00d9afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8970: 00d8fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8971: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8972: 008f7f60 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8972: 008f7f00 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8973: 00d912e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8974: 00d907b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8975: 00d8fe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8976: 00dc6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8977: 003288a8 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8978: 00dc7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8979: 007bd6a8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8980: 00783068 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8981: 0097b71c 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8982: 00983c08 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8979: 007bd648 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8980: 00783008 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8981: 0097b6bc 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8982: 00983ba8 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8983: 00dc741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8984: 0041dd48 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8985: 00785d60 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8986: 00940d20 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8985: 00785d00 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8986: 00940cc0 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8987: 0042c768 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8988: 006a69fc 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 8989: 00b98b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8990: 009b35e4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8988: 006a699c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 8989: 00b98ae4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8990: 009b3584 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8991: 00d8bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8992: 002807e0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8993: 00dc6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8994: 00dc6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8995: 00d8b140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8996: 002954b4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8997: 002961c0 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8998: 00c812e0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8999: 006b5730 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8999: 006b56d0 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9000: 00dc76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9001: 0091f834 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9002: 00953190 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9001: 0091f7d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9002: 00953130 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9003: 00dc7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9004: 00da0ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9005: 00d96df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9006: 00cbdd5c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9007: 00d8f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9008: 00505d20 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9009: 00514030 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9010: 00917f10 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9010: 00917eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9011: 00dc6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9012: 007d2768 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9012: 007d2708 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9013: 00dc6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9014: 0074391c 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9015: 0096e860 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9014: 007438bc 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9015: 0096e800 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9016: 002aa300 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9017: 0095b26c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9017: 0095b20c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9018: 00bceedc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9019: 002fa714 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9020: 007447c4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9021: 00982f84 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9020: 00744764 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9021: 00982f24 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9022: 00568500 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9023: 00d97060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9024: 0099cd18 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9024: 0099ccb8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9025: 00dc6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9026: 00d9afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9027: 0041240c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9028: 00dc71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9029: 00dc6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9030: 00dc7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9031: 0054d194 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9032: 002fbdf4 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9033: 00dc7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9034: 004cb1d8 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9035: 0079acc4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9035: 0079ac64 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9036: 00d8d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9037: 0095f6f0 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9037: 0095f690 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9038: 0029c21c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9039: 0059b00c 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9040: 00748558 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9040: 007484f8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9041: 00dc6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9042: 00dc66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9043: 00d98ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9044: 00dc80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9045: 00814250 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9045: 008141f0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9046: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9047: 00d8d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9048: 00da1cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9049: 0071f4ec 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9049: 0071f48c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9050: 00d93434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9051: 007bcb00 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9051: 007bcaa0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9052: 005085c0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9053: 003007a8 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9054: 00d97670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9055: 00dc6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9056: 00d00390 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9057: 00d8f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9058: 00dc605f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9059: 00d9a6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9060: 0050538c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9061: 00d066e0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9062: 00dc68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9063: 0094c17c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9063: 0094c11c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9064: 0033b7c4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9065: 00d96870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9066: 00d9f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9067: 00da1ac4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9068: 0074d270 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9069: 0093b750 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9068: 0074d210 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9069: 0093b6f0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9070: 002f7cf0 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9071: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9072: 00d8ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9073: 00dc7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9074: 00782fd8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9074: 00782f78 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9075: 0061e2e0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ - 9076: 0071e2a8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9076: 0071e248 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9077: 004221ac 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9078: 0061e400 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9079: 0096e4f4 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9079: 0096e494 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9080: 00d9b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9081: 00c7e998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9082: 0070bd04 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9082: 0070bca4 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9083: 00d9b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9084: 00dc7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9085: 0061e340 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9086: 00d9d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9087: 00dc72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9088: 002f93d4 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9089: 0092d090 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9090: 006ffb88 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9091: 0075c2d0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9089: 0092d030 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9090: 006ffb28 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9091: 0075c270 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9092: 00c80dd8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9093: 0096f2a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9094: 00932ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9095: 0098a27c 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9093: 0096f244 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9094: 00932c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9095: 0098a21c 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9096: 00dc81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9097: 005b0bf4 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9098: 00dc817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9099: 00dc7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9100: 00944120 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9100: 009440c0 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9101: 002b529c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9102: 008685f4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9103: 00813a0c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9102: 00868594 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9103: 008139ac 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9104: 0027e99c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9105: 002b95c0 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9106: 0042af1c 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9107: 00dc76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9108: 00dc815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9109: 0041b59c 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9110: 00d98444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9111: 0093b2cc 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9111: 0093b26c 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9112: 00dc6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9113: 0079a61c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9114: 008dcdd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9115: 008b0504 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9113: 0079a5bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9114: 008dcd74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9115: 008b04a4 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9116: 0061e3a0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9117: 00da146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9118: 00924238 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9119: 007188a8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9118: 009241d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9119: 00718848 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9120: 0032cfd4 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9121: 00dc72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9122: 00d9878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9123: 009d1a60 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9123: 009d1a00 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9124: 002a9ee0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9125: 00dc7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9126: 00d8ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9127: 00d97a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9128: 00d8c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9129: 00dc6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9130: 00d9cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9131: 00dc735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9132: 00d943e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9133: 00754274 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9133: 00754214 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9134: 004fc714 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9135: 00373448 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9136: 002b29ec 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9137: 00dc6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9138: 00dc720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9139: 0041268c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9140: 00d936a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9141: 00dc655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9142: 00dc68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9143: 009b1000 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9143: 009b0fa0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9144: 00dbd930 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9145: 0038e5d8 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9146: 00d92018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9147: 006e6518 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9147: 006e64b8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9148: 00ce4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9149: 005bc96c 60 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9150: 003723e8 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9151: 004cde40 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9152: 00dc78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9153: 00dc79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9154: 00d9873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9155: 005021b0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9156: 009282d0 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9157: 00952f6c 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9156: 00928270 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9157: 00952f0c 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9158: 00c70714 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9159: 00914284 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9160: 0090558c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9161: 0079aec8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9159: 00914224 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9160: 0090552c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9161: 0079ae68 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9162: 00dc6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9163: 006e2f9c 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9164: 008a9ad0 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9163: 006e2f3c 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9164: 008a9a70 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9165: 00dc669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9166: 00dc66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9167: 00cfaae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9168: 00d0579c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9169: 00dc63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9170: 00d9edb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9171: 00568b80 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9172: 00d9a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9173: 007b8774 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9174: 0099b220 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9173: 007b8714 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9174: 0099b1c0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9175: 00d0558c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9176: 00d9c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9177: 009ad04c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9177: 009acfec 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9178: 00cfaa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9179: 0093f25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9179: 0093f1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9180: 00d90444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9181: 009b7f2c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9182: 006abdd8 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9181: 009b7ecc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9182: 006abd78 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9183: 00d94144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9184: 00da16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9185: 002aa3b0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9186: 00dc75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9187: 00757164 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9187: 00757104 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9188: 00633c94 600 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9189: 0056f574 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9190: 00901ad8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9191: 0084e294 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9190: 00901a78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9191: 0084e234 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9192: 00600434 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9193: 0063377c 656 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9194: 00dc7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9195: 002b3234 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9196: 00d059ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ 9197: 00dc842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9198: 00dc7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9199: 00dc7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9200: 00da3bfc 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9201: 00d9d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9202: 00d8af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9203: 00907e8c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9203: 00907e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9204: 00d92408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9205: 00d95ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9206: 002a37d8 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9207: 008f2f48 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9207: 008f2ee8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9208: 00dc7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9209: 0088b22c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9209: 0088b1cc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9210: 00d8ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9211: 00cfa9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9212: 00d8eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9213: 008e87ec 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9214: 0072cabc 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9213: 008e878c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9214: 0072ca5c 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9215: 002b95d4 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9216: 00b2c150 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9216: 00b2c0f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9217: 0029c994 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9218: 009cbd98 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9218: 009cbd38 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9219: 0040bd10 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9220: 00968d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9221: 009cc3cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9220: 00968ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9221: 009cc36c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9222: 003935d8 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9223: 007590d4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9223: 00759074 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9224: 004270d4 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9225: 008d9968 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9225: 008d9908 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9226: 00dc63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9227: 002dede0 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9228: 008219f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9228: 00821990 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9229: 00633a0c 648 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9230: 00913cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9230: 00913c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9231: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9232: 0038234c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9233: 00393448 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9234: 008c376c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9235: 007060cc 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9234: 008c370c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9235: 0070606c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9236: 00dc61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9237: 00d8df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9238: 00c81adc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9239: 0079c618 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9239: 0079c5b8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9240: 00dc7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9241: 00307e70 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9242: 00d97710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9243: 00963f68 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9243: 00963f08 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9244: 003e0dfc 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9245: 00d8c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9246: 00dc7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9247: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9248: 00491f14 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9249: 00d8b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9250: 00822958 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9251: 007f729c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9250: 008228f8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9251: 007f723c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9252: 00d8adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9253: 00dc6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9254: 0073a568 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9255: 006ee02c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9254: 0073a508 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9255: 006edfcc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9256: 00d93bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9257: 00d9df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9258: 007a6498 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9258: 007a6438 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9259: 00590c6c 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9260: 00dc7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9261: 005ad7e8 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9262: 00da1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9263: 00dc84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9264: 00943a10 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9265: 008dc268 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9266: 009791fc 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9267: 0090de08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9264: 009439b0 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9265: 008dc208 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9266: 0097919c 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9267: 0090dda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9268: 00d92838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9269: 00d903f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9270: 00814b88 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9271: 008a84d8 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9272: 008bb604 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9270: 00814b28 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9271: 008a8478 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9272: 008bb5a4 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9273: 00dc74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9274: 00d9bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9275: 00da0d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9276: 00cfe524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9277: 00939e98 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9277: 00939e38 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9278: 00dc8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9279: 00cfe398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9280: 009c0c94 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9280: 009c0c34 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9281: 00dc720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9282: 00cfe4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9283: 00dc67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9284: 005acfe0 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9285: 00dc67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9286: 0099b13c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9287: 009d5af8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9286: 0099b0dc 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9287: 009d5a98 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9288: 005feb7c 652 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9289: 0098627c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9289: 0098621c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9290: 005a497c 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9291: 009b8b34 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9291: 009b8ad4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9292: 00305ad0 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9293: 00969334 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9293: 009692d4 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9294: 00d8c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9295: 00dc7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9296: 00d8f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9297: 0033b1f8 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9298: 00dc7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9299: 00dc63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9300: 009bd130 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9300: 009bd0d0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9301: 005af168 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9302: 00dc6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9303: 00dc6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9304: 00dc7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9305: 00da0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9306: 005bb540 76 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9307: 009082a4 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9308: 007e77d0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9307: 00908244 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9308: 007e7770 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9309: 0041290c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9310: 00cfe41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9311: 0058c844 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9312: 00912c94 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9313: 009681e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9312: 00912c34 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9313: 00968184 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9314: 00da10a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9315: 00c81b7c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9316: 00d8c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9317: 00da2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9318: 00d92378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9319: 00dc860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9320: 005dbd48 44 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9321: 00dc8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9322: 00d92528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9323: 0092434c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9323: 009242ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9324: 00dc7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9325: 0075e384 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9326: 00780698 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9325: 0075e324 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9326: 00780638 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9327: 00620518 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9328: 00dc8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9329: 00dc819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9330: 008d200c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9330: 008d1fac 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9331: 00dc80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9332: 00780a4c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9332: 007809ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9333: 006201f4 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9334: 00dc7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9335: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9336: 00da34cc 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9337: 009afc4c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9337: 009afbec 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9338: 00486c58 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9339: 00dc75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9340: 0051d354 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9341: 002a5060 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9342: 00ce560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9343: 0090dcf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9344: 0090ec9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9343: 0090dc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9344: 0090ec3c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9345: 00dc6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9346: 00b98b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9346: 00b98adc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9347: 00dc7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9348: 00dc7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9349: 002b5134 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9350: 00c87b58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9351: 0062039c 380 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9352: 004ff6d8 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9353: 00d97c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9354: 00dc7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9355: 003e9b50 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9356: 009cdd60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9356: 009cdd00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9357: 00d94464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9358: 00dc69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9359: 00591690 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9360: 00c81854 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9361: 005ba5fc 44 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9362: 00d93674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9363: 002a37e8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9364: 00dc854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9365: 007406e0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9365: 00740680 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9366: 00dc861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9367: 005b05d4 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9368: 008d33ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9369: 007805ac 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9368: 008d338c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9369: 0078054c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9370: 00dc85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9371: 00b0a6b8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9371: 00b0a658 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9372: 00d95cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9373: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9374: 009baa34 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9374: 009ba9d4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9375: 00d8ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9376: 0052f520 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9377: 00d8fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9378: 0075d34c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9379: 007f7f78 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9378: 0075d2ec 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9379: 007f7f18 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9380: 00d9df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9381: 00d8f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9382: 00dc792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9383: 0075ac64 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9383: 0075ac04 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9384: 00dc8bd0 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9385: 0059b13c 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9386: 008e8118 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9386: 008e80b8 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9387: 00295904 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9388: 00dc8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9389: 008daf00 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9390: 008ebf40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9389: 008daea0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9390: 008ebee0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9391: 00dc6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9392: 00d90f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9393: 008e2948 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9394: 0080af98 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9393: 008e28e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9394: 0080af38 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9395: 002abd0c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9396: 00d9eb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9397: 00d8c078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9398: 00dc7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9399: 009ca2b4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9399: 009ca254 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9400: 00d9e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9401: 00dc715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9402: 00dc85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9403: 008c2514 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9403: 008c24b4 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9404: 0063d274 412 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9405: 00dc656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9406: 008e6fc0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9406: 008e6f60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9407: 00dc8bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9408: 00dc70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9409: 0091aeb0 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9409: 0091ae50 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9410: 00dc680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9411: 007510f8 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9411: 00751098 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9412: 002a43c8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9413: 00d93d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9414: 00dc79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9415: 0079a6c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9415: 0079a668 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9416: 002b5838 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9417: 00d90c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9418: 0041f294 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9419: 00dc7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9420: 00d8fe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9421: 00d8c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9422: 009933f8 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9422: 00993398 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9423: 00dc8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9424: 006e6960 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9425: 008c7cc4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9426: 0074825c 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9424: 006e6900 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9425: 008c7c64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9426: 007481fc 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9427: 00dc7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9428: 00d9c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9429: 0060debc 424 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9430: 005a853c 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9431: 00dc79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9432: 00d97ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9433: 00d9b484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9434: 0060e33c 484 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9435: 005a9cfc 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9436: 00d9a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9437: 00dc7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9438: 00d8b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9439: 009cca4c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9439: 009cc9ec 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9440: 00dc6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9441: 006a4ed8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9441: 006a4e78 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9442: 00dc6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9443: 0060e064 372 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9444: 00dc6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9445: 00dc6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9446: 007ab968 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9446: 007ab908 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9447: 00dc7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9448: 00d8c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9449: 00dc60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9450: 00dc6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9451: 006a4f38 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9451: 006a4ed8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9452: 00dc6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9453: 0096d368 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 9454: 007854f0 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9453: 0096d308 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9454: 00785490 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9455: 00421fc8 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9456: 00ce7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9457: 00ce7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9458: 00522dd0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9459: 00ce5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9460: 00dc6016 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9461: 00dc6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9462: 00781274 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9462: 00781214 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9463: 00d90944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9464: 008bfda0 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9464: 008bfd40 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9465: 00ce7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9466: 006a5348 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9466: 006a52e8 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9467: 00d9fa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9468: 0060e1d8 356 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9469: 0072475c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9469: 007246fc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9470: 002fc0ec 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9471: 0074e958 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9472: 0079c6fc 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9473: 006a518c 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9471: 0074e8f8 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9472: 0079c69c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9473: 006a512c 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9474: 003ad8d8 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9475: 00d8d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9476: 006a4f98 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9476: 006a4f38 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9477: 00dc6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9478: 00d8f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9479: 0058845c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9480: 00740394 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9480: 00740334 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9481: 00dc673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9482: 008e79e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9482: 008e7988 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9483: 00cea0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9484: 00b2ce80 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9484: 00b2ce20 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9485: 002af838 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9486: 00ce7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9487: 00d8e374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9488: 00cea1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9489: 00dc6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9490: 0071f4cc 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9491: 008d2ab4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9490: 0071f46c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9491: 008d2a54 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9492: 00d9cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9493: 00dc7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9494: 0078544c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9494: 007853ec 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9495: 00d96b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9496: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9497: 002a4470 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9498: 009a10c4 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9498: 009a1064 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9499: 00d8ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9500: 00d933a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9501: 00d99154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9502: 00da1ad0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9503: 00d91014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9504: 00dc705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9505: 00cea154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9506: 00dc8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9507: 00d8cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9508: 00d9b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9509: 00d9f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9510: 008ccc08 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9510: 008ccba8 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9511: 004231d0 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9512: 00d8c0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9513: 00dc6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9514: 00d8f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9515: 00d97d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9516: 005a8458 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9517: 00d8eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9518: 00dc6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9519: 00748528 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9520: 0096fcf8 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9519: 007484c8 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9520: 0096fc98 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9521: 002aa744 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9522: 00294158 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9523: 0061a500 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9524: 00ce5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9525: 00984434 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9525: 009843d4 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9526: 00d91fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9527: 0028ce70 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9528: 00d8d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9529: 00d9f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9530: 008df994 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9530: 008df934 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9531: 00d8d984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9532: 0063cf3c 412 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9533: 009bf5b4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9533: 009bf554 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9534: 00dc8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9535: 0061a560 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9536: 0039358c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9537: 00d9defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9538: 003abd14 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9539: 00626ddc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9540: 00608e14 284 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9541: 00dc7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9542: 00d9a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9543: 00dc68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9544: 00609170 308 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9545: 0029e920 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9546: 00626a9c 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9547: 00817ea4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9547: 00817e44 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9548: 00d9997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9549: 009cab38 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9549: 009caad8 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9550: 00608f30 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9551: 00dc74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9552: 00dc7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9553: 00dc8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9554: 0053b96c 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9555: 002d1614 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9556: 00dc6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ @@ -9562,83 +9562,83 @@ │ │ │ │ 9558: 003e0ee0 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9559: 005dbed4 708 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 9560: 00dc82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9561: 00d94f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9562: 00dc77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9563: 003399c8 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9564: 005916f8 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9565: 00927e40 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9565: 00927de0 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9566: 00626c4c 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9567: 00609050 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9568: 00d04614 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9569: 00d90704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9570: 00dc6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9571: 00dc76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9572: 00d959d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9573: 00dc821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9574: 00dc704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9575: 00568e44 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9576: 00d9b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9577: 003bbc6c 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9578: 0077794c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9578: 007778ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9579: 002baa2c 96 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9580: 00701908 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9580: 007018a8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9581: 00d9e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9582: 00d954d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9583: 00d8fcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9584: 00dc6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9585: 00dc8ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9586: 00dc6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9587: 00d99d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9588: 00493f5c 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9589: 00d9da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9590: 00857984 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9591: 007ed0ac 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9592: 009b89bc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9593: 00776548 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9594: 008e52f0 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9590: 00857924 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9591: 007ed04c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9592: 009b895c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9593: 007764e8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9594: 008e5290 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9595: 00dc70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9596: 0028cb90 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9597: 00d9a80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9598: 0075f6a0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9598: 0075f640 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9599: 005146b0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9600: 00748480 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9601: 00746c08 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9600: 00748420 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9601: 00746ba8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9602: 005546b0 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9603: 00dc7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9604: 00d9f9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9605: 00c819ac 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9606: 00d91948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9607: 00dc64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9608: 00716114 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9609: 007b2c28 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9610: 0074856c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9608: 007160b4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9609: 007b2bc8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9610: 0074850c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9611: 00d9eb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9612: 00516708 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9613: 00294268 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9614: 00943408 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9615: 007bc948 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9614: 009433a8 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9615: 007bc8e8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9616: 00dc8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9617: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9618: 0095a760 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9618: 0095a700 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9619: 00dc6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9620: 00dc8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9621: 008611b0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9622: 008d7ad0 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9623: 0077d9ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9621: 00861150 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9622: 008d7a70 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9623: 0077d98c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9624: 005dc20c 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9625: 0031b170 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9626: 00da1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9627: 00dc6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9628: 0095acc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9628: 0095ac64 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9629: 00dc8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9630: 00d95bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9631: 009829a8 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9631: 00982948 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9632: 00dc64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9633: 0096ad94 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9633: 0096ad34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9634: 00d93344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9635: 002cf300 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9636: 00dc6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9637: 00dc6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9638: 00dc649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9639: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9640: 00dc742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9649,477 +9649,477 @@ │ │ │ │ 9645: 00514874 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9646: 00dc6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9647: 00d9d56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9648: 00ce72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9649: 002a451c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9650: 00dc7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9651: 00dc7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9652: 0071f4dc 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9653: 009cb4a8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9652: 0071f47c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9653: 009cb448 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9654: 00dc7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9655: 00ce73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9656: 00618b80 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ - 9657: 0073a98c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9657: 0073a92c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9658: 00d93de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9659: 0096bb60 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9659: 0096bb00 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9660: 00618ca0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9661: 00dc637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9662: 00dc7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9663: 005ab308 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9664: 0081630c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9664: 008162ac 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9665: 00d9d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9666: 0082c6f4 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9666: 0082c694 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9667: 00dc7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9668: 00618be0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9669: 0051a25c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9670: 002fd454 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9671: 00dc7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9672: 00622268 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9673: 00d8ca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9674: 00dc774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9675: 006d3b84 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9675: 006d3b24 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9676: 00d8acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9677: 00d91f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9678: 002a8834 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9679: 00c7e95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9680: 004d7cec 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9681: 00ce7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9682: 00943ae8 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9683: 0091cfe0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9682: 00943a88 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9683: 0091cf80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9684: 00d8dd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9685: 0075816c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9685: 0075810c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9686: 00d8c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9687: 00d927c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9688: 00618e80 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9689: 00618c40 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9690: 00d9e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9691: 00618fa0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9692: 0075999c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9693: 006ea548 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9692: 0075993c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9693: 006ea4e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9694: 00d8da94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9695: 00ce8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ - 9696: 0077dbdc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9697: 007598ac 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9696: 0077db7c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9697: 0075984c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9698: 00618ee0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9699: 00dc6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9700: 00cf63b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9701: 00ce8bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9702: 00dc6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9703: 00dc6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9704: 00549108 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9705: 00ce8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9706: 002d7714 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9707: 00d921b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9708: 00d986ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9709: 0096103c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9709: 00960fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9710: 00bc6114 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9711: 0093bcac 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9711: 0093bc4c 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9712: 00dc7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9713: 00dc7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9714: 009ca734 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9715: 00746b04 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9716: 007dfc00 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9714: 009ca6d4 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9715: 00746aa4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9716: 007dfba0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9717: 00d9d5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9718: 009ac018 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9718: 009abfb8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9719: 00618f40 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9720: 00cf6334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9721: 00d9a1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9722: 00967258 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9723: 008cb19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9724: 00971cf8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9722: 009671f8 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9723: 008cb13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9724: 00971c98 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9725: 00d9e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9726: 00ce8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9727: 00da0d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9728: 0051cf78 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9729: 009b9588 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9729: 009b9528 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9730: 00dc6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9731: 00dc778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9732: 00dc68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9733: 00956618 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9733: 009565b8 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9734: 0049622c 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9735: 00dc8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9736: 0029e250 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9737: 00437ee4 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9738: 008cf518 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9739: 0093ab4c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9740: 009bf3b0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9738: 008cf4b8 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9739: 0093aaec 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9740: 009bf350 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9741: 00dc7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9742: 00dc63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9743: 0098c190 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9743: 0098c130 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9744: 00d8a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9745: 00dc81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9746: 0051a980 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9747: 0081b9b8 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9747: 0081b958 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9748: 00dc673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9749: 00d9a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9750: 00d91ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9751: 00d8bc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9752: 00dc6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9753: 0079785c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9753: 007977fc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9754: 00dc679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9755: 00dc6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9756: 00dc81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9757: 002a8bfc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9758: 00294368 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9759: 00dc6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9760: 00d922e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9761: 00c7c6d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9762: 00d90304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9763: 00dc8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9764: 009369bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9765: 00727010 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9766: 00ae99bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9764: 0093695c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9765: 00726fb0 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9766: 00ae995c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9767: 00d8dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9768: 0091c6e4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9769: 0078165c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9768: 0091c684 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9769: 007815fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9770: 00562194 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9771: 00dc67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9772: 002b44a4 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9773: 00797cb8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9773: 00797c58 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9774: 00dc6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9775: 00425658 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9776: 009c0700 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9776: 009c06a0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9777: 00d8b5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9778: 002a5414 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9779: 00dc77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9780: 00dc6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9781: 00925a34 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9782: 0090da70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9781: 009259d4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9782: 0090da10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9783: 00dc674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9784: 00b2c188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9784: 00b2c128 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9785: 00dc6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9786: 003e795c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9787: 00d9aaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9788: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9789: 00d98384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9790: 00dc6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9791: 00d9a4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9792: 0052e910 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9793: 00dc6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9794: 00dc6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9795: 006ee430 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9796: 009c1280 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9797: 008c9704 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9795: 006ee3d0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9796: 009c1220 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9797: 008c96a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9798: 00dc8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9799: 00dc7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9800: 00dc6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9801: 002adf40 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9802: 00501c8c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9803: 00dc73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9804: 005ad028 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9805: 00dc8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9806: 006e4dc4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9806: 006e4d64 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9807: 00dc84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9808: 00d93424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9809: 00968b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9810: 0095ab54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9809: 00968b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9810: 0095aaf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9811: 0043735c 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9812: 0033ba14 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9813: 0061e160 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9814: 00dc64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9815: 002ac460 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9816: 007d1ffc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9816: 007d1f9c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9817: 00501df0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9818: 0061e280 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9819: 00dc6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9820: 00dc82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9821: 002ad7dc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9822: 006e43f0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9822: 006e4390 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9823: 00d9b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9824: 00d8ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9825: 00954c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9825: 00954bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9826: 00d99d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9827: 0061e1c0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ - 9828: 00781d94 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9828: 00781d34 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9829: 00d988bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9830: 00960238 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9830: 009601d8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9831: 00dc761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9832: 009b1df4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9832: 009b1d94 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9833: 00da2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9834: 00dc7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9835: 00902858 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9835: 009027f8 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9836: 00dc719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9837: 00dc767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9838: 008684c4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9839: 009d406c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9840: 0096dc8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9838: 00868464 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9839: 009d400c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9840: 0096dc2c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9841: 002990c8 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9842: 002ea7d4 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9843: 00dc667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9844: 00d84a00 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9845: 00dc7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9846: 00744d1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9846: 00744cbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9847: 00dc6029 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9848: 00dc7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9849: 00d9dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9850: 00dc67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 9851: 007178dc 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9851: 0071787c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9852: 00d050e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 9853: 0061e220 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 9854: 00dc7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 9855: 00642b80 184 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 9856: 006e554c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9856: 006e54ec 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9857: 00dc7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9858: 00dc6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9859: 00d97af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9860: 00dc757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9861: 00732018 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9861: 00731fb8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9862: 002f5af8 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9863: 00dc7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9864: 006eb3c8 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9865: 008c0f20 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9864: 006eb368 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9865: 008c0ec0 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9866: 00581cbc 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9867: 0099cc94 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9867: 0099cc34 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9868: 002b21f8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9869: 00da113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9870: 0084dd6c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9870: 0084dd0c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9871: 00dc600b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9872: 00d9a8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9873: 00d8ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9874: 009b00ec 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9874: 009b008c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9875: 00dc690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9876: 00bd28a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9877: 00ce95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 9878: 00dc7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9879: 0088c0fc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9880: 006eb558 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9879: 0088c09c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9880: 006eb4f8 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 9881: 00ce9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 9882: 0094f820 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9882: 0094f7c0 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9883: 0052f438 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9884: 00dc6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9885: 00d8c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9886: 004d53e8 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9887: 00d9a75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9888: 00937698 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9889: 007dd05c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9888: 00937638 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9889: 007dcffc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9890: 0041ed10 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9891: 00d95a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9892: 0095d4fc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9892: 0095d49c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9893: 005fd548 1900 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ - 9894: 006eb460 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9894: 006eb400 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9895: 00d8c9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9896: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9897: 005aa4d0 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9898: 002a8fac 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9899: 0073409c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9899: 0073403c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9900: 00ce9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_w │ │ │ │ 9901: 00dc708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9902: 00d9b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9903: 0055d5ac 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9904: 004633c0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9905: 0070d1fc 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9905: 0070d19c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9906: 00cf5e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 9907: 00544dec 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9908: 0077ea78 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9908: 0077ea18 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9909: 00dc817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9910: 0081a72c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9910: 0081a6cc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9911: 00dc65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9912: 00dc7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9913: 00d99dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9914: 00dc7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9915: 0098c13c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9915: 0098c0dc 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9916: 002ffd7c 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9917: 00dc74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9918: 00dc7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9919: 00dc617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9920: 00dc6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9921: 009ca348 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9921: 009ca2e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9922: 0025f5c4 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 9923: 0070d208 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9923: 0070d1a8 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9924: 00cf5e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 9925: 002cf338 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9926: 006e7134 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9927: 00966ab8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9926: 006e70d4 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9927: 00966a58 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9928: 003e2cec 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9929: 00dc639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9930: 00d9d40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9931: 005ae954 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9932: 00da1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9933: 00d8afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9934: 00d95fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9935: 00dc8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9936: 005012a4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9937: 00995590 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9938: 008130dc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9937: 00995530 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9938: 0081307c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9939: 00da1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9940: 0027fadc 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9941: 009828f4 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9941: 00982894 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9942: 005ecb58 168 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 9943: 00da1a84 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9944: 00d95c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9945: 005ece68 564 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 9946: 00dc8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9947: 0041440c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9948: 00963338 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9948: 009632d8 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9949: 0027f460 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9950: 00c87ba8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9951: 00d9abdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9952: 00dc85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9953: 00990334 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9953: 009902d4 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9954: 0060351c 108 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 9955: 002ae9d0 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9956: 00cebb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ - 9957: 00780710 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9957: 007806b0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9958: 00415630 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9959: 00797be8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9959: 00797b88 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 9960: 00ceb990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 9961: 009994fc 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9962: 008d8700 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9961: 0099949c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9962: 008d86a0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9963: 00dc8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 9964: 005dc198 116 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 9965: 00d04f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 9966: 0081275c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9966: 008126fc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9967: 00ceba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 9968: 004f92b4 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9969: 00db5300 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9970: 00d9e7bc 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9971: 009ae9f4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9971: 009ae994 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9972: 00d94684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9973: 00dc83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9974: 00d84370 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9975: 00dc84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9976: 00d935f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9977: 00d9a94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9978: 0042e934 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 9979: 006f6988 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9979: 006f6928 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9980: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9981: 008d9f98 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9981: 008d9f38 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9982: 00ceba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 9983: 00522b60 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9984: 00da2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9985: 00500b54 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9986: 00dc601a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9987: 007dbd94 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9988: 008e56bc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9987: 007dbd34 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9988: 008e565c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9989: 00dc6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9990: 00dc82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9991: 00dc7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9992: 00793954 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9993: 007e72c0 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9992: 007938f4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9993: 007e7260 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9994: 0030fb18 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9995: 00dc684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9996: 00989470 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9997: 00968bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9996: 00989410 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9997: 00968b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9998: 00dc8a28 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9999: 00c80ed8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10000: 009a5b3c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10000: 009a5adc 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10001: 00288d50 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10002: 00d8b2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10003: 0095cf10 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10003: 0095ceb0 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10004: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10005: 0096b308 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10005: 0096b2a8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10006: 00dc6055 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10007: 0061d0e0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ - 10008: 0073aae4 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10009: 009a23e8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10008: 0073aa84 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10009: 009a2388 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10010: 0061d200 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10011: 007b50c8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10011: 007b5068 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10012: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10013: 00dc66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10014: 00d98ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10015: 00dc82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10016: 0061d140 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10017: 006d502c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10018: 008cd634 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10017: 006d4fcc 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10018: 008cd5d4 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10019: 0027ef14 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10020: 00932de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10020: 00932d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10021: 00d8b36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10022: 00744264 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10023: 009ad78c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10022: 00744204 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10023: 009ad72c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10024: 002baa8c 176 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10025: 00605b98 808 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10026: 00d96e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10027: 00929b04 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10027: 00929aa4 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10028: 00dc7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10029: 00750244 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10029: 007501e4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10030: 00da1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10031: 00d96730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10032: 00d9c46c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10033: 00dc8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10034: 00d8f8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10035: 002b9368 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10036: 00427678 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10037: 00c81944 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10038: 00750fa8 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10038: 00750f48 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10039: 00dc6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10040: 0072d548 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10040: 0072d4e8 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10041: 0061d1a0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10042: 00dc6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10043: 00dc685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10044: 00cf0d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10045: 00721bb0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10046: 00951a64 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10045: 00721b50 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10046: 00951a04 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10047: 00dc77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10048: 0041d908 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10049: 00ce371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10050: 00601840 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10051: 00cf0ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10052: 00dc736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10053: 00ce4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10054: 00820258 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10055: 0096dea8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10054: 008201f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10055: 0096de48 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10056: 00d8c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10057: 00dc8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10058: 00d97680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10059: 009025fc 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10059: 0090259c 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10060: 00d8ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10061: 00cf1558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ - 10062: 007836ac 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10063: 008d994c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10062: 0078364c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10063: 008d98ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ 10064: 00d02c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10065: 00cf1660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10066: 007ddcf0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10066: 007ddc90 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10067: 00dc7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10068: 008cf3d8 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10068: 008cf378 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10069: 00dc77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10070: 00532d30 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10071: 00dc6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10072: 00d93da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10073: 009a92a8 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10073: 009a9248 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10074: 00d02cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10075: 003e6164 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10076: 00cf0e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10077: 00949bfc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10077: 00949b9c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10078: 00dc7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10079: 00da11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10080: 00dc7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10081: 004bcf98 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10082: 008c30b4 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10083: 00733afc 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10082: 008c3054 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10083: 00733a9c 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10084: 002a330c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10085: 00dc6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10086: 00d02bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10087: 003e222c 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10088: 00cf15dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10089: 00920d38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10089: 00920cd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10090: 00d9b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10091: 00dc6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10092: 004383fc 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10093: 008ae584 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10093: 008ae524 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10094: 00412c7c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10095: 0093a3b8 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10095: 0093a358 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10096: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10097: 00dc68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10098: 00dc6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10099: 00820f30 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10100: 00992a6c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10099: 00820ed0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10100: 00992a0c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10101: 00dc6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10102: 00741494 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10102: 00741434 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10103: 002a6fc4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10104: 00785540 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10105: 0098dbfc 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10106: 009103dc 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10104: 007854e0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10105: 0098db9c 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10106: 0091037c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10107: 00dc78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10108: 00821438 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10108: 008213d8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10109: 005b483c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10110: 00ba6c9c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10111: 00749d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10110: 00ba6c3c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10111: 00749cac 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10112: 00dc78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10113: 00316b7c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10114: 009880fc 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10114: 0098809c 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10115: 00d9fd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10116: 00dc6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10117: 004a7624 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10118: 00dc7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10119: 00d97e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10120: 00d922a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10121: 003e2724 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10127,1116 +10127,1116 @@ │ │ │ │ 10123: 002fc0d8 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10124: 00dc7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10125: 00dc7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10126: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10127: 00d8f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10128: 0057d654 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10129: 002b4b08 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10130: 0090057c 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10131: 00914f54 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10132: 007bcaf0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10133: 008cdfdc 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10130: 0090051c 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10131: 00914ef4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10132: 007bca90 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10133: 008cdf7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10134: 00d96fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10135: 0072b1c0 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10135: 0072b160 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10136: 00da1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10137: 009175fc 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10137: 0091759c 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10138: 00d91cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10139: 00dc8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10140: 007f19c4 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10140: 007f1964 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10141: 003dd220 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10142: 00dc8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10143: 0096c780 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10143: 0096c720 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10144: 00dc6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10145: 004146b0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10146: 00dc6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10147: 00d8bad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10148: 00dc7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10149: 00586d14 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10150: 008bff28 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10151: 00743e7c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10152: 007163a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10150: 008bfec8 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10151: 00743e1c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10152: 00716344 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10153: 00dc74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10154: 00d91858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10155: 00d8aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10156: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10157: 00dc65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10158: 005145d4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10159: 00d93764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10160: 00d95460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10161: 00d8c230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10162: 002b59c8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 10163: 00916bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10163: 00916b68 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10164: 00490970 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10165: 00d92498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10166: 00dc6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10167: 00d9a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10168: 00d9c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10169: 00d97b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10170: 00d9bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10171: 009718d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10171: 00971870 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10172: 00d96af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10173: 00d8b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10174: 00dc5eb4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10175: 007e5700 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10175: 007e56a0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10176: 00d9b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10177: 00da0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10178: 00d90e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10179: 00d94624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10180: 00cba484 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10181: 00cba4a4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10182: 00cba514 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10183: 00dc6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10184: 00d009c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10185: 00dc64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10186: 005909a4 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10187: 008597e4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10188: 008c992c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10189: 00908b44 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10187: 00859784 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10188: 008c98cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10189: 00908ae4 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10190: 00dc7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10191: 0096c91c 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10192: 007e7d80 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10191: 0096c8bc 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10192: 007e7d20 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10193: 00dc6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10194: 00d98284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10195: 00532f58 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10196: 00dc74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10197: 0093b890 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10197: 0093b830 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10198: 00dc6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10199: 00dc66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10200: 00dc72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10201: 00d91284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10202: 009773f4 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10203: 0092a3c8 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10202: 00977394 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10203: 0092a368 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10204: 00dc72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10205: 00d9eda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10206: 0025cf48 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10207: 008fbed0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10208: 00742184 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10209: 008731b8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10210: 0077db40 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10207: 008fbe70 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10208: 00742124 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10209: 00873158 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10210: 0077dae0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10211: 002b5ae4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10212: 0041ecb0 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10213: 00dc7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10214: 00813d54 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10214: 00813cf4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10215: 002b20a0 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10216: 00308e04 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10217: 00d8a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 10218: 007430c4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10218: 00743064 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10219: 00dc7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10220: 00dc6020 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10221: 0031e550 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10222: 002b38a8 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10223: 00819ef4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10223: 00819e94 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10224: 00dc7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10225: 00c80ce0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10226: 00618400 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10227: 00dc72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10228: 00618520 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10229: 005ecd1c 212 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10230: 00dc6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10231: 00d94444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10232: 007ed224 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10232: 007ed1c4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10233: 005ea114 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10234: 00dc703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10235: 00dc6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10236: 00d94fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10237: 00d8bf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10238: 0098cf18 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10238: 0098ceb8 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ 10239: 00618460 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10240: 008cc618 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10240: 008cc5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10241: 00d90754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10242: 00d9df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10243: 005eab38 60 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10244: 009c2da8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10244: 009c2d48 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10245: 00d96c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10246: 0070c7f0 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10246: 0070c790 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10247: 00dc80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10248: 00dc6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10249: 00da3c14 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10250: 00dc60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10251: 00da3bf0 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10252: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10253: 009500f4 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10253: 00950094 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10254: 00dc6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10255: 007858ac 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10255: 0078584c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10256: 00dc853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10257: 0096e010 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10257: 0096dfb0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10258: 005e9b2c 48 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10259: 00dc6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10260: 00d8abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10261: 006184c0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10262: 00c87d10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10263: 009125ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10263: 0091254c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10264: 0042ac80 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10265: 00d9db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10266: 00591a30 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10267: 00dc6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10268: 00798140 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10268: 007980e0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10269: 00dc7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10270: 0099cc14 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10271: 007973c8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10272: 0084dd50 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10273: 00780034 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10274: 009cf428 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10270: 0099cbb4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10271: 00797368 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10272: 0084dcf0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10273: 0077ffd4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10274: 009cf3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10275: 003a9098 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10276: 00742f20 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10276: 00742ec0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10277: 00dc71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10278: 008e72ec 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10278: 008e728c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10279: 002c9998 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10280: 0097ba8c 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10280: 0097ba2c 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10281: 00d8dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10282: 00760d08 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10283: 00701970 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10282: 00760ca8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10283: 00701910 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10284: 002a3710 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10285: 00dc7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10286: 009822e0 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10287: 007761ac 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10286: 00982280 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10287: 0077614c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10288: 00dc80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10289: 007019d8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10289: 00701978 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10290: 00da1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10291: 006a6110 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10292: 009131fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10293: 00b85258 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10291: 006a60b0 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10292: 0091319c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10293: 00b851f8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10294: 00da16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10295: 007dad58 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10295: 007dacf8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10296: 00dc807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10297: 007db4c4 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10297: 007db464 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10298: 00d05400 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10299: 00d9f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10300: 00dc7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10301: 006e7280 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10301: 006e7220 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10302: 00dc7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10303: 00dc6037 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10304: 00dc6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10305: 00dc7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10306: 00dc767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10307: 008c936c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10307: 008c930c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10308: 00dc8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10309: 002a990c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10310: 00d97ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10311: 00910324 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10312: 008e8354 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10313: 00b98b70 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10311: 009102c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10312: 008e82f4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10313: 00b98b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10314: 00dc7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10315: 00d8c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10316: 008ca730 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10316: 008ca6d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10317: 00dc6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10318: 00955bd0 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10319: 0077dec8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10318: 00955b70 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10319: 0077de68 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10320: 00c6b0a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10321: 007435b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10321: 00743558 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10322: 00d94324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10323: 00913704 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10323: 009136a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10324: 0033a2e0 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10325: 007f8804 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10325: 007f87a4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10326: 003bc2c8 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10327: 00d05694 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10328: 006e3758 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10329: 00993e50 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10328: 006e36f8 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10329: 00993df0 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10330: 00d9da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10331: 005f9308 112 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10332: 00d938e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10333: 00797b60 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10333: 00797b00 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10334: 00d952b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10335: 00d909e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10336: 0094bcc8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10337: 0094389c 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10338: 009689cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10339: 0098ecb0 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10336: 0094bc68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10337: 0094383c 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10338: 0096896c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10339: 0098ec50 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10340: 00d97e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10341: 00d90674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10342: 008fef98 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10343: 009163bc 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10344: 0082055c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10342: 008fef38 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10343: 0091635c 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10344: 008204fc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10345: 00dc6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10346: 009799d0 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10347: 008d3018 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10346: 00979970 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10347: 008d2fb8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10348: 00d97440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10349: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10350: 00d8c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10351: 00dc8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10352: 00dc848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10353: 00d8aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10354: 0048bde0 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10355: 00d92898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10356: 0078358c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10356: 0078352c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10357: 00c80c18 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10358: 00d9fae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10359: 008f2758 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10360: 008e91b8 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10359: 008f26f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10360: 008e9158 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10361: 00d9c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10362: 006031b4 656 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10363: 00dc72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10364: 00dc85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10365: 00492a34 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10366: 00dc84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10367: 002a3460 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10368: 00d941e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10369: 00d8b28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10370: 0098a40c 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10371: 008a8fcc 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10370: 0098a3ac 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10371: 008a8f6c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10372: 002fe9fc 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10373: 00dc6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10374: 007f1600 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10374: 007f15a0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10375: 00dc71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10376: 009844c8 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10377: 0077758c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10378: 00b2c18c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10376: 00984468 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10377: 0077752c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10378: 00b2c12c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10379: 00d9a0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10380: 00d933c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10381: 002b6270 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10382: 00dc7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10383: 008d52bc 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10383: 008d525c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10384: 00d9a83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10385: 006ee428 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10385: 006ee3c8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10386: 0041cb7c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10387: 00553a54 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10388: 00d912d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10389: 00d9bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10390: 005d454c 560 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10391: 00dc77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10392: 00816474 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10392: 00816414 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10393: 0050038c 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10394: 00434e20 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10395: 003e2d1c 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10396: 002b8a30 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10397: 00d9d67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10398: 00dc803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10399: 00dc7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10400: 007b0b34 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10400: 007b0ad4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10401: 00dc7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10402: 00917164 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10402: 00917104 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10403: 004386a8 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10404: 00d91b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10405: 00960f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10406: 00785068 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10407: 008e9f44 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10405: 00960f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10406: 00785008 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10407: 008e9ee4 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10408: 00d93b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10409: 00dc7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10410: 00743a34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10411: 008244f0 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10412: 0078be94 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10410: 007439d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10411: 00824490 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10412: 0078be34 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10413: 0041b1c8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10414: 0073dc28 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10414: 0073dbc8 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10415: 00dc68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10416: 002a3788 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10417: 006e0e18 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10418: 009854a8 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10419: 00871804 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10417: 006e0db8 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10418: 00985448 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10419: 008717a4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10420: 00d8f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10421: 008cb648 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10421: 008cb5e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10422: 0029148c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10423: 00c80f8c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10424: 00dc6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10425: 00294fa4 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10426: 00d9d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10427: 00dc7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10428: 008ced00 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10428: 008ceca0 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10429: 00dc71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10430: 007f8458 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10430: 007f83f8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10431: 00dc7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10432: 00dc7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10433: 00dc7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10434: 00910ddc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10435: 008c5a70 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10434: 00910d7c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10435: 008c5a10 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10436: 00dc63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10437: 00dc7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10438: 00dc6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10439: 00d96b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10440: 00dc66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10441: 00dc7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10442: 00d95b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10443: 00d92468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10444: 0096a38c 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10445: 0081aaf0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10444: 0096a32c 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10445: 0081aa90 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10446: 003abfcc 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10447: 00d9ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10448: 00dc7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10449: 00d8ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10450: 00782134 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10451: 00744094 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10452: 007e0cd4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10450: 007820d4 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10451: 00744034 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10452: 007e0c74 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10453: 00dc6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10454: 009a9588 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10454: 009a9528 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10455: 0061aec0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10456: 00dc6024 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10457: 002bb2b8 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10458: 0061afe0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10459: 00dc67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10460: 0093aa0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10460: 0093a9ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10461: 00d8fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10462: 00dc7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10463: 00dc5ff8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10464: 00dc6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10465: 0073eb7c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10465: 0073eb1c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10466: 00d95030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10467: 0061af20 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10468: 00902f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10468: 00902f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10469: 00c81b50 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10470: 0071dd44 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10470: 0071dce4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10471: 00dc714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10472: 0086316c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10472: 0086310c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10473: 00dc7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10474: 00d982c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10475: 00d9c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10476: 00dc78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10477: 00c81bfc 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10478: 00973e70 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10478: 00973e10 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10479: 00dc82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10480: 00317424 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10481: 00d8da14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10482: 00d95600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10483: 008da058 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10484: 009012a0 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10483: 008d9ff8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10484: 00901240 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10485: 00d96c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10486: 00dc69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10487: 00d8a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10488: 00dc7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10489: 00dc7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10490: 00d950d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10491: 00dc79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10492: 00da0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10493: 008c660c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10493: 008c65ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10494: 004fc188 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10495: 002a2078 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10496: 00dc8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10497: 00581908 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10498: 00741960 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10498: 00741900 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10499: 00d9ffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10500: 0061af80 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10501: 0081a964 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10501: 0081a904 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10502: 00d9a9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10503: 00d93214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10504: 00dc6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10505: 0071f1d0 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10505: 0071f170 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10506: 0056e318 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10507: 00d97270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10508: 00dc74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10509: 002a3580 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10510: 00d8b33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10511: 008c78c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10512: 008ded4c 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10511: 008c7868 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10512: 008decec 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10513: 00dc6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10514: 009863e4 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10515: 008cc95c 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10514: 00986384 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10515: 008cc8fc 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10516: 002e9b10 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10517: 009930c4 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10518: 0077767c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10517: 00993064 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10518: 0077761c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10519: 00ce3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10520: 00d94314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10521: 0055b754 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10522: 00777a3c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10522: 007779dc 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10523: 00dc6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10524: 0095f19c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10524: 0095f13c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10525: 00d90474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 10526: 0079a038 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10526: 00799fd8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10527: 002bbe64 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10528: 00dc7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10529: 009686ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10529: 0096868c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10530: 005145b0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10531: 00ba6d9c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10532: 008fe70c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10531: 00ba6d3c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10532: 008fe6ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10533: 0056b34c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10534: 00813b6c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10534: 00813b0c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10535: 00c81a34 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10536: 00da170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10537: 00dc7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10538: 00dc87f4 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10539: 00d9a9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10540: 0032b71c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10541: 00d95e4c 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10542: 00dc6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10543: 00dc8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10544: 0052fed4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10545: 00d8bb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10546: 00638778 396 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10547: 0058ef40 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 10548: 0077707c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ - 10549: 006a7448 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10548: 0077701c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10549: 006a73e8 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10550: 002b8cdc 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10551: 00580bec 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10552: 00dc67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10553: 005169b0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10554: 00dc657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10555: 00952b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10556: 008136a0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10555: 00952aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10556: 00813640 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10557: 00d8c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10558: 00d9b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10559: 00b85748 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10559: 00b856e8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10560: 00d91a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10561: 00d9a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10562: 00298c2c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10563: 00dc8848 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10564: 009844d8 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10564: 00984478 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10565: 003e1e94 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10566: 00dc7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10567: 008e3074 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10568: 0072bd70 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10567: 008e3014 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10568: 0072bd10 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10569: 00cbf974 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10570: 00291654 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10571: 00d9b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10572: 00dc6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10573: 00d90364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10574: 00d8c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10575: 00d9eb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10576: 0097867c 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10576: 0097861c 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10577: 00638904 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10578: 00928fa8 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10578: 00928f48 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10579: 00dc73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10580: 008af404 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10581: 007b0ec8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10582: 00ba589c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10580: 008af3a4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10581: 007b0e68 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10582: 00ba583c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10583: 0059b860 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10584: 00dc65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10585: 00db560c 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10586: 0050f474 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10587: 00dc632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10588: 00304100 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10589: 00d91dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10590: 008e01d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10590: 008e0174 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10591: 00d9a15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10592: 00d95aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10593: 00500fc4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10594: 002fbdcc 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10595: 0086b0f0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10595: 0086b090 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10596: 005ab558 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10597: 00373488 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10598: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10599: 009b49b4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10599: 009b4954 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10600: 00d998dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10601: 00d027a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10602: 00dc6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10603: 00dc6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10604: 008e93bc 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10604: 008e935c 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10605: 00da1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10606: 00d0282c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10607: 00dc62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10608: 002a59d8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10609: 00d9d4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10610: 008c40f8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10610: 008c4098 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10611: 00dc6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10612: 00c82288 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10613: 0094176c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10613: 0094170c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10614: 005b805c 236 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10615: 00dc6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10616: 005a9ba8 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10617: 00dc62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10618: 00d9afe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10619: 00d02724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10620: 00c7e968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10621: 00dc69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10622: 00dc7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10623: 002a407c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10624: 002a64f0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10625: 00d9d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10626: 0056f470 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10627: 008ba814 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10627: 008ba7b4 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10628: 00642a9c 56 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10629: 009034f0 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10629: 00903490 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10630: 00dc84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10631: 004d49dc 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10632: 00938c8c 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10632: 00938c2c 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10633: 00cbdd90 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10634: 00d95f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10635: 0053ba8c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10636: 002a3654 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10637: 0062b6e8 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10638: 00d9dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10639: 006f6688 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10639: 006f6628 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10640: 00dc67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10641: 009297a0 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10641: 00929740 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10642: 00330930 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10643: 00754ac8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10644: 0097011c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10643: 00754a68 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10644: 009700bc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10645: 0063f53c 396 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10646: 00dc7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10647: 00dc77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10648: 00ce6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10649: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10650: 00d9b0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10651: 00ce6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10652: 0063f768 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10653: 00d8a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10654: 008d5afc 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10654: 008d5a9c 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10655: 00d986fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10656: 00d95c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10657: 00d8aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10658: 00dc8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10659: 006a0b10 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10659: 006a0ab0 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10660: 00ce6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10661: 0063f6c8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ - 10662: 008a40a4 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10663: 0098f87c 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10662: 008a4044 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10663: 0098f81c 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10664: 0062b8c4 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10665: 002aba98 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10666: 008f8270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10667: 00918aa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10668: 009385ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10669: 007f8718 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10666: 008f8210 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10667: 00918a48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10668: 0093854c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10669: 007f86b8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10670: 00d8bde4 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10671: 005022f0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10672: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10673: 00d98d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10674: 0054b614 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10675: 00d8bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10676: 00dc755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10677: 00ce6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10678: 0063f718 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10679: 00d9d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10680: 00dc81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10681: 00d92968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10682: 00838ec0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10682: 00838e60 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10683: 00d8dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10684: 0037a66c 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10685: 00d8c540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10686: 0055aa9c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10687: 00dc821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10688: 0094d13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10688: 0094d0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10689: 00dc7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10690: 008afcbc 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10691: 0075b340 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10692: 007d88b4 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10690: 008afc5c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10691: 0075b2e0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10692: 007d8854 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10693: 00d98e74 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10694: 00dc7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10695: 0051a1fc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10696: 00b98b84 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10697: 00747104 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10696: 00b98b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10697: 007470a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10698: 00d976a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10699: 00d9b9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10700: 00d90b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10701: 003380a0 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10702: 005acca8 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10703: 0093c678 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10704: 0096afa4 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10703: 0093c618 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10704: 0096af44 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10705: 002bcb18 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10706: 00903040 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10707: 008cc560 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10708: 007e96a8 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10706: 00902fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10707: 008cc500 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10708: 007e9648 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10709: 00da1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10710: 004175b4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10711: 009b1a2c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10711: 009b19cc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10712: 00dc797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10713: 008cde74 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10713: 008cde14 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10714: 00c7f26c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10715: 00d8a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10716: 009831d8 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10716: 00983178 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10717: 00d9e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10718: 009887b8 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10718: 00988758 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10719: 00d9987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10720: 00d96fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10721: 00dc7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10722: 008e6c88 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10722: 008e6c28 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10723: 00d969c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10724: 00dc79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10725: 00d89ce8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10726: 00d93ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10727: 007979b4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10728: 006e4738 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10727: 00797954 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10728: 006e46d8 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10729: 00591f64 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10730: 0070cb44 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10731: 007e87c4 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10730: 0070cae4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10731: 007e8764 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10732: 00620050 420 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ - 10733: 007620d0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10733: 00762070 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10734: 00dc6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10735: 002fa3d0 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10736: 00521204 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10737: 008ff87c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10738: 008ca000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10737: 008ff81c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10738: 008c9fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10739: 00d93cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10740: 00797974 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10740: 00797914 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10741: 0061fd10 436 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10742: 0097141c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10742: 009713bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10743: 006394b4 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10744: 00d92058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10745: 008a3c5c 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10745: 008a3bfc 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10746: 00584e44 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10747: 00dc73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10748: 0055d6f0 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10749: 006397c4 324 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10750: 00d9c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10751: 00da05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10752: 008c0104 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10752: 008c00a4 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10753: 004f0244 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10754: 00dc7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10755: 00d9db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10756: 006395bc 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10757: 006b7390 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10757: 006b7330 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10758: 00dc6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10759: 002e9cb0 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10760: 009cbed0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10760: 009cbe70 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10761: 004cfe1c 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10762: 0061fec4 396 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10763: 0098ec34 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10764: 006e6978 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10763: 0098ebd4 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10764: 006e6918 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10765: 002afbd8 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10766: 00dc6047 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10767: 008e4b18 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10767: 008e4ab8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10768: 00387494 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10769: 00778130 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10769: 007780d0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10770: 00d9bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10771: 002fb854 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10772: 00c80840 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 10773: 006f653c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10774: 0096d994 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10773: 006f64dc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10774: 0096d934 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10775: 00d845d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10776: 006396c0 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10777: 006e8a18 2296 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10777: 006e89b8 2296 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10778: 00dc6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10779: 00748440 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10779: 007483e0 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10780: 00ce9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10781: 00dc843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10782: 00905b84 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10782: 00905b24 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10783: 00ce8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10784: 00d95e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10785: 00ce2174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10786: 00dc77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10787: 0080b0b4 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10787: 0080b054 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10788: 00dc6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10789: 00d95f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10790: 00913c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10790: 00913bac 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10791: 00dc7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10792: 0092e484 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10793: 0075b93c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10792: 0092e424 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10793: 0075b8dc 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10794: 00ce90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10795: 00dc8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10796: 0070bacc 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10796: 0070ba6c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10797: 00d91a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10798: 00dc771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10799: 00dc8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10800: 003dd6c8 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10801: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10802: 0029ce40 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10803: 004efd28 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10804: 00d94424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10805: 00dc6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10806: 008284ac 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10807: 006e54a0 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10808: 0098d77c 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10806: 0082844c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10807: 006e5440 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10808: 0098d71c 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10809: 00333f64 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10810: 00dc6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10811: 00533138 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10812: 006a7028 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10812: 006a6fc8 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10813: 00d9e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10814: 00dc81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10815: 00d9eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10816: 00d92938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10817: 0099bb34 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10817: 0099bad4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10818: 00ce21f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 10819: 00ce9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 10820: 00d9f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10821: 00915648 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10821: 009155e8 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10822: 00dc6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10823: 00d8d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10824: 007dc4c8 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 10825: 0099292c 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10826: 00732158 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10824: 007dc468 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10825: 009928cc 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10826: 007320f8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10827: 00d8a0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10828: 0056815c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10829: 007b8b10 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10829: 007b8ab0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10830: 00d04404 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 10831: 00d03c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 10832: 003ac2dc 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10833: 00dc62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10834: 00dc672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10835: 00d9d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10836: 006e63ec 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10836: 006e638c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10837: 00dc64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10838: 0033ff14 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10839: 00d03edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 10840: 00d8cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10841: 00417330 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10842: 00dc740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10843: 007b7ac8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10843: 007b7a68 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10844: 00d8fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10845: 009847b4 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10846: 008feb60 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10847: 00746df8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10848: 009cf4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10845: 00984754 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10846: 008feb00 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10847: 00746d98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10848: 009cf480 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10849: 00dc6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10850: 0055d4b0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10851: 006f655c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10851: 006f64fc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10852: 00da1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10853: 00dc6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10854: 0055d684 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10855: 00d9aa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10856: 00dc70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10857: 00d039b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 10858: 00dc797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10859: 00dc6040 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10860: 005014e8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10861: 00956a68 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10861: 00956a08 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10862: 00332754 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10863: 008eed78 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10864: 007455dc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10863: 008eed18 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10864: 0074557c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10865: 00dc64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10866: 006ebb34 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10866: 006ebad4 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10867: 004478f8 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10868: 00dc7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10869: 00d8a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10870: 00513a4c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10871: 00dc718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10872: 00748664 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10873: 006e4e8c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10872: 00748604 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10873: 006e4e2c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10874: 00d9d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10875: 00d9b934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10876: 002f6c48 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10877: 007bc7b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10878: 0096dad4 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10877: 007bc758 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10878: 0096da74 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10879: 00d94804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10880: 00742284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10880: 00742224 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10881: 00dc79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10882: 00d9d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10883: 00dc7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10884: 00dc6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10885: 009cdae0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10885: 009cda80 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10886: 00dc6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10887: 008f2b50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10887: 008f2af0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10888: 00dc8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10889: 00d9e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10890: 009aa48c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10890: 009aa42c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10891: 002f785c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10892: 009aa200 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10893: 008ce924 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 10894: 00913f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10892: 009aa1a0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10893: 008ce8c4 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10894: 00913ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10895: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10896: 00d8b2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10897: 00330c40 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10898: 005dd5f0 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 10899: 00dc7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10900: 00dc6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10901: 00dc65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10902: 007807dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10903: 008e94f0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10902: 0078077c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10903: 008e9490 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10904: 00dc7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10905: 00d9a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10906: 00d97f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10907: 00b98b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10908: 009af1fc 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10907: 00b98ae8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10908: 009af19c 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10909: 00dc6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10910: 00cdfb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 10911: 00d9b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10912: 002c7c18 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10913: 00dc73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 10914: 00dc6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10915: 00d8f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10916: 007e59d8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10916: 007e5978 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10917: 00d9da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10918: 00d8a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10919: 00916c88 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10919: 00916c28 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10920: 003a48b8 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10921: 00d91e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10922: 00906cdc 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10923: 0070c3a4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10922: 00906c7c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10923: 0070c344 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10924: 00dc7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10925: 009adc94 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10925: 009adc34 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10926: 00dc7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10927: 0094192c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10927: 009418cc 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10928: 00dc7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10929: 007b85d0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10929: 007b8570 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10930: 00dc670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10931: 007afb54 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10932: 0095fe10 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10931: 007afaf4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10932: 0095fdb0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10933: 00dc6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10934: 00414b78 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10935: 00d910d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10936: 00c7ea1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10937: 0070d1ec 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10937: 0070d18c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10938: 00dc7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10939: 00c7c658 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10940: 0041b7a0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10941: 00d9ea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10942: 0096ca68 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10942: 0096ca08 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10943: 00dc6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10944: 007a8388 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10944: 007a8328 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10945: 00dc7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10946: 00d949a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10947: 00d95b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10948: 00da1360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10949: 00304ed0 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10950: 007eca88 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10950: 007eca28 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10951: 00328e4c 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 10952: 0072cc60 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10952: 0072cc00 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10953: 0025e730 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10954: 009023bc 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10954: 0090235c 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10955: 00dc5f5c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10956: 00d93084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10957: 008e8980 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10957: 008e8920 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10958: 0052f620 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10959: 00d9bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10960: 003cb1bc 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10961: 009559f0 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10962: 008c2c70 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10961: 00955990 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10962: 008c2c10 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 10963: 00dc76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 10964: 00dc7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 10965: 009d3eb0 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10965: 009d3e50 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10966: 00d8aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10967: 00dc688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10968: 00514500 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10969: 0090663c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10969: 009065dc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10970: 0060c294 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 10971: 006268c0 476 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 10972: 00dc5fe8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10973: 009bd190 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 10974: 006a5da4 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 10973: 009bd130 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10974: 006a5d44 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 10975: 00dc6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10976: 00dc62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10977: 0060c3b4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 10978: 00341d40 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 10979: 006a5be8 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 10980: 00815810 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10979: 006a5b88 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 10980: 008157b0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10981: 004733b4 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10982: 00d9da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10983: 0062657c 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 10984: 005b2e4c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10985: 00dc6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10986: 00dc84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10987: 0060c2f4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 10988: 00d8bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10989: 009281a0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10989: 00928140 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10990: 00d96970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10991: 00d91de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10992: 00dc6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10993: 00dc6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10994: 009bbc34 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10994: 009bbbd4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10995: 005724d4 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10996: 002f8374 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10997: 00590530 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10998: 00d9bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10999: 0040fb78 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11000: 00dc78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11001: 00bcf160 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11002: 00d93e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11003: 00d84338 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11004: 00d91ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11005: 0094f6a0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11005: 0094f640 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11006: 002bc7d0 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11007: 007627d4 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11008: 007b34a4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11007: 00762774 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11008: 007b3444 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11009: 00626730 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11010: 0060c354 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11011: 0075c540 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11011: 0075c4e0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11012: 00d8edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11013: 0096d730 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11013: 0096d6d0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11014: 0058cc80 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11015: 008e8498 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11015: 008e8438 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11016: 005da280 664 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11017: 002eaf1c 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11018: 00d9beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11019: 00dc7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11020: 00dc74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11021: 00da0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11022: 0086b1b8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11023: 006e52c4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11022: 0086b158 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11023: 006e5264 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11024: 00da1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 11025: 0077e4fc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11026: 007e73d0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11025: 0077e49c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11026: 007e7370 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11027: 0051e8d4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11028: 00813f44 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11029: 00748594 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11028: 00813ee4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11029: 00748534 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11030: 00d9d1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11031: 0025cffc 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11032: 00999104 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11033: 009b352c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11032: 009990a4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11033: 009b34cc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11034: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11035: 00d94104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11036: 00dc8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11037: 00dc65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11038: 00d9a46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11039: 00dc7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11040: 00762004 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11040: 00761fa4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11041: 00387a74 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11042: 006ec334 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11042: 006ec2d4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11043: 00d8e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11044: 008563bc 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11044: 0085635c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11045: 00d905c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11046: 00dc80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11047: 00dc6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11048: 00d9b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11049: 007d2954 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11050: 00780d70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11049: 007d28f4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11050: 00780d10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11051: 00dc62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11052: 008c5094 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11052: 008c5034 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11053: 00d975b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11054: 00333d10 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11055: 00d9a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11056: 007541c0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11056: 00754160 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11057: 00dc6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11058: 008bccd4 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11059: 0078c2b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11058: 008bcc74 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11059: 0078c254 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11060: 00d94b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11061: 00dc7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11062: 00dc7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11063: 00d8ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11064: 00518194 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11065: 00c6ad7c 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11066: 00d8efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11067: 00d8ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11068: 00dc6052 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11069: 00785acc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11069: 00785a6c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11070: 00dc7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11071: 00dc6044 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11072: 00dc7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11073: 00ce52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11074: 00638a7c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11075: 00dc73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11076: 0029f308 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11077: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11078: 00c7c608 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11079: 00dc699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11080: 00866fa8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11080: 00866f48 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11081: 00da2ac4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11082: 00c7c5e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11083: 00dc831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11084: 00d967f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11085: 00d91828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11086: 00dc7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11087: 00824e3c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11087: 00824ddc 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11088: 00dc6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11089: 00dc77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11090: 00d9de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11091: 00415964 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11092: 00d97ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11093: 009690fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11093: 0096909c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11094: 00d8b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11095: 00dc618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11096: 00dc7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11097: 00867758 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11097: 008676f8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11098: 00d8bb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11099: 00528904 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11100: 00dc8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11101: 00570140 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11102: 006cd3ac 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11102: 006cd34c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11103: 005a7e14 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11104: 00dc7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11105: 00dc83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11106: 00d98d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11107: 00dc7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11108: 00d99d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11109: 00dc783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11110: 0090909c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11111: 008e48d8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11110: 0090903c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11111: 008e4878 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11112: 00dc8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11113: 008ca7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11113: 008ca788 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11114: 00dc7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11115: 00d92988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11116: 002ec5e4 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11117: 009823b8 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11117: 00982358 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11118: 00da1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11119: 00d949d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11120: 00dc6053 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11121: 00dc7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ 11122: 00d982e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11123: 00914574 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11123: 00914514 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11124: 00dc7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11125: 00d9db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11126: 004ee2e0 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11127: 00dc6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11128: 00d9a08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11129: 0093fb3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11130: 008d81ec 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11129: 0093fadc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11130: 008d818c 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11131: 002d1984 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11132: 00d8b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11133: 00415be4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11134: 0096fa6c 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11134: 0096fa0c 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11135: 002b9af4 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11136: 00305ac8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11137: 00dc64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11138: 003abfc8 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11139: 007f7084 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11139: 007f7024 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11140: 00d8d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11141: 00dc769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11142: 00cecb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11143: 00606504 620 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11144: 00d8b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11145: 00d94744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11146: 00d9ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11147: 00dc7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11148: 00dc7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11149: 00d8c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11150: 00dc70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11151: 00618700 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_b │ │ │ │ 11152: 00dc7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11153: 00d9c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11154: 007656a8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11154: 00765648 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11155: 0058ebf8 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11156: 00cfd8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_b │ │ │ │ 11157: 00618820 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11158: 00cf19fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11159: 00cfd738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ - 11160: 0078290c 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11160: 007828ac 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11161: 00d8cd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11162: 00dc7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11163: 00618760 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11164: 00758fbc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11164: 00758f5c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11165: 00dc7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11166: 0072c8b0 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11166: 0072c850 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11167: 00cf1b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11168: 00389730 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11169: 005d43a4 424 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11170: 00cfd840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11171: 007f9440 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11172: 00742bdc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11171: 007f93e0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11172: 00742b7c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11173: 00d913a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11174: 00745c38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11174: 00745bd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11175: 005b6268 204 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11176: 00d8a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11177: 00d95d44 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11178: 0058ee5c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11179: 008faf5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11180: 008cbc08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11179: 008faefc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11180: 008cbba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11181: 00dc7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11182: 00916520 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11182: 009164c0 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11183: 00dc7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11184: 005bb3a8 264 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11185: 0094b33c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11185: 0094b2dc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11186: 005ac3c4 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11187: 00493b9c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11188: 00d9a8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11189: 0096c320 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11189: 0096c2c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11190: 00dc6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11191: 006187c0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11192: 00d96ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11193: 00522a40 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11194: 00dc83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11195: 008f7b0c 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11195: 008f7aac 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11196: 00dc6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11197: 00cf1a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11198: 00cfd7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11199: 0061abc0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11200: 00dc820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11201: 00c81028 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11202: 00dc8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11203: 00d94334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11204: 0061ace0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11205: 003e0d88 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11206: 0098c7cc 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11206: 0098c76c 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11207: 002a3910 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11208: 00d8d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11209: 0061ac20 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11210: 0094e440 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11210: 0094e3e0 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11211: 0025d050 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11212: 009b80d4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11212: 009b8074 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11213: 00dc611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11214: 00dc69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11215: 00d94b94 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11216: 00d8a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11217: 008138e0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11218: 009854e0 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11217: 00813880 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11218: 00985480 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11219: 00dc857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11220: 00ceb2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11221: 0090277c 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11221: 0090271c 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11222: 00d94aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11223: 00905364 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11223: 00905304 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11224: 002b4c68 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11225: 0094db08 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11225: 0094daa8 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11226: 00d93554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11227: 00dc6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11228: 00dc76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11229: 00757bcc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11229: 00757b6c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11230: 00ceb150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11231: 00809da4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11231: 00809d44 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11232: 004151ac 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11233: 00d92638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11234: 00d9d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11235: 00d041f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11236: 00da34fc 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11237: 0061ac80 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11238: 00da3510 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11245,1072 +11245,1072 @@ │ │ │ │ 11241: 00bcf3c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11242: 00d92418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11243: 00d042fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11244: 00d94224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11245: 00dc8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11246: 00d8fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11247: 00d843e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11248: 0095ac68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11248: 0095ac08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11249: 00d95440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11250: 00d9ab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11251: 005ad52c 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11252: 005ec8a8 200 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11253: 00563f0c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11254: 00dc74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11255: 008bcc38 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11255: 008bcbd8 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11256: 00dc7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11257: 00d040ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11258: 005ec970 104 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11259: 0042c448 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11260: 00dc63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11261: 00d8cc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11262: 00ceb1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11263: 00d90cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11264: 00dc7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11265: 00d8e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11266: 008dec18 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11266: 008debb8 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11267: 00d90c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11268: 002f7234 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11269: 00d94284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11270: 00dc6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11271: 0055e28c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11272: 002a5714 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11273: 00da0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11274: 00c81600 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11275: 0072f6e8 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11275: 0072f688 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11276: 00da34c0 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11277: 00dc8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11278: 00534bac 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11279: 0029d428 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11280: 005aa188 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11281: 0063c35c 328 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11282: 009bf6ec 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11282: 009bf68c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11283: 00dc7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11284: 00d8c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11285: 0098428c 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11286: 00719f08 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11285: 0098422c 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11286: 00719ea8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11287: 005ba7a8 84 FUNC GLOBAL DEFAULT 12 th_register_custom_csrs │ │ │ │ 11288: 00502130 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11289: 00dc6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11290: 00dc79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11291: 00dc794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11292: 002fcf10 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11293: 002b0edc 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11294: 00821a08 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11294: 008219a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11295: 00da08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11296: 00dc6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11297: 0058efd4 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11298: 00905704 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11298: 009056a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11299: 00dc6004 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11300: 0063c4a4 368 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11301: 00d8d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11302: 00993210 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11302: 009931b0 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11303: 00d8f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11304: 00dc6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11305: 008d4e54 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11305: 008d4df4 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11306: 00dc837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11307: 004f72c8 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11308: 002a39b8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11309: 00dc8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11310: 00d9b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11311: 00d8e2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11312: 009b1c50 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11312: 009b1bf0 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11313: 00538214 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11314: 00742854 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11315: 007180b8 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11314: 007427f4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11315: 00718058 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11316: 00dc73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11317: 0055e1d8 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11318: 003732fc 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11319: 0075075c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11319: 007506fc 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11320: 00495ff0 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11321: 007cea2c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11321: 007ce9cc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11322: 00d8f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11323: 00dc724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11324: 00d90ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11325: 00d9ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11326: 00c8093c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11327: 00d9f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11328: 0049122c 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11329: 007bd4c0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11329: 007bd460 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11330: 00dc61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11331: 008d2100 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11331: 008d20a0 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11332: 00d8eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11333: 00d95480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11334: 00750964 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11334: 00750904 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11335: 00dc662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11336: 00d9d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11337: 00745888 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11337: 00745828 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11338: 00dc6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11339: 008609f0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11340: 009c3a8c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11339: 00860990 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11340: 009c3a2c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11341: 00dc84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11342: 008e0094 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11342: 008e0034 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11343: 00d8a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11344: 0033b5f0 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11345: 002f68b0 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11346: 0063fa80 492 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11347: 0063ffa8 500 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11348: 00d8cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11349: 00824094 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11349: 00824034 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11350: 00dc6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11351: 007b8c00 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11351: 007b8ba0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11352: 00dc6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11353: 00dc849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11354: 0063fc6c 420 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11355: 00d97080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11356: 00d94084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11357: 00d97650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11358: 00ce0284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11359: 0072b120 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11359: 0072b0c0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11360: 00dc6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11361: 00dc81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11362: 00d92238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11363: 0056b844 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11364: 007333b0 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11364: 00733350 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11365: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11366: 0073342c 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11366: 007333cc 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11367: 00dc608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11368: 003341e8 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11369: 0052ea28 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11370: 00dc6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11371: 003e7920 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11372: 0090ba00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11373: 00915104 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11372: 0090b9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11373: 009150a4 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11374: 00dc7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11375: 0063fe10 408 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11376: 005541b4 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11377: 00dc67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11378: 00d8e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11379: 008e5dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11379: 008e5d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11380: 00d935e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11381: 00dc6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11382: 002e1914 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11383: 00dc65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11384: 00dc77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11385: 008c5500 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11386: 00b838c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11385: 008c54a0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11386: 00b83868 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11387: 00dc7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11388: 00dc8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11389: 007af9e8 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11390: 0071c924 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11391: 007f99d8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11389: 007af988 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11390: 0071c8c4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11391: 007f9978 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11392: 00dc6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11393: 0085fa98 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11393: 0085fa38 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11394: 0061d9e0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11395: 00d8d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11396: 0061db00 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11397: 00d9879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11398: 00924688 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11398: 00924628 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11399: 0061da40 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ 11400: 00dc7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11401: 007f4cfc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11401: 007f4c9c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11402: 00dc6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11403: 008cb984 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11404: 0090ad2c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11403: 008cb924 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11404: 0090accc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11405: 002a2438 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11406: 009b37f0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11407: 0094c5d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11406: 009b3790 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11407: 0094c570 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11408: 0055d780 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11409: 008d144c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11409: 008d13ec 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11410: 0029baf4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11411: 0037a6e8 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11412: 00b82768 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11412: 00b82708 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11413: 0063ae94 268 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11414: 0075a6f4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11414: 0075a694 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11415: 00d8c028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11416: 00570aa8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11417: 00d97d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11418: 007a8368 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11419: 0093afa0 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11418: 007a8308 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11419: 0093af40 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11420: 00da1330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11421: 00dc5ffc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11422: 008cb9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11422: 008cb980 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11423: 0063afa0 264 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11424: 00910748 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11424: 009106e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11425: 00d91104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11426: 00da14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11427: 007e85d0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11427: 007e8570 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11428: 00da1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11429: 00dc6021 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11430: 00d8cc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11431: 00581bac 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11432: 0061daa0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11433: 0055a020 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11434: 008c53c4 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11435: 0099fa68 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11436: 008d6488 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11434: 008c5364 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11435: 0099fa08 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11436: 008d6428 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11437: 00d9976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11438: 00d93a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11439: 00d9fa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11440: 003342c0 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11441: 00dc754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11442: 00ce1388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11443: 00d95ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11444: 00ce4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11445: 009becac 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11445: 009bec4c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11446: 00c87c20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11447: 002d7354 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11448: 002ded94 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11449: 00dc684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11450: 0063b0a8 288 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11451: 00d98c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11452: 007f28e8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11452: 007f2888 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11453: 003bc754 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11454: 0099e2ec 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11454: 0099e28c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11455: 00dc7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11456: 002ab270 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11457: 0091055c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11457: 009104fc 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11458: 00da0d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11459: 00d8edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11460: 00545644 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11461: 00dc799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11462: 009af210 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11462: 009af1b0 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11463: 00d99a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11464: 00995574 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11465: 0073f87c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11464: 00995514 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11465: 0073f81c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11466: 00587c60 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11467: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11468: 00dc7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11469: 00d9ec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11470: 00cfef74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ - 11471: 007402f0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11472: 00714cac 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11471: 00740290 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11472: 00714c4c 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11473: 002a3a64 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11474: 00d8b9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11475: 00dc6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11476: 00d9dc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11477: 00dc6027 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11478: 00304ed4 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11479: 00dc8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11480: 00cfeef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11481: 0029265c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11482: 00d8ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11483: 00dc8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11484: 00dc6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11485: 00dc718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11486: 009383e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11487: 007e7938 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11488: 008fa888 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11486: 00938380 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11487: 007e78d8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11488: 008fa828 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11489: 00dc837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11490: 00c812a0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11491: 009842f4 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11492: 00821884 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11491: 00984294 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11492: 00821824 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11493: 00cfee6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11494: 004d2788 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11495: 00dc6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11496: 00db58ad 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11497: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11498: 0029c338 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11499: 00dc8804 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11500: 00dc8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11501: 0085b0f8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11501: 0085b098 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11502: 003dd148 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11503: 004d31a0 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11504: 0073e9cc 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11505: 006c4204 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11506: 0096c3ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11504: 0073e96c 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11505: 006c41a4 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11506: 0096c34c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11507: 00ce9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ - 11508: 007157ac 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11509: 007f9920 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11508: 0071574c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11509: 007f98c0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11510: 00dc6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11511: 00d90584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11512: 00d93644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11513: 00cea04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11514: 006078f4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11515: 00dc7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11516: 00d98d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11517: 00758020 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11518: 006eb650 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11519: 0071ded4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11517: 00757fc0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11518: 006eb5f0 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11519: 0071de74 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11520: 00607954 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11521: 00425018 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11522: 00c80fa0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11523: 00dc6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11524: 0077ef0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11525: 0075cc7c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11524: 0077eeac 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11525: 0075cc1c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11526: 00d8aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11527: 003935e0 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11528: 00dc7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11529: 00dc753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11530: 00dc7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11531: 00d93304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11532: 006eb834 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11533: 0071d63c 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11532: 006eb7d4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11533: 0071d5dc 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11534: 00ce9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ 11535: 00d8e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11536: 00c77c00 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11537: 00da13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11538: 00d9fb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11539: 006079b4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ 11540: 00dc7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11541: 00dc81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11542: 00dc6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11543: 00dc7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11544: 0055e2f8 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 11545: 006eb6fc 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11545: 006eb69c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11546: 0052288c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11547: 002bb88c 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11548: 0073a444 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11548: 0073a3e4 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11549: 00da1370 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 11550: 00742760 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11550: 00742700 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11551: 00431130 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11552: 009b36c0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11552: 009b3660 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11553: 00d8ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11554: 00dc7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11555: 00dc8ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11556: 009c96b8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11556: 009c9658 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11557: 00d95500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11558: 0070abd0 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11558: 0070ab70 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11559: 00cf86c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11560: 0099e5cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11561: 008afaac 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11560: 0099e56c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11561: 008afa4c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11562: 00dc7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11563: 005b3094 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11564: 00da05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11565: 00934450 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11565: 009343f0 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11566: 00d96a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11567: 00cf8644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11568: 009c2968 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11568: 009c2908 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11569: 00dc691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11570: 00dc6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11571: 00d8d9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11572: 00c80dc4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11573: 005237f4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11574: 00d99e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11575: 00619900 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11576: 00dbd924 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11577: 00dc7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11578: 009182d0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11578: 00918270 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11579: 00d9a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11580: 00619a20 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11581: 00dc8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11582: 00da12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11583: 008fe2d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11583: 008fe274 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11584: 00dc7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11585: 00d957b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11586: 00619960 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11587: 00cf85c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11588: 00d9fc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11589: 009b8578 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11589: 009b8518 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11590: 00d90424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11591: 005cc034 456 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11592: 0090ba5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11593: 008f8154 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11592: 0090b9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11593: 008f80f4 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11594: 00cba730 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11595: 006199c0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11596: 00dc6051 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11597: 009688b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11597: 00968858 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11598: 00d8dae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11599: 002b1584 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11600: 002a7130 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11601: 0058fd8c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11602: 0062a1d0 448 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11603: 00d90694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11604: 00d8d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11605: 00dc81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11606: 00d8d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11607: 00515808 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11608: 00733b7c 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11609: 0075948c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11608: 00733b1c 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11609: 0075942c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11610: 00dc8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11611: 00d93974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11612: 00d8c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11613: 00dc8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11614: 004471d4 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11615: 00dc6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11616: 00d8cbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11617: 00d8c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11618: 00297e60 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11619: 00629fe8 488 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11620: 00da1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11621: 00742a3c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11621: 007429dc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11622: 00d8d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11623: 009cc1e8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11623: 009cc188 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11624: 00d997ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11625: 00dc636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11626: 00b0a4c0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11626: 00b0a460 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11627: 00d90514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11628: 0029cab0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11629: 00798330 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11629: 007982d0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11630: 00d89f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11631: 00d8c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11632: 00d961d8 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11633: 006a2a94 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11634: 00754dd4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11633: 006a2a34 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11634: 00754d74 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11635: 005d8ba8 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11636: 00dc70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11637: 009aabe4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11638: 006a2f48 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11637: 009aab84 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11638: 006a2ee8 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11639: 00d95a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11640: 00cfdce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11641: 00cfdb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11642: 00dc7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11643: 002a1d24 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11644: 00c81bc8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11645: 00d94774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11646: 006a2c2c 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11646: 006a2bcc 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11647: 00dc80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11648: 00d9ab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11649: 00b2c1b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11649: 00b2c154 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11650: 00dc82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11651: 00cfdc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11652: 0042b1a4 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11653: 00785c60 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11654: 0094eedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11653: 00785c00 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11654: 0094ee7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11655: 00dc7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11656: 00b2c1ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11657: 00943d08 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11658: 00783be8 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11656: 00b2c14c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11657: 00943ca8 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11658: 00783b88 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11659: 00d947d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11660: 00587cdc 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11661: 0052f114 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11662: 006a2dbc 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11662: 006a2d5c 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11663: 004f9c24 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11664: 00dc6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11665: 00813b4c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11665: 00813aec 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11666: 00dc7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11667: 00d99a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11668: 00dc7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11669: 00d93254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11670: 0058ec28 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11671: 005fb4b0 1836 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11672: 00dbd91c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11673: 00cfdbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11674: 008dcf18 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11674: 008dceb8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11675: 005baca0 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11676: 0032e248 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11677: 00da2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11678: 00dc7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11679: 00dc79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11680: 007bc9e8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11681: 0070ccb8 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11682: 0097a41c 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11683: 009c9408 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11680: 007bc988 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11681: 0070cc58 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11682: 0097a3bc 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11683: 009c93a8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11684: 00d9c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11685: 00d90b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11686: 007f3280 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11687: 009163d8 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11686: 007f3220 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11687: 00916378 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11688: 00dc7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11689: 00dc6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11690: 00d8e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11691: 0081d5bc 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11691: 0081d55c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11692: 00dc7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11693: 00dc655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11694: 00d9b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11695: 00dc696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11696: 008d71f4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11696: 008d7194 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11697: 002b2514 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11698: 00d982b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11699: 00820d98 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11699: 00820d38 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11700: 00dc6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 11701: 00733708 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11701: 007336a8 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11702: 00dc61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11703: 00d9a1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11704: 00700168 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11704: 00700108 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11705: 00dc76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11706: 00839c38 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11706: 00839bd8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11707: 00d8e534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11708: 00da149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11709: 008d5f08 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11709: 008d5ea8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11710: 00606eb4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11711: 00d9d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11712: 00d9c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11713: 00d94714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11714: 00d8d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11715: 00d96128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11716: 00913538 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11716: 009134d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11717: 00606fd4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11718: 008e0da0 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11718: 008e0d40 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11719: 00db544d 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11720: 00dc76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11721: 00d9e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11722: 006ec810 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11722: 006ec7b0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11723: 00606f14 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ 11724: 005e8920 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11725: 00d9cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11726: 00d98a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11727: 00dc6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11728: 003e71e0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11729: 008f1360 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11730: 008d46e0 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11729: 008f1300 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11730: 008d4680 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11731: 00dc7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11732: 00cba554 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11733: 00cba5b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11734: 00606f74 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11735: 00cba5c4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11736: 005b3004 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11737: 007b2728 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11737: 007b26c8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11738: 0063c614 328 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11739: 00d926b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11740: 00267dd8 368 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11741: 00dc6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11742: 00dc777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11743: 00d9d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11744: 00d9d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11745: 00d93874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11746: 00dc6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11747: 00d95bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11748: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11749: 009cb0f0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11750: 008c9fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11751: 006e4df4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11752: 009746a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11753: 008d8844 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11749: 009cb090 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11750: 008c9f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11751: 006e4d94 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11752: 00974640 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11753: 008d87e4 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11754: 00d8ccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11755: 00dc7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11756: 0063c75c 368 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11757: 006a1c4c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11758: 00813d84 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11757: 006a1bec 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11758: 00813d24 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11759: 00d982a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11760: 00dc6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11761: 008daa88 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11762: 0088b5a4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11763: 0090ef70 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11761: 008daa28 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11762: 0088b544 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11763: 0090ef10 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11764: 00d8caac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11765: 006a1cac 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11765: 006a1c4c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11766: 00d905b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11767: 009b0ff0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11767: 009b0f90 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11768: 00297f7c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11769: 00d8c560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11770: 00dc68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11771: 002b2e18 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11772: 0041686c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11773: 00dc819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11774: 00c768d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11775: 00338098 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11776: 00dc6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11777: 00dc7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11778: 00dc60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11779: 00d8d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11780: 00988730 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11780: 009886d0 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11781: 00dc7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11782: 00dc8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11783: 00d8ba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11784: 00dc6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11785: 00dc76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11786: 009d5ad0 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11786: 009d5a70 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11787: 00d9bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11788: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11789: 00d8e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11790: 00d9a8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11791: 00c80b20 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11792: 00d006a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 11793: 009344c0 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11794: 008af4cc 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11793: 00934460 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11794: 008af46c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11795: 00d8efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11796: 00dc690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11797: 00ae903c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11798: 007bcc00 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11797: 00ae8fdc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11798: 007bcba0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11799: 00dc7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11800: 00b98ba4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11801: 00905884 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11800: 00b98b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11801: 00905824 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11802: 00dc692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11803: 00da21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11804: 007a2964 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11804: 007a2904 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11805: 00d9c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 11806: 00dc625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11807: 00d9869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11808: 00341110 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11809: 00933ec0 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11809: 00933e60 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11810: 0041b760 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11811: 00cee354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ - 11812: 007350e8 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11812: 00735088 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11813: 00cee1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 11814: 00da119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11815: 0090d900 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11815: 0090d8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11816: 005619f8 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11817: 007519e4 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11817: 00751984 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11818: 00dc714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11819: 00dc7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11820: 0093f53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11820: 0093f4dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11821: 00553da8 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11822: 00db58b0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11823: 00cee2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 11824: 00dc625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11825: 0079a820 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11825: 0079a7c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11826: 00dc7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11827: 004f8fb0 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11828: 00dc7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11829: 00dc81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11830: 00d9f48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11831: 007f4d98 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11831: 007f4d38 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11832: 00dc6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11833: 00d8fc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11834: 00dc76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11835: 008faa54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11835: 008fa9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11836: 00d998fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11837: 00da18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11838: 00816890 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11838: 00816830 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11839: 00da0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11840: 00cee24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 11841: 003e1cbc 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 11842: 008f7214 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11842: 008f71b4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11843: 005edd2c 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ - 11844: 00785b60 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11844: 00785b00 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11845: 00dc5fe1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11846: 009cdd7c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11846: 009cdd1c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11847: 00d8d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11848: 00da13f0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11849: 00d95130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11850: 00dc70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 11851: 00cec884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 11852: 00971208 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11852: 009711a8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11853: 00cec6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 11854: 00dc6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11855: 00c7e9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11856: 00d93f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11857: 00d954f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11858: 0058eee8 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11859: 00cec800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 11860: 00999904 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11860: 009998a4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11861: 006006bc 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 11862: 00389bc4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11863: 00904e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11863: 00904dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11864: 00dc6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11865: 00d99c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11866: 00932f98 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11867: 00776e20 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11866: 00932f38 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11867: 00776dc0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11868: 00dc7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11869: 0077a908 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11869: 0077a8a8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11870: 00dc6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11871: 00dc6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11872: 0054cdb8 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11873: 00dc77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11874: 003a79ec 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11875: 008ca9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11875: 008ca954 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11876: 0053b6a0 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11877: 00d97730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11878: 008aadf8 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11878: 008aad98 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11879: 00dc6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11880: 00cec77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 11881: 00d90e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11882: 005300d8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11883: 00dc7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11884: 00d98a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11885: 00327010 540 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 11886: 00537da4 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11887: 00dc80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11888: 00d91d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11889: 0051cfc8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11890: 00dc605b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 11891: 00d9f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 11892: 008a8280 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11892: 008a8220 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11893: 00dc79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11894: 00dc6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11895: 003e20dc 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11896: 00dc79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11897: 00d9b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11898: 00d9f45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11899: 0099a22c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11899: 0099a1cc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11900: 00dc794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11901: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11902: 0099f194 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11902: 0099f134 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11903: 00302c88 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11904: 00297874 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11905: 00da145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11906: 00dc7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11907: 00dc7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11908: 00dc6045 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11909: 00dc62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11910: 0041b088 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11911: 00d957a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11912: 00cfc298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 11913: 00dc7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11914: 0093b950 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11915: 00999a04 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11914: 0093b8f0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11915: 009999a4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11916: 00cfc3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 11917: 0090a514 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11917: 0090a4b4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11918: 00d984d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 11919: 00dc687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11920: 004e303c 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11921: 00dc626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11922: 00dc6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11923: 00785634 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11924: 00966580 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11923: 007855d4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11924: 00966520 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11925: 00d98f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11926: 0079802c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11926: 00797fcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11927: 004ffca0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11928: 002ae0c8 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11929: 00d8d9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11930: 0074855c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11931: 00907fcc 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11930: 007484fc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11931: 00907f6c 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11932: 00dc7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 11933: 00dc6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11934: 006e60d8 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11934: 006e6078 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11935: 005ac874 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11936: 00d9c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11937: 00d97330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11938: 00d97840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11939: 0079850c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11939: 007984ac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11940: 0055b27c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11941: 0080b708 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11942: 0090309c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11941: 0080b6a8 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11942: 0090303c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11943: 00cfc31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 11944: 00d8f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11945: 002aee98 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11946: 00816cf0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11946: 00816c90 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11947: 00dc8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11948: 00d9df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11949: 0094d1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11949: 0094d194 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11950: 00dc7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11951: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11952: 002c80c4 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11953: 00961964 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11953: 00961904 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11954: 00d98fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11955: 00d928b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11956: 00da0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11957: 0079848c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11957: 0079842c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11958: 005543bc 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11959: 008e7598 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11959: 008e7538 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11960: 00dc7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11961: 00d93694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11962: 0032aba4 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11963: 00554028 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11964: 00dc7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11965: 00dc7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11966: 00d93e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11967: 00d93fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11968: 00d8f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11969: 00dc74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11970: 00d8bf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11971: 00dc7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11972: 00dc7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11973: 0055e4c4 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11974: 0093f884 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11975: 0099eac8 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11974: 0093f824 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11975: 0099ea68 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11976: 00dc8ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11977: 008fab68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11977: 008fab08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11978: 00d9f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11979: 002d7334 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11980: 00785944 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11980: 007858e4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11981: 00d91878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11982: 0063b1c8 268 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 11983: 00dc814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11984: 0038eae4 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11985: 00d9d23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11986: 002e8b38 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11987: 00d8cc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11988: 005abc84 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11989: 00dc7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11990: 0063b2d4 264 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 11991: 00dc8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11992: 0041a5b8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11993: 00dc6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11994: 0079d0b4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11994: 0079d054 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11995: 00d9f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11996: 00d99d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11997: 009cc7f8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11998: 006f6610 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11999: 007e42a0 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11997: 009cc798 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11998: 006f65b0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11999: 007e4240 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12000: 00297974 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12001: 0055a83c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12002: 0079ca74 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12002: 0079ca14 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12003: 00dc60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12004: 007160d0 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12004: 00716070 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12005: 0063b3dc 304 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12006: 002f712c 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12007: 009b0d08 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12008: 008c9c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12007: 009b0ca8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12008: 008c9c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12009: 00d8fdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12010: 00d8bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12011: 00d91c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12012: 002a216c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12013: 00d9b104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12014: 0093b430 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12014: 0093b3d0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12015: 00d911f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12016: 00d94574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12017: 00d95a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12018: 00776eb8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12018: 00776e58 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12019: 00d9b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12020: 00992760 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12020: 00992700 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12021: 00dc790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12022: 0027e5e8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12023: 00dc609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12024: 00d8d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12025: 00dc7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12026: 00d90d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12027: 00778304 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12027: 007782a4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12028: 00cf1870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12029: 003ac030 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12030: 00c80c60 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12031: 00dc7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12032: 00cf1978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12033: 009ae9fc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12033: 009ae99c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12034: 00d9ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12035: 00d92488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12036: 003bd808 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12037: 00dc603c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12038: 002bcd9c 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12039: 009111d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12039: 00911174 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12040: 00dc7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12041: 00dc6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12042: 00dc74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12043: 00729b30 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12044: 0090d3a4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12045: 00986584 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12043: 00729ad0 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12044: 0090d344 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12045: 00986524 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12046: 00473dac 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12047: 006263b0 460 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12048: 00dc7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12049: 00d8c98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12050: 00cf18f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12051: 00626070 432 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12052: 0090dacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12053: 006cbe08 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12052: 0090da6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12053: 006cbda8 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12054: 00dc64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12055: 008cd4f8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12056: 0075ac18 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12055: 008cd498 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12056: 0075abb8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12057: 00d8ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12058: 005022c4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12059: 00d90b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12060: 0099c348 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12061: 00813758 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12062: 0072d3b4 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12060: 0099c2e8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12061: 008136f8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12062: 0072d354 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12063: 00dc7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12064: 0077fa90 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12064: 0077fa30 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12065: 0060d214 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12066: 00dc704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12067: 00dc665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12068: 00dc7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12069: 0060d6a4 436 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12070: 009b4f00 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12070: 009b4ea0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12071: 00bcf3fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12072: 00d97b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12073: 00626220 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ - 12074: 0077ecd8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12074: 0077ec78 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12075: 004633e4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12076: 00d9d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12077: 0060d3a0 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12078: 005ddff8 5260 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ 12079: 00dc632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12080: 00ce581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12081: 00d96d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12082: 006d41a0 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12082: 006d4140 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12083: 00dc71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12084: 00d8b9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12085: 00ceaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12086: 00d940f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12087: 008fe170 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12087: 008fe110 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12088: 0062b310 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12089: 0029d438 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12090: 0077592c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12090: 007758cc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12091: 00cead30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12092: 00948cd4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12093: 008dee80 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12094: 00905028 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12092: 00948c74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12093: 008dee20 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12094: 00904fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12095: 00ceae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12096: 00dc70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12097: 00952c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12098: 00722534 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12097: 00952bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12098: 007224d4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12099: 00d9a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12100: 00dc6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12101: 00dc62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12102: 0060d52c 376 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12103: 00304eec 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12104: 00c78868 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12105: 008ddfe8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12105: 008ddf88 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12106: 00d932d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12107: 00d99cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12108: 0062b4fc 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12109: 00dc84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12110: 00d91174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12111: 0042a27c 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12112: 00757254 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12112: 007571f4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12113: 00dc7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12114: 0070cc0c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12114: 0070cbac 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12115: 00ceadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12116: 002f8e80 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12117: 00d8cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12118: 0071a258 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12118: 0071a1f8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12119: 0030fc3c 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12120: 00dc6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12121: 00d8e574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12122: 00dc6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12123: 00dc799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12124: 00727920 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12124: 007278c0 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12125: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12126: 0032ada4 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12127: 00dc7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12128: 00d9be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12129: 00dc6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12130: 00297a68 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12131: 0029f4a4 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12132: 008c35a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12133: 00940a20 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12132: 008c3540 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12133: 009409c0 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12134: 00da0bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12135: 00d939f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12136: 00dc6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12137: 009ca658 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12138: 008afb28 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12137: 009ca5f8 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12138: 008afac8 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12139: 00dc8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12140: 008e506c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12140: 008e500c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12141: 0055bf40 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12142: 0084c87c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12142: 0084c81c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12143: 002936fc 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12144: 00d94ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12145: 00d9cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12146: 0099b048 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12146: 0099afe8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12147: 00dc7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12148: 009825c0 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12149: 0094301c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12148: 00982560 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12149: 00942fbc 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12150: 00dc7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12151: 00dc8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12152: 00dc6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12153: 004ef114 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12154: 007af474 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12155: 00979e54 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12156: 008cb534 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12157: 00748504 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12158: 007e85a0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 12159: 00747ca4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12154: 007af414 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12155: 00979df4 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12156: 008cb4d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12157: 007484a4 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12158: 007e8540 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12159: 00747c44 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12160: 00d8d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12161: 0070cb0c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12162: 00785d9c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12163: 00945e98 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12161: 0070caac 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12162: 00785d3c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12163: 00945e38 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12164: 00cf3d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12165: 00dc7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12166: 00dbd916 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12167: 00cf3b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12168: 00d8d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12169: 00dc7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12170: 00cf94b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12171: 00d9e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12172: 00dc79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12173: 00cf3c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12174: 00da16e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12175: 00dc7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12176: 009414b0 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12176: 00941450 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12177: 00dc6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12178: 0058105c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12179: 007b4720 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12179: 007b46c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12180: 00cf9430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12181: 00814ce4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12181: 00814c84 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12182: 00294ea8 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12183: 00389aac 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12184: 009b385c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12184: 009b37fc 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12185: 00dc836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12186: 00dc6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12187: 0061e460 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12188: 00428c14 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12189: 00915870 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12190: 007e3e38 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12189: 00915810 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12190: 007e3dd8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12191: 00cf3c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12192: 008dca64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12192: 008dca04 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12193: 0061e580 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12194: 00d9b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12195: 00d9fe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12196: 00d98a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12197: 0075957c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12197: 0075951c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12198: 00d92068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12199: 002fc318 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12200: 007974b0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12200: 00797450 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12201: 0061e4c0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12202: 00dc6042 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12203: 00cf93ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12204: 0051a434 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12205: 00636ae0 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12206: 00dc7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12207: 00dc7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12208: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 12209: 00784240 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12209: 007841e0 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12210: 00dc6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12211: 008ac074 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12211: 008ac014 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12212: 00dc7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12213: 00d9a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12214: 00dc8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12215: 0081a978 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12215: 0081a918 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12216: 00636c64 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12217: 00d9e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12218: 0073f56c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12219: 00783ac0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12218: 0073f50c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12219: 00783a60 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12220: 00dc613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12221: 007800b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12221: 00780058 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12222: 0025e2c4 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12223: 0039347c 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12224: 00720080 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 12225: 0079b7a0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12224: 00720020 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12225: 0079b740 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12226: 004cc004 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12227: 00d91f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12228: 0095abb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12229: 007f83d0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12228: 0095ab50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12229: 007f8370 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12230: 00dc615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12231: 006041b8 600 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12232: 0061e520 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12233: 00512284 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12234: 00434b84 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12235: 00dc62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12236: 009c2668 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12237: 0081aaf8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12236: 009c2608 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12237: 0081aa98 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12238: 00d99f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12239: 00636ddc 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12240: 00d9e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12241: 00ce5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12242: 00dc8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12243: 00d97880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12244: 00d93bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12245: 002fb4dc 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12246: 0043490c 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12247: 00797a98 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12247: 00797a38 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12248: 00dc72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12249: 0037b584 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12250: 0099a734 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12250: 0099a6d4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12251: 00dc8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12252: 00dc81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12253: 009c85b0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12253: 009c8550 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12254: 002952a4 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12255: 00dc863c 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12256: 00dc71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12257: 00da115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12258: 00c80f04 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12259: 0027f93c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12260: 008214e4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12260: 00821484 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12261: 00d9e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12262: 00dc83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12263: 00d9ac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12264: 00dc600e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12265: 007bc994 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12266: 008c9dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12265: 007bc934 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12266: 008c9d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12267: 00dc83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12268: 00d967b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12269: 00c82314 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12270: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 12271: 0078bc84 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12272: 008f7014 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12273: 0080b838 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12271: 0078bc24 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 12272: 008f6fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12273: 0080b7d8 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12274: 00dc826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12275: 0029d468 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12276: 00dc7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12277: 005ba8a8 460 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12278: 0031af04 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12279: 0055e50c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12280: 00d931d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12281: 007bbb24 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12281: 007bbac4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12282: 00d9ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 12283: 0073fbe4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 12283: 0073fb84 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 12284: 00d9d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12285: 005f8ea4 340 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12286: 00dc75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12287: 00904658 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12287: 009045f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12288: 00299f7c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12289: 00469870 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12290: 0041dc8c 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12291: 008e5830 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12291: 008e57d0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12292: 00571280 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12293: 00dc7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12294: 009386d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12294: 00938674 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12295: 00d8f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12296: 009215e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12297: 0090de64 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12296: 00921580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12297: 0090de04 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12298: 005381f0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12299: 00da0ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12300: 003a43e8 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12301: 009b42a0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12301: 009b4240 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12302: 00dc6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12303: 00dc6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12304: 00dc637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12305: 009bfb08 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12305: 009bfaa8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12306: 005fc41c 112 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12307: 00d9ede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12308: 00d93f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12309: 00d8d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12310: 00dc5ff0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12311: 00da0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12312: 002693ac 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12318,842 +12318,842 @@ │ │ │ │ 12314: 00d9d5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12315: 00d9b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12316: 00dc6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12317: 00d93904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12318: 00dc6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12319: 00d9eaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12320: 00dc75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12321: 008c6814 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12321: 008c67b4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12322: 00dbd928 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12323: 009919a0 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12323: 00991940 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12324: 00d9d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12325: 00748564 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12325: 00748504 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12326: 00dc6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12327: 00dc6028 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12328: 00d90b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12329: 00d91b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12330: 00d8c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12331: 00dc6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12332: 00dc7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12333: 002af9ec 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12334: 004d4cfc 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12335: 009b68fc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12336: 00904f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12335: 009b689c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12336: 00904eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12337: 00d93e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12338: 00d95c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12339: 00dc8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12340: 00dc687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12341: 00d94374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12342: 003bd7fc 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12343: 00dc79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12344: 007400a8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12344: 00740048 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12345: 00dc87f8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12346: 00cfbdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ - 12347: 0078ddd8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12348: 00813168 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12347: 0078dd78 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12348: 00813108 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12349: 00dc7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12350: 008cc280 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12351: 008d93d4 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12350: 008cc220 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12351: 008d9374 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12352: 00cfbefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12353: 00dc7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12354: 00dc71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12355: 007e8438 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12355: 007e83d8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12356: 00d90ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12357: 0084f180 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12357: 0084f120 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12358: 00da153c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12359: 007b8ac0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12359: 007b8a60 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12360: 00d9bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12361: 00785184 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12361: 00785124 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12362: 00dc7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12363: 00dc6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12364: 00781018 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12364: 00780fb8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12365: 0048bef0 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12366: 00dc7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12367: 00dc6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12368: 0041092c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12369: 00dc84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12370: 00da0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12371: 003e29d4 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12372: 00dc7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12373: 00dc762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12374: 008d2798 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12374: 008d2738 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12375: 00cfbe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12376: 00dc7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12377: 007e0874 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12378: 009a3d44 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12377: 007e0814 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12378: 009a3ce4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12379: 00dc83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12380: 006ee560 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12380: 006ee500 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12381: 00dc6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12382: 00760b94 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12382: 00760b34 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12383: 00d8f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12384: 00dc757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12385: 009b0a58 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12386: 00740f50 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12385: 009b09f8 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12386: 00740ef0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12387: 00dc7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12388: 00962190 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12389: 00751cd8 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12388: 00962130 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12389: 00751c78 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12390: 00d92628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12391: 00d05064 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12392: 00dc62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12393: 009c1f44 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12393: 009c1ee4 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12394: 00dc72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12395: 00dc6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12396: 005213a0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12397: 008af8d4 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12397: 008af874 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12398: 00dc77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12399: 009b4920 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12399: 009b48c0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12400: 00d98fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12401: 008efda0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12401: 008efd40 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12402: 00284458 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12403: 00d9a82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12404: 00d8ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12405: 00dc8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12406: 00d93d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12407: 00748d5c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12408: 009b6e00 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12407: 00748cfc 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12408: 009b6da0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12409: 00d8ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12410: 007d1f9c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12410: 007d1f3c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12411: 00d9c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12412: 00dc77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12413: 002b7dbc 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12414: 008eadd0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12415: 009a7fc4 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12416: 0077d29c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12417: 00718010 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12418: 0097bc90 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12414: 008ead70 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12415: 009a7f64 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12416: 0077d23c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12417: 00717fb0 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12418: 0097bc30 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12419: 00d9c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12420: 00dc82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12421: 008caa10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12421: 008ca9b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12422: 00d02280 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12423: 008cc058 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12423: 008cbff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12424: 002afab8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12425: 00d8c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12426: 00dc6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12427: 0095e288 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12427: 0095e228 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12428: 00d8e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12429: 002accbc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12430: 00929bc4 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12430: 00929b64 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12431: 00dc64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12432: 00dc7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12433: 00d90734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12434: 00d9b594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12435: 009960c8 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12436: 006c8148 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12435: 00996068 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12436: 006c80e8 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12437: 00dbd925 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12438: 00dc8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12439: 007a25ec 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12439: 007a258c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12440: 00dc81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12441: 00dc706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12442: 0071b2dc 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12443: 0095983c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12442: 0071b27c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12443: 009597dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12444: 0048ffcc 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12445: 009af910 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12445: 009af8b0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12446: 00d93d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12447: 008fc578 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12447: 008fc518 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12448: 00dc80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12449: 00d02598 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12450: 00d843b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12451: 00da031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12452: 0090ddac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12452: 0090dd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12453: 0029d458 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12454: 00982868 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12454: 00982808 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12455: 00dc78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12456: 00dc63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12457: 00dc6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12458: 003e20a8 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12459: 00dc6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12460: 006e6a38 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12460: 006e69d8 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12461: 00c81be0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12462: 00d9f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12463: 00793ba8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12464: 00724440 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12465: 0095695c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12463: 00793b48 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12464: 007243e0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12465: 009568fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12466: 00dc7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12467: 0048f4b0 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12468: 0063cc04 412 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12469: 009b3bc8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12470: 00957764 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12469: 009b3b68 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12470: 00957704 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12471: 0058ef14 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12472: 00d8f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12473: 008b12dc 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12473: 008b127c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12474: 00d91c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12475: 00443ea4 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12476: 00d8ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12477: 0073fb7c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12477: 0073fb1c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12478: 00dc70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12479: 00dc6005 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12480: 007336f4 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12480: 00733694 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12481: 00d8dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12482: 0042110c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12483: 00dc6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12484: 005adb6c 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12485: 00d01518 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_bf16_s │ │ │ │ 12486: 003aa9e8 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12487: 00dc6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12488: 00dc6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12489: 00d8fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12490: 00dc844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12491: 00dc7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12492: 00d972d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12493: 0071542c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12493: 007153cc 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12494: 00dc6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12495: 00dc7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12496: 00623e20 432 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12497: 00b0a6c0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12497: 00b0a660 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12498: 00da3960 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12499: 00c80fe8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12500: 00dc7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12501: 00dc8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12502: 002a5938 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12503: 00623afc 424 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12504: 00d93b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12505: 00dc779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12506: 00dc65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12507: 0097b8ec 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12507: 0097b88c 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12508: 00d90594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12509: 005abcd0 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12510: 009569cc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12510: 0095696c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12511: 004eee34 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12512: 002a45e0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12513: 008dfcd8 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12514: 0099ac0c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12513: 008dfc78 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12514: 0099abac 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12515: 00d91b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12516: 00dc6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12517: 003aab34 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12518: 002a6448 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12519: 00623ca4 380 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12520: 00dc6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12521: 00962c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12521: 00962bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12522: 00dc62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12523: 008f6918 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12523: 008f68b8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12524: 00da0bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12525: 00dc7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12526: 00d9fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12527: 009b4344 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12528: 006a4ff8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12527: 009b42e4 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12528: 006a4f98 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12529: 00c81990 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12530: 00dc717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12531: 00d93cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12532: 0071f3ac 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12533: 00745b64 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12532: 0071f34c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12533: 00745b04 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12534: 005eddc4 132 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12535: 00da0b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12536: 00d95120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12537: 009be6fc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12538: 006a5058 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12537: 009be69c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12538: 006a4ff8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12539: 00dc8bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12540: 00d94f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12541: 00dc6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12542: 00968f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12542: 00968f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12543: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12544: 0082685c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12544: 008267fc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12545: 00d983f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12546: 0037baa0 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12547: 00d904a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12548: 009a12fc 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12548: 009a129c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12549: 002a34b4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12550: 00497200 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12551: 00dc8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12552: 005da694 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12553: 009198ac 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12554: 006a50b8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12555: 00b0a2c4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12556: 0099ec0c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12553: 0091984c 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12554: 006a5058 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12555: 00b0a264 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12556: 0099ebac 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12557: 00d021fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12558: 00d9ec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12559: 00c808f0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12560: 00dc7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12561: 00dc6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12562: 00d8add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12563: 00c822d0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12564: 0097853c 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12564: 009784dc 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12565: 00d95360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12566: 0075b600 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12566: 0075b5a0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12567: 00d948b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12568: 008f6758 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12568: 008f66f8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12569: 00dc762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12570: 00dc7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12571: 0091a5ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12572: 007bcf70 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12573: 00809a0c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12571: 0091a58c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12572: 007bcf10 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12573: 008099ac 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12574: 00dc7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 12575: 0077f230 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12575: 0077f1d0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12576: 00585f58 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12577: 00d96198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12578: 0099f1fc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12578: 0099f19c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12579: 005a17a8 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12580: 0029d460 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12581: 007985a4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12581: 00798544 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12582: 00cea88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12583: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12584: 00da1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12585: 00da030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12586: 00dc6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12587: 00dc8908 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12588: 00cea994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12589: 00949a7c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12589: 00949a1c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12590: 00d8fe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12591: 002e11f0 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12592: 00dc79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12593: 00dc6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12594: 00d94754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12595: 008c9f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12595: 008c9ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12596: 0061a860 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12597: 00dc79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12598: 00dc653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12599: 00d98314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12600: 009683b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12600: 00968350 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12601: 00513fe8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12602: 00d910a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12603: 00d8bf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12604: 009685d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12604: 00968578 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12605: 00dc83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12606: 0060a3d4 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12607: 00951a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12607: 009519a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12608: 0061a8c0 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12609: 00dc78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12610: 00dc7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12611: 007f5e70 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12612: 009135f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12613: 0098f628 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12611: 007f5e10 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12612: 00913590 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12613: 0098f5c8 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12614: 0060a9e0 552 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12615: 00dc81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12616: 005e8d84 52 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12617: 00da1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12618: 00dc7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12619: 00cea910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12620: 0060a5d8 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12621: 008173e8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12621: 00817388 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12622: 00d9e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12623: 00dc73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12624: 00d96830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12625: 005e8db8 244 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ - 12626: 00740e48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12626: 00740de8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12627: 0062af28 476 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ - 12628: 00785818 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12628: 007857b8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12629: 00d9dccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12630: 00d84388 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12631: 00dc82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12632: 00501f88 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12633: 00d9ea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12634: 00954d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12634: 00954cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12635: 00d9efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12636: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12637: 009225f8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12637: 00922598 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12638: 0061a920 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12639: 00dc733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12640: 00dc7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12641: 00990d0c 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12641: 00990cac 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12642: 005816e4 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12643: 00718780 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12643: 00718720 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12644: 00d9f74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12645: 005e8cec 152 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12646: 009664c0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12646: 00966460 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12647: 00da111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12648: 008c9144 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12648: 008c90e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12649: 0060a7dc 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12650: 008670e0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12650: 00867080 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12651: 00d95eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12652: 00ce7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12653: 00721a38 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12653: 007219d8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12654: 00bc0514 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12655: 00d97820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12656: 00814e6c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12656: 00814e0c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12657: 00d98b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12658: 00d8fe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12659: 00ce70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12660: 0062b104 524 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12661: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12662: 0029bcdc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12663: 00d8cc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12664: 0099882c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12664: 009987cc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12665: 00d8afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12666: 00d05274 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12667: 00ce71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ - 12668: 00735128 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12668: 007350c8 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12669: 00d960b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ - 12670: 00733554 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12670: 007334f4 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12671: 002935e0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12672: 0096b0e0 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12672: 0096b080 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12673: 00dc7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12674: 00dc8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12675: 007bfe78 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12675: 007bfe18 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12676: 00d95610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12677: 00d92478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12678: 00dc7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12679: 008fb128 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12679: 008fb0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12680: 0057e9b4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12681: 00d92928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12682: 00ce7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12683: 00605ec0 800 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12684: 00d95c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12685: 0029e0a8 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12686: 00d9a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12687: 00dc70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12688: 0074e7b4 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12688: 0074e754 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12689: 00ce2594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12690: 0055d714 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12691: 0095a988 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12691: 0095a928 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12692: 00ce0620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12693: 00dc6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12694: 00ce269c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12695: 00da147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12696: 00dc77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12697: 00807b80 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12697: 00807b20 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12698: 00601ad0 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12699: 00546624 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12700: 0054c350 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12701: 0025e9a8 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12702: 00dc8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12703: 0096efa4 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12703: 0096ef44 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12704: 00da11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12705: 00d9f5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12706: 009351a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12707: 006ea950 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12706: 00935144 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12707: 006ea8f0 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12708: 00dc7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12709: 00dc79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12710: 00591614 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12711: 00dc7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12712: 003878c4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12713: 009d0e74 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12713: 009d0e14 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12714: 005543c4 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12715: 00ce2618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12716: 009cd090 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12716: 009cd030 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12717: 005b63a8 244 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12718: 00dc7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12719: 00dc7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12720: 008f7154 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12721: 007e7738 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12720: 008f70f4 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12721: 007e76d8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12722: 00dc681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12723: 006a3bbc 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12724: 00922dd0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12723: 006a3b5c 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12724: 00922d70 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12725: 002a3414 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12726: 005b16c8 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12727: 006a407c 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12727: 006a401c 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12728: 00dc64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12729: 00ced4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12730: 00d9a89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12731: 0081a8f8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12731: 0081a898 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12732: 00dc6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12733: 00ced358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12734: 00949130 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12735: 006a3d7c 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12734: 009490d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12735: 006a3d1c 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12736: 00d8f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12737: 00dc7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12738: 00ced460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12739: 00dc70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12740: 00784228 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12741: 007df5b4 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12740: 007841c8 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12741: 007df554 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12742: 005b5064 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12743: 009c1e98 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12744: 00792ec8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12745: 00913760 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12743: 009c1e38 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12744: 00792e68 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12745: 00913700 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12746: 00ce8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12747: 009415ec 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12748: 00949420 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12747: 0094158c 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12748: 009493c0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12749: 00ce878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12750: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12751: 00dc85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12752: 00990978 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12752: 00990918 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12753: 00d96780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12754: 0047ffa4 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12755: 00d8e934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12756: 00da0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12757: 0093f2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12757: 0093f258 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12758: 00ce8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ - 12759: 0074407c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12759: 0074401c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12760: 00304ed8 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12761: 00dc78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12762: 002a798c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12763: 009bb490 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12763: 009bb430 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12764: 00418574 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12765: 00dc7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12766: 00da0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12767: 006a3f08 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12767: 006a3ea8 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12768: 00d8a458 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12769: 00dc853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12770: 00ced3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12771: 008dba48 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12771: 008db9e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12772: 00dc85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12773: 00cf8e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12774: 008fad34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12774: 008facd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12775: 0033b258 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12776: 002ff7d0 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12777: 008df854 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12777: 008df7f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12778: 00dc8b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12779: 0029a6e8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12780: 007335a8 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12780: 00733548 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 12781: 00619480 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 12782: 0094bf68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12782: 0094bf08 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12783: 00da0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12784: 00cf8e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 12785: 006195a0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 12786: 00dc80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12787: 00da151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12788: 00d8b38c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 12789: 00ce8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 12790: 00cee984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 12791: 008c9760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12791: 008c9700 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12792: 006194e0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 12793: 00dc6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12794: 00d8a078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12795: 00cee7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 12796: 00dc8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12797: 00dc8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12798: 005fcc68 112 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 12799: 00d8e3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12800: 009138d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12800: 00913870 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12801: 00cee900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 12802: 00d97190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12803: 00dc6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12804: 00dc6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12805: 009bd9e4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12805: 009bd984 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 12806: 00cf8d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 12807: 0099ab5c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12807: 0099aafc 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12808: 00d9865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12809: 00d91a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12810: 00d976b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12811: 00619540 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 12812: 00dc6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12813: 0029ef94 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12814: 00d98e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 12815: 00dc85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12816: 0055e610 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12817: 00dc7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12818: 005a9544 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12819: 00cee87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 12820: 00dc6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12821: 006e6c54 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 12822: 009026bc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12821: 006e6bf4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12822: 0090265c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12823: 00334254 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12824: 00da0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12825: 002a4324 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12826: 00dc835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12827: 00302c24 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12828: 0096e954 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12828: 0096e8f4 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12829: 002fbf24 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12830: 00d91df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12831: 00dc6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12832: 00dc732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 12833: 009678e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12834: 009684c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12833: 00967880 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12834: 00968464 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12835: 00ce30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 12836: 00dc7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12837: 00ce2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 12838: 00dc8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12839: 006ffb20 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12839: 006ffac0 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12840: 00d9d5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12841: 002c98e0 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12842: 00ce3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 12843: 005fbbdc 112 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 12844: 00d8cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12845: 00da2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12846: 00dc7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12847: 00797cf4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12848: 0098dae8 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12847: 00797c94 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12848: 0098da88 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12849: 00414f28 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12850: 002a7db8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12851: 00298704 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12852: 008bb590 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12853: 00929628 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12854: 009661d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12852: 008bb530 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12853: 009295c8 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12854: 00966174 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12855: 00d8f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12856: 007d25c0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12856: 007d2560 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12857: 00dc7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12858: 00cdfbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 12859: 00d9883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12860: 007b03a4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12860: 007b0344 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12861: 00d96f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12862: 00c80820 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12863: 00d94204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12864: 005dcd80 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 12865: 0033fa04 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12866: 00ce2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 12867: 00dc79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12868: 003a9ab8 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12869: 008c9a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12870: 0070da58 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12869: 008c99e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12870: 0070d9f8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12871: 00d8cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12872: 00dc6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12873: 00dbeb04 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12874: 00870664 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12874: 00870604 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12875: 00ce6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 12876: 00d8cbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12877: 0061b040 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 12878: 00dc785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12879: 00cf0034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 12880: 00dc7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12881: 009b2594 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12881: 009b2534 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12882: 00ce668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 12883: 00511b7c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12884: 0061b160 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 12885: 00cefea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 12886: 00dc8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12887: 00912a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12887: 009129fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12888: 0054535c 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12889: 00dc69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12890: 00963bbc 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12891: 008f4f60 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12890: 00963b5c 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12891: 008f4f00 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12892: 00dc67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12893: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 12894: 00ceffb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 12895: 008fb5b0 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12895: 008fb550 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12896: 002feb30 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12897: 002a3528 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12898: 00ce6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 12899: 0061b0a0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 12900: 0058e268 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12901: 00dc67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12902: 00dc69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12903: 00908e9c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12903: 00908e3c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12904: 004934b0 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12905: 00528ae8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12906: 00dc72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12907: 00dc72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12908: 0029ae7c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12909: 0094a40c 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12909: 0094a3ac 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12910: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12911: 00cfc9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 12912: 00d9d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12913: 0090e594 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12914: 00743d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12913: 0090e534 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12914: 00743cf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12915: 00d8cc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12916: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12917: 00ceff2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 12918: 00d8ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12919: 00ce6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 12920: 0061b100 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 12921: 00dc83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12922: 00d9d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12923: 00d8ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12924: 00dc74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12925: 00750958 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12925: 007508f8 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12926: 00d98aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12927: 00588b94 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12928: 00748554 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12928: 007484f4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12929: 00dc7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12930: 00d8dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12931: 00cfc94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 12932: 004389e0 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12933: 009752f0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12934: 009cd150 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12933: 00975290 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12934: 009cd0f0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12935: 003e6c74 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12936: 005ac198 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12937: 00740668 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12937: 00740608 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12938: 003e0de8 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12939: 00dc7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12940: 007975e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12940: 00797580 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12941: 005ac658 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12942: 00d93564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12943: 009bea20 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12944: 007a246c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12945: 0099a2a8 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12946: 007bd728 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12943: 009be9c0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12944: 007a240c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12945: 0099a248 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12946: 007bd6c8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12947: 00d8c008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12948: 002b28a0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12949: 00b2c168 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12949: 00b2c108 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12950: 00486e00 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 12951: 009bd43c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12951: 009bd3dc 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12952: 00480f78 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 12953: 004ce630 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12954: 008f6e00 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12954: 008f6da0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12955: 00d8ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12956: 00517438 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12957: 00c80e94 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12958: 0099fcf0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12958: 0099fc90 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12959: 006074b4 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 12960: 0055e9c4 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12961: 00d93354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12962: 006075d4 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 12963: 00dc7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12964: 00dc6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12965: 00923ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12965: 00923e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12966: 002b5900 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12967: 00983b14 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12967: 00983ab4 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12968: 00537e88 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12969: 00607514 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 12970: 00393554 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12971: 00501e54 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12972: 00826538 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12972: 008264d8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12973: 00c7ea10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12974: 0055a358 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12975: 00dc7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12976: 00dc8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12977: 00dc6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12978: 00d9bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12979: 002adbac 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12980: 00c81b14 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12981: 00dc8bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12982: 00820ca8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12983: 0073f744 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12982: 00820c48 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12983: 0073f6e4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12984: 005592a4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12985: 0032b4e4 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12986: 00dc7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12987: 009c8410 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12988: 0096de8c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12987: 009c83b0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12988: 0096de2c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12989: 004cf024 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12990: 0073d8c8 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12991: 00913098 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12990: 0073d868 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12991: 00913038 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12992: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12993: 0027ef1c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 12994: 00607574 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 12995: 009bb9d0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12995: 009bb970 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12996: 00dc6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12997: 00d90554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12998: 00d950c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12999: 00d9f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13000: 00d91ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13001: 00dc850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13002: 00dc7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13003: 0074871c 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13003: 007486bc 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13004: 00dc7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13005: 00dc8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13006: 00d9a24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13007: 008bec38 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13007: 008bebd8 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13008: 00553f3c 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13009: 008a8b78 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13009: 008a8b18 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13010: 00d9f6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13011: 0091b340 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13011: 0091b2e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13012: 00c8092c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13013: 009410b8 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13013: 00941058 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13014: 00cf853c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13015: 00da1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13016: 00963278 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13017: 00759d18 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13016: 00963218 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13017: 00759cb8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13018: 00dc6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13019: 00d8b26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13020: 00428564 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13021: 0094ceb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13022: 009bf9f4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13021: 0094ce58 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13022: 009bf994 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13023: 00cf84b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13024: 002a8234 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13025: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13026: 00290520 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13027: 00dc727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13028: 007d8670 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13029: 00765c40 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13028: 007d8610 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13029: 00765be0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13030: 00dc6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13031: 00280cb8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13032: 0093470c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13033: 006a6aec 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13034: 00814180 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13035: 008af8a8 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13032: 009346ac 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13033: 006a6a8c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13034: 00814120 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13035: 008af848 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13036: 00d9dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13037: 002fea70 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13038: 003bbee0 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13039: 00dc8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13040: 0093ff70 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13040: 0093ff10 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13041: 00d96068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13042: 00d9e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13043: 00d942d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13044: 00952bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13044: 00952b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13045: 00d95540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13046: 00cf8434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13047: 00813280 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 13048: 00714850 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13047: 00813220 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13048: 007147f0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13049: 00dc715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13050: 00416048 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13051: 002a3bc4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13052: 00dc806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13053: 005dcdc4 84 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13054: 00d95560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13055: 00d93d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13056: 00dc7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13057: 0051bc64 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13058: 00962d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13058: 00962ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13059: 00d93d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13060: 002a7780 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13061: 00dc7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13062: 0054d0e4 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13063: 00c7ea04 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13064: 00dc6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13065: 002c9a18 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13066: 00764ba0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13067: 00982e5c 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13068: 0091ad64 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13066: 00764b40 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13067: 00982dfc 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13068: 0091ad04 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13069: 00d90d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13070: 008f3348 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13070: 008f32e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13071: 00619a80 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13072: 007bd60c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13072: 007bd5ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13073: 00d90904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13074: 004633d0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13075: 006e6acc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13075: 006e6a6c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13076: 00619ba0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13077: 00dc63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13078: 00dc7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13079: 0099620c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13079: 009961ac 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13080: 00d8d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13081: 009418ac 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13082: 007b144c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13081: 0094184c 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13082: 007b13ec 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13083: 00c81f2c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13084: 00998784 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13084: 00998724 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13085: 00619ae0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13086: 00dc7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13087: 007f6ad0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13087: 007f6a70 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13088: 00521fb8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13089: 007ab368 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13090: 007b12b4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13089: 007ab308 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13090: 007b1254 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13091: 00305a6c 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13092: 005aa570 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13093: 008cd8f0 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13093: 008cd890 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13094: 002a635c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13095: 002b0e6c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13096: 00927bdc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13096: 00927b7c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13097: 00d955e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13098: 00d99bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13099: 0029d4a8 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13100: 00381510 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13101: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13102: 0095ad20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13103: 0095a238 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13102: 0095acc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13103: 0095a1d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13104: 00619b40 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13105: 00dc6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13106: 00dc6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13107: 009a2db0 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13107: 009a2d50 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13108: 002b3c54 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13109: 005ba04c 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13110: 002a6ed8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13111: 0033fb64 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13112: 0032c5d4 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13113: 008c4898 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13113: 008c4838 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13114: 00333df0 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13115: 00509dbc 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13116: 006c3464 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13116: 006c3404 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13117: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13118: 00da0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13119: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13120: 00dc602c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13121: 00dc8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13122: 00d96890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13123: 00331854 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13124: 008c0538 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13124: 008c04d8 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13125: 00dc80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13126: 00748184 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13127: 0070b460 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13128: 0079c408 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13126: 00748124 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13127: 0070b400 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13128: 0079c3a8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13129: 00d8a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13130: 00519038 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13131: 00d9866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13132: 0032d5b4 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13133: 002a1fac 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13134: 0074edb4 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13134: 0074ed54 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13135: 00d8d9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13136: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13137: 0061d260 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13138: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13139: 0055e578 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13140: 00dc62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13141: 0061d380 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13142: 00dc61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13143: 004cb6a0 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13144: 00d96980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13145: 008ffcd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13146: 00968ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13145: 008ffc74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13146: 00968e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13147: 0061d2c0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13148: 008144ac 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13148: 0081444c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13149: 00d04cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13150: 002a3c70 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13151: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13152: 00dc685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13153: 00d986ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13154: 00dc82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13155: 00d90804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13163,2964 +13163,2964 @@ │ │ │ │ 13159: 00d8b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13160: 00ce1514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13161: 00d8b27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13162: 003e2984 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13163: 00d93174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13164: 00ce1490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13165: 00dc72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13166: 009c4b90 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13166: 009c4b30 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13167: 0061d320 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13168: 00d94094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13169: 00dc862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13170: 00dc6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13171: 00dc61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13172: 0070cd78 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13173: 00929cb8 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13172: 0070cd18 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13173: 00929c58 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13174: 00d94874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13175: 00d942a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13176: 005804a0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13177: 00dc7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13178: 003e8104 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13179: 005ad6ec 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13180: 00b837f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13180: 00b83790 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13181: 0029c454 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13182: 00c80f30 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13183: 00501da8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13184: 002a1e78 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13185: 00dc6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13186: 00d96dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13187: 005a9374 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13188: 00d8dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13189: 00dc7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13190: 00902e50 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13190: 00902df0 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13191: 00d8ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13192: 00dc7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13193: 00ce140c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13194: 00d9b014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13195: 00d90a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13196: 00dc8b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13197: 00d953a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13198: 008ff24c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13198: 008ff1ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13199: 00dc66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13200: 00d9edc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13201: 00d8a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13202: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13203: 00978e5c 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13203: 00978dfc 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13204: 00dc7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13205: 00dc7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13206: 00dc85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13207: 00d8ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13208: 005231dc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13209: 00d93d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13210: 009d3aac 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13210: 009d3a4c 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13211: 00d945c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13212: 00dc74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13213: 00968c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13213: 00968bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13214: 00d93d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13215: 00d98fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13216: 00d9b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13217: 00dc6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13218: 00d95cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13219: 00d90934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13220: 00dc84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13221: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13222: 00dc8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13223: 00da0b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 13224: 00768dd8 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13224: 00768d78 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13225: 00267bf4 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13226: 00292e88 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13227: 0040d254 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13228: 009baa2c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13229: 006ffd0c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13228: 009ba9cc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13229: 006ffcac 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13230: 00d9e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13231: 00dc6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13232: 00dc708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13233: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13234: 00da12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13235: 00913594 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13235: 00913534 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13236: 00d94b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13237: 008ba4f8 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13237: 008ba498 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13238: 00d9a03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13239: 00dc85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13240: 0029b584 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13241: 008c47a4 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 13242: 0071cbdc 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 13241: 008c4744 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13242: 0071cb7c 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13243: 00dc74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13244: 00dc652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13245: 00983184 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13245: 00983124 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13246: 00d8fe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13247: 00d93844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13248: 00dc6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13249: 00d95850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13250: 00dc7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13251: 00da2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13252: 00dc7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13253: 007f15a4 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13253: 007f1544 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13254: 00da1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13255: 0032e29c 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13256: 002b4c58 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13257: 009b84dc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13257: 009b847c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13258: 0042295c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13259: 00d8d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13260: 0050f8b0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13261: 004f91a8 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 13262: 00742a24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 13262: 007429c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13263: 0032ae6c 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13264: 00d8aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13265: 002a88f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13266: 009b42c8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13266: 009b4268 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13267: 00dc6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13268: 00903cc8 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13269: 00b8d770 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13268: 00903c68 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13269: 00b8d710 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13270: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13271: 00925910 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13272: 0093fd1c 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13273: 00749084 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13271: 009258b0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13272: 0093fcbc 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13273: 00749024 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13274: 00d922f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13275: 008f77b4 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13275: 008f7754 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13276: 00429854 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13277: 00331390 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13278: 008fbb04 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13279: 008caac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13278: 008fbaa4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13279: 008caa68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13280: 00d9868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13281: 0099b8d0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13281: 0099b870 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13282: 00d927d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13283: 00dc84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13284: 0041e634 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13285: 00dc638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13286: 0095ef08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 13287: 00777d04 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 13286: 0095eea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13287: 00777ca4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13288: 00636350 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13289: 00983670 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13289: 00983610 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13290: 0051aa4c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13291: 002a3d14 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13292: 00d8c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13293: 00d9a20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13294: 00d8a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13295: 0097031c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13295: 009702bc 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13296: 00dc61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13297: 00636048 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13298: 00dc7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13299: 002a7fe4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13300: 00cebf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13301: 008e0318 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13301: 008e02b8 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13302: 00cebdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13303: 0033ef0c 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13304: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13305: 00d96840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13306: 00cebeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13307: 00d99a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13308: 00d9b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13309: 00dc6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13310: 0091433c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13311: 00944518 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13310: 009142dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13311: 009444b8 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13312: 004873d4 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 13313: 004cd9e4 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 13314: 007f4b58 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13314: 007f4af8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13315: 00dc7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13316: 006361dc 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13317: 006a64b0 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13317: 006a6450 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13318: 00436478 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13319: 00cbef4c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13320: 00d8be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13321: 00dc73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13322: 008cba3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13322: 008cb9dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13323: 00570f80 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13324: 00d9e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13325: 00dc6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13326: 00d9daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13327: 008da3dc 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13327: 008da37c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13328: 0058f510 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13329: 00cebe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13330: 009b0de8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13330: 009b0d88 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13331: 00d90a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13332: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13333: 00517534 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13334: 00d9d5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13335: 009077d4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13335: 00907774 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13336: 00da20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13337: 00d999ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13338: 00447534 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13339: 00d8a368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13340: 00dc7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13341: 00dc6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13342: 007e8310 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13342: 007e82b0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13343: 002b1104 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13344: 00dc73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13345: 00618a00 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13346: 008dc474 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13346: 008dc414 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13347: 00dc694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13348: 00618b20 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13349: 0062bdd8 408 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13350: 00dc66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13351: 00dc63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13352: 007466d8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13352: 00746678 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13353: 00618a60 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13354: 0062bad0 404 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13355: 002a8cb4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13356: 004300f8 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13357: 0097e61c 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13357: 0097e5bc 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13358: 00cfd084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13359: 002b6218 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13360: 0094f0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13360: 0094f048 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13361: 00dc87f0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13362: 007eb4fc 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13362: 007eb49c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13363: 00da0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13364: 00923fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13364: 00923f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13365: 00305ab8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13366: 002abae8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13367: 00d9eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13368: 00d94824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13369: 00dc83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13370: 0093ed54 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13371: 0073e254 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13370: 0093ecf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13371: 0073e1f4 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13372: 0048eff4 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13373: 0062bc64 372 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13374: 00618ac0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13375: 004238fc 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13376: 00cfd000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13377: 00dc7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13378: 00cf5968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13379: 008cfbb4 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13380: 0094f160 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13379: 008cfb54 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13380: 0094f100 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13381: 00414b70 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13382: 002bcc30 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13383: 00cf5a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13384: 00d9db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13385: 00418928 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13386: 003e2a70 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13387: 0030118c 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13388: 00dc68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13389: 00562828 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13390: 008adcdc 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13390: 008adc7c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13391: 00dc61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13392: 0093edb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13392: 0093ed50 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13393: 005a4fd8 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13394: 00d925b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13395: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13396: 00762178 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13396: 00762118 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13397: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13398: 00742654 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13398: 007425f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13399: 0059b170 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13400: 008dc144 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13401: 008a98b8 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13400: 008dc0e4 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13401: 008a9858 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13402: 00428cf8 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13403: 00d9d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13404: 00dc6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13405: 00d9b944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13406: 00d97da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13407: 0054f894 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13408: 008fb44c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13408: 008fb3ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13409: 00cf59ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13410: 00969d98 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13411: 00740754 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 13412: 009492a0 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13410: 00969d38 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13411: 007406f4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13412: 00949240 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13413: 00d90e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13414: 006aa0dc 5048 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ - 13415: 00b8d760 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ - 13416: 008d5428 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13414: 006aa07c 5048 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13415: 00b8d700 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13416: 008d53c8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13417: 00dc7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13418: 00d8f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13419: 0082bf2c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13419: 0082becc 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13420: 0025de40 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13421: 0029e408 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13422: 0032a83c 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13423: 008d182c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13423: 008d17cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13424: 00d99194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13425: 00dc7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13426: 00dc6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13427: 00797d30 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13428: 0075dc84 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13427: 00797cd0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13428: 0075dc24 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13429: 00dc738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13430: 00dc8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13431: 00979b6c 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13431: 00979b0c 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13432: 00d90644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13433: 00dc6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13434: 00dc8ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13435: 00dc6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13436: 009a2ddc 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13436: 009a2d7c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13437: 00da1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13438: 00dc8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13439: 005ed434 72 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13440: 00909660 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13441: 00929768 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13442: 007f4e04 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13440: 00909600 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13441: 00929708 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13442: 007f4da4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13443: 00dc7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13444: 00508af0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13445: 008ca284 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13445: 008ca224 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13446: 00c7c150 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13447: 00d9d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13448: 009606dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13449: 00754c38 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13448: 0096067c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13449: 00754bd8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13450: 00da0bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13451: 0029d408 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13452: 006a86b4 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13452: 006a8654 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13453: 00d91bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13454: 007e4ee8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13454: 007e4e88 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13455: 00c809c0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13456: 00dc719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13457: 00c807d4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13458: 00d98494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13459: 00758254 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13460: 006a84b0 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13459: 007581f4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13460: 006a8450 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13461: 00d8efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13462: 00da1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13463: 00dc7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13464: 00d8b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13465: 007bc378 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13466: 007c2980 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13465: 007bc318 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13466: 007c2920 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13467: 00d9c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13468: 008285e0 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13469: 009844b0 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13468: 00828580 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13469: 00984450 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13470: 00da1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13471: 00616dbc 624 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ - 13472: 009627dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13472: 0096277c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13473: 00dc69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13474: 0061750c 592 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13475: 00d8d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13476: 00d9fc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13477: 00dc8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13478: 0033fa6c 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13479: 0061702c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13480: 005d2624 24 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13481: 00993e88 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13482: 00717c7c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13481: 00993e28 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13482: 00717c1c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13483: 00dc82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13484: 00d9f7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13485: 00dc7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13486: 00c7e980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13487: 00789edc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13487: 00789e7c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13488: 0038fac8 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13489: 00da1c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13490: 007f71d4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13490: 007f7174 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13491: 00dc8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13492: 00dc659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13493: 00cea700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ - 13494: 0071e9f0 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13494: 0071e990 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13495: 00d9e78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13496: 00dc81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13497: 002a9084 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ 13498: 006172a0 620 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13499: 0099f55c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13499: 0099f4fc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13500: 00cea808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13501: 009837d8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13501: 00983778 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13502: 00dc7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13503: 00dc7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13504: 00860ab0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13504: 00860a50 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13505: 00d9a02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13506: 00dc6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13507: 00dc7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13508: 009af250 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13509: 009cae3c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13510: 008dabfc 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13511: 0097ab30 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13512: 008219f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13508: 009af1f0 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13509: 009caddc 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13510: 008dab9c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13511: 0097aad0 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13512: 00821998 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13513: 00d96188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13514: 00d9af64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13515: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13516: 00d8acf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13517: 00d95150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13518: 002b2ec4 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13519: 00dc607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13520: 00625e94 476 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13521: 00305a24 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13522: 0063df48 360 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13523: 00cea784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13524: 00dc6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13525: 00625b50 436 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13526: 008d3550 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13526: 008d34f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13527: 0063e374 420 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13528: 009cd074 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13528: 009cd014 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13529: 00581f74 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13530: 002b2cb4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13531: 0090dc3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13531: 0090dbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13532: 0063e0b0 364 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13533: 00d933e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13534: 00dc6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13535: 008c551c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13535: 008c54bc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13536: 00d98e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13537: 00da0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13538: 00929108 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13538: 009290a8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13539: 00d96a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13540: 006a4898 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13541: 0080b858 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13540: 006a4838 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13541: 0080b7f8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13542: 00c80798 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13543: 00dc71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13544: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13545: 006a4d54 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13546: 009501a0 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13545: 006a4cf4 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13546: 00950140 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13547: 005da95c 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13548: 0090dbe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13548: 0090db80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13549: 00dc742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13550: 0055b7ec 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13551: 0096e2e0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13551: 0096e280 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13552: 00625d04 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ - 13553: 006a4a34 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13553: 006a49d4 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13554: 00d8dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13555: 00b0a804 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13555: 00b0a7a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13556: 00d8d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13557: 00d8c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13558: 00d8c570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13559: 007b88c8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13559: 007b8868 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13560: 00d94834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13561: 0063e21c 344 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ 13562: 002b30a4 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13563: 00d9a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13564: 002a5a7c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13565: 00d9a0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13566: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13567: 00dc8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13568: 00925710 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13568: 009256b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13569: 00d91e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13570: 00d90c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13571: 007976c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13572: 007e83c4 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13573: 008fc828 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13571: 00797664 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13572: 007e8364 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13573: 008fc7c8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13574: 00305ac4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13575: 0052ee68 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13576: 006a4bd4 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13576: 006a4b74 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13577: 00dc61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13578: 0063c8cc 412 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13579: 0038f768 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13580: 00dc722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13581: 00dc67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13582: 00dc649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13583: 002a659c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13584: 00982334 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13584: 009822d4 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13585: 00dc7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13586: 00486c08 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13587: 008d10a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13587: 008d1048 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13588: 00d8f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13589: 0085ea48 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13589: 0085e9e8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13590: 0052257c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13591: 00dc6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13592: 00871e78 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13592: 00871e18 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13593: 00dc6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13594: 00d93794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13595: 0061b4c0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13596: 00d909d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13597: 00d8f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13598: 00dc6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13599: 00b8e4c8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13599: 00b8e468 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13600: 00dc7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13601: 00dc8bd0 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13602: 0094aeec 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13603: 0097ace8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13602: 0094ae8c 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13603: 0097ac88 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13604: 0061b5e0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13605: 005fe674 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13606: 00d97550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13607: 00d9a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13608: 00d99fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13609: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13610: 0095dea4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13610: 0095de44 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13611: 00d94494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13612: 008c0398 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13612: 008c0338 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13613: 00da1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13614: 0061b520 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13615: 00d9a21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13616: 00d8e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13617: 00d8de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13618: 0058fac4 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13619: 00dc6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13620: 00d8eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13621: 00da0db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13622: 0077d1f8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ - 13623: 006a0628 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13622: 0077d198 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13623: 006a05c8 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13624: 0042923c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13625: 00dc7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13626: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13627: 006a02e4 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13627: 006a0284 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13628: 00d8b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13629: 007dd9a0 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13629: 007dd940 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13630: 0061b580 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13631: 00d8b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13632: 009a95bc 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13632: 009a955c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13633: 00d9d4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13634: 00d95a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13635: 008167fc 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13635: 0081679c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13636: 00d90b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13637: 0042d898 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13638: 00dc69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13639: 00cf202c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13640: 00d94a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13641: 00d9a7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13642: 00d8c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13643: 00983fcc 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13644: 008c3938 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13643: 00983f6c 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13644: 008c38d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13645: 00d8a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13646: 00cf2134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13647: 00dc71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13648: 00dc6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13649: 009ae2e4 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13649: 009ae284 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13650: 0032b470 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13651: 0099e604 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13652: 008ea090 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13651: 0099e5a4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13652: 008ea030 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13653: 0032cd80 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13654: 00d8a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13655: 008c5664 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13655: 008c5604 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13656: 00dc8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13657: 00ce5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13658: 00dc7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13659: 00dc61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13660: 00d90f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13661: 00dc84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13662: 00813c70 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13662: 00813c10 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13663: 00dc7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13664: 007a374c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13665: 009b2440 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13664: 007a36ec 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13665: 009b23e0 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13666: 00cf20b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13667: 002accc0 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13668: 00d973e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13669: 003e6388 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13670: 004ac62c 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13671: 00dc76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13672: 0056dc3c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13673: 00c81fb8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13674: 00ce53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13675: 00820fd4 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13675: 00820f74 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13676: 00dc6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13677: 00dc8b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13678: 00d95b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13679: 00d9e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13680: 008cbbac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13680: 008cbb4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13681: 005bad5c 1492 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13682: 00dc72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13683: 007e7114 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13683: 007e70b4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13684: 00dc717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13685: 00d99b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13686: 00d8c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13687: 009d6824 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13688: 009ccd18 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13689: 00b838f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13690: 009a2f0c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13687: 009d67c4 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13688: 009cccb8 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13689: 00b83898 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13690: 009a2eac 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13691: 00d97870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13692: 00d9b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13693: 00dc69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13694: 00d9dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13695: 00da07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13696: 00dc76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13697: 00954be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13697: 00954b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13698: 005117ac 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13699: 00dc6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13700: 007a2d88 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13700: 007a2d28 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13701: 0042b7e4 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13702: 00585e5c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13703: 0037abd0 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13704: 007534a8 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13704: 00753448 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13705: 005dc3fc 184 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13706: 00501a24 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13707: 00dc855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13708: 00dc74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13709: 009146fc 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13709: 0091469c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13710: 00d8c590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13711: 00db55c8 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13712: 00dc6009 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13713: 00c81928 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13714: 00d8d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13715: 00dc6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13716: 00d93bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13717: 00dc820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13718: 0079a450 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13718: 0079a3f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13719: 00dc7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13720: 0041b784 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13721: 00dc7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13722: 00da1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13723: 00928bd8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13723: 00928b78 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13724: 00dc65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13725: 009ac238 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13726: 009208e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13725: 009ac1d8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13726: 00920884 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13727: 00d9f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13728: 00d8d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13729: 00d8ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13730: 00dc723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13731: 00dc73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13732: 00dc6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13733: 00dc6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13734: 00d9fdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13735: 00dc710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13736: 0078bb24 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13736: 0078bac4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13737: 00dc72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13738: 00d8fdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13739: 0097ae9c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13739: 0097ae3c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13740: 00dc880d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13741: 00808ef0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13741: 00808e90 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13742: 002abe70 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13743: 00dc726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13744: 00d8a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13745: 00d96a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13746: 0098cfd8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13746: 0098cf78 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13747: 00581338 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13748: 00d9a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13749: 00dc7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13750: 00dc7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13751: 009d3598 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13751: 009d3538 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13752: 002b0d7c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13753: 0087043c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13753: 008703dc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13754: 00d8d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13755: 00dc7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 13756: 006f5cb4 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13756: 006f5c54 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13757: 00dc62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13758: 0079d42c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13758: 0079d3cc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13759: 005dc99c 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 13760: 00d93094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13761: 00d9bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13762: 009a8ae8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13762: 009a8a88 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13763: 0056f8b4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13764: 00d8ccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13765: 009ccdd8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13766: 009833a4 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13767: 00743a4c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13765: 009ccd78 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13766: 00983344 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13767: 007439ec 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13768: 00d93504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13769: 003e957c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13770: 00dc69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13771: 0054f6ac 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13772: 00dc65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13773: 00dc6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13774: 00dc7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13775: 00960fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13775: 00960f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13776: 00dc7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13777: 00d9e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13778: 00dc6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13779: 00d94584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13780: 00ce5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 13781: 00cefa04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 13782: 00dc7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13783: 00cef878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 13784: 007f4218 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13784: 007f41b8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13785: 00dc7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13786: 00dc6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13787: 007535b0 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13787: 00753550 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13788: 00dc6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13789: 00d927a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13790: 00cef980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 13791: 00dc7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13792: 0058f70c 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13793: 0095761c 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13794: 007195b0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13795: 0075da18 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13793: 009575bc 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13794: 00719550 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13795: 0075d9b8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13796: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13797: 00ca9cf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13798: 00820a60 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13798: 00820a00 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13799: 00dc603f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13800: 00d923c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13801: 00d9e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13802: 00dc7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13803: 00d9f7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13804: 00591c40 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13805: 007e8268 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13806: 00938100 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13805: 007e8208 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13806: 009380a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13807: 00dc7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13808: 00d95260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ 13809: 0061a740 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 13810: 00cef8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 13811: 00cf54c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 13812: 0095c2c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13813: 008d4970 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13812: 0095c260 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13813: 008d4910 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13814: 0061a7a0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 13815: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13816: 007b0470 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13816: 007b0410 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13817: 00d92748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13818: 00d96ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13819: 00d8c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13820: 00cf55cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 13821: 00d97140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13822: 008faf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13823: 007b01b0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13824: 0092f4d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13822: 008faea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13823: 007b0150 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13824: 0092f470 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13825: 00d8bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13826: 00dc8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13827: 00816158 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13827: 008160f8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13828: 00dc7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13829: 0047ebe8 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 13830: 00bd02c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13831: 008f7c28 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13831: 008f7bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13832: 00dc61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 13833: 006373e0 380 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 13834: 0075ab7c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13834: 0075ab1c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13835: 00d98d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 13836: 0078a0bc 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13837: 00748520 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13836: 0078a05c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13837: 007484c0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13838: 00dc7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13839: 007a9924 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13839: 007a98c4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13840: 0061a800 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 13841: 00dc765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13842: 008145a0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13843: 00978950 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13842: 00814540 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13843: 009788f0 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13844: 00cf5548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 13845: 009bb6a4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13846: 00729ac8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13845: 009bb644 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13846: 00729a68 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13847: 00d8f970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13848: 00999d64 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13848: 00999d04 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13849: 0058f698 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13850: 00dc6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13851: 0025f564 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13852: 0033be38 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13853: 0038f714 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13854: 00dc8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13855: 0063755c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 13856: 0055a14c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13857: 00b98b60 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13857: 00b98b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13858: 00dc660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13859: 0054eefc 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13860: 0041ceec 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13861: 008d456c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13862: 007f5224 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13861: 008d450c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13862: 007f51c4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13863: 0055d1c8 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13864: 00d976d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13865: 009839d4 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13865: 00983974 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13866: 00dc68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13867: 00dc635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13868: 00dc64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13869: 007d8140 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13870: 0071ba24 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13869: 007d80e0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13870: 0071b9c4 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13871: 00dc678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13872: 00956df0 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13872: 00956d90 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13873: 00d92148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13874: 00dc74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13875: 00d93234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 13876: 0078bff4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13876: 0078bf94 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13877: 00d9de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13878: 00d9fc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13879: 00942c98 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13879: 00942c38 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13880: 00d909b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13881: 007f8c6c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13881: 007f8c0c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13882: 00d90ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13883: 00d96b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13884: 00d84b48 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13885: 00dc840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13886: 00dc61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13887: 00951c18 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13887: 00951bb8 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13888: 00da1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13889: 00d90f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13890: 002a5c88 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13891: 0095c198 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13891: 0095c138 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13892: 00d8bf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13893: 00962f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13894: 00954324 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13895: 006e4928 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13896: 0084e344 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13893: 00962f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13894: 009542c4 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13895: 006e48c8 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13896: 0084e2e4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13897: 003cb3b8 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13898: 00dc6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13899: 009907bc 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13899: 0099075c 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13900: 00d8a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13901: 008af100 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13901: 008af0a0 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13902: 002b1e9c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13903: 007b126c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13904: 0092fcd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13903: 007b120c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13904: 0092fc74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13905: 00d9b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13906: 006e4e3c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13906: 006e4ddc 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13907: 00dc8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13908: 007e58f0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13908: 007e5890 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13909: 00607b34 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 13910: 006a5f5c 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 13910: 006a5efc 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 13911: 002a67c0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13912: 008dbfc4 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13913: 0081659c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13912: 008dbf64 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13913: 0081653c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13914: 00dc7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 13915: 00d95620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13916: 005aedb8 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13917: 00812368 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13917: 00812308 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13918: 00607b94 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 13919: 00d96760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13920: 00d95830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13921: 00dc813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13922: 00dc78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13923: 00d96f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13924: 00d90d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13925: 00514b30 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13926: 00331db8 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13927: 00da14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13928: 00cf0874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 13929: 006d4248 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13929: 006d41e8 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 13930: 00cf06e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 13931: 008d6d8c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13931: 008d6d2c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13932: 00607bf4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 13933: 00cf07f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 13934: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13935: 00d9c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13936: 0029dbb0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13937: 00d9c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13938: 00545370 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13939: 008e2318 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13940: 008a5344 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13939: 008e22b8 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13940: 008a52e4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13941: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13942: 00dc7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13943: 0052d91c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 13944: 0091099c 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13944: 0091093c 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13945: 00d9e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13946: 00dc7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13947: 00da1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13948: 007af64c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13948: 007af5ec 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13949: 00d8d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13950: 00dc800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13951: 00d90844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13952: 00d04824 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 13953: 00dc76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 13954: 00dc6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13955: 00d9fad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13956: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13957: 006d4328 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13957: 006d42c8 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13958: 00c87bd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13959: 00cf076c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 13960: 00dc832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13961: 00dc7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13962: 00522060 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13963: 009cab88 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13963: 009cab28 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13964: 00d9d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13965: 00dc852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13966: 00d8e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13967: 00d933d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13968: 00381710 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13969: 00d99efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13970: 00da1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13971: 00dc839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13972: 009b82cc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13972: 009b826c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13973: 005a1878 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13974: 009d64e0 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13974: 009d6480 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13975: 00d8c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13976: 002afeac 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13977: 00dc78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13978: 00d99054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13979: 00966178 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13979: 00966118 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13980: 00dc6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 13981: 0079a2f4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13981: 0079a294 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13982: 002b9234 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13983: 00d9b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13984: 00568fd8 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13985: 00d9b5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13986: 0051beb4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13987: 00714fb0 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13987: 00714f50 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13988: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13989: 002ff3a4 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13990: 00534b80 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13991: 00dc7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13992: 00dbea7c 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13993: 00dc7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13994: 00d8c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13995: 00dc8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13996: 00da0ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13997: 00d97bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13998: 00d98b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 13999: 0098dc98 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13999: 0098dc38 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14000: 00d97a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14001: 00d96b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14002: 00dc7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14003: 00501c00 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14004: 00dc6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14005: 00dc741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14006: 009a1224 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14006: 009a11c4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14007: 002ecdfc 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14008: 00dc850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14009: 00dc68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14010: 00d9fd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14011: 00dc8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14012: 00d96790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14013: 00dc7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14014: 00dc6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14015: 00dc7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14016: 00dc6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14017: 00798564 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14017: 00798504 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14018: 005abb0c 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14019: 003934e8 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14020: 00d9dd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14021: 0055df74 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14022: 00d8c97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14023: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14024: 00d8f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14025: 00d90a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14026: 00dc8bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14027: 009a4494 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14027: 009a4434 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14028: 00dc7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14029: 00dc6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14030: 0071b75c 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14031: 0072f6c0 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14030: 0071b6fc 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14031: 0072f660 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14032: 00dc61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14033: 0058c984 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14034: 0055b594 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14035: 00ce7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14036: 0088be58 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14036: 0088bdf8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14037: 00dc62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14038: 00ce770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14039: 00d9bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14040: 00d8a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14041: 00d99e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14042: 00904fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14042: 00904f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14043: 00da06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14044: 00292cec 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14045: 008e9968 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14045: 008e9908 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14046: 00ce7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ 14047: 00505798 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14048: 00dc7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14049: 002951a8 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14050: 00dc606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14051: 00dc69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14052: 00dc7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14053: 009bb258 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14053: 009bb1f8 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14054: 004352e8 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14055: 00d9c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14056: 00c808d0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14057: 002fc8d0 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14058: 00dc6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14059: 00dc75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14060: 00dc7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14061: 00dc6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14062: 00d92338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14063: 00959898 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14064: 008ae790 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14065: 007dbd4c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14063: 00959838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14064: 008ae730 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14065: 007dbcec 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14066: 00dc693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14067: 00dc7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14068: 00dc7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14069: 00d91c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14070: 009a15b4 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14070: 009a1554 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14071: 00297498 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14072: 00800dac 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14072: 00800d4c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14073: 00dc8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14074: 00ce7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14075: 00d97940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14076: 00dc773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14077: 005a4bbc 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14078: 00d8e364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14079: 00d9b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14080: 00754d04 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14080: 00754ca4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14081: 00da12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14082: 00d9a9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14083: 009a9b8c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14083: 009a9b2c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14084: 00dc7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14085: 00dc7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14086: 00dc80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14087: 00dc7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14088: 00dc789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14089: 00777c1c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14089: 00777bbc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14090: 0040afdc 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14091: 0094d884 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14091: 0094d824 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14092: 00dc6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14093: 006c8814 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14093: 006c87b4 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14094: 004145e0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14095: 00d967a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14096: 00dc7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14097: 005173a8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14098: 00dc76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14099: 009b2154 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14099: 009b20f4 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14100: 00c813e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14101: 0096a1b4 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14101: 0096a154 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14102: 005237f0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14103: 00570ee4 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14104: 009bb584 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14104: 009bb524 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14105: 00da1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14106: 00c7d5f4 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14107: 0099f9e4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14107: 0099f984 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14108: 00d8dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14109: 005af1c4 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14110: 0086ad68 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14110: 0086ad08 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14111: 00dc7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14112: 00da0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14113: 0077d28c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14113: 0077d22c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14114: 00d9f5ec 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14115: 002b15a4 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14116: 00dc83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14117: 00d9afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14118: 00d05820 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14119: 002abe94 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14120: 0074816c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14120: 0074810c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14121: 0062ab50 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14122: 00da20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14123: 00dc8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14124: 0093f650 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14124: 0093f5f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14125: 00d05610 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14126: 002a34d8 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14127: 00dc8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14128: 00964bb0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14128: 00964b50 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14129: 00d90d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14130: 00d972c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14131: 005fab98 112 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14132: 00c7e92c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14133: 006edf1c 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14134: 00815490 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14135: 00776f04 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14133: 006edebc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14134: 00815430 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14135: 00776ea4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14136: 00d8d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14137: 00dc60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14138: 008fc094 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14138: 008fc034 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14139: 00d05a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14140: 006a200c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14140: 006a1fac 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14141: 00dc8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14142: 00dc8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14143: 0062ad3c 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14144: 006a212c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14144: 006a20cc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14145: 00c6fdfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14146: 00dc8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14147: 006a206c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14148: 00909474 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14147: 006a200c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14148: 00909414 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14149: 00dc8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14150: 00dc8aa0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14151: 008d3790 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14151: 008d3730 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14152: 00dc8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14153: 00903698 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14153: 00903638 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14154: 00d8f790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14155: 00986760 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14155: 00986700 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14156: 00dc6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14157: 00544358 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14158: 002a5e98 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14159: 00d9e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14160: 00d9c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14161: 00559bf0 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14162: 00dc7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14163: 00dc8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14164: 00da0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 14165: 00d947c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14166: 00d9ffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 14167: 00792e44 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14168: 008c93c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14167: 00792de4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 14168: 008c9368 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14169: 00dc683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14170: 00dc6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14171: 00dc7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14172: 00417e1c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14173: 00d8cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14174: 002d0158 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14175: 00dc721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14176: 006a20cc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14176: 006a206c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14177: 00dc650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14178: 005a4d9c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14179: 00dc6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14180: 0096a5b4 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14181: 0096d154 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14180: 0096a554 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14181: 0096d0f4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14182: 00d9d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14183: 00dc7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14184: 00dc7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14185: 00415aa0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14186: 0052d804 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14187: 002a69e8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14188: 00d980e4 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14189: 002b53bc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14190: 005ba250 456 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14191: 007abaec 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14191: 007aba8c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14192: 00d9bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14193: 009016e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14194: 0075341c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14193: 00901680 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14194: 007533bc 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14195: 00dc619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14196: 00dc641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14197: 0099c6ac 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14198: 00915db4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14197: 0099c64c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14198: 00915d54 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14199: 00dc7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14200: 003dd6bc 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14201: 00dc62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14202: 0029cbcc 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14203: 0030387c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14204: 00dc7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14205: 0038e140 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14206: 00d99fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 14207: 0078b2b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14208: 008125a8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14209: 00962504 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14207: 0078b258 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 14208: 00812548 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14209: 009624a4 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14210: 00d96c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14211: 00548ef4 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14212: 00dc5edc 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14213: 009cf484 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14214: 0098c348 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14213: 009cf424 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14214: 0098c2e8 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14215: 00dc7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14216: 00da3928 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14217: 005b8f74 320 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14218: 00572af0 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14219: 00dc7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14220: 00dc61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14221: 00d94704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14222: 00dc62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14223: 0090a930 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14223: 0090a8d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14224: 00d9f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14225: 00819f70 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14225: 00819f10 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14226: 00dc63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14227: 00915bd8 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14227: 00915b78 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14228: 00dc824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14229: 00d9d4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14230: 00d9a73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14231: 008d9d94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14232: 00995494 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14233: 008d409c 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14231: 008d9d34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14232: 00995434 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14233: 008d403c 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14234: 00dc7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14235: 005b1560 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14236: 00982c0c 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14236: 00982bac 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14237: 00dc79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14238: 002ff42c 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14239: 005b5650 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14240: 0091079c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 14241: 00777c68 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 14242: 0070c250 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 14240: 0091073c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14241: 00777c08 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 14242: 0070c1f0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14243: 00dc8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14244: 00d8e4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14245: 00ce0074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ 14246: 00417530 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14247: 002acd0c 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 14248: 00793008 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 14248: 00792fa8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14249: 00dc79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14250: 00d91a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14251: 0092a8dc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14252: 008cbe8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14251: 0092a87c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14252: 008cbe2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14253: 002a3250 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14254: 00d9c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14255: 00d8f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14256: 00ce7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ - 14257: 0073f00c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 14257: 0073efac 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14258: 00dc6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14259: 0090f44c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14259: 0090f3ec 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14260: 00d98094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14261: 00d97830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14262: 00ce74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14263: 00d9d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14264: 00dc7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14265: 00dc8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14266: 00ce7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14267: 00d9e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14268: 00dc77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14269: 008a8730 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14270: 007bdc80 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14269: 008a86d0 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14270: 007bdc20 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14271: 0052eb90 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 14272: 0073a418 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 14272: 0073a3b8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14273: 00d8ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14274: 00dc7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14275: 00553ed8 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14276: 00d9ec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14277: 00c87c70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14278: 00c6bebc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14279: 00bd20b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14280: 00ce7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14281: 009b3748 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14282: 009bc5c4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14281: 009b36e8 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14282: 009bc564 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14283: 00d902f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 14284: 0078c414 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 14284: 0078c3b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14285: 005f91b8 112 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14286: 00dc7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14287: 0095bcd8 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14288: 007da970 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14287: 0095bc78 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14288: 007da910 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14289: 00d9d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14290: 00dc781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14291: 00d9a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14292: 0076cea0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 14292: 0076ce40 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14293: 00dc76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14294: 00d9abec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14295: 008dddbc 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 14296: 00793e90 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14297: 00869008 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14298: 0093f0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14295: 008ddd5c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14296: 00793e30 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 14297: 00868fa8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14298: 0093f08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14299: 00dc630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 14300: 0079a7e4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 14300: 0079a784 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14301: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14302: 009244bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14303: 0082b17c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14302: 0092445c 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14303: 0082b11c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14304: 00ce017c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14305: 00dc6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14306: 00dc66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14307: 0073e918 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 14307: 0073e8b8 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14308: 002ca2cc 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14309: 00d92108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14310: 00dc77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14311: 0074d5cc 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14312: 008ddcfc 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14311: 0074d56c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14312: 008ddc9c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14313: 0056a00c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14314: 003e2a68 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14315: 00dc6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14316: 00dc7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14317: 00dc8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14318: 00963624 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14318: 009635c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14319: 00c81054 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 14320: 008a6ae4 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14321: 00973a1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14320: 008a6a84 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14321: 009739bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14322: 00d91e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14323: 00d8aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14324: 004633c4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14325: 00d9dd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14326: 00cbdf8c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14327: 007c4dac 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14327: 007c4d4c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14328: 00dc6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14329: 00d9e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14330: 0041e88c 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14331: 00dc6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14332: 00d8e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14333: 004633d8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14334: 00c81b64 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 14335: 00569f98 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 14336: 00601344 660 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ - 14337: 00714890 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 14337: 00714830 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14338: 00d8c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14339: 00d95390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14340: 00d973d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14341: 00d8ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14342: 00dc7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14343: 008ceed4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14343: 008cee74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14344: 002fa974 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14345: 0061b1c0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14346: 0055d84c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 14347: 0070d468 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 14347: 0070d408 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14348: 0061b2e0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14349: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14350: 00d8de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14351: 00992c18 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14352: 008bb82c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14353: 00750b4c 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14351: 00992bb8 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14352: 008bb7cc 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14353: 00750aec 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14354: 00da0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14355: 0061b220 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14356: 009b0c78 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14357: 008219d4 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14356: 009b0c18 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14357: 00821974 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14358: 002a3b20 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14359: 0095dd64 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14360: 00b98b98 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14361: 0094bab4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14359: 0095dd04 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14360: 00b98b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14361: 0094ba54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14362: 00dc6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14363: 00dc7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14364: 00dc81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14365: 00d95d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14366: 0025c27c 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14367: 00dc7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14368: 00d999dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14369: 00dc6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14370: 002ff8d0 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14371: 0075a310 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14372: 00b837d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14371: 0075a2b0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14372: 00b83778 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14373: 0061b280 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14374: 00dc73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14375: 00570d34 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14376: 00ce605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14377: 0074eb08 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14377: 0074eaa8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14378: 00d96720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14379: 00dc76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14380: 009394d0 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14380: 00939470 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14381: 0054663c 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14382: 00d8ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14383: 00c8187c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14384: 009250cc 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14384: 0092506c 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14385: 00da0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14386: 00cf62b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14387: 005b1678 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14388: 00d98fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14389: 00dc776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14390: 007a34e0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14390: 007a3480 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14391: 00508b2c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14392: 00968188 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14392: 00968128 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14393: 00dc697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14394: 00cbdd88 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14395: 00dc750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14396: 00805544 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14396: 008054e4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14397: 00dc6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14398: 00d9a78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14399: 00dc73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14400: 00dc8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14401: 00dc6019 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14402: 00d991a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14403: 008bb9c8 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14403: 008bb968 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14404: 00dc6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14405: 0043198c 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14406: 00d93b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14407: 009a4464 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14407: 009a4404 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14408: 003078ac 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14409: 00dc84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14410: 00cf622c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14411: 00dc85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14412: 00517320 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14413: 009c0d10 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14413: 009c0cb0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14414: 00dc71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14415: 00dc6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14416: 00dc7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14417: 00d9f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14418: 009c06e4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14418: 009c0684 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14419: 0036df98 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14420: 00414248 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14421: 009c08c0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14422: 007a3f7c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14421: 009c0860 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14422: 007a3f1c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14423: 00d8d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14424: 00808b54 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14424: 00808af4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14425: 00d94024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14426: 00dc6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14427: 00d999fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14428: 00514eac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14429: 00da1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14430: 00d8ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14431: 009359a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14431: 00935948 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14432: 002b5a5c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14433: 00d96750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14434: 00d8dc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14435: 005ad5a4 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14436: 00dc6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14437: 009ae474 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14438: 00912b14 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14439: 008dd1c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14437: 009ae414 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14438: 00912ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14439: 008dd164 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14440: 00d9fd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14441: 0052244c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14442: 009852b8 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14443: 008cec40 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14442: 00985258 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14443: 008cebe0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14444: 00d9af54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14445: 0038541c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14446: 00d9d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14447: 00dc7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14448: 00dc70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14449: 00515020 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14450: 00d9ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14451: 005222e0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14452: 00d98c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 14453: 00514c44 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14454: 00641ff8 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14455: 00d92508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14456: 00dc70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14457: 00d8e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14458: 0098aa30 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14458: 0098a9d0 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14459: 00641d08 384 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14460: 00ae9e90 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14460: 00ae9e30 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14461: 00d9c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14462: 0079ab04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14462: 0079aaa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14463: 00c82244 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14464: 00dc654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14465: 00dc82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14466: 0058f3bc 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14467: 00dc75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14468: 00dc7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14469: 0044704c 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14470: 00dc680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14471: 00da2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14472: 00dc61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14473: 0074eb60 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14473: 0074eb00 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14474: 00640874 480 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14475: 002c7660 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14476: 0029d448 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14477: 005b5d10 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14478: 00dc69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14479: 00640dc0 444 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14480: 002ac570 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14481: 00dc728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14482: 00ce3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbf_m │ │ │ │ 14483: 00dc67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14484: 00d8a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 14485: 00641e88 368 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_w │ │ │ │ - 14486: 0077e8d0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14486: 0077e870 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14487: 00dc8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14488: 0041de40 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14489: 00640a54 440 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14490: 00dc60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14491: 00dc71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14492: 00d9db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14493: 0071ce58 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14494: 009cd058 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14493: 0071cdf8 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14494: 009ccff8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14495: 00da0a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14496: 0049411c 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14497: 00c80f44 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14498: 00546604 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14499: 00d90964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14500: 00dc8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14501: 00d9aa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14502: 002e3e54 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14503: 00dc774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14504: 00955320 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14504: 009552c0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14505: 0029d4b0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14506: 009cb0fc 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14506: 009cb09c 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14507: 00dc7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14508: 00dc83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14509: 00dc737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14510: 00523968 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14511: 00913d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14511: 00913d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14512: 00dc604f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14513: 00dc6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14514: 0099c3fc 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14514: 0099c39c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14515: 00dc8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14516: 00640c0c 436 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14517: 00d9ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14518: 00dc70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14519: 00da3914 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14520: 0029e400 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14521: 00d9a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14522: 008fb8a8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14523: 0095c570 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14522: 008fb848 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14523: 0095c510 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14524: 00d96850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14525: 00dc7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14526: 007a4034 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14527: 008a6928 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14528: 007e7580 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14526: 007a3fd4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14527: 008a68c8 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14528: 007e7520 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14529: 00dc8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14530: 00da0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14531: 0061db60 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14532: 00d9aa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14533: 0061dc80 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14534: 00dc75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14535: 00dc7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14536: 0029181c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14537: 008f3f40 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14537: 008f3ee0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14538: 00d9eb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14539: 00dc6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14540: 0098b830 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14540: 0098b7d0 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14541: 00dbd8e0 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14542: 009696d8 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14542: 00969678 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14543: 0061dbc0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14544: 0036e9d4 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14545: 00ae9e8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14546: 0077ebe0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14545: 00ae9e2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14546: 0077eb80 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14547: 00d987fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14548: 00d8f9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14549: 00da0a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14550: 0032ab38 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14551: 00dc7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14552: 0037295c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14553: 00dc8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14554: 002b7c2c 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14555: 005b079c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14556: 0054a344 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14557: 00d9a10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14558: 00ce2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14559: 0094d250 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14559: 0094d1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14560: 00ce2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14561: 00d8e464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14562: 0061dc20 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14563: 009cb108 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14564: 0085105c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14565: 0092aa90 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14563: 009cb0a8 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14564: 00850ffc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14565: 0092aa30 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14566: 00ce2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14567: 00d936b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14568: 003e26a0 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14569: 00954f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14570: 00979d04 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14569: 00954f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14570: 00979ca4 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14571: 00dc70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14572: 00d9cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14573: 00dc706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14574: 0079bb14 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14575: 00919314 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14574: 0079bab4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14575: 009192b4 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14576: 002ad8a0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14577: 00d9b494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14578: 00d9985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14579: 009ca228 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14579: 009ca1c8 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14580: 00dc7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14581: 003767ac 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14582: 005ab5a8 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14583: 00ce2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14584: 00d919b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14585: 00dc71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14586: 00dc7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14587: 00507a30 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14588: 00757c08 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14588: 00757ba8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14589: 00dc78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14590: 00d8a0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14591: 00d9e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14592: 00d95b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14593: 00dc81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14594: 00d9fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14595: 008da8d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14595: 008da878 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14596: 00dc6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14597: 00d907c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14598: 009adb98 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14599: 006eba98 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14598: 009adb38 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14599: 006eba38 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14600: 0029ae20 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14601: 005713d0 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14602: 00745974 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14602: 00745914 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14603: 00dc8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14604: 00d037a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14605: 00d8ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14606: 00952998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14606: 00952938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14607: 00dc6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14608: 00d03828 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14609: 00ceb6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14610: 00dc6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14611: 005910a0 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14612: 002b8c90 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14613: 00ceb570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14614: 0074ec0c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14614: 0074ebac 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14615: 00dc701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14616: 00757cfc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14616: 00757c9c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14617: 00ceb678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14618: 008e6718 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14618: 008e66b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14619: 002d0388 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14620: 002c7c24 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14621: 00d93a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14622: 00782cac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14622: 00782c4c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14623: 00dc7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14624: 00964b1c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14624: 00964abc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14625: 00dc8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14626: 00dc7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14627: 00dc6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14628: 00748500 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14628: 007484a0 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14629: 00d910b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14630: 00d03720 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14631: 008c74b8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14632: 007b4738 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14631: 008c7458 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14632: 007b46d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14633: 00d8bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14634: 005bb8ec 96 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ - 14635: 00706c14 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14635: 00706bb4 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14636: 00329328 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14637: 00dc6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14638: 006ffb18 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14638: 006ffab8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14639: 006081f4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14640: 009a3098 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14640: 009a3038 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14641: 00dc828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14642: 00ceb5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14643: 00d9c42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14644: 007e54c8 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14644: 007e5468 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14645: 00d8fcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14646: 00d9a70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14647: 00d9e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14648: 00d9a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14649: 007b2464 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14649: 007b2404 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14650: 00608254 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14651: 00dc785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14652: 00d9b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14653: 007a3854 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14653: 007a37f4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14654: 00d9d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14655: 002c941c 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14656: 00dc5f14 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14657: 00ce416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14658: 0047ffa8 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14659: 007a4090 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14660: 0099091c 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14659: 007a4030 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14660: 009908bc 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14661: 005f9228 112 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14662: 005a4ccc 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14663: 00d97200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14664: 00dc80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14665: 00998fd8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14666: 008c96a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14665: 00998f78 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14666: 008c9648 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14667: 00518984 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14668: 00dc68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14669: 0032accc 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14670: 00dc6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14671: 006082b4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14672: 0084c71c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14673: 007e7854 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14672: 0084c6bc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14673: 007e77f4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14674: 00dc7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14675: 00783940 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14675: 007838e0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14676: 00425900 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14677: 003e2974 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14678: 0055e5c4 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14679: 008fa8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14679: 008fa884 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14680: 00dc6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14681: 00d942f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14682: 00d8b2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14683: 0061bfa0 180 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14684: 00cfede8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14685: 00d8ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14686: 00dc7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14687: 0070ecb4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14687: 0070ec54 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14688: 0061c1cc 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14689: 007df81c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14689: 007df7bc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14690: 00602c84 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14691: 0061c054 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14692: 00cfed64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14693: 007bc348 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14693: 007bc2e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14694: 00da0d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14695: 00d92728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14696: 0091072c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14697: 007bcdf0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14696: 009106cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14697: 007bcd90 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14698: 005a4bf8 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14699: 00dc6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14700: 006ee5dc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14700: 006ee57c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14701: 00d987ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14702: 00619f00 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14703: 00820260 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14704: 009a3640 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14703: 00820200 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14704: 009a35e0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14705: 0061a020 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14706: 00c80e2c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14707: 00c82084 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14708: 00d92208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14709: 00d8d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14710: 00b2c174 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14710: 00b2c114 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14711: 00619f60 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14712: 00d97990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14713: 0061c110 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14714: 00cfece0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14715: 00857bf8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14715: 00857b98 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14716: 00dc75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14717: 00932aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14717: 00932a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14718: 00d02178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14719: 00b98b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14720: 00b2c170 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14719: 00b98ad4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14720: 00b2c110 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14721: 00d95dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14722: 0074d1b0 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14723: 009a07f0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14724: 008c98d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14722: 0074d150 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14723: 009a0790 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14724: 008c9870 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14725: 00dc6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14726: 00817c34 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14726: 00817bd4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14727: 00dc859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14728: 00dc6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14729: 00989f00 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14729: 00989ea0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14730: 005b75ac 308 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 14731: 005b7fd8 96 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 14732: 00dc6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14733: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14734: 00da173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14735: 00dbeaf8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14736: 00dc736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14737: 0051541c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14738: 007dd558 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14738: 007dd4f8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14739: 00dc78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14740: 00619fc0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 14741: 00501ec0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14742: 00d8cd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14743: 00dc82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14744: 00d8a058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14745: 00d91e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14746: 00d93fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14747: 00d8a028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14748: 007a2568 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14748: 007a2508 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14749: 005b40dc 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14750: 00dc67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14751: 00d90a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14752: 00267be4 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 14753: 00dc6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14754: 007181e4 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14754: 00718184 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14755: 00dc6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14756: 00d95180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14757: 0091405c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14757: 00913ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14758: 00d93b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14759: 00954064 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14759: 00954004 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14760: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14761: 00d8f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14762: 00d9c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14763: 00d95380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14764: 0099abfc 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14764: 0099ab9c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14765: 00dc75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 14766: 006a6294 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 14766: 006a6234 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 14767: 00dc64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14768: 00dc7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14769: 00dc8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14770: 0038e93c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14771: 00dc8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14772: 00740b78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14772: 00740b18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14773: 00d9eae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14774: 00b0a6bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14774: 00b0a65c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14775: 00340d18 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14776: 00dc61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14777: 005a4aac 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14778: 00960024 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14778: 0095ffc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14779: 00d96da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14780: 009502e0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14780: 00950280 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14781: 005ab38c 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14782: 00d86a70 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14783: 00d9fbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14784: 00dc6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14785: 00d9d43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14786: 00d95960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14787: 00dc7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14788: 00305ab0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14789: 0077d884 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14789: 0077d824 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 14790: 00dc7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 14791: 008c4b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14791: 008c4ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14792: 0025e848 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14793: 0029d678 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14794: 00918634 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14795: 0094d748 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14796: 009ae820 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14797: 007a425c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14794: 009185d4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14795: 0094d6e8 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14796: 009ae7c0 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14797: 007a41fc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14798: 00d99aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14799: 002abdbc 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14800: 00dc7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14801: 00d9f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14802: 0077875c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14802: 007786fc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14803: 00da2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14804: 00428dd8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14805: 002b57d8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14806: 00dc635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14807: 00dc7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14808: 0041b2e4 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14809: 00cf6964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 14810: 00d9befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14811: 00d97260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14812: 00d96d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14813: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14814: 00da23a0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14815: 00dc7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14816: 00954158 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14816: 009540f8 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14817: 003e60f4 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14818: 008706c0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14819: 006f5658 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14820: 007a6690 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14821: 007af900 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14818: 00870660 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14819: 006f55f8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14820: 007a6630 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14821: 007af8a0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14822: 00d92668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 14823: 006cbe84 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14823: 006cbe24 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14824: 00cf0244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 14825: 00cf68e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 14826: 00373168 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14827: 00bd0864 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14828: 00414020 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14829: 006071b4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ 14830: 00cf00b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_d │ │ │ │ 14831: 002b1594 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14832: 00c74d8c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14833: 006072d4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 14834: 004292fc 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14835: 00c80904 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14836: 0077f998 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14836: 0077f938 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14837: 00dc74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14838: 00cf01c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 14839: 0099e394 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14839: 0099e334 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14840: 00607214 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 14841: 00c80e70 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14842: 009157b0 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14842: 00915750 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14843: 00dc7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14844: 00dc74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14845: 00d98374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 14846: 00dc654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14847: 00dc74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14848: 00dc7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14849: 007f9bc8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14849: 007f9b68 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14850: 00dc6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14851: 00dc6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14852: 0091aadc 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14853: 006e2f48 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14854: 0078b690 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14852: 0091aa7c 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14853: 006e2ee8 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14854: 0078b630 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14855: 00dc65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14856: 00d95ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14857: 0099e70c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14857: 0099e6ac 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14858: 00dc63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14859: 00dc8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14860: 005a9dcc 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 14861: 00cf013c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 14862: 009a8628 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14863: 00762780 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14862: 009a85c8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14863: 00762720 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14864: 00d8e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14865: 00607274 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 14866: 0092c930 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14866: 0092c8d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14867: 00d997bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14868: 0086b5c0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14868: 0086b560 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14869: 00d91214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14870: 00750be0 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14870: 00750b80 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14871: 00d9ea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14872: 00da0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14873: 0041e4c0 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14874: 00d8c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14875: 00dc8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14876: 0074528c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14876: 0074522c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14877: 00dc6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14878: 00d971c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14879: 00d9fc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 14880: 009ca3f4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14880: 009ca394 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14881: 00d8adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14882: 007bcc84 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14883: 00824538 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14882: 007bcc24 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14883: 008244d8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14884: 00dc671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14885: 003bcdd8 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14886: 00dc6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14887: 00988808 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14887: 009887a8 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14888: 00dc7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14889: 00d93264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14890: 00d95a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14891: 0070b95c 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14891: 0070b8fc 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14892: 00d98acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 14893: 00949fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14893: 00949f40 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 14894: 00267bec 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 14895: 009c06c8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14896: 0096e2c4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14897: 0070afd8 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14898: 0074d574 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14895: 009c0668 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14896: 0096e264 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14897: 0070af78 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14898: 0074d514 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14899: 00d8de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14900: 00bd1cd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14901: 00dc81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14902: 00d94134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14903: 00d8f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14904: 0028f6c4 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14905: 00d8c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14906: 008d9294 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14906: 008d9234 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14907: 00dc7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14908: 0090bf8c 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14908: 0090bf2c 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14909: 00553df0 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14910: 00dc7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14911: 00dc6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14912: 00d8dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14913: 008de7d4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14913: 008de774 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14914: 0041b768 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14915: 005ab18c 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14916: 00d8aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14917: 00294794 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14918: 00c6b328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14919: 00d8d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14920: 00d8a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14921: 007e0bb4 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14921: 007e0b54 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14922: 00dc7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14923: 00d8e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14924: 007815b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14924: 00781550 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14925: 002b4634 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14926: 00d9ecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14927: 002b1798 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14928: 00dc85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14929: 005b35a8 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14930: 00d91ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14931: 00d9f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14932: 00dc7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14933: 00dc8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14934: 009261c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14935: 00867f24 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 14936: 00741e58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14937: 0078abf8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 14938: 008a3f9c 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14934: 00926160 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14935: 00867ec4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14936: 00741df8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14937: 0078ab98 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14938: 008a3f3c 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14939: 005547d8 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14940: 008081e0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14940: 00808180 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14941: 0033f980 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14942: 0041b534 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14943: 00dc72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14944: 00425450 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14945: 00742390 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14945: 00742330 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14946: 00d8bb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14947: 006ffb1c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14947: 006ffabc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14948: 00c81b3c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14949: 00d9b904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14950: 008cf33c 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14951: 0077ffb0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14950: 008cf2dc 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14951: 0077ff50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14952: 00dc7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14953: 00dc6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14954: 00dc85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14955: 004a0eb4 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14956: 008245a0 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14957: 0088b280 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14958: 00748a14 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14956: 00824540 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14957: 0088b220 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14958: 007489b4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14959: 00d84918 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14960: 00dc76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14961: 00d920d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14962: 00dc71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14963: 00dc78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14964: 004edefc 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14965: 00d9d42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14966: 007bc360 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14966: 007bc300 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14967: 00d89f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14968: 005239b4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14969: 00dc658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14970: 00d8b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14971: 0033773c 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14972: 008fa7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14972: 008fa770 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14973: 00d9dc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14974: 00dc62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14975: 00d9a17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14976: 00427958 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14977: 005ecdf0 60 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ - 14978: 00784d7c 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14978: 00784d1c 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14979: 00cf10b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 14980: 0096e178 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14980: 0096e118 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14981: 00d8ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14982: 00d8ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14983: 00747950 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14983: 007478f0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14984: 00dc83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14985: 00cf11bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 14986: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14987: 00751d40 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14987: 00751ce0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14988: 00d8bc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14989: 00637cec 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 14990: 00572a34 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14991: 0033b738 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14992: 008167ec 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14992: 0081678c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14993: 00dc8af5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14994: 003bcf08 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14995: 00637e84 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 14996: 007f31c8 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14996: 007f3168 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14997: 00dc61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14998: 00d8b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14999: 00dc6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15000: 00d9fb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15001: 00332b98 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15002: 00cf1138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15003: 00dc7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15004: 00dc7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15005: 0094e22c 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15005: 0094e1cc 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15006: 00d90da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15007: 00913480 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15007: 00913420 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15008: 00dc605e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15009: 002ad480 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15010: 002c06d4 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15011: 007529f4 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15011: 00752994 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15012: 00dc83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15013: 00dc8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15014: 00d9cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15015: 00dc6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15016: 00dc66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15017: 007191f8 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15018: 0098ce58 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15017: 00719198 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15018: 0098cdf8 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15019: 00638008 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15020: 00d8a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15021: 00dc7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15022: 008aff90 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15022: 008aff30 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15023: 00dc7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15024: 00da1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15025: 00d93924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15026: 00da0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15027: 00dc6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15028: 00dc85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15029: 00d91394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15030: 00d9a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15031: 00d94fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15032: 0042abdc 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15033: 002964c0 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15034: 00969044 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15034: 00968fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15035: 00dc75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15036: 00dc8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15037: 002e1cc8 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15038: 002948bc 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15039: 00dc82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15040: 00cfcd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15041: 00dc7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15042: 00522aa4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15043: 00dc678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 15044: 00dc728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15045: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15046: 003a7d18 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15047: 0078c5c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15047: 0078c564 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15048: 00d97210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15049: 00d9b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15050: 00d97580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15051: 00dc7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15052: 00dc6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15053: 002b5a2c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15054: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15055: 00cfcce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15056: 00dc624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15057: 00d910c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15058: 0051144c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15059: 008e2584 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15059: 008e2524 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15060: 00d94064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15061: 00dc657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15062: 00da2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15063: 003a9f4c 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15064: 0025c25c 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15065: 00d93114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15066: 00332668 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15067: 008c667c 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15068: 009b20b0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15069: 0077dcf8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15067: 008c661c 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15068: 009b2050 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15069: 0077dc98 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15070: 003a9b94 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15071: 00dc707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15072: 00d935d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 15073: 00784ecc 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 15073: 00784e6c 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15074: 00d8dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15075: 00dc65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15076: 00d9bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15077: 00dc6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15078: 002b90b8 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15079: 00dc7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15080: 008e27d0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15080: 008e2770 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15081: 00dc7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15082: 0096e42c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15083: 007a8d34 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15082: 0096e3cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15083: 007a8cd4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15084: 00d9f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15085: 002ad810 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15086: 00d9a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15087: 008caf18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15087: 008caeb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15088: 00d94894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15089: 00dc71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15090: 00d92878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15091: 00750e84 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15092: 00942524 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15091: 00750e24 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15092: 009424c4 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15093: 00d8f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15094: 00dc7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15095: 00da3b64 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15096: 00d9bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15097: 0099b6dc 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15098: 008c1430 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15099: 00821938 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 15100: 0070632c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15101: 00906f54 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15097: 0099b67c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15098: 008c13d0 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15099: 008218d8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15100: 007062cc 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 15101: 00906ef4 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15102: 00298618 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15103: 00da2594 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15104: 00dc772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15105: 009ba7bc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15105: 009ba75c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15106: 00d9d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15107: 004eec0c 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15108: 002a76d0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15109: 00dc8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15110: 00dc6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15111: 00301540 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15112: 00bd13b8 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15113: 0098a638 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15113: 0098a5d8 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15114: 00dc6063 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15115: 00586880 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15116: 004151fc 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15117: 00d9b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15118: 006a0060 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15119: 0094085c 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15118: 006a0000 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15119: 009407fc 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15120: 00d8ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15121: 005645fc 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15122: 00500c3c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15123: 00d9bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15124: 00dc7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15125: 00d9c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15126: 00d97400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15127: 0098a9d8 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15127: 0098a978 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15128: 00dc6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15129: 00dc6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15130: 008cb870 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15130: 008cb810 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15131: 00581e80 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15132: 00ce6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15133: 00ce647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15134: 008c4d00 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15134: 008c4ca0 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15135: 004125cc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15136: 00ce5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15137: 00ce6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ - 15138: 007856cc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15139: 007dfdf0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15138: 0078566c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 15139: 007dfd90 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15140: 00dc8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15141: 00293e4c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15142: 00dc60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15143: 006e89d0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15144: 007a2b98 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15143: 006e8970 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15144: 007a2b38 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15145: 004942b4 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15146: 004940bc 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15147: 00924404 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15148: 007f5328 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15149: 009988a0 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15147: 009243a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15148: 007f52c8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15149: 00998840 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15150: 00d8cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15151: 00d93514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 15152: 00dc7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 15153: 007d2634 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15154: 0090c0c4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15155: 00817094 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15153: 007d25d4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15154: 0090c064 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15155: 00817034 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15156: 00da19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15157: 00511f70 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15158: 004eca20 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15159: 00d9d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15160: 007bdc68 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15160: 007bdc08 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15161: 0057bd78 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15162: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15163: 00dc6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15164: 00d91868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15165: 00ce6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15166: 00dc7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15167: 00dc6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15168: 009be36c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15168: 009be30c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15169: 0029b0f4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15170: 00c810c4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15171: 00dc81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15172: 00d974a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15173: 00dc7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15174: 0077d744 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15175: 00821344 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15174: 0077d6e4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 15175: 008212e4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15176: 00da3918 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15177: 00d9e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15178: 00dc6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15179: 008fb358 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15180: 0083a0b4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15179: 008fb2f8 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15180: 0083a054 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15181: 0060e520 424 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15182: 009b4840 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15182: 009b47e0 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15183: 00d9d70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15184: 00d8a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15185: 0060e9a0 412 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15186: 00926784 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15187: 00968914 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15186: 00926724 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15187: 009688b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15188: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15189: 00dc78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15190: 00620f34 448 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15191: 00824e9c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15192: 00999e80 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15191: 00824e3c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15192: 00999e20 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15193: 00d97520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15194: 0060e6c8 372 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15195: 00da21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15196: 0052e2d4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15197: 00dc7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15198: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15199: 00dc752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15200: 002a7aec 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15201: 00961a58 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15202: 009291d4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15201: 009619f8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15202: 00929174 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15203: 00d02070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15204: 0032d3a4 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15205: 00dc73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15206: 0094f5e0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15206: 0094f580 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15207: 00d01fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15208: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15209: 00d90f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15210: 005146d0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15211: 002feb84 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15212: 006210f4 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ - 15213: 00781ee8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15214: 009365c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15213: 00781e88 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 15214: 00936564 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15215: 005d8cdc 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15216: 0060e83c 356 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ - 15217: 007654d4 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 15217: 00765474 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15218: 00dc7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15219: 00cf38ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15220: 0096748c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15220: 0096742c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15221: 00dc6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15222: 00cf3760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15223: 00dc7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15224: 003ca210 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15225: 009838d4 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15226: 00812df0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15227: 008c0b7c 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15225: 00983874 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15226: 00812d90 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15227: 008c0b1c 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15228: 00514c6c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15229: 00dc6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15230: 002fb564 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15231: 00cf3868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15232: 00dc6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15233: 00d95020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15234: 00dc7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15235: 00383f84 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15236: 00dc6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15237: 00915120 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15237: 009150c0 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15238: 0041284c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15239: 00dc6048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15240: 00d94b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15241: 00d9c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15242: 00d8fcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15243: 00814038 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15244: 006d516c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15243: 00813fd8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15244: 006d510c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15245: 00dc6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15246: 002abc70 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15247: 002fdc08 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 15248: 0077d35c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 15248: 0077d2fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15249: 006106cc 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15250: 00293f5c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15251: 0041a6b4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 15252: 00d8d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 15253: 00d8aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 15254: 00610d80 580 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_d │ │ │ │ 15255: 00da34c4 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 15256: 00dc6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 15257: 00610908 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15258: 00dc6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15259: 00d9e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15260: 00d911a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15261: 00da0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15262: 00c6cca4 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 15263: 00765318 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15264: 0098abb8 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15263: 007652b8 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 15264: 0098ab58 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15265: 00cf37e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15266: 0094d3dc 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15267: 008e0498 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15266: 0094d37c 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15267: 008e0438 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15268: 00dc7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15269: 00d9b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15270: 00da0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15271: 002fe600 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 15272: 00715ce4 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 15272: 00715c84 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15273: 00dc6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15274: 005f93e4 1888 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15275: 00d975d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15276: 00610b44 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15277: 00d8c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15278: 009902fc 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15278: 0099029c 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15279: 00dc6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15280: 00dc8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15281: 00d9df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15282: 00d9a13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15283: 006d3d14 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15283: 006d3cb4 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15284: 00dc7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15285: 00dc790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15286: 00502344 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15287: 008d5d08 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15287: 008d5ca8 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15288: 00d8e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15289: 002682f0 220 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15290: 00dc7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15291: 00cfa00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15292: 005691f0 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15293: 00972100 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15293: 009720a0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15294: 00cf9e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15295: 00c6b830 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15296: 00d8f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15297: 00902a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15298: 009cf370 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15299: 00969cc0 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15300: 008e363c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15297: 00902a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15298: 009cf310 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15299: 00969c60 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15300: 008e35dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15301: 00cffbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15302: 00dc8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15303: 00d9f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15304: 00cf9f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15305: 00d9c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15306: 008a41f0 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15306: 008a4190 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15307: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15308: 008caf74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15308: 008caf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15309: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15310: 00d97e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15311: 00dc789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15312: 00cffb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15313: 0027fba4 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15314: 00c7e9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15315: 00dc7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 15316: 005ed5b0 172 FUNC GLOBAL DEFAULT 12 helper_wrs_nto │ │ │ │ 15317: 00da03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 15318: 00d9fb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 15319: 0070d770 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 15319: 0070d710 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15320: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15321: 00dc7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15322: 00d8f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 15323: 0070ee04 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 15324: 00962fc8 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15323: 0070eda4 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 15324: 00962f68 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15325: 00dc85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 15326: 007069b8 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 15326: 00706958 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15327: 00cf9f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15328: 00cec98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15329: 00582314 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15330: 00dc73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15331: 0061d3e0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15332: 0059b9ac 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15333: 00dc61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15334: 007e9804 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15334: 007e97a4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15335: 00dc6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15336: 00da171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15337: 0061d500 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15338: 007f9b9c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15338: 007f9b3c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15339: 00d93b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15340: 00dc6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15341: 0095b394 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15341: 0095b334 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15342: 00cffacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15343: 00dc6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 15344: 00781cf8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15345: 00ae97bc 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15344: 00781c98 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 15345: 00ae975c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15346: 00c7e950 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15347: 0061d440 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15348: 00290228 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15349: 006e642c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15349: 006e63cc 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15350: 00d97490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15351: 0093047c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15351: 0093041c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15352: 0051d5c4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15353: 00d9e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15354: 007bfbd4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15354: 007bfb74 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15355: 00dc67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15356: 00518a84 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 15357: 00717d44 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15358: 008fcd70 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15359: 009160d0 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15357: 00717ce4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 15358: 008fcd10 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15359: 00916070 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15360: 00d9fd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15361: 004ee494 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15362: 007f2594 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15362: 007f2534 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15363: 00dc8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15364: 002a7f20 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15365: 00dc82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15366: 00dc796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15367: 008cf60c 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15368: 009308b0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15367: 008cf5ac 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15368: 00930850 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15369: 0061d4a0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15370: 00da11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15371: 00480e94 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15372: 00dc8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15373: 00903824 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15374: 0090d95c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15373: 009037c4 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15374: 0090d8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15375: 0058721c 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 15376: 009a3088 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15377: 0088c184 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15376: 009a3028 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15377: 0088c124 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15378: 00d8b58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15379: 0086acec 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15380: 007f9bdc 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15379: 0086ac8c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15380: 007f9b7c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15381: 0045f1a4 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15382: 00d956c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15383: 00962dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15384: 009421a4 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15383: 00962d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15384: 00942144 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15385: 00c81458 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15386: 00dc7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15387: 0058c630 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15388: 009951cc 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15388: 0099516c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15389: 00cf34cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15390: 009b6d94 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15391: 009119c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15390: 009b6d34 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15391: 00911964 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15392: 00cf3340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15393: 00dc7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15394: 00dc8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15395: 003ddc8c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 15396: 0048ee30 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15397: 00dc810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15398: 007ab88c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15399: 0099bae8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15398: 007ab82c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15399: 0099ba88 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15400: 00d93ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15401: 00412adc 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15402: 00cf3448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15403: 00d8d7d0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15404: 00dc6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15405: 00dc769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 15406: 00780cc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15406: 00780c64 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15407: 00dc670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15408: 00dc7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15409: 0029405c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15410: 007b0548 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 15411: 007475ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15410: 007b04e8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15411: 0074758c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15412: 00d9aabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15413: 005819cc 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15414: 00d8b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15415: 008fe9f8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15415: 008fe998 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15416: 00d9c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15417: 00d96eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15418: 0048f250 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15419: 008c2ba8 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15420: 00b2c154 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15421: 007e4d44 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15422: 007a27a4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15419: 008c2b48 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15420: 00b2c0f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15421: 007e4ce4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15422: 007a2744 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15423: 00d8a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15424: 00986068 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15425: 0098c6ac 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15426: 00928d14 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15424: 00986008 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15425: 0098c64c 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15426: 00928cb4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15427: 00dc71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15428: 00cf33c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15429: 002fd27c 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15430: 008dc5a0 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15431: 008c9d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15430: 008dc540 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15431: 008c9cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15432: 00dc6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15433: 007a86e4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15434: 007a2da0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15433: 007a8684 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15434: 007a2d40 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15435: 00d97f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15436: 00dc7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15437: 00800f7c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15437: 00800f1c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15438: 0033ee30 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15439: 0075def4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15439: 0075de94 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15440: 00d94394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15441: 00dc6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15442: 00d9db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15443: 00dc78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15444: 00dc7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15445: 00d90484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15446: 00dc7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15447: 00dc83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15448: 0059b6b4 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15449: 00d91194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15450: 007f7448 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15450: 007f73e8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15451: 00dc8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15452: 00d9c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15453: 00d8ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15454: 005bbee8 580 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15455: 00990910 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15456: 009b4f98 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15457: 007472a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15455: 009908b0 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15456: 009b4f38 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15457: 00747248 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15458: 00dc7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15459: 00dc7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15460: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15461: 00dc8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15462: 00dc7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15463: 00d9ee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15464: 00859cc8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15464: 00859c68 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15465: 00d9ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15466: 00da2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15467: 00581140 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15468: 00b83808 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15468: 00b837a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15469: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15470: 00dc77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15471: 0055d6a8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15472: 00d9c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15473: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15474: 009b4828 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15474: 009b47c8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15475: 00dc7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15476: 00743f88 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15476: 00743f28 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15477: 00d93384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15478: 00dc6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15479: 00dbd926 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15480: 00dc8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15481: 00d8bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15482: 005af478 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15483: 00d03174 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15484: 00d8def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15485: 00d9d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15486: 00553f50 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15487: 00d9e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15488: 0099aa14 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15488: 0099a9b4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15489: 00dc6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15490: 00d03384 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15491: 009ac5a4 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15492: 009144b4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15491: 009ac544 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15492: 00914454 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15493: 00516b80 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15494: 00902c3c 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15494: 00902bdc 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15495: 004d72e0 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15496: 00da013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15497: 00904aac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15497: 00904a4c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15498: 003e28d0 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15499: 00da04a0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15500: 00ca2270 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15501: 00dc709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15502: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15503: 00d90dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15504: 00dc79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15505: 00d8dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15506: 00d9da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15507: 00dc8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15508: 009a9398 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15509: 007f4048 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15508: 009a9338 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15509: 007f3fe8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15510: 00dc7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15511: 00d02f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15512: 00d928d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15513: 004d31c0 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ 15514: 005eaf14 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15515: 00813be4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15515: 00813b84 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15516: 00dc8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15517: 0072f570 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15517: 0072f510 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15518: 00d955a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15519: 00d9f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15520: 00dc6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15521: 0025e4b8 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15522: 009b4d9c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15523: 00992c14 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15522: 009b4d3c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15523: 00992bb4 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15524: 00dc6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15525: 008d6d1c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15525: 008d6cbc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15526: 00d8b9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15527: 00d94ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15528: 00d8ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15529: 00dc84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15530: 008d0330 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15530: 008d02d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15531: 0025e284 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15532: 0096c33c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15532: 0096c2dc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15533: 00dc6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15534: 008fee14 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15534: 008fedb4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15535: 0043237c 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15536: 0058ef9c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15537: 00dc646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15538: 00c70130 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 15539: 0078b87c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15539: 0078b81c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15540: 0040a540 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15541: 0093ec9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15541: 0093ec3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15542: 003e728c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15543: 004633e0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15544: 00513134 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15545: 00dc6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15546: 003e26fc 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15547: 0071d390 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15547: 0071d330 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15548: 00dc6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15549: 00dc60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15550: 00d9d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15551: 00d8f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15552: 00581d78 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15553: 0058fcd4 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15554: 00948524 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15554: 009484c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15555: 00d92388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15556: 00d90434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15557: 002c7f70 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15558: 00da19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15559: 00d90b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15560: 0098f974 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15560: 0098f914 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15561: 00d92448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15562: 00d931b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15563: 007eb014 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15563: 007eafb4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15564: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15565: 00da3930 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15566: 006f55fc 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15566: 006f559c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15567: 00d8b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15568: 00c7c590 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15569: 008e4748 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15569: 008e46e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15570: 00d9a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15571: 0070d778 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15571: 0070d718 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15572: 00d8fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15573: 008c9424 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15574: 009263f4 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15575: 008c4958 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15576: 008c6220 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15573: 008c93c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15574: 00926394 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15575: 008c48f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15576: 008c61c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15577: 00dc70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15578: 008fa9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15579: 0070b4f8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15578: 008fa998 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15579: 0070b498 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15580: 00dc6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15581: 005b50ac 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15582: 00dc61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15583: 00929784 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15583: 00929724 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15584: 00da0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15585: 006e4d68 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15585: 006e4d08 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15586: 00299a10 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15587: 00514988 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15588: 0076f954 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15588: 0076f8f4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15589: 00cbddf0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15590: 00dc66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15591: 0092e87c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15591: 0092e81c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15592: 0063d0d8 412 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15593: 003ddcfc 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15594: 00dc67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15595: 00dc781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15596: 009581dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15597: 00963e28 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15598: 007bca88 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15596: 0095817c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15597: 00963dc8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15598: 007bca28 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15599: 00dc7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15600: 00dc6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15601: 00dc603a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15602: 00d8d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15603: 00d9f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15604: 00417558 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15605: 002ffebc 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15606: 00820548 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15607: 0088bf1c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15608: 00974ef0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15606: 008204e8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15607: 0088bebc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15608: 00974e90 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15609: 00392410 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15610: 00518468 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15611: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15612: 0090fb38 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15612: 0090fad8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15613: 00d953c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15614: 00821790 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15614: 00821730 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15615: 00da08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15616: 00dc7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15617: 0033be98 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15618: 00dc7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15619: 00dc672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15620: 00333ec0 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15621: 00d9f79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15622: 00dc6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15623: 005e9edc 80 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15624: 0093c790 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15624: 0093c730 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15625: 00dc7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15626: 0093f148 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15626: 0093f0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15627: 005ea954 160 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15628: 00dc63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15629: 00999be8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15629: 00999b88 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15630: 0062e094 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15631: 007b0e20 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15631: 007b0dc0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15632: 002a4894 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15633: 003ad7d0 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15634: 00741cb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15634: 00741c50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15635: 003307bc 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15636: 00da14bc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15637: 0062dd70 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ - 15638: 00799e50 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15638: 00799df0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15639: 00dc733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15640: 00dc7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15641: 00dc81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15642: 005e9778 112 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15643: 0094b5e8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15643: 0094b588 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15644: 00dc702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15645: 007160a8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15645: 00716048 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15646: 00559c70 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15647: 006e63e4 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15648: 00726d80 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15647: 006e6384 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15648: 00726d20 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15649: 00606770 620 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15650: 00dc7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15651: 00591de8 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15652: 00cf6f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15653: 002a3dc8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15654: 00923d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15654: 00923d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15655: 00cf6e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15656: 007d8090 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15657: 00954ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15656: 007d8030 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15657: 00954e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15658: 00d8b1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15659: 00ceb90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15660: 002a72cc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15661: 00cf6f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15662: 0062df18 380 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15663: 00dc806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15664: 0099437c 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15665: 009beb64 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15664: 0099431c 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15665: 009beb04 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15666: 00dc697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15667: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15668: 00ceb780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15669: 00d95570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15670: 00d8fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15671: 00d98dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15672: 008ecfcc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15672: 008ecf6c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15673: 00d9ea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15674: 00821700 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15674: 008216a0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15675: 00dc681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15676: 00ceb888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15677: 008163ac 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15678: 006e42c0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15679: 00931178 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15680: 008d0e04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15677: 0081634c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15678: 006e4260 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15679: 00931118 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15680: 008d0da4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15681: 00d8aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15682: 0029a0f8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15683: 00dc6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15684: 00522304 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15685: 00cf6e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15686: 002dfee0 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15687: 00736044 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15688: 007b87e0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15689: 00b83868 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15687: 00735fe4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15688: 007b8780 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15689: 00b83808 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15690: 00d8a0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15691: 00ce038c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15692: 00518f04 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15693: 0073e368 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15693: 0073e308 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15694: 00d98f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15695: 00d848e8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15696: 00dc698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15697: 008581ac 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15697: 0085814c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15698: 00ceb804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15699: 00870498 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15699: 00870438 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15700: 005ace00 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15701: 008cb47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15701: 008cb41c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15702: 00dc83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15703: 007c4de0 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15703: 007c4d80 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15704: 00d971d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15705: 00dc6050 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15706: 009ae7c0 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15706: 009ae760 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15707: 00d8a0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15708: 00dc839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15709: 0056be80 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15710: 00969a80 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15711: 00809464 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15710: 00969a20 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15711: 00809404 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15712: 00d8c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15713: 00555380 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15714: 00d90be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15715: 00dc72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15716: 00d98214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 15717: 00dc6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15718: 00dc7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15719: 00993bbc 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15720: 00824ae4 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15719: 00993b5c 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15720: 00824a84 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15721: 00da34c8 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 15722: 004214f0 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15723: 0075352c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15724: 007e3f68 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15723: 007534cc 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15724: 007e3f08 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15725: 00d9e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15726: 00d9a67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15727: 0053bb54 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15728: 00cf83b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 15729: 00dc78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15730: 00dc6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15731: 00dc6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15732: 00dc780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 15733: 00d9979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15734: 00d8b59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15735: 005e9e2c 88 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 15736: 00dc67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15737: 002993a8 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15738: 0094607c 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15738: 0094601c 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15739: 00d9b8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15740: 00cf832c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 15741: 002e1098 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15742: 005ea804 168 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 15743: 00421630 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15744: 00750f74 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15744: 00750f14 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15745: 00570190 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15746: 00d99134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15747: 0095add8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15748: 0093e4a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15747: 0095ad78 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15748: 0093e440 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15749: 00dc7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15750: 00dc8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15751: 009861d8 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15751: 00986178 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15752: 002a559c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15753: 00d8cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15754: 0094faa0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15754: 0094fa40 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15755: 00cbdd80 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15756: 005e9688 120 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 15757: 00d8b2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15758: 00cec5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 15759: 00cf82a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 15760: 00dc77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15761: 006ea6c8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15762: 007a43a0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15761: 006ea668 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15762: 007a4340 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15763: 00d9ece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15764: 0032abe8 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15765: 003e28a0 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15766: 00d9d6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15767: 0096ed1c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15767: 0096ecbc 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 15768: 00cf29f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 15769: 007e80b4 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15769: 007e8054 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15770: 005b172c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15771: 00da03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15772: 009ba1e0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15772: 009ba180 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15773: 00d9b064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15774: 00dc74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15775: 00d9d68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15776: 00d92308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15777: 00dc7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15778: 0058bb4c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15779: 0081fb94 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15779: 0081fb34 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15780: 00dc8ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15781: 008e488c 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15782: 009204e4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15783: 008c91fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15781: 008e482c 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15782: 00920484 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15783: 008c919c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 15784: 00d0261c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 15785: 0090e74c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15786: 0090921c 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15785: 0090e6ec 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15786: 009091bc 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15787: 004d560c 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15788: 00d026a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 15789: 00cf412c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 15790: 00d8df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15791: 00dc6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15792: 00dc6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15793: 00d8f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15794: 0070cdb0 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15794: 0070cd50 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15795: 00305abc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15796: 00d99044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15797: 00d9d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15798: 00421bec 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15799: 00812604 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15799: 008125a4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 15800: 00cbfa1c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 15801: 00cf3fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 15802: 008c5880 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15802: 008c5820 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15803: 00d8cbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15804: 00932c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15804: 00932bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15805: 00dc6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 15806: 00d9c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 15807: 00cf40a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 15808: 0098ac08 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15808: 0098aba8 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15809: 00d94a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15810: 00d8a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15811: 00754b90 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15811: 00754b30 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15812: 00d95e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15813: 00d8f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15814: 007f2c50 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15814: 007f2bf0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15815: 00316d70 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15816: 00c81110 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15817: 00dc7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15818: 00dc73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15819: 00dc6017 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15820: 008c3c34 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15820: 008c3bd4 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15821: 00d98234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 15822: 003177e4 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15823: 004ffc94 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15824: 00dc6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15825: 00986674 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15825: 00986614 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15826: 00dc760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15827: 00d94ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15828: 00d99b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15829: 00ce4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 15830: 002dee2c 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15831: 0090953c 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15831: 009094dc 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15832: 00dc63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15833: 00902048 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15833: 00901fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15834: 00cf4024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 15835: 00d8a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15836: 00d9d22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15837: 00cf77d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 15838: 00dc7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 15839: 0033816c 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15840: 0053b800 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 15841: 00cf7648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 15842: 00d9c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 15843: 0093efd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15843: 0093ef78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15844: 00dc6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15845: 00dc8bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15846: 00dc6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15847: 00cf7750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 15848: 00d93ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15849: 00d9c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15850: 0029a9e4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15851: 00d9a96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15852: 00d94164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15853: 00ced2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 15854: 0025f0c0 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15855: 008cd728 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15855: 008cd6c8 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15856: 00dc6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15857: 00d9f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15858: 00ced148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 15859: 00dc671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15860: 00dc71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15861: 005f8ff8 112 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 15862: 00dc82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 15863: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15864: 00816c40 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15864: 00816be0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15865: 002a1dbc 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15866: 00ced250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 15867: 00dbd969 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15868: 00d8442c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15869: 00dc8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 15870: 009bfb7c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15870: 009bfb1c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15871: 00dc6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15872: 007484fc 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15872: 0074849c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15873: 00dc7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15874: 0048f2f8 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15875: 00cf76cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 15876: 00d8c058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15877: 00dc7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15878: 00792710 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15878: 007926b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15879: 00d99ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15880: 00dc7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15881: 00dc6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15882: 008dafc0 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15882: 008daf60 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15883: 0037abb0 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15884: 007f5d08 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15884: 007f5ca8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15885: 003e0ff8 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15886: 0096149c 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15886: 0096143c 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15887: 00d8f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15888: 009826b8 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15888: 00982658 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15889: 00dc6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15890: 0053b860 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15891: 00d0051c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 15892: 008c9258 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15892: 008c91f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15893: 00dc6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15894: 0059ae44 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15895: 00ced1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 15896: 00dc6015 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15897: 008fac7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15897: 008fac1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15898: 00d9c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15899: 00dc777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15900: 00c8167c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15901: 008c05d0 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15902: 009cd600 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15901: 008c0570 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15902: 009cd5a0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15903: 00dc7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15904: 00ce248c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 15905: 00d8cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15906: 00dc65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15907: 00918874 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15907: 00918814 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15908: 00c80d34 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15909: 00d96ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15910: 00990610 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15910: 009905b0 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15911: 00c81164 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15912: 0096f43c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15913: 007e709c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15912: 0096f3dc 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15913: 007e703c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15914: 00d8f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15915: 0096829c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15916: 009cc580 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15915: 0096823c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15916: 009cc520 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15917: 00dc7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15918: 009b1cbc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15918: 009b1c5c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15919: 00d973a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15920: 00d9b9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15921: 006cd3bc 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15921: 006cd35c 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15922: 00dc7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15923: 009400f0 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15923: 00940090 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15924: 00dc61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15925: 0071ec0c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15925: 0071ebac 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15926: 00dc8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15927: 00dc6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15928: 00ce2510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 15929: 005b83e0 2456 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ - 15930: 007460a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15930: 00746048 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15931: 003816a8 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15932: 007940b0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15933: 00906778 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15934: 007be5cc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15932: 00794050 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15933: 00906718 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15934: 007be56c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 15935: 00ce0a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 15936: 007e8ad0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15936: 007e8a70 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15937: 00dc8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15938: 00d9fb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15939: 00da0b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15940: 00dc6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15941: 00ce0b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 15942: 00d9f76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15943: 00d934b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15944: 008cabdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15945: 0071f074 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15944: 008cab7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15945: 0071f014 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15946: 005c4a80 20 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ 15947: 0058ecc4 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15948: 00c81f8c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15949: 00427878 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15950: 002fd784 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15951: 00dc65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15952: 009abea8 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15952: 009abe48 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15953: 00563fe4 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15954: 00dc610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15955: 00d93884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15956: 00821710 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15956: 008216b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15957: 00d8c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15958: 003e23a4 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15959: 00dc602e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15960: 00da0c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15961: 00dc6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15962: 00c7c4c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15963: 00d940e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15964: 005b46ec 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15965: 00ce0ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 15966: 0097a784 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15966: 0097a724 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15967: 002fe110 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15968: 00d95cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15969: 0074e96c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15969: 0074e90c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15970: 0041dda4 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15971: 00d91ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15972: 002a85f8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15973: 00853f1c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15974: 009a5520 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15973: 00853ebc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15974: 009a54c0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15975: 00cff5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 15976: 00d8ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15977: 00903154 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15978: 007ef20c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15979: 008210d4 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15980: 00745db4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15977: 009030f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15978: 007ef1ac 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15979: 00821074 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15980: 00745d54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15981: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15982: 0073f4d4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15982: 0073f474 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15983: 00d8cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15984: 00d9ba04 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 15985: 00cff520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 15986: 00954c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15986: 00954c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15987: 00511694 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15988: 0090857c 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15988: 0090851c 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15989: 00d969d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15990: 00dc7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15991: 00dc6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15992: 0091d888 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15992: 0091d828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15993: 00d9eb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15994: 00d8a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15995: 00c80c04 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15996: 00d8ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15997: 00564a74 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15998: 00dc7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15999: 00dc771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16000: 00868068 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16000: 00868008 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16001: 00dc7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16002: 0055c920 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16003: 00d01cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16004: 0072c378 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16004: 0072c318 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16005: 00dc8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16006: 00d01ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16007: 004440e4 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16008: 00d93394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16009: 00cff49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16010: 0094dc94 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16010: 0094dc34 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16011: 00dc746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16012: 006e693c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16012: 006e68dc 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16013: 00d93a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16014: 0049284c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16015: 00dc798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16016: 0077f0ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16016: 0077f04c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16017: 00d9f260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16018: 00d9be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16019: 00913b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16020: 009affd4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16019: 00913af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16020: 009aff74 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16021: 00dc628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16022: 00dc69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16023: 00d928e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16024: 00da0dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16025: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16026: 00d8f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16027: 00607d74 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16028: 00dc64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 16029: 0078b734 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 16029: 0078b6d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16030: 00d90324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16031: 00dc855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16032: 00b83940 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16032: 00b838e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16033: 00dc7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16034: 005225dc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16035: 00dc7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16036: 00dc6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16037: 005da880 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16038: 00607dd4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16039: 007dc790 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16039: 007dc730 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16040: 00dc686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16041: 00c7a038 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16042: 00549fa0 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16043: 00511278 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16044: 00dc61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16045: 008eba98 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16045: 008eba38 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16046: 00dc76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16047: 00ce0bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16048: 007b1498 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16048: 007b1438 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16049: 00d92048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16050: 00dc6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16051: 00d9ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16052: 00dc62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16053: 00513388 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16054: 00d95f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16055: 00ce0cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16056: 00dc838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16057: 00dc7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16058: 00607e34 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ - 16059: 0070b3c4 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 16059: 0070b364 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16060: 00d8f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16061: 0039180c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16062: 008164a4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 16063: 0071a280 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16064: 007f7250 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16062: 00816444 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16063: 0071a220 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 16064: 007f71f0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16065: 00da1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 16066: 0073fb1c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 16066: 0073fabc 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 16067: 00d970b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16068: 00573574 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16069: 00dc7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16070: 008d2d5c 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 16071: 0071a388 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16072: 00932e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16070: 008d2cfc 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16071: 0071a328 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 16072: 00932ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16073: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16074: 00d8f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16075: 00965aa0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16075: 00965a40 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16076: 00dc8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16077: 00ce0c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16078: 002dfca0 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16079: 00cf8cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16080: 0061b640 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16081: 0075369c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16081: 0075363c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16082: 002bb374 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16083: 00cef5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16084: 005eae5c 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16085: 0061b760 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16086: 00dc7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16087: 0054fe80 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16088: 00cef458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16089: 00cf8c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16090: 0058c214 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16091: 00d03d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16092: 00cef560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16093: 00dc7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16094: 0061b6a0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16095: 00d93984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16096: 0090e090 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16097: 008e69c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16096: 0090e030 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16097: 008e6964 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16098: 00d03fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16099: 009d3734 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16099: 009d36d4 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16100: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16101: 009b0cf0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16101: 009b0c90 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16102: 0032e3a8 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16103: 00dc62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16104: 00d95ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16105: 00dc76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16106: 00d8d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16107: 00dc65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16108: 00dc6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 16109: 0071da74 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 16109: 0071da14 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16110: 00d03abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16111: 00cf8bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ 16112: 00cef4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16113: 0061b700 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16114: 00d98d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16115: 00723fd8 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16115: 00723f78 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16116: 002abfe0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16117: 00dc65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16118: 00d9bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16119: 00dc7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16120: 00dc80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16121: 00dc62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16122: 00dc6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16134,536 +16134,536 @@ │ │ │ │ 16130: 00548d38 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 16131: 00c7a998 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 16132: 00dc6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 16133: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 16134: 00da0ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 16135: 0028ff3c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 16136: 00dc6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 16137: 0078ba74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 16137: 0078ba14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 16138: 00d8d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 16139: 002fe4bc 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 16140: 00c7c518 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 16141: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 16142: 00dc65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 16143: 005b2e84 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16144: 00d904b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16145: 00d989cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16146: 00491f1c 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16147: 00d95220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16148: 00d8f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16149: 00dc74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16150: 00908a00 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16150: 009089a0 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16151: 00dc7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16152: 0094aa48 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16152: 0094a9e8 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16153: 00564acc 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16154: 0098f578 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16154: 0098f518 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16155: 00dc7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16156: 00c808b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16157: 00dc6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16158: 00414d08 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16159: 008fe728 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16160: 008c9cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16161: 007bbb0c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16159: 008fe6c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16160: 008c9c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16161: 007bbaac 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16162: 00dc648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16163: 008ef5a8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16163: 008ef548 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16164: 00dc7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 16165: 0077abc0 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 16165: 0077ab60 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16166: 00dc8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16167: 00d946c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 16168: 00783f08 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16169: 007f55f4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16168: 00783ea8 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 16169: 007f5594 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16170: 00d9efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16171: 00808814 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16171: 008087b4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16172: 002ca130 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16173: 00dc6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16174: 00dc7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16175: 00da21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16176: 008c3028 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16176: 008c2fc8 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16177: 002b509c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16178: 00dc70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16179: 00d960a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16180: 007c4ef8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16180: 007c4e98 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16181: 00dc8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16182: 00b83760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16182: 00b83700 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16183: 00d8e404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16184: 00dc6033 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16185: 008ce708 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16186: 007bcc6c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16185: 008ce6a8 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16186: 007bcc0c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16187: 00cfcbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16188: 00dc7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16189: 00d91cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16190: 00522e68 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16191: 005a3658 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16192: 00dc7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16193: 00dc7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16194: 00429bd8 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16195: 00d97860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16196: 00dc65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16197: 0059053c 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16198: 008f883c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16198: 008f87dc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16199: 00da1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16200: 00dc67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16201: 00dc6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16202: 00d9ee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16203: 00dc7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16204: 00912ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16204: 00912a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16205: 00dc81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16206: 00d9f71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16207: 00dc6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16208: 00da012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16209: 00d8c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16210: 0051ab28 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16211: 008dadc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16211: 008dad60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16212: 00dc69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16213: 00dc85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16214: 00cfcb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16215: 00cfec5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16216: 00dc60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16217: 008b05bc 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16217: 008b055c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16218: 00dc7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16219: 00dc8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16220: 00d8ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16221: 00d96d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16222: 00cfebd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16223: 00cf1240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16224: 00d99abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16225: 0084e0e8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 16226: 007463c4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 16225: 0084e088 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16226: 00746364 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16227: 00d955c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16228: 00dc846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16229: 00cf1348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16230: 00d8f980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16231: 00d8bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16232: 00929390 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16232: 00929330 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16233: 0061f120 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16234: 00dc6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16235: 0099d4b8 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16236: 008e9b68 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16235: 0099d458 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16236: 008e9b08 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16237: 00dc6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16238: 00316a18 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16239: 00dc6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16240: 00ce7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16241: 0061f180 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16242: 007485a4 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16242: 00748544 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16243: 00ce791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16244: 00cfeb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16245: 00dc6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16246: 0098c180 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16246: 0098c120 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16247: 00ce7a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16248: 0079fb88 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16248: 0079fb28 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16249: 00cf44c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16250: 00dc79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16251: 00cf12c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16252: 0042da00 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16253: 003308d0 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16254: 00dbd95b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16255: 005bcc20 168 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16256: 00dc6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16257: 00d8dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16258: 00817178 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16258: 00817118 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16259: 00cf4444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16260: 00490094 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16261: 00758c0c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16261: 00758bac 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16262: 0061f1e0 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16263: 007f8130 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16263: 007f80d0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16264: 00dc7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16265: 008fced8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16265: 008fce78 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16266: 00d9a2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16267: 004eef90 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16268: 00745274 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 16268: 00745214 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16269: 0051415c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16270: 005b46d4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16271: 002c9b1c 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16272: 005ad094 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16273: 0072b7e4 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16273: 0072b784 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16274: 0033bed8 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16275: 002b330c 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16276: 00ce79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16277: 0063ca68 412 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16278: 00da4b2c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16279: 008ca228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16280: 00b0a2c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16279: 008ca1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16280: 00b0a260 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16281: 0061a080 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16282: 0050cff8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16283: 00dc63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16284: 00cf43c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16285: 00dc6036 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16286: 0053b5d8 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16287: 0061a1a0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16288: 00dc6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16289: 00c7e908 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16290: 0061a0e0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16291: 00dc825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16292: 00d97ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16293: 007d875c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16293: 007d86fc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16294: 00d987ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16295: 006001e0 596 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16296: 00da1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16297: 003ac1a4 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16298: 003dd314 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16299: 00da163c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16300: 00dc7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16301: 00d9e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16302: 0099f1ec 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16302: 0099f18c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16303: 00dc60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16304: 00d908b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16305: 00d95f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16306: 00dc7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16307: 00d9dcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16308: 0029e98c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16309: 00b98b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16309: 00b98ae0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16310: 00dc61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16311: 0061a140 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16312: 00dc830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16313: 009b5f50 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16313: 009b5ef0 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16314: 00d9b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16315: 00d9c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16316: 00dc8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16317: 008d386c 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16317: 008d380c 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16318: 00dc7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16319: 00269ad0 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16320: 0099d868 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16320: 0099d808 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16321: 00dc70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16322: 00dc77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16323: 0051d400 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16324: 00dc7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16325: 00dc6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16326: 00d9deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 16327: 0073fec8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 16327: 0073fe68 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 16328: 0058227c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16329: 00333c88 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 16330: 00744d34 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 16330: 00744cd4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16331: 004d7d24 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 16332: 00dc78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16333: 00d9d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16334: 00d9d47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16335: 00d9888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16336: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16337: 00ce9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16338: 00dc729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16339: 00dc734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16340: 00dc7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16341: 00ce91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ - 16342: 00717e6c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16343: 008accf4 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 16344: 0071a1e0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 16342: 00717e0c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 16343: 008acc94 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16344: 0071a180 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16345: 00dc7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16346: 0095a92c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16346: 0095a8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16347: 00ce92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16348: 00dc61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 16349: 0070dbe8 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16350: 00b98b64 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 16351: 00776244 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 16349: 0070db88 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 16350: 00b98b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16351: 007761e4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16352: 00dc851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16353: 00dc80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16354: 008e3144 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16354: 008e30e4 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16355: 005fee08 616 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16356: 005fe8f8 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16357: 00d9e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16358: 00da11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16359: 00d8a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16360: 009158e0 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16361: 0092a508 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16360: 00915880 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16361: 0092a4a8 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16362: 00d8c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16363: 00562a94 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16364: 00dc7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16365: 00dc6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16366: 008ac69c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16366: 008ac63c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16367: 00d8a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 16368: 00718c78 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 16368: 00718c18 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16369: 002bc5e4 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16370: 00ce9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16371: 00952a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16371: 009529f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16372: 00dc6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16373: 00dc64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16374: 0051ac08 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16375: 00dc8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16376: 00d9ed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 16377: 007624c8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 16377: 00762468 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16378: 00d9b8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16379: 008afa4c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16380: 0099b398 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16379: 008af9ec 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16380: 0099b338 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16381: 00d9b8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16382: 0080b3c4 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16382: 0080b364 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16383: 00dc7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16384: 00908520 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16385: 0073e8ac 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 16384: 009084c0 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16385: 0073e84c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16386: 0050f7d8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16387: 0081482c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16387: 008147cc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16388: 00d8e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16389: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16390: 0050209c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16391: 00382bf8 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16392: 00dc6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16393: 0061ba00 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16394: 00532d94 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16395: 00d938a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16396: 00d9885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16397: 00ce5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ - 16398: 00741040 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16399: 008e4c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16398: 00740fe0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 16399: 008e4bac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16400: 00553ef0 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16401: 009866f4 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16401: 00986694 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16402: 0061ba60 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16403: 0093f9d8 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16403: 0093f978 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16404: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16405: 002abc2c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16406: 00d8aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16407: 00dc6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16408: 00d98e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16409: 00c80c4c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16410: 0058c534 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 16411: 0056f73c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 16412: 00d8b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 16413: 00740d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 16413: 00740cf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 16414: 0058c4c8 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 16415: 00d9d6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 16416: 0052dda0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 16417: 00d8d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 16418: 00d918b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 16419: 007061f4 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 16419: 00706194 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16420: 005df484 920 FUNC GLOBAL DEFAULT 12 riscv_cpu_exec_interrupt │ │ │ │ 16421: 00d96e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16422: 00dc6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16423: 00d8fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16424: 00d986dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16425: 0061bac0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16426: 00d9aa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16427: 00d8cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16428: 00d8b52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16429: 00932e98 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16429: 00932e38 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16430: 005b35a4 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16431: 0041f0ac 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 16432: 00d8f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16433: 00943eec 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16433: 00943e8c 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16434: 00d95af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16435: 00d9a00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16436: 009535d8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16436: 00953578 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16437: 00d92758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16438: 00dc74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16439: 00dc64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16440: 005e8bc4 52 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16441: 00cef1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16442: 007df730 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16442: 007df6d0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16443: 006118d4 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16444: 00cef038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16445: 00559140 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16446: 002ff280 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16447: 00611f94 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16448: 005e8bf8 244 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16449: 00d8c9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16450: 00425894 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16451: 00cef140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16452: 002b8e94 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16453: 00d8c99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16454: 00611b14 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16455: 002a71e0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16456: 009029a0 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16457: 008214f4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16456: 00902940 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16457: 00821494 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16458: 002a7a3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16459: 00d9f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16460: 00d930c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16461: 00d8ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16462: 005e8b2c 152 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16463: 009229e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16463: 00922984 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16464: 004d77ec 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16465: 005d8d38 272 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16466: 003879b0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16467: 00d93ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16468: 00cef0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16469: 00611d54 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16470: 00549afc 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16471: 00dc689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16472: 00d8bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16473: 0058c384 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16474: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16475: 00da1090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16476: 007c3158 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16476: 007c30f8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16477: 00d9ff84 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16478: 00519d9c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16479: 00dc668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16480: 00913310 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16481: 007573f0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16480: 009132b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16481: 00757390 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16482: 00d984a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16483: 007e438c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16483: 007e432c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16484: 00d9a0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16485: 002d7628 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16486: 008cb254 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16486: 008cb1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16487: 00ce5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16488: 00cf2344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ - 16489: 0077d310 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16489: 0077d2b0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16490: 00cf21b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16491: 00d8e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16492: 00da14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 16493: 00797f88 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16493: 00797f28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16494: 00cf22c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_h │ │ │ │ 16495: 004633ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16496: 00d8e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16497: 00413cec 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16498: 002abe1c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16499: 0076c5bc 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16499: 0076c55c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16500: 00cea3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_d │ │ │ │ 16501: 00d9e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16502: 002680f4 180 FUNC GLOBAL DEFAULT 12 decode_xtheadfmv │ │ │ │ - 16503: 007982d4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16503: 00798274 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16504: 00cea4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16505: 00dc7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16506: 00d9be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16507: 00d8c580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16508: 0077e0d0 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16508: 0077e070 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16509: 00dc761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16510: 0098350c 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16510: 009834ac 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16511: 0051a7dc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16512: 00d8dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16513: 00d92548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16514: 00dc8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16515: 00dc74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16516: 00d90eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16517: 00798250 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16517: 007981f0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16518: 00cf223c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16519: 00d9b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16520: 0042da4c 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16521: 00dc8bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16522: 007a4520 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16522: 007a44c0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16523: 00d8e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16524: 0078b5ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16524: 0078b58c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16525: 00d8b54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16526: 00cea46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16527: 003de5cc 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16528: 00dc6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16529: 007af868 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16529: 007af808 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16530: 004cddfc 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16531: 008cdb8c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16531: 008cdb2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16532: 00da0da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16533: 005e9d8c 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16534: 0032e2f8 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16535: 005807d4 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16536: 0098633c 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16536: 009862dc 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16537: 005eaff4 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16538: 002a7e6c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16539: 004cfd80 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16540: 00cf36dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16541: 008de07c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16541: 008de01c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16542: 003a44b0 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16543: 00d93e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16544: 00dc822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16545: 00cf3550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16546: 005e9a8c 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16547: 00d90bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16548: 00d8d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16549: 00cf3658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16550: 007b0ff8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16550: 007b0f98 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16551: 00dc6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16552: 00da3c00 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16553: 00dc773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16554: 00dc7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16555: 0041e590 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16556: 00d91d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16557: 005e99fc 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16558: 00d97df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16559: 00dc695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16560: 00dc7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16561: 009573cc 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16561: 0095736c 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16562: 0041e114 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16563: 005ad754 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16564: 0075b254 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16564: 0075b1f4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16565: 00cf35d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16566: 00cf664c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16567: 0025e9ec 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16568: 00d8a088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16569: 00d9c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16570: 002f859c 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16571: 00798e64 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16571: 00798e04 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16572: 00522354 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16573: 00d9a4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16574: 00d9877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 16575: 00dc6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16576: 00dc67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16577: 00dc7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16578: 00dc7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16579: 0079ab44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16580: 00706ce0 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16579: 0079aae4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16580: 00706c80 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16581: 00cf65c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16582: 0072a6c0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16582: 0072a660 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16583: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16584: 00dc733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16585: 00d90fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16586: 00dc760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16587: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16588: 009b2e0c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16588: 009b2dac 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16589: 00dc6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16590: 00dc62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16591: 0082c634 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16591: 0082c5d4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16592: 00d93af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16593: 00d89fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16594: 0031e56c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16595: 00d96118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16596: 005a4394 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16597: 0079b2fc 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16597: 0079b29c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16598: 00c78e08 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16599: 008c5680 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16599: 008c5620 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16600: 00dc8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16601: 0072b5a0 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16602: 008c1674 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16601: 0072b540 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16602: 008c1614 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16603: 004ecb4c 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16604: 00ce1070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16605: 00d8e354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16606: 0058f804 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16607: 00dc61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16608: 00d96088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16609: 00d8bb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16610: 00709198 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16611: 007484c0 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16610: 00709138 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16611: 00748460 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16612: 00ce0fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16613: 005aef14 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16614: 0072b748 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16614: 0072b6e8 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16615: 00dc7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16616: 00dc7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16617: 0041f8e0 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16618: 003ca480 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16619: 00780b80 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16619: 00780b20 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16620: 00dc6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16621: 00d91c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16622: 008dd080 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16623: 008af8b8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16624: 009bba48 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16622: 008dd020 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16623: 008af858 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16624: 009bb9e8 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16625: 00d8d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16626: 00d8f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16627: 00b2c198 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16627: 00b2c138 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16628: 00d92288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16629: 008ed864 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16629: 008ed804 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16630: 00dc63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16631: 004fe304 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16632: 008abe40 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16633: 00b2c190 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16632: 008abde0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16633: 00b2c130 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16634: 005eb0d4 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16635: 00ce5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16636: 00ce0f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16637: 0048bedc 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16638: 00dc61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16639: 00dc79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16640: 00d845e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16641: 0093c51c 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16641: 0093c4bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16642: 005ea0ec 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16643: 00d9d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16644: 00d8e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16645: 00d8afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16646: 00dc80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16647: 00782374 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16647: 00782314 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16648: 00603444 108 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16649: 008d5a08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16649: 008d59a8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16650: 0031e58c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16651: 00dc77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16652: 00dc768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16653: 00cfb4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16654: 008d44fc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16654: 008d449c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16655: 005e9ddc 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16656: 0097a7cc 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16656: 0097a76c 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16657: 00d99bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16658: 008d28d8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16658: 008d2878 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16659: 00dc71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16660: 0062965c 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16661: 00dc7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16662: 00d9b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16663: 00dc6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16664: 00cfb5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16665: 005ea0c4 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ @@ -16672,700 +16672,700 @@ │ │ │ │ 16668: 0062931c 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16669: 00dc6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16670: 00dc81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16671: 00da0dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16672: 00dc8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16673: 00d8a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16674: 00d845f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16675: 00716104 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16675: 007160a4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16676: 00dc8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16677: 002a82f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16678: 00dc6032 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16679: 00949514 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16680: 009cd270 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16679: 009494b4 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16680: 009cd210 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16681: 00cfb530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16682: 0094a20c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16682: 0094a1ac 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16683: 00dc7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16684: 00da118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16685: 00dc7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16686: 006294cc 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 16687: 00dc699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16688: 00d8d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16689: 00340d1c 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16690: 0072ce70 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 16691: 00742948 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16690: 0072ce10 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16691: 007428e8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16692: 00dc80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16693: 00d9bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16694: 00d8f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16695: 00d90314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16696: 0058e3f0 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16697: 00dc6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16698: 004ce3b4 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16699: 0095a6a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16700: 00824c88 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16699: 0095a648 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16700: 00824c28 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16701: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16702: 00d9894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16703: 00d8cd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16704: 00dc628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16705: 00298cec 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16706: 00d9ee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16707: 00dc78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16708: 00dc6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16709: 00d9986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16710: 00dc6018 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16711: 00dc6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16712: 00dc604b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16713: 00742748 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16714: 0075b258 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16713: 007426e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16714: 0075b1f8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 16715: 00d00288 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 16716: 0072a8a0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16716: 0072a840 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16717: 00c80874 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16718: 002eaeec 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16719: 00d9e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16720: 00932b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16721: 00b98bb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16720: 00932aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16721: 00b98b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 16722: 00620b94 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 16723: 009adab0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16723: 009ada50 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16724: 00d91384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16725: 0093d3fc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 16726: 007bcb08 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16725: 0093d39c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16726: 007bcaa8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16727: 00dc6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16728: 00d9b504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16729: 00dc67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16730: 00d92768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16731: 00dc68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 16732: 005e89d0 348 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 16733: 00267fbc 312 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 16734: 008f67b4 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16734: 008f6754 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16735: 00d9a7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16736: 0083a494 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16736: 0083a434 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16737: 00d96a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16738: 00dc67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16739: 00421500 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16740: 009cdbd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16740: 009cdb74 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16741: 00dc7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16742: 0095ae34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16742: 0095add4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16743: 00620d5c 472 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 16744: 00dc6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16745: 00952b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16746: 00953b54 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16747: 008de4b0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16745: 00952b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16746: 00953af4 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16747: 008de450 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16748: 00d8f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16749: 00d8b130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16750: 00586f54 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16751: 00dc7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16752: 00d9de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16753: 00da00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16754: 003e21f4 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16755: 00722110 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16755: 007220b0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16756: 00d89f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16757: 00dc76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16758: 0052f1f0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16759: 0096ebdc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16759: 0096eb7c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16760: 00dc6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16761: 00dc7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16762: 00dc65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16763: 00dc82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16764: 0079a204 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16765: 0099ecc8 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16766: 009b03a8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16767: 008ab66c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16764: 0079a1a4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16765: 0099ec68 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16766: 009b0348 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16767: 008ab60c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16768: 00dc8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16769: 00d96e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16770: 0096710c 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16770: 009670ac 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16771: 0055e4a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16772: 00304ebc 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16773: 00b83958 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16773: 00b838f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16774: 00c81a4c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 16775: 005bc524 44 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 16776: 00d98db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 16777: 00928e08 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16777: 00928da8 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16778: 00d97a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16779: 00d8f8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16780: 00d97e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16781: 00719680 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16781: 00719620 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16782: 00dc7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16783: 009772f8 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16783: 00977298 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16784: 00d91ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16785: 00780188 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16785: 00780128 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16786: 00dc6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16787: 00d91eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16788: 00dc6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16789: 00ae99c0 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16790: 00954e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16789: 00ae9960 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16790: 00954da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16791: 002b5718 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16792: 00d8a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16793: 005ae6f8 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16794: 0056edfc 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16795: 00dc824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16796: 002b541c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16797: 0063cda0 412 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 16798: 00dc7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16799: 00d93f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16800: 00d96e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16801: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16802: 00d98c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 16803: 00d9fb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16804: 008d3610 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16805: 0093a568 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16804: 008d35b0 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16805: 0093a508 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16806: 00dc763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16807: 00633524 600 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 16808: 005b4794 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16809: 00dc759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16810: 00dc76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16811: 0048ef84 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ 16812: 0063300c 656 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 16813: 00822194 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16813: 00822134 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16814: 00d9984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16815: 00dc66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16816: 00dc6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16817: 00748508 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16817: 007484a8 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16818: 00d9b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16819: 00da13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16820: 00d91fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 16821: 00d9c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 16822: 0098a38c 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16822: 0098a32c 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16823: 00dc6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16824: 00dc6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16825: 00dc82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16826: 0082bf8c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16826: 0082bf2c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16827: 0029f8dc 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 16828: 0063329c 648 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 16829: 008c1148 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16829: 008c10e8 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16830: 00dc5fdc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16831: 0072717c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16832: 008cacf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16831: 0072711c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16832: 008cac90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16833: 00dc671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16834: 00826d9c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16835: 00b86aa8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16834: 00826d3c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16835: 00b86a48 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16836: 00dc66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16837: 0056a988 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16838: 00dc71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16839: 00925c80 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16840: 00992d7c 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16839: 00925c20 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16840: 00992d1c 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16841: 00dc639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16842: 00d84414 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16843: 006e3538 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16844: 0093a6a8 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16845: 0098222c 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16843: 006e34d8 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16844: 0093a648 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16845: 009821cc 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16846: 00d95a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16847: 00d952d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16848: 00d91314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16849: 00924c94 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16850: 006d536c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16849: 00924c34 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16850: 006d530c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16851: 00dc802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16852: 00dc6001 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16853: 0058ef6c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16854: 007de774 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16854: 007de714 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16855: 00d9d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16856: 002a5d2c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16857: 00d9df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16858: 00da0c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16859: 00d8b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16860: 00dc83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16861: 00d95720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16862: 00d92918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 16863: 00962f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16863: 00962eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16864: 00dc7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16865: 004912a4 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16866: 00dc717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16867: 00dc78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16868: 002a686c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16869: 00dc6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16870: 00dc716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16871: 008219e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16871: 00821980 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16872: 0053c0e4 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16873: 00dc60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16874: 00da20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16875: 00dc7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16876: 0091bbc0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16876: 0091bb60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16877: 00d8bbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16878: 00d97bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16879: 00d8eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16880: 00dc7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16881: 00dc6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16882: 00dc6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16883: 004e3620 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16884: 002698c4 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16885: 00d90ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16886: 004633e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16887: 0042b648 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16888: 003a9124 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16889: 009aa834 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16889: 009aa7d4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16890: 00c81838 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16891: 004f8f44 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16892: 00dc6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16893: 00dc6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16894: 00722098 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16894: 00722038 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16895: 00dc6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16896: 007c3dfc 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16897: 008c1048 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16898: 008fbf2c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16899: 00934930 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16896: 007c3d9c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16897: 008c0fe8 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16898: 008fbecc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16899: 009348d0 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16900: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16901: 00dc6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16902: 0090cafc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16902: 0090ca9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16903: 00d8d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16904: 00dc7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16905: 00d8b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16906: 003fdc24 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16907: 00dc83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16908: 00d95310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16909: 007852b4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16909: 00785254 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16910: 00dc84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16911: 00dc60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16912: 00800e94 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16912: 00800e34 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16913: 00d8aed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16914: 003e2ac8 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16915: 00dc6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16916: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16917: 005fff68 632 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 16918: 008766ec 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16918: 0087668c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16919: 004fa22c 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16920: 00d8d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16921: 00d9a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16922: 00434b70 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16923: 00d93814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16924: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16925: 00dc7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16926: 00d991b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16927: 00dc62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16928: 008db72c 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16928: 008db6cc 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16929: 00d9d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16930: 00298528 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16931: 0078b4a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16931: 0078b444 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16932: 00dc7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16933: 0074f284 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16934: 006ea648 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16935: 008cbee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16936: 00913c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16937: 00876600 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16933: 0074f224 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16934: 006ea5e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16935: 008cbe88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16936: 00913c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16937: 008765a0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16938: 00d9891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16939: 00dc7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16940: 00297590 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16941: 008ca844 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16941: 008ca7e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16942: 00dc64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16943: 00dc751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16944: 00d9e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16945: 008baa34 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16946: 008ca564 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16945: 008ba9d4 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16946: 008ca504 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16947: 00dc7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16948: 00d8a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16949: 00dc77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16950: 00b838b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16951: 009a22c0 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16950: 00b83850 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16951: 009a2260 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16952: 002ec6dc 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16953: 0038a1e8 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16954: 002691b0 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16955: 005619c8 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16956: 00dc66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16957: 0092f880 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16957: 0092f820 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16958: 00d9f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16959: 008cbfa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16959: 008cbf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16960: 00dc6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16961: 00dc6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16962: 0032b304 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16963: 004107e0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16964: 003380a8 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16965: 00718088 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16965: 00718028 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16966: 00d96b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16967: 00da1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16968: 00dc78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16969: 00299ddc 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16970: 00338134 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16971: 00c81c84 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16972: 00950984 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16972: 00950924 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16973: 0061aaa0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 16974: 00dc744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16975: 0041574c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16976: 002e0cbc 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16977: 00d8a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16978: 00dc7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16979: 00d8bac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16980: 0061ab00 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 16981: 00dc82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16982: 00d988fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 16983: 005b90b4 160 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 16984: 00943160 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16985: 00b98b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16984: 00943100 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16985: 00b98ad0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16986: 004cf34c 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16987: 007e8924 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16987: 007e88c4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16988: 00d96cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16989: 00913424 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16989: 009133c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16990: 00dc7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16991: 00dc7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16992: 0095e108 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16992: 0095e0a8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16993: 0058f424 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16994: 00dc624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16995: 00dc6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16996: 00d8dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16997: 00d93864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16998: 005aeba0 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16999: 00d9d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17000: 00d9e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17001: 0061ab60 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17002: 00800bd8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17002: 00800b78 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17003: 00dc75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17004: 00dc713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17005: 00d8fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17006: 008fd3a4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17007: 00999e90 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17008: 008c34e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17006: 008fd344 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17007: 00999e30 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17008: 008c3488 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17009: 005710bc 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17010: 006ffb0c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17011: 0095681c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17010: 006ffaac 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17011: 009567bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17012: 00dc6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17013: 00d9aa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17014: 00d929a8 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17015: 00c7a968 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17016: 00da112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17017: 00dc7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17018: 008cfa4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17018: 008cf9ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17019: 00d95dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17020: 00dc83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17021: 008227b0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17021: 00822750 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17022: 00d02dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ 17023: 00d8f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17024: 0090fed0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17024: 0090fe70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17025: 00da1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17026: 00d00ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17027: 0051a2bc 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17028: 00dc674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17029: 00297690 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17030: 00d9faf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17031: 002d02bc 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17032: 008ecbd0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17032: 008ecb70 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17033: 00cba690 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 17034: 0073f9b4 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 17034: 0073f954 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 17035: 003e61c4 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17036: 00dc6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17037: 0099c554 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17037: 0099c4f4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17038: 00dc7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17039: 00d8ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17040: 007576dc 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17041: 0096d2a8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17042: 0091e43c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17040: 0075767c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17041: 0096d248 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17042: 0091e3dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17043: 00d8da54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17044: 004924cc 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17045: 00b98b5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17045: 00b98afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17046: 00da1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17047: 00dc7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17048: 00d01200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17049: 00d9c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17050: 0027f92c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17051: 00bcf1d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17052: 00dc8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17053: 0055e268 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17054: 0047ea70 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 17055: 0070d4c8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 17055: 0070d468 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17056: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17057: 00dc61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17058: 00d921d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17059: 00dc6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17060: 00d93324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17061: 00d9a18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17062: 007df6a0 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17062: 007df640 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17063: 00608434 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17064: 00514694 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17065: 002aaa10 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17066: 00849ce8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17066: 00849c88 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17067: 0041f5f0 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17068: 00da1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17069: 00c80d60 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17070: 009115cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17070: 0091156c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17071: 00d8c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17072: 00608494 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17073: 00d998cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17074: 00cbfb4c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17075: 00dc64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17076: 00d90824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17077: 00966c38 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17077: 00966bd8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17078: 00436584 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17079: 008aeea0 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17080: 00951500 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17079: 008aee40 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17080: 009514a0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17081: 00d8fd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17082: 005025a4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17083: 00da2ad0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17084: 00ce20f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17085: 00dc800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17086: 00956f64 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17086: 00956f04 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17087: 00dc70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17088: 00992250 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17088: 009921f0 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17089: 00532c28 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17090: 00dc8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17091: 006084f4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ - 17092: 00747fe4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 17092: 00747f84 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17093: 00d9fb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17094: 00749178 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 17095: 00740908 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 17094: 00749118 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17095: 007408a8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17096: 00dc6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17097: 00721be0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17097: 00721b80 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17098: 00dc6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17099: 009a44d0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17099: 009a4470 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17100: 00dc7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17101: 00861678 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17102: 00890ce8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17101: 00861618 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17102: 00890c88 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17103: 00d9e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 17104: 00c7a810 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 17105: 008cc1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17106: 007be0b8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17105: 008cc168 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17106: 007be058 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17107: 00da172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17108: 00dc67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17109: 0075c828 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17109: 0075c7c8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17110: 00d8c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17111: 0062dbcc 420 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17112: 0075c60c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17112: 0075c5ac 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17113: 00dc7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17114: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17115: 008db5ec 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 17116: 0078c154 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 17115: 008db58c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17116: 0078c0f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17117: 0062d88c 436 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17118: 007b4798 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17118: 007b4738 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17119: 002ac1dc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17120: 00da1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17121: 00473af0 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 17122: 0071beb8 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 17122: 0071be58 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17123: 00d923a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17124: 003cb458 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17125: 003343f4 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17126: 008c6028 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17126: 008c5fc8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17127: 00334524 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17128: 00dc8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17129: 00dc725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 17130: 00734b44 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 17130: 00734ae4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17131: 00ce4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17132: 00dc859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17133: 00d97ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17134: 00d94534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 17135: 00dc8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17136: 00dc63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 17137: 00706d28 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 17137: 00706cc8 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17138: 005bc550 184 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17139: 00dc7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17140: 0062da40 396 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17141: 00d999ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17142: 00d9b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17143: 00dc7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17144: 007a6d90 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17144: 007a6d30 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17145: 00416b8c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17146: 0051aa24 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17147: 00d92318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17148: 0096f778 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17148: 0096f718 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17149: 00dc85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17150: 00d9ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17151: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17152: 00dc6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17153: 00dc6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17154: 00dc7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17155: 005fccd8 2160 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17156: 0094e7a8 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17157: 009a1c08 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17156: 0094e748 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17157: 009a1ba8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17158: 00c818a4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17159: 00dc67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17160: 0025e540 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17161: 006a0140 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17161: 006a00e0 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17162: 00dc6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17163: 008d2b50 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17164: 0091336c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17163: 008d2af0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17164: 0091330c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17165: 004d4424 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17166: 00d8bce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17167: 002b915c 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17168: 005a8604 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17169: 0074d1e8 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17169: 0074d188 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17170: 00dc745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17171: 0041f3f0 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17172: 00d9e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17173: 00d96f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17174: 00d8aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 17175: 006cbd74 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 17175: 006cbd14 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 17176: 00d90d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17177: 00d9a7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17178: 007e0a30 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17178: 007e09d0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17179: 00dc712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17180: 007f4fac 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17180: 007f4f4c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17181: 00d9f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 17182: 0078b0cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17183: 009c074c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17184: 00954b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17182: 0078b06c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 17183: 009c06ec 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17184: 00954b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17185: 00dc76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17186: 00d9ed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17187: 00dc7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17188: 00991a48 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17188: 009919e8 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17189: 00d923d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17190: 00d8dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17191: 00953458 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17191: 009533f8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17192: 00297784 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17193: 00da1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17194: 009612c0 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17194: 00961260 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17195: 00da175c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17196: 00d961b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17197: 00302ee0 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17198: 00dc6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17199: 005ac950 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17200: 00dc6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17201: 00da21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17202: 009b0bf8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17202: 009b0b98 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17203: 005e8970 96 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17204: 00d8ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17205: 00dc6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17206: 0081a9e0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17207: 009610f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17206: 0081a980 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17207: 00961094 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17208: 00dc7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17209: 0099991c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17210: 00964134 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17209: 009998bc 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17210: 009640d4 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17211: 00ced904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ 17212: 00dc7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 17213: 00821708 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17213: 008216a8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17214: 00ced778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17215: 00dc7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17216: 00dc7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17217: 00d9ec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17218: 00dc7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17219: 00ced880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17220: 008fa940 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17220: 008fa8e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17221: 00dc8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17222: 00935d58 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17222: 00935cf8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17223: 00dc7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17224: 009731d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17224: 00973170 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17225: 00dc6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17226: 00d9c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17227: 00940c60 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 17228: 0073ee48 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 17227: 00940c00 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17228: 0073ede8 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17229: 00dc6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17230: 005ebcac 396 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17231: 009be2d4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17231: 009be274 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17232: 00dc6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17233: 00dc7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17234: 00d97ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17235: 00dc815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17236: 00d8a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17237: 009133c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17238: 007b348c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17237: 00913368 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17238: 007b342c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17239: 00505a34 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17240: 0032a82c 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17241: 00959950 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17241: 009598f0 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17242: 004746cc 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17243: 00ced7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17244: 00dc7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17245: 00dc827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17246: 00da2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17247: 00dc7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17248: 008fb468 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17249: 008132fc 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17248: 008fb408 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17249: 0081329c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17250: 0054f3a8 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17251: 006a5a30 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17251: 006a59d0 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17252: 00d8ca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17253: 00876744 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 17254: 0079aa04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17255: 006a5874 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17256: 0075a9cc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17253: 008766e4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17254: 0079a9a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 17255: 006a5814 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17256: 0075a96c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17257: 00372770 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17258: 00754fc4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17258: 00754f64 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17259: 00d9f57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17260: 002eae40 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17261: 00dc716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17262: 005b479c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17263: 0099898c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17263: 0099892c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17264: 00cdfcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17265: 007bb9d8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17265: 007bb978 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17266: 00296d94 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17267: 00dc648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17268: 004941cc 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17269: 002c97f4 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17270: 00dc7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17271: 00da17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17272: 00dc8bd0 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17273: 00dc6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17274: 00d9e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17275: 0028df44 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17276: 006e4de0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17277: 009824bc 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17278: 008dde98 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17276: 006e4d80 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17277: 0098245c 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17278: 008dde38 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17279: 00d8c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17280: 00d8b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17281: 00330848 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17282: 007eaa84 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17283: 008daa18 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17282: 007eaa24 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17283: 008da9b8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17284: 00d93ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17285: 0088bf9c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17285: 0088bf3c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17286: 00dc601f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17287: 00d93534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17288: 00dc6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17289: 00d89fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 17290: 007985e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 17290: 00798580 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17291: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17292: 002a1ef0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17293: 00d8fe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17294: 00dc80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17295: 008202f4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17295: 00820294 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17296: 00dc749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17297: 00dc7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17298: 00dc81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17299: 00dc77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 17300: 0071678c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 17300: 0071672c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17301: 00dc67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17302: 00d8c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17303: 00d926c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17304: 00dc6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17305: 006a218c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ - 17306: 00798b10 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17307: 006a22ac 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17305: 006a212c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17306: 00798ab0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 17307: 006a224c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17308: 00dc71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17309: 00dc8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 17310: 00798d24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 17310: 00798cc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17311: 00d8d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17312: 008ad87c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17312: 008ad81c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17313: 002ad858 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17314: 006a21ec 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17314: 006a218c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17315: 00d9b4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17316: 00d941d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17317: 00d8ba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17318: 0038146c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17319: 00dc6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17320: 00dc6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17321: 00dc78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17322: 008149d8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17322: 00814978 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17323: 00da17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17324: 0029be40 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17325: 00da03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17326: 00d96bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17327: 00dc732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17328: 006a224c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17328: 006a21ec 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17329: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17330: 007544a8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17330: 00754448 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17331: 00d8cd8c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17332: 00c87cc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17333: 00dc7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17334: 00d9a07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17335: 00dc7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17336: 00dc7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17337: 00c81428 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17338: 00dc6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17339: 00dc6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17340: 00dc73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17341: 0072e088 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17341: 0072e028 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17342: 00d97e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17343: 00d9c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17344: 009adc40 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17344: 009adbe0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17345: 00d948c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17346: 00d97510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17347: 00d8bc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17348: 00dc6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17349: 005680e8 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17350: 0031e5ac 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17351: 00d8a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17352: 002a19cc 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17353: 00721a24 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17353: 007219c4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17354: 0031e5cc 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17355: 008e9f28 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17355: 008e9ec8 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17356: 00dc80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17357: 00dc67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17358: 00dc6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17359: 00dc76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17360: 00982d28 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17360: 00982cc8 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17361: 00dc6065 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17362: 00d8f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17363: 00d94f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17364: 00533148 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17365: 00dc74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17366: 00dc6023 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17367: 005f9298 112 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17374,34 +17374,34 @@ │ │ │ │ 17370: 00cbdf38 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17371: 00d8f9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17372: 00d90774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17373: 00d91b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17374: 00dc6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17375: 00d95350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17376: 00dc8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17377: 007dccd0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17377: 007dcc70 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17378: 003380b8 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17379: 007a33cc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17380: 0075768c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 17381: 008e400c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17382: 00812b58 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17379: 007a336c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17380: 0075762c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17381: 008e3fac 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17382: 00812af8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17383: 00d91244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17384: 00da1abc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17385: 00cecc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17386: 00dc62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17387: 006e6c74 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17387: 006e6c14 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17388: 00dc833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17389: 00602f1c 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17390: 00ced6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17391: 00ced568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17392: 00d84400 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17393: 002f7b60 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17394: 008fa604 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17394: 008fa5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17395: 00ced670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ - 17396: 00968e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17396: 00968dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17397: 00dc85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17398: 002f7f98 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17399: 002a92fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17400: 00dc7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17401: 00dc8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17402: 00dc6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17403: 00d8b2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17414,216 +17414,216 @@ │ │ │ │ 17410: 00ced5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_w │ │ │ │ 17411: 0042735c 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17412: 005aaa0c 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17413: 00d9d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17414: 00d9ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17415: 00dc8b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17416: 00dc63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 17417: 00714e44 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 17417: 00714de4 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 17418: 00512c50 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17419: 009b43d4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17419: 009b4374 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17420: 0029539c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17421: 00934074 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 17422: 00706798 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 17421: 00934014 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17422: 00706738 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17423: 00d9f53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17424: 00d9f50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17425: 002fee24 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17426: 00d94214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17427: 00dc8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17428: 0029a3c8 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17429: 00c87d38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17430: 008ab23c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17431: 007e3de4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17432: 008ec7a0 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17433: 009169bc 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17430: 008ab1dc 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17431: 007e3d84 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17432: 008ec740 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17433: 0091695c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17434: 00dc7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17435: 00d9e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 17436: 007435d0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 17436: 00743570 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17437: 00dc6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17438: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17439: 00d96178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17440: 008cbc64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17440: 008cbc04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17441: 00d99b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17442: 0099be70 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17442: 0099be10 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17443: 00dc768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17444: 008fafb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 17445: 00719928 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 17444: 008faf58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17445: 007198c8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17446: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17447: 00c814ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17448: 008f6c00 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17448: 008f6ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17449: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17450: 00dc6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17451: 00d8aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17452: 002ac09c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17453: 00dc67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17454: 00dc8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17455: 00dc7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17456: 00982748 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17456: 009826e8 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17457: 0051a12c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17458: 002f93d0 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17459: 003733c8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17460: 005b0978 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 17461: 0076530c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17462: 008cb8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17463: 009bfb68 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17461: 007652ac 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 17462: 008cb86c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17463: 009bfb08 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17464: 00d935c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17465: 009a8e4c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17465: 009a8dec 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17466: 00d9fdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17467: 0075b190 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17467: 0075b130 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17468: 00dc7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17469: 004916d0 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17470: 0033ead0 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17471: 0039d02c 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17472: 00933550 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17472: 009334f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17473: 00d94ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17474: 00d937a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17475: 0075afec 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17475: 0075af8c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17476: 00d93494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17477: 0072d92c 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 17477: 0072d8cc 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17478: 00da22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 17479: 0070cd4c 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17479: 0070ccec 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17480: 00dc680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17481: 005b7258 476 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17482: 007ee81c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17483: 0094ad78 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17482: 007ee7bc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17483: 0094ad18 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17484: 003ca9ac 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17485: 00d939b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17486: 00304ee0 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17487: 00dc7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17488: 00299494 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17489: 00721bc4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17490: 007445e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17489: 00721b64 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17490: 00744584 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17491: 00d8bbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17492: 007afff0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17492: 007aff90 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17493: 00cf8b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17494: 00d9b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17495: 00d8e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17496: 0098a520 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17497: 00734c7c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17498: 0082bb74 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17496: 0098a4c0 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17497: 00734c1c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17498: 0082bb14 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17499: 00dc8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17500: 0095a008 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17500: 00959fa8 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17501: 00dc6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17502: 00d8bc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17503: 00dc6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17504: 00cf8ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17505: 00d9dc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17506: 00dc833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17507: 00812c08 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17507: 00812ba8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17508: 00d9da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17509: 008c94dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17509: 008c947c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17510: 00dc8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17511: 002a5f38 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17512: 00d9b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17513: 00dc7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17514: 00dc6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17515: 00da2a84 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17516: 00dc7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17517: 00761dfc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17517: 00761d9c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17518: 00d0240c 132 OBJECT GLOBAL DEFAULT 24 helper_info_unzip │ │ │ │ 17519: 00dc79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17520: 00d8b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17521: 005d8e48 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17522: 00dc6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17523: 00d9b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17524: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17525: 005728e8 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17526: 00dc69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17527: 009824c4 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17528: 009380a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17527: 00982464 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17528: 00938044 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17529: 00cf8a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17530: 00d95950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17531: 00d9cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17532: 00dc6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17533: 00dc622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17534: 002a6a90 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17535: 0074424c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17535: 007441ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17536: 00dc6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17537: 00326e64 428 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17538: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17539: 00da0cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17540: 007de9e4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17541: 00718118 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17540: 007de984 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17541: 007180b8 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17542: 00d9b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17543: 00d975e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17544: 006e7080 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17544: 006e7020 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17545: 00dc684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17546: 0033ba24 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17547: 00d906c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17548: 00798704 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17548: 007986a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17549: 00dc688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17550: 007d97ec 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17550: 007d978c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17551: 00dc6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17552: 0095d0fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17553: 007317c8 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17552: 0095d09c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17553: 00731768 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17554: 00dc7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17555: 00d8e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17556: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17557: 00d8d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17558: 00d97b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17559: 00dc784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17560: 00cdfff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ - 17561: 00798b70 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17561: 00798b10 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17562: 00dc6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17563: 002ac078 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17564: 00798d64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17564: 00798d04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17565: 00d92708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17566: 009b40e8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17566: 009b4088 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17567: 00d8e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17568: 00dc850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17569: 00dc7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17570: 00dc7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17571: 008e93c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17571: 008e9360 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17572: 00d8cadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17573: 0095bfd8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17573: 0095bf78 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17574: 00d93244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17575: 00642300 388 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ - 17576: 0071978c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17576: 0071972c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17577: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17578: 00dc67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17579: 00d8ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17580: 00da0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17581: 00cf64c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ - 17582: 007456c8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17582: 00745668 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17583: 00d98b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17584: 00da0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17585: 00925214 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17586: 009bd4b4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17585: 009251b4 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17586: 009bd454 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17587: 00d9c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17588: 00944264 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17588: 00944204 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17589: 005e9adc 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17590: 008cb3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17590: 008cb364 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17591: 00c803c4 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17592: 00d978c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17593: 00dc7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17594: 00d90fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17595: 002afcf8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17596: 009705c0 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17596: 00970560 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17597: 00d9f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17598: 00d990d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17599: 008cbd78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17599: 008cbd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17600: 00dc70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17601: 002fc3b0 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17602: 002aba8c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17603: 00d91cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17604: 00305aa8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17605: 00dc76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17606: 00ce0ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17607: 00dc83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17608: 00dc8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17609: 00d8fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17610: 0081648c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17610: 0081642c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17611: 00cf643c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17612: 00642194 364 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17613: 00d95d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17614: 008c43d4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17614: 008c4374 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17615: 00dc832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17616: 00937aec 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17616: 00937a8c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17617: 0051533c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17618: 007bca78 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17618: 007bca18 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17619: 005ec58c 340 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17620: 00cea574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17621: 00d990b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17622: 00dc740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17623: 00d8ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17624: 00cea67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17625: 00dc8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17631,359 +17631,359 @@ │ │ │ │ 17627: 00da1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17628: 00d9d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17629: 003aa750 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17630: 00dc7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17631: 00dc6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17632: 00630a44 596 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17633: 003ad5b8 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17634: 009598f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17634: 00959894 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17635: 00630534 652 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17636: 00328fc8 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17637: 00d92818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17638: 002aec6c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17639: 00cea5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17640: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17641: 005fdcb4 1880 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17642: 005b0c40 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17643: 007176ac 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17643: 0071764c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17644: 005137e4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17645: 00d99eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17646: 00989ea8 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17646: 00989e48 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17647: 00dc69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17648: 00d9b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17649: 00504620 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17650: 00dc7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17651: 00927f00 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17651: 00927ea0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17652: 006307c0 644 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ - 17653: 00797ad8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17654: 008caebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17655: 007f41e8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17653: 00797a78 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17654: 008cae5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17655: 007f4188 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17656: 00dc8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17657: 0073f1e4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17657: 0073f184 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17658: 003a8814 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17659: 00dc7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17660: 00605940 600 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17661: 00923efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17662: 008d5e48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17661: 00923e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17662: 008d5de8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17663: 00d9d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17664: 00dc827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17665: 00d8b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17666: 00815274 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17666: 00815214 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17667: 0027fa0c 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17668: 00d970f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17669: 00d98bdc 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 17670: 004cdee8 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17671: 008c41ec 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17671: 008c418c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17672: 00d8a0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17673: 00d9c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17674: 008f83fc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17674: 008f839c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17675: 00d9d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17676: 00dc614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17677: 007b4750 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17677: 007b46f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17678: 00dc692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17679: 00ceb0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 17680: 0055e910 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17681: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17682: 0061e5e0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 17683: 00ceaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 17684: 0092406c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17684: 0092400c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17685: 00dc64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17686: 00dc657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17687: 0061e700 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 17688: 00dc73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17689: 0055c660 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17690: 00ceb048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 17691: 0061e640 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 17692: 006a5118 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 17692: 006a50b8 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 17693: 002bace4 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17694: 00330c5c 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 17695: 00d96db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17696: 0033ff9c 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17697: 00dc7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17698: 00d8cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17699: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 17700: 00806400 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17700: 008063a0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17701: 00d9f4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17702: 009d66cc 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17702: 009d666c 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17703: 00d9a8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17704: 0041dea4 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17705: 00dc6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17706: 00dc7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17707: 00dc60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17708: 00ceafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 17709: 00dc6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17710: 00c80e14 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 17711: 0061e6a0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_w │ │ │ │ 17712: 00d93654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17713: 00d8ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17714: 0051c04c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17715: 003bcac8 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ - 17716: 0073da00 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17716: 0073d9a0 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17717: 00dc6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17718: 00d9bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17719: 00dc7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17720: 00968690 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17721: 008fa494 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17722: 00991a00 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17723: 00932a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17720: 00968630 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17721: 008fa434 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17722: 009919a0 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17723: 009329e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17724: 00d9e00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17725: 0041b1d8 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17726: 00dc7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17727: 008d13dc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17728: 008cbaf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17727: 008d137c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17728: 008cba94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17729: 00d93734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17730: 00dc6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17731: 00918190 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17732: 00903454 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17731: 00918130 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17732: 009033f4 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17733: 00dc7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 17734: 0032b84c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17735: 00dc70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17736: 00dc8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 17737: 006e65b8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17737: 006e6558 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17738: 005afa64 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17739: 00dc62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17740: 00dc6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17741: 00d9c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17742: 0042b49c 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17743: 008fef7c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17744: 00778324 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17743: 008fef1c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17744: 007782c4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17745: 00dc60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17746: 0077832c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17746: 007782cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17747: 00dc7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17748: 00d975c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17749: 00434a44 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17750: 0077836c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17750: 0077830c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17751: 00295db0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17752: 00dc7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17753: 00778400 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17754: 0077849c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17755: 00914398 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17753: 007783a0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17754: 0077843c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17755: 00914338 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17756: 00dc7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17757: 00c70164 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 17758: 00778540 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17758: 007784e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17759: 00dc7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17760: 007785ec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17761: 0077d1e4 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17762: 00910710 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17763: 007786a0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17760: 0077858c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17761: 0077d184 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17762: 009106b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17763: 00778640 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17764: 0042d090 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17765: 0077ab54 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17765: 0077aaf4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17766: 00d90794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17767: 00562dac 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17768: 0055c210 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17769: 00d95870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17770: 0029c5b8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17771: 0056bc28 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17772: 00743784 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17773: 0093c0a8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17772: 00743724 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17773: 0093c048 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17774: 00dc8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17775: 0079868c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17775: 0079862c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17776: 00dc6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17777: 007e8bcc 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17777: 007e8b6c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17778: 00dc6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17779: 00789ee8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17779: 00789e88 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17780: 00dc661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17781: 0054eb7c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17782: 00510b2c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17783: 00dc6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17784: 00dc7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 17785: 0037a490 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17786: 00d9d51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17787: 00dc68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17788: 008c92b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17788: 008c9254 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17789: 004f8cf0 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17790: 00dc6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17791: 00d9d71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17792: 00d8c068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17793: 00d9ea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17794: 00955430 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17795: 007a4348 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17796: 0096cf20 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17797: 0098b620 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17794: 009553d0 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17795: 007a42e8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17796: 0096cec0 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17797: 0098b5c0 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17798: 00dc625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17799: 00816b88 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17799: 00816b28 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17800: 0061c288 200 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 17801: 00dc825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17802: 0093ee0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17802: 0093edac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17803: 0041ee94 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17804: 00cfc10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 17805: 0061c4d4 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 17806: 00d8bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17807: 008befe8 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17808: 009953d8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17809: 0098ad74 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17807: 008bef88 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17808: 00995378 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17809: 0098ad14 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17810: 00d9cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17811: 00d8fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17812: 0098b0d0 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17812: 0098b070 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17813: 00cfc214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 17814: 0061c350 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 17815: 00cbe4c0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17816: 006364e8 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 17817: 00d99c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17818: 0090e9f0 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17819: 007812dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17818: 0090e990 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17819: 0078127c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17820: 002a89bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17821: 00d8f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17822: 003e2608 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17823: 00817f6c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17823: 00817f0c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17824: 00d90714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17825: 008ca450 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17826: 0076262c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17825: 008ca3f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17826: 007625cc 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17827: 00da10c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17828: 00dc6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17829: 00dc6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17830: 00d9d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17831: 00d8de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17832: 002cff58 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17833: 0032b8e4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17834: 008f3b48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17834: 008f3ae8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17835: 00d919a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17836: 003935c4 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17837: 00d9dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17838: 00dc65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 17839: 00636660 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 17840: 008c45bc 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17840: 008c455c 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17841: 0061c414 192 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 17842: 00cfc190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 17843: 0029b6b0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17844: 0048ec78 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17845: 007a0c58 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17845: 007a0bf8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17846: 00dc6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17847: 009054d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17847: 00905474 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17848: 00d04e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 17849: 00dc6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17850: 00796d5c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17850: 00796cfc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17851: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17852: 00da34d4 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 17853: 00dc7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17854: 003e2898 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17855: 00572b9c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17856: 00295ec0 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17857: 00d97a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17858: 006c8530 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17859: 00815e74 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17858: 006c84d0 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17859: 00815e14 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17860: 00dc6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17861: 00dc6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17862: 009833d8 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17862: 00983378 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17863: 00dc8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17864: 00da1040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17865: 00dc6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17866: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17867: 00ce1dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 17868: 005b48d4 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17869: 007b2a84 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17870: 0077776c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17869: 007b2a24 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17870: 0077770c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17871: 00d9b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17872: 00b2c1b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17872: 00b2c158 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17873: 00ce1ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 17874: 002eacb4 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17875: 00dc6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17876: 00d8bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17877: 00748954 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17877: 007488f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17878: 00d9fde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17879: 009abfec 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17880: 009aebe4 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17879: 009abf8c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17880: 009aeb84 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17881: 00dc6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17882: 00da0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17883: 00988814 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17883: 009887b4 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17884: 00dc7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 17885: 00ce5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 17886: 009697b0 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17886: 00969750 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17887: 00dc637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17888: 00dc6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17889: 008cab80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17889: 008cab20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17890: 00c81b8c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17891: 00d97b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17892: 007afe28 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17893: 008211a0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17892: 007afdc8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17893: 00821140 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17894: 00ce1e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 17895: 00d9e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17896: 00d04ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 17897: 00d91998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17898: 00d930a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17899: 0041a518 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17900: 0071b82c 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17900: 0071b7cc 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17901: 00dc81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17902: 00dc6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17903: 00d8e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17904: 00d96c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17905: 00d8fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17906: 0056988c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17907: 00d97560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17908: 00dc60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17909: 005e6ca0 72 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 17910: 00280b74 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17911: 002a8d6c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17912: 009ccf20 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17913: 00932d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17912: 009ccec0 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17913: 00932d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17914: 00480ca8 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 17915: 00dc6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17916: 0097a7e0 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17916: 0097a780 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17917: 00d9feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17918: 00dc6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17919: 00dc764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17920: 00c81218 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17921: 008e08e4 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17922: 00800c7c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17923: 00839ac4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17921: 008e0884 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17922: 00800c1c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17923: 00839a64 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17924: 00d8c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17925: 00298de4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17926: 00792ae0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17927: 0084eee8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17926: 00792a80 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17927: 0084ee88 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 17928: 005bb330 120 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 17929: 0093a27c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17929: 0093a21c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17930: 00d90574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17931: 00c81234 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17932: 002ad6f0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17933: 0088ae94 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17934: 0079c3f4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17935: 006e4d7c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17933: 0088ae34 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17934: 0079c394 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17935: 006e4d1c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17936: 00d95770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17937: 006376e0 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 17938: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17939: 00dc6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17940: 00dc60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17941: 00d9b4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17942: 00dc6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17943: 00d8b57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17944: 00da0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17945: 004b7c60 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17946: 00d8d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17947: 00715f34 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17948: 0072aa1c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17947: 00715ed4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17948: 0072a9bc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17949: 00dc6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17950: 00dc74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17951: 00dc848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17952: 00870550 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17952: 008704f0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17953: 00d9a22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17954: 00511934 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17955: 00d95980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17956: 00d97480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17957: 00dc6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17958: 0028cd00 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17959: 00857d98 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17960: 009afef8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17959: 00857d38 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17960: 009afe98 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17961: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17962: 00d926a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17963: 0055c804 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17964: 00999ae8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17964: 00999a88 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17965: 002fb6d0 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17966: 00808fb8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 17967: 00945050 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17966: 00808f58 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17967: 00944ff0 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17968: 00417154 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17969: 00742f08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17969: 00742ea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17970: 00dc7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17971: 00764b84 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17971: 00764b24 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17972: 00dc61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17973: 00dc7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17974: 00dc66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17975: 00dc81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17976: 00d8fcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17977: 00d9b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17978: 00905df4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17978: 00905d94 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17979: 00393444 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17980: 00cf3f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 17981: 00dc6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17982: 00da0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17983: 00dc74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17984: 00cf3d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ 17985: 00d92978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ @@ -17991,598 +17991,598 @@ │ │ │ │ 17987: 00dc6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17988: 00dc8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17989: 00d8dca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17990: 00cf3e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 17991: 00d9e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17992: 00d8b53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17993: 00d8f930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 17994: 00913e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 17995: 00796db0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17994: 00913e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17995: 00796d50 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17996: 00dc6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17997: 002bb440 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17998: 00dc6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17999: 00dc6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18000: 00d90b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18001: 00ce5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18002: 006cd538 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18002: 006cd4d8 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18003: 00cfbc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18004: 00914b00 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18004: 00914aa0 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18005: 00295fc0 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 18006: 00762e0c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 18006: 00762dac 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18007: 00d9f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 18008: 00742bc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18009: 008e7f38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18010: 00953720 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18008: 00742b64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 18009: 008e7ed8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18010: 009536c0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18011: 004295d0 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18012: 00d9fca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18013: 00cfbd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18014: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18015: 0063a5fc 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18016: 00d989ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18017: 00cf3e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18018: 00d9b9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 18019: 0063a908 320 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18020: 00dc68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18021: 009cdbf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18021: 009cdb90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18022: 00dc620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18023: 008c3710 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18023: 008c36b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18024: 00299b54 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18025: 0093f314 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18025: 0093f2b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18026: 0063a6f8 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18027: 00d9d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18028: 00298ee4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18029: 00dc860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18030: 00906078 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18030: 00906018 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18031: 00dc6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18032: 00da0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18033: 00cfbcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18034: 00dc6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18035: 002ad3a0 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18036: 009137bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18036: 0091375c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18037: 0041501c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18038: 004ac154 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18039: 00dc75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18040: 008e7104 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18040: 008e70a4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18041: 00dc7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18042: 00dc6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18043: 00d948d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18044: 00d8d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18045: 0063a800 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18046: 00635108 352 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ - 18047: 0073fc30 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 18047: 0073fbd0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 18048: 00dc6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18049: 00dc6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18050: 00918ec0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18050: 00918e60 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18051: 00dc6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18052: 00dc6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18053: 004cd1cc 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18054: 00dc65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18055: 00634e30 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18056: 00dc7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18057: 003721dc 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18058: 00dc846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18059: 0090f1a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18059: 0090f148 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18060: 00d93df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18061: 00dc6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18062: 00903a60 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18063: 0093a7d0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18062: 00903a00 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18063: 0093a770 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18064: 00d932a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18065: 00d8ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18066: 004121f4 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18067: 009490d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18068: 00988b2c 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18067: 00949074 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18068: 00988acc 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18069: 002a915c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18070: 007505f8 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18070: 00750598 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18071: 00d951a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18072: 009a079c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18072: 009a073c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18073: 00cf4e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18074: 0054bea4 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18075: 002f9214 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18076: 00634f9c 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18077: 00dc79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18078: 00d9a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18079: 00629150 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18080: 00d9e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18081: 00d9e7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18082: 00cf4f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18083: 006b9e14 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18083: 006b9db4 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18084: 00dc7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18085: 00dc84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18086: 00628e08 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18087: 00dc6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18088: 00d95740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18089: 00d04c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18090: 00d9e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18091: 008c3658 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18091: 008c35f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18092: 005a5178 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18093: 003e1fac 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18094: 008a4dc8 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18095: 008f862c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18094: 008a4d68 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18095: 008f85cc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18096: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18097: 00d9ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18098: 00d9ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18099: 00d92798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18100: 00d912c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18101: 00cf4f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18102: 00dc6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18103: 00628fbc 404 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18104: 00754840 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18105: 0079b3d4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 18104: 007547e0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18105: 0079b374 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18106: 00442274 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18107: 00dc6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18108: 002b9a64 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18109: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18110: 004d6738 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18111: 008ca678 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18111: 008ca618 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18112: 003e612c 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18113: 007df7a8 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18113: 007df748 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18114: 0029a260 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18115: 00dc68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18116: 00dc7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 18117: 005e9a44 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18118: 009835fc 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18119: 009ad5e4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18118: 0098359c 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18119: 009ad584 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18120: 004633cc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18121: 00d943b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18122: 00d99d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18123: 002fda44 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18124: 00d96148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18125: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18126: 00ae9b68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18127: 009a2e44 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18126: 00ae9b08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18127: 009a2de4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18128: 00d983c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18129: 003e20b0 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18130: 00d9a12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18131: 00d8e4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18132: 00d8d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18133: 00d97f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18134: 005ed27c 440 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18135: 00d8ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18136: 00d9c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18137: 00d97f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18138: 009d65c4 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18138: 009d6564 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18139: 00da0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18140: 00968dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18140: 00968d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18141: 00d9b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18142: 00d97310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18143: 00dc7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18144: 00dc6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18145: 00dc655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18146: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18147: 0093843c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18148: 008d1b68 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18147: 009383dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18148: 008d1b08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18149: 00d9f2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18150: 00c80f54 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18151: 00d90fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18152: 00bc6aec 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18153: 00609b78 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18154: 00914000 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18154: 00913fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18155: 005dd470 384 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18156: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18157: 0037a454 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18158: 0060a18c 584 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18159: 0095f25c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18159: 0095f1fc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18160: 00dc6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18161: 00d951f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18162: 00609d8c 540 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18163: 00298fd8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18164: 00cbef04 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18165: 00dc727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18166: 00dc632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18167: 008fe890 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18167: 008fe830 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18168: 005a9548 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18169: 00d8c6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18170: 00dc7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18171: 008c6194 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18171: 008c6134 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18172: 00dc73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18173: 007f7928 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18174: 00963640 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18173: 007f78c8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18174: 009635e0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18175: 00d8e434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18176: 00901f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 18177: 007622a0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 18176: 00901ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18177: 00762240 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18178: 00d8e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18179: 00d9d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18180: 0051ad74 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18181: 00d8dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18182: 00609fa8 484 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18183: 0047eb2c 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18184: 00dc6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18185: 00dc6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18186: 00d05c78 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18187: 00dc6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18188: 003a845c 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18189: 00dc7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18190: 009c1ee4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18190: 009c1e84 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18191: 00d97790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 18192: 007986c8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18193: 0082295c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18192: 00798668 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 18193: 008228fc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18194: 00dc6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18195: 00304810 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18196: 0075ca4c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18197: 008cbd1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18196: 0075c9ec 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18197: 008cbcbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18198: 00dc77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18199: 00ce7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18200: 00d972e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18201: 00ce7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18202: 007e9e94 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18202: 007e9e34 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18203: 00dc7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18204: 00d90624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18205: 00ce3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18206: 009be158 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18206: 009be0f8 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18207: 00d979b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18208: 0099cd48 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 18209: 00777d60 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 18208: 0099cce8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18209: 00777d00 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18210: 00da2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18211: 00ce7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18212: 00dc7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18213: 00d94564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18214: 0096fc38 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18214: 0096fbd8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18215: 0055b5e4 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18216: 008fd990 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18216: 008fd930 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18217: 00c77ed0 1668 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ - 18218: 0072f4e0 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 18218: 0072f480 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18219: 00dc7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18220: 00dc6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18221: 00dc7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18222: 008f7374 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18222: 008f7314 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18223: 00507d94 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18224: 00d8a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18225: 00d9dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18226: 007160ec 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 18226: 0071608c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18227: 00632db8 596 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18228: 00d8ba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18229: 00632918 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18230: 00dc847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18231: 00750cb8 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18231: 00750c58 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18232: 0055bed8 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18233: 00dc72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 18234: 007458a0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 18234: 00745840 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18235: 00dc6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18236: 00da15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18237: 00ce7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18238: 00dc8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18239: 00d8a438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18240: 009d4498 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18241: 008eb41c 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18240: 009d4438 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18241: 008eb3bc 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18242: 00d8f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18243: 00d9a4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18244: 00dc686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18245: 00d8e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18246: 009a3058 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18247: 00815dcc 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18246: 009a2ff8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18247: 00815d6c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18248: 00632b68 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18249: 00dc7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18250: 0029ab4c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18251: 0053cac4 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18252: 003e1344 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18253: 00dc6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18254: 00dc78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18255: 0056e540 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18256: 00b98bac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18256: 00b98b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18257: 00d9eb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18258: 00d9b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 18259: 0077ed50 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 18259: 0077ecf0 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18260: 00548d48 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18261: 00dc8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18262: 008122f4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18262: 00812294 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18263: 00dc65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18264: 0063f7b8 448 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18265: 00d90454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18266: 008c5824 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18266: 008c57c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18267: 0063fa18 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18268: 0091a92c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18268: 0091a8cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18269: 00d90c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18270: 0075befc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18270: 0075be9c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18271: 00d94f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18272: 00dc7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18273: 005c4a94 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18274: 0063f978 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18275: 0056bcd8 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18276: 009c0ac4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18276: 009c0a64 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18277: 00d9e5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18278: 00d9e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18279: 00da3b6c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18280: 00d96940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18281: 002a83bc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18282: 0075ce9c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18283: 009170a4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18282: 0075ce3c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18283: 00917044 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18284: 00dc6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18285: 00491540 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18286: 004245f0 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18287: 009565a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18287: 00956548 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18288: 00dc6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18289: 007c47f8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18289: 007c4798 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18290: 00d9e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18291: 00c81554 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18292: 009b42f0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18293: 008cd438 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18292: 009b4290 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18293: 008cd3d8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18294: 00c81c98 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18295: 00d94594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18296: 00dc6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18297: 005ba628 300 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18298: 009716bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18298: 0097165c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18299: 0063f9c8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18300: 004fc65c 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18301: 00d95860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18302: 00817018 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18303: 008cb4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18302: 00816fb8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18303: 008cb478 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18304: 002fc210 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18305: 00d8dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18306: 00dc7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18307: 0093fe58 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18307: 0093fdf8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18308: 00dc6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18309: 00dc7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18310: 00cef3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18311: 00d93704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18312: 00cef248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18313: 00dc75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18314: 00d92568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18315: 00dc7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18316: 003adcc0 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18317: 00d02514 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18318: 009d460c 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18319: 00817df0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18320: 008ab01c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18318: 009d45ac 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18319: 00817d90 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18320: 008aafbc 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18321: 00dc61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18322: 00ce4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18323: 00d9a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18324: 00d8ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18325: 00cef350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18326: 00d8af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18327: 00972928 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 18328: 0079a984 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 18327: 009728c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18328: 0079a924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18329: 00dc6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18330: 00dc8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18331: 00929a44 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 18332: 00747e34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 18331: 009299e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18332: 00747dd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18333: 00d96f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18334: 00d991e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18335: 00dc6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18336: 007a3178 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18336: 007a3118 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18337: 00d8fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18338: 00d9993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18339: 007e7e68 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18339: 007e7e08 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18340: 0025ece0 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18341: 00d95a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18342: 00dc6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18343: 00cef2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18344: 007bba48 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18345: 008c8cf4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18344: 007bb9e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18345: 008c8c94 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18346: 00dc6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 18347: 0078b028 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18348: 009ba654 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18347: 0078afc8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 18348: 009ba5f4 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18349: 00dc6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18350: 0032aedc 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18351: 00dc6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18352: 00dc656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 18353: 00792b68 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 18354: 007e5d60 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18353: 00792b08 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 18354: 007e5d00 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18355: 00d99144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18356: 00d8eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 18357: 007978f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 18357: 00797894 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18358: 00dc6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18359: 002a5b24 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18360: 00dc7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18361: 007df45c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18361: 007df3fc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18362: 00dc735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18363: 00d9ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18364: 00d9f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 18365: 0070b1c4 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 18365: 0070b164 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18366: 00490b50 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18367: 00dc6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18368: 00dc7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18369: 00d8ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18370: 00dc68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18371: 00d8b34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18372: 00dc7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18373: 00dc7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18374: 002a664c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18375: 002960bc 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18376: 00500c08 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18377: 008d80a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18378: 009ce2a4 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18377: 008d8048 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18378: 009ce244 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18379: 00dc6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18380: 00943020 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18380: 00942fc0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18381: 00c822fc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18382: 00ce0308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18383: 008df670 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18384: 008d9930 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18383: 008df610 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18384: 008d98d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18385: 00dc6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18386: 00dc7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 18387: 00764bdc 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 18387: 00764b7c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18388: 00ce0200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18389: 00bcf2a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18390: 003047c8 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 18391: 0077e2b0 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 18391: 0077e250 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18392: 0042c770 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18393: 00dc7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 18394: 00765520 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 18394: 007654c0 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ 18395: 00cf9dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18396: 00986180 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18396: 00986120 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18397: 00607fb4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18398: 009925bc 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18398: 0099255c 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18399: 00cf9c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18400: 0027f0a0 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18401: 00d93144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18402: 00949cc4 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 18403: 00741cc8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 18402: 00949c64 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18403: 00741c68 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18404: 00cf9d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18405: 00608014 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18406: 00dc6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18407: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18408: 00dc6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18409: 00dc6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 18410: 00613da4 620 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18411: 00d9f2b0 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18412: 00dc6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18413: 006144e8 588 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ - 18414: 00783b64 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18415: 0096628c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18414: 00783b04 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 18415: 0096622c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18416: 00cedf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18417: 00dc6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18418: 00dc6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18419: 00cedda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18420: 00dc754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18421: 002f67dc 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18422: 00d9ea60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18423: 009b60a0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18423: 009b6040 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18424: 00614010 624 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18425: 0098eb7c 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18426: 0099ace8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18425: 0098eb1c 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18426: 0099ac88 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18427: 00303f84 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18428: 009c0bac 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18428: 009c0b4c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18429: 00dc8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18430: 003ad6a8 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18431: 00ce4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18432: 00d98204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18433: 00cedeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18434: 008cc0b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18434: 008cc054 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18435: 00d90684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18436: 00cf9cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18437: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18438: 008e6b08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18439: 009cd4bc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18438: 008e6aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18439: 009cd45c 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18440: 00608074 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18441: 00dc7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18442: 0092ec74 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18443: 0099a324 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18442: 0092ec14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18443: 0099a2c4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18444: 00d8f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18445: 00dc68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18446: 00dc6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18447: 008e7174 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18448: 008622ac 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18447: 008e7114 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18448: 0086224c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18449: 00dc7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18450: 00d9897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18451: 00dc7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18452: 0055865c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18453: 00d99c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18454: 00474194 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18455: 00614280 616 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18456: 00cede2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18457: 00831588 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18457: 00831528 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18458: 00d906a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18459: 00dc8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18460: 005553d8 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18461: 00dc801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18462: 009c7484 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18463: 00905084 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18464: 0082a798 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18462: 009c7424 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18463: 00905024 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18464: 0082a738 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18465: 00d9dd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18466: 00dc861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18467: 004d4d64 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18468: 00dbd9a8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18469: 00d98a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18470: 00dc770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18471: 00dc7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18472: 00dc72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18473: 0095c9f8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18474: 00917a44 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18473: 0095c998 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18474: 009179e4 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18475: 00dc6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18476: 0032c560 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18477: 008ceb00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18477: 008ceaa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18478: 002fdabc 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18479: 00293d44 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18480: 00dc64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18481: 00c87b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18482: 00dc73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18483: 003e2ac0 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18484: 0055d738 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18485: 00d8abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18486: 00d960e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18487: 00dc77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18488: 008c9310 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18489: 00749ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 18488: 008c92b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18489: 00749a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18490: 00dc85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18491: 00867e24 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18492: 0092a768 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18493: 0073dea4 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 18494: 0076c108 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18495: 009a1e18 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18491: 00867dc4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18492: 0092a708 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18493: 0073de44 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18494: 0076c0a8 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18495: 009a1db8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18496: 00480e90 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18497: 00dc802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18498: 00dc66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18499: 009c5dac 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18499: 009c5d4c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18500: 00dc6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18501: 0061d560 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18502: 0061d680 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18503: 00d92618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18504: 0075cb6c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18504: 0075cb0c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18505: 006096ec 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18506: 00609a3c 316 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18507: 0061d5c0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18508: 00dc765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18509: 0080b2d8 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18509: 0080b278 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18510: 00609804 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18511: 00d921f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18512: 00d93954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18513: 00dc836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18514: 004875fc 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18515: 00d8edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18516: 008cc224 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18516: 008cc1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18517: 00437e60 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18518: 00d906b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18519: 00d90914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18520: 00dc6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18521: 002b3ff4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18522: 00d8c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18523: 00d9989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18524: 005a9880 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18525: 0079a11c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18525: 0079a0bc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18526: 0061d620 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18527: 00994614 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18527: 009945b4 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18528: 00d94664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18529: 007180a0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18529: 00718040 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18530: 00dc62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18531: 00d9beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18532: 00609924 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18533: 00968d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18533: 00968d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18534: 00d99104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18535: 00dc7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18536: 003402e4 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18537: 00595568 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18538: 00dc795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18539: 00da18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18540: 00d8cc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18541: 00782700 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18541: 007826a0 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18542: 00da0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18543: 00dc7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18544: 00dc62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18545: 00cfb008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18546: 00d97c30 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18547: 00cfae7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18548: 00dc6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18549: 0091afa4 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18549: 0091af44 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18550: 00dc7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18551: 002b9af8 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18552: 00cfaf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18553: 00da1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18554: 008ddbb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18554: 008ddb58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18555: 00435954 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18556: 00591d10 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18557: 00dc6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18558: 009239a0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18558: 00923940 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18559: 00db5348 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18560: 005b4988 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18561: 00dc7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18562: 00dc6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18563: 00dc675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18564: 004efcb8 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18565: 002972a4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18566: 00d99004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18567: 0087088c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18567: 0087082c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18568: 002b0b5c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18569: 00d9a0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18570: 0099388c 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18571: 00ae9458 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18572: 00998bb0 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18573: 007e8bfc 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18570: 0099382c 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18571: 00ae93f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18572: 00998b50 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18573: 007e8b9c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18574: 002930b0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18575: 00dc72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18576: 0056463c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18577: 009b4d7c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18577: 009b4d1c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18578: 00d97e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18579: 00d95f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18580: 0029d860 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18581: 0029669c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18582: 003e9f08 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18583: 00cfaf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18584: 00d93ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -18591,198 +18591,198 @@ │ │ │ │ 18587: 00dc7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18588: 00dc7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18589: 00d9d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18590: 00dc626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18591: 002b2b88 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18592: 0051302c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18593: 00d91fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18594: 00993814 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18595: 006eb38c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18594: 009937b4 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18595: 006eb32c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18596: 00d98044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18597: 00dc7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18598: 00d9d8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18599: 004d7654 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18600: 00d8cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18601: 00d99a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18602: 00530414 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18603: 00538780 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18604: 008283f0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18604: 00828390 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18605: 00dc605a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18606: 00dc6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18607: 00d97910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18608: 004e344c 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18609: 00510d04 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18610: 007df668 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18610: 007df608 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18611: 00dc7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18612: 00d92278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18613: 00d8d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18614: 00716144 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18615: 008b13f8 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18614: 007160e4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18615: 008b1398 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18616: 00332a38 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18617: 007da894 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18617: 007da834 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18618: 00384334 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18619: 00dc7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18620: 0050e444 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18621: 00533120 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18622: 00d9a68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18623: 0092b224 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18623: 0092b1c4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18624: 004cde94 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18625: 0095508c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18625: 0095502c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18626: 00d8c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18627: 00607a14 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18628: 0095293c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18629: 008e42ec 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18628: 009528dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18629: 008e428c 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18630: 00d9c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18631: 003730f4 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18632: 002a5294 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18633: 0063e518 424 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18634: 00d90884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18635: 0094e930 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18635: 0094e8d0 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18636: 00dc84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18637: 00492cdc 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18638: 003847fc 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18639: 00607a74 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18640: 0063e9dc 400 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18641: 00c81098 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18642: 006c7fb8 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18642: 006c7f58 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18643: 00dc6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18644: 00dc8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18645: 00d9d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18646: 0063e6c0 408 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 18647: 00dc6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18648: 00d97810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18649: 00d8f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18650: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18651: 00418228 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18652: 00dc7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18653: 003e2954 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18654: 002b56b8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18655: 008cc5bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18655: 008cc55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18656: 00dc66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18657: 00d9ab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18658: 00d9ec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18659: 0093ea18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18659: 0093e9b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18660: 00dc6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18661: 002a5660 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18662: 0095e6b4 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18663: 008a6fbc 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18662: 0095e654 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18663: 008a6f5c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18664: 00d8edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18665: 00d9f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 18666: 00607ad4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 18667: 00984188 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18667: 00984128 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18668: 0031e634 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 18669: 00d97610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18670: 00d92298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18671: 00968354 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18671: 009682f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18672: 00505e98 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18673: 0063e858 388 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 18674: 0099c7c4 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18675: 0073e8d4 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18676: 009cd764 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18677: 008d3e5c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18674: 0099c764 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18675: 0073e874 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18676: 009cd704 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18677: 008d3dfc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18678: 002fa910 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18679: 00dc752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18680: 00437ca8 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18681: 00dc797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 18682: 0072d660 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 18682: 0072d600 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18683: 00d9a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18684: 007ff3c8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18684: 007ff368 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18685: 00c8130c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18686: 00600e24 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 18687: 00dc77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18688: 0086b830 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18688: 0086b7d0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18689: 005b4a4c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18690: 00998ac0 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18690: 00998a60 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18691: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18692: 005fac08 2108 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 18693: 00dc836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18694: 003cb3c0 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18695: 002fa5fc 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18696: 00d920b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18697: 007b1994 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18697: 007b1934 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18698: 00dc8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18699: 00dc6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18700: 002f6a28 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18701: 007bcf40 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18702: 00813a94 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18703: 0075a86c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18704: 008fc438 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18705: 007afce4 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18701: 007bcee0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18702: 00813a34 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18703: 0075a80c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18704: 008fc3d8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18705: 007afc84 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18706: 0033e938 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18707: 00dc63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18708: 00268f68 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18709: 00dc6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18710: 00dc7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18711: 00d8bc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18712: 008fd260 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18713: 00813eac 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18712: 008fd200 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18713: 00813e4c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18714: 00d8b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18715: 00906da4 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18715: 00906d44 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18716: 00d93c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18717: 00da0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18718: 00953310 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18718: 009532b0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18719: 00507e44 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18720: 00d9e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18721: 00dc7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18722: 004d0070 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18723: 00da18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18724: 006e4cd4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18724: 006e4c74 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18725: 00dc676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 18726: 006d3d68 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18727: 008fdc78 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18726: 006d3d08 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18727: 008fdc18 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18728: 00d959e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18729: 00d9d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18730: 00971ae4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18730: 00971a84 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18731: 00d9f4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18732: 00d8ca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18733: 00dc647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18734: 00ce6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 18735: 00d9ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18736: 00793c9c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18736: 00793c3c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18737: 00dc809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18738: 00d8b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18739: 0029d490 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18740: 002f6dd4 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 18741: 00480f00 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 18742: 00932b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18742: 00932afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18743: 00492b60 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18744: 00da0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18745: 009adcac 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18746: 008f6ad8 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18747: 009200dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18745: 009adc4c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18746: 008f6a78 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18747: 0092007c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18748: 00dc6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18749: 009987d8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18749: 00998778 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18750: 00dc65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18751: 00dc77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18752: 00da1350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18753: 008e3c68 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18753: 008e3c08 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 18754: 00642b14 108 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 18755: 008cafd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18756: 00924eb4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18755: 008caf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18756: 00924e54 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18757: 00435544 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18758: 005b7434 376 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 18759: 00c82230 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18760: 007a2668 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18760: 007a2608 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18761: 00d97600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18762: 00553f80 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18763: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18764: 0047a9e8 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18765: 00dc6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18766: 0073e608 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18766: 0073e5a8 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18767: 00d910f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18768: 0052f330 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 18769: 005dc25c 156 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 18770: 006e66a8 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18770: 006e6648 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18771: 002c03c4 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18772: 00dc6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18773: 00500370 28 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18774: 002d75a4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18775: 00d8d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18776: 0075a244 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18777: 008dd738 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18776: 0075a1e4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18777: 008dd6d8 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18778: 00d9c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18779: 00dc816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18780: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18781: 00d9aadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18782: 002fd70c 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18783: 00c813f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18784: 003731dc 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ @@ -18796,299 +18796,299 @@ │ │ │ │ 18792: 00dc7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18793: 00d8d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18794: 00dc7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18795: 00dc6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18796: 00cfd6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 18797: 00cfd528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 18798: 00dc6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18799: 008bc7f0 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18800: 008214ec 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18799: 008bc790 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18800: 0082148c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18801: 00dc8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18802: 00d94a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18803: 00dc7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18804: 00dc8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18805: 00cfd630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 18806: 00dc6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18807: 004ac3ec 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18808: 0042d62c 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18809: 00d9e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18810: 0094df40 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18811: 00746848 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18810: 0094dee0 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18811: 007467e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18812: 00d8d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18813: 004426d8 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18814: 00520fd4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18815: 00d8dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18816: 00d8f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18817: 00d95760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 18818: 00940064 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18818: 00940004 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18819: 00d84458 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18820: 00cfd5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 18821: 00dc7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18822: 008082e0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18823: 0070e784 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18822: 00808280 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18823: 0070e724 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18824: 00d8f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18825: 00d9ecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18826: 0098f4f4 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18826: 0098f494 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18827: 00521688 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18828: 003dd300 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18829: 00956d80 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18829: 00956d20 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18830: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18831: 00d02304 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 18832: 00d95c50 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18833: 00d0450c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 18834: 0081285c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18835: 0088b214 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18836: 008f4340 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18834: 008127fc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18835: 0088b1b4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18836: 008f42e0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18837: 0033289c 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18838: 00da0cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18839: 00b83898 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18839: 00b83838 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18840: 00d954e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18841: 00d04590 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 18842: 00d95810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18843: 00500748 216 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18844: 00dc6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18845: 00d97340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18846: 007b47ac 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18846: 007b474c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18847: 0053832c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18848: 00dc6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18849: 002a8a80 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18850: 00d8a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18851: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18852: 009cc0f4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18853: 008134a8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18854: 0078bde4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18852: 009cc094 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18853: 00813448 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18854: 0078bd84 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18855: 00d845c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18856: 00d04488 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 18857: 004347dc 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18858: 00d905f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18859: 0093ef20 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18860: 008fecac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18861: 006ee3f0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18862: 0070bc24 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18859: 0093eec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18860: 008fec4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18861: 006ee390 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18862: 0070bbc4 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18863: 00dc6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18864: 00dc7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 18865: 00b29990 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18865: 00b29930 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18866: 00d982f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 18867: 00d93624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18868: 00cfead0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 18869: 00d9b4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18870: 00d947f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18871: 00dc85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18872: 008a67a0 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18872: 008a6740 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18873: 00d95050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18874: 00da2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 18875: 00cfea4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 18876: 009079d4 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18877: 0094b8a4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18876: 00907974 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18877: 0094b844 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18878: 00d95d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18879: 0099f20c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18879: 0099f1ac 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18880: 004efe3c 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18881: 00dbeafc 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18882: 00da3b68 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18883: 002feae4 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18884: 00dc6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18885: 00d8c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18886: 007de844 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18886: 007de7e4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18887: 00d932e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18888: 00dc6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18889: 00dc601c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18890: 00757be8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18891: 008e95fc 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18890: 00757b88 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18891: 008e959c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18892: 00c80ac8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18893: 00512198 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18894: 0090915c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18895: 0097a2a0 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18894: 009090fc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18895: 0097a240 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18896: 00d9e5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18897: 00cfe9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ - 18898: 00808cc4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18899: 0097b038 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18900: 009a4f58 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18898: 00808c64 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18899: 0097afd8 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18900: 009a4ef8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18901: 005463a0 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18902: 00dc6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18903: 0031b180 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18904: 00dc75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18905: 008ea544 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18905: 008ea4e4 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18906: 004172b8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18907: 00d93c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18908: 00491484 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18909: 009031b0 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18909: 00903150 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18910: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18911: 00d8c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18912: 007542b4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18912: 00754254 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18913: 00dc7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18914: 009c14e4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18915: 00938b98 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18914: 009c1484 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18915: 00938b38 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18916: 00dc6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18917: 00d98e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 18918: 00dc76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18919: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18920: 00dc6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18921: 00dc739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18922: 0082c7c4 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18922: 0082c764 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18923: 00dc7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18924: 00cfa42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 18925: 00d93414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18926: 008219e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18927: 008d7184 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18926: 00821988 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18927: 008d7124 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18928: 00d9bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18929: 00cfa2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 18930: 00372e48 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18931: 00d02e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 18932: 00d031f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 18933: 007b10e8 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18934: 008ad624 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18933: 007b1088 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18934: 008ad5c4 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18935: 00dc73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18936: 00995314 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18936: 009952b4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18937: 00da1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18938: 00d8e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18939: 005ab210 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18940: 00d01074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 18941: 002a3738 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18942: 00cfa3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 18943: 00d03408 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 18944: 00d92948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18945: 00c8159c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18946: 00dc8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18947: 003dd620 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18948: 00606c48 620 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 18949: 005024e8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18950: 00dc6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18951: 006dbcb0 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18951: 006dbc50 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18952: 00dc75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18953: 00619d80 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 18954: 00dc70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18955: 00905198 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18955: 00905138 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18956: 00dc764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18957: 00619ea0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 18958: 007e46f4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18958: 007e4694 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18959: 00dc8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18960: 0072020c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18960: 007201ac 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18961: 00dc62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18962: 00dc8aec 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18963: 00dc7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18964: 0041bc20 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18965: 002a8e24 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18966: 00619de0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 18967: 00da1080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18968: 00d04698 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 18969: 00d01284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 18970: 00d02fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 18971: 00dbea88 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18972: 00d97430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18973: 00990c28 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18973: 00990bc8 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18974: 00d8e4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18975: 006b1310 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18975: 006b12b0 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18976: 00cfa324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 18977: 00cfdef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 18978: 00d95550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18979: 00cfdd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 18980: 00dc729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18981: 005b072c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18982: 00dc73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 18983: 00dc746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18984: 00cfde70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 18985: 00619e40 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 18986: 00dc77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18987: 008d9ed8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18987: 008d9e78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18988: 00dc750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18989: 00dc7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18990: 004d4b58 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18991: 00742018 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18992: 007abb5c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18991: 00741fb8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18992: 007abafc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18993: 00428bfc 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18994: 00500638 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18995: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18996: 006ab494 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 18997: 009bded4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18998: 00813fc0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18999: 007174bc 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18996: 006ab434 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 18997: 009bde74 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18998: 00813f60 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18999: 0071745c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19000: 00da3958 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19001: 00dc74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19002: 00d9e37c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19003: 00dc6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19004: 005bccc8 304 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19005: 00b837c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19006: 00915330 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 19007: 00949b3c 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19005: 00b83760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19006: 009152d0 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 19007: 00949adc 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19008: 00d923f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19009: 00d90ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 19010: 007802dc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19011: 0099a0ec 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19010: 0078027c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 19011: 0099a08c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19012: 00cfddec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19013: 00dc841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19014: 00955030 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19014: 00954fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19015: 005621d4 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19016: 00d9aaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19017: 00da10e0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19018: 00dc76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19019: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19020: 00d9a84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19021: 007e5810 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19021: 007e57b0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19022: 0037a464 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19023: 00d9a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19024: 00ce3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19025: 00d912b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19026: 004915bc 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19027: 00991864 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19027: 00991804 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19028: 00d928c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19029: 007df4dc 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19029: 007df47c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19030: 00522ffc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19031: 00dc8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19032: 00d9fbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19033: 00dc713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19034: 00dc7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19035: 00dc68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19036: 0033ea6c 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19037: 00d9e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19038: 00b94108 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19038: 00b940a8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19039: 004103d0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19040: 00d934c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19041: 00d941c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19042: 003a866c 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19043: 00dc7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 19044: 0079aa84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 19044: 0079aa24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19045: 003e6270 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19046: 0029d578 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19047: 00dc65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19048: 00cbe4c4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19049: 00dc6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19050: 007a34b8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19050: 007a3458 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19051: 00dc78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19052: 00dc712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19053: 00915268 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 19054: 0096ae74 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19055: 007ab0fc 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19056: 00951e60 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19053: 00915208 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 19054: 0096ae14 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19055: 007ab09c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19056: 00951e00 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19057: 0041b440 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19058: 00dc84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19059: 0063d868 444 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19060: 00dc7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19061: 002ad0d8 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19062: 009b8b24 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19062: 009b8ac4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19063: 0063dd84 452 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19064: 0075c780 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19064: 0075c720 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19065: 002d748c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19066: 007c4c20 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19067: 00903628 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19066: 007c4bc0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19067: 009035c8 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19068: 00da0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 19069: 00741130 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19070: 00ae9d80 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19071: 009a4340 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19069: 007410d0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 19070: 00ae9d20 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19071: 009a42e0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19072: 0063da24 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19073: 00dc705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19074: 00d979f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19075: 008c3880 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19075: 008c3820 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19076: 005bc848 188 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19077: 00d8d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19078: 00d00a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19079: 00d9ed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19080: 00910bc8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19080: 00910b68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19081: 00da21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19082: 0054cff8 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19083: 008f3750 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19083: 008f36f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19084: 00dc6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19085: 00dc6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19086: 00d96168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19087: 002931b8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19088: 00d97640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19089: 0063dbd4 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19090: 00d9c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19097,524 +19097,524 @@ │ │ │ │ 19093: 00dc6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19094: 004f99c8 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19095: 0029f9a4 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19096: 00cf9748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19097: 00dc71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19098: 0053adfc 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19099: 00d8d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19100: 00925b70 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19100: 00925b10 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19101: 00d95520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19102: 00da08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19103: 0090513c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19103: 009050dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19104: 00dc6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19105: 00dc7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19106: 00dc6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19107: 008e5bfc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19107: 008e5b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19108: 00d92118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 19109: 00765134 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 19109: 007650d4 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19110: 00d8e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 19111: 00744998 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19112: 0083aed0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19113: 008db79c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19111: 00744938 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 19112: 0083ae70 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19113: 008db73c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19114: 00dbd95a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 19115: 00d8b4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19116: 0041742c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19117: 00d89f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19118: 002a922c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19119: 00dc71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19120: 00cf96c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19121: 00d991d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19122: 00d9a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19123: 009271b0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19124: 006cd570 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19123: 00927150 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19124: 006cd510 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19125: 006302e4 592 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19126: 00dc8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 19127: 00734000 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 19127: 00733fa0 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19128: 00d9a6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19129: 00d9abfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19130: 00d8c9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19131: 0058c270 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19132: 00d9a25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19133: 00d99224 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19134: 00d0159c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19135: 0062fe4c 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19136: 00d94114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19137: 00dc814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19138: 00304ef0 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19139: 00da07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19140: 0029719c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19141: 008c37c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19141: 008c3768 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19142: 005b0b38 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19143: 00dc622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19144: 00514c48 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19145: 007e01e0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19145: 007e0180 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19146: 00dc8af6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19147: 005baa74 200 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19148: 00dc6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19149: 003cb328 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19150: 00292f98 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19151: 00dc8af4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19152: 00994f1c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19152: 00994ebc 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19153: 00d9c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19154: 00d8d9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19155: 00514a3c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19156: 00d8d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19157: 00dc68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19158: 002a9cac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 19159: 0072f5e0 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 19159: 0072f580 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 19160: 00db4d30 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 19161: 002a3354 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19162: 00dc66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 19163: 0077d4e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 19163: 0077d480 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19164: 00295b38 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19165: 00dc80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19166: 00608674 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ - 19167: 00782d30 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 19167: 00782cd0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19168: 00630098 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19169: 00d97c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19170: 0090541c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19170: 009053bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19171: 00d9d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19172: 00dc8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19173: 006086d4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19174: 00dc622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19175: 009a3d84 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19175: 009a3d24 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19176: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19177: 00d9dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19178: 00dc6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19179: 00581c3c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19180: 00ce58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19181: 00d8e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19182: 002ac6d0 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19183: 0098a1d0 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19183: 0098a170 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19184: 004150c8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19185: 00d8b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19186: 00418dbc 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19187: 002911dc 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19188: 0034210c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19189: 00dc6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19190: 009a4e24 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19190: 009a4dc4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19191: 00dc6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19192: 00d91084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19193: 00dc73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19194: 009aff54 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19194: 009afef4 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19195: 00dc7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19196: 00dc8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19197: 008d7654 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19197: 008d75f4 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19198: 00d9c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19199: 00608734 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19200: 00628c3c 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19201: 008224dc 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19201: 0082247c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19202: 0041b2a4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19203: 008491a8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19203: 00849148 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19204: 00d94634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19205: 002ac084 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19206: 008cb590 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 19207: 007808ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 19206: 008cb530 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19207: 0078084c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19208: 006288fc 432 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19209: 00ce37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ - 19210: 007350c8 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 19210: 00735068 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19211: 00cff418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19212: 00c80858 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19213: 00dc650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19214: 00c8143c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19215: 00dc66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19216: 00dc6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19217: 008bc010 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19218: 00907568 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19217: 008bbfb0 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19218: 00907508 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19219: 00d8f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19220: 00cff394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19221: 005d8c00 28 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19222: 00dc81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19223: 008ae13c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19223: 008ae0dc 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19224: 00dc80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19225: 004ed60c 2288 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19226: 00ce5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19227: 00dc61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19228: 00dc75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19229: 00dc852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19230: 00d99024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19231: 00628aac 400 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19232: 0093a90c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19232: 0093a8ac 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19233: 003344b0 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19234: 00dc7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19235: 00dc6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19236: 007f3d60 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19236: 007f3d00 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19237: 00dc7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 19238: 00706a90 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 19238: 00706a30 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19239: 00d89fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19240: 00dc8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19241: 00d95660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19242: 0054fad4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19243: 00dc603b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19244: 0092c0d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19244: 0092c074 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19245: 00d02ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19246: 008e268c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19246: 008e262c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19247: 00cff310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19248: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19249: 00dc6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19250: 00d010f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19251: 002a9d58 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19252: 00544174 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19253: 007c3f44 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19253: 007c3ee4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19254: 005daab4 388 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19255: 00d9a74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19256: 00dc7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19257: 00d96d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19258: 00dc82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19259: 0050e0b4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19260: 0032c9a8 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19261: 00dc74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19262: 00516fb0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19263: 007b86e0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19263: 007b8680 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19264: 002fc188 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19265: 00dc7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19266: 006035f4 600 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19267: 00dc70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19268: 00d01308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19269: 00d97020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19270: 00dc768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19271: 0054c5f4 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19272: 00cecca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19273: 00504014 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 19274: 00748330 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 19274: 007482d0 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19275: 00d9889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19276: 007f73bc 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19277: 00946fdc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19276: 007f735c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19277: 00946f7c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19278: 00494ef0 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19279: 009154e0 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19279: 00915480 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19280: 00634404 600 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19281: 005dc4b4 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19282: 00c82260 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19283: 00d931e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19284: 003e5e28 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19285: 005b325c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19286: 00d99c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19287: 007246cc 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19287: 0072466c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19288: 00d9ffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19289: 0041a800 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19290: 00d84608 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19291: 00633eec 656 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19292: 00d8e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19293: 00ce7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19294: 00953a08 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19294: 009539a8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19295: 00ce6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19296: 00c80f18 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19297: 00d9ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19298: 00b98b94 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19298: 00b98b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19299: 00dc8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19300: 00dc6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19301: 00d93464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 19302: 007403f8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 19302: 00740398 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 19303: 00ce6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19304: 00d9b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19305: 00dc7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19306: 00968748 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 19307: 0076c020 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 19306: 009686e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19307: 0076bfc0 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19308: 00d9f9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19309: 00d9de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19310: 00d9f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19311: 00d978a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19312: 009cdc0c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19313: 008511e8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19312: 009cdbac 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19313: 00851188 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19314: 00ceb4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19315: 00dc80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 19316: 00765b48 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 19316: 00765ae8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19317: 00ceb360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19318: 00dc7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19319: 0063417c 648 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19320: 00d9a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19321: 00dc7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 19322: 00781474 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 19322: 00781414 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19323: 00ceb468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19324: 00d998ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19325: 00d9dcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19326: 00dc7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 19327: 00968f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19327: 00968ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19328: 00dc7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19329: 00d9fbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19330: 00d8c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19331: 00ce6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19332: 00d99b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19333: 00d95fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19334: 00d93334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19335: 00d8bbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 19336: 006f63c4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 19336: 006f6364 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19337: 00304230 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19338: 0056b900 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19339: 0058bf48 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19340: 00389220 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19341: 00dc6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19342: 00cf57dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19343: 00d04d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19344: 0059ebb4 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19345: 009cc48c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19345: 009cc42c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19346: 00d9eac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19347: 00dc7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19348: 00924518 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19349: 009aa654 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19348: 009244b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19349: 009aa5f4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19350: 00cf58e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19351: 00ceb3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19352: 00d9decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19353: 00808a48 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 19354: 007401e8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 19353: 008089e8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19354: 00740188 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 19355: 00dc642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19356: 00dc756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19357: 00d8c7c0 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 19358: 00d843d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19359: 005eb11c 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19360: 00c80ae0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19361: 00d9b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19362: 00ce5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19363: 0050eb70 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19364: 003aacfc 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19365: 00d96ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19366: 00d986bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 19367: 00780ec4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19368: 006b8ebc 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19369: 007229c0 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19367: 00780e64 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 19368: 006b8e5c 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19369: 00722960 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19370: 00d990f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19371: 009169a0 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19371: 00916940 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19372: 0061f240 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19373: 00cf5860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19374: 00dc60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19375: 007f2a80 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19376: 008f05a0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19375: 007f2a20 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19376: 008f0540 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19377: 002b5478 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19378: 008dc084 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19378: 008dc024 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19379: 00588164 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19380: 0061f2a0 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19381: 00603e94 804 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ - 19382: 0078097c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 19382: 0078091c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19383: 00d98b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19384: 00dc795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19385: 0096cce0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19385: 0096cc80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19386: 00581b70 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19387: 00cfa7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19388: 00d00ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19389: 00d9a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19390: 00dc6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19391: 0027ea28 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19392: 00dc8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19393: 00da2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19394: 00dc6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 19395: 009c7758 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19395: 009c76f8 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19396: 00d8ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 19397: 00747e4c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 19397: 00747dec 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19398: 00cfa744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19399: 00dc6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19400: 00d8f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19401: 0061f300 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19402: 00d9f4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19403: 003830e0 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19404: 0056f3f0 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19405: 00d9eaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19406: 009c6a90 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19406: 009c6a30 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19407: 00490fdc 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19408: 00d8dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19409: 00d9ed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19410: 00d9a6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19411: 009cf53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19411: 009cf4dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19412: 00d956b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19413: 00d94a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19414: 00da01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 19415: 007357d0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19416: 00937fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19415: 00735770 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 19416: 00937f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19417: 002a9e08 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19418: 00523210 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19419: 00dc7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19420: 00d96b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19421: 006a081c 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19422: 00997320 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19423: 008180e8 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19421: 006a07bc 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19422: 009972c0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19423: 00818088 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19424: 00cfa6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19425: 009ae0b8 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19425: 009ae058 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19426: 00d944a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19427: 00dc6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19428: 00514360 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19429: 0093ef7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19429: 0093ef1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19430: 00512bb8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19431: 003e20b8 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19432: 00d981d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19433: 00d9de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19434: 0099ccf4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19434: 0099cc94 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19435: 00dc78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19436: 00331c64 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19437: 002bb134 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19438: 0096d870 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19439: 00b98b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 19440: 007358b8 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 19438: 0096d810 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19439: 00b98aec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19440: 00735858 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 19441: 00dc6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19442: 00d8d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19443: 00d8da74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 19444: 0079ac44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19445: 009241dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19446: 008ca4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19447: 0094e0c4 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19444: 0079abe4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 19445: 0092417c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19446: 008ca44c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19447: 0094e064 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19448: 00d8a068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19449: 00d8cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19450: 00d9b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19451: 00dc841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19452: 0054f680 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19453: 00d93824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19454: 00618d00 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19455: 00d9e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19456: 00307e74 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19457: 00618e20 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19458: 009a0f40 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19458: 009a0ee0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19459: 00dc7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19460: 00d8b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19461: 00c81f5c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19462: 00517570 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19463: 00640f7c 244 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19464: 00618d60 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19465: 0033fe2c 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19466: 0064126c 264 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19467: 00d944c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19468: 00717b58 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19469: 007f36b0 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19468: 00717af8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 19469: 007f3650 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19470: 00dc633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19471: 00dc753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19472: 00641070 260 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19473: 00d8fe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19474: 00d91b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19475: 00d96de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19476: 00572470 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19477: 00290c7c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19478: 00d9ec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19479: 00ceeb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19480: 00dc7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19481: 00ceea08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19482: 00993738 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19482: 009936d8 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19483: 00618dc0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ - 19484: 0073a424 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 19484: 0073a3c4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19485: 0051d6b0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19486: 00ceeb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19487: 00d93614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19488: 008c4004 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19488: 008c3fa4 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19489: 00544fb4 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19490: 00641174 248 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19491: 00dc6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19492: 00dc6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19493: 00d8be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19494: 00d8ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19495: 00bcf188 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19496: 00d983e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19497: 00d9de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19498: 00d8f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19499: 00d9bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19500: 008682c8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19500: 00868268 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19501: 00d91114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19502: 00dc7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 19503: 0071bc1c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 19503: 0071bbbc 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19504: 00586e20 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19505: 008d2c94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19506: 00838e7c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19505: 008d2c34 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19506: 00838e1c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19507: 003331d8 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19508: 00c7ad18 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19509: 00ceea8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19510: 0097a7b8 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19511: 009a5c78 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19510: 0097a758 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19511: 009a5c18 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19512: 005d477c 496 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19513: 004633b4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19514: 0093f4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19514: 0093f480 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19515: 00d84824 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19516: 00d8e4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19517: 0025d368 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19518: 00dc79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19519: 00c81c1c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19520: 00dc6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19521: 00d8e2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 19522: 007016ac 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 19522: 0070164c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19523: 00d94a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19524: 008ca8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19524: 008ca89c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19525: 00d8f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 19526: 00765b34 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 19526: 00765ad4 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19527: 00514530 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19528: 00d959b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19529: 00999074 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19529: 00999014 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19530: 00d99c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19531: 00c6b06c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19532: 00dc75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19533: 00d9ea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19534: 00d91324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19535: 0074d8fc 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 19536: 0078116c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19537: 009a13b0 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19538: 009030f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19535: 0074d89c 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19536: 0078110c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 19537: 009a1350 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19538: 00903098 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19539: 00d9a06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19540: 00508bf0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19541: 00d95800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19542: 00dc6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19543: 00d8e474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19544: 00cf5338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19545: 00913d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19545: 00913cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19546: 00dc647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19547: 00dc6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19548: 00dc755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19549: 00cf5440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19550: 00dc613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19551: 008cbe30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19551: 008cbdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19552: 00d9b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19553: 0061bd60 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19554: 00d8aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19555: 00dc69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19556: 00293808 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19557: 00dc6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19558: 00d94004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19559: 0061bdc0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19560: 005addf8 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19561: 00dc7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19562: 009c8268 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19562: 009c8208 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19563: 002f5960 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19564: 00c819cc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19565: 008244a4 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19565: 00824444 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19566: 00d8a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19567: 00d9f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19568: 00cf53bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19569: 008c3e1c 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19569: 008c3dbc 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19570: 005159c4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19571: 008aa7a4 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19572: 009d6000 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19571: 008aa744 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19572: 009d5fa0 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19573: 00d997cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19574: 007d2b84 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19575: 0077fec0 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19574: 007d2b24 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19575: 0077fe60 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19576: 00290df0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19577: 00814ba4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19577: 00814b44 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19578: 0061be20 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19579: 00d8f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19580: 0056a3bc 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19581: 00d844d8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19582: 005fb444 108 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19583: 006416d0 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19584: 006b6fd8 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19584: 006b6f78 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19585: 00d95920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19586: 00863018 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19586: 00862fb8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19587: 00d91a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19588: 009622cc 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19588: 0096226c 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19589: 0032aafc 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19590: 00d97fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19591: 00dc601e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19592: 006413e0 384 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19593: 00dc66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19594: 0078c204 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19595: 009b9f7c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19596: 0073eedc 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19594: 0078c1a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19595: 009b9f1c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19596: 0073ee7c 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19597: 00d0516c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ - 19598: 0078a27c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19598: 0078a21c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19599: 006150d4 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19600: 00da143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19601: 00dc7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19602: 0071f32c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19602: 0071f2cc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19603: 00615828 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19604: 00d9ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19605: 00dc85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19606: 009c68a8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19606: 009c6848 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19607: 00dc6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19608: 00615348 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ - 19609: 00741118 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19609: 007410b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19610: 00d98dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19611: 00d91ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19612: 004935cc 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19613: 00da1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19614: 00dc602a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19615: 00d8c620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19616: 00d99ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ @@ -19622,1036 +19622,1036 @@ │ │ │ │ 19618: 00c80f7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19619: 00d95bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19620: 00641560 368 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 19621: 002a86b4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19622: 00d9ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19623: 00dc77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19624: 003e26c0 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19625: 0095a7bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19625: 0095a75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19626: 00d92268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19627: 005a8478 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19628: 00b83850 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19629: 0074778c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19630: 00b0ad30 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19628: 00b837f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19629: 0074772c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19630: 00b0acd0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19631: 006155bc 620 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 19632: 00dc611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19633: 007e4714 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19634: 008cb1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19633: 007e46b4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19634: 008cb198 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19635: 00d8fe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19636: 003315e4 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19637: 00b0ad2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19637: 00b0accc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19638: 00dc6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19639: 00d9c898 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19640: 0090db28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19640: 0090dac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19641: 003f4cd0 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19642: 00dc7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19643: 00827240 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19643: 008271e0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19644: 00dc85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19645: 005dc368 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 19646: 0056f50c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19647: 008e9e34 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19648: 009a1a58 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19647: 008e9dd4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19648: 009a19f8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19649: 00d939d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19650: 00dc7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19651: 009d4734 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19651: 009d46d4 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19652: 002f596c 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19653: 0093facc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19653: 0093fa6c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19654: 005b0a10 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19655: 00d9c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 19656: 006a1d0c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 19656: 006a1cac 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 19657: 00dbd91b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19658: 00da1af4 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19659: 00b0abe0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19659: 00b0ab80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19660: 00cf30ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 19661: 006a1e2c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 19661: 006a1dcc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 19662: 0056b788 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19663: 00dc7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19664: 00d8da44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19665: 00cf2f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ - 19666: 0073ec14 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19666: 0073ebb4 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19667: 0055e59c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ - 19668: 006a1d6c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 19668: 006a1d0c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 19669: 00dc7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19670: 006e5cc8 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19670: 006e5c68 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19671: 00cf3028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 19672: 009a3bb8 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19673: 00923f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19672: 009a3b58 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19673: 00923ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19674: 002b4d44 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19675: 00da20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19676: 00747448 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19676: 007473e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19677: 00dc80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19678: 008a8d74 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19678: 008a8d14 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19679: 003a47ac 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19680: 00d9c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19681: 00d8f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19682: 006a1dcc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 19683: 009d3aa0 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19682: 006a1d6c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 19683: 009d3a40 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19684: 00da1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19685: 00dc711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19686: 008c9e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19686: 008c9e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19687: 00cf2fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ - 19688: 009892a0 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19689: 00740a50 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19690: 0070662c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19688: 00989240 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19689: 007409f0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19690: 007065cc 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 19691: 00d961a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 19692: 008ff8ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19692: 008ff88c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19693: 00dc8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19694: 00da1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19695: 003a45e4 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19696: 008fabc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19697: 00721f28 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19696: 008fab64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19697: 00721ec8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19698: 00d8a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19699: 0055d75c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19700: 00dc6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19701: 009b0c00 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19702: 00961720 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19701: 009b0ba0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19702: 009616c0 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19703: 00c7c6f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19704: 00927070 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19705: 00960ad4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19706: 008b00a4 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19704: 00927010 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19705: 00960a74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19706: 008b0044 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19707: 00cfb218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 19708: 00cfb08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 19709: 00d8e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19710: 00d9f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 19711: 00cf496c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 19712: 008146fc 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19712: 0081469c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19713: 00dc7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19714: 00908c30 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19714: 00908bd0 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19715: 00dc6057 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19716: 002ac4dc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19717: 00cfb194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 19718: 00dc89b0 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19719: 0032d684 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19720: 00765bdc 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19720: 00765b7c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19721: 00cf48e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 19722: 00da0cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19723: 00dc7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19724: 008fab0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19724: 008faaac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19725: 00dc721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19726: 00784e84 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19726: 00784e24 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19727: 00d93524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19728: 00758cc4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19728: 00758c64 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19729: 00d03ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 19730: 00dc7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19731: 00dc77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19732: 00840f00 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19732: 00840ea0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19733: 00dc78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19734: 00dc840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19735: 00d03f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 19736: 007bd400 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19736: 007bd3a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19737: 005b60d0 408 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ - 19738: 00741310 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19738: 007412b0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 19739: 00cfb110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 19740: 0094442c 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19740: 009443cc 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19741: 00d9f6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19742: 008f2360 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19742: 008f2300 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19743: 00d952c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19744: 00dc7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19745: 002933d4 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19746: 002f629c 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19747: 00dc6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19748: 00cf4864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 19749: 00d8e484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19750: 007a2930 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19750: 007a28d0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19751: 00d92778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19752: 00dc6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19753: 00dc7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 19754: 00d97160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19755: 004958e0 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19756: 0078a76c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19756: 0078a70c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19757: 00dc7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19758: 00d03a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 19759: 00d8a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19760: 008caa6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19760: 008caa0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19761: 00dc653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19762: 00936108 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19762: 009360a8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19763: 0058c70c 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19764: 00dc606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19765: 0099e200 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19765: 0099e1a0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19766: 00dc828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19767: 00d96c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19768: 00dc60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19769: 0092f07c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19769: 0092f01c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19770: 00d9fba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19771: 00d9fc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19772: 007bc964 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19772: 007bc904 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19773: 002b7b04 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19774: 008ba798 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19775: 00959e74 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 19776: 0078b400 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19774: 008ba738 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19775: 00959e14 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19776: 0078b3a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19777: 00d9b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19778: 00d93c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19779: 007dd3a0 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19780: 0092462c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19779: 007dd340 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19780: 009245cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19781: 00dc65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19782: 00c817d8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19783: 0095c400 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19783: 0095c3a0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19784: 005a4c34 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19785: 00d95070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19786: 00d969f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19787: 00943164 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19788: 00997090 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19789: 00905ecc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19787: 00943104 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19788: 00997030 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19789: 00905e6c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19790: 00dc7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19791: 00d98364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 19792: 00705474 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19792: 00705414 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19793: 00dc6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19794: 00621d54 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 19795: 008c9874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19796: 0075e3a0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19795: 008c9814 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19796: 0075e340 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19797: 00dc8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19798: 00da2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19799: 005dd78c 2156 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 19800: 00d924a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19801: 00dc6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19802: 005b6840 824 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 19803: 00c8088c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19804: 009d5f24 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19804: 009d5ec4 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19805: 005dbd74 352 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 19806: 00dc68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19807: 00dc6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19808: 00298b18 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19809: 00d9f690 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19810: 00d94984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19811: 007545f0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19811: 00754590 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19812: 00516040 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19813: 006ee10c 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19814: 0086b784 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19813: 006ee0ac 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19814: 0086b724 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19815: 00dc858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19816: 00722188 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19816: 00722128 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19817: 00d99e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19818: 00d9f54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 19819: 00621efc 452 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 19820: 007a9150 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 19821: 0085a620 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19820: 007a90f0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19821: 0085a5c0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19822: 003854d0 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19823: 009787c4 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19823: 00978764 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19824: 002a21c0 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19825: 009388fc 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19825: 0093889c 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19826: 00d9aa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19827: 008d73a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19827: 008d7348 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19828: 00dc75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19829: 0082bd50 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19829: 0082bcf0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19830: 00dc7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19831: 00d8dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19832: 009558b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19833: 009666f4 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19834: 0084f308 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19832: 00955850 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19833: 00966694 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19834: 0084f2a8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19835: 00dc659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19836: 00d96800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19837: 008ba8e4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19838: 00736110 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19837: 008ba884 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19838: 007360b0 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19839: 00d95c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 19840: 00d96008 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 19841: 0096d428 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19841: 0096d3c8 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19842: 00d9ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19843: 00da2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19844: 0058e910 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19845: 00d9d65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19846: 008ccfa8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19847: 0094d548 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19846: 008ccf48 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19847: 0094d4e8 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19848: 00d982d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 19849: 00dc63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19850: 007b89a4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19851: 009af00c 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19850: 007b8944 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19851: 009aefac 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19852: 00d8df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19853: 00dc76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19854: 00dc66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19855: 00d96d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19856: 0070d708 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19857: 00908a04 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19856: 0070d6a8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19857: 009089a4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19858: 00d9b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19859: 00d9f52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19860: 009529f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19860: 00952994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19861: 00d8e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19862: 00268468 120 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 19863: 00dc621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19864: 00586ba0 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19865: 008dd8b8 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19866: 009a804c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19865: 008dd858 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19866: 009a7fec 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19867: 00dc8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19868: 006e6154 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19869: 009b3e14 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19868: 006e60f4 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19869: 009b3db4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19870: 00ce19b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 19871: 0063489c 288 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 19872: 0055e344 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19873: 00dc64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19874: 00d91c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19875: 00d9d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19876: 0063465c 296 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 19877: 0095074c 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19877: 009506ec 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19878: 00dc7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 19879: 003e2b84 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19880: 00dc68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19881: 00978334 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19881: 009782d4 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19882: 00d98f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19883: 00561bd4 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19884: 00dc75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19885: 00907d60 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19885: 00907d00 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19886: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19887: 0052f9ac 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19888: 00d95890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19889: 00d8b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19890: 002b6180 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19891: 008273a8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19891: 00827348 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19892: 00d9ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19893: 002bc454 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19894: 00d8a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19895: 00d8e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19896: 00ce1934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 19897: 00634784 280 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 19898: 00dc6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19899: 00d9e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19900: 00d9af84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19901: 00dc6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19902: 0029ae50 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19903: 00d95700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19904: 0098dda0 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19905: 0095efc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19906: 00706d08 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19907: 009d5adc 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19904: 0098dd40 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19905: 0095ef60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19906: 00706ca8 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19907: 009d5a7c 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19908: 00dc6003 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 19909: 006e6c64 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19909: 006e6c04 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19910: 00d9af34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19911: 00da15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19912: 00da0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19913: 00dc6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19914: 00814120 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19915: 008cb088 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19914: 008140c0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19915: 008cb028 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19916: 00d944e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19917: 005af61c 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19918: 0055d588 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19919: 008ff42c 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19920: 0073a384 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19919: 008ff3cc 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19920: 0073a324 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19921: 00d93c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19922: 00587ef0 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19923: 00591a98 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19924: 0075bc10 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19925: 0079a944 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19926: 009a51ec 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19927: 009864a4 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19928: 00800cbc 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19929: 007981ac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19930: 00964358 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19924: 0075bbb0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19925: 0079a8e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19926: 009a518c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19927: 00986444 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19928: 00800c5c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19929: 0079814c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19930: 009642f8 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19931: 00d8b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19932: 00d8c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19933: 00d939c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19934: 002ab4c0 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19935: 008ca33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19935: 008ca2dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19936: 00d96f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19937: 008ff95c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19938: 006e60e0 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19937: 008ff8fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19938: 006e6080 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19939: 0032b154 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19940: 0096bdf4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19940: 0096bd94 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19941: 003a46f0 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19942: 00d9d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19943: 005ab504 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19944: 00dc7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19945: 00d9ab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19946: 002ac778 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19947: 00d926e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19948: 007f9c70 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19948: 007f9c10 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19949: 004ce9fc 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19950: 003a4540 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19951: 004ef19c 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19952: 00d952f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19953: 00d90a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19954: 00d03300 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 19955: 00d8a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19956: 00dc6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19957: 00dc67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19958: 00953b70 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19958: 00953b10 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19959: 00d01938 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 19960: 0090f764 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19961: 0074d1a8 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 19962: 0093ae60 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19960: 0090f704 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19961: 0074d148 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19962: 0093ae00 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19963: 00445e70 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19964: 008da1dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19964: 008da17c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19965: 00d030f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ - 19966: 00776f9c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19966: 00776f3c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19967: 002ec654 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19968: 00dc7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19969: 0054c138 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19970: 008089b0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19970: 00808950 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19971: 00dc7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19972: 00ce4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 19973: 00cdfc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 19974: 003a3624 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19975: 00dc7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19976: 002a4fa0 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19977: 005a96f4 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19978: 00dc693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19979: 00da4064 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19980: 00d977f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19981: 0029cd2c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19982: 009a1508 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19982: 009a14a8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19983: 00dc825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19984: 00d94254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19985: 0077cda0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19985: 0077cd40 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19986: 00d90dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19987: 0077cde0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19988: 009615e4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19987: 0077cd80 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19988: 00961584 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19989: 00dc7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19990: 0077ce28 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19991: 0077cf90 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19992: 0077cfe8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19990: 0077cdc8 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19991: 0077cf30 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19992: 0077cf88 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19993: 00d9a97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19994: 00d9dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19995: 0077d048 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 19996: 00748608 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19995: 0077cfe8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19996: 007485a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19997: 00dc8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19998: 00d9d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19999: 00706ce8 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19999: 00706c88 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20000: 00dc7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20001: 007bdc78 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20001: 007bdc18 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20002: 00d9a9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20003: 00dc7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20004: 00d9de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20005: 00d97800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20006: 0095e7cc 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20006: 0095e76c 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 20007: 00dc6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20008: 002f8d54 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20009: 0090bb78 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20009: 0090bb18 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20010: 00d91a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20011: 00dc84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20012: 0073a430 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 20012: 0073a3d0 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20013: 00d991c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20014: 008aa9b0 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20015: 007271c4 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20014: 008aa950 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20015: 00727164 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20016: 00dc607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20017: 0091049c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20018: 007e7c98 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20017: 0091043c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20018: 007e7c38 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20019: 00d97750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20020: 00d906e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20021: 00642ad4 64 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20022: 00d9a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20023: 0093c274 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20023: 0093c214 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20024: 00d94904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20025: 00d9e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20026: 00553fb0 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20027: 00dc83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20028: 0033fd2c 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20029: 00d8d128 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20030: 0094e210 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20031: 007ab728 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20030: 0094e1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20031: 007ab6c8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20032: 00d98254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20033: 00d9b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20034: 0055e3bc 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20035: 0094f2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20036: 00818024 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20035: 0094f270 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20036: 00817fc4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20037: 00d9e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20038: 00d94484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20039: 00c81584 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20040: 004fe228 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 20041: 00778198 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 20041: 00778138 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20042: 005b634c 12 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20043: 00dc6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20044: 00d958d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20045: 00d97890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20046: 009c7980 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20047: 006d8750 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20046: 009c7920 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20047: 006d86f0 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20048: 00dc60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 20049: 0071d948 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 20049: 0071d8e8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20050: 00dc6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20051: 005d8c54 136 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ - 20052: 007926cc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 20052: 0079266c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20053: 00dc6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20054: 005a36c0 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20055: 0055be4c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20056: 0042e9d4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20057: 0055d7ec 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20058: 0093ea74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20058: 0093ea14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20059: 00dc6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20060: 00638180 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20061: 00dc602f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20062: 00dc77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20063: 00dc6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20064: 007bc8f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20065: 007d7e20 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20066: 00962574 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20067: 007e79e8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20064: 007bc898 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20065: 007d7dc0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20066: 00962514 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20067: 007e7988 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20068: 00d90604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 20069: 00746220 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20070: 0074d288 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20069: 007461c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 20070: 0074d228 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20071: 005e70e0 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20072: 009866b4 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20072: 00986654 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20073: 00dc8af1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20074: 002d0224 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20075: 00da1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20076: 00d8c038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20077: 00d00b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20078: 00638304 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20079: 00d9e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20080: 00d8cb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20081: 00913874 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20081: 00913814 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20082: 00dc7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20083: 00827138 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 20084: 00740128 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 20083: 008270d8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20084: 007400c8 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 20085: 00dc6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20086: 008f473c 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20086: 008f46dc 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20087: 005ea084 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20088: 00300ba4 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20089: 00999d5c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20090: 0098c920 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20089: 00999cfc 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20090: 0098c8c0 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20091: 00dc7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20092: 00d92738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20093: 005ead98 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ - 20094: 00747938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 20094: 007478d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20095: 00dc7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20096: 00dc6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20097: 0058e198 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20098: 00dc7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20099: 00544d68 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20100: 007bdc70 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20101: 007cea00 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20100: 007bdc10 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20101: 007ce9a0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20102: 00d9da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 20103: 00745f2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 20103: 00745ecc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20104: 00469f94 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20105: 005e999c 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20106: 00d9b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20107: 00d99014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20108: 00da20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20109: 00d9f4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20110: 009af20c 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20111: 007510b8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20110: 009af1ac 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20111: 00751058 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20112: 00d9c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20113: 002b4c7c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20114: 00d8a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20115: 00dc816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20116: 00826e90 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20116: 00826e30 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20117: 00dc767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20118: 00dc79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20119: 0059ae40 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20120: 0061dce0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ - 20121: 00706158 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20122: 00943e7c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20121: 007060f8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 20122: 00943e1c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20123: 0061de00 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20124: 00d98a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20125: 00dc6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20126: 00dc638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20127: 00dc8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 20128: 00780310 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 20128: 007802b0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20129: 00d8b56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20130: 005bc6c4 156 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20131: 00564b14 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20132: 0061dd40 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20133: 00dc6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20134: 00dc6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20135: 008cac38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20135: 008cabd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20136: 00294aa0 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20137: 00812d30 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20137: 00812cd0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20138: 00dc7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20139: 00dc7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20140: 00d93634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20141: 00dc67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20142: 00d9aa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20143: 00dc663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20144: 00d9dddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20145: 00984230 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 20146: 007160b8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 20145: 009841d0 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20146: 00716058 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20147: 005181e4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20148: 00933218 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20148: 009331b8 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20149: 00dc7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20150: 00dc703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20151: 00dc79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20152: 007de620 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20152: 007de5c0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20153: 00da2598 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20154: 00dc734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20155: 00d97eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20156: 00d8e544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20157: 00304ee8 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20158: 0061dda0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20159: 0088b3f0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20160: 0091f418 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20159: 0088b390 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20160: 0091f3b8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20161: 004efce0 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20162: 009442c0 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20162: 00944260 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20163: 00d9f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20164: 00d9dbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20165: 0093368c 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20166: 0074f164 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20165: 0093362c 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20166: 0074f104 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20167: 00c7e974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20168: 00d90c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20169: 00568a3c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20170: 00d93d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20171: 00d8fccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20172: 00dc81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 20173: 0077c908 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 20173: 0077c8a8 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20174: 00d8ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20175: 009d3a1c 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20175: 009d39bc 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20176: 00d979d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20177: 00d8e324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20178: 00d95cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20179: 007219d4 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20179: 00721974 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20180: 00dc7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20181: 00dc72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20182: 00d98334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 20183: 00d9b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20184: 00dc778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20185: 00968fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 20186: 00782e70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 20185: 00968f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20186: 00782e10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20187: 00d8a428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20188: 00dc80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20189: 008124ec 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20190: 009b1fe0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20189: 0081248c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20190: 009b1f80 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20191: 00dc6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20192: 0029d22c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20193: 00d96930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20194: 00dc605d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20195: 007d7f50 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20195: 007d7ef0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20196: 00c6c0dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20197: 003e6590 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20198: 00dc6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20199: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20200: 009a98a8 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 20201: 00740c80 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20202: 00722e3c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20200: 009a9848 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20201: 00740c20 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 20202: 00722ddc 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20203: 005da6d0 432 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20204: 00928674 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20204: 00928614 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20205: 0025eefc 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 20206: 0071b7d8 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 20206: 0071b778 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20207: 00dc62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20208: 00d94b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20209: 003a8b80 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20210: 00d951b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20211: 0037ade0 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 20212: 006f65d0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 20212: 006f6570 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20213: 00d94884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20214: 0091b484 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20214: 0091b424 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20215: 00da19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20216: 0083acc4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20216: 0083ac64 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20217: 00d9fcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20218: 00d925d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20219: 00c87ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20220: 0032d478 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20221: 00dc823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20222: 002ad2e4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20223: 0093c368 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20223: 0093c308 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20224: 00da1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20225: 008e5508 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20225: 008e54a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20226: 00dc69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20227: 0025c008 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20228: 003726f4 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20229: 00dc6012 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20230: 00dc645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20231: 00dc626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20232: 00c81138 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 20233: 00dc821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 20234: 00dc681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 20235: 00d8a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 20236: 002932bc 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 20237: 00dc7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20238: 00d8e2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20239: 005d2664 412 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ - 20240: 00715ca4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 20240: 00715c44 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20241: 00d97090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20242: 00da0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20243: 00cf89e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20244: 002abb84 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20245: 00dc8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20246: 00860a68 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20246: 00860a08 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20247: 002bcd74 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20248: 00dc6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 20249: 00989560 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20249: 00989500 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20250: 00dc841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20251: 00dc73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20252: 009a157c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20253: 0094fd6c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20252: 009a151c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20253: 0094fd0c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20254: 00cf895c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20255: 00303f98 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20256: 003aacb8 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20257: 00d90ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20258: 008fcb54 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20258: 008fcaf4 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20259: 00dc61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20260: 008dc6e4 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20260: 008dc684 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20261: 00d8a4e8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20262: 00dc7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20263: 008cc674 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20263: 008cc614 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20264: 00dc61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20265: 00dc6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20266: 00dc7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20267: 00dc6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20268: 002b7cfc 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20269: 0084ef40 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20269: 0084eee0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20270: 002c07b0 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20271: 0096c840 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20271: 0096c7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20272: 00d8ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20273: 002a380c 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20274: 0090da14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20274: 0090d9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20275: 00316308 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20276: 00d930f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20277: 0054eb14 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20278: 00dc6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20279: 00919ee8 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20279: 00919e88 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20280: 00cf88d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ - 20281: 00782dd0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 20281: 00782d70 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20282: 0054e7cc 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20283: 00dc6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20284: 00d971f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20285: 00751978 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20285: 00751918 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20286: 00dbd915 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20287: 00958ff0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20287: 00958f90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20288: 00da0aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20289: 00294c20 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20290: 00dc6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20291: 00dc84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20292: 009bf408 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20292: 009bf3a8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20293: 00dc6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20294: 00dc7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20295: 0090fd88 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20295: 0090fd28 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20296: 00d98024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20297: 00491d64 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 20298: 00743270 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 20298: 00743210 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20299: 00dc6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 20300: 00ba4494 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20300: 00ba4434 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20301: 00d88f5c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20302: 00dc7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20303: 005b6334 24 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20304: 00302d1c 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20305: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20306: 00908168 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20306: 00908108 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20307: 00d92598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20308: 0063d790 72 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20309: 00dc7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20310: 00584d48 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20311: 008c045c 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20311: 008c03fc 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20312: 00dc8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20313: 00dc6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20314: 00d9a28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20315: 0094fc78 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20316: 00916b08 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20315: 0094fc18 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20316: 00916aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20317: 00dc68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20318: 00dc6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20319: 008f9078 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20319: 008f9018 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20320: 00dc63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20321: 0084f434 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 20322: 007064c4 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 20321: 0084f3d4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20322: 00706464 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20323: 00bcefb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20324: 00dc82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20325: 00dc660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20326: 00d9f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20327: 00d8d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20328: 0063d5ac 236 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20329: 00d95110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20330: 007f74b0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20330: 007f7450 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20331: 00dc7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20332: 00d958c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20333: 00d8f8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20334: 00814b0c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20334: 00814aac 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20335: 00d9e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 20336: 0073fa54 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 20336: 0073f9f4 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 20337: 00d9e26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20338: 005623c8 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20339: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20340: 00968ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20340: 00968a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20341: 00dc7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20342: 00dc65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20343: 00840dd4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 20344: 00706378 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 20343: 00840d74 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20344: 00706318 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20345: 00dc7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20346: 007bed28 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20346: 007becc8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20347: 00dc7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20348: 00dc639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20349: 00dc826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20350: 00dc7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20351: 00dc70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 20352: 007315c0 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 20352: 00731560 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20353: 00d8da04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20354: 00816444 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20354: 008163e4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20355: 0027ed98 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20356: 00d95b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20357: 00821a00 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 20358: 00924180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20357: 008219a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20358: 00924120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20359: 00dc6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20360: 00dc6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20361: 00d971e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20362: 00dc612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20363: 00dc72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20364: 00dc6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20365: 00d8f8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20366: 009990f4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 20367: 00938048 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 20368: 00736254 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 20366: 00999094 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20367: 00937fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20368: 007361f4 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20369: 0038cc54 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20370: 00dc7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20371: 009801a0 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20371: 00980140 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20372: 002a35b0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20373: 00dc6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20374: 008e6858 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20375: 006f5534 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20376: 009b64f0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20374: 008e67f8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20375: 006f54d4 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20376: 009b6490 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20377: 00dc7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20378: 00dc676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20379: 0091ad48 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 20380: 007469c0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 20379: 0091ace8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20380: 00746960 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20381: 00d9b5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20382: 00dc85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20383: 002b3638 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20384: 00d9e77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20385: 008fa660 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20386: 00927ca4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20385: 008fa600 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20386: 00927c44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20387: 00dc6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20388: 00d9a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20389: 00dc656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20390: 00dc6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20391: 00dc66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20392: 007b8470 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20392: 007b8410 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20393: 00dc6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 20394: 00b2c148 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 20394: 00b2c0e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 20395: 00dc8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20396: 00dc7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 20397: 00d9e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20398: 00d9898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20399: 009bd414 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20400: 00918ae0 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20401: 00954e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20399: 009bd3b4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20400: 00918a80 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20401: 00954e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20402: 00c81b9c 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20403: 00912a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20403: 009129a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20404: 00d8b160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20405: 00dc6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20406: 00961b94 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20407: 00967d34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20406: 00961b34 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20407: 00967cd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20408: 00dc810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20409: 00dc7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20410: 00da1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20411: 00d9ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20412: 00da3939 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20413: 00d8ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20414: 00dc743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20415: 00d9f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20416: 00da2580 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20417: 002a382c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20418: 007aeffc 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20419: 009b3b70 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20420: 008db924 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20418: 007aef9c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20419: 009b3b10 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20420: 008db8c4 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20421: 005dcd9c 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20422: 00dc7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20423: 005e9e14 24 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20424: 00dc6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20425: 00966064 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20426: 006f4c6c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20425: 00966004 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20426: 006f4c0c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20427: 00dc6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20428: 008fa040 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20428: 008f9fe0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20429: 00dc82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20430: 00d9a7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 20431: 009134dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 20431: 0091347c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 20432: 005ea77c 136 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20433: 00dc633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20434: 0080c500 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20434: 0080c4a0 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20435: 00dc67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20436: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20437: 0058ec00 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 20438: 00744ee4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 20438: 00744e84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20439: 00423bdc 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20440: 004ed0c8 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20441: 00d9d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20442: 00d8f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20443: 00993298 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20443: 00993238 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20444: 00dc77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20445: 002b36a0 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20446: 00d9b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20447: 00dc73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20448: 009538a4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20448: 00953844 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20449: 005e961c 108 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20450: 00982188 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20450: 00982128 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20451: 00dc7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20452: 00dc84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20453: 00d90d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20454: 00d9a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20455: 009107b8 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20455: 00910758 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20456: 00d94914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20457: 00d9c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20458: 00dc60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20459: 00dc78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20460: 00d8c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20461: 00dbd92a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 20462: 003e6258 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20463: 005af2e8 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20464: 00b0a80c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20464: 00b0a7ac 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20465: 00dc7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20466: 0079cdd8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20466: 0079cd78 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20467: 00d956d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20468: 005b0434 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20469: 00d9d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 20470: 00dc6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20471: 00534c28 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20472: 00dc8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20473: 00d8b9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20474: 00d8c048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20475: 00511d00 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20476: 008f019c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20476: 008f013c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20477: 00d9bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20478: 00dc7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20479: 008f6134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20479: 008f60d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20480: 00d8ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20481: 00dc7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20482: 00dc7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20483: 007501d8 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20483: 00750178 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20484: 00385070 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 20485: 0077dc90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 20485: 0077dc30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20486: 00dc854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20487: 00c81648 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20488: 00d9d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20489: 0038f3dc 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20490: 002f7788 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20491: 00dc7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20492: 00d8f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20493: 007bec10 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20493: 007bebb0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20494: 00dc6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20495: 00dc67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20496: 0099e310 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20496: 0099e2b0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20497: 00d92908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20498: 00d04a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ - 20499: 008d0698 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20499: 008d0638 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20500: 00d051f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20501: 00dc6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20502: 002a5fdc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20503: 00d93154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20504: 006b8eb0 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20504: 006b8e50 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20505: 004cd874 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 20506: 002b61b0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20507: 00dc6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20508: 00d04ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20509: 00dc72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20510: 00d945e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20511: 00d8ccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20512: 006e55c4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20512: 006e5564 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20513: 00dc65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20514: 0032b19c 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20515: 0050ebb4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 20516: 0076547c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 20516: 0076541c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20517: 00dc7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20518: 002a6b3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20519: 007f6ba0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20519: 007f6b40 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20520: 00d8490c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 20521: 0071a824 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 20521: 0071a7c4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20522: 00d9c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20523: 009c0d8c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20523: 009c0d2c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20524: 00d8e5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20525: 005dcb08 392 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20526: 008e8e28 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20526: 008e8dc8 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20527: 00d04b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20528: 004e328c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20529: 008f7ce8 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20529: 008f7c88 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20530: 00585618 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20531: 008708e8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20531: 00870888 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20532: 00da0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20533: 004fa43c 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20534: 009c6fb0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20534: 009c6f50 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20535: 00dc892c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20536: 00514250 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20537: 00330cac 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 20538: 007454f0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 20538: 00745490 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20539: 005b8e58 284 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20540: 00d8d9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 20541: 00743b58 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 20541: 00743af8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20542: 00dc6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20543: 0095ee50 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20543: 0095edf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20544: 005b826c 372 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20545: 00dc85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20546: 002f9354 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20547: 0047387c 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20548: 00d9aa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20549: 00d9e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20550: 00d938d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20551: 00dc72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20552: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20553: 00d8eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20554: 002a511c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20555: 00dc7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20556: 002b13e8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 20557: 009b4eec 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20557: 009b4e8c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20558: 002b25c4 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20559: 00dc6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20560: 0074881c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20560: 007487bc 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20561: 005b76e0 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20562: 00d91134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20563: 00dc8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20564: 00d9dd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20565: 00814c50 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20565: 00814bf0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20566: 00d959a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20567: 00da0c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20568: 00793f88 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20568: 00793f28 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20569: 002acfb4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20570: 00dc6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20571: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20572: 007463ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20572: 0074634c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20573: 00dc723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20574: 008fecc8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20574: 008fec68 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20575: 00d91f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20576: 008e0b9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20576: 008e0b3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20577: 00dc705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 20578: 00741b20 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20578: 00741ac0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20579: 00dc845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20580: 00c80d18 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20581: 00dc7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20582: 00d8de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20583: 00d8f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20584: 0039343c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20585: 00759c6c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20586: 007bd2c4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20587: 009300cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20585: 00759c0c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20586: 007bd264 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20587: 0093006c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20588: 0031e5f0 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20589: 00dc8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20590: 0096c900 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20590: 0096c8a0 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20591: 00d9e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20592: 00d90534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 20593: 0079a570 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20593: 0079a510 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20594: 00d8c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20595: 007950d8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20596: 00795cc4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20595: 00795078 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20596: 00795c64 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20597: 00dc6041 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20598: 008fb9ec 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20599: 008672e8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20600: 007964b8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20598: 008fb98c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20599: 00867288 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20600: 00796458 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20601: 00d9e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20602: 003bcf94 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20603: 00da1da4 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20604: 009cca30 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20604: 009cc9d0 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20605: 00d95dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20606: 0085a5a4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20606: 0085a544 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20607: 004913cc 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20608: 00dc7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20609: 00c703cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20610: 00da1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20611: 00dc6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20612: 00d9efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20613: 00474794 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20614: 00302230 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20615: 0078178c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20615: 0078172c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20616: 00417a14 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20617: 00dc7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20618: 008dd3ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20618: 008dd34c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20619: 00d8b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20620: 00d9c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 20621: 007a970c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20621: 007a96ac 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20622: 002a1004 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20623: 00985518 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20623: 009854b8 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20624: 00d8faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 20625: 005d496c 752 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 20626: 00949834 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20626: 009497d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20627: 00d93ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20628: 00d97f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20629: 00d9d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20630: 007a2fd4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20630: 007a2f74 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20631: 00d99084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20632: 005ac7cc 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20633: 005ec890 24 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20634: 00d99dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20635: 00dc81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20636: 00dc7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20637: 0033fd98 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20638: 00538a2c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20639: 0033e644 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20640: 0048fd34 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20641: 00628730 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 20642: 00d91f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20643: 00753424 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20644: 009be608 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20643: 007533c4 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20644: 009be5a8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20645: 00dc8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20646: 00961c94 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20646: 00961c34 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20647: 00dc68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20648: 002c980c 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20649: 002b2900 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20650: 00dc6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20651: 006283e8 436 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 20652: 0058ebe0 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20653: 00dc64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ @@ -20660,224 +20660,224 @@ │ │ │ │ 20656: 00d9fe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20657: 004fc1f8 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20658: 00422cb0 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20659: 00dc615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20660: 00294d9c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20661: 00d8f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20662: 00dc8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20663: 009cb0ec 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20664: 007d349c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20663: 009cb08c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20664: 007d343c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20665: 00dc74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20666: 008d3154 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20666: 008d30f4 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20667: 00cff28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 20668: 008c3a4c 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20668: 008c39ec 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20669: 00dc822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20670: 0062859c 404 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 20671: 00dc73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 20672: 00d8af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20673: 007b47a0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20673: 007b4740 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 20674: 00cff208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 20675: 009ac890 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 20676: 00914e14 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20677: 009b0040 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20675: 009ac830 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 20676: 00914db4 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20677: 009affe0 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20678: 00dc739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20679: 00ce2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 20680: 00d947b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20681: 007ebd08 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20681: 007ebca8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20682: 002fe758 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20683: 00d8b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20684: 00ce2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 20685: 00dc659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20686: 00d9c3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20687: 006d0b14 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20687: 006d0ab4 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20688: 00588624 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 20689: 0077d3c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20689: 0077d364 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20690: 0041dd10 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 20691: 00ce2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 20692: 00950e64 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20693: 007e93b8 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20692: 00950e04 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20693: 007e9358 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20694: 00dbd917 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20695: 0088c0f8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20695: 0088c098 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20696: 00c7c33c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20697: 0095d67c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20697: 0095d61c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20698: 00d8d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20699: 00cff184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 20700: 00dc6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20701: 00da0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 20702: 00d0369c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 20703: 007c42dc 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20703: 007c427c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20704: 002aa1ac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20705: 00dc7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20706: 00dc7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20707: 00d9b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20708: 00dc616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20709: 00d017ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 20710: 00c814d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 20711: 00746d0c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20711: 00746cac 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20712: 00dc78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20713: 00ce2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 20714: 00c74084 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20715: 00916fe4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20715: 00916f84 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20716: 003e8174 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20717: 0075a0cc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20717: 0075a06c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20718: 00ce18b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 20719: 0051ab04 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20720: 0029e930 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20721: 00d018b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 20722: 00d921e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20723: 0053b244 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20724: 00dc84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20725: 0079737c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20725: 0079731c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20726: 00dc83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20727: 00dc791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20728: 00584dc8 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20729: 00d9aa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20730: 002adbf4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20731: 0081cf3c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20732: 007dc340 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20733: 007e418c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20731: 0081cedc 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20732: 007dc2e0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20733: 007e412c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20734: 00ce5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 20735: 00d94124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 20736: 00cf9328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 20737: 0080af10 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20737: 0080aeb0 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20738: 00ce182c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 20739: 00d8d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20740: 00d05bcc 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20741: 0075508c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20741: 0075502c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20742: 00dc85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20743: 00469b74 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20744: 00cf92a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 20745: 00dc7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 20746: 00776628 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20747: 006ea4c8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20748: 009a1acc 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20746: 007765c8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20747: 006ea468 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20748: 009a1a6c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20749: 00d8cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20750: 002bad58 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20751: 00dc843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20752: 00d8b9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20753: 002babf4 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20754: 00d9fbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20755: 00dc6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20756: 00dc8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20757: 00d8f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20758: 007a4460 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20758: 007a4400 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20759: 00d9b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20760: 008cab24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20761: 0092a604 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20760: 008caac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20761: 0092a5a4 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20762: 00d9cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20763: 00d02d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 20764: 00939d58 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20765: 009b709c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20764: 00939cf8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20765: 009b703c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20766: 00dc6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20767: 00dc6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20768: 00dc6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20769: 00d9e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20770: 00cf9220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 20771: 00d8a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20772: 0080ba48 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20773: 00949360 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20774: 0094b700 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20772: 0080b9e8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20773: 00949300 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20774: 0094b6a0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20775: 00dc6031 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20776: 00dc7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 20777: 00d00f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 20778: 008d62a0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20778: 008d6240 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20779: 00dc7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20780: 00c8119c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20781: 00d9c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 20782: 00dc609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20783: 00d97ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20784: 00d8cabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20785: 00d8b48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20786: 00dc812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20787: 008dfb94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20787: 008dfb34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20788: 00dc8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20789: 00797548 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20789: 007974e8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20790: 00dc6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20791: 00d9d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20792: 0056f374 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20793: 00dc7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20794: 00d95710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20795: 00d8bcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20796: 006c91f4 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20796: 006c9194 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20797: 00dc82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20798: 008f74b4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20798: 008f7454 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20799: 00dc701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 20800: 00d0117c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 20801: 0090a0b8 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20801: 0090a058 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20802: 00dc6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20803: 008fbc40 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20803: 008fbbe0 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 20804: 00cf16e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 20805: 0099c610 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20805: 0099c5b0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20806: 00564a3c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20807: 0077e6c4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20808: 009984b8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20807: 0077e664 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20808: 00998458 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 20809: 00cf17ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 20810: 008feb44 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20811: 00932c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20810: 008feae4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20811: 00932c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20812: 00d8d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20813: 00d8c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20814: 00d845cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20815: 00dc6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20816: 00d949e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 20817: 006a30ec 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 20817: 006a308c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 20818: 00dc76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 20819: 006a320c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 20819: 006a31ac 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 20820: 005fe40c 616 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 20821: 00d96fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20822: 006a314c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 20823: 0090e8a4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20822: 006a30ec 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 20823: 0090e844 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20824: 00dc7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20825: 0052240c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20826: 00dc6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20827: 0032abc0 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20828: 00d9eba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20829: 00dc7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20830: 00d97040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20831: 00cf1768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 20832: 0050245c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20833: 0055e474 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20834: 008c6c54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20834: 008c6bf4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20835: 00c6adb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20836: 00dc627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20837: 00853e94 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20838: 0099f884 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20837: 00853e34 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20838: 0099f824 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20839: 002a1f4c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 20840: 006a31ac 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ - 20841: 007656b8 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20842: 007813e4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20843: 00927cc0 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20840: 006a314c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 20841: 00765658 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20842: 00781384 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20843: 00927c60 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20844: 00dc6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20845: 00d92688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20846: 00478f60 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20847: 009a2344 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20848: 009c9c6c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20847: 009a22e4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20848: 009c9c0c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20849: 00dc604e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20850: 00d8c530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20851: 00d8dab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20852: 008fe874 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20853: 0093eec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20854: 00969158 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20855: 0095cc60 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20856: 007d8524 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20852: 008fe814 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20853: 0093ee64 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20854: 009690f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20855: 0095cc00 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20856: 007d84c4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20857: 00da1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 20858: 007453c4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20858: 00745364 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20859: 00d9fdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20860: 009be6b4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20860: 009be654 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20861: 003045cc 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20862: 003dd61c 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20863: 00924574 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20863: 00924514 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20864: 00d9b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20865: 0093bf68 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20865: 0093bf08 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20866: 0033802c 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20867: 00d9fa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20868: 0091bba4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20868: 0091bb44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20869: 00416808 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20870: 0061e760 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 20871: 0061e880 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ - 20872: 0071a430 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20872: 0071a3d0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20873: 00d9a2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20874: 0058c110 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20875: 00dc7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20876: 00d9fe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20877: 0061fb68 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_d │ │ │ │ 20878: 00438a28 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20879: 0061e7c0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_h │ │ │ │ @@ -20888,304 +20888,304 @@ │ │ │ │ 20884: 0061f844 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 20885: 00dc8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20886: 00dc70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20887: 00d925c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20888: 00dc8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20889: 00dc7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20890: 00dc6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20891: 00952eac 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20891: 00952e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20892: 00dc788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20893: 0098d170 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20894: 009a21e8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20893: 0098d110 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20894: 009a2188 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20895: 00d96a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20896: 009690a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20896: 00969040 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20897: 00d8eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20898: 0074f0f4 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20898: 0074f094 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20899: 00ce9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 20900: 00dc6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20901: 00ce93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 20902: 009a52d8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20902: 009a5278 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20903: 00dc7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20904: 00d951d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20905: 0030313c 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20906: 009c39b0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20906: 009c3950 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20907: 00d9f78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20908: 00d99064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20909: 0061e820 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 20910: 00ce94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 20911: 00ce3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 20912: 00d98404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 20913: 0061f9ec 380 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 20914: 00d95f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20915: 005ad9e4 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20916: 00514860 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20917: 0096a004 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20917: 00969fa4 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20918: 00cf79e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 20919: 006d5b4c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20919: 006d5aec 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20920: 00cf7858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 20921: 00da07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20922: 00d8b5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20923: 00cba750 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20924: 008e8000 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20924: 008e7fa0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20925: 00d97170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20926: 00331f44 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20927: 00cf7960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 20928: 00d8bb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20929: 00dc755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20930: 00d97350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20931: 00d9a6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20932: 003293f0 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 20933: 00c80ccc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20934: 00dc8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20935: 002b4d00 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20936: 00d975a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20937: 0074376c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20937: 0074370c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20938: 00d93314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20939: 00dc713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20940: 00ce9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 20941: 00d99bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20942: 00dc7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20943: 008faab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20943: 008faa50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20944: 002b602c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20945: 008cc2dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20945: 008cc27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20946: 00dc79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20947: 00dc7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20948: 00dc77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20949: 00d90f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20950: 00cf78dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 20951: 00d97a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20952: 00d9e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20953: 00c79e74 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 20954: 00d9fce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20955: 009b8b48 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20955: 009b8ae8 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20956: 00dc8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20957: 008e14c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20957: 008e1468 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20958: 00d96ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20959: 005905f8 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20960: 00dc6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20961: 00727788 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20962: 009634e8 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20961: 00727728 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20962: 00963488 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20963: 00dc7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20964: 00dc724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20965: 00782ba4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20965: 00782b44 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20966: 00dc72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20967: 009285ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20967: 0092854c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20968: 00d8acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20969: 009bdad8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20969: 009bda78 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20970: 00dc8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20971: 00d942b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20972: 009c7e5c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20973: 00861fc8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20974: 009235a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20972: 009c7dfc 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20973: 00861f68 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20974: 00923548 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20975: 00dc61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20976: 006a0784 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 20976: 006a0724 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 20977: 00c81494 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20978: 00293b38 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20979: 00dc83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20980: 0029709c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20981: 00d94f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20982: 00dc833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20983: 005b2f7c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20984: 00dc7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20985: 00dc69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20986: 00b2c180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20987: 009b3f50 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20988: 009ac30c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20989: 009460c8 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20990: 008fae48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20991: 00917810 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20986: 00b2c120 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20987: 009b3ef0 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20988: 009ac2ac 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20989: 00946068 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20990: 008fade8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20991: 009177b0 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20992: 00da2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20993: 0093f200 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20993: 0093f1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20994: 0029ae30 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20995: 00d93f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20996: 00b2c178 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20997: 00824708 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20996: 00b2c118 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20997: 008246a8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20998: 003e1e84 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20999: 00d9a81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21000: 00cf4c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21001: 0028a340 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21002: 00dc754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21003: 00dc72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21004: 00d976c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21005: 0091a06c 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21005: 0091a00c 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21006: 00d98054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21007: 0093f090 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21008: 008d15c0 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21007: 0093f030 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21008: 008d1560 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21009: 00cf4c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21010: 00dc735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21011: 00d9ab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21012: 007d1dd4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21012: 007d1d74 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21013: 002add8c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21014: 00332994 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21015: 00d9cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 21016: 0071a7cc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 21016: 0071a76c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21017: 00dc6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21018: 00d9e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21019: 00dc7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21020: 00d97fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21021: 00748530 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21021: 007484d0 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21022: 004175ec 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21023: 0081a4f0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21023: 0081a490 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21024: 00dc678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21025: 0027e900 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21026: 00dc6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21027: 00d9ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21028: 00dc71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21029: 00dc84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21030: 0092d440 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 21031: 00718e4c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 21030: 0092d3e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21031: 00718dec 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21032: 00dc648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21033: 0058e9c8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21034: 00dc6000 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21035: 00cf4b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21036: 00d94694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 21037: 006cd7a0 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 21037: 006cd740 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 21038: 00dc7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21039: 00d9ec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21040: 00da1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21041: 00d8fd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21042: 007abbcc 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21042: 007abb6c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21043: 00549bf0 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21044: 00dc60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21045: 00dc81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21046: 009a50ac 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21046: 009a504c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21047: 00d8d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21048: 00d95100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21049: 00d9fda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21050: 00c7460c 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 21051: 00d970d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21052: 002a33f0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21053: 00dc7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21054: 008bc054 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21054: 008bbff4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21055: 0031b178 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21056: 00d98da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21057: 00dc6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21058: 00dc64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21059: 002bbd18 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21060: 00c7c568 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 21061: 0079a0a4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 21061: 0079a044 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21062: 00d911b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 21063: 00733894 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 21063: 00733834 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21064: 00d9bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21065: 0095e3c8 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21066: 00999114 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21065: 0095e368 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21066: 009990b4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21067: 002b5964 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21068: 0029d470 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21069: 00517590 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21070: 00dc6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21071: 00ba4294 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21071: 00ba4234 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21072: 005ba144 268 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21073: 00dc8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 21074: 00776a70 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 21074: 00776a10 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21075: 0052259c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21076: 00d97660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21077: 00da0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21078: 0070e95c 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 21078: 0070e8fc 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21079: 00d9a85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21080: 0098f568 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21081: 007b4338 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21080: 0098f508 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21081: 007b42d8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21082: 0051d508 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21083: 00d9d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21084: 00955414 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21084: 009553b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21085: 00dc6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21086: 00dc807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21087: 00da0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21088: 00d949f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21089: 00d8dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 21090: 0079a280 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21091: 009bcfec 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21092: 00751a08 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21090: 0079a220 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 21091: 009bcf8c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21092: 007519a8 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21093: 0058f570 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 21094: 00715778 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 21094: 00715718 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21095: 00dc69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21096: 009cf238 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21096: 009cf1d8 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21097: 00bcf530 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21098: 00dc642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21099: 00804c08 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21100: 0079cb60 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21099: 00804ba8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21100: 0079cb00 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21101: 00d84acc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21102: 002f6974 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21103: 008d5998 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 21104: 00700740 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 21103: 008d5938 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21104: 007006e0 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21105: 00dc73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21106: 007f8a9c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21106: 007f8a3c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21107: 0055bf10 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21108: 00dc84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21109: 00982668 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21109: 00982608 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21110: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21111: 00d8d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21112: 00dc8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21113: 00519de0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21114: 00722490 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21115: 009691b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21114: 00722430 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21115: 00969154 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21116: 00dc6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 21117: 00700ac4 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 21117: 00700a64 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21118: 00dc7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21119: 009240c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21119: 00924068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21120: 00dc634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21121: 007f449c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21121: 007f443c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21122: 00d9f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21123: 00dc8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21124: 00dc8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21125: 009b30cc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 21126: 0073e658 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21127: 00749e00 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 21128: 007008fc 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 21125: 009b306c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21126: 0073e5f8 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 21127: 00749da0 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21128: 0070089c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21129: 00da0d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21130: 00d9b004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21131: 00d93e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21132: 00dc6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21133: 00dc667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21134: 00d9ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21135: 00dc6013 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21136: 0094a128 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21137: 009d407c 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21136: 0094a0c8 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21137: 009d401c 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21138: 00dc812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21139: 0090e3c0 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21140: 0096b588 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21139: 0090e360 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21140: 0096b528 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21141: 00519e40 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21142: 0074eab0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21143: 007e90bc 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21144: 00954dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21145: 007c40ac 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21142: 0074ea50 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21143: 007e905c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21144: 00954d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21145: 007c404c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21146: 002fb90c 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 21147: 00764b70 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21148: 008f6974 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 21149: 00740574 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 21147: 00764b10 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 21148: 008f6914 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21149: 00740514 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 21150: 00dc78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21151: 0093eb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21152: 00970710 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21151: 0093eb28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21152: 009706b0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21153: 00d95290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21154: 00d9ab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21155: 007f7f88 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21155: 007f7f28 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21156: 00d9ddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21157: 00cbdf78 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21158: 003e6248 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21159: 0054cc70 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 21160: 0093b570 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21160: 0093b510 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21161: 00dc62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21162: 00dc7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21163: 00993334 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21163: 009932d4 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21164: 00564bc4 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21165: 008f8c70 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21166: 008af0c8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21167: 007ebdf4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21165: 008f8c10 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21166: 008af068 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21167: 007ebd94 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21168: 004290bc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21169: 00759000 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21169: 00758fa0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21170: 00cfa21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21171: 003a8d10 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21172: 00d9f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21173: 00cfa090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21174: 00dc79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21175: 00dc7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21176: 007e5b50 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21176: 007e5af0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21177: 00dc8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21178: 00cfa198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21179: 002a3500 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21180: 008edc6c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21180: 008edc0c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21181: 00dc6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21182: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21183: 00492ee8 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21184: 00dc8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21185: 0053b9f8 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21186: 00dc6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21187: 004bd418 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21194,370 +21194,370 @@ │ │ │ │ 21190: 00dc66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21191: 00d8f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21192: 00dc6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21193: 00dc6002 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21194: 00dc6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21195: 00dc7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21196: 00cfa114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21197: 009535bc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21197: 0095355c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21198: 00d9c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21199: 00dc7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 21200: 007450c0 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 21200: 00745060 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21201: 00da014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21202: 00d00180 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21203: 00dc837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21204: 00585e08 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21205: 008d9914 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21205: 008d98b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21206: 005eca90 200 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21207: 006219e4 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21208: 009af924 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21208: 009af8c4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21209: 00d8bc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21210: 0041bdf4 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21211: 00dc8bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21212: 0042261c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21213: 005a34b8 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21214: 00983ca8 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21214: 00983c48 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21215: 00c817ec 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21216: 0025d51c 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21217: 00d8f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21218: 00867260 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21219: 008fb220 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21218: 00867200 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21219: 008fb1c0 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21220: 00dc654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21221: 00d8ca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21222: 0090f9fc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 21223: 00707abc 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 21222: 0090f99c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21223: 00707a5c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21224: 002ad5f8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21225: 00486c98 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21226: 00621b8c 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21227: 00dc7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 21228: 00d8b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21229: 00dc7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21230: 00dc7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21231: 00d9bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21232: 00d9d54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21233: 00d9b054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21234: 009d3a8c 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21234: 009d3a2c 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21235: 00cf32bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21236: 00d8b82c 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21237: 00d8c088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21238: 0060561c 804 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21239: 00cf3130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21240: 0037abb8 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21241: 005ea100 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21242: 00d90504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21243: 00d9debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 21244: 0071f4d4 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 21244: 0071f474 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 21245: 00cf3238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21246: 00d8fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21247: 00758ddc 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21247: 00758d7c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21248: 00dc6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21249: 00da0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21250: 00dc79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21251: 00740244 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 21251: 007401e4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 21252: 00d98b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21253: 008c9c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21253: 008c9bac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21254: 00d9c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21255: 00dc769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21256: 00428630 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21257: 00d8bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21258: 009432c0 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21258: 00943260 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21259: 00cf31b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21260: 00d988ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21261: 00d9c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21262: 00dc8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21263: 00d94734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21264: 00dc6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21265: 00dc7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21266: 006e5d64 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21266: 006e5d04 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21267: 00569a34 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21268: 0038e9ac 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21269: 0025cd88 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21270: 00d99a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21271: 00dc64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21272: 005ffa58 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21273: 00d93724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21274: 007f5c60 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21274: 007f5c00 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21275: 00d9fa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 21276: 00754ecc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21276: 00754e6c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21277: 00d8e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21278: 002f92f0 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21279: 00dc6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21280: 00dc8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21281: 00d8f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21282: 00298340 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21283: 00dc72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21284: 00dc6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21285: 00d9876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21286: 00d9a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21287: 009b3628 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21288: 009be1a0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21289: 008fad90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21287: 009b35c8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21288: 009be140 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21289: 008fad30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21290: 00dc658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21291: 00dc7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21292: 00d9a6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21293: 00d8ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21294: 00d9c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21295: 00dc7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21296: 007f8dc0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21296: 007f8d60 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21297: 00d9a99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21298: 00dc7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21299: 0042aaa4 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21300: 00dc7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21301: 00c78784 144 OBJECT GLOBAL DEFAULT 21 riscv_cpu_deprecated_exts │ │ │ │ 21302: 00d9c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21303: 00d9e57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21304: 009436b8 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21304: 00943658 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21305: 005b321c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21306: 00d97280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21307: 00d8bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21308: 00333820 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21309: 00dc7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21310: 008b1130 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21310: 008b10d0 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21311: 00dc6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21312: 00d93a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21313: 0038791c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21314: 008c51f4 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21314: 008c5194 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21315: 00dc7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21316: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21317: 00d93804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21318: 00dc6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21319: 007506dc 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21319: 0075067c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21320: 00da22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 21321: 007758cc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 21322: 00765838 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 21321: 0077586c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 21322: 007657d8 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21323: 00d93b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21324: 00dc851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21325: 00d8ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 21326: 00d8ba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21327: 00dc7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21328: 00292378 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21329: 00dc71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21330: 0094b3c8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21330: 0094b368 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21331: 00d96fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21332: 00602a1c 616 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21333: 00da3c08 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21334: 00b815c4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21334: 00b81564 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21335: 00da1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21336: 007c4ee4 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21336: 007c4e84 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21337: 005dcac0 72 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21338: 007e3d90 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 21339: 0071a3dc 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 21338: 007e3d30 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21339: 0071a37c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21340: 005ed6e8 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21341: 0099c570 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21341: 0099c510 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21342: 00dc7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21343: 00d975f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21344: 0095b4d0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21345: 008deaf0 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21344: 0095b470 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21345: 008dea90 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21346: 0054f73c 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21347: 00dc6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21348: 00d99a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21349: 00d96c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21350: 00752c94 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21351: 00915f90 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21352: 0093dffc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21350: 00752c34 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21351: 00915f30 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21352: 0093df9c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21353: 00dc65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21354: 00d8a238 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21355: 00d8e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21356: 0096b1cc 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21356: 0096b16c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21357: 00dc7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21358: 00dc79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21359: 00dc6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21360: 003e2b28 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21361: 008fdd54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21361: 008fdcf4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21362: 00304850 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21363: 00dbd927 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 21364: 00d90d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21365: 00d01620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21366: 00961264 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21366: 00961204 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21367: 00dc6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21368: 00dc6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21369: 0053b7f8 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21370: 00dc6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21371: 00982df8 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21371: 00982d98 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21372: 00d986cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21373: 00968cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21373: 00968c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21374: 00dc61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21375: 00ce5bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21376: 00d9988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21377: 00dc7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21378: 00d8aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21379: 00d8bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21380: 00dc6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 21381: 0077eb68 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 21381: 0077eb08 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21382: 00dc7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21383: 00dc7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21384: 00dc7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21385: 006015d8 616 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21386: 006010b4 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21387: 009bd768 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21387: 009bd708 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21388: 00dc6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21389: 00d94b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21390: 00c77c80 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21391: 005628c4 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21392: 0061e8e0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21393: 009b3e88 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21393: 009b3e28 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21394: 00d92348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21395: 0061ea00 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21396: 00d93a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21397: 00dc83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21398: 00dc74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21399: 00dc85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21400: 00dc66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21401: 008af66c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21401: 008af60c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21402: 002a3338 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21403: 0094a6bc 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21403: 0094a65c 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21404: 0061e940 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21405: 00585e84 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21406: 00d9b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21407: 002d761c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21408: 00750960 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21408: 00750900 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21409: 00501d74 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21410: 00dc66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21411: 00d97db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21412: 002b0d50 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21413: 005553d0 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21414: 007c2970 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 21415: 006eb96c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 21414: 007c2910 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21415: 006eb90c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21416: 00dc65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21417: 00d8b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21418: 00d98d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21419: 00d96c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 21420: 007a3648 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21421: 008fdebc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 21422: 00741644 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 21420: 007a35e8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21421: 008fde5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21422: 007415e4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21423: 002e12f8 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21424: 00dc7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21425: 00d906f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21426: 00d9d3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21427: 009a52d0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 21428: 006eb974 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 21427: 009a5270 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21428: 006eb914 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21429: 00d94fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21430: 00d91898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21431: 0061e9a0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21432: 00d90a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21433: 009cb100 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21434: 00998144 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21433: 009cb0a0 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21434: 009980e4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21435: 00da0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21436: 00293c40 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21437: 004214f8 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21438: 00ce5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21439: 00dc7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21440: 002b5598 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21441: 00ce60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21442: 009498fc 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21442: 0094989c 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21443: 00d9be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21444: 00b83970 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21444: 00b83910 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21445: 00d920c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21446: 00d98fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21447: 008068d8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21447: 00806878 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21448: 00d924e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 21449: 006eb970 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 21449: 006eb910 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21450: 004916dc 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 21451: 0070cbd4 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21452: 00989684 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 21453: 0071612c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 21451: 0070cb74 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 21452: 00989624 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21453: 007160cc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21454: 00d8fc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21455: 00dc7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21456: 00dc7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21457: 00d9dc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21458: 0059b038 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 21459: 002fc02c 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 21460: 00dc817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 21461: 00581358 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21462: 00d96c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 21463: 006ffe2c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 21463: 006ffdcc 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21464: 00dc7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21465: 00dc6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21466: 00dc6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21467: 008dc9a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21467: 008dc944 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21468: 00dc6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21469: 00d8faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21470: 00d91204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21471: 00da05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21472: 002ecae8 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21473: 002eaf4c 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21474: 00d93544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21475: 00332adc 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21476: 0081b17c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21476: 0081b11c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21477: 00d97620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21478: 00d0471c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21479: 00d90b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21480: 0094d95c 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21480: 0094d8fc 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21481: 00dc61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21482: 00757bf8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21483: 008c9a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21482: 00757b98 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21483: 008c9a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21484: 00d97450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21485: 00dc751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21486: 00dc826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21487: 00304ec0 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21488: 00d938f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21489: 0063fa7c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21490: 00dc763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21491: 00dc62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21492: 0080b488 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21492: 0080b428 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21493: 00dc7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21494: 00d91e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21495: 0037a5e8 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21496: 0063fa74 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21497: 00d8e554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 21498: 0071f124 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 21498: 0071f0c4 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21499: 00dc79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21500: 00dc6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21501: 00d8aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21502: 00d01ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21503: 00d9c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21504: 009a2e3c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21505: 007e10b8 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21504: 009a2ddc 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21505: 007e1058 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21506: 00d8f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21507: 00293a20 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21508: 005fbc4c 2000 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21509: 005b8038 12 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21510: 00d91a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21511: 00d8bc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21512: 00d8a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21513: 00d98ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 21514: 0079ac84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 21514: 0079ac24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21515: 00d8c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21516: 00da0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21517: 00d91b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21518: 00d9f3f4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21519: 00d96f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21520: 00d95170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21521: 00dc7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21522: 0059ba28 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21523: 00d8b9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21524: 0063fa78 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21525: 00966008 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 21526: 008ab454 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21525: 00965fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21526: 008ab3f4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21527: 0061b8e0 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21528: 00ce0728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21529: 00dc6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 21530: 00709160 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 21530: 00709100 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21531: 00da18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21532: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21533: 00ce0830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ 21534: 00da0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 21535: 0061b940 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_h │ │ │ │ 21536: 00d93c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 21537: 00d8f960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 21538: 00d90ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 21539: 004d2a80 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 21540: 0048eeec 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21541: 00dc801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21542: 00c812c4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21543: 00d97930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21544: 00d9b124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 21545: 00783864 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 21545: 00783804 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21546: 0050587c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21547: 00298a00 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21548: 008ca78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21548: 008ca72c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21549: 00dc6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21550: 00dbeaf9 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21551: 00d8d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21552: 0094105c 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21552: 00940ffc 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21553: 00da0b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21554: 00ce07ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21555: 0061b9a0 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21556: 003e6250 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21557: 0040cb5c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21558: 00dc8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21559: 00dc7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21570,38 +21570,38 @@ │ │ │ │ 21566: 00dc8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21567: 00608914 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21568: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21569: 0032e1f4 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21570: 00cf9640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21571: 00d97e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21572: 00d8eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21573: 00918050 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21573: 00917ff0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21574: 00cf95bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21575: 00dc618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21576: 00dc634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21577: 00618280 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21578: 00dc80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21579: 005d8c1c 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21580: 00d9b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21581: 00da06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21582: 006183a0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 21583: 00dc7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21584: 00da0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21585: 00d93b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21586: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 21587: 006182e0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 21588: 008fa99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21589: 0099b2e8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21588: 008fa93c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21589: 0099b288 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21590: 00dc651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 21591: 00608974 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 21592: 008141e8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21592: 00814188 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21593: 00d98294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 21594: 00d95a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21595: 00299f6c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21596: 006e6ad4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21596: 006e6a74 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21597: 00d9e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21598: 00dbd91a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21599: 00cf9538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ 21600: 00d9ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21601: 00d8a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21602: 00dc83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21603: 00dc710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ @@ -21615,203 +21615,203 @@ │ │ │ │ 21611: 00dc72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21612: 00d8b55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21613: 002fa2fc 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21614: 004172f4 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21615: 00d98244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 21616: 0032aa1c 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21617: 00cf433c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 21618: 00823be8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21619: 009231bc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21620: 007e10e4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21618: 00823b88 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21619: 0092315c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21620: 007e1084 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21621: 00cf41b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 21622: 00d9ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21623: 002fe574 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21624: 00dc6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21625: 00dc85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21626: 00cf42b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 21627: 00dc8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21628: 00d934f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21629: 00dc6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21630: 00dc65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21631: 00d99a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21632: 008cb420 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21633: 0071a484 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21632: 008cb3c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21633: 0071a424 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21634: 00d8b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21635: 00d8bcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21636: 00cbe548 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21637: 008e82e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21637: 008e8284 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21638: 00dc6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21639: 00da06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21640: 00cf4234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 21641: 00dc7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21642: 00dc77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21643: 00dc8668 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21644: 008ea774 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21645: 009a3ff4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21646: 009cd4a0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21644: 008ea714 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21645: 009a3f94 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21646: 009cd440 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21647: 00dc82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21648: 00d9867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21649: 00d9e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21650: 0025c29c 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21651: 00797704 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21651: 007976a4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21652: 00d9c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21653: 0060b468 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ 21654: 0060ba74 544 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_d │ │ │ │ 21655: 00d8a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21656: 00da03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21657: 0071a774 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21657: 0071a714 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21658: 00dc80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21659: 0058f070 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21660: 007447ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21660: 0074474c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21661: 00d98adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21662: 00da161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21663: 003e1748 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21664: 0060b66c 520 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 21665: 00dc67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21666: 00dc6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21667: 002a5dd4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21668: 00337690 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21669: 008e8358 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21670: 007537b4 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21669: 008e82f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21670: 00753754 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21671: 00dc85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21672: 00d90524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21673: 0042d498 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21674: 00da22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21675: 00c80f68 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21676: 00d9d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21677: 007417c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21677: 00741768 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21678: 00dc6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21679: 00d9a91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21680: 00d8db04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21681: 00d974d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21682: 00dc7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21683: 00da1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21684: 0060b874 512 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 21685: 002a691c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21686: 002baf14 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21687: 002aeb50 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21688: 00dc81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21689: 00b2c158 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21689: 00b2c0f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21690: 00cf7bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 21691: 00cf7a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 21692: 00dc77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21693: 005552b0 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21694: 00dc6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21695: 00dc8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21696: 00701740 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21696: 007016e0 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21697: 00511a18 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21698: 00437210 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21699: 0071e48c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21699: 0071e42c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21700: 00cf7b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 21701: 00d93b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21702: 00dc7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21703: 00744414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21704: 009b2538 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21705: 00742484 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21706: 008a9ce8 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21703: 007443b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21704: 009b24d8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21705: 00742424 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21706: 008a9c88 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21707: 005ab60c 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21708: 00dc7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21709: 00da15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21710: 00424f28 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21711: 00dc76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 21712: 009c8890 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21712: 009c8830 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21713: 00dc82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21714: 00d97b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21715: 0059afb0 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21716: 00dc7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21717: 00dc641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21718: 00d8a144 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21719: 0075c998 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21719: 0075c938 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21720: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21721: 00d923e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21722: 00ce3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 21723: 00dc62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21724: 00d8bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21725: 00cf7aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 21726: 00510984 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21727: 005224a0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21728: 00dc781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 21729: 00dc6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21730: 00dc7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21731: 003dd218 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21732: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21733: 007ee790 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21733: 007ee730 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21734: 00dc8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21735: 008af0e4 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21735: 008af084 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21736: 00dc6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21737: 00dc707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21738: 008ff994 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21738: 008ff934 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21739: 00d913b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21740: 00dc827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21741: 00d8febc 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21742: 008c84b8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21742: 008c8458 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21743: 0033be88 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21744: 00ce8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ - 21745: 0079a730 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21746: 0080969c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21745: 0079a6d0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21746: 0080963c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21747: 00dc71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21748: 00ce899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 21749: 002b535c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21750: 00dc82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21751: 00591b28 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21752: 00dc7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21753: 00d94354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 21754: 00ce8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 21755: 00904204 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21755: 009041a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 21756: 005ea0d8 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 21757: 006ec428 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21758: 00748af0 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21757: 006ec3c8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21758: 00748a90 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21759: 00d9e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21760: 00998d00 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21760: 00998ca0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21761: 00d8e334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21762: 00d8bab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21763: 00dc799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21764: 007469e4 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21765: 0070ad38 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21766: 0093ba90 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21764: 00746984 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21765: 0070acd8 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21766: 0093ba30 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21767: 00d8e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21768: 00d8eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21769: 00962da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21770: 008160d4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21769: 00962d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21770: 00816074 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21771: 005186e0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21772: 00dc636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21773: 00dc6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21774: 00dc838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21775: 008219cc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21775: 0082196c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21776: 00d99f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21777: 007c3df4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21777: 007c3d94 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21778: 00dc7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21779: 00ce8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 21780: 002abf04 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21781: 00331a40 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21782: 00cee564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 21783: 00823980 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21783: 00823920 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21784: 00d8b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21785: 00608314 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 21786: 0051ce58 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21787: 004ee240 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21788: 00cee3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 21789: 00d9a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21790: 007160dc 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21790: 0071607c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21791: 00dc6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21792: 00d95420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21793: 00dc7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21794: 007583a4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21794: 00758344 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21795: 00608374 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 21796: 00cee4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 21797: 00dc6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21798: 00994444 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21798: 009943e4 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21799: 00dc723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21800: 0056baac 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21801: 002fdeec 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21802: 0058fbe4 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21803: 009bbec4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21803: 009bbe64 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21804: 00dc6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21805: 00d8be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21806: 00792864 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21806: 00792804 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21807: 00d95790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21808: 00da1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21809: 005867c4 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21810: 00d9bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21811: 00ce9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_d │ │ │ │ 21812: 00d9a48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21813: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ @@ -21819,675 +21819,675 @@ │ │ │ │ 21815: 006083d4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 21816: 00dc7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21817: 00dc7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21818: 00514b70 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21819: 00ce9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 21820: 0060eb3c 400 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 21821: 00d8baa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21822: 007d8810 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21823: 009b31c4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21824: 00993e9c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21822: 007d87b0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21823: 009b3164 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21824: 00993e3c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21825: 00dc81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21826: 00dc7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21827: 00815c4c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21827: 00815bec 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21828: 002eaee8 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21829: 00747604 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21829: 007475a4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 21830: 0060eccc 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 21831: 0098f270 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21831: 0098f210 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21832: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21833: 00dc818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21834: 008f790c 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21834: 008f78ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21835: 00dc7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21836: 007a1b78 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21836: 007a1b18 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21837: 0042b198 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21838: 0063c210 332 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 21839: 00ce980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 21840: 00d9b074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21841: 0063bfc8 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 21842: 00d94264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21843: 00547624 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21844: 00dc83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21845: 005ed65c 140 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 21846: 002a51d8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21847: 00d8e504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21848: 009836dc 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21849: 007e94b0 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21850: 0095e548 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21848: 0098367c 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21849: 007e9450 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21850: 0095e4e8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21851: 0060ee54 396 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 21852: 00d8c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21853: 007482c8 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21853: 00748268 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21854: 00d9b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21855: 0043529c 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21856: 00d8c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21857: 00d94864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21858: 00d9b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21859: 0038d1c4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21860: 0091676c 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21861: 0077d6dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21860: 0091670c 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21861: 0077d67c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21862: 00dc66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21863: 00da0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21864: 00dc811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21865: 0063c0ec 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 21866: 00868c20 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21867: 007d26d8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21866: 00868bc0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21867: 007d2678 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21868: 00dc6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21869: 0042bab0 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21870: 006e3774 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21871: 0098816c 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21870: 006e3714 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21871: 0098810c 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21872: 00dc7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21873: 002bc2d8 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21874: 009c7b28 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21875: 007a8378 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21876: 0093eb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21874: 009c7ac8 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21875: 007a8318 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21876: 0093eacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21877: 00518d34 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 21878: 007457b4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21879: 00985350 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21878: 00745754 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21879: 009852f0 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21880: 00dc8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21881: 00dc6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21882: 00d9c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21883: 00d97460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21884: 00dc7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21885: 00dc6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21886: 0059d85c 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21887: 005b094c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21888: 00d8af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21889: 008cd0e4 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21889: 008cd084 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21890: 0048eda0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21891: 00dc6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21892: 006089d4 264 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 21893: 004186a8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21894: 00d94514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21895: 0033f1e8 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21896: 009d5ab4 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21896: 009d5a54 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21897: 00608cf4 288 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 21898: 00dc6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21899: 007b4790 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21899: 007b4730 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21900: 00dc79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21901: 005453bc 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21902: 005b5980 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21903: 008d39bc 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21903: 008d395c 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21904: 00608adc 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 21905: 00d84568 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21906: 00d8feac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21907: 00dc80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21908: 0074859c 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21908: 0074853c 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21909: 00d92648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21910: 00d9a09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21911: 002ada70 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21912: 00d98474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 21913: 00522ea8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21914: 00c80ec0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21915: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21916: 0099a2b0 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21917: 007aedfc 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21918: 009cd384 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21916: 0099a250 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21917: 007aed9c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21918: 009cd324 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21919: 00dc72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21920: 0050e004 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21921: 0070b2b4 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21921: 0070b254 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21922: 00dc6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21923: 00747fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21923: 00747f6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21924: 002d042c 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21925: 0054f190 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21926: 00d98c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 21927: 00dc70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21928: 00d9d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21929: 00dc7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21930: 00dc6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21931: 00dc78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21932: 004152f0 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21933: 00608be8 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 21934: 00d8b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 21935: 006e3c24 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21935: 006e3bc4 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21936: 00514470 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21937: 00dc6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21938: 0027f69c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21939: 00d91094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21940: 00dc6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21941: 00d8b150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21942: 0052f898 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21943: 00d91f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21944: 00d97c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21945: 00dc7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21946: 007b2710 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21946: 007b26b0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21947: 00d9eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21948: 009b81f8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 21949: 00747000 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21948: 009b8198 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21949: 00746fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21950: 00604d7c 600 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 21951: 00d8ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21952: 002a5be8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21953: 00dc7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21954: 0096f5ec 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21954: 0096f58c 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21955: 00d8c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21956: 002b40b0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21957: 00918e2c 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21957: 00918dcc 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21958: 00dc7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21959: 00dc80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21960: 00d9b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21961: 00dc68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21962: 0071dda8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21962: 0071dd48 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21963: 00dc75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21964: 008e929c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21964: 008e923c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21965: 002ab168 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21966: 00933070 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21966: 00933010 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21967: 005d733c 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 21968: 002a6718 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21969: 00dc8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21970: 007f41e0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21971: 006e6e50 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21970: 007f4180 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21971: 006e6df0 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21972: 00dc6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21973: 00dc65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21974: 00dc6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21975: 00934634 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21975: 009345d4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21976: 00dc7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21977: 00953048 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21977: 00952fe8 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21978: 00d9a9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21979: 00954418 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21980: 00946228 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21979: 009543b8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21980: 009461c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21981: 00d9b914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21982: 00d954b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21983: 0077d548 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21984: 00986134 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21983: 0077d4e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21984: 009860d4 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21985: 00dc82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21986: 00932238 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21987: 00781504 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21988: 0096c41c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21986: 009321d8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21987: 007814a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21988: 0096c3bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21989: 00d981b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 21990: 0079ab84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21990: 0079ab24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21991: 00dc7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21992: 00dc753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21993: 00d99e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21994: 004eca60 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21995: 007987b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21995: 00798750 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21996: 0054ed8c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21997: 0095727c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21998: 008eb644 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21997: 0095721c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21998: 008eb5e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21999: 00410160 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22000: 00dc7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22001: 0057f1c4 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22002: 0098a668 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22002: 0098a608 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22003: 00dc6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22004: 00dc7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22005: 00d920a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22006: 0086aea4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22007: 00814e54 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22006: 0086ae44 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22007: 00814df4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22008: 0061775c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22009: 00d9f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22010: 0094b818 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22011: 0091eff0 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22010: 0094b7b8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22011: 0091ef90 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22012: 00d91f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 22013: 009827d4 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22013: 00982774 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22014: 00617eb0 592 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22015: 00da02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22016: 00dc71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 22017: 0077ddac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 22017: 0077dd4c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22018: 00dc60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22019: 00cf4654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22020: 00c817a4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22021: 006179d0 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22022: 00d94034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22023: 00dc8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22024: 009985f4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22025: 008d2ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22024: 00998594 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22025: 008d2e78 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22026: 00dc6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22027: 00d95270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22028: 00cf45d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22029: 0028d1b4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22030: 00dc67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22031: 00827030 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22032: 00b83910 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22031: 00826fd0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22032: 00b838b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22033: 00d95000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22034: 00984804 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22035: 00820250 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22034: 009847a4 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22035: 008201f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22036: 00dc6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22037: 007d8388 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22037: 007d8328 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22038: 00dc8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22039: 008fdea0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22040: 0086b108 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22039: 008fde40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22040: 0086b0a8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22041: 00c746a8 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22042: 00d9f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22043: 00951d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 22044: 0073ff3c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 22043: 00951d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22044: 0073fedc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 22045: 00d9fac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22046: 00929810 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22046: 009297b0 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22047: 00dc77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22048: 00d8c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22049: 00dc6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22050: 00970e48 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22050: 00970de8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22051: 00dc7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22052: 008e51b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22052: 008e5150 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22053: 00617c44 620 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22054: 0058ff38 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22055: 00dc71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22056: 00cf454c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22057: 00dc6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22058: 00da1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22059: 00d9f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22060: 00dc8bd0 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22061: 00dc6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22062: 0032922c 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22063: 00508654 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22064: 00513250 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22065: 00dc7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22066: 006e67fc 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22066: 006e679c 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22067: 002aa520 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22068: 00dc6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22069: 008211cc 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22069: 0082116c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22070: 00d97700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22071: 00dc786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22072: 00dc75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22073: 0084ba2c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22074: 009cd61c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22073: 0084b9cc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22074: 009cd5bc 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22075: 00d8a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 22076: 0071a330 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 22076: 0071a2d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22077: 00d8a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22078: 00dc76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22079: 004cf580 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22080: 0091d434 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 22081: 0073a390 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22082: 0075a4a4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22080: 0091d3d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22081: 0073a330 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 22082: 0075a444 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22083: 00dc74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22084: 00dc7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22085: 00dc7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22086: 00855a68 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22087: 009ce344 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22086: 00855a08 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22087: 009ce2e4 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22088: 0058fd3c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22089: 00d95240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22090: 00493d40 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22091: 004fa428 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22092: 00d9d50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22093: 00dc79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22094: 00d94ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22095: 00da3934 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22096: 00d90334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 22097: 0056f4dc 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22098: 0053300c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22099: 00d95320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 22100: 0073a7f8 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 22100: 0073a798 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22101: 00dc7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22102: 002d1994 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22103: 008cc110 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22103: 008cc0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22104: 00dc7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22105: 0061a380 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22106: 00dc76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22107: 00da0b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22108: 0027e6e4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22109: 00d90464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22110: 0061a4a0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22111: 00625984 460 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22112: 00421b80 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 22113: 00780844 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 22113: 007807e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22114: 0061a3e0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22115: 00dc7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22116: 00d9eb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22117: 00625644 432 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22118: 007eb63c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22119: 007dfa10 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22118: 007eb5dc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22119: 007df9b0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22120: 00d9becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22121: 00dc7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22122: 007bd418 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22122: 007bd3b8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22123: 00dc76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22124: 00dc6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22125: 00dc63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22126: 00545e20 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22127: 00990c38 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 22128: 00741208 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22129: 007a39f4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22127: 00990bd8 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22128: 007411a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 22129: 007a3994 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22130: 0051378c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22131: 0061d6e0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22132: 0061d800 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22133: 00dc6066 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22134: 0037a590 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22135: 009831d0 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22135: 00983170 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22136: 0061a440 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22137: 00dc69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22138: 007f6a74 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22138: 007f6a14 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22139: 00d90614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22140: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22141: 006257f4 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22142: 0061d740 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22143: 00dc7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22144: 00dc6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22145: 00c809ac 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22146: 00da0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22147: 007430ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 22147: 0074304c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22148: 0058f068 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22149: 002995f8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22150: 00dc6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22151: 00dc66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22152: 006e72cc 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22152: 006e726c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22153: 00dc6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22154: 00dc8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 22155: 00781a98 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 22155: 00781a38 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22156: 00dc7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22157: 002ec698 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22158: 00d93374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22159: 00dc7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22160: 0061d7a0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22161: 002aa5cc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22162: 00d95930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22163: 00dc775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22164: 00dc80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 22165: 00792be0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22166: 00809cc4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22165: 00792b80 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 22166: 00809c64 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22167: 005ea02c 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22168: 00d9dd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22169: 00dc7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22170: 002ecb48 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22171: 0081a84c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22171: 0081a7ec 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22172: 00dc621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22173: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22174: 008fb764 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22174: 008fb704 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22175: 00dc6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22176: 008a5728 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22176: 008a56c8 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22177: 00dc6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22178: 00ce2408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22179: 005eace8 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ - 22180: 00781810 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 22180: 007817b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22181: 00d8e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22182: 009aedf0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 22183: 00744980 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22184: 007e8e80 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22185: 009162c8 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22186: 0099e198 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22187: 008d98f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22182: 009aed90 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22183: 00744920 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 22184: 007e8e20 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22185: 00916268 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22186: 0099e138 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22187: 008d9898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22188: 00dc6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22189: 00dc61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22190: 00dc664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22191: 00dc7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22192: 00d9d63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22193: 00da0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22194: 005b70a4 436 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22195: 00d91908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22196: 0048f7cc 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22197: 00808078 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 22198: 00760bb0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 22199: 00742d68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 22200: 0073a190 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 22197: 00808018 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22198: 00760b50 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 22199: 00742d08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 22200: 0073a130 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22201: 0029d128 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22202: 0075d830 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22202: 0075d7d0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22203: 005e9904 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ - 22204: 0090e888 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22205: 0093f598 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22204: 0090e828 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22205: 0093f538 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22206: 00da0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22207: 00d905d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22208: 00d9b5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22209: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22210: 00dc7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22211: 00d8f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22212: 005ae830 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22213: 00ce0ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22214: 00dc71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22215: 00933d4c 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22215: 00933cec 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22216: 00d8b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22217: 00d9d53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22218: 00d844e8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22219: 00d91144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22220: 00d94434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22221: 0081ffb8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22222: 0075af8c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22221: 0081ff58 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22222: 0075af2c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22223: 00d9e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22224: 00d9bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22225: 00dc85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22226: 00d01ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22227: 00d9b9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 22228: 0079a190 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 22228: 0079a130 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22229: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22230: 00dc8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22231: 004d743c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22232: 00d01bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22233: 00dc7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22234: 00da1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 22235: 006f5e1c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 22235: 006f5dbc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22236: 00d00078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22237: 00da0b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22238: 00ce0d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22239: 00715408 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22240: 009422e0 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22239: 007153a8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 22240: 00942280 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22241: 0054fbb8 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22242: 00dc7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 22243: 00777cb8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 22243: 00777c58 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22244: 00dc6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22245: 00dc6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22246: 00dc69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22247: 0029b8f0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22248: 00cffff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22249: 009c48c0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22249: 009c4860 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22250: 0058f6a0 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22251: 00b98b8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22251: 00b98b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22252: 00421238 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22253: 00983de8 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22253: 00983d88 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22254: 00da1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22255: 00968240 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 22256: 00733340 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 22255: 009681e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22256: 007332e0 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22257: 00623954 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22258: 00d94474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22259: 00dc620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22260: 00d968d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22261: 00da01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22262: 00d96ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22263: 00d987dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22264: 00d9fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22265: 00b83838 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 22266: 0073fab4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 22265: 00b837d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22266: 0073fa54 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ 22267: 00623630 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ - 22268: 00780e1c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 22268: 00780dbc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22269: 00cfff70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22270: 00dc6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22271: 007e46bc 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22271: 007e465c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22272: 00d9f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22273: 00dc7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22274: 00581bbc 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 22275: 00747460 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 22275: 00747400 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22276: 0041f018 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22277: 0094dc78 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22278: 00992a10 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22277: 0094dc18 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22278: 009929b0 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22279: 00dc7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22280: 00ce3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22281: 009704f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22281: 00970498 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22282: 00ce9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22283: 00da2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22284: 006237d8 380 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22285: 009b3dac 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22285: 009b3d4c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22286: 00d8b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22287: 0055e394 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22288: 008cf014 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22288: 008cefb4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22289: 00dc6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22290: 008fadec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22290: 008fad8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22291: 00d9f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22292: 00d98cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22293: 00d934a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22294: 0091a1d0 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22294: 0091a170 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22295: 00ce9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22296: 0061be80 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22297: 00501388 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22298: 00dc6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22299: 0051707c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22300: 00581184 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22301: 00d957e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22302: 00dc651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22303: 00638c00 268 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22304: 00dc78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22305: 00638f2c 308 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22306: 0061bee0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22307: 00dc842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22308: 009c7164 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22308: 009c7104 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22309: 00d8ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22310: 00638d0c 280 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22311: 00ce39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22312: 003e2600 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22313: 00d8df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 22314: 0077d5f4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 22314: 0077d594 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22315: 00dc6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22316: 00442d84 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22317: 002aa67c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22318: 00ce9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22319: 002f87e0 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22320: 00b298bc 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22320: 00b2985c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22321: 00dc83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22322: 00dc75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22323: 00d90ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22324: 00919f04 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22324: 00919ea4 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22325: 0061bf40 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22326: 00dc61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22327: 00dc8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22328: 00dc6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 22329: 008ae360 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 22330: 00735b84 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22331: 0074ebb8 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22329: 008ae300 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22330: 00735b24 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 22331: 0074eb58 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22332: 004d7980 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22333: 00638e24 264 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22334: 009cdf64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22334: 009cdf04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22335: 00d8ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22336: 0095f5fc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22336: 0095f59c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22337: 00da1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22338: 009b0f84 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22338: 009b0f24 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22339: 00d98aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22340: 0029c0e0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22341: 009b8b54 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22341: 009b8af4 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22342: 00d9977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22343: 0061f6a0 420 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22344: 00d9dd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22345: 00304ec8 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22346: 006b5600 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22346: 006b55a0 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22347: 0061f360 436 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22348: 00dc6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22349: 0052336c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22350: 00dc7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22351: 0098a1c8 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22351: 0098a168 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22352: 005bb634 288 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22353: 00d9f4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22354: 00d907d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22355: 00d9ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22356: 00dc65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22357: 00dc78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22358: 007a855c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22359: 007b8a40 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22358: 007a84fc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22359: 007b89e0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22360: 002ad57c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22361: 00748584 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22361: 00748524 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22362: 00300554 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22363: 008c35fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22363: 008c359c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22364: 0061f514 396 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22365: 00572964 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22366: 00dc7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22367: 00da01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22368: 00d9f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22369: 00dc84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22370: 009c7fc0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22371: 0099f704 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22370: 009c7f60 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22371: 0099f6a4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22372: 00dc6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22373: 00962c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 22374: 0074266c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 22375: 0078bf44 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 22373: 00962c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22374: 0074260c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 22375: 0078bee4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22376: 00dc7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22377: 00d981f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22378: 00d9c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22379: 0054aca4 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22380: 00588548 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22381: 00824c2c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22381: 00824bcc 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22382: 00dc80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22383: 00491c30 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22384: 00dc82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22385: 00dc7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22386: 00d8c790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22387: 0093cdc8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22387: 0093cd68 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22388: 00d99b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22389: 00dc8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22390: 0061b7c0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22391: 00dc766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22392: 00d9e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22393: 008215d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22393: 00821578 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22394: 00dc7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 22395: 005123a8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22396: 00da22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22397: 00b98b88 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22398: 007f4fa4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22397: 00b98b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22398: 007f4f44 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22399: 00569c94 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22400: 0061b820 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22401: 00dc689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22402: 00da15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22403: 00dc74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22404: 008d64f8 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22404: 008d6498 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22405: 00d952e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22406: 00d97d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22407: 0032aacc 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22408: 00dc6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22409: 00da0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22410: 00dc7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22411: 00dc8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22412: 00dc7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22413: 00dc7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22414: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22415: 00d8cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22416: 0054f7f0 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22417: 00d95c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22418: 00dc8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22419: 009c784c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 22420: 007455c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22421: 008aabd4 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22419: 009c77ec 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22420: 00745564 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 22421: 008aab74 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22422: 00d9ac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22423: 00cefe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22424: 002fe2fc 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22425: 0061b880 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22426: 00dc6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22427: 00cefc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22428: 0041ab24 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22429: 002a3288 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 22430: 00700160 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 22430: 00700100 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 22431: 00d92138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22432: 00981644 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22432: 009815e4 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22433: 005585e8 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22434: 002965b0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22435: 00dc818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22436: 00cefda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22437: 00553d20 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22438: 0072d000 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22439: 00916ea4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22438: 0072cfa0 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22439: 00916e44 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22440: 00da00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22441: 00d91928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22442: 009a11f0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22442: 009a1190 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22443: 00dc62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22444: 00d8c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22445: 00d97540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22446: 00d96900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22447: 00dc70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22448: 00d8b5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22449: 00d988cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22450: 00386dd0 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22451: 00dc600f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22452: 008210a4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22452: 00821044 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22453: 00c6bfb0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 22454: 00745b4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 22454: 00745aec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22455: 00d9e73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22456: 0053baf0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22457: 00cefd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22458: 007e6c04 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22458: 007e6ba4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22459: 00cf8014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22460: 0099b2c8 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22460: 0099b268 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22461: 00dc7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22462: 00c7e944 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22463: 00da1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22464: 00cf7e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ - 22465: 00781bb8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22466: 008ce1f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22465: 00781b58 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 22466: 008ce190 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22467: 00d90e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22468: 0060278c 656 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22469: 002aed28 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22470: 00963a80 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22471: 0074d57c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22470: 00963a20 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22471: 0074d51c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22472: 00cf7f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22473: 00d93714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22474: 00330990 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22475: 00953d84 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 22476: 007438f8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22477: 006ffb08 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22475: 00953d24 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22476: 00743898 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 22477: 006ffaa8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22478: 00d95450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22479: 008e7454 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22479: 008e73f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22480: 00dc60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22481: 009c3a24 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22482: 0096f364 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22481: 009c39c4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22482: 0096f304 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22483: 00d8ca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22484: 00d968c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22485: 00dc7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22486: 003abc94 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22487: 00d8e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22488: 005aa654 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 22489: 00cb9bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ @@ -22497,162 +22497,162 @@ │ │ │ │ 22493: 00dc6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 22494: 00da1aa8 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 22495: 00dc6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22496: 0029c858 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22497: 005ed6f0 88 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22498: 00dc8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22499: 00dc6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 22500: 0077e398 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 22500: 0077e338 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22501: 00cf7f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22502: 00dc6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22503: 00d93ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22504: 007b8768 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22504: 007b8708 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22505: 00304ec4 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22506: 00dc7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22507: 00dc60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22508: 00dc6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22509: 00758214 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22509: 007581b4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22510: 00dc880c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22511: 00968e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22511: 00968e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22512: 003e816c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22513: 002a3488 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22514: 00570b1c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22515: 00da0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22516: 00914114 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22516: 009140b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22517: 00dc6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22518: 00d8b32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22519: 0095dfcc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22519: 0095df6c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22520: 00dc7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22521: 00984764 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22522: 00b98b6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22521: 00984704 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22522: 00b98b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22523: 002b35b0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22524: 00d99a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22525: 00dc7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22526: 00cf5f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22527: 00d93e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22528: 002b2c2c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22529: 0087015c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22529: 008700fc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22530: 00547544 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22531: 00da3944 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22532: 00d9f6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22533: 00dc71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22534: 00d9d44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22535: 008f828c 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22535: 008f822c 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22536: 002e1c68 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22537: 008e5a60 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22538: 009befe0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22537: 008e5a00 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22538: 009bef80 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22539: 00dc63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22540: 0052f774 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22541: 00d8b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22542: 00da08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22543: 00b98b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22543: 00b98af4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22544: 00ce392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22545: 00d91c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22546: 00d930d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22547: 003399ac 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22548: 00d99204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22549: 008e05d8 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22550: 00b83928 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22549: 008e0578 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22550: 00b838c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22551: 00d9b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22552: 00cf5f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22553: 00d8a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22554: 0029509c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22555: 00dc7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22556: 00c7c380 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 22557: 00d9aacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22558: 00758298 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22559: 00970980 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22560: 008bc9f0 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22558: 00758238 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22559: 00970920 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22560: 008bc990 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22561: 00dc8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22562: 0098151c 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22563: 0094d2ac 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22562: 009814bc 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22563: 0094d24c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22564: 00d92258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22565: 00dc696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22566: 00d8e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22567: 00cba760 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22568: 00dc725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22569: 00d9ed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22570: 00d9a7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22571: 00d90954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22572: 008df138 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 22573: 0071a2d8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 22572: 008df0d8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22573: 0071a278 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22574: 006077d4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 22575: 00dc60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22576: 00d8725c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22577: 00d9b924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 22578: 0077d6a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 22578: 0077d648 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22579: 00dc6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22580: 00dc8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22581: 007e85d8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22581: 007e8578 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22582: 004f6614 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22583: 00dc71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22584: 00607834 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 22585: 00c81fd0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22586: 00dc7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22587: 00d9f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22588: 00da0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22589: 00d8e5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22590: 00417980 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22591: 008de1c0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22591: 008de160 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22592: 00dc64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22593: 00d01e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 22594: 00dc8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22595: 00587dd8 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22596: 0055870c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22597: 0086766c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22597: 0086760c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 22598: 00619300 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 22599: 009bcf48 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22600: 008687d8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22599: 009bcee8 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22600: 00868778 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22601: 00619420 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ - 22602: 007bc858 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 22603: 0077c90c 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22604: 00993e24 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22602: 007bc7f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22603: 0077c8ac 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 22604: 00993dc4 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22605: 00d8fc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22606: 0072c09c 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22606: 0072c03c 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22607: 0040b670 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22608: 003aa650 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22609: 008e2a8c 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22609: 008e2a2c 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22610: 00dc8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 22611: 00619360 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 22612: 007eccb8 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22612: 007ecc58 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22613: 00dc6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 22614: 00607894 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 22615: 008cea64 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22615: 008cea04 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22616: 00dc6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 22617: 00db5884 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 22618: 00d9ab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22619: 00dc6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22620: 0081fec4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22620: 0081fe64 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22621: 00da2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 22622: 0074162c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 22622: 007415cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22623: 00d0072c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 22624: 002e0fd0 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 22625: 006193c0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 22626: 006e3874 944 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22626: 006e3814 944 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22627: 00dc70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22628: 00dc6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22629: 00dc683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22630: 00d8f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22631: 00dc7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22632: 00d97d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22633: 005301f0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22634: 00721bdc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22635: 009531ac 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22634: 00721b7c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22635: 0095314c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22636: 00dc7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22637: 008db85c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 22638: 007828d0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22637: 008db7fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22638: 00782870 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22639: 00dc80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22640: 005d3e00 492 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ - 22641: 0070b584 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22641: 0070b524 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22642: 00dc7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22643: 002e3f88 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22644: 00dc82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22645: 00dc8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22646: 00dc77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22647: 00aea2bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22647: 00aea25c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22648: 00c87c48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22649: 00dc641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22650: 00d957f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22651: 00dc6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22652: 00d97110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22653: 00501aa4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22654: 00d977c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -22660,218 +22660,218 @@ │ │ │ │ 22656: 00d9b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22657: 0063eb6c 648 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 22658: 0053835c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22659: 002d1718 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22660: 00da2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22661: 00dc6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 22662: 0063f2d0 620 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 22663: 009a969c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22663: 009a963c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22664: 00d96f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22665: 00d9ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22666: 0063edf4 640 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 22667: 00dc8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22668: 00dc79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22669: 00992dcc 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22669: 00992d6c 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22670: 00dc69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22671: 00d91274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22672: 007e44c4 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22672: 007e4464 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22673: 0036be04 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22674: 00dc7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22675: 0071471c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22676: 009aec14 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22675: 007146bc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22676: 009aebb4 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22677: 00d90af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22678: 00dc730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22679: 0090d8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22679: 0090d844 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22680: 00d9bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22681: 009cac54 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22682: 00743258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22681: 009cabf4 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22682: 007431f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22683: 00d9d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22684: 002a1c10 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22685: 00dc60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22686: 008fe5a4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22686: 008fe544 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22687: 00dc80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22688: 00d8c3c0 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22689: 00d9a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22690: 00d8cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22691: 00412014 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22692: 00dc6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 22693: 0063f074 604 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 22694: 0096885c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22695: 00982440 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22694: 009687fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22695: 009823e0 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22696: 00dc711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22697: 00d91ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22698: 00dc63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22699: 00546770 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22700: 0095dba4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22701: 00913a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22702: 008b13b4 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22703: 009412c8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22704: 009655ec 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22700: 0095db44 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22701: 009139e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22702: 008b1354 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22703: 00941268 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22704: 0096558c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22705: 00dc82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22706: 00dc7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22707: 008af5a4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22708: 009b39d4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22707: 008af544 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22708: 009b3974 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22709: 00d90854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22710: 00dc6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22711: 00982460 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22711: 00982400 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22712: 00d9fb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22713: 009abe94 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22713: 009abe34 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22714: 00dc66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22715: 00dc6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22716: 00d8dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22717: 00c6c644 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22718: 00d99ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22719: 00dc6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22720: 00d945a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22721: 00cf8224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_b │ │ │ │ 22722: 006419dc 396 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_d │ │ │ │ 22723: 00cf8098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_d │ │ │ │ 22724: 00dc6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22725: 0055b134 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22726: 00dc802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22727: 00d9a77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 22728: 0078b214 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22728: 0078b1b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22729: 0055a168 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22730: 00d90764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22731: 00d9ee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22732: 00cf81a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ 22733: 00db52f0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22734: 00da07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22735: 0041e7b4 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22736: 00ce50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 22737: 00dc687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22738: 00781c68 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22738: 00781c08 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22739: 00d9b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22740: 0040b728 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22741: 007485ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22741: 0074854c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22742: 00dc6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22743: 00817108 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22744: 0094fb10 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22743: 008170a8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22744: 0094fab0 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22745: 005b9154 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 22746: 00dc736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22747: 00dc6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22748: 00299c98 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22749: 00d8cccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22750: 00dc8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22751: 0080920c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22751: 008091ac 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22752: 00d89ef4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22753: 00ce1c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 22754: 00d908f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 22755: 008e4aa8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22756: 0078576c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22757: 008c9bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22755: 008e4a48 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22756: 0078570c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22757: 008c9b50 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22758: 00d8fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22759: 009ae6f4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22760: 007163ac 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22759: 009ae694 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22760: 0071634c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 22761: 00cf811c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 22762: 00d0537c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 22763: 00641870 364 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 22764: 00ce1d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 22765: 007e9660 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22765: 007e9600 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22766: 00dc7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22767: 00d9e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22768: 00dc6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22769: 00dc7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22770: 00dc65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22771: 0090df24 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22771: 0090dec4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22772: 004fe1ec 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22773: 00d97ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22774: 00d9d6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22775: 00919ce8 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22775: 00919c88 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22776: 00ce00f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 22777: 0027ec74 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22778: 00dc8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22779: 00dc8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22780: 00dc7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22781: 00913818 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22781: 009137b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22782: 00cf0f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 22783: 002acf74 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22784: 009a8704 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22784: 009a86a4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22785: 00dc79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22786: 00dc8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22787: 0074f4c8 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22787: 0074f468 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22788: 00d96138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 22789: 005ada38 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22790: 00d93f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22791: 0029cd1c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 22792: 00cf1030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 22793: 0079c474 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22793: 0079c414 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22794: 00d95c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 22795: 00ce1cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 22796: 009ae60c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22796: 009ae5ac 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22797: 00dc7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22798: 0082a404 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22798: 0082a3a4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22799: 00dc83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22800: 00da1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22801: 00d91db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22802: 004bd5b4 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22803: 00b0abe4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22803: 00b0ab84 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22804: 002b0d0c 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22805: 00b0aa9c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22805: 00b0aa3c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22806: 002bb22c 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22807: 006a1e8c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 22808: 0075ce08 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22807: 006a1e2c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 22808: 0075cda8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22809: 00dc7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22810: 00b0a954 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22810: 00b0a8f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22811: 00da3c0c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22812: 00d909a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 22813: 006a1fac 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 22813: 006a1f4c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 22814: 00dc787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 22815: 00cf99dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 22816: 00958688 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22816: 00958628 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22817: 00cf0fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 22818: 00cf9850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 22819: 004633bc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22820: 00d96ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22821: 00d95d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22822: 009c7cc8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22823: 006a1eec 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 22824: 007a26e0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22822: 009c7c68 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22823: 006a1e8c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 22824: 007a2680 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22825: 00cf9958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 22826: 00dc6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22827: 00d9d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22828: 00d9bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22829: 00d950a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22830: 00545ba4 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22831: 0078c364 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22832: 007f4eac 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22831: 0078c304 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22832: 007f4e4c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22833: 00dc8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22834: 00dc860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22835: 00dc7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22836: 0095a254 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22836: 0095a1f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22837: 002f94c4 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22838: 00d9d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22839: 0041b174 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22840: 009557d8 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22840: 00955778 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22841: 00dc6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22842: 008ca398 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22842: 008ca338 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22843: 002b60ec 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22844: 006a1f4c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 22844: 006a1eec 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 22845: 00cf98d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 22846: 0075376c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22846: 0075370c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22847: 0055e2b0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22848: 0059bc90 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 22849: 009154fc 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22849: 0091549c 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22850: 00da1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22851: 00dc7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22852: 007e06b0 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22852: 007e0650 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22853: 004123bc 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22854: 00d8e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22855: 0041538c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22856: 00d91d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22857: 0052ffb4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22858: 00d91938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22859: 00d99d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22860: 00da00c8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22861: 005e9fd0 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 22862: 00d909f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22863: 00d95ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22864: 009c1f80 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22864: 009c1f20 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 22865: 00ce3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 22866: 009bc22c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22866: 009bc1cc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22867: 00d91e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22868: 00dc8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22869: 00304edc 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22870: 005eaca4 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 22871: 00cf6b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 22872: 00d9d4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22873: 00d974f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -22883,143 +22883,143 @@ │ │ │ │ 22879: 00dc73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22880: 00dc76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22881: 002b9074 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22882: 00cf6af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 22883: 00d910e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22884: 00da2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 22885: 005e98cc 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 22886: 0093e960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22886: 0093e900 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22887: 00dc85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22888: 008e7aa8 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22888: 008e7a48 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22889: 00d8cc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 22890: 00cfabe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 22891: 0075cbe8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22892: 009ad3b4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22893: 007e7940 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22891: 0075cb88 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22892: 009ad354 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22893: 007e78e0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22894: 003cae40 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22895: 00570e2c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22896: 007e05f8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22896: 007e0598 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22897: 00d8e3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22898: 0052e130 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22899: 0081aae0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22900: 006cd4a4 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22899: 0081aa80 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22900: 006cd444 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22901: 00dc6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22902: 00dc70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22903: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22904: 00d95b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22905: 0036f664 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22906: 00dc8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22907: 00dc69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22908: 0079c344 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22908: 0079c2e4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22909: 0055d51c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22910: 00cf6a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 22911: 008fa718 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22912: 008d415c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22913: 00750a8c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22911: 008fa6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22912: 008d40fc 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22913: 00750a2c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22914: 003aa82c 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22915: 00cfab64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 22916: 00d95880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22917: 00d978b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22918: 00d93f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22919: 00dbd95c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22920: 00d8dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22921: 00813da8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22922: 00917480 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22923: 007e87f0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22921: 00813d48 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22922: 00917420 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22923: 007e8790 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22924: 00dc7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22925: 00dc71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22926: 0070c4dc 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22926: 0070c47c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22927: 00dc6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22928: 00d918d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22929: 0077e1b4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22930: 00777034 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22929: 0077e154 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22930: 00776fd4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22931: 00dc6067 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22932: 00b2c1a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22933: 008f5b70 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22934: 008c49b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22932: 00b2c144 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22933: 008f5b10 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22934: 008c4954 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22935: 00dc6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22936: 00dc7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 22937: 00b2c19c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22938: 008623c4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22937: 00b2c13c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22938: 00862364 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22939: 00d98f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22940: 00d8481c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22941: 008cba98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22942: 00b2c194 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22941: 008cba38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22942: 00b2c134 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22943: 00dc846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22944: 00dc6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22945: 00dc7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 22946: 0072a6f8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22946: 0072a698 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22947: 00d937f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22948: 00dc7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22949: 002a99bc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22950: 00d9cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22951: 00d98cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 22952: 00dc674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22953: 00dc68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22954: 0042c878 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22955: 002b246c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22956: 0041b348 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22957: 00d90994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22958: 00dc6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22959: 00dc6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22960: 008704f4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22960: 00870494 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22961: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 22962: 009a11b0 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22962: 009a1150 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22963: 004d7a08 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 22964: 005eb070 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 22965: 00940b20 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22966: 00917340 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22965: 00940ac0 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22966: 009172e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22967: 00dc7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 22968: 0075f544 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22969: 0084f3c0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22968: 0075f4e4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22969: 0084f360 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22970: 00dc856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22971: 00dc8af0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22972: 005eaeb4 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 22973: 00dc744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22974: 00912e6c 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22974: 00912e0c 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22975: 005ab7d8 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22976: 0050f588 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22977: 009561f8 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22978: 0070ed5c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22977: 00956198 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22978: 0070ecfc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22979: 00dc6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22980: 00dc7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 22981: 002ead74 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22982: 005eaf74 128 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 22983: 00dc6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22984: 005142d8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22985: 005eae04 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ - 22986: 00742160 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22986: 00742100 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22987: 00dc7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22988: 00dc75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22989: 00dc83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22990: 0042ae28 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22991: 007e48f4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22991: 007e4894 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22992: 00d94844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22993: 00d9f55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22994: 00d94ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22995: 00dc7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22996: 00dc6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22997: 00dc6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22998: 002ffd0c 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22999: 00dc6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 23000: 007453e8 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 23000: 00745388 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23001: 00da10d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23002: 00dc842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23003: 00966970 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23003: 00966910 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23004: 00dc7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23005: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23006: 002b0acc 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23007: 00dc600d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23008: 00d95210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23009: 00d93cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23010: 008e4a38 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 23011: 0071615c 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 23010: 008e49d8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23011: 007160fc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23012: 002b5144 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ 23013: 00624370 448 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23014: 00905944 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23014: 009058e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23015: 00cf61a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23016: 00d8f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23017: 00d95580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23018: 00dc8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23019: 00dc69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23020: 00d9f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23021: 002b7c94 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23030,1046 +23030,1046 @@ │ │ │ │ 23026: 00da0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23027: 00dc757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23028: 002a9a7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23029: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23030: 0061c898 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23031: 00d052f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23032: 00cfb8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23033: 009d1714 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23034: 008ca2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23033: 009d16b4 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23034: 008ca280 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23035: 0061c694 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23036: 00586db8 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23037: 005a982c 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23038: 00624530 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23039: 00727088 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23039: 00727028 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23040: 00cf6124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23041: 00dc60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23042: 00dc784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23043: 00dc7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23044: 00d91124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23045: 00d8bb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23046: 00d9daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23047: 003420a8 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23048: 00d9c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23049: 00808b80 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23049: 00808b20 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23050: 00dc77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23051: 00d95490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23052: 00514b38 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23053: 0072b520 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23054: 0098a4a4 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23055: 00900e60 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23053: 0072b4c0 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23054: 0098a444 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23055: 00900e00 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23056: 00dc83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23057: 00909334 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23057: 009092d4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23058: 00dc749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23059: 0048f648 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23060: 00cfb848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23061: 002eca90 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23062: 0061c798 256 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23063: 00d8fe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23064: 00494404 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23065: 002ad7a8 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23066: 00d988ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 23067: 007460c0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 23067: 00746060 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23068: 00dc6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23069: 002b0bc0 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 23070: 0078252c 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23071: 00938550 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23072: 008d7044 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23070: 007824cc 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 23071: 009384f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23072: 008d6fe4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23073: 00290ab0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23074: 00d9a19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23075: 00d94174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23076: 0090fd6c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23077: 0072bf5c 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23076: 0090fd0c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23077: 0072befc 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23078: 00d942c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23079: 009d0e40 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23079: 009d0de0 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23080: 00d9d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23081: 00d9fd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23082: 004cf7b0 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23083: 008e7df4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23083: 008e7d94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23084: 00dc7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23085: 005ad050 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23086: 0055e1fc 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23087: 00d94154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 23088: 00780ab4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 23088: 00780a54 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23089: 00d9ead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23090: 00d93074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23091: 005aa784 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23092: 00d005a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23093: 003ad880 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23094: 00dc7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23095: 0093435c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23095: 009342fc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23096: 00518e84 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23097: 005e9cc4 72 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23098: 00d00834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23099: 00d928a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23100: 00dc67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23101: 00dc6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23102: 00cfc5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23103: 005ea46c 208 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23104: 008092c0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23104: 00809260 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23105: 00d95ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23106: 008ac8ac 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23106: 008ac84c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23107: 00cfc6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23108: 00dc745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23109: 00d93894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23110: 009a3c08 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23110: 009a3ba8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23111: 004ceaa4 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23112: 00dc653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23113: 00862f2c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23113: 00862ecc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23114: 005f9bb4 1968 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23115: 00dc79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23116: 00dc65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23117: 007df734 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23117: 007df6d4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23118: 00d9d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23119: 004633b8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23120: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23121: 00dc6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23122: 005e940c 144 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23123: 0036cccc 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23124: 009cf3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23125: 0072a72c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23124: 009cf36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23125: 0072a6cc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23126: 003bf7ac 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23127: 00941a6c 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23128: 007bd364 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23127: 00941a0c 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23128: 007bd304 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23129: 00da1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23130: 00dc6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23131: 00bce8c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23132: 00cfc634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23133: 005dbc38 36 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23134: 00dc6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23135: 005d263c 40 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23136: 00d8ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23137: 00dc7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23138: 00d9b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23139: 009bea40 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23140: 006cbf2c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 23141: 009bdf1c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23139: 009be9e0 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23140: 006cbecc 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 23141: 009bdebc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23142: 00d8b180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23143: 00d8fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23144: 003044d8 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 23145: 0071ecd0 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 23145: 0071ec70 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23146: 00590758 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23147: 00d93aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23148: 00dc7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23149: 00dc7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23150: 009be644 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23151: 0093c6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23150: 009be5e4 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23151: 0093c688 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23152: 00dc7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23153: 00d8d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23154: 0095f78c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23154: 0095f72c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23155: 00d8dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23156: 008395a8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23157: 007ab5d4 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23156: 00839548 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23157: 007ab574 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23158: 00d99e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23159: 007a32a8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23159: 007a3248 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23160: 005211e0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23161: 004ce454 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23162: 004dd924 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23163: 0094b05c 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 23164: 00746bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 23163: 0094affc 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23164: 00746b90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23165: 0056a570 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23166: 00751028 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23166: 00750fc8 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23167: 006121e4 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23168: 0090f6a8 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23168: 0090f648 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23169: 002a9c04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23170: 00d8e564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23171: 00d90ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23172: 006128a4 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23173: 00d90df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23174: 007a4bb8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23174: 007a4b58 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23175: 002a9b2c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 23176: 00746e10 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 23176: 00746db0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23177: 00612424 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23178: 00d9c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23179: 00dc65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23180: 00337920 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 23181: 004cfeb0 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23182: 008cfe2c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23182: 008cfdcc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23183: 00d8e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23184: 00dc6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23185: 00d953e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23186: 00d98bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23187: 005812d0 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23188: 00946bd8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23188: 00946b78 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23189: 00d99e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23190: 005103c4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23191: 00607e94 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23192: 00612664 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23193: 00d9fc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 23194: 00dc7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23195: 00421204 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23196: 00d980b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23197: 0055e044 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23198: 00607ef4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23199: 00d924b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23200: 00d8c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23201: 00d95ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23202: 0095e488 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23202: 0095e428 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23203: 00dc78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23204: 00dc6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23205: 0032c700 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23206: 00d9a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 23207: 00716154 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 23207: 007160f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23208: 0051cf80 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23209: 00514ecc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23210: 009853c4 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23210: 00985364 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23211: 00d9d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23212: 00dc847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23213: 005ac008 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23214: 00dc69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23215: 00607f54 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23216: 008cb2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23217: 00983604 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23216: 008cb250 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23217: 009835a4 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23218: 00dc68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 23219: 00781344 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 23219: 007812e4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23220: 00d9faa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23221: 0074857c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23221: 0074851c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23222: 003a8f60 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23223: 00dc645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23224: 0095da7c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23224: 0095da1c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23225: 0059ba34 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23226: 00dc812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23227: 00dc74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23228: 00dc6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23229: 00808d00 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23229: 00808ca0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23230: 00dc71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23231: 00dc6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23232: 00dc84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23233: 005b3eb4 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23234: 00982ca4 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23234: 00982c44 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23235: 00dc81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23236: 00d95ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23237: 0094ce5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23237: 0094cdfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23238: 00dc62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 23239: 0074711c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23240: 008e591c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23239: 007470bc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 23240: 008e58bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23241: 002fb654 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23242: 0053932c 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23243: 008e639c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23243: 008e633c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23244: 0029b460 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23245: 00dc8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 23246: 00929290 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23247: 00909c08 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23248: 0092a078 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23246: 00929230 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23247: 00909ba8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23248: 0092a018 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23249: 00dc7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23250: 00d93b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23251: 009bda30 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23252: 008fcd14 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23253: 00979798 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23251: 009bd9d0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23252: 008fccb4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23253: 00979738 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23254: 002ac194 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23255: 005d3fec 952 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23256: 00d903d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23257: 009355f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23258: 00999b7c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23259: 008cbffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23260: 009af2b0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23257: 00935598 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23258: 00999b1c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23259: 008cbf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23260: 009af250 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23261: 00dc65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23262: 00d8a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23263: 00855224 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23264: 009523c0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23263: 008551c4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23264: 00952360 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23265: 00d91154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23266: 0062a768 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23267: 00d99cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23268: 002c08ac 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23269: 0054a4bc 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23270: 00aea2c0 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23270: 00aea260 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23271: 00d9aa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23272: 009140b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23272: 00914058 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23273: 00dc74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 23274: 00290c20 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23275: 00d9f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23276: 00dc7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23277: 00dc6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23278: 00dc619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23279: 007dbca0 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23280: 00961208 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23281: 008ba728 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23279: 007dbc40 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23280: 009611a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23281: 008ba6c8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23282: 0062a944 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23283: 00dc7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23284: 00d9a4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23285: 008cfa68 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23286: 009d69f0 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 23287: 0070a46c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 23285: 008cfa08 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23286: 009d6990 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23287: 0070a40c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23288: 00dc6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23289: 004ef094 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23290: 006e5090 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23290: 006e5030 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23291: 00dc66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23292: 002c03d4 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23293: 00d91304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23294: 0061de60 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23295: 00d9ed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23296: 00dc776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23297: 007afd48 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23297: 007afce8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23298: 00486ad0 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23299: 00dc85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23300: 0059ba38 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23301: 0061df80 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23302: 00dc7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23303: 00d950b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23304: 00d9c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23305: 006209e4 432 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23306: 00d932c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23307: 00d8d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23308: 0054c4b0 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23309: 00dc84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23310: 0061dec0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23311: 00d8e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23312: 00b98b68 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23312: 00b98b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23313: 006206c0 424 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ - 23314: 00706898 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 23314: 00706838 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23315: 00dc6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23316: 00dc8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23317: 005b0d8c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23318: 00dc7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 23319: 00762d2c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 23319: 00762ccc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23320: 00d8ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23321: 00dc726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 23322: 00d8adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23323: 00da0b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23324: 0072c5b0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23325: 00999964 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23324: 0072c550 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23325: 00999904 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23326: 00da13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23327: 00dc63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23328: 00d97fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23329: 0029d4b8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23330: 00dc7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23331: 00dc623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23332: 00514de0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23333: 0061df20 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23334: 00d93e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 23335: 00749b2c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 23335: 00749acc 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 23336: 00d941a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23337: 00dc74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23338: 0051300c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23339: 00620868 380 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23340: 00905c4c 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23340: 00905bec 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23341: 00d8abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23342: 00dbd929 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 23343: 0078abf4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 23343: 0078ab94 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23344: 00dc6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23345: 0096681c 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23345: 009667bc 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23346: 00d8f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23347: 00d9ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23348: 00dc729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23349: 00dc758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23350: 00dc6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23351: 00dc7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23352: 00cfb950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ - 23353: 0070e7c8 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 23353: 0070e768 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23354: 00dc673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 23355: 00642cf0 76 FUNC GLOBAL DEFAULT 12 helper_xperm4 │ │ │ │ 23356: 00dc7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23357: 00d9b8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23358: 005dc754 584 FUNC GLOBAL DEFAULT 12 riscv_cpu_swap_hypervisor_regs │ │ │ │ 23359: 00dc6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23360: 005e88d4 76 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23361: 00dc7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23362: 00cfba58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23363: 00da011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23364: 005554d8 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23365: 00334354 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23366: 00dc642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23367: 0093c180 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23367: 0093c120 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23368: 00d94644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23369: 00dc6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23370: 00642d3c 80 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23371: 00dc8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23372: 005b6d1c 904 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23373: 00dc8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23374: 00d90a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23375: 00d8baf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23376: 00d94f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23377: 00dc6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23378: 009c7600 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23378: 009c75a0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23379: 00d9a0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23380: 00dc7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23381: 002b9460 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23382: 006a03ec 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23382: 006a038c 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23383: 00cfb9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23384: 00d03bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23385: 0072a6c8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23385: 0072a668 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23386: 005dc2f8 112 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23387: 00d93ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23388: 0095eeac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23388: 0095ee4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23389: 00d8eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23390: 00d03e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23391: 00641374 108 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23392: 0029d3f8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23393: 008c97bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23393: 008c975c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23394: 004eef80 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23395: 0099f7b8 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23395: 0099f758 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23396: 00d8d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23397: 00da0d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23398: 00dc6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23399: 009097a0 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23399: 00909740 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23400: 00dc6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 23401: 00740440 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 23401: 007403e0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 23402: 00d9b5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23403: 00dc6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23404: 00d03930 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23405: 003dd330 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23406: 00dc8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23407: 009cde70 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23407: 009cde10 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23408: 00d8c5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23409: 00dc7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23410: 00dc7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23411: 004fc0e8 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23412: 00d94b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23413: 0075e234 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23413: 0075e1d4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23414: 00dc8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23415: 00820f28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23415: 00820ec8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23416: 003aa998 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23417: 00dc5f14 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23418: 005ece2c 60 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23419: 00dc6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23420: 00b0a4bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23421: 008fb070 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23422: 00816f44 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23423: 00970aec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23420: 00b0a45c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23421: 008fb010 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23422: 00816ee4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23423: 00970a8c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23424: 00da0d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23425: 00cff100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23426: 00da2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23427: 002abefc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23428: 00d8fd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23429: 00cff07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23430: 00dc6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23431: 00936db4 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23431: 00936d54 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23432: 00d934e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23433: 007d8298 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23434: 008acf3c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23433: 007d8238 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23434: 008acedc 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 23435: 004cdd54 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23436: 005e6d30 264 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23437: 0074ea88 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23437: 0074ea28 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23438: 005af86c 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23439: 00d8b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23440: 00cfeff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23441: 00813cec 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23442: 008e20d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23443: 0094a920 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23444: 00954f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23441: 00813c8c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23442: 008e2074 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23443: 0094a8c0 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23444: 00954ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 23445: 00da1990 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 23446: 00857c04 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23446: 00857ba4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23447: 002e3f08 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23448: 00dc7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23449: 008d6f04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23449: 008d6ea4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23450: 00dc743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23451: 005b8148 288 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ - 23452: 009519ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23452: 0095194c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23453: 00dc7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 23454: 0078abf0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 23454: 0078ab90 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23455: 00267f48 116 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23456: 00dc798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23457: 00da130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23458: 00dc61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23459: 00d90ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23460: 00d8a038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23461: 00d99c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23462: 00972d7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23462: 00972d1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23463: 00dc6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23464: 007f80c0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23464: 007f8060 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23465: 00dc851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23466: 007a57e0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23466: 007a5780 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23467: 00d92808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 23468: 00745f44 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23469: 006a0a58 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23468: 00745ee4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 23469: 006a09f8 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23470: 00dc6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23471: 0055d5d0 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 23472: 0071da10 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 23472: 0071d9b0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23473: 00dc60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23474: 0033f7e8 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23475: 008c9e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23475: 008c9dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23476: 00d991f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23477: 0072c548 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23478: 009936a8 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23479: 008fd4e4 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23477: 0072c4e8 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23478: 00993648 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23479: 008fd484 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23480: 00dc606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23481: 008f5364 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23481: 008f5304 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23482: 00d9d5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23483: 00d03b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23484: 006e6544 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23484: 006e64e4 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23485: 00dc7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23486: 00d8d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23487: 008e8ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23487: 008e8b44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23488: 002afbf0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23489: 00dc751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 23490: 00744efc 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 23490: 00744e9c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23491: 00d8bc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23492: 0093bbec 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23493: 009c6e20 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23492: 0093bb8c 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23493: 009c6dc0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23494: 00d03dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23495: 0032a864 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23496: 009121b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23496: 00912154 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23497: 00dc744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 23498: 00797a18 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 23498: 007979b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23499: 0058f1bc 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23500: 00dc6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23501: 00635eb0 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23502: 00d97dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23503: 00513c48 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 23504: 00d038ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_s │ │ │ │ - 23505: 0077d2ac 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 23505: 0077d24c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 23506: 00635ba8 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_h │ │ │ │ 23507: 00dc8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 23508: 00dc6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 23509: 00c7e9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23510: 00c8156c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23511: 00dc72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23512: 00569604 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23513: 00dc70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23514: 00dc8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23515: 00d8f920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23516: 006c34dc 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23516: 006c347c 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23517: 00dc7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23518: 00d9dc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23519: 0096c0ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23519: 0096c08c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23520: 002a8770 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23521: 00dc76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23522: 00d8fdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23523: 00dc766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23524: 002a96bc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23525: 0032aca8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 23526: 007bbab8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23526: 007bba58 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23527: 00d99f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23528: 00d8e394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23529: 00dc6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23530: 00635d3c 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23531: 005b8044 24 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23532: 00d99e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 23533: 00984bf4 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23533: 00984b94 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23534: 00dc791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 23535: 00761f2c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 23535: 00761ecc 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23536: 00d9c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23537: 00dc630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23538: 00473fbc 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23539: 00dc6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23540: 00d8eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23541: 00c708d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23542: 00c7c5b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23543: 00d8ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23544: 00d8dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23545: 0091a6b4 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23545: 0091a654 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23546: 005000a8 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23547: 00966e48 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23547: 00966de8 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23548: 00d97ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23549: 008e0ce0 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23550: 00968a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23551: 0098dd34 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 23552: 00903324 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23549: 008e0c80 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23550: 009689c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23551: 0098dcd4 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23552: 009032c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23553: 005734ec 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23554: 00dc8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23555: 00dc74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23556: 00dc6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23557: 00d937d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 23558: 00717790 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 23558: 00717730 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23559: 00dc698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23560: 00d981e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 23561: 00dc7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23562: 00dc649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23563: 00dc6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23564: 007e51a0 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23564: 007e5140 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23565: 005913bc 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23566: 007508ec 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23566: 0075088c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23567: 00d946b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 23568: 00700c8c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 23568: 00700c2c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23569: 005b8268 4 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 23570: 00dc710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 23571: 007407d4 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23572: 00823bc4 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 23573: 0070eeb4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 23571: 00740774 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 23572: 00823b64 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23573: 0070ee54 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23574: 00dc7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23575: 00ce5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 23576: 002ac040 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23577: 00d8b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23578: 00dc7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23579: 00d9a72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23580: 00903e04 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 23581: 006e50b4 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 23582: 0070134c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 23583: 00716380 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 23584: 007803f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 23585: 0078c4c4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 23580: 00903da4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23581: 006e5054 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23582: 007012ec 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 23583: 00716320 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 23584: 00780390 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 23585: 0078c464 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23586: 00296ea0 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23587: 00dc7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23588: 00d9dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 23589: 006b8eb8 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 23589: 006b8e58 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 23590: 00625468 476 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 23591: 00da1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23592: 00625124 436 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 23593: 002b55f8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23594: 00d9f51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23595: 007dea9c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23595: 007dea3c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23596: 00d980d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23597: 00d9f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 23598: 0099e524 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23598: 0099e4c4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23599: 00d8ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 23600: 00700fec 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 23600: 00700f8c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23601: 00dc793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23602: 002fe3b0 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 23603: 007456b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 23603: 00745650 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23604: 00dc72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 23605: 0073a67c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 23605: 0073a61c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23606: 00dc72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23607: 002a8b44 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23608: 002a9784 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23609: 00590fbc 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 23610: 007810c4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23611: 0096319c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23612: 008060c0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23610: 00781064 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 23611: 0096313c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23612: 00806060 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23613: 00dc75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23614: 005e9f2c 80 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 23615: 00dc6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23616: 00d9b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23617: 00dbea84 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 23618: 00719814 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 23618: 007197b4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23619: 005ea9f4 160 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 23620: 002af560 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23621: 006252d8 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 23622: 00dc800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23623: 00c8132c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23624: 0098c0f8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23624: 0098c098 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23625: 00521c54 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23626: 005e97e8 112 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 23627: 00d8dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23628: 0075cad8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23629: 0093b18c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23628: 0075ca78 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23629: 0093b12c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23630: 00561a98 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23631: 00d9aff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23632: 004f901c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23633: 006e491c 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23633: 006e48bc 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23634: 0060bc94 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ - 23635: 00793a30 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 23635: 007939d0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23636: 00dc6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23637: 002b847c 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23638: 0029df00 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 23639: 0060bdb4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 23640: 008c5a00 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23640: 008c59a0 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23641: 00dc7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23642: 00d931a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 23643: 0073f6a4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 23643: 0073f644 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 23644: 00dc709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23645: 00d91be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23646: 008ec394 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23646: 008ec334 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23647: 0060bcf4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 23648: 00d8f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23649: 005ed98c 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 23650: 00dc6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23651: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23652: 009480d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23652: 00948070 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23653: 00dc7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23654: 00547a3c 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23655: 005bbc70 416 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 23656: 00d8ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23657: 00dc6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23658: 00c77d00 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ 23659: 00dc83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 23660: 007832e8 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 23660: 00783288 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23661: 004cda9c 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 23662: 00d98d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 23663: 0060bd54 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 23664: 004b7c3c 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23665: 0029d5b8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23666: 00d9d24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23667: 0077da54 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23668: 008e16f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23667: 0077d9f4 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23668: 008e1698 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23669: 00dc6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23670: 00776dd4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23670: 00776d74 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23671: 0025e258 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23672: 00da0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23673: 00d95670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23674: 00dc80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23675: 00d943f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23676: 009ad9a4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23676: 009ad944 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23677: 00dc66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23678: 00543ca8 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23679: 00cf1d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 23680: 002957e4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23681: 007a28e4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23681: 007a2884 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23682: 00d8ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23683: 008dcb24 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23683: 008dcac4 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23684: 00cf1e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 23685: 005b1e9c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23686: 0038a570 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23687: 00dc700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23688: 00838f0c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23688: 00838eac 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23689: 00dc8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23690: 00dc6062 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23691: 0095cdd0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23691: 0095cd70 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23692: 00d8aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23693: 00515b78 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23694: 0095b8ec 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23694: 0095b88c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23695: 0027e768 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23696: 006a09b0 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 23697: 00993f50 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23698: 00994158 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23699: 0075a574 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23696: 006a0950 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 23697: 00993ef0 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23698: 009940f8 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23699: 0075a514 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23700: 00d93224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23701: 00793990 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23702: 006e4460 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23701: 00793930 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23702: 006e4400 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23703: 00d9fa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23704: 007eef6c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23705: 009955ac 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23706: 009c0c08 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23704: 007eef0c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23705: 0099554c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23706: 009c0ba8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23707: 00dc7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23708: 00dc65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23709: 00915ef4 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23709: 00915e94 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23710: 00cf1d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 23711: 00dc8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23712: 0060384c 808 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 23713: 00d961c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 23714: 00c80bec 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23715: 00dc60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23716: 008c4a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23717: 0098f4d4 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23716: 008c4a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23717: 0098f474 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23718: 00dc7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23719: 00dc690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23720: 00d92958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23721: 00d8e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23722: 00d8ca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23723: 00dc71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23724: 0062348c 420 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 23725: 00dc6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23726: 00783108 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23727: 009a0fe8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23726: 007830a8 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23727: 009a0f88 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23728: 00dc8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23729: 00dc7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23730: 00d8401c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23731: 00964528 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23731: 009644c8 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23732: 00dc66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23733: 00d8b974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23734: 00d92128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23735: 0062314c 436 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 23736: 00d90cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23737: 00d8b30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23738: 00d96ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23739: 0029d418 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23740: 00dc7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 23741: 004731d4 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23742: 0095750c 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23742: 009574ac 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23743: 00d8db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23744: 00d97a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23745: 00dc6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23746: 00d9d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23747: 00c81364 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23748: 00dc7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23749: 00dc6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23750: 008eabac 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23751: 00953474 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23750: 008eab4c 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23751: 00953414 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23752: 00dc72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23753: 00d922b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23754: 00d94404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23755: 002a8edc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23756: 006a0908 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 23757: 008e2fc8 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23758: 009848b4 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23756: 006a08a8 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 23757: 008e2f68 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23758: 00984854 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23759: 002a9838 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23760: 00dc6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23761: 002f8248 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23762: 00dc64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23763: 003ac0f0 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23764: 00dc7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23765: 00623300 396 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 23766: 00dc6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23767: 00515e60 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23768: 0092e080 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23769: 0096b448 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23768: 0092e020 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23769: 0096b3e8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23770: 005177a8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23771: 0080b2e0 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23772: 00b2c668 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23771: 0080b280 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23772: 00b2c608 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23773: 00635a10 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 23774: 0048fb34 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23775: 00da07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23776: 007ed860 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23776: 007ed800 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23777: 004ce81c 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23778: 00635708 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 23779: 00dc7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23780: 0072ae44 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23780: 0072ade4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23781: 00d01c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 23782: 0055d63c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23783: 00dc6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23784: 0093ecf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23784: 0093ec98 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23785: 00522bb4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 23786: 00d01a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 23787: 009baa68 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23787: 009baa08 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23788: 00d97370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23789: 007e89cc 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23789: 007e896c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23790: 00dc7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23791: 005154a8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23792: 00d8f404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23793: 00dc7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23794: 008ca170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23794: 008ca110 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23795: 00d9fa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23796: 00dc8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23797: 00d99d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23798: 00da00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23799: 009695a0 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23799: 00969540 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23800: 0063589c 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 23801: 00d8e3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23802: 00d8a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23803: 0074d3f4 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23804: 00906150 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23803: 0074d394 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23804: 009060f0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23805: 00d8cc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23806: 00d97220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23807: 00d8afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23808: 00dc6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23809: 00d94724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23810: 008707d4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23810: 00870774 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23811: 00dc756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23812: 008fb6a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23813: 008cbdd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23812: 008fb644 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23813: 008cbd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23814: 0050479c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23815: 00783580 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23815: 00783520 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23816: 005dbaf4 324 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 23817: 00dc675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23818: 005e7f28 304 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 23819: 00da0d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23820: 00d95140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23821: 00c75114 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23822: 00943c98 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23822: 00943c38 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23823: 00d98cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 23824: 00d8fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23825: 00bcfec0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23826: 00d9a26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23827: 00d91c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23828: 00d918a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23829: 00332624 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23830: 007ecfc8 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 23831: 00789efc 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23830: 007ecf68 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23831: 00789e9c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23832: 00d9f59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23833: 00781d60 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23834: 00820734 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23833: 00781d00 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23834: 008206d4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23835: 00d94604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23836: 00776e6c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23836: 00776e0c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23837: 002f9284 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23838: 00d8f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23839: 0073f3a4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 23840: 00722758 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23839: 0073f344 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23840: 007226f8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23841: 0032b5a8 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23842: 00da117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 23843: 009bf264 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23844: 008facd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23843: 009bf204 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23844: 008fac78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23845: 00d9d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23846: 00dc665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23847: 00dc847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23848: 00759bec 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23849: 008fbd94 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23848: 00759b8c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23849: 008fbd34 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23850: 0029f158 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23851: 00dc724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23852: 0053c264 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23853: 0094ab88 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23853: 0094ab28 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23854: 005619f4 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23855: 009a4f28 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23855: 009a4ec8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23856: 00d8a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23857: 00c6bef0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23858: 00d91f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23859: 0055d4d4 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23860: 007b82d0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23860: 007b8270 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23861: 00607034 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 23862: 00dc81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23863: 00dc711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23864: 00607154 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 23865: 00dc809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23866: 00747ae0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23866: 00747a80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23867: 00607094 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 23868: 00dbd92b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23869: 00dc6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23870: 00d9c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23871: 00d8af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23872: 0091b0c4 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23872: 0091b064 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23873: 00dc8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23874: 00d9c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23875: 00d8c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23876: 00d96b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23877: 008f9830 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23878: 00991c70 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23877: 008f97d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23878: 00991c10 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23879: 00d8fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23880: 00dc6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23881: 00d9b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23882: 00dc600a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23883: 002f88b0 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23884: 00dc69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23885: 00d8c018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23886: 0055d564 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23887: 005b4924 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23888: 00d940c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 23889: 005ff578 652 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 23890: 00815308 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23891: 0074cf80 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23890: 008152a8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23891: 0074cf20 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23892: 006070f4 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 23893: 00dc6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23894: 00da0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23895: 008bef34 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23895: 008beed4 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23896: 00d903e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23897: 00dc669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23898: 00812474 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23899: 00988934 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23898: 00812414 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23899: 009888d4 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23900: 00d99dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23901: 00da1340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23902: 00ce5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 23903: 002f86b4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23904: 00da1568 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23905: 00db5620 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 23906: 00d96108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 23907: 0094f964 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23908: 007b4788 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23907: 0094f904 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23908: 007b4728 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23909: 00dc6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23910: 008215c8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23910: 00821568 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23911: 0061a620 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 23912: 00d9f4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23913: 00dc764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23914: 00dc6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23915: 00dc63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23916: 008c9af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23916: 008c9a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23917: 00dc69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23918: 00da0c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23919: 0025ede4 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23920: 0061a680 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 23921: 00cffa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 23922: 00d9fa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23923: 00dc7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23924: 009083e4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23924: 00908384 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23925: 00d9a69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23926: 0055ab20 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23927: 00dc70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23928: 00cff9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 23929: 00dc6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23930: 00642484 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 23931: 002b88f8 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23932: 00dc8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23933: 0091976c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23933: 0091970c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23934: 00d8fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23935: 00dc7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23936: 00da34dc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 23937: 00dc7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23938: 009b100c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23938: 009b0fac 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23939: 00dc80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23940: 00d97410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23941: 00d9d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ 23942: 006277fc 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 23943: 0094bedc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23943: 0094be7c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23944: 00d9a1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23945: 00d925a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 23946: 0061a6e0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 23947: 009076a8 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23947: 00907648 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23948: 00d9dd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23949: 005b98bc 308 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ - 23950: 00736004 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23950: 00735fa4 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23951: 006274bc 432 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 23952: 004633dc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23953: 007b2dec 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23953: 007b2d8c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23954: 00d8c9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23955: 009a4520 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23955: 009a44c0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23956: 00d9bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23957: 00dc68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 23958: 006a0c00 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 23958: 006a0ba0 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 23959: 00d9ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23960: 00328148 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23961: 00d92398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23962: 00cff940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 23963: 002b9858 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23964: 005a3834 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 23965: 00d92328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23966: 00d96a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23967: 003a9df0 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23968: 00cf9010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_b │ │ │ │ 23969: 00d8e584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23970: 00d99f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23971: 004ffcd0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23972: 00d90f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23973: 0073564c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23973: 007355ec 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23974: 00d9bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23975: 00dc7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 23976: 0062766c 400 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 23977: 007f2fd0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23977: 007f2f70 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23978: 00cf8f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 23979: 00dc8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23980: 007b8ab8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23980: 007b8a58 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23981: 00304a98 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23982: 00dc848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23983: 009a1a14 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23984: 0071f36c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23983: 009a19b4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23984: 0071f30c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23985: 00da174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23986: 00940f20 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23986: 00940ec0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23987: 00dc677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23988: 00dc7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 23989: 006a326c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 23989: 006a320c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 23990: 002fd684 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23991: 00dc68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 23992: 00cfbadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 23993: 006a338c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 23994: 008eafe4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23993: 006a332c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 23994: 008eaf84 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23995: 002c7c74 292 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23996: 00da0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23997: 00d9efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 23998: 00cf8f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 23999: 008c46b0 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23999: 008c4650 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24000: 00dc6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24001: 004148ac 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24002: 006a32cc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24002: 006a326c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24003: 00cfbbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24004: 00d96cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24005: 00dc70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24006: 00950bb4 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24006: 00950b54 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24007: 00dc8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24008: 00dc80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24009: 002fd100 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 24010: 009a91cc 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 24010: 009a916c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 24011: 00414630 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24012: 00dc6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24013: 00c7c6a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24014: 009432a4 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24014: 00943244 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24015: 00dc6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 24016: 009242f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24016: 00924290 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24017: 00d98f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24018: 00d97360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24019: 006a332c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24019: 006a32cc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24020: 005ffce0 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24021: 00cfbb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24022: 00424bb8 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24023: 0029221c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24024: 007f83a8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24024: 007f8348 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24025: 005aced4 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24026: 003aa740 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24027: 00d95590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24028: 0051d7f0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24029: 00924ff0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24029: 00924f90 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24030: 00d8e5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24031: 00c7ec84 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24032: 00984948 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24032: 009848e8 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24033: 003e60dc 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 24034: 0079abc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 24034: 0079ab64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24035: 00dc7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24036: 002ac634 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24037: 0098c0b4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24037: 0098c054 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24038: 00dc67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24039: 008a55e0 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24039: 008a5580 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24040: 005f9148 112 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24041: 002abe3c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24042: 00934800 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24043: 00ae9b6c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24042: 009347a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24043: 00ae9b0c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24044: 00dc69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24045: 0048f078 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24046: 00dc8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24047: 006e660c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24047: 006e65ac 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24048: 0053593c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24049: 0029e3f8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24050: 00dc6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24051: 00d960f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24052: 00d94194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24053: 00dc7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24054: 00dc780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24055: 0029ae6c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 24056: 00dc8af2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24057: 00d93664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24058: 00dc82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24059: 009c8738 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24059: 009c86d8 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24060: 00568988 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24061: 0054ea30 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 24062: 007450a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24063: 008a3ffc 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24064: 00986734 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24062: 00745048 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 24063: 008a3f9c 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24064: 009866d4 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24065: 00ce11fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24066: 00dc6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24067: 002afb58 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24068: 00d92028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24069: 00d8de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24070: 00c7f3b4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24071: 00d973c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24077,280 +24077,280 @@ │ │ │ │ 24073: 00dc7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24074: 00d9b964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24075: 00d8cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24076: 00ce1178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24077: 00dc85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24078: 005bc424 256 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24079: 00509e48 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24080: 008ffa04 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24080: 008ff9a4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24081: 00ceeda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ 24082: 002572e8 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 24083: 00969b84 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24084: 0099ba0c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24085: 007afad0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24083: 00969b24 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24084: 0099b9ac 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24085: 007afa70 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24086: 00ceec18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24087: 00d90c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24088: 00d8db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24089: 00861758 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24089: 008616f8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24090: 00ceed20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24091: 00dc6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24092: 00cfe104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24093: 0057d944 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24094: 00cfdf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24095: 00905ac4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24096: 0072ac68 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 24097: 00743f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 24095: 00905a64 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24096: 0072ac08 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24097: 00743f10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24098: 00dc857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24099: 00ce10f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24100: 00dc6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24101: 00cfe080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24102: 007b1f0c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24103: 00824060 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24102: 007b1eac 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24103: 00824000 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24104: 002eaf54 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24105: 00296fa0 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24106: 00c7c680 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24107: 00d8743c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24108: 00dc64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24109: 00ceec9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24110: 002955bc 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24111: 00dc835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24112: 007f190c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24112: 007f18ac 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24113: 00d04bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24114: 00dc7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24115: 00dc80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24116: 00dc720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24117: 008c61b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24118: 0098aefc 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24117: 008c6150 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24118: 0098ae9c 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24119: 00dc68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24120: 00902108 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24120: 009020a8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24121: 002fa394 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24122: 007536e8 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24123: 007b8aa8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24122: 00753688 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24123: 007b8a48 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24124: 002d199c 704 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24125: 00dc602d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24126: 005b463c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24127: 00d9cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24128: 0098b210 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24128: 0098b1b0 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24129: 0051a194 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24130: 00917950 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24130: 009178f0 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24131: 00ce1f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24132: 00dc60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24133: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24134: 00cfdffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24135: 00dc7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24136: 00d90814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24137: 00925c64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24138: 009cf024 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24137: 00925c04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24138: 009cefc4 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24139: 00d9b464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24140: 00ce206c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24141: 007e9cc4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24141: 007e9c64 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24142: 00dc759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24143: 005046d4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24144: 00291f10 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24145: 00dc7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24146: 006a0b1c 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24146: 006a0abc 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24147: 00dc6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24148: 00dc68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24149: 00549374 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24150: 00d96d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24151: 00d97230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24152: 00dc6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24153: 00d9890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24154: 00d91334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24155: 002f6390 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24156: 00d94044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 24157: 00ce1fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_w │ │ │ │ 24158: 00383308 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 24159: 007179e4 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 24159: 00717984 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24160: 00d8d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24161: 00da1050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24162: 00d9fa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24163: 002968a4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24164: 00dc689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24165: 00dc66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24166: 009cb0e4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24166: 009cb084 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24167: 00dc6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24168: 00da06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24169: 00d9be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 24170: 007653dc 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 24170: 0076537c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24171: 002a4730 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24172: 00dc652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24173: 00da2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24174: 009381b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24175: 007b05e8 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24174: 00938158 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24175: 007b0588 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24176: 00c79fc4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24177: 00d939a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24178: 00dc6039 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24179: 002a4b1c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24180: 00dc63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24181: 00d9cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24182: 00dc7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24183: 00d9abac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24184: 00d95160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24185: 00dc646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24186: 00d8b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24187: 0050404c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24188: 00d91ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24189: 00914228 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24189: 009141c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24190: 00dc607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 24191: 009a9490 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 24191: 009a9430 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 24192: 0057b7d8 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24193: 00d8dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24194: 00592090 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24195: 00dc7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24196: 006f4b98 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24197: 007e8794 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24198: 00926098 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24199: 008e9024 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24196: 006f4b38 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24197: 007e8734 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24198: 00926038 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24199: 008e8fc4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24200: 00d8b954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24201: 008cc4a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24201: 008cc448 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24202: 00dc7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24203: 0094eb5c 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24204: 00952828 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24203: 0094eafc 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24204: 009527c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24205: 00d9c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24206: 009c28a8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24206: 009c2848 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24207: 0053b908 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24208: 00d8ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24209: 005b0874 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24210: 00dc8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24211: 00580cd0 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24212: 002a2e3c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24213: 0098450c 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24213: 009844ac 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24214: 00dc7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24215: 005015cc 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24216: 00d925f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24217: 00510f88 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24218: 00954cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24218: 00954c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24219: 00dc6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24220: 00b2c160 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24220: 00b2c100 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24221: 00dc7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24222: 00d93914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24223: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24224: 00d9dcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24225: 00da0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24226: 00dc8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24227: 00d90c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24228: 00dc788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24229: 00c7b5d0 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24230: 00d8bf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24231: 00d97b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24232: 008ce128 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24232: 008ce0c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24233: 00434f78 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24234: 00dc8bcd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24235: 005abcec 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24236: 00866f08 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24237: 0093ba44 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24236: 00866ea8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24237: 0093b9e4 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 24238: 00d9d48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24239: 00dc7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24240: 00ae97b8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24240: 00ae9758 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24241: 005bbe10 216 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24242: 00d91234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24243: 00dc6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24244: 00dc843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24245: 008317a4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24245: 00831744 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24246: 00dc792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24247: 0090718c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24247: 0090712c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24248: 00dc7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24249: 00cea25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24250: 00d8df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24251: 00cea364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24252: 00dc683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24253: 00dc7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24254: 00da0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24255: 00dc7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24256: 005d8ba0 8 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24257: 00c7c630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24258: 00d8e384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24259: 00ced0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24260: 00750b2c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24260: 00750acc 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24261: 00cecf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24262: 0099f5dc 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 24263: 0071ece0 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 24262: 0099f57c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24263: 0071ec80 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24264: 0055c774 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24265: 005fc48c 2012 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24266: 00da22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24267: 00d931f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24268: 00928460 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24268: 00928400 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24269: 00ced040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24270: 005381e4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24271: 00d99d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24272: 00dc76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24273: 00d9de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24274: 00cea2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24275: 00dc6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24276: 00554444 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24277: 00280960 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24278: 0091dcdc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24279: 008079f0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24278: 0091dc7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24279: 00807990 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24280: 00dc7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24281: 005228a4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24282: 008c38dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24282: 008c387c 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24283: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24284: 00dc85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24285: 00dc8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 24286: 0077f710 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24287: 006dbb4c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24286: 0077f6b0 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 24287: 006dbaec 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24288: 00d9c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24289: 00dc7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24290: 00cecfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24291: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24292: 00938270 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24292: 00938210 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24293: 00c78850 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24294: 00dc69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24295: 00dc7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 24296: 0073a854 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24297: 0099523c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24298: 0094b674 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24296: 0073a7f4 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 24297: 009951dc 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24298: 0094b614 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24299: 00511de4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24300: 00dc6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24301: 0097a104 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24301: 0097a0a4 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24302: 00415b2c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24303: 003e29b4 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24304: 0096d1e8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24305: 00757de8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24304: 0096d188 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24305: 00757d88 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24306: 002fbde0 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24307: 002ac190 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24308: 0092b010 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24309: 0081ff00 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24308: 0092afb0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24309: 0081fea0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24310: 002962cc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24311: 00dc64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24312: 002a47d8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24313: 00d8eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24314: 00d90b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24315: 00da0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24316: 00d8d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24317: 00dc7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24318: 0098ebe4 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24318: 0098eb84 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24319: 00dc694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 24320: 007809e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 24320: 00780984 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24321: 00dc8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24322: 00750b54 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24323: 008de348 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24322: 00750af4 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24323: 008de2e8 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24324: 00dc7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 24325: 00797c2c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 24325: 00797bcc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24326: 002b9834 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24327: 0048f404 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24328: 00416240 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24329: 009bc2d4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24329: 009bc274 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24330: 00dc69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24331: 00dc75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 24332: 0073ea5c 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 24332: 0073e9fc 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24333: 00d94fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24334: 0095d93c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24334: 0095d8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24335: 00cebd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24336: 00da2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24337: 0090ed90 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24337: 0090ed30 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24338: 00cebba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24339: 0057dc44 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24340: 0027fc6c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 24341: 0074598c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 24341: 0074592c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24342: 0049166c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24343: 00cebca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24344: 00d9b4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24345: 008228b0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24345: 00822850 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24346: 00dc7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24347: 00d91838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24348: 00d95340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24349: 00dc78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24350: 003ac090 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24351: 00d8dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24352: 003e61f8 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24358,412 +24358,412 @@ │ │ │ │ 24354: 004d3184 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 24355: 00dc8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24356: 00d9fbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24357: 00dc7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24358: 00dc82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24359: 00cebc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24360: 00495bb0 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 24361: 00746534 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24362: 007e9d5c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24361: 007464d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 24362: 007e9cfc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24363: 00da18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24364: 00915664 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 24365: 0079a3dc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 24364: 00915604 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24365: 0079a37c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24366: 00dc819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24367: 00d96d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24368: 00d97fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24369: 00dc68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24370: 00d94274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24371: 00dc64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24372: 00513b24 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24373: 009b7a18 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24373: 009b79b8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24374: 004cf258 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 24375: 00dc81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24376: 00dc6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24377: 00750ac8 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24378: 009b6968 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24377: 00750a68 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24378: 009b6908 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24379: 005ed4f4 188 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24380: 007c5828 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 24381: 0071d0f4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 24380: 007c57c8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24381: 0071d094 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24382: 00d9870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 24383: 00995e28 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24383: 00995dc8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24384: 0063fa70 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24385: 00dc7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24386: 00d97130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24387: 00d9be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24388: 00dc7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24389: 00dc78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24390: 0063fa68 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24391: 002a6148 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24392: 008c5cd0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24393: 00814ebc 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24392: 008c5c70 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24393: 00814e5c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24394: 00d974c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24395: 00816e64 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24395: 00816e04 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24396: 00d99094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24397: 00dc7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24398: 0058cae0 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24399: 00c81270 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24400: 0063fa6c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24401: 002a6cb8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 24402: 00718188 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24403: 008abf7c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 24404: 00740c68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24405: 0094e0a8 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24406: 00989e0c 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24407: 008cae04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24408: 00932bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24402: 00718128 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 24403: 008abf1c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24404: 00740c08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 24405: 0094e048 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24406: 00989dac 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24407: 008cada4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24408: 00932b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24409: 00dc71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24410: 00d96e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24411: 00d99ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24412: 00d93c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24413: 00d97320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24414: 0038fb3c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24415: 00d94af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 24416: 00d9a7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 24417: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 24418: 00dc6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24419: 002ec6c4 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24420: 00d96078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_EVENT │ │ │ │ - 24421: 00784a30 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 24421: 007849d0 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24422: 003e950c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 24423: 0070c40c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 24423: 0070c3ac 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24424: 00cf9bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24425: 00dc6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24426: 00cf9a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24427: 00dc7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24428: 006ebc10 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24428: 006ebbb0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24429: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24430: 00cf9b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24431: 00d91988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24432: 0053ca88 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24433: 0099cd84 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24433: 0099cd24 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24434: 00dc82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24435: 009620fc 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24435: 0096209c 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24436: 002992b8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24437: 00924294 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24438: 009051f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24437: 00924234 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24438: 00905194 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24439: 00d92558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24440: 00d8d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24441: 00dc6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24442: 00dc6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24443: 00955698 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24443: 00955638 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24444: 00505ddc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24445: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24446: 00da0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24447: 00d9f7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24448: 00cf9ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ - 24449: 0078120c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24450: 008c5330 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24449: 007811ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 24450: 008c52d0 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24451: 00d8d994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24452: 00554054 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24453: 00ce2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24454: 00d8c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24455: 0075d250 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24455: 0075d1f0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24456: 00d9e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24457: 009b04d4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24457: 009b0474 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24458: 00ce2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24459: 0090bd80 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24459: 0090bd20 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24460: 004175c0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24461: 00623fd0 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24462: 00db5448 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24463: 00da2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24464: 00ce2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ - 24465: 0073f310 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 24465: 0073f2b0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 24466: 00d8be10 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24467: 00927d80 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24467: 00927d20 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24468: 00dc74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24469: 00553d54 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24470: 00d98274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24471: 00497ae8 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24472: 00d9ec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 24473: 00740184 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 24473: 00740124 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 24474: 00cf5020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24475: 00dc63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24476: 00cb9d34 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 24477: 00cb9d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 24478: 00da1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24479: 00cb9dd4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24480: 00950658 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24480: 009505f8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24481: 005ac670 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24482: 00d9d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24483: 00cf5128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24484: 00cb9e04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24485: 00d9ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24486: 009acdbc 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24487: 008701b4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24486: 009acd5c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24487: 00870154 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24488: 00cb9e54 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24489: 00cb9ef4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24490: 00d8bae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24491: 006bb210 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24491: 006bb1b0 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24492: 00624198 472 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24493: 00dc80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24494: 00dc7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24495: 00ce29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24496: 009d4074 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 24497: 00797660 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 24496: 009d4014 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24497: 00797600 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24498: 002af0c4 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 24499: 0075b22c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24499: 0075b1cc 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24500: 00dc78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24501: 00473594 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24502: 00dc7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24503: 00dc6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24504: 00dc7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24505: 00d93584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24506: 00925850 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24507: 007dcea0 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24506: 009257f0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24507: 007dce40 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24508: 00d990a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24509: 00cf50a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24510: 00384a70 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24511: 00d9c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 24512: 00797620 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24513: 0092abec 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24512: 007975c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 24513: 0092ab8c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24514: 002fd584 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24515: 00dc6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24516: 007b46d4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24516: 007b4674 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24517: 002ad204 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 24518: 007996d4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 24518: 00799674 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24519: 00d8e514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24520: 0075c2e4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24521: 009cd3e0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24520: 0075c284 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24521: 009cd380 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24522: 00d8f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24523: 007e8bd4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24523: 007e8b74 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24524: 00d9b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24525: 008fa5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24525: 008fa548 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24526: 00438180 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24527: 00905530 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24527: 009054d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24528: 00d9ea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 24529: 007992d4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 24529: 00799274 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24530: 00ce63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24531: 00dc64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24532: 00d9991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24533: 0094918c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24533: 0094912c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24534: 00dc6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24535: 00412c10 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 24536: 00ce626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24537: 00d92718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 24538: 0079aac4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 24538: 0079aa64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24539: 00dc7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24540: 00dc7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 24541: 00799cc8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24542: 0081ccd4 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 24543: 00799d1c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 24544: 00799d78 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 24541: 00799c68 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 24542: 0081cc74 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24543: 00799cbc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 24544: 00799d18 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24545: 00dc60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24546: 00d98bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24547: 00dc6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24548: 00ce6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 24549: 00c81288 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 24550: 00742378 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 24550: 00742318 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24551: 00dc7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 24552: 00799ddc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 24552: 00799d7c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24553: 00dc6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24554: 00dc85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24555: 006e2f40 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24555: 006e2ee0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24556: 00d953d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24557: 007dd768 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24557: 007dd708 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24558: 00d9a92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24559: 008f6020 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24559: 008f5fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24560: 00d940a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24561: 00d84bc4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24562: 00dc71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24563: 00dc8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24564: 00d91918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24565: 0094ddf8 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24565: 0094dd98 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24566: 00dc709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24567: 00d941b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24568: 00cf5c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 24569: 008e05dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24570: 0095051c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24569: 008e057c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24570: 009504bc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24571: 00d9dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24572: 00d8cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 24573: 0073f91c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 24573: 0073f8bc 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 24574: 00cf5d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 24575: 00d8f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24576: 00ce62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 24577: 00dc6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24578: 005554a8 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24579: 005a9a10 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24580: 00dc6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24581: 00d9c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 24582: 00742930 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24583: 008ff5f4 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24582: 007428d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 24583: 008ff594 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24584: 00d96ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24585: 00dc70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24586: 00759e28 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24586: 00759dc8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24587: 00d8df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24588: 00dc763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24589: 0054c40c 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24590: 00d8d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24591: 007f29b0 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24592: 006d4f84 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24591: 007f2950 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24592: 006d4f24 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24593: 00dc620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24594: 0053c1b8 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24595: 00cf5d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 24596: 00dc6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24597: 00dc643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24598: 00dc7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24599: 0095302c 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 24600: 0073a5fc 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 24599: 00952fcc 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24600: 0073a59c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24601: 00d96cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 24602: 0071b278 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 24602: 0071b218 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24603: 00dc7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24604: 007d295c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24604: 007d28fc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24605: 00642620 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 24606: 0086b234 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24606: 0086b1d4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24607: 00bd1288 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24608: 00d907f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24609: 00dc71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24610: 008bf4f8 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 24611: 0073e114 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 24610: 008bf498 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24611: 0073e0b4 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24612: 00d9f73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24613: 00dc716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24614: 008cb6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24614: 008cb644 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24615: 0042db20 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24616: 0096a884 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24616: 0096a824 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24617: 00d9b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 24618: 0061ea60 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 24619: 00dc6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24620: 00ce9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 24621: 00d9e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24622: 009af118 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24622: 009af0b8 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24623: 005e9c70 28 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 24624: 0061eb80 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ - 24625: 006cd5f8 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 24625: 006cd598 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 24626: 00ce3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 24627: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24628: 008ad194 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24628: 008ad134 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24629: 00ce9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 24630: 0061eac0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ - 24631: 0077785c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 24631: 007777fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24632: 005ea244 184 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 24633: 004cf690 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24634: 002b5b18 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24635: 006e37d4 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24635: 006e3774 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24636: 00dc691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24637: 00d8b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24638: 005e86d0 516 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 24639: 00dc77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 24640: 0078b9c4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24641: 00721f94 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24642: 0070dbf4 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 24640: 0078b964 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 24641: 00721f34 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24642: 0070db94 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24643: 005e92a4 120 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 24644: 00da0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24645: 00924460 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24646: 0093ec40 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24647: 008c3198 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24648: 0086b774 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24645: 00924400 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24646: 0093ebe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24647: 008c3138 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24648: 0086b714 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 24649: 00ce9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 24650: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 24651: 0061eb20 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 24652: 0095104c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24652: 00950fec 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24653: 00268d04 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24654: 00dc6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24655: 00d954a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24656: 00d97760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24657: 00dc7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24658: 009a5dfc 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24658: 009a5d9c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24659: 00d9d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24660: 007a28d8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24660: 007a2878 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24661: 00dc6008 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24662: 003a4430 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24663: 00dc6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24664: 002969a0 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24665: 00d8d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24666: 00d973b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24667: 00dc78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24668: 00dc6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24669: 00d980c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 24670: 00734d8c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 24670: 00734d2c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24671: 00dc8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24672: 00dc721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24673: 0096e720 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24673: 0096e6c0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24674: 00d8b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24675: 00d943c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24676: 00d949b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24677: 008c0294 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24677: 008c0234 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24678: 00da13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24679: 009a80dc 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24679: 009a807c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24680: 00dc664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24681: 008c01c0 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24681: 008c0160 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24682: 00dc82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 24683: 00dc6046 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24684: 00805cdc 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24684: 00805c7c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24685: 00d940b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24686: 005b99f0 1164 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 24687: 00d9b4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24688: 008cf1c8 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24689: 009d1680 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24688: 008cf168 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24689: 009d1620 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24690: 00dc616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24691: 00d927b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24692: 00d95510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24693: 00d923b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24694: 00d99c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24695: 0074229c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24695: 0074223c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24696: 00dc7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24697: 00d94f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24698: 00549614 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24699: 00dc7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24700: 0084c18c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24700: 0084c12c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24701: 004eef00 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24702: 00dc8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24703: 00dc65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24704: 00d936e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24705: 00d911d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24706: 0075d0ec 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24706: 0075d08c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24707: 00dc7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24708: 00d95400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24709: 00d8d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24710: 0032e440 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24711: 00834538 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24711: 008344d8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24712: 00624f58 460 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ - 24713: 00797ba4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24713: 00797b44 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24714: 00d9c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24715: 00d8daf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24716: 00da152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24717: 00da0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24718: 0029679c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24719: 002f619c 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24720: 00d8ee44 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24721: 00dc72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24722: 00624c18 432 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 24723: 002fbb14 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24724: 009246e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24724: 00924684 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24725: 006069dc 620 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 24726: 0084da5c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24726: 0084d9fc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24727: 003abe9c 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24728: 0092a6f8 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24729: 0091cb8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24730: 008c9538 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24728: 0092a698 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24729: 0091cb2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24730: 008c94d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24731: 0054a9cc 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24732: 008bff80 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24732: 008bff20 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24733: 00d8dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24734: 0070cd64 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24734: 0070cd04 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24735: 0061bc40 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 24736: 00d9f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24737: 00dc629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24738: 009ab67c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24739: 00820884 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24738: 009ab61c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24739: 00820824 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24740: 00d97be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 24741: 0099e51c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24741: 0099e4bc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24742: 00624dc8 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 24743: 002949e0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24744: 0061bca0 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 24745: 00341d94 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24746: 005ed79c 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 24747: 00dc71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24748: 00dc6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24749: 002b328c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24750: 005148ec 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24751: 00329374 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 24752: 00da148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24753: 005a8670 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24754: 009265d0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24754: 00926570 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24755: 0062a390 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 24756: 00dc6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24757: 006f6800 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24758: 009986a0 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24757: 006f67a0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24758: 00998640 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24759: 00d95b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24760: 00dc87fc 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24761: 0061bd00 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 24762: 00bd1390 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24763: 004257ac 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24764: 00395d74 216 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 24765: 00dc83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x252eb4 │ │ │ │ - 0x0000000d (FINI) 0x9d9e94 │ │ │ │ + 0x0000000d (FINI) 0x9d9e34 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbfd50 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1928 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbc04d8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x8c0fc │ │ │ │ 0x00000006 (SYMTAB) 0x2b4ec │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e4b628e1d182a8c79672bf843845d584c4635306 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8cba31b61a432a05d827af0d008279aa3166c6b7 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -24451,24 +24451,24 @@ │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ ERSTSTOR │ │ │ │ -GFC UMEQ │ │ │ │ +GFC UMEQT │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ DDDD"""" │ │ │ │ UUUU3333 │ │ │ │ """"DDDD │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPTT │ │ │ │ +IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV$;# │ │ │ │ @@ -58584,15 +58584,17 @@ │ │ │ │ riscv_cpu_gdb_read_register │ │ │ │ riscv_cpu_gdb_write_register │ │ │ │ riscv_cpu_register_gdb_regs_for_features │ │ │ │ extract64 │ │ │ │ deposit64 │ │ │ │ 4320/.,+*)('&$#"! │ │ │ │ }{ywvtrqomljigfdca`_]\[ZXWVUTSRPONMLKJIHGFFEDCBA@??>=<;;:988765 │ │ │ │ -l4h4d4`4\4X4 │ │ │ │ +T4P4L4H4D4@4 │ │ │ │ +5a6]6Y6U6 │ │ │ │ +"~"z"v"r"n"j"f" │ │ │ │ gen_pc_plus_diff │ │ │ │ load_element │ │ │ │ RISCV_CPU_GET_CLASS │ │ │ │ RISCV_CPU │ │ │ │ decode_save_opc │ │ │ │ extract64 │ │ │ │ extract32 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1292 +12,1292 @@ │ │ │ │ ldr r1, [pc, #24] @ 255d94 │ │ │ │ ldr r0, [pc, #24] @ 255d98 │ │ │ │ ldr r2, [pc, #24] @ 255d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq lr, r8, r8, lsl #20 │ │ │ │ - rsbseq r4, r8, r0, lsl r3 │ │ │ │ - rsbseq r4, r8, r4, lsr #6 │ │ │ │ + addeq lr, r8, r8, lsr #19 │ │ │ │ + ldrheq r4, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r8, r4, asr #5 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255dd0 │ │ │ │ ldr r1, [pc, #24] @ 255dd4 │ │ │ │ ldr r0, [pc, #24] @ 255dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r1, r9, r8, ror #12 │ │ │ │ - rsbseq r9, r8, ip, lsl #22 │ │ │ │ - rsbseq r9, r8, r4, lsr #22 │ │ │ │ + addeq r1, r9, r8, lsl #12 │ │ │ │ + rsbseq r9, r8, ip, lsr #21 │ │ │ │ + rsbseq r9, r8, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255e0c │ │ │ │ ldr r1, [pc, #24] @ 255e10 │ │ │ │ ldr r0, [pc, #24] @ 255e14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r1, r9, ip, asr r7 │ │ │ │ - rsbseq r9, r8, ip, lsr #29 │ │ │ │ - ldrheq r9, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r1, [r9], ip │ │ │ │ + rsbseq r9, r8, ip, asr #28 │ │ │ │ + rsbseq r9, r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255e48 │ │ │ │ ldr r1, [pc, #24] @ 255e4c │ │ │ │ ldr r0, [pc, #24] @ 255e50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r9, r0, ror #3 │ │ │ │ - @ instruction: 0x0078ab94 │ │ │ │ - rsbseq sl, r8, r4, lsr #23 │ │ │ │ + addeq r3, r9, r0, lsl #3 │ │ │ │ + rsbseq sl, r8, r4, lsr fp │ │ │ │ + rsbseq sl, r8, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255e88 │ │ │ │ ldr r1, [pc, #28] @ 255e8c │ │ │ │ ldr r0, [pc, #28] @ 255e90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r1, sp, r4, lsr #9 │ │ │ │ - rsbseq sp, r8, r0, ror #13 │ │ │ │ - rsbseq sp, r8, ip, ror #13 │ │ │ │ + addeq r1, sp, r4, asr #8 │ │ │ │ + rsbseq sp, r8, r0, lsl #13 │ │ │ │ + rsbseq sp, r8, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255ec8 │ │ │ │ ldr r1, [pc, #28] @ 255ecc │ │ │ │ ldr r0, [pc, #28] @ 255ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r0, asr r5 │ │ │ │ - rsbseq r1, r9, r4, lsl #3 │ │ │ │ - @ instruction: 0x00791194 │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ + rsbseq r1, r9, r4, lsr #2 │ │ │ │ + rsbseq r1, r9, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255f04 │ │ │ │ ldr r1, [pc, #24] @ 255f08 │ │ │ │ ldr r0, [pc, #24] @ 255f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r0, lsr #11 │ │ │ │ - rsbseq r1, r9, r4, ror #6 │ │ │ │ - rsbseq r1, r9, r8, ror r3 │ │ │ │ + addeq r3, sp, r0, asr #10 │ │ │ │ + rsbseq r1, r9, r4, lsl #6 │ │ │ │ + rsbseq r1, r9, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255f44 │ │ │ │ ldr r1, [pc, #28] @ 255f48 │ │ │ │ ldr r0, [pc, #28] @ 255f4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, sp, ip, lsr r6 │ │ │ │ - ldrsheq r6, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r7, r9, r0, lsl r0 │ │ │ │ + ldrdeq r4, [sp], ip │ │ │ │ + @ instruction: 0x00796f9c │ │ │ │ + ldrheq r6, [r9], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255f88 │ │ │ │ ldr r1, [pc, #28] @ 255f8c │ │ │ │ ldr r0, [pc, #28] @ 255f90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ - ldrheq r6, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r6, r9, ip, asr #31 │ │ │ │ + umulleq r4, sp, r8, r5 │ │ │ │ + rsbseq r6, r9, r8, asr pc │ │ │ │ + rsbseq r6, r9, ip, ror #30 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255fcc │ │ │ │ ldr r1, [pc, #28] @ 255fd0 │ │ │ │ ldr r0, [pc, #28] @ 255fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r5, sp, ip, lsl #17 │ │ │ │ - rsbseq r6, r9, r4, ror pc │ │ │ │ - rsbseq r6, r9, r8, lsl #31 │ │ │ │ + addeq r5, sp, ip, lsr #16 │ │ │ │ + rsbseq r6, r9, r4, lsl pc │ │ │ │ + rsbseq r6, r9, r8, lsr #30 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256010 │ │ │ │ ldr r1, [pc, #28] @ 256014 │ │ │ │ ldr r0, [pc, #28] @ 256018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25601c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r8, asr #16 │ │ │ │ - rsbseq r6, r9, r0, lsr pc │ │ │ │ - ldrsheq r9, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r5, sp, r8, ror #15 │ │ │ │ + ldrsbeq r6, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00799590 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256050 │ │ │ │ ldr r1, [pc, #24] @ 256054 │ │ │ │ ldr r0, [pc, #24] @ 256058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008d5bb0 │ │ │ │ - rsbseq sl, r9, r8, lsr #10 │ │ │ │ - rsbseq sl, r9, r8, lsr r5 │ │ │ │ + addeq r5, sp, r0, asr fp │ │ │ │ + rsbseq sl, r9, r8, asr #9 │ │ │ │ + ldrsbeq sl, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25608c │ │ │ │ ldr r1, [pc, #24] @ 256090 │ │ │ │ ldr r0, [pc, #24] @ 256094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r5, sp, ip, asr sp │ │ │ │ - rsbseq sl, r9, r8, ror #22 │ │ │ │ - rsbseq sl, r9, r4, ror fp │ │ │ │ + strdeq r5, [sp], ip │ │ │ │ + rsbseq sl, r9, r8, lsl #22 │ │ │ │ + rsbseq sl, r9, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2560cc │ │ │ │ ldr r1, [pc, #28] @ 2560d0 │ │ │ │ ldr r0, [pc, #28] @ 2560d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2560d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r8, lsl #6 │ │ │ │ - ldrsheq sp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq lr, r9, r4, asr #6 │ │ │ │ + addeq r6, sp, r8, lsr #5 │ │ │ │ + @ instruction: 0x0079de90 │ │ │ │ + rsbseq lr, r9, r4, ror #5 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256110 │ │ │ │ ldr r1, [pc, #28] @ 256114 │ │ │ │ ldr r0, [pc, #28] @ 256118 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25611c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r8, ror #14 │ │ │ │ - rsbseq r6, r9, r0, lsr lr │ │ │ │ - rsbseq r6, r9, r4, asr #28 │ │ │ │ + addeq r7, sp, r8, lsl #14 │ │ │ │ + ldrsbeq r6, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r9, r4, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256154 │ │ │ │ ldr r1, [pc, #28] @ 256158 │ │ │ │ ldr r0, [pc, #28] @ 25615c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r4, lsr #14 │ │ │ │ - rsbseq r6, r9, ip, ror #27 │ │ │ │ - rsbseq r6, r9, r0, lsl #28 │ │ │ │ + addeq r7, sp, r4, asr #13 │ │ │ │ + rsbseq r6, r9, ip, lsl #27 │ │ │ │ + rsbseq r6, r9, r0, lsr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256198 │ │ │ │ ldr r1, [pc, #28] @ 25619c │ │ │ │ ldr r0, [pc, #28] @ 2561a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r8, sp, ip, ror #11 │ │ │ │ - ldrsbeq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r5, sl, ip, ror #10 │ │ │ │ + addeq r8, sp, ip, lsl #11 │ │ │ │ + rsbseq r5, sl, ip, ror r4 │ │ │ │ + rsbseq r5, sl, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561d8 │ │ │ │ ldr r1, [pc, #28] @ 2561dc │ │ │ │ ldr r0, [pc, #28] @ 2561e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2561e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [sp], r4 │ │ │ │ - rsbseq r6, sl, r4, ror #11 │ │ │ │ - rsbseq r6, sl, r0, lsl #12 │ │ │ │ + addeq r8, sp, r4, ror sl │ │ │ │ + rsbseq r6, sl, r4, lsl #11 │ │ │ │ + rsbseq r6, sl, r0, lsr #11 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25621c │ │ │ │ ldr r1, [pc, #28] @ 256220 │ │ │ │ ldr r0, [pc, #28] @ 256224 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq r8, sp, r0, sl │ │ │ │ - rsbseq r6, sl, r0, lsr #11 │ │ │ │ - ldrheq r6, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r8, sp, r0, lsr sl │ │ │ │ + rsbseq r6, sl, r0, asr #10 │ │ │ │ + rsbseq r6, sl, ip, asr r5 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256260 │ │ │ │ ldr r1, [pc, #28] @ 256264 │ │ │ │ ldr r0, [pc, #28] @ 256268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r8, sp, ip, asr #20 │ │ │ │ - rsbseq r6, sl, r0, ror #10 │ │ │ │ - @ instruction: 0x007a659c │ │ │ │ + addeq r8, sp, ip, ror #19 │ │ │ │ + rsbseq r6, sl, r0, lsl #10 │ │ │ │ + rsbseq r6, sl, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2562a0 │ │ │ │ ldr r1, [pc, #28] @ 2562a4 │ │ │ │ ldr r0, [pc, #28] @ 2562a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2562ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r8, sp, ip, lsl #20 │ │ │ │ - rsbseq r6, sl, ip, lsl r5 │ │ │ │ - rsbseq r6, sl, r8, ror r5 │ │ │ │ + addeq r8, sp, ip, lsr #19 │ │ │ │ + ldrheq r6, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, sl, r8, lsl r5 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2562e0 │ │ │ │ ldr r1, [pc, #24] @ 2562e4 │ │ │ │ ldr r0, [pc, #24] @ 2562e8 │ │ │ │ ldr r2, [pc, #24] @ 2562ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, lsr #19 │ │ │ │ - rsbseq r8, sl, r0, lsr r1 │ │ │ │ - addeq sl, r7, r8, asr #24 │ │ │ │ + addeq r6, lr, ip, asr #18 │ │ │ │ + ldrsbeq r8, [sl], #-0 @ │ │ │ │ + addeq sl, r7, r8, ror #23 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256320 │ │ │ │ ldr r1, [pc, #24] @ 256324 │ │ │ │ ldr r0, [pc, #24] @ 256328 │ │ │ │ ldr r2, [pc, #24] @ 25632c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [lr], ip │ │ │ │ - rsbseq sl, sl, r0, lsl #21 │ │ │ │ - @ instruction: 0x007aaa94 │ │ │ │ + addeq r6, lr, ip, ror sp │ │ │ │ + rsbseq sl, sl, r0, lsr #20 │ │ │ │ + rsbseq sl, sl, r4, lsr sl │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256364 │ │ │ │ ldr r1, [pc, #28] @ 256368 │ │ │ │ ldr r0, [pc, #28] @ 25636c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00921ddc │ │ │ │ - ldrsbeq r6, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r6, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + addseq r1, r2, ip, ror sp │ │ │ │ + rsbseq r6, r9, ip, ror fp │ │ │ │ + @ instruction: 0x00796b90 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563a8 │ │ │ │ ldr r1, [pc, #28] @ 2563ac │ │ │ │ ldr r0, [pc, #28] @ 2563b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2563b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r4, ror #18 │ │ │ │ - rsbseq fp, r9, r8, asr #32 │ │ │ │ - rsbseq fp, r9, ip, asr r0 │ │ │ │ + addseq r2, r2, r4, lsl #18 │ │ │ │ + rsbseq sl, r9, r8, ror #31 │ │ │ │ + ldrsheq sl, [r9], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563ec │ │ │ │ ldr r1, [pc, #28] @ 2563f0 │ │ │ │ ldr r0, [pc, #28] @ 2563f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r0, lsr #18 │ │ │ │ - rsbseq r1, fp, ip, asr sl │ │ │ │ - rsbseq r1, fp, r8, ror #20 │ │ │ │ + addseq r2, r2, r0, asr #17 │ │ │ │ + ldrsheq r1, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, fp, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25642c │ │ │ │ ldr r1, [pc, #28] @ 256430 │ │ │ │ ldr r0, [pc, #28] @ 256434 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256438 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r0, ror #17 │ │ │ │ - rsbseq r1, fp, r8, lsl sl │ │ │ │ - rsbseq r1, fp, ip, lsr sl │ │ │ │ + addseq r2, r2, r0, lsl #17 │ │ │ │ + ldrheq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r1, [fp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256470 │ │ │ │ ldr r1, [pc, #28] @ 256474 │ │ │ │ ldr r0, [pc, #28] @ 256478 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r2, r2, ip, r8 @ │ │ │ │ - ldrsbeq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, fp, r8, lsl sl │ │ │ │ + addseq r2, r2, ip, lsr r8 │ │ │ │ + rsbseq r1, fp, r8, ror r9 │ │ │ │ + ldrheq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564b0 │ │ │ │ ldr r1, [pc, #28] @ 2564b4 │ │ │ │ ldr r0, [pc, #28] @ 2564b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2564bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, asr r8 │ │ │ │ - rsbseq r1, fp, r4, asr #7 │ │ │ │ - rsbseq r1, fp, r8, lsl #20 │ │ │ │ + @ instruction: 0x009227fc │ │ │ │ + rsbseq r1, fp, r4, ror #6 │ │ │ │ + rsbseq r1, fp, r8, lsr #19 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564f4 │ │ │ │ ldr r1, [pc, #28] @ 2564f8 │ │ │ │ ldr r0, [pc, #28] @ 2564fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r8, lsl r8 │ │ │ │ - rsbseq r1, fp, r0, lsl #7 │ │ │ │ - rsbseq r1, fp, r4, asr #19 │ │ │ │ + @ instruction: 0x009227b8 │ │ │ │ + rsbseq r1, fp, r0, lsr #6 │ │ │ │ + rsbseq r1, fp, r4, ror #18 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256538 │ │ │ │ ldr r1, [pc, #28] @ 25653c │ │ │ │ ldr r0, [pc, #28] @ 256540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009227d4 │ │ │ │ - rsbseq r1, fp, ip, lsr r3 │ │ │ │ - rsbseq r1, fp, r0, lsr #19 │ │ │ │ + addseq r2, r2, r4, ror r7 │ │ │ │ + ldrsbeq r1, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, fp, r0, asr #18 │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25657c │ │ │ │ ldr r1, [pc, #28] @ 256580 │ │ │ │ ldr r0, [pc, #28] @ 256584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00924bdc │ │ │ │ - rsbseq r1, fp, ip, asr #17 │ │ │ │ - ldrsbeq r1, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + addseq r4, r2, ip, ror fp │ │ │ │ + rsbseq r1, fp, ip, ror #16 │ │ │ │ + rsbseq r1, fp, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2565bc │ │ │ │ ldr r1, [pc, #28] @ 2565c0 │ │ │ │ ldr r0, [pc, #28] @ 2565c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2565c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r4, r2, ip, fp │ │ │ │ - rsbseq r1, fp, r8, lsl #17 │ │ │ │ - rsbseq r1, fp, ip, lsr #17 │ │ │ │ + addseq r4, r2, ip, lsr fp │ │ │ │ + rsbseq r1, fp, r8, lsr #16 │ │ │ │ + rsbseq r1, fp, ip, asr #16 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256600 │ │ │ │ ldr r1, [pc, #28] @ 256604 │ │ │ │ ldr r0, [pc, #28] @ 256608 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, ror #1 │ │ │ │ - rsbseq sp, r9, r8, asr #25 │ │ │ │ - ldrsbeq sp, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + addseq r5, r2, r4, lsl #1 │ │ │ │ + rsbseq sp, r9, r8, ror #24 │ │ │ │ + rsbseq sp, r9, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256640 │ │ │ │ ldr r1, [pc, #28] @ 256644 │ │ │ │ ldr r0, [pc, #28] @ 256648 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25664c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, lsr #1 │ │ │ │ - ldrsbeq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sl, fp, r4, lsl #27 │ │ │ │ + addseq r5, r2, r4, asr #32 │ │ │ │ + rsbseq sl, fp, r8, ror ip │ │ │ │ + rsbseq sl, fp, r4, lsr #26 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256684 │ │ │ │ ldr r1, [pc, #28] @ 256688 │ │ │ │ ldr r0, [pc, #28] @ 25668c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00925eb4 │ │ │ │ - rsbseq sp, fp, ip, lsr #16 │ │ │ │ - rsbseq sp, fp, ip, lsr r8 │ │ │ │ + addseq r5, r2, r4, asr lr │ │ │ │ + rsbseq sp, fp, ip, asr #15 │ │ │ │ + ldrsbeq sp, [fp], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566c8 │ │ │ │ ldr r1, [pc, #28] @ 2566cc │ │ │ │ ldr r0, [pc, #28] @ 2566d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r7, r2, r8, asr #12 │ │ │ │ - rsbseq r9, ip, r4, asr #6 │ │ │ │ - rsbseq r9, ip, ip, asr #6 │ │ │ │ + addseq r7, r2, r8, ror #11 │ │ │ │ + rsbseq r9, ip, r4, ror #5 │ │ │ │ + rsbseq r9, ip, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256704 │ │ │ │ ldr r1, [pc, #24] @ 256708 │ │ │ │ ldr r0, [pc, #24] @ 25670c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r7, r2, ip, pc @ │ │ │ │ - @ instruction: 0x007cc798 │ │ │ │ - rsbseq ip, ip, ip, lsr #15 │ │ │ │ + addseq r7, r2, ip, lsr pc │ │ │ │ + rsbseq ip, ip, r8, lsr r7 │ │ │ │ + rsbseq ip, ip, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256744 │ │ │ │ ldr r1, [pc, #28] @ 256748 │ │ │ │ ldr r0, [pc, #28] @ 25674c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r2, ip, lsl #23 │ │ │ │ - rsbseq r7, sp, r0, lsl #19 │ │ │ │ - @ instruction: 0x007d7990 │ │ │ │ + addseq r9, r2, ip, lsr #22 │ │ │ │ + rsbseq r7, sp, r0, lsr #18 │ │ │ │ + rsbseq r7, sp, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256784 │ │ │ │ ldr r1, [pc, #28] @ 256788 │ │ │ │ ldr r0, [pc, #28] @ 25678c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r4, asr #16 │ │ │ │ - rsbseq r5, r9, r8, lsl sl │ │ │ │ - ldrsbeq fp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + addseq sl, r2, r4, ror #15 │ │ │ │ + ldrheq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, sp, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567c4 │ │ │ │ ldr r1, [pc, #28] @ 2567c8 │ │ │ │ ldr r0, [pc, #28] @ 2567cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r4, lsl #16 │ │ │ │ - @ instruction: 0x007db998 │ │ │ │ - ldrsbeq r0, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + addseq sl, r2, r4, lsr #15 │ │ │ │ + rsbseq fp, sp, r8, lsr r9 │ │ │ │ + rsbseq r0, r9, r0, ror r9 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256808 │ │ │ │ ldr r1, [pc, #28] @ 25680c │ │ │ │ ldr r0, [pc, #28] @ 256810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r4, ror lr │ │ │ │ - rsbseq sp, r9, r0, asr #21 │ │ │ │ - rsbseq sp, r9, r0, lsl fp │ │ │ │ + addseq sl, r2, r4, lsl lr │ │ │ │ + rsbseq sp, r9, r0, ror #20 │ │ │ │ + ldrheq sp, [r9], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256848 │ │ │ │ ldr r1, [pc, #28] @ 25684c │ │ │ │ ldr r0, [pc, #28] @ 256850 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r4, lsr lr │ │ │ │ - rsbseq sp, r9, r0, lsl #21 │ │ │ │ - ldrsbeq sp, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x0092add4 │ │ │ │ + rsbseq sp, r9, r0, lsr #20 │ │ │ │ + rsbseq sp, r9, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256888 │ │ │ │ ldr r1, [pc, #28] @ 25688c │ │ │ │ ldr r0, [pc, #28] @ 256890 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r4, lsl r1 │ │ │ │ - rsbseq r5, r9, r4, lsl r9 │ │ │ │ - ldrsbeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq fp, [r2], r4 │ │ │ │ + ldrheq r5, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, sp, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568c8 │ │ │ │ ldr r1, [pc, #28] @ 2568cc │ │ │ │ ldr r0, [pc, #28] @ 2568d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2568d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [r2], r4 │ │ │ │ - rsbseq sl, r9, r8, lsr #22 │ │ │ │ - rsbseq sl, r9, ip, lsr fp │ │ │ │ + addseq fp, r2, r4, ror r0 │ │ │ │ + rsbseq sl, r9, r8, asr #21 │ │ │ │ + ldrsbeq sl, [r9], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25690c │ │ │ │ ldr r1, [pc, #28] @ 256910 │ │ │ │ ldr r0, [pc, #28] @ 256914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq fp, r2, r0, r0 │ │ │ │ - ldrheq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq lr, sp, r0, ror #15 │ │ │ │ + addseq fp, r2, r0, lsr r0 │ │ │ │ + rsbseq lr, sp, ip, asr r3 │ │ │ │ + rsbseq lr, sp, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25694c │ │ │ │ ldr r1, [pc, #28] @ 256950 │ │ │ │ ldr r0, [pc, #28] @ 256954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r0, asr r0 │ │ │ │ - rsbseq r0, r9, r0, lsr #18 │ │ │ │ - rsbseq r0, r9, r4, lsr r9 │ │ │ │ + @ instruction: 0x0092aff0 │ │ │ │ + rsbseq r0, r9, r0, asr #17 │ │ │ │ + ldrsbeq r0, [r9], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25698c │ │ │ │ ldr r1, [pc, #28] @ 256990 │ │ │ │ ldr r0, [pc, #28] @ 256994 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r4, lsl #15 │ │ │ │ - rsbseq sl, r9, r4, ror #20 │ │ │ │ - rsbseq sl, r9, r8, ror sl │ │ │ │ + addseq fp, r2, r4, lsr #14 │ │ │ │ + rsbseq sl, r9, r4, lsl #20 │ │ │ │ + rsbseq sl, r9, r8, lsl sl │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569d0 │ │ │ │ ldr r1, [pc, #28] @ 2569d4 │ │ │ │ ldr r0, [pc, #28] @ 2569d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092c4d8 │ │ │ │ - ldrheq r8, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsbeq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + addseq ip, r2, r8, ror r4 │ │ │ │ + rsbseq r8, r8, r8, asr pc │ │ │ │ + rsbseq r8, r8, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a10 │ │ │ │ ldr r1, [pc, #28] @ 256a14 │ │ │ │ ldr r0, [pc, #28] @ 256a18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, ror #22 │ │ │ │ - rsbseq r8, r8, r8, ror pc │ │ │ │ - ldrsbeq r6, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + addseq ip, r2, r8, lsl #22 │ │ │ │ + rsbseq r8, r8, r8, lsl pc │ │ │ │ + rsbseq r6, lr, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a50 │ │ │ │ ldr r1, [pc, #28] @ 256a54 │ │ │ │ ldr r0, [pc, #28] @ 256a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, lsr #22 │ │ │ │ - rsbseq r8, r8, r8, lsr pc │ │ │ │ - rsbseq r8, r8, r0, asr pc │ │ │ │ + addseq ip, r2, r8, asr #21 │ │ │ │ + ldrsbeq r8, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq r8, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256a8c │ │ │ │ ldr r1, [pc, #24] @ 256a90 │ │ │ │ ldr r0, [pc, #24] @ 256a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sp, r2, ip, ror #26 │ │ │ │ - ldrsbeq r0, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r0, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + addseq sp, r2, ip, lsl #26 │ │ │ │ + rsbseq r0, r9, ip, ror r7 │ │ │ │ + @ instruction: 0x00790790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256acc │ │ │ │ ldr r1, [pc, #28] @ 256ad0 │ │ │ │ ldr r0, [pc, #28] @ 256ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092debc │ │ │ │ - rsbseq r6, pc, r8, ror #2 │ │ │ │ - rsbseq r6, pc, ip, ror r1 @ │ │ │ │ + addseq sp, r2, ip, asr lr │ │ │ │ + rsbseq r6, pc, r8, lsl #2 │ │ │ │ + rsbseq r6, pc, ip, lsl r1 @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b10 │ │ │ │ ldr r1, [pc, #28] @ 256b14 │ │ │ │ ldr r0, [pc, #28] @ 256b18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sp, r2, r8, ror lr │ │ │ │ - rsbseq r6, pc, r8, lsr #2 │ │ │ │ - rsbseq r6, pc, r0, asr r1 @ │ │ │ │ + addseq sp, r2, r8, lsl lr │ │ │ │ + rsbseq r6, pc, r8, asr #1 │ │ │ │ + ldrsheq r6, [pc], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256b4c │ │ │ │ ldr r1, [pc, #24] @ 256b50 │ │ │ │ ldr r0, [pc, #24] @ 256b54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq lr, r2, ip, lsl r6 │ │ │ │ - rsbseq r8, r8, r8, lsr lr │ │ │ │ - rsbseq r8, r8, r0, asr lr │ │ │ │ + @ instruction: 0x0092e5bc │ │ │ │ + ldrsbeq r8, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r8, [r8], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b8c │ │ │ │ ldr r1, [pc, #28] @ 256b90 │ │ │ │ ldr r0, [pc, #28] @ 256b94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r0, ror #11 │ │ │ │ - @ instruction: 0x007f9198 │ │ │ │ - rsbseq r9, pc, r8, lsr #3 │ │ │ │ + addseq lr, r2, r0, lsl #11 │ │ │ │ + rsbseq r9, pc, r8, lsr r1 @ │ │ │ │ + rsbseq r9, pc, r8, asr #2 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256bcc │ │ │ │ ldr r1, [pc, #24] @ 256bd0 │ │ │ │ ldr r0, [pc, #24] @ 256bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, ror #3 │ │ │ │ - addeq r1, r0, r4, ror #17 │ │ │ │ - addeq r1, r0, r4, lsr #18 │ │ │ │ + addseq pc, r2, r8, lsl #3 │ │ │ │ + addeq r1, r0, r4, lsl #17 │ │ │ │ + addeq r1, r0, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c0c │ │ │ │ ldr r1, [pc, #28] @ 256c10 │ │ │ │ ldr r0, [pc, #28] @ 256c14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, lsr #3 │ │ │ │ - rsbseq r8, r8, ip, ror sp │ │ │ │ - @ instruction: 0x00788d94 │ │ │ │ + addseq pc, r2, ip, asr #2 │ │ │ │ + rsbseq r8, r8, ip, lsl sp │ │ │ │ + rsbseq r8, r8, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c4c │ │ │ │ ldr r1, [pc, #28] @ 256c50 │ │ │ │ ldr r0, [pc, #28] @ 256c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, lsl fp @ │ │ │ │ - @ instruction: 0x00804bb8 │ │ │ │ - addeq r4, r0, ip, lsl #24 │ │ │ │ + @ instruction: 0x0092fab0 │ │ │ │ + addeq r4, r0, r8, asr fp │ │ │ │ + addeq r4, r0, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c8c │ │ │ │ ldr r1, [pc, #28] @ 256c90 │ │ │ │ ldr r0, [pc, #28] @ 256c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r8, lsl #17 │ │ │ │ - ldrheq r6, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r6, r9, r8, asr #5 │ │ │ │ + addseq r6, r3, r8, lsr #16 │ │ │ │ + rsbseq r6, r9, r4, asr r2 │ │ │ │ + rsbseq r6, r9, r8, ror #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256ccc │ │ │ │ ldr r1, [pc, #24] @ 256cd0 │ │ │ │ ldr r0, [pc, #24] @ 256cd4 │ │ │ │ ldr r2, [pc, #24] @ 256cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r4, lsl #23 │ │ │ │ - rsbseq r6, r9, r0, ror r2 │ │ │ │ - rsbseq r9, fp, r8, lsl #16 │ │ │ │ + addseq r6, r3, r4, lsr #22 │ │ │ │ + rsbseq r6, r9, r0, lsl r2 │ │ │ │ + rsbseq r9, fp, r8, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d10 │ │ │ │ ldr r1, [pc, #28] @ 256d14 │ │ │ │ ldr r0, [pc, #28] @ 256d18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r8, asr #22 │ │ │ │ - rsbseq r6, r9, r0, lsr r2 │ │ │ │ - rsbseq r9, fp, r8, asr #15 │ │ │ │ + addseq r6, r3, r8, ror #21 │ │ │ │ + ldrsbeq r6, [r9], #-16 @ │ │ │ │ + rsbseq r9, fp, r8, ror #14 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d54 │ │ │ │ ldr r1, [pc, #28] @ 256d58 │ │ │ │ ldr r0, [pc, #28] @ 256d5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009373dc │ │ │ │ - rsbseq r6, r9, ip, ror #3 │ │ │ │ - rsbseq r9, fp, r4, lsl #15 │ │ │ │ + addseq r7, r3, ip, ror r3 │ │ │ │ + rsbseq r6, r9, ip, lsl #3 │ │ │ │ + rsbseq r9, fp, r4, lsr #14 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d98 │ │ │ │ ldr r1, [pc, #28] @ 256d9c │ │ │ │ ldr r0, [pc, #28] @ 256da0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009381d0 │ │ │ │ - rsbseq r5, r9, r4, lsl #8 │ │ │ │ - rsbseq fp, sp, r4, asr #9 │ │ │ │ + addseq r8, r3, r0, ror r1 │ │ │ │ + rsbseq r5, r9, r4, lsr #7 │ │ │ │ + rsbseq fp, sp, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256dd8 │ │ │ │ ldr r1, [pc, #28] @ 256ddc │ │ │ │ ldr r0, [pc, #28] @ 256de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r8, r3, r0, r1 │ │ │ │ - addeq r3, r1, ip, lsl #3 │ │ │ │ - addeq r3, r1, r4, asr r2 │ │ │ │ + addseq r8, r3, r0, lsr r1 │ │ │ │ + addeq r3, r1, ip, lsr #2 │ │ │ │ + strdeq r3, [r1], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e18 │ │ │ │ ldr r1, [pc, #28] @ 256e1c │ │ │ │ ldr r0, [pc, #28] @ 256e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, asr r1 │ │ │ │ - rsbseq r8, r8, r0, ror fp │ │ │ │ - rsbseq r8, r8, r8, lsl #23 │ │ │ │ + ldrsheq r8, [r3], r0 │ │ │ │ + rsbseq r8, r8, r0, lsl fp │ │ │ │ + rsbseq r8, r8, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256e54 │ │ │ │ ldr r1, [pc, #24] @ 256e58 │ │ │ │ ldr r0, [pc, #24] @ 256e5c │ │ │ │ ldr r2, [pc, #24] @ 256e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsr r8 │ │ │ │ - @ instruction: 0x0079a598 │ │ │ │ - rsbseq sl, r9, ip, lsr #11 │ │ │ │ + @ instruction: 0x009387d4 │ │ │ │ + rsbseq sl, r9, r8, lsr r5 │ │ │ │ + rsbseq sl, r9, ip, asr #10 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e98 │ │ │ │ ldr r1, [pc, #28] @ 256e9c │ │ │ │ ldr r0, [pc, #28] @ 256ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009387f8 │ │ │ │ - ldrsbeq r0, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r0, r9, r8, ror #7 │ │ │ │ + umullseq r8, r3, r8, r7 │ │ │ │ + rsbseq r0, r9, r4, ror r3 │ │ │ │ + rsbseq r0, r9, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ed8 │ │ │ │ ldr r1, [pc, #28] @ 256edc │ │ │ │ ldr r0, [pc, #28] @ 256ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, asr ip │ │ │ │ - addeq r8, r1, r0, ror #1 │ │ │ │ - addeq r8, r1, ip, ror #1 │ │ │ │ + @ instruction: 0x00938bf0 │ │ │ │ + addeq r8, r1, r0, lsl #1 │ │ │ │ + addeq r8, r1, ip, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f1c │ │ │ │ ldr r1, [pc, #28] @ 256f20 │ │ │ │ ldr r0, [pc, #28] @ 256f24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, ror #29 │ │ │ │ - rsbseq r9, sp, ip, asr #6 │ │ │ │ - addeq sl, r1, ip, lsr #4 │ │ │ │ + addseq r8, r3, ip, lsl #29 │ │ │ │ + rsbseq r9, sp, ip, ror #5 │ │ │ │ + addeq sl, r1, ip, asr #3 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f60 │ │ │ │ ldr r1, [pc, #28] @ 256f64 │ │ │ │ ldr r0, [pc, #28] @ 256f68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsr #29 │ │ │ │ - rsbseq r9, sp, r8, lsl #6 │ │ │ │ - addeq sl, r1, r8, ror #3 │ │ │ │ + addseq r8, r3, r8, asr #28 │ │ │ │ + rsbseq r9, sp, r8, lsr #5 │ │ │ │ + addeq sl, r1, r8, lsl #3 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fa4 │ │ │ │ ldr r1, [pc, #28] @ 256fa8 │ │ │ │ ldr r0, [pc, #28] @ 256fac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009392d8 │ │ │ │ - addeq ip, r1, r8, lsr #25 │ │ │ │ - addeq sp, r1, r8, lsr #32 │ │ │ │ + addseq r9, r3, r8, ror r2 │ │ │ │ + addeq ip, r1, r8, asr #24 │ │ │ │ + addeq ip, r1, r8, asr #31 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fe8 │ │ │ │ ldr r1, [pc, #28] @ 256fec │ │ │ │ ldr r0, [pc, #28] @ 256ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r9, r3, r4, r2 │ │ │ │ - addeq ip, r1, r4, ror #24 │ │ │ │ - addeq sp, r1, r0 │ │ │ │ + addseq r9, r3, r4, lsr r2 │ │ │ │ + addeq ip, r1, r4, lsl #24 │ │ │ │ + addeq ip, r1, r0, lsr #31 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25702c │ │ │ │ ldr r1, [pc, #28] @ 257030 │ │ │ │ ldr r0, [pc, #28] @ 257034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, asr #29 │ │ │ │ - rsbseq sl, r9, r4, asr #7 │ │ │ │ - ldrsbeq sl, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq r9, r3, r4, ror #28 │ │ │ │ + rsbseq sl, r9, r4, ror #6 │ │ │ │ + rsbseq sl, r9, r8, ror r3 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257070 │ │ │ │ ldr r1, [pc, #28] @ 257074 │ │ │ │ ldr r0, [pc, #28] @ 257078 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25707c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, lsl #29 │ │ │ │ - umulleq pc, r1, r0, sl @ │ │ │ │ - @ instruction: 0x0081fab0 │ │ │ │ + addseq r9, r3, r0, lsr #28 │ │ │ │ + addeq pc, r1, r0, lsr sl @ │ │ │ │ + addeq pc, r1, r0, asr sl @ │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570b4 │ │ │ │ ldr r1, [pc, #28] @ 2570b8 │ │ │ │ ldr r0, [pc, #28] @ 2570bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2570c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a3b0 │ │ │ │ - rsbseq sl, r9, ip, lsr r3 │ │ │ │ - rsbseq sl, r9, r0, asr r3 │ │ │ │ + addseq sl, r3, r0, asr r3 │ │ │ │ + ldrsbeq sl, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq sl, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570f8 │ │ │ │ ldr r1, [pc, #28] @ 2570fc │ │ │ │ ldr r0, [pc, #28] @ 257100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, ror #6 │ │ │ │ - addeq r0, r2, r4, lsr #13 │ │ │ │ - @ instruction: 0x008206bc │ │ │ │ + addseq sl, r3, ip, lsl #6 │ │ │ │ + addeq r0, r2, r4, asr #12 │ │ │ │ + addeq r0, r2, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257138 │ │ │ │ ldr r1, [pc, #28] @ 25713c │ │ │ │ ldr r0, [pc, #28] @ 257140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsr #6 │ │ │ │ - addeq r0, r2, ip, asr r5 │ │ │ │ - umulleq r0, r2, ip, r6 │ │ │ │ + addseq sl, r3, ip, asr #5 │ │ │ │ + strdeq r0, [r2], ip │ │ │ │ + addeq r0, r2, ip, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25717c │ │ │ │ ldr r1, [pc, #28] @ 257180 │ │ │ │ ldr r0, [pc, #28] @ 257184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, ror #5 │ │ │ │ - ldrsheq r0, [r9], #-0 @ │ │ │ │ - rsbseq r0, r9, r4, lsl #2 │ │ │ │ + addseq sl, r3, r8, lsl #5 │ │ │ │ + @ instruction: 0x00790090 │ │ │ │ + rsbseq r0, r9, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 2571d0 │ │ │ │ ldr r4, [pc, #48] @ 2571d4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1308,83 +1308,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 2571dc │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 252fdc │ │ │ │ - addeq r0, r2, r4, lsr r6 │ │ │ │ + ldrdeq r0, [r2], r4 │ │ │ │ adceq r3, r5, r8, ror ip │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r0, r2, r4, lsr #12 │ │ │ │ + addeq r0, r2, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257210 │ │ │ │ ldr r1, [pc, #24] @ 257214 │ │ │ │ ldr r0, [pc, #24] @ 257218 │ │ │ │ ldr r2, [pc, #24] @ 25721c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, asr #13 │ │ │ │ - ldrsbeq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsheq sl, [r9], #-16 @ │ │ │ │ + addseq sl, r3, r4, ror #12 │ │ │ │ + rsbseq sl, r9, ip, ror r1 │ │ │ │ + @ instruction: 0x0079a190 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257254 │ │ │ │ ldr r1, [pc, #28] @ 257258 │ │ │ │ ldr r0, [pc, #28] @ 25725c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, lsl #13 │ │ │ │ - umulleq r1, r2, r4, r5 │ │ │ │ - addeq r1, r2, r0, lsr #11 │ │ │ │ + addseq sl, r3, r8, lsr #12 │ │ │ │ + addeq r1, r2, r4, lsr r5 │ │ │ │ + addeq r1, r2, r0, asr #10 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257294 │ │ │ │ ldr r1, [pc, #24] @ 257298 │ │ │ │ ldr r0, [pc, #24] @ 25729c │ │ │ │ ldr r2, [pc, #24] @ 2572a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsr #22 │ │ │ │ - rsbseq sl, r9, r8, asr r1 │ │ │ │ - rsbseq sl, r9, ip, ror #2 │ │ │ │ + addseq sl, r3, ip, asr #21 │ │ │ │ + ldrsheq sl, [r9], #-8 @ │ │ │ │ + rsbseq sl, r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2572d8 │ │ │ │ ldr r1, [pc, #28] @ 2572dc │ │ │ │ ldr r0, [pc, #28] @ 2572e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2572e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsr #24 │ │ │ │ + addseq sl, r3, ip, asr #23 │ │ │ │ + addeq r6, r2, ip, asr #26 │ │ │ │ addeq r6, r2, ip, lsr #27 │ │ │ │ - addeq r6, r2, ip, lsl #28 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 002572e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1398,622 +1398,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 257338 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsr #1 │ │ │ │ - addeq lr, r2, r0, lsr pc │ │ │ │ - addeq pc, r2, r8, asr r0 @ │ │ │ │ + addseq fp, r3, r8, asr #32 │ │ │ │ + ldrdeq lr, [r2], r0 │ │ │ │ + strdeq lr, [r2], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257370 │ │ │ │ ldr r1, [pc, #28] @ 257374 │ │ │ │ ldr r0, [pc, #28] @ 257378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, rrx │ │ │ │ - strdeq lr, [r2], r0 │ │ │ │ - addeq pc, r2, r8, lsr r0 @ │ │ │ │ + addseq fp, r3, r8 │ │ │ │ + umulleq lr, r2, r0, lr │ │ │ │ + ldrdeq lr, [r2], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573b0 │ │ │ │ ldr r1, [pc, #28] @ 2573b4 │ │ │ │ ldr r0, [pc, #28] @ 2573b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, ror #2 │ │ │ │ - addeq pc, r2, r0, asr #3 │ │ │ │ - addeq r7, r4, r4, ror #5 │ │ │ │ + addseq fp, r3, r0, lsl #2 │ │ │ │ + addeq pc, r2, r0, ror #2 │ │ │ │ + addeq r7, r4, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2573ec │ │ │ │ ldr r1, [pc, #24] @ 2573f0 │ │ │ │ ldr r0, [pc, #24] @ 2573f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093b3d4 │ │ │ │ - addeq pc, r2, r4, asr #22 │ │ │ │ - addeq pc, r2, r0, asr fp @ │ │ │ │ + addseq fp, r3, r4, ror r3 │ │ │ │ + addeq pc, r2, r4, ror #21 │ │ │ │ + strdeq pc, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257428 │ │ │ │ ldr r1, [pc, #24] @ 25742c │ │ │ │ ldr r0, [pc, #24] @ 257430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, asr #8 │ │ │ │ - rsbseq r8, r8, ip, asr r5 │ │ │ │ - rsbseq r8, r8, r4, ror r5 │ │ │ │ + addseq fp, r3, ip, ror #7 │ │ │ │ + ldrsheq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r8, r8, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257468 │ │ │ │ ldr r1, [pc, #28] @ 25746c │ │ │ │ ldr r0, [pc, #28] @ 257470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl r4 │ │ │ │ - addeq pc, r2, ip, lsr #28 │ │ │ │ - addeq pc, r2, ip, asr #28 │ │ │ │ + @ instruction: 0x0093b3b0 │ │ │ │ + addeq pc, r2, ip, asr #27 │ │ │ │ + addeq pc, r2, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2574a8 │ │ │ │ ldr r1, [pc, #28] @ 2574ac │ │ │ │ ldr r0, [pc, #28] @ 2574b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2574b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093b3d0 │ │ │ │ - addeq pc, r2, r8, ror #27 │ │ │ │ - addeq pc, r2, r4, asr r2 @ │ │ │ │ + addseq fp, r3, r0, ror r3 │ │ │ │ + addeq pc, r2, r8, lsl #27 │ │ │ │ + strdeq pc, [r2], r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2574e8 │ │ │ │ ldr r1, [pc, #24] @ 2574ec │ │ │ │ ldr r0, [pc, #24] @ 2574f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, asr #14 │ │ │ │ - @ instruction: 0x0078849c │ │ │ │ - ldrsheq r5, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addseq fp, r3, ip, ror #13 │ │ │ │ + rsbseq r8, r8, ip, lsr r4 │ │ │ │ + @ instruction: 0x007e5998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257528 │ │ │ │ ldr r1, [pc, #28] @ 25752c │ │ │ │ ldr r0, [pc, #28] @ 257530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl r7 │ │ │ │ - rsbseq r8, r8, r0, ror #8 │ │ │ │ - rsbseq r8, r8, r8, ror r4 │ │ │ │ + @ instruction: 0x0093b6b0 │ │ │ │ + rsbseq r8, r8, r0, lsl #8 │ │ │ │ + rsbseq r8, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257568 │ │ │ │ ldr r1, [pc, #28] @ 25756c │ │ │ │ ldr r0, [pc, #28] @ 257570 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsr #26 │ │ │ │ - ldrsbeq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r8, fp, r0, ror pc │ │ │ │ + addseq fp, r3, r4, asr #25 │ │ │ │ + rsbseq r5, r9, r8, ror r9 │ │ │ │ + rsbseq r8, fp, r0, lsl pc │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2575ac │ │ │ │ ldr r1, [pc, #28] @ 2575b0 │ │ │ │ ldr r0, [pc, #28] @ 2575b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2575b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, ror #25 │ │ │ │ - @ instruction: 0x00795994 │ │ │ │ - rsbseq r8, fp, ip, lsr #30 │ │ │ │ + addseq fp, r3, r0, lsl #25 │ │ │ │ + rsbseq r5, r9, r4, lsr r9 │ │ │ │ + rsbseq r8, fp, ip, asr #29 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2575f0 │ │ │ │ ldr r1, [pc, #28] @ 2575f4 │ │ │ │ ldr r0, [pc, #28] @ 2575f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2575fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, ip, ip │ │ │ │ - rsbseq r5, r9, r0, asr r9 │ │ │ │ - rsbseq r8, fp, r8, ror #29 │ │ │ │ + addseq fp, r3, ip, lsr ip │ │ │ │ + ldrsheq r5, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, fp, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257630 │ │ │ │ ldr r1, [pc, #24] @ 257634 │ │ │ │ ldr r0, [pc, #24] @ 257638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093d1b8 │ │ │ │ - addeq r2, r3, r0, lsr pc │ │ │ │ - addeq r2, r3, r0, asr #30 │ │ │ │ + addseq sp, r3, r8, asr r1 │ │ │ │ + ldrdeq r2, [r3], r0 │ │ │ │ + addeq r2, r3, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257670 │ │ │ │ ldr r1, [pc, #28] @ 257674 │ │ │ │ ldr r0, [pc, #28] @ 257678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq lr, r3, ip, ror #31 │ │ │ │ - rsbseq r8, r8, r8, lsl r3 │ │ │ │ - rsbseq r5, lr, r4, ror r8 │ │ │ │ + addseq lr, r3, ip, lsl #31 │ │ │ │ + ldrheq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, lr, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2576b0 │ │ │ │ ldr r1, [pc, #28] @ 2576b4 │ │ │ │ ldr r0, [pc, #28] @ 2576b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq lr, r3, ip, lsr #31 │ │ │ │ - ldrsbeq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq r8, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + addseq lr, r3, ip, asr #30 │ │ │ │ + rsbseq r8, r8, r8, ror r2 │ │ │ │ + @ instruction: 0x00788290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2576f0 │ │ │ │ ldr r1, [pc, #28] @ 2576f4 │ │ │ │ ldr r0, [pc, #28] @ 2576f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq lr, r3, ip, ror #30 │ │ │ │ - addeq ip, r3, ip, ror r9 │ │ │ │ - ldrheq ip, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + addseq lr, r3, ip, lsl #30 │ │ │ │ + addeq ip, r3, ip, lsl r9 │ │ │ │ + rsbseq ip, fp, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257730 │ │ │ │ ldr r1, [pc, #28] @ 257734 │ │ │ │ ldr r0, [pc, #28] @ 257738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsl #11 │ │ │ │ - rsbseq r8, r8, r8, asr r2 │ │ │ │ - ldrheq r5, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq pc, r3, r0, lsr #10 │ │ │ │ + ldrsheq r8, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, lr, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257770 │ │ │ │ ldr r1, [pc, #28] @ 257774 │ │ │ │ ldr r0, [pc, #28] @ 257778 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25777c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, asr #10 │ │ │ │ - addeq ip, r5, r8, lsr #15 │ │ │ │ - rsbseq ip, fp, r4, lsr r8 │ │ │ │ + addseq pc, r3, r0, ror #9 │ │ │ │ + addeq ip, r5, r8, asr #14 │ │ │ │ + ldrsbeq ip, [fp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577b4 │ │ │ │ ldr r1, [pc, #28] @ 2577b8 │ │ │ │ ldr r0, [pc, #28] @ 2577bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2577c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f4fc │ │ │ │ - addeq ip, r5, r4, ror #14 │ │ │ │ - ldrsheq ip, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + umullseq pc, r3, ip, r4 @ │ │ │ │ + addeq ip, r5, r4, lsl #14 │ │ │ │ + @ instruction: 0x007bc790 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577f8 │ │ │ │ ldr r1, [pc, #28] @ 2577fc │ │ │ │ ldr r0, [pc, #28] @ 257800 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257804 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f4b8 │ │ │ │ - addeq ip, r5, r0, lsr #14 │ │ │ │ - rsbseq ip, fp, ip, lsr #15 │ │ │ │ + addseq pc, r3, r8, asr r4 @ │ │ │ │ + addeq ip, r5, r0, asr #13 │ │ │ │ + rsbseq ip, fp, ip, asr #14 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25783c │ │ │ │ ldr r1, [pc, #28] @ 257840 │ │ │ │ ldr r0, [pc, #28] @ 257844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, ror r4 @ │ │ │ │ - ldrdeq ip, [r5], ip @ │ │ │ │ - rsbseq ip, fp, r8, ror #14 │ │ │ │ + addseq pc, r3, r4, lsl r4 @ │ │ │ │ + addeq ip, r5, ip, ror r6 │ │ │ │ + rsbseq ip, fp, r8, lsl #14 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257880 │ │ │ │ ldr r1, [pc, #28] @ 257884 │ │ │ │ ldr r0, [pc, #28] @ 257888 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25788c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsr r4 @ │ │ │ │ - umulleq ip, r5, r8, r6 │ │ │ │ - rsbseq ip, fp, r4, lsr #14 │ │ │ │ + @ instruction: 0x0093f3d0 │ │ │ │ + addeq ip, r5, r8, lsr r6 │ │ │ │ + rsbseq ip, fp, r4, asr #13 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578c4 │ │ │ │ ldr r1, [pc, #28] @ 2578c8 │ │ │ │ ldr r0, [pc, #28] @ 2578cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, ror #7 │ │ │ │ - rsbseq r8, r8, r4, asr #1 │ │ │ │ - ldrsbeq r8, [r8], #-12 @ │ │ │ │ + addseq pc, r3, ip, lsl #7 │ │ │ │ + rsbseq r8, r8, r4, rrx │ │ │ │ + rsbseq r8, r8, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257904 │ │ │ │ ldr r1, [pc, #28] @ 257908 │ │ │ │ ldr r0, [pc, #28] @ 25790c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, lsr #7 │ │ │ │ - addeq ip, r5, r4, lsl r6 │ │ │ │ - rsbseq ip, fp, r0, lsr #13 │ │ │ │ + addseq pc, r3, ip, asr #6 │ │ │ │ + @ instruction: 0x0085c5b4 │ │ │ │ + rsbseq ip, fp, r0, asr #12 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257948 │ │ │ │ ldr r1, [pc, #28] @ 25794c │ │ │ │ ldr r0, [pc, #28] @ 257950 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r8, ror #6 │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ - rsbseq ip, fp, ip, asr r6 │ │ │ │ + addseq pc, r3, r8, lsl #6 │ │ │ │ + addeq ip, r5, r0, ror r5 │ │ │ │ + ldrsheq ip, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25798c │ │ │ │ ldr r1, [pc, #28] @ 257990 │ │ │ │ ldr r0, [pc, #28] @ 257994 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsr #6 │ │ │ │ - addeq ip, r5, ip, lsl #11 │ │ │ │ - rsbseq ip, fp, r8, lsl r6 │ │ │ │ + addseq pc, r3, r4, asr #5 │ │ │ │ + addeq ip, r5, ip, lsr #10 │ │ │ │ + ldrheq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579d0 │ │ │ │ ldr r1, [pc, #28] @ 2579d4 │ │ │ │ ldr r0, [pc, #28] @ 2579d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2579dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, ror #5 │ │ │ │ - addeq ip, r5, r8, asr #10 │ │ │ │ - addeq lr, r3, r8, ror #2 │ │ │ │ + addseq pc, r3, r0, lsl #5 │ │ │ │ + addeq ip, r5, r8, ror #9 │ │ │ │ + addeq lr, r3, r8, lsl #2 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a14 │ │ │ │ ldr r1, [pc, #28] @ 257a18 │ │ │ │ ldr r0, [pc, #28] @ 257a1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq pc, r3, ip, r2 @ │ │ │ │ - addeq ip, r5, r4, lsl #10 │ │ │ │ - @ instruction: 0x007bc590 │ │ │ │ + addseq pc, r3, ip, lsr r2 @ │ │ │ │ + addeq ip, r5, r4, lsr #9 │ │ │ │ + rsbseq ip, fp, r0, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a58 │ │ │ │ ldr r1, [pc, #28] @ 257a5c │ │ │ │ ldr r0, [pc, #28] @ 257a60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r8, asr r2 @ │ │ │ │ - addeq ip, r5, r0, asr #9 │ │ │ │ - addeq lr, r3, r4, lsr r1 │ │ │ │ + @ instruction: 0x0093f1f8 │ │ │ │ + addeq ip, r5, r0, ror #8 │ │ │ │ + ldrdeq lr, [r3], r4 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a9c │ │ │ │ ldr r1, [pc, #28] @ 257aa0 │ │ │ │ ldr r0, [pc, #28] @ 257aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsl r2 @ │ │ │ │ - addeq ip, r5, ip, ror r4 │ │ │ │ - addeq lr, r3, r0, lsl r1 │ │ │ │ + @ instruction: 0x0093f1b4 │ │ │ │ + addeq ip, r5, ip, lsl r4 │ │ │ │ + strheq lr, [r3], r0 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ae0 │ │ │ │ ldr r1, [pc, #28] @ 257ae4 │ │ │ │ ldr r0, [pc, #28] @ 257ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f1d0 │ │ │ │ - addeq ip, r5, ip, lsr r4 │ │ │ │ - rsbseq ip, fp, r8, asr #9 │ │ │ │ + addseq pc, r3, r0, ror r1 @ │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + rsbseq ip, fp, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b20 │ │ │ │ ldr r1, [pc, #28] @ 257b24 │ │ │ │ ldr r0, [pc, #28] @ 257b28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq pc, r3, r0, r1 @ │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ - rsbseq ip, fp, r4, lsl #9 │ │ │ │ + addseq pc, r3, r0, lsr r1 @ │ │ │ │ + umulleq ip, r5, r8, r3 │ │ │ │ + rsbseq ip, fp, r4, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b64 │ │ │ │ ldr r1, [pc, #28] @ 257b68 │ │ │ │ ldr r0, [pc, #28] @ 257b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, asr #2 │ │ │ │ - @ instruction: 0x0085c3b4 │ │ │ │ - rsbseq ip, fp, r0, asr #8 │ │ │ │ + addseq pc, r3, ip, ror #1 │ │ │ │ + addeq ip, r5, r4, asr r3 │ │ │ │ + rsbseq ip, fp, r0, ror #7 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257ba4 │ │ │ │ ldr r1, [pc, #24] @ 257ba8 │ │ │ │ ldr r0, [pc, #24] @ 257bac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, asr r5 │ │ │ │ - umulleq pc, r3, ip, pc @ │ │ │ │ - @ instruction: 0x0083ffb4 │ │ │ │ + @ instruction: 0x009404f4 │ │ │ │ + addeq pc, r3, ip, lsr pc @ │ │ │ │ + addeq pc, r3, r4, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257be4 │ │ │ │ ldr r1, [pc, #28] @ 257be8 │ │ │ │ ldr r0, [pc, #28] @ 257bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, lsl r5 │ │ │ │ - addeq pc, r3, ip, lsl #31 │ │ │ │ - rsbseq ip, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x009404b8 │ │ │ │ + addeq pc, r3, ip, lsr #30 │ │ │ │ + rsbseq ip, fp, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c24 │ │ │ │ ldr r1, [pc, #28] @ 257c28 │ │ │ │ ldr r0, [pc, #28] @ 257c2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, lsl #13 │ │ │ │ - addeq pc, r5, ip, asr #27 │ │ │ │ - addeq r0, r4, ip, asr r1 │ │ │ │ + addseq r0, r4, ip, lsr #12 │ │ │ │ + addeq pc, r5, ip, ror #26 │ │ │ │ + strdeq r0, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c64 │ │ │ │ ldr r1, [pc, #28] @ 257c68 │ │ │ │ ldr r0, [pc, #28] @ 257c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, asr #12 │ │ │ │ - addeq pc, r5, ip, lsl #27 │ │ │ │ - addeq r0, r4, r8, lsr #2 │ │ │ │ + addseq r0, r4, ip, ror #11 │ │ │ │ + addeq pc, r5, ip, lsr #26 │ │ │ │ + addeq r0, r4, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ca4 │ │ │ │ ldr r1, [pc, #28] @ 257ca8 │ │ │ │ ldr r0, [pc, #28] @ 257cac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, lsl #12 │ │ │ │ - addeq pc, r5, r8, asr #26 │ │ │ │ - addeq r0, r4, ip, lsl #2 │ │ │ │ + addseq r0, r4, ip, lsr #11 │ │ │ │ + addeq pc, r5, r8, ror #25 │ │ │ │ + addeq r0, r4, ip, lsr #1 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2025,17 +2025,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsheq r1, [r4], r8 │ │ │ │ - rsbseq r7, r8, ip, lsl #25 │ │ │ │ - rsbseq r7, r8, r4, lsr #25 │ │ │ │ + umullseq r1, r4, r8, r0 │ │ │ │ + rsbseq r7, r8, ip, lsr #24 │ │ │ │ + rsbseq r7, r8, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2046,457 +2046,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 257d58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, lsl #4 │ │ │ │ - addeq r6, r4, r4, lsr #8 │ │ │ │ - rsbseq ip, fp, r4, asr r2 │ │ │ │ + addseq r1, r4, ip, lsr #3 │ │ │ │ + addeq r6, r4, r4, asr #7 │ │ │ │ + ldrsheq ip, [fp], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d94 │ │ │ │ ldr r1, [pc, #28] @ 257d98 │ │ │ │ ldr r0, [pc, #28] @ 257d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, asr #3 │ │ │ │ - addeq r6, r4, r0, ror #7 │ │ │ │ - rsbseq ip, fp, r0, lsl r2 │ │ │ │ + addseq r1, r4, r8, ror #2 │ │ │ │ + addeq r6, r4, r0, lsl #7 │ │ │ │ + ldrheq ip, [fp], #-16 @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257dd8 │ │ │ │ ldr r1, [pc, #28] @ 257ddc │ │ │ │ ldr r0, [pc, #28] @ 257de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, lsl #3 │ │ │ │ - addeq r6, r4, r0, lsr #7 │ │ │ │ - ldrsbeq ip, [fp], #-16 @ │ │ │ │ + addseq r1, r4, r4, lsr #2 │ │ │ │ + addeq r6, r4, r0, asr #6 │ │ │ │ + rsbseq ip, fp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e18 │ │ │ │ ldr r1, [pc, #28] @ 257e1c │ │ │ │ ldr r0, [pc, #28] @ 257e20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, asr #2 │ │ │ │ - addeq r6, r4, ip, asr r3 │ │ │ │ - rsbseq ip, fp, ip, lsl #3 │ │ │ │ + addseq r1, r4, r4, ror #1 │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ + rsbseq ip, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e5c │ │ │ │ ldr r1, [pc, #28] @ 257e60 │ │ │ │ ldr r0, [pc, #28] @ 257e64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, lsl #2 │ │ │ │ - addeq r6, r4, r8, lsl r3 │ │ │ │ - rsbseq ip, fp, r8, asr #2 │ │ │ │ + addseq r1, r4, r0, lsr #1 │ │ │ │ + @ instruction: 0x008462b8 │ │ │ │ + rsbseq ip, fp, r8, ror #1 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ea0 │ │ │ │ ldr r1, [pc, #28] @ 257ea4 │ │ │ │ ldr r0, [pc, #28] @ 257ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257eac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r4], ip │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ - rsbseq ip, fp, r4, lsl #2 │ │ │ │ + addseq r1, r4, ip, asr r0 │ │ │ │ + addeq r6, r4, r4, ror r2 │ │ │ │ + rsbseq ip, fp, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257ee0 │ │ │ │ ldr r1, [pc, #24] @ 257ee4 │ │ │ │ ldr r0, [pc, #24] @ 257ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, lsl r7 │ │ │ │ - addeq pc, r3, r0, ror #24 │ │ │ │ - addeq pc, r3, r8, ror ip @ │ │ │ │ + @ instruction: 0x009416b0 │ │ │ │ + addeq pc, r3, r0, lsl #24 │ │ │ │ + addeq pc, r3, r8, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f20 │ │ │ │ ldr r1, [pc, #28] @ 257f24 │ │ │ │ ldr r0, [pc, #28] @ 257f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, asr #18 │ │ │ │ - rsbseq r7, r8, r8, ror #20 │ │ │ │ - rsbseq r7, r8, r0, lsl #21 │ │ │ │ + addseq r1, r4, ip, ror #17 │ │ │ │ + rsbseq r7, r8, r8, lsl #20 │ │ │ │ + rsbseq r7, r8, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f60 │ │ │ │ ldr r1, [pc, #28] @ 257f64 │ │ │ │ ldr r0, [pc, #28] @ 257f68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, lsr #22 │ │ │ │ - addeq r7, r4, r4, lsr r6 │ │ │ │ - @ instruction: 0x008476b0 │ │ │ │ + addseq r1, r4, r4, asr #21 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ + addeq r7, r4, r0, asr r6 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257fa4 │ │ │ │ ldr r1, [pc, #28] @ 257fa8 │ │ │ │ ldr r0, [pc, #28] @ 257fac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, ror #21 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - addeq r7, r4, ip, ror #12 │ │ │ │ + addseq r1, r4, r0, lsl #21 │ │ │ │ + umulleq r7, r4, r0, r5 │ │ │ │ + addeq r7, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257fe8 │ │ │ │ ldr r1, [pc, #28] @ 257fec │ │ │ │ ldr r0, [pc, #28] @ 257ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, asr #27 │ │ │ │ - addeq r7, r4, r8, lsl #22 │ │ │ │ - rsbseq fp, fp, r0, asr #31 │ │ │ │ + addseq r1, r4, ip, ror #26 │ │ │ │ + addeq r7, r4, r8, lsr #21 │ │ │ │ + rsbseq fp, fp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258028 │ │ │ │ ldr r1, [pc, #28] @ 25802c │ │ │ │ ldr r0, [pc, #28] @ 258030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, lsl #27 │ │ │ │ - addeq r7, r4, r4, asr #21 │ │ │ │ - strdeq r7, [r4], ip │ │ │ │ + addseq r1, r4, ip, lsr #26 │ │ │ │ + addeq r7, r4, r4, ror #20 │ │ │ │ + umulleq r7, r4, ip, sl │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258068 │ │ │ │ ldr r1, [pc, #24] @ 25806c │ │ │ │ ldr r0, [pc, #24] @ 258070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, ror r8 │ │ │ │ - rsbseq r7, r8, ip, lsl r9 │ │ │ │ - rsbseq r4, lr, r8, ror lr │ │ │ │ + addseq r2, r4, r4, lsl r8 │ │ │ │ + ldrheq r7, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, lr, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580a8 │ │ │ │ ldr r1, [pc, #28] @ 2580ac │ │ │ │ ldr r0, [pc, #28] @ 2580b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009428b8 │ │ │ │ - rsbseq r7, r8, r0, ror #17 │ │ │ │ - ldrsheq r7, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + addseq r2, r4, r8, asr r8 │ │ │ │ + rsbseq r7, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x00787898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2580e4 │ │ │ │ ldr r1, [pc, #24] @ 2580e8 │ │ │ │ ldr r0, [pc, #24] @ 2580ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00942ff0 │ │ │ │ - addeq lr, r4, r4, lsl #8 │ │ │ │ - addeq lr, r4, r4, lsl r4 │ │ │ │ + umullseq r2, r4, r0, pc @ │ │ │ │ + addeq lr, r4, r4, lsr #7 │ │ │ │ + @ instruction: 0x0084e3b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258124 │ │ │ │ ldr r1, [pc, #28] @ 258128 │ │ │ │ ldr r0, [pc, #28] @ 25812c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, rrx │ │ │ │ - umulleq lr, r4, ip, r8 │ │ │ │ - addeq lr, r4, r8, lsr #17 │ │ │ │ + addseq r3, r4, r4 │ │ │ │ + addeq lr, r4, ip, lsr r8 │ │ │ │ + addeq lr, r4, r8, asr #16 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258168 │ │ │ │ ldr r1, [pc, #28] @ 25816c │ │ │ │ ldr r0, [pc, #28] @ 258170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r3, r4, ip, asr r2 │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ - addeq pc, r4, r4, lsl #19 │ │ │ │ + @ instruction: 0x009431fc │ │ │ │ + addeq pc, r4, r8, ror r7 @ │ │ │ │ + addeq pc, r4, r4, lsr #18 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581ac │ │ │ │ ldr r1, [pc, #28] @ 2581b0 │ │ │ │ ldr r0, [pc, #28] @ 2581b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, asr #14 │ │ │ │ - addeq r1, r5, r8, lsl #18 │ │ │ │ - ldrsheq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + addseq r3, r4, r0, ror #13 │ │ │ │ + addeq r1, r5, r8, lsr #17 │ │ │ │ + @ instruction: 0x007bbd9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581ec │ │ │ │ ldr r1, [pc, #28] @ 2581f0 │ │ │ │ ldr r0, [pc, #28] @ 2581f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, lsl #14 │ │ │ │ - @ instruction: 0x0078779c │ │ │ │ - ldrheq r7, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r3, r4, r0, lsr #13 │ │ │ │ + rsbseq r7, r8, ip, lsr r7 │ │ │ │ + rsbseq r7, r8, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25822c │ │ │ │ ldr r1, [pc, #28] @ 258230 │ │ │ │ ldr r0, [pc, #28] @ 258234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsr fp │ │ │ │ - rsbseq r7, r8, ip, asr r7 │ │ │ │ - rsbseq r7, r8, r4, ror r7 │ │ │ │ + @ instruction: 0x00943ad4 │ │ │ │ + ldrsheq r7, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r7, r8, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25826c │ │ │ │ ldr r1, [pc, #28] @ 258270 │ │ │ │ ldr r0, [pc, #28] @ 258274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009442dc │ │ │ │ - umulleq r4, r5, r8, r5 │ │ │ │ - addeq r4, r5, r0, lsl #12 │ │ │ │ + addseq r4, r4, ip, ror r2 │ │ │ │ + addeq r4, r5, r8, lsr r5 │ │ │ │ + addeq r4, r5, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582ac │ │ │ │ ldr r1, [pc, #28] @ 2582b0 │ │ │ │ ldr r0, [pc, #28] @ 2582b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2582b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, ip, r2 @ │ │ │ │ - addeq r4, r5, r4, asr r5 │ │ │ │ - addeq r4, r5, ip, asr #11 │ │ │ │ + addseq r4, r4, ip, lsr r2 │ │ │ │ + strdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, ip, ror #10 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582f0 │ │ │ │ ldr r1, [pc, #28] @ 2582f4 │ │ │ │ ldr r0, [pc, #28] @ 2582f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2582fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr r2 │ │ │ │ - addeq r4, r5, r0, lsl r5 │ │ │ │ - umulleq r4, r5, r8, r5 │ │ │ │ + @ instruction: 0x009441f8 │ │ │ │ + @ instruction: 0x008544b0 │ │ │ │ + addeq r4, r5, r8, lsr r5 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258334 │ │ │ │ ldr r1, [pc, #28] @ 258338 │ │ │ │ ldr r0, [pc, #28] @ 25833c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r4, lsl r2 │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ - umulleq r4, r5, r0, r5 │ │ │ │ + @ instruction: 0x009441b4 │ │ │ │ + addeq r4, r5, r0, ror r4 │ │ │ │ + addeq r4, r5, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258374 │ │ │ │ ldr r1, [pc, #28] @ 258378 │ │ │ │ ldr r0, [pc, #28] @ 25837c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009441d4 │ │ │ │ - umulleq r4, r5, r0, r4 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + addseq r4, r4, r4, ror r1 │ │ │ │ + addeq r4, r5, r0, lsr r4 │ │ │ │ + umulleq r4, r5, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583b4 │ │ │ │ ldr r1, [pc, #28] @ 2583b8 │ │ │ │ ldr r0, [pc, #28] @ 2583bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, r4, r1 @ │ │ │ │ - addeq r4, r5, r0, asr r4 │ │ │ │ - addeq r4, r5, r0, asr r5 │ │ │ │ + addseq r4, r4, r4, lsr r1 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583f4 │ │ │ │ ldr r1, [pc, #28] @ 2583f8 │ │ │ │ ldr r0, [pc, #28] @ 2583fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009443bc │ │ │ │ - addeq r5, r5, ip, asr #9 │ │ │ │ - addeq r5, r5, r4, lsl #11 │ │ │ │ + addseq r4, r4, ip, asr r3 │ │ │ │ + addeq r5, r5, ip, ror #8 │ │ │ │ + addeq r5, r5, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258430 │ │ │ │ ldr r1, [pc, #24] @ 258434 │ │ │ │ ldr r0, [pc, #24] @ 258438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl #24 │ │ │ │ - addeq r9, r5, r4, asr #13 │ │ │ │ - rsbseq ip, fp, r0, ror #10 │ │ │ │ + addseq r4, r4, ip, lsr #23 │ │ │ │ + addeq r9, r5, r4, ror #12 │ │ │ │ + rsbseq ip, fp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2507,897 +2507,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 25848c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, ror #9 │ │ │ │ - rsbseq r7, r8, r4, lsl #10 │ │ │ │ - rsbseq r7, r8, ip, lsl r5 │ │ │ │ + addseq r5, r4, r4, lsl #9 │ │ │ │ + rsbseq r7, r8, r4, lsr #9 │ │ │ │ + ldrheq r7, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584c4 │ │ │ │ ldr r1, [pc, #28] @ 2584c8 │ │ │ │ ldr r0, [pc, #28] @ 2584cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, ror #13 │ │ │ │ - rsbseq r7, r8, r4, asr #9 │ │ │ │ - ldrsbeq r7, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + addseq r5, r4, r8, lsl #13 │ │ │ │ + rsbseq r7, r8, r4, ror #8 │ │ │ │ + rsbseq r7, r8, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258500 │ │ │ │ ldr r1, [pc, #24] @ 258504 │ │ │ │ ldr r0, [pc, #24] @ 258508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, r0, r8 │ │ │ │ - rsbseq r7, r8, r4, lsl #9 │ │ │ │ - @ instruction: 0x0078749c │ │ │ │ + addseq r5, r4, r0, lsr r8 │ │ │ │ + rsbseq r7, r8, r4, lsr #8 │ │ │ │ + rsbseq r7, r8, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25853c │ │ │ │ ldr r1, [pc, #24] @ 258540 │ │ │ │ ldr r0, [pc, #24] @ 258544 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00946bfc │ │ │ │ - rsbseq r7, r8, r8, asr #8 │ │ │ │ - rsbseq r7, r8, r0, ror #8 │ │ │ │ + umullseq r6, r4, ip, fp │ │ │ │ + rsbseq r7, r8, r8, ror #7 │ │ │ │ + rsbseq r7, r8, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258578 │ │ │ │ ldr r1, [pc, #24] @ 25857c │ │ │ │ ldr r0, [pc, #24] @ 258580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r6, r4, r8, ror #26 │ │ │ │ - rsbseq r7, r8, ip, lsl #8 │ │ │ │ - rsbseq r7, r8, r4, lsr #8 │ │ │ │ + addseq r6, r4, r8, lsl #26 │ │ │ │ + rsbseq r7, r8, ip, lsr #7 │ │ │ │ + rsbseq r7, r8, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585b4 │ │ │ │ ldr r1, [pc, #24] @ 2585b8 │ │ │ │ ldr r0, [pc, #24] @ 2585bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r7, r4, ip, lsl #4 │ │ │ │ - ldrsbeq r7, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r7, r8, r8, ror #7 │ │ │ │ + addseq r7, r4, ip, lsr #3 │ │ │ │ + rsbseq r7, r8, r0, ror r3 │ │ │ │ + rsbseq r7, r8, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585f0 │ │ │ │ ldr r1, [pc, #24] @ 2585f4 │ │ │ │ ldr r0, [pc, #24] @ 2585f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009475f4 │ │ │ │ - @ instruction: 0x00787394 │ │ │ │ - rsbseq r7, r8, ip, lsr #7 │ │ │ │ + umullseq r7, r4, r4, r5 │ │ │ │ + rsbseq r7, r8, r4, lsr r3 │ │ │ │ + rsbseq r7, r8, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25862c │ │ │ │ ldr r1, [pc, #24] @ 258630 │ │ │ │ ldr r0, [pc, #24] @ 258634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, ror r7 │ │ │ │ - rsbseq r7, r8, r8, asr r3 │ │ │ │ - rsbseq r7, r8, r0, ror r3 │ │ │ │ + addseq r7, r4, r0, lsl r7 │ │ │ │ + ldrsheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, r8, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258668 │ │ │ │ ldr r1, [pc, #24] @ 25866c │ │ │ │ ldr r0, [pc, #24] @ 258670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r8, asr ip │ │ │ │ - rsbseq r7, r8, ip, lsl r3 │ │ │ │ - rsbseq r7, r8, r4, lsr r3 │ │ │ │ + @ instruction: 0x00947bf8 │ │ │ │ + ldrheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r7, [r8], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586a4 │ │ │ │ ldr r1, [pc, #24] @ 2586a8 │ │ │ │ ldr r0, [pc, #24] @ 2586ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, rrx │ │ │ │ - rsbseq r7, r8, r0, ror #5 │ │ │ │ - ldrsheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + addseq r8, r4, ip │ │ │ │ + rsbseq r7, r8, r0, lsl #5 │ │ │ │ + @ instruction: 0x00787298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586e0 │ │ │ │ ldr r1, [pc, #24] @ 2586e4 │ │ │ │ ldr r0, [pc, #24] @ 2586e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, lsr #6 │ │ │ │ - rsbseq r7, r8, r4, lsr #5 │ │ │ │ - ldrheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + addseq r8, r4, r0, asr #5 │ │ │ │ + rsbseq r7, r8, r4, asr #4 │ │ │ │ + rsbseq r7, r8, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25871c │ │ │ │ ldr r1, [pc, #24] @ 258720 │ │ │ │ ldr r0, [pc, #24] @ 258724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00948ad8 │ │ │ │ - rsbseq r7, r8, r8, ror #4 │ │ │ │ - rsbseq r7, r8, r0, lsl #5 │ │ │ │ + addseq r8, r4, r8, ror sl │ │ │ │ + rsbseq r7, r8, r8, lsl #4 │ │ │ │ + rsbseq r7, r8, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258758 │ │ │ │ ldr r1, [pc, #24] @ 25875c │ │ │ │ ldr r0, [pc, #24] @ 258760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r8, asr #30 │ │ │ │ - rsbseq r7, r8, ip, lsr #4 │ │ │ │ - rsbseq r7, r8, r4, asr #4 │ │ │ │ + addseq r8, r4, r8, ror #29 │ │ │ │ + rsbseq r7, r8, ip, asr #3 │ │ │ │ + rsbseq r7, r8, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258794 │ │ │ │ ldr r1, [pc, #24] @ 258798 │ │ │ │ ldr r0, [pc, #24] @ 25879c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, asr r4 │ │ │ │ - ldrsheq r7, [r8], #-16 @ │ │ │ │ - rsbseq r7, r8, r8, lsl #4 │ │ │ │ + @ instruction: 0x009493f8 │ │ │ │ + @ instruction: 0x00787190 │ │ │ │ + rsbseq r7, r8, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587d0 │ │ │ │ ldr r1, [pc, #24] @ 2587d4 │ │ │ │ ldr r0, [pc, #24] @ 2587d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949af0 │ │ │ │ - ldrheq r7, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r7, r8, ip, asr #3 │ │ │ │ + umullseq r9, r4, r0, sl │ │ │ │ + rsbseq r7, r8, r4, asr r1 │ │ │ │ + rsbseq r7, r8, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258810 │ │ │ │ ldr r1, [pc, #28] @ 258814 │ │ │ │ ldr r0, [pc, #28] @ 258818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949ad8 │ │ │ │ - addeq r1, r8, r0, ror #30 │ │ │ │ - addeq r2, r8, r4, lsl #1 │ │ │ │ + addseq r9, r4, r8, ror sl │ │ │ │ + addeq r1, r8, r0, lsl #30 │ │ │ │ + addeq r2, r8, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258850 │ │ │ │ ldr r1, [pc, #28] @ 258854 │ │ │ │ ldr r0, [pc, #28] @ 258858 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq r9, r4, r8, fp │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ - strdeq r2, [r8], r4 │ │ │ │ + addseq r9, r4, r8, lsr fp │ │ │ │ + addeq r2, r8, ip, ror r0 │ │ │ │ + umulleq r2, r8, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25888c │ │ │ │ ldr r1, [pc, #24] @ 258890 │ │ │ │ ldr r0, [pc, #24] @ 258894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsr #24 │ │ │ │ - ldrsheq r7, [r8], #-8 @ │ │ │ │ - rsbseq r7, r8, r0, lsl r1 │ │ │ │ + addseq r9, r4, r4, asr #23 │ │ │ │ + @ instruction: 0x00787098 │ │ │ │ + ldrheq r7, [r8], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588c8 │ │ │ │ ldr r1, [pc, #24] @ 2588cc │ │ │ │ ldr r0, [pc, #24] @ 2588d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsr lr │ │ │ │ - ldrheq r7, [r8], #-12 @ │ │ │ │ - rsbseq r4, lr, r8, lsl r6 │ │ │ │ + @ instruction: 0x00949ddc │ │ │ │ + rsbseq r7, r8, ip, asr r0 │ │ │ │ + ldrheq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258908 │ │ │ │ ldr r1, [pc, #28] @ 25890c │ │ │ │ ldr r0, [pc, #28] @ 258910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsl #28 │ │ │ │ - addeq r2, r8, r8, asr #27 │ │ │ │ - addeq r2, r8, ip, lsl lr │ │ │ │ + addseq r9, r4, r0, lsr #27 │ │ │ │ + addeq r2, r8, r8, ror #26 │ │ │ │ + @ instruction: 0x00882dbc │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25894c │ │ │ │ ldr r1, [pc, #28] @ 258950 │ │ │ │ ldr r0, [pc, #28] @ 258954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949dbc │ │ │ │ - rsbseq r7, r8, ip, lsr r0 │ │ │ │ - rsbseq r7, r8, r4, asr r0 │ │ │ │ + addseq r9, r4, ip, asr sp │ │ │ │ + ldrsbeq r6, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r6, [r8], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25898c │ │ │ │ ldr r1, [pc, #28] @ 258990 │ │ │ │ ldr r0, [pc, #28] @ 258994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsr #1 │ │ │ │ - ldrsheq r6, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r4, lr, r8, asr r5 │ │ │ │ + addseq sl, r4, r8, asr #32 │ │ │ │ + @ instruction: 0x00786f9c │ │ │ │ + ldrsheq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2589cc │ │ │ │ ldr r1, [pc, #28] @ 2589d0 │ │ │ │ ldr r0, [pc, #28] @ 2589d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, rrx │ │ │ │ - @ instruction: 0x00882fb4 │ │ │ │ - ldrdeq r7, [r0], r4 │ │ │ │ + addseq sl, r4, r8 │ │ │ │ + addeq r2, r8, r4, asr pc │ │ │ │ + addeq r7, r0, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a0c │ │ │ │ ldr r1, [pc, #28] @ 258a10 │ │ │ │ ldr r0, [pc, #28] @ 258a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsl #5 │ │ │ │ - rsbseq r6, r8, ip, ror pc │ │ │ │ - ldrsbeq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + addseq sl, r4, r8, lsr #4 │ │ │ │ + rsbseq r6, r8, ip, lsl pc │ │ │ │ + rsbseq r4, lr, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a4c │ │ │ │ ldr r1, [pc, #28] @ 258a50 │ │ │ │ ldr r0, [pc, #28] @ 258a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr #4 │ │ │ │ - rsbseq r6, r8, ip, lsr pc │ │ │ │ - rsbseq r6, r8, r4, asr pc │ │ │ │ + addseq sl, r4, r8, ror #3 │ │ │ │ + ldrsbeq r6, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a88 │ │ │ │ ldr r1, [pc, #24] @ 258a8c │ │ │ │ ldr r0, [pc, #24] @ 258a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr #6 │ │ │ │ - strdeq r3, [r8], ip │ │ │ │ - addeq r3, r8, ip, lsl #10 │ │ │ │ + addseq sl, r4, r4, ror #5 │ │ │ │ + umulleq r3, r8, ip, r4 │ │ │ │ + addeq r3, r8, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258ac4 │ │ │ │ ldr r1, [pc, #24] @ 258ac8 │ │ │ │ ldr r0, [pc, #24] @ 258acc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr r3 │ │ │ │ - rsbseq r6, r8, r0, asr #29 │ │ │ │ - ldrsbeq r6, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0094a2f4 │ │ │ │ + rsbseq r6, r8, r0, ror #28 │ │ │ │ + rsbseq r6, r8, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b00 │ │ │ │ ldr r1, [pc, #24] @ 258b04 │ │ │ │ ldr r0, [pc, #24] @ 258b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, ror #6 │ │ │ │ - rsbseq r6, r8, r4, lsl #29 │ │ │ │ - @ instruction: 0x00786e9c │ │ │ │ + addseq sl, r4, r0, lsl #6 │ │ │ │ + rsbseq r6, r8, r4, lsr #28 │ │ │ │ + rsbseq r6, r8, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b3c │ │ │ │ ldr r1, [pc, #24] @ 258b40 │ │ │ │ ldr r0, [pc, #24] @ 258b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #7 │ │ │ │ - rsbseq r6, r8, r8, asr #28 │ │ │ │ - rsbseq r4, lr, r4, lsr #7 │ │ │ │ + addseq sl, r4, r0, asr #6 │ │ │ │ + rsbseq r6, r8, r8, ror #27 │ │ │ │ + rsbseq r4, lr, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258b7c │ │ │ │ ldr r1, [pc, #28] @ 258b80 │ │ │ │ ldr r0, [pc, #28] @ 258b84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r0, r3 │ │ │ │ - rsbseq r6, r8, ip, lsl #28 │ │ │ │ - rsbseq r4, lr, r8, ror #6 │ │ │ │ + addseq sl, r4, r0, lsr r3 │ │ │ │ + rsbseq r6, r8, ip, lsr #27 │ │ │ │ + rsbseq r4, lr, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258bbc │ │ │ │ ldr r1, [pc, #28] @ 258bc0 │ │ │ │ ldr r0, [pc, #28] @ 258bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr r3 │ │ │ │ - rsbseq r6, r8, ip, asr #27 │ │ │ │ - rsbseq r6, r8, r4, ror #27 │ │ │ │ + @ instruction: 0x0094a2f0 │ │ │ │ + rsbseq r6, r8, ip, ror #26 │ │ │ │ + rsbseq r6, r8, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258bfc │ │ │ │ ldr r1, [pc, #28] @ 258c00 │ │ │ │ ldr r0, [pc, #28] @ 258c04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, ror #8 │ │ │ │ - rsbseq r6, r8, ip, lsl #27 │ │ │ │ - rsbseq r6, r8, r4, lsr #27 │ │ │ │ + addseq sl, r4, ip, lsl #8 │ │ │ │ + rsbseq r6, r8, ip, lsr #26 │ │ │ │ + rsbseq r6, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258c38 │ │ │ │ ldr r1, [pc, #24] @ 258c3c │ │ │ │ ldr r0, [pc, #24] @ 258c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a4d0 │ │ │ │ - rsbseq r6, r8, ip, asr #26 │ │ │ │ - rsbseq r4, lr, r8, lsr #5 │ │ │ │ + addseq sl, r4, r0, ror r4 │ │ │ │ + rsbseq r6, r8, ip, ror #25 │ │ │ │ + rsbseq r4, lr, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c78 │ │ │ │ ldr r1, [pc, #28] @ 258c7c │ │ │ │ ldr r0, [pc, #28] @ 258c80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r4, r4 │ │ │ │ - rsbseq r6, r8, r0, lsl sp │ │ │ │ - rsbseq r6, r8, r8, lsr #26 │ │ │ │ + addseq sl, r4, r4, lsr r4 │ │ │ │ + ldrheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r6, r8, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cb8 │ │ │ │ ldr r1, [pc, #28] @ 258cbc │ │ │ │ ldr r0, [pc, #28] @ 258cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, ror #10 │ │ │ │ - addeq r3, r8, r4, ror #22 │ │ │ │ - addeq r3, r8, ip, ror fp │ │ │ │ + addseq sl, r4, r8, lsl #10 │ │ │ │ + addeq r3, r8, r4, lsl #22 │ │ │ │ + addeq r3, r8, ip, lsl fp │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cfc │ │ │ │ ldr r1, [pc, #28] @ 258d00 │ │ │ │ ldr r0, [pc, #28] @ 258d04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258d08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsr #10 │ │ │ │ - addeq r3, r8, r0, lsr #22 │ │ │ │ - addeq r3, r8, ip, ror #22 │ │ │ │ + addseq sl, r4, r4, asr #9 │ │ │ │ + addeq r3, r8, r0, asr #21 │ │ │ │ + addeq r3, r8, ip, lsl #22 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d3c │ │ │ │ ldr r1, [pc, #24] @ 258d40 │ │ │ │ ldr r0, [pc, #24] @ 258d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr r7 │ │ │ │ - addeq r4, r8, r4, ror #9 │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ + @ instruction: 0x0094a6f8 │ │ │ │ + addeq r4, r8, r4, lsl #9 │ │ │ │ + umulleq r4, r8, ip, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258d7c │ │ │ │ ldr r1, [pc, #28] @ 258d80 │ │ │ │ ldr r0, [pc, #28] @ 258d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl r7 │ │ │ │ - addeq r4, r8, r8, lsr #9 │ │ │ │ - addeq r4, r8, r0, asr #9 │ │ │ │ + @ instruction: 0x0094a6bc │ │ │ │ + addeq r4, r8, r8, asr #8 │ │ │ │ + addeq r4, r8, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258dbc │ │ │ │ ldr r1, [pc, #28] @ 258dc0 │ │ │ │ ldr r0, [pc, #28] @ 258dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a6dc │ │ │ │ - addeq r4, r8, r8, ror #8 │ │ │ │ - umulleq r4, r8, r4, r4 │ │ │ │ + addseq sl, r4, ip, ror r6 │ │ │ │ + addeq r4, r8, r8, lsl #8 │ │ │ │ + addeq r4, r8, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258dfc │ │ │ │ ldr r1, [pc, #28] @ 258e00 │ │ │ │ ldr r0, [pc, #28] @ 258e04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, ip, r6 │ │ │ │ - addeq r4, r8, r8, lsr #8 │ │ │ │ - addeq r4, r8, r4, asr r4 │ │ │ │ + addseq sl, r4, ip, lsr r6 │ │ │ │ + addeq r4, r8, r8, asr #7 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e3c │ │ │ │ ldr r1, [pc, #28] @ 258e40 │ │ │ │ ldr r0, [pc, #28] @ 258e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr fp │ │ │ │ - rsbseq r6, r8, ip, asr #22 │ │ │ │ - rsbseq r6, r8, r4, ror #22 │ │ │ │ + @ instruction: 0x0094aaf4 │ │ │ │ + rsbseq r6, r8, ip, ror #21 │ │ │ │ + rsbseq r6, r8, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e7c │ │ │ │ ldr r1, [pc, #28] @ 258e80 │ │ │ │ ldr r0, [pc, #28] @ 258e84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094abb0 │ │ │ │ - rsbseq r6, r8, ip, lsl #22 │ │ │ │ - rsbseq r4, lr, r8, rrx │ │ │ │ + addseq sl, r4, r0, asr fp │ │ │ │ + rsbseq r6, r8, ip, lsr #21 │ │ │ │ + rsbseq r4, lr, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258eb8 │ │ │ │ ldr r1, [pc, #24] @ 258ebc │ │ │ │ ldr r0, [pc, #24] @ 258ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #26 │ │ │ │ - rsbseq r6, r8, ip, asr #21 │ │ │ │ - rsbseq r4, lr, r8, lsr #32 │ │ │ │ + addseq sl, r4, r0, asr #25 │ │ │ │ + rsbseq r6, r8, ip, ror #20 │ │ │ │ + rsbseq r3, lr, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ef8 │ │ │ │ ldr r1, [pc, #28] @ 258efc │ │ │ │ ldr r0, [pc, #28] @ 258f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, ror #25 │ │ │ │ - @ instruction: 0x00786a90 │ │ │ │ - rsbseq r6, r8, r8, lsr #21 │ │ │ │ + addseq sl, r4, r4, lsl #25 │ │ │ │ + rsbseq r6, r8, r0, lsr sl │ │ │ │ + rsbseq r6, r8, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f38 │ │ │ │ ldr r1, [pc, #28] @ 258f3c │ │ │ │ ldr r0, [pc, #28] @ 258f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl #3 │ │ │ │ - rsbseq lr, r8, r4, lsr r3 │ │ │ │ - rsbseq lr, r8, r8, asr #6 │ │ │ │ + addseq fp, r4, r0, lsr #2 │ │ │ │ + ldrsbeq lr, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r8, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258f74 │ │ │ │ ldr r1, [pc, #24] @ 258f78 │ │ │ │ ldr r0, [pc, #24] @ 258f7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsr r2 │ │ │ │ - rsbseq fp, r9, r0, asr r3 │ │ │ │ - rsbseq fp, r9, r4, ror #6 │ │ │ │ + @ instruction: 0x0094b1dc │ │ │ │ + ldrsheq fp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq fp, r9, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258fb4 │ │ │ │ ldr r1, [pc, #28] @ 258fb8 │ │ │ │ ldr r0, [pc, #28] @ 258fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl #4 │ │ │ │ - rsbseq fp, r9, r4, lsl r3 │ │ │ │ - rsbseq fp, r9, r4, ror #6 │ │ │ │ + addseq fp, r4, r0, lsr #3 │ │ │ │ + ldrheq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq fp, r9, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ff4 │ │ │ │ ldr r1, [pc, #28] @ 258ff8 │ │ │ │ ldr r0, [pc, #28] @ 258ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, asr #3 │ │ │ │ - ldrsbeq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq fp, r9, r4, lsr #6 │ │ │ │ + addseq fp, r4, r0, ror #2 │ │ │ │ + rsbseq fp, r9, r4, ror r2 │ │ │ │ + rsbseq fp, r9, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259030 │ │ │ │ ldr r1, [pc, #24] @ 259034 │ │ │ │ ldr r0, [pc, #24] @ 259038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #3 │ │ │ │ - @ instruction: 0x0079b294 │ │ │ │ - rsbseq fp, r9, r4, ror #5 │ │ │ │ + addseq fp, r4, r0, lsl #3 │ │ │ │ + rsbseq fp, r9, r4, lsr r2 │ │ │ │ + rsbseq fp, r9, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259070 │ │ │ │ ldr r1, [pc, #28] @ 259074 │ │ │ │ ldr r0, [pc, #28] @ 259078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr #3 │ │ │ │ - rsbseq fp, r9, r8, asr r2 │ │ │ │ - rsbseq fp, r9, r8, lsr #5 │ │ │ │ + addseq fp, r4, r4, asr #2 │ │ │ │ + ldrsheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r9, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590b0 │ │ │ │ ldr r1, [pc, #28] @ 2590b4 │ │ │ │ ldr r0, [pc, #28] @ 2590b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror #2 │ │ │ │ - rsbseq fp, r9, r8, lsl r2 │ │ │ │ - rsbseq fp, r9, r8, ror #4 │ │ │ │ + addseq fp, r4, r4, lsl #2 │ │ │ │ + ldrheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r9, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2590ec │ │ │ │ ldr r1, [pc, #24] @ 2590f0 │ │ │ │ ldr r0, [pc, #24] @ 2590f4 │ │ │ │ ldr r2, [pc, #24] @ 2590f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, asr r8 │ │ │ │ - addeq r6, r8, ip, asr #24 │ │ │ │ - addeq r6, r8, r0, ror #25 │ │ │ │ + @ instruction: 0x0094b7fc │ │ │ │ + addeq r6, r8, ip, ror #23 │ │ │ │ + addeq r6, r8, r0, lsl #25 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259130 │ │ │ │ ldr r1, [pc, #28] @ 259134 │ │ │ │ ldr r0, [pc, #28] @ 259138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094badc │ │ │ │ - addeq r7, r8, ip, asr #11 │ │ │ │ - addeq r5, r2, r4, lsr #4 │ │ │ │ + addseq fp, r4, ip, ror sl │ │ │ │ + addeq r7, r8, ip, ror #10 │ │ │ │ + addeq r5, r2, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259170 │ │ │ │ ldr r1, [pc, #28] @ 259174 │ │ │ │ ldr r0, [pc, #28] @ 259178 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25917c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, ip, sl │ │ │ │ - addeq r7, r8, r8, lsl #11 │ │ │ │ - addeq r5, r2, r0, ror #3 │ │ │ │ + addseq fp, r4, ip, lsr sl │ │ │ │ + addeq r7, r8, r8, lsr #10 │ │ │ │ + addeq r5, r2, r0, lsl #3 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591b4 │ │ │ │ ldr r1, [pc, #28] @ 2591b8 │ │ │ │ ldr r0, [pc, #28] @ 2591bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2591c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, asr sl │ │ │ │ - addeq r7, r8, r4, asr #10 │ │ │ │ - ldrdeq r7, [r8], r4 │ │ │ │ + @ instruction: 0x0094b9f8 │ │ │ │ + addeq r7, r8, r4, ror #9 │ │ │ │ + addeq r7, r8, r4, ror r5 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591f8 │ │ │ │ ldr r1, [pc, #28] @ 2591fc │ │ │ │ ldr r0, [pc, #28] @ 259200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, asr #11 │ │ │ │ - addeq r9, r8, r0, lsl r7 │ │ │ │ - addeq r9, r8, r8, lsr #14 │ │ │ │ + addseq pc, r4, r0, ror #10 │ │ │ │ + @ instruction: 0x008896b0 │ │ │ │ + addeq r9, r8, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 259214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 2592e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 2550c4 │ │ │ │ ldr r5, [pc, #156] @ 2592e8 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 99292c │ │ │ │ + bl 9928cc │ │ │ │ ldr r2, [pc, #148] @ 2592ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 2592f0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3421,72 +3421,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a4e24 │ │ │ │ + bl 9a4dc4 │ │ │ │ ldr r0, [pc, #40] @ 259300 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d9e68 │ │ │ │ + b 9d9e08 │ │ │ │ adcseq r9, r4, r0, ror #6 │ │ │ │ ldrdeq r1, [r5], r0 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r4, r0, ip, lsl #12 │ │ │ │ ldrdeq r3, [r5], -r4 │ │ │ │ andeq r3, r5, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 259314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r5, r5, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 259328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r6, r5, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 25933c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r6, r5, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 259350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq ip, r5, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 259364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r4, r6, ip, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 259378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r4, r6, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25938c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r7, r6, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2593a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r9, r6, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 2593b4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq r6, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 2594d4 │ │ │ │ ldr r2, [pc, #260] @ 2594d8 │ │ │ │ @@ -3547,1517 +3547,1517 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 2594f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r5, r4, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge fed03f90 <__bss_end__@@Base+0xfdf3b3c0> │ │ │ │ bge fed03f90 <__bss_end__@@Base+0xfdf3b3c0> │ │ │ │ adcseq r9, r4, r0, asr r6 │ │ │ │ adcseq r9, r4, r4, lsr r6 │ │ │ │ adceq r1, r5, r8, lsr #19 │ │ │ │ - ldrsheq pc, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0078fd90 │ │ │ │ ldr r0, [pc, #8] @ 259504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq pc, [r9], -r4 │ │ │ │ ldr r0, [pc, #8] @ 259518 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq sl, r0, r1 │ │ │ │ ldr r0, [pc, #8] @ 25952c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq fp, sl, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq fp, sl, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq sl, r4, sl │ │ │ │ ldr r0, [pc, #8] @ 259568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x000affb0 │ │ │ │ ldr r0, [pc, #8] @ 25957c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq fp, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 259590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq r3, [fp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2595a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r6, fp, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 2595b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq r8, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 2595cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq ip, fp, r4, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 2595e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq lr, fp, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2595f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r1, ip, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 259608 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ strheq r5, [ip], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25961c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r6, ip, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 259630 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r7, ip, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 259644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x000c88b8 │ │ │ │ ldr r0, [pc, #8] @ 259658 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r9, ip, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25966c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq sl, ip, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 259680 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq sl, ip, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 259694 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq ip, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 2596a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq fp, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 2596bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq ip, ip, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2596d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq sp, ip, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 2596e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq lr, ip, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2596f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq lr, [ip], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25970c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq pc, ip, r8, asr ip @ │ │ │ │ ldr r0, [pc, #8] @ 259720 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r1, sp, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259734 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq r1, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 259748 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq sl, sp, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25975c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq pc, sp, r4, lsr r9 @ │ │ │ │ ldr r0, [pc, #8] @ 259770 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq pc, sp, r4, lsr sl @ │ │ │ │ ldr r0, [pc, #8] @ 259784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r5, lr, r8, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 259798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r5, lr, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2597ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ muleq lr, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2597c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r7, lr, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2597d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r7, lr, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2597e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r8, lr, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 2597fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andeq r1, pc, r4, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 259810 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r2, r1, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 259824 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00113afc │ │ │ │ ldr r0, [pc, #8] @ 259838 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq r1, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 25984c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq r1, ip, r9 │ │ │ │ ldr r0, [pc, #8] @ 259860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0011ebd4 │ │ │ │ ldr r0, [pc, #8] @ 259874 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq pc, r1, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 259888 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r0, r2, ip, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 25989c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq r2, r8, r0 │ │ │ │ ldr r0, [pc, #8] @ 2598b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r8, r2, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 2598c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r9, r2, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2598d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r9, r2, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2598ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r3, r3, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259900 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001352b8 │ │ │ │ ldr r0, [pc, #8] @ 259914 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r6, r3, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 259928 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001373b0 │ │ │ │ ldr r0, [pc, #8] @ 25993c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r7, r3, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 259950 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00137ef0 │ │ │ │ ldr r0, [pc, #8] @ 259964 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r8, r3, r8, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 259978 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00138bf8 │ │ │ │ ldr r0, [pc, #8] @ 25998c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r9, r3, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2599a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq sl, r3, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 2599b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0013aebc │ │ │ │ ldr r0, [pc, #8] @ 2599c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0013b8fc │ │ │ │ ldr r0, [pc, #8] @ 2599dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq fp, r3, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2599f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq ip, r3, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 259a04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq ip, r3, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 259a18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq ip, r3, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 259a2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq sp, r3, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 259a40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq sp, r3, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259a54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq r4, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 259a68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001417f0 │ │ │ │ ldr r0, [pc, #8] @ 259a7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq r4, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 259a90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r3, r4, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 259aa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001438bc │ │ │ │ ldr r0, [pc, #8] @ 259ab8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001469bc │ │ │ │ ldr r0, [pc, #8] @ 259acc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq fp, r4, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 259ae0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r4, r5, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 259af4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r3, r6, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 259b08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00165cb0 │ │ │ │ ldr r0, [pc, #8] @ 259b1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r1, r7, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 259b30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00175cd4 │ │ │ │ ldr r0, [pc, #8] @ 259b44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r9, r7, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 259b58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq lr, r7, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 259b6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0017fcf8 │ │ │ │ ldr r0, [pc, #8] @ 259b80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r2, r8, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 259b94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r4, r8, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 259ba8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq lr, r8, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 259bbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq lr, r8, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 259bd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrsbeq pc, [r8], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 259be4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r0, r9, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 259bf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r1, r9, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259c0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrsheq r4, [fp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 259c20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrheq r6, [fp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 259c34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r6, fp, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 259c48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r6, fp, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 259c5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq fp, fp, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 259c70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq fp, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 259c84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq pc, fp, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 259c98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001c75b8 │ │ │ │ ldr r0, [pc, #8] @ 259cac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r8, ip, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 259cc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x001d43bc │ │ │ │ ldr r0, [pc, #8] @ 259cd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r4, sp, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 259ce8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r4, sp, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 259cfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r5, sp, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 259d10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq sp, r4, r9 │ │ │ │ ldr r0, [pc, #8] @ 259d24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r5, sp, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 259d38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r6, sp, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 259d4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r6, sp, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 259d60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq sp, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 259d74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r8, sp, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259d88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r9, sp, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 259d9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq pc, sp, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 259db0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r7, lr, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 259dc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mulseq lr, r4, r2 │ │ │ │ ldr r0, [pc, #8] @ 259dd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq lr, lr, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 259dec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r0, pc, r0, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 259e00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ andseq r8, pc, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 259e14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r0, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 259e28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r9, r0, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 259e3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, r1, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 259e50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r1, r1, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 259e64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r2, r1, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 259e78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r9, r1, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 259e8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaeq r1, r0, fp, sl │ │ │ │ ldr r0, [pc, #8] @ 259ea0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, r2, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 259eb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, r2, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 259ec8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ strdeq r1, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 259edc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r6, r2, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 259ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r6, r2, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259f04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r2, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 259f18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, r2, r0, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 259f2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r9, r2, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 259f40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r9, r2, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 259f54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, r2, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 259f68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, r2, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 259f7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r3, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 259f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r4, r3, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 259fa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, r3, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 259fb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r4, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 259fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r2, r5, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 259fe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r5, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 259ff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaeq r5, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 25a008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq lr, r5, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 25a01c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq lr, r5, ip, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25a030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq pc, r5, r8, lsr r1 @ │ │ │ │ ldr r0, [pc, #8] @ 25a044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, r6, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 25a058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r1, r6, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25a06c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r1, r6, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25a080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x002635b8 │ │ │ │ ldr r0, [pc, #8] @ 25a094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r6, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 25a0a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r6, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25a0bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r5, r6, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25a0d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r6, r6, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25a0e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x002687b8 │ │ │ │ ldr r0, [pc, #8] @ 25a0f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ strdeq r9, [r6], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a10c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq pc, r6, r8, lsl r6 @ │ │ │ │ ldr r0, [pc, #8] @ 25a120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r1, r7, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25a134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r1, r7, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r2, r7, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 25a15c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x00272eb4 │ │ │ │ ldr r0, [pc, #8] @ 25a170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r5, r7, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 25a184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq ip, r7, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25a198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0027e1bc │ │ │ │ ldr r0, [pc, #8] @ 25a1ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, r8, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25a1c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r6, r8, r4, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 25a1d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, r8, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 25a1e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r9, r8, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a1fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0028e8b4 │ │ │ │ ldr r0, [pc, #8] @ 25a210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r6, r9, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25a24c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ strdeq r7, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25a288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25a29c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq r7, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a2b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, r9, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 25a2c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, r9, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a2d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaeq r9, ip, r2, r8 │ │ │ │ ldr r0, [pc, #8] @ 25a2ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, r9, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25a300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, r9, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 25a314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, sl, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25a328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sl, sl, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a33c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sl, sl, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25a350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq fp, sl, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 25a364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq ip, sl, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25a378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, sl, ip, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25a38c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, sl, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a3a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r4, fp, r4, lsl #4 │ │ │ │ ldr r0, [pc, #4] @ 25a3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq r9, r4, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a3c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, ip, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 25a3d8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, sp, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25a3ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ strdeq r6, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r7, sp, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25a414 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r8, sp, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25a428 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaeq sp, r8, lr, r8 │ │ │ │ ldr r0, [pc, #8] @ 25a43c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sl, sp, r8, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 25a450 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x002daab0 │ │ │ │ ldr r0, [pc, #8] @ 25a464 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaeq sp, r8, r1, fp │ │ │ │ ldr r0, [pc, #8] @ 25a478 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq fp, sp, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a48c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq fp, sp, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a4a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq fp, [sp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq ip, sp, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25a4c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, sp, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25a4dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrdeq sp, [sp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sp, sp, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq lr, sp, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25a518 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq pc, sp, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25a52c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r0, lr, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25a540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r2, lr, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 25a554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r3, lr, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25a568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq sl, lr, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25a57c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eoreq r2, pc, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a590 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r1, r0, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 25a5a4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r2, r0, r4, ror #7 │ │ │ │ ldr r0, [pc, #4] @ 25a5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq sl, r4, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25a5c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r9, r1, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25a5dc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r5, r2, r0 │ │ │ │ ldr r0, [pc, #4] @ 25a5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq sl, r5, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 25a69c │ │ │ │ ldr r3, [pc, #148] @ 25a6a0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 749e00 │ │ │ │ + bl 749da0 │ │ │ │ ldr r2, [pc, #128] @ 25a6a4 │ │ │ │ ldr r1, [pc, #128] @ 25a6a8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 98222c │ │ │ │ + bl 9821cc │ │ │ │ ldr r0, [pc, #92] @ 25a6ac │ │ │ │ ldr r2, [pc, #92] @ 25a6b0 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25a6b4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 98222c │ │ │ │ + bl 9821cc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq r0, r5, ip, lsl r8 │ │ │ │ andeq r1, r0, r4, asr #15 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbseq lr, pc, r4, ror r4 @ │ │ │ │ + rsbseq lr, pc, r4, lsl r4 @ │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ @ instruction: 0x000042bc │ │ │ │ - rsbseq lr, pc, r0, asr r4 @ │ │ │ │ + ldrsheq lr, [pc], #-48 @ │ │ │ │ ldr r0, [pc, #8] @ 25a6c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq ip, r2, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25a6dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq lr, r2, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 25a6f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0032f1b8 │ │ │ │ ldr r0, [pc, #8] @ 25a704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r0, r3, r0, lsr r5 │ │ │ │ ldr r3, [pc, #16] @ 25a720 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq sl, r5, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 25a734 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0033bed8 │ │ │ │ ldr r0, [pc, #8] @ 25a748 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaseq r4, ip, r5, r1 │ │ │ │ ldr r0, [pc, #8] @ 25a75c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ mlaseq r4, r8, r3, r2 │ │ │ │ ldr r0, [pc, #8] @ 25a770 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq sp, r4, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25a784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0034def4 │ │ │ │ ldr r0, [pc, #8] @ 25a798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0034e1b0 │ │ │ │ ldr r0, [pc, #8] @ 25a7ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ ldrheq r6, [r5], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a7c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r7, r5, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25a7d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r8, r5, r0, lsl #5 │ │ │ │ ldr r1, [pc, #12] @ 25a7ec │ │ │ │ ldr r2, [pc, #12] @ 25a7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5b4924 │ │ │ │ - addseq ip, r2, r0, asr ip │ │ │ │ + @ instruction: 0x0092cbf0 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25a804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x003625f4 │ │ │ │ ldr r0, [pc, #8] @ 25a818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r2, r6, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25a82c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x003648fc │ │ │ │ ldr r0, [pc, #8] @ 25a840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq sl, r6, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq sl, r6, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0036b1b0 │ │ │ │ ldr r0, [pc, #8] @ 25a87c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq fp, r6, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ @ instruction: 0x0036ead4 │ │ │ │ ldr r0, [pc, #8] @ 25a8a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r2, r7, ip │ │ │ │ ldr r0, [pc, #8] @ 25a8b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r8, r7, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a8cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq r8, r7, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25a8e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq sl, r7, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25a8f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ + b 9952b4 │ │ │ │ eorseq fp, r7, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 25a908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq lr, r4, r0, ror r0 │ │ │ │ + b 9952b4 │ │ │ │ + subeq lr, r4, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25a91c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r1, r5, r8, lsl #10 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r1, r5, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, r5, r8, asr r0 │ │ │ │ + b 9952b4 │ │ │ │ + strdeq r1, [r5], #-248 @ 0xffffff08 │ │ │ │ ldr r0, [pc, #8] @ 25a944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strheq r6, [r5], #-184 @ 0xffffff48 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r6, r5, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 25a958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r8, r5, r0, lsl #10 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r8, r5, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a96c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq fp, r5, r8, ror r5 │ │ │ │ + b 9952b4 │ │ │ │ + subeq fp, r5, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25a980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq ip, r5, r4, asr ip │ │ │ │ + b 9952b4 │ │ │ │ + strdeq ip, [r5], #-180 @ 0xffffff4c │ │ │ │ ldr r0, [pc, #8] @ 25a994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq lr, [r5], #-156 @ 0xffffff64 │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0045e99c │ │ │ │ ldr r0, [pc, #8] @ 25a9a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq pc, r5, r8, lsr r9 @ │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq pc, [r5], #-136 @ 0xffffff78 │ │ │ │ ldr r0, [pc, #8] @ 25a9bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strheq r0, [r6], #-244 @ 0xffffff0c │ │ │ │ + b 9952b4 │ │ │ │ + subeq r0, r6, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25a9d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r9, r6, ip, asr #18 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r9, r6, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25a9e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq sp, r6, r4, asr r7 │ │ │ │ + b 9952b4 │ │ │ │ + strdeq sp, [r6], #-100 @ 0xffffff9c │ │ │ │ ldr r0, [pc, #8] @ 25a9f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq sp, r6, r0, asr #29 │ │ │ │ + b 9952b4 │ │ │ │ + subeq sp, r6, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25aa0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, r7, r0, lsr #28 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, r7, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25aa20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0047ba94 │ │ │ │ + b 9952b4 │ │ │ │ + subeq fp, r7, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25aa34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0048419c │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, r8, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25aa48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r5, r8, r8, lsl ip │ │ │ │ + b 9952b4 │ │ │ │ + strheq r5, [r8], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 25aa5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq fp, r9, r0, asr pc │ │ │ │ + b 9952b4 │ │ │ │ + strdeq fp, [r9], #-224 @ 0xffffff20 │ │ │ │ ldr r0, [pc, #8] @ 25aa70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq lr, r9, r8, ror ip │ │ │ │ + b 9952b4 │ │ │ │ + subeq lr, r9, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 25aa84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq pc, r9, r4, lsl sp @ │ │ │ │ + b 9952b4 │ │ │ │ + strheq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ ldr r0, [pc, #8] @ 25aa98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x004a0594 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r0, sl, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25aaac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq r0, [sl], #-180 @ 0xffffff4c │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x004a0b94 │ │ │ │ ldr r0, [pc, #8] @ 25aac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r1, sl, r8, lsr ip │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r1, [sl], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 25aad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrdeq r1, [sl], #-232 @ 0xffffff18 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r1, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25aae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, ip, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r2, [sl], #-12 │ │ │ │ ldr r0, [pc, #8] @ 25aafc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, r8, lsl #8 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, sl, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25ab10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, r4, asr #13 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, sl, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25ab24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, r0, lsl #19 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, sl, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 25ab38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, r0, lsr #24 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, sl, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 25ab4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrdeq r2, [sl], #-224 @ 0xffffff20 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r2, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25ab60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r2, sl, ip, lsr pc │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r2, [sl], #-236 @ 0xffffff14 │ │ │ │ ldr r0, [pc, #8] @ 25ab74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r3, sl, r4, lsl #8 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r3, sl, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25ab88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r3, sl, r0, ror #12 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r3, sl, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25ab9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r3, sl, r4, lsl #18 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r3, sl, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 25abb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r3, sl, ip, lsr fp │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r3, [sl], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 25abc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r3, sl, r8, ror #28 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r3, sl, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25abd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sl, r8, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r4, [sl], #-8 │ │ │ │ ldr r0, [pc, #8] @ 25abec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sl, r8, ror #8 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, sl, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25ac00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sl, ip, lsl #15 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, sl, ip, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25ac14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sl, r8, asr ip │ │ │ │ + b 9952b4 │ │ │ │ + strdeq r4, [sl], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 25ac28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r5, sl, ip, asr #14 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r5, sl, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 25ac3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r7, sl, r0, asr lr │ │ │ │ + b 9952b4 │ │ │ │ + strdeq r7, [sl], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25ac8c │ │ │ │ ldr r0, [pc, #52] @ 25ac90 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -5069,514 +5069,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 25ac94 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 2534bc │ │ │ │ - strheq r0, [sp], #-68 @ 0xffffffbc │ │ │ │ + subeq r0, sp, r4, asr r4 │ │ │ │ adceq fp, sl, r8, ror sl │ │ │ │ adceq fp, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25aca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sp, r8, lsl #16 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, sp, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 25acbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r4, sp, r0, asr #24 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, sp, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 25acd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r1, pc, r4, asr #23 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r1, pc, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25ace4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strheq r4, [pc], #-160 @ │ │ │ │ + b 9952b4 │ │ │ │ + subeq r4, pc, r0, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 25acf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x004f6d90 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r6, pc, r0, lsr sp @ │ │ │ │ ldr r0, [pc, #8] @ 25ad0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r7, pc, ip, lsr r0 @ │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r6, [pc], #-252 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r8, pc, r0, asr r7 @ │ │ │ │ + b 9952b4 │ │ │ │ + strdeq r8, [pc], #-96 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r8, pc, r4, ror #14 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r8, pc, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 25ad48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subeq r8, pc, ip, asr #23 │ │ │ │ + b 9952b4 │ │ │ │ + subeq r8, pc, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25ad5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x004fa390 │ │ │ │ + b 9952b4 │ │ │ │ + subeq sl, pc, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrdeq fp, [pc], #-148 @ │ │ │ │ + b 9952b4 │ │ │ │ + subeq fp, pc, r4, ror r9 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r2, r0, ip, lsr #8 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r2, r0, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25ad98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r3, r0, r4, asr #14 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r3, r0, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 25adac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r9, r0, r8, ror #4 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r9, r0, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25adc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq r9, [r4], #-128 @ 0xffffff80 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r9, r4, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 25add4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x00549e98 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r9, r4, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25ade8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0054ac94 │ │ │ │ + b 9952b4 │ │ │ │ + subseq sl, r4, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25adfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq fp, r4, ip, lsl #24 │ │ │ │ + b 9952b4 │ │ │ │ + subseq fp, r4, ip, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 25ae10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq ip, r4, r8, ror #2 │ │ │ │ + b 9952b4 │ │ │ │ + subseq ip, r4, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25ae24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq pc, r4, ip, asr #13 │ │ │ │ + b 9952b4 │ │ │ │ + subseq pc, r4, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25ae38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r1, r5, r8 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r0, r5, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25ae4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r4, r5, r8, lsl #8 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r4, r5, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25ae60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r6, r5, r8, asr r5 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq r6, [r5], #-72 @ 0xffffffb8 │ │ │ │ ldr r0, [pc, #8] @ 25ae74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r6, r5, ip, ror #26 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r6, r5, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 25ae88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r3, r6, r0, lsr #6 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r3, r6, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25ae9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r3, r6, ip, asr #30 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r3, r6, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25aeb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq r4, [r6], #-52 @ 0xffffffcc │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x00564394 │ │ │ │ ldr r0, [pc, #8] @ 25aec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r5, r6, ip, rrx │ │ │ │ + b 9952b4 │ │ │ │ + subseq r5, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 25aed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r5, r6, r8, asr r4 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq r5, [r6], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25aeec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r5, r6, r8, lsl ip │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq r5, [r6], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 25af00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq sl, r6, r8, lsl #6 │ │ │ │ + b 9952b4 │ │ │ │ + subseq sl, r6, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25af14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq sl, r6, r8, asr r7 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq sl, [r6], #-104 @ 0xffffff98 │ │ │ │ ldr r0, [pc, #8] @ 25af28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq sl, r6, ip, asr #20 │ │ │ │ + b 9952b4 │ │ │ │ + subseq sl, r6, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25af3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq fp, r6, r8, lsr r4 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq fp, [r6], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25af50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq ip, r6, r4, lsr r0 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq fp, [r6], #-244 @ 0xffffff0c │ │ │ │ ldr r0, [pc, #8] @ 25af64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r3, r8, r0, lsr ip │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq r3, [r8], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #4] @ 25af74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq sl, r6, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25b07c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7ff2f0 │ │ │ │ + bl 7ff290 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ff2f0 │ │ │ │ + b 7ff290 │ │ │ │ adceq r4, r2, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25b090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq lr, sl, ip, ror #18 │ │ │ │ + b 9952b4 │ │ │ │ + subseq lr, sl, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 25b0a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq lr, [sl], #-216 @ 0xffffff28 │ │ │ │ + b 9952b4 │ │ │ │ + subseq lr, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25b0b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r1, fp, r0, lsl #28 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r1, fp, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25b0cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r4, fp, r0, lsl r4 │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq r4, [fp], #-48 @ 0xffffffd0 │ │ │ │ ldr r0, [pc, #8] @ 25b0e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r5, fp, r0, ror #12 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r5, fp, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25b0f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x005c0d9c │ │ │ │ + b 9952b4 │ │ │ │ + subseq r0, ip, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25b108 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r1, ip, r4, asr #29 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r1, ip, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25b11c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r2, ip, r0, ror r8 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r2, ip, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25b130 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ + b 9952b4 │ │ │ │ + subseq r6, ip, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25b160 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0cf0 │ │ │ │ + b 9b0c90 │ │ │ │ umlalseq sl, r6, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 25b174 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r6, sp, r4, lsr #20 │ │ │ │ + b 9952b4 │ │ │ │ + subseq r6, sp, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 25b188 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq ip, [sp], #-16 │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x005dc190 │ │ │ │ ldr r0, [pc, #8] @ 25b19c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq ip, sp, r4, ror fp │ │ │ │ + b 9952b4 │ │ │ │ + subseq ip, sp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25b1b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - subseq r3, lr, r8, lsr ip │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq r3, [lr], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 25b1c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r8, r0, r8, ror #31 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r8, r0, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 25b1d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq sl, r0, r4, lsr #29 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq sl, r0, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25b1ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq lr, r0, r0, lsl #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq lr, r0, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b200 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq lr, r0, r4, lsr #4 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq lr, r0, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq lr, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0060ed90 │ │ │ │ ldr r0, [pc, #8] @ 25b228 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r0, r1, r4, lsl #15 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r0, r1, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25b23c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strheq r3, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r3, r1, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25b250 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r7, r1, r0, asr #13 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r7, r1, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25b264 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0061b590 │ │ │ │ ldr r0, [pc, #8] @ 25b278 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r2, r2, r4, lsr r3 │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r2, [r2], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 25b28c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r4, r2, ip, ror #17 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r4, r2, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25b2a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r5, r2, ip, lsr #4 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r5, r2, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b2b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq r5, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x00625b94 │ │ │ │ ldr r0, [pc, #8] @ 25b2c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq sp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0062dc9c │ │ │ │ ldr r0, [pc, #8] @ 25b2dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r1, r3, r8 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r0, r3, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25b2f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r5, r3, r8, lsr #23 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r5, r3, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 25b304 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq fp, r3, r8, lsl #27 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq fp, r3, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25b318 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x00641098 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r1, r4, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25b32c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq r1, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x00641198 │ │ │ │ ldr r0, [pc, #8] @ 25b340 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x00646c94 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r6, r4, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25b354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r4, r5, r8, lsl #28 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r4, r5, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25b368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r5, r5, r0, lsl #8 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r5, r5, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b37c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r6, r5, r8, lsr r8 │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r6, [r5], #-120 @ 0xffffff88 @ │ │ │ │ ldr r0, [pc, #8] @ 25b390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r7, r5, r4, ror r0 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r7, r5, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25b3a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r7, r5, r4, ror #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r7, r5, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25b3b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r7, r5, r4, lsl #8 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r7, r5, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b3cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r7, r5, r8, asr #24 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r7, r5, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 25b3e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r8, r5, ip, lsr r5 │ │ │ │ + b 9952b4 │ │ │ │ + ldrdeq r8, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b3f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq sp, r5, r0, asr #8 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq sp, r5, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25b408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - strdeq sp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0065d99c │ │ │ │ ldr r0, [pc, #8] @ 25b41c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq lr, r5, r4, lsl r6 │ │ │ │ + b 9952b4 │ │ │ │ + strheq lr, [r5], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25b430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r1, r6, r4, ror r9 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r1, r6, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25b444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r2, r6, r8, lsl r3 │ │ │ │ + b 9952b4 │ │ │ │ + strheq r2, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbeq r2, r6, r0, lsr #18 │ │ │ │ + b 9952b4 │ │ │ │ + rsbeq r2, r6, r0, asr #17 │ │ │ │ │ │ │ │ 0025b45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25b510 │ │ │ │ @@ -5600,446 +5600,446 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 993a04 │ │ │ │ + bl 9939a4 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 25b524 │ │ │ │ ldr r3, [pc, #44] @ 25b514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25b50c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c34a4 │ │ │ │ + bl 8c3444 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a4f9b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adcseq sl, r6, ip, ror #22 │ │ │ │ - rsbeq r7, r6, r0, ror #31 │ │ │ │ - addeq r8, r5, ip, ror #11 │ │ │ │ + rsbeq r7, r6, r0, lsl #31 │ │ │ │ + addeq r8, r5, ip, lsl #11 │ │ │ │ adceq pc, r4, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 25b538 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, ror #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b54c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, ror #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b560 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, ror #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b574 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, ror #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b588 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25b59c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25b5b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25b5c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-16 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25b5d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, asr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b5ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, asr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b600 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, asr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b614 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, asr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b628 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b63c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b650 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b664 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-16 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b678 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b68c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b6a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b6b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsr #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b6c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0071a19c │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b6dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0071a198 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b6f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0071a194 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b704 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - @ instruction: 0x0071a190 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25b718 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsl #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b72c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsl #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b740 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsl #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b754 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsl #3 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b768 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, ror r1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25b77c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, ror r1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25b790 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, ror r1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25b7a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, ror r1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25b7b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, ror #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b7cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, ror #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b7e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, ror #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b7f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, ror #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b808 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, asr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq sl, [r1], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 25b81c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, asr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq sl, [r1], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b830 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, asr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq sl, [r1], #-4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b844 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, asr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsheq sl, [r1], #-0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b858 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, asr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25b86c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, asr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25b880 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, asr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25b894 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, asr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25b8a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq sl, [r1], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 25b8bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq sl, [r1], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b8d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq sl, [r1], #-4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b8e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsr r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrsbeq sl, [r1], #-0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b8f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b90c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b920 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b934 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsr #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b948 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsl r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq sl, [r1], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 25b95c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsl r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq sl, [r1], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b970 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsl r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq sl, [r1], #-4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b984 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsl r1 │ │ │ │ + b 9952b4 │ │ │ │ + ldrheq sl, [r1], #-0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b998 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsl #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b9ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsl #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b9c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, lsl #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b9d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, lsl #2 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b9e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq sl, [r1], #-12 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0071a09c │ │ │ │ ldr r0, [pc, #8] @ 25b9fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq sl, [r1], #-8 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0071a098 │ │ │ │ ldr r0, [pc, #8] @ 25ba10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq sl, [r1], #-4 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0071a094 │ │ │ │ ldr r0, [pc, #8] @ 25ba24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsheq sl, [r1], #-0 @ │ │ │ │ + b 9952b4 │ │ │ │ + @ instruction: 0x0071a090 │ │ │ │ ldr r0, [pc, #8] @ 25ba38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, ror #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25ba4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, ror #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25ba60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, ror #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25ba74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, ror #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25ba88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-12 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25ba9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-8 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25bab0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-4 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25bac4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq sl, [r1], #-0 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25bad8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, asr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 25baec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, asr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 25bb00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r4, asr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 25bb14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r0, asr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 25bb28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-12 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25bb3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-8 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25bb50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-4 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25bb64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrheq sl, [r1], #-0 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25bb78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, ip, lsr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25bb8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq sl, r1, r8, lsr #1 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq sl, r1, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25bce4 │ │ │ │ ldr r2, [pc, #316] @ 25bce8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -6157,15 +6157,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98d170 │ │ │ │ + b 98d110 │ │ │ │ bl 254884 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 25bd48 │ │ │ │ mov r1, r4 │ │ │ │ b 25bd30 │ │ │ │ @@ -6182,61 +6182,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 25bdfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adcseq ip, r6, ip, lsl #21 │ │ │ │ - addseq r7, r4, r4, ror #21 │ │ │ │ - addeq r1, r8, r0, lsr #22 │ │ │ │ - addeq r1, r8, ip, asr #22 │ │ │ │ - addseq r7, r4, r4, asr #21 │ │ │ │ - addeq r1, r8, r0, lsl #22 │ │ │ │ - addeq r1, r8, r0, lsl fp │ │ │ │ + addseq r7, r4, r4, lsl #21 │ │ │ │ + addeq r1, r8, r0, asr #21 │ │ │ │ + addeq r1, r8, ip, ror #21 │ │ │ │ + addseq r7, r4, r4, ror #20 │ │ │ │ + addeq r1, r8, r0, lsr #21 │ │ │ │ + @ instruction: 0x00881ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25be34 │ │ │ │ ldr r1, [pc, #28] @ 25be38 │ │ │ │ ldr r0, [pc, #28] @ 25be3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d9e80 │ │ │ │ + bl 9d9e20 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a1f0c │ │ │ │ - ldrsbeq r6, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r4, r8, ror #19 │ │ │ │ - rsbseq r5, r4, r4, ror #20 │ │ │ │ + b 9a1eac │ │ │ │ + rsbseq r6, r4, r8, ror r1 │ │ │ │ + rsbseq r5, r4, r8, lsl #19 │ │ │ │ + rsbseq r5, r4, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 25be50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ adcseq ip, r6, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 25be64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - ldrsbeq r3, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq r3, r5, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 25bf68 │ │ │ │ ldr r3, [pc, #232] @ 25bf6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 25bf70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r0, [pc, #200] @ 25bf74 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -6267,29 +6267,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25bed0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25bf80 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25bed4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00b6cbb0 │ │ │ │ - addeq r3, r8, r0, lsr #23 │ │ │ │ + addeq r3, r8, r0, asr #22 │ │ │ │ adcseq ip, r6, ip, asr fp │ │ │ │ adceq lr, r4, r4, lsr pc │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 25bfb0 │ │ │ │ ldr r2, [pc, #36] @ 25bfb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6297,35 +6297,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq ip, r6, r0, lsr #22 │ │ │ │ - rsbseq sp, r5, r0, asr #4 │ │ │ │ + rsbseq sp, r5, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25bfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 99226c │ │ │ │ + b 99220c │ │ │ │ @ instruction: 0x00b6caf8 │ │ │ │ ldr r0, [pc, #8] @ 25bfdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq r1, r7, r4, lsr #31 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq r1, r7, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25bff0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq r1, r7, r0, lsr #31 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq r1, r7, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25c004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 995314 │ │ │ │ - rsbseq r2, r7, ip, asr #6 │ │ │ │ + b 9952b4 │ │ │ │ + rsbseq r2, r7, ip, ror #5 │ │ │ │ │ │ │ │ 0025c008 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -6504,15 +6504,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75fb74 │ │ │ │ + bl 75fb14 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsheq r6, [r4], ip @ │ │ │ │ │ │ │ │ @@ -6575,24 +6575,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 25c44c │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c3a0 │ │ │ │ ldr r0, [pc, #392] @ 25c57c │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 764ba0 │ │ │ │ + bl 764b40 │ │ │ │ ldr r2, [pc, #372] @ 25c580 │ │ │ │ ldr r3, [pc, #344] @ 25c568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6678,23 +6678,23 @@ │ │ │ │ b 25c3ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r4, r0, lsl #22 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r6, r4, r8, asr #32 │ │ │ │ - ldrheq sp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, r7, ip, asr fp │ │ │ │ adcseq r5, r4, r8, lsr #31 │ │ │ │ adceq lr, r4, r8, lsl sl │ │ │ │ adcseq r5, r4, r0, lsr #30 │ │ │ │ - addeq fp, r1, r4, lsl #2 │ │ │ │ + addeq fp, r1, r4, lsr #1 │ │ │ │ @ instruction: 0x00b45ed0 │ │ │ │ - ldrheq r2, [pc], #-112 @ │ │ │ │ + rsbseq r2, pc, r0, asr r7 @ │ │ │ │ adcseq r5, r4, r4, lsl #29 │ │ │ │ - rsbseq sp, r7, ip, lsl #20 │ │ │ │ + rsbseq sp, r7, ip, lsr #19 │ │ │ │ │ │ │ │ 0025c59c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 25c68c │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 25c664 │ │ │ │ @@ -6738,39 +6738,39 @@ │ │ │ │ bls 25c658 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 25c668 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7656b8 │ │ │ │ - b 7656b8 │ │ │ │ + b 765658 │ │ │ │ + b 765658 │ │ │ │ ldr r0, [pc, #48] @ 25c6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75fb74 │ │ │ │ + b 75fb14 │ │ │ │ mov r0, #22 │ │ │ │ b 25c610 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25c610 │ │ │ │ adceq lr, r4, ip, ror r8 │ │ │ │ @ instruction: 0x00b45dd4 │ │ │ │ - addeq r8, r8, lr, lsl #1 │ │ │ │ + addeq r8, r8, lr, lsr #32 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r5, r4, r8, ror #26 │ │ │ │ - ldrsheq sp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x0077d894 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25c6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq r3, r6, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25c814 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6805,15 +6805,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 255844 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ee78 │ │ │ │ + bl 74ee18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 255a30 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25c7c8 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6827,15 +6827,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6848,22 +6848,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25c834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adcseq r5, r4, r4, asr #27 │ │ │ │ - addeq fp, r2, r4, lsr #31 │ │ │ │ - addeq fp, r2, ip, ror pc │ │ │ │ - addeq r7, r8, ip, lsr pc │ │ │ │ - ldrsheq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - ldrheq sp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r7, r8, r0, ror #29 │ │ │ │ - rsbseq sp, r7, r0, ror #14 │ │ │ │ - rsbseq sp, r7, r4, ror r7 │ │ │ │ + addeq fp, r2, r4, asr #30 │ │ │ │ + addeq fp, r2, ip, lsl pc │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + @ instruction: 0x0077d790 │ │ │ │ + rsbseq sp, r7, r8, asr r7 │ │ │ │ + addeq r7, r8, r0, lsl #29 │ │ │ │ + rsbseq sp, r7, r0, lsl #14 │ │ │ │ + rsbseq sp, r7, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 25c8bc │ │ │ │ ldr r2, [pc, #108] @ 25c8c0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6876,19 +6876,19 @@ │ │ │ │ bl 25eefc │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c884 │ │ │ │ mov r1, #1 │ │ │ │ bl 253060 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9abea8 │ │ │ │ + bl 9abe48 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 992d20 │ │ │ │ + bl 992cc0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 253594 │ │ │ │ @@ -6897,33 +6897,33 @@ │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r6, [pc, #144] @ 25c978 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c934 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #112] @ 25c97c │ │ │ │ ldr r2, [pc, #112] @ 25c980 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c960 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6936,17 +6936,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 5144b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514fac │ │ │ │ - rsbseq sp, r7, ip, lsr #24 │ │ │ │ - ldrdeq r7, [r8], r4 │ │ │ │ - rsbseq sp, r7, r8, lsr #13 │ │ │ │ + rsbseq sp, r7, ip, asr #23 │ │ │ │ + addeq r7, r8, r4, ror sp │ │ │ │ + rsbseq sp, r7, r8, asr #12 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 25caac │ │ │ │ @@ -6956,35 +6956,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 25cab0 │ │ │ │ ldr r1, [pc, #248] @ 25cab4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #228] @ 25cab8 │ │ │ │ ldr r1, [pc, #228] @ 25cabc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #196] @ 25cac0 │ │ │ │ ldr r1, [pc, #196] @ 25cac4 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #164] @ 25cac8 │ │ │ │ ldr r3, [pc, #164] @ 25cacc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 25cad0 │ │ │ │ @@ -7013,21 +7013,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r8, ip, lsr sp │ │ │ │ - rsbseq sp, r7, r0, lsr #12 │ │ │ │ - ldrheq r5, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sp, r7, r0, lsr #12 │ │ │ │ - rsbseq sp, r7, r8, lsr r6 │ │ │ │ - rsbseq sp, r7, ip, lsl r6 │ │ │ │ - @ instruction: 0x00796694 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + rsbseq sp, r7, r0, asr #11 │ │ │ │ + rsbseq r5, ip, ip, asr r8 │ │ │ │ + rsbseq sp, r7, r0, asr #11 │ │ │ │ + ldrsbeq sp, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq sp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, r9, r4, lsr r6 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -7040,54 +7040,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 25cc38 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ bl 32ac40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 25cc3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7624c8 │ │ │ │ + bl 762468 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 253288 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 253288 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 992c18 │ │ │ │ + bl 992bb8 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9abe94 │ │ │ │ + bl 9abe34 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -7110,17 +7110,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2acfb8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2acfc0 │ │ │ │ - addeq r7, r8, r0, ror #23 │ │ │ │ - rsbseq sp, r7, ip, lsl #10 │ │ │ │ - @ instruction: 0x00796594 │ │ │ │ + addeq r7, r8, r0, lsl #23 │ │ │ │ + rsbseq sp, r7, ip, lsr #9 │ │ │ │ + rsbseq r6, r9, r4, lsr r5 │ │ │ │ adceq lr, r4, r4, asr #5 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 25cc98 │ │ │ │ @@ -7133,15 +7133,15 @@ │ │ │ │ bne 25cc90 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ada4 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e730 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72f7b4 │ │ │ │ + b 72f754 │ │ │ │ bl 2acfd4 │ │ │ │ b 25cc74 │ │ │ │ adceq lr, r4, r8, asr #3 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -7172,18 +7172,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 514530 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 25cd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a2e3c │ │ │ │ + bl 9a2ddc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25ccd0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25cd70 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7191,19 +7191,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a2e44 │ │ │ │ + bl 9a2de4 │ │ │ │ b 25ccd0 │ │ │ │ adceq lr, r4, ip, ror #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq sp, r7, r0, lsl r3 │ │ │ │ + ldrheq sp, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 0025cd88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 25ce20 │ │ │ │ @@ -7267,29 +7267,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr ip, [pc, #160] @ 25cf38 │ │ │ │ ldr r2, [pc, #160] @ 25cf3c │ │ │ │ ldr r1, [pc, #160] @ 25cf40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750964 │ │ │ │ + bl 750904 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25cf14 │ │ │ │ ldr r2, [pc, #108] @ 25cf44 │ │ │ │ ldr r3, [pc, #88] @ 25cf34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -7302,25 +7302,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a4dfb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r8, r4, asr #16 │ │ │ │ - rsbseq sp, r7, r4, lsr r1 │ │ │ │ - ldrsbeq r5, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r7, r8, r4, ror #15 │ │ │ │ + ldrsbeq sp, [r7], #-4 @ │ │ │ │ + rsbseq r5, ip, r0, ror r3 │ │ │ │ adceq sp, r4, ip, asr #30 │ │ │ │ │ │ │ │ 0025cf48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7344,25 +7344,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 514c6c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514d10 │ │ │ │ - rsbseq ip, r7, r8, asr #31 │ │ │ │ + rsbseq ip, r7, r8, ror #30 │ │ │ │ │ │ │ │ 0025cfbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -7411,16 +7411,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25d1e0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750958 │ │ │ │ + bl 75767c │ │ │ │ + bl 7508f8 │ │ │ │ ldr r3, [pc, #296] @ 25d1e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25d10c │ │ │ │ ldr r2, [pc, #276] @ 25d1e8 │ │ │ │ @@ -7458,22 +7458,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25d1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 25d0cc │ │ │ │ ldr r2, [pc, #104] @ 25d1fc │ │ │ │ ldr r3, [pc, #60] @ 25d1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -7481,64 +7481,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25d1c8 │ │ │ │ ldr r0, [pc, #72] @ 25d200 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r8, r8, ror r6 │ │ │ │ + addeq r7, r8, r8, lsl r6 │ │ │ │ adceq sp, r4, r8, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r7, r8, asr #30 │ │ │ │ - rsbseq r5, ip, r8, ror #3 │ │ │ │ + rsbseq ip, r7, r8, ror #29 │ │ │ │ + rsbseq r5, ip, r8, lsl #3 │ │ │ │ adceq sp, r4, ip, ror #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq sp, r4, r0, asr sp │ │ │ │ andeq r4, r0, r0, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r7, r8, asr #29 │ │ │ │ + rsbseq ip, r7, r8, ror #28 │ │ │ │ umlaleq sp, r4, r0, ip │ │ │ │ - rsbseq ip, r7, ip, lsr #29 │ │ │ │ + rsbseq ip, r7, ip, asr #28 │ │ │ │ │ │ │ │ 0025d204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25d308 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757c08 │ │ │ │ + bl 757ba8 │ │ │ │ ldr r2, [pc, #216] @ 25d30c │ │ │ │ ldr r1, [pc, #216] @ 25d310 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d2ec │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7573f0 │ │ │ │ + bl 757390 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d2ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be8 │ │ │ │ + bl 757b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25d2ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -7564,29 +7564,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25d31c │ │ │ │ ldr r0, [pc, #40] @ 25d320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008874bc │ │ │ │ - rsbseq ip, r7, r0, ror #27 │ │ │ │ - rsbseq r5, r9, ip, asr lr │ │ │ │ - rsbseq ip, r7, ip, lsl #25 │ │ │ │ - @ instruction: 0x0077cd98 │ │ │ │ - rsbseq ip, r7, r0, ror ip │ │ │ │ - @ instruction: 0x0077cd90 │ │ │ │ + addeq r7, r8, ip, asr r4 │ │ │ │ + rsbseq ip, r7, r0, lsl #27 │ │ │ │ + ldrsheq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq ip, r7, ip, lsr #24 │ │ │ │ + rsbseq ip, r7, r8, lsr sp │ │ │ │ + rsbseq ip, r7, r0, lsl ip │ │ │ │ + rsbseq ip, r7, r0, lsr sp │ │ │ │ │ │ │ │ 0025d324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f6e8 │ │ │ │ + bl 72f688 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25d354 │ │ │ │ mov r0, r5 │ │ │ │ bl 25e5cc │ │ │ │ mov r0, r5 │ │ │ │ bl 32accc │ │ │ │ mov r0, r4 │ │ │ │ @@ -7602,32 +7602,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 32ada4 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e730 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72f7b4 │ │ │ │ + b 72f754 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #312] @ 25d4f0 │ │ │ │ ldr r2, [pc, #312] @ 25d4f4 │ │ │ │ ldr r1, [pc, #312] @ 25d4f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253a38 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25d474 │ │ │ │ @@ -7690,46 +7690,46 @@ │ │ │ │ b 25d42c │ │ │ │ ldr r1, [pc, #56] @ 25d518 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253d20 │ │ │ │ b 25d420 │ │ │ │ - addeq r7, r8, ip, asr #7 │ │ │ │ - ldrsheq ip, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, r7, r4, asr #2 │ │ │ │ - rsbseq ip, r7, r4, lsl #26 │ │ │ │ - rsbseq ip, r7, ip, lsl #26 │ │ │ │ - rsbseq ip, r7, r8, lsl #26 │ │ │ │ - rsbseq ip, r7, r0, ror ip │ │ │ │ - rsbseq ip, r7, r4, ror #24 │ │ │ │ - @ instruction: 0x0077cc90 │ │ │ │ - rsbseq ip, r7, r4, ror #24 │ │ │ │ - rsbseq ip, r7, ip, lsr ip │ │ │ │ + addeq r7, r8, ip, ror #6 │ │ │ │ + @ instruction: 0x0077cb98 │ │ │ │ + rsbseq sp, r7, r4, ror #1 │ │ │ │ + rsbseq ip, r7, r4, lsr #25 │ │ │ │ + rsbseq ip, r7, ip, lsr #25 │ │ │ │ + rsbseq ip, r7, r8, lsr #25 │ │ │ │ + rsbseq ip, r7, r0, lsl ip │ │ │ │ + rsbseq ip, r7, r4, lsl #24 │ │ │ │ + rsbseq ip, r7, r0, lsr ip │ │ │ │ + rsbseq ip, r7, r4, lsl #24 │ │ │ │ + ldrsbeq ip, [r7], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 0025d51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #2164] @ 25ddbc │ │ │ │ ldr r2, [pc, #2164] @ 25ddc0 │ │ │ │ ldr r1, [pc, #2164] @ 25ddc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7924,15 +7924,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25d684 │ │ │ │ ldr r3, [pc, #1316] @ 25ddd4 │ │ │ │ ldr ip, [pc, #1316] @ 25ddd8 │ │ │ │ @@ -7940,15 +7940,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7987,15 +7987,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -8037,15 +8037,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 253594 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dcd4 │ │ │ │ @@ -8056,15 +8056,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25d994 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 25ddec │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25ddf0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -8073,15 +8073,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d714 │ │ │ │ ldr r3, [pc, #752] @ 25ddf8 │ │ │ │ @@ -8090,15 +8090,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d734 │ │ │ │ ldr r3, [pc, #696] @ 25de04 │ │ │ │ @@ -8107,15 +8107,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -8144,15 +8144,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25da58 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25d754 │ │ │ │ ldr r3, [pc, #504] @ 25de1c │ │ │ │ @@ -8161,15 +8161,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25d774 │ │ │ │ ldr r3, [pc, #448] @ 25de28 │ │ │ │ @@ -8178,15 +8178,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25d794 │ │ │ │ ldr r3, [pc, #392] @ 25de34 │ │ │ │ @@ -8195,15 +8195,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25d8d4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dd20 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 25d958 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -8213,15 +8213,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25d994 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25d994 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -8230,15 +8230,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 25d994 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 25db74 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -8255,47 +8255,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 25da0c │ │ │ │ - addeq r7, r8, ip, lsr r2 │ │ │ │ - rsbseq ip, r7, r8, ror #20 │ │ │ │ - ldrheq ip, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r6, r8, r4, lsl pc │ │ │ │ - rsbseq ip, r7, r0, ror fp │ │ │ │ - rsbseq ip, r7, r0, lsl r8 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + rsbseq ip, r7, r8, lsl #20 │ │ │ │ + rsbseq ip, r7, ip, asr pc │ │ │ │ + @ instruction: 0x00886eb4 │ │ │ │ + rsbseq ip, r7, r0, lsl fp │ │ │ │ + ldrheq ip, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r6, r8, r4, ror lr │ │ │ │ + rsbseq ip, r7, r8, asr r8 │ │ │ │ + rsbseq ip, r7, r4, ror r7 │ │ │ │ + strdeq r6, [r8], r8 │ │ │ │ + rsbseq ip, r7, r8, lsr #17 │ │ │ │ + ldrsheq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r6, r8, r0, ror #24 │ │ │ │ + rsbseq ip, r7, r8, ror r8 │ │ │ │ + rsbseq ip, r7, ip, asr r5 │ │ │ │ + addeq r6, r8, r8, lsl ip │ │ │ │ + rsbseq ip, r7, ip, asr #12 │ │ │ │ + rsbseq ip, r7, ip, lsl r5 │ │ │ │ ldrdeq r6, [r8], r4 │ │ │ │ - ldrheq ip, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq ip, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r6, r8, r8, asr sp │ │ │ │ - rsbseq ip, r7, r8, lsl #18 │ │ │ │ - rsbseq ip, r7, r8, asr r6 │ │ │ │ - addeq r6, r8, r0, asr #25 │ │ │ │ - ldrsbeq ip, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r6, r8, r8, ror ip │ │ │ │ - rsbseq ip, r7, ip, lsr #13 │ │ │ │ - rsbseq ip, r7, ip, ror r5 │ │ │ │ - addeq r6, r8, r4, lsr ip │ │ │ │ + rsbseq ip, r7, r4, asr #12 │ │ │ │ + ldrsbeq ip, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r8, ip, asr #22 │ │ │ │ rsbseq ip, r7, r4, lsr #13 │ │ │ │ - rsbseq ip, r7, r8, lsr r5 │ │ │ │ - addeq r6, r8, ip, lsr #23 │ │ │ │ - rsbseq ip, r7, r4, lsl #14 │ │ │ │ - ldrheq ip, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq r6, r8, ip, asr fp │ │ │ │ - rsbseq ip, r7, r8, lsl #12 │ │ │ │ - rsbseq ip, r7, r0, ror #8 │ │ │ │ - addeq r6, r8, r8, lsl fp │ │ │ │ - ldrsheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq ip, r7, ip, lsl r4 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - ldrsheq ip, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq ip, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq ip, r7, r0, asr r4 │ │ │ │ + strdeq r6, [r8], ip │ │ │ │ + rsbseq ip, r7, r8, lsr #11 │ │ │ │ + rsbseq ip, r7, r0, lsl #8 │ │ │ │ + @ instruction: 0x00886ab8 │ │ │ │ + @ instruction: 0x0077c59c │ │ │ │ + ldrheq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r6, r8, r4, ror sl │ │ │ │ + @ instruction: 0x0077c590 │ │ │ │ + rsbseq ip, r7, r8, ror r3 │ │ │ │ │ │ │ │ 0025de40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -8305,25 +8305,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #860] @ 25e1e4 │ │ │ │ ldr r2, [pc, #860] @ 25e1e8 │ │ │ │ ldr r1, [pc, #860] @ 25e1ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r7, [pc, #832] @ 25e1f0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25df70 │ │ │ │ @@ -8352,27 +8352,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25ded0 │ │ │ │ ldr r3, [pc, #708] @ 25e1f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #692] @ 25e1f8 │ │ │ │ ldr ip, [pc, #692] @ 25e1fc │ │ │ │ ldr r1, [pc, #692] @ 25e200 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25e204 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25e074 │ │ │ │ ldr r9, [pc, #656] @ 25e208 │ │ │ │ ldr r3, [pc, #656] @ 25e20c │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -8385,21 +8385,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e15c │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r1, [pc, #584] @ 25e210 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25e020 │ │ │ │ cmp r4, #3 │ │ │ │ beq 25e0d0 │ │ │ │ cmp r4, #4 │ │ │ │ beq 25e0b4 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8418,27 +8418,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e004 │ │ │ │ ldr r3, [pc, #480] @ 25e214 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #460] @ 25e218 │ │ │ │ ldr ip, [pc, #460] @ 25e21c │ │ │ │ ldr r1, [pc, #460] @ 25e220 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25e224 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 25e228 │ │ │ │ ldr r3, [pc, #348] @ 25e1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8475,91 +8475,91 @@ │ │ │ │ bne 25df90 │ │ │ │ b 25e010 │ │ │ │ ldr r3, [pc, #252] @ 25e214 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #252] @ 25e22c │ │ │ │ ldr ip, [pc, #252] @ 25e230 │ │ │ │ ldr r1, [pc, #252] @ 25e234 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 25e238 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25e074 │ │ │ │ ldr r3, [pc, #144] @ 25e1f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #196] @ 25e23c │ │ │ │ ldr ip, [pc, #196] @ 25e240 │ │ │ │ ldr r1, [pc, #196] @ 25e244 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 25e248 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25e074 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #148] @ 25e24c │ │ │ │ ldr r2, [pc, #148] @ 25e250 │ │ │ │ ldr r1, [pc, #148] @ 25e254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ b 25e004 │ │ │ │ adceq ip, r4, r8, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - rsbseq ip, r7, r8, lsr #2 │ │ │ │ - rsbseq ip, r7, r0, ror r6 │ │ │ │ + umulleq r6, r8, ip, r8 │ │ │ │ + rsbseq ip, r7, r8, asr #1 │ │ │ │ + rsbseq ip, r7, r0, lsl r6 │ │ │ │ adceq ip, r4, r0, ror pc │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r6, r8, ip, lsr r8 │ │ │ │ - ldrsbeq ip, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq ip, r7, ip, lsr r1 │ │ │ │ + ldrdeq r6, [r8], ip │ │ │ │ + rsbseq ip, r7, ip, ror r4 │ │ │ │ + ldrsbeq ip, [r7], #-12 @ │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r6, r8, r0, lsl r8 │ │ │ │ - rsbseq ip, r7, r4, asr #32 │ │ │ │ - rsbseq ip, r7, r8, asr #10 │ │ │ │ + @ instruction: 0x008867b0 │ │ │ │ + rsbseq fp, r7, r4, ror #31 │ │ │ │ + rsbseq ip, r7, r8, ror #9 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ - addeq r6, r8, r8, lsr r7 │ │ │ │ - rsbseq ip, r7, r4, ror r4 │ │ │ │ - rsbseq ip, r7, r4, lsr r0 │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ + rsbseq ip, r7, r4, lsl r4 │ │ │ │ + ldrsbeq fp, [r7], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq ip, r4, r4, lsr #27 │ │ │ │ - addeq r6, r8, r0, asr r6 │ │ │ │ - rsbseq ip, r7, r4, ror #6 │ │ │ │ - rsbseq fp, r7, r0, asr pc │ │ │ │ + strdeq r6, [r8], r0 │ │ │ │ + rsbseq ip, r7, r4, lsl #6 │ │ │ │ + ldrsheq fp, [r7], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r6, r8, r8, lsl #12 │ │ │ │ - rsbseq ip, r7, ip, ror #5 │ │ │ │ - rsbseq fp, r7, r8, lsl #30 │ │ │ │ + addeq r6, r8, r8, lsr #11 │ │ │ │ + rsbseq ip, r7, ip, lsl #5 │ │ │ │ + rsbseq fp, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r6, r8, ip, asr #11 │ │ │ │ - ldrsheq fp, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq ip, r7, r4, asr #6 │ │ │ │ + addeq r6, r8, ip, ror #10 │ │ │ │ + @ instruction: 0x0077bd98 │ │ │ │ + rsbseq ip, r7, r4, ror #5 │ │ │ │ │ │ │ │ 0025e258 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8634,15 +8634,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25e3d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 25e3d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8652,42 +8652,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25e3e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 25e3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 25e37c │ │ │ │ bl 255d60 │ │ │ │ - addeq r6, r8, r8, lsr #8 │ │ │ │ - ldrheq ip, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq fp, r7, r8, lsr #26 │ │ │ │ + addeq r6, r8, r8, asr #7 │ │ │ │ + rsbseq ip, r7, r4, asr r1 │ │ │ │ + rsbseq fp, r7, r8, asr #25 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - rsbseq ip, r7, r8, asr #3 │ │ │ │ - rsbseq fp, r7, r0, ror #25 │ │ │ │ + addeq r6, r8, ip, ror r3 │ │ │ │ + rsbseq ip, r7, r8, ror #2 │ │ │ │ + rsbseq fp, r7, r0, lsl #25 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25e410 │ │ │ │ ldr r2, [pc, #28] @ 25e414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 25e418 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r0, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq ip, r7, r0, asr #3 │ │ │ │ + rsbseq ip, r7, r0, ror #2 │ │ │ │ ldr r1, [pc, #8] @ 25e42c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992760 │ │ │ │ - rsbseq ip, r7, r4, lsr #3 │ │ │ │ + b 992700 │ │ │ │ + rsbseq ip, r7, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 25e4ac │ │ │ │ ldr r2, [pc, #100] @ 25e4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8707,40 +8707,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 514a3c │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, r8, lsl #22 │ │ │ │ + rsbseq fp, r7, r8, lsr #21 │ │ │ │ │ │ │ │ 0025e4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 25e4fc │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 992c18 │ │ │ │ + bl 992bb8 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 992c18 │ │ │ │ + bl 992bb8 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 992c18 │ │ │ │ + b 992bb8 │ │ │ │ @ instruction: 0x00b43fd8 │ │ │ │ │ │ │ │ 0025e500 : │ │ │ │ ldr r3, [pc, #40] @ 25e530 │ │ │ │ ldr r2, [pc, #40] @ 25e534 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8751,26 +8751,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, ip, lsl #31 │ │ │ │ - rsbseq fp, r7, ip, asr #20 │ │ │ │ + rsbseq fp, r7, ip, ror #19 │ │ │ │ │ │ │ │ 0025e540 : │ │ │ │ ldr r0, [pc, #20] @ 25e55c │ │ │ │ ldr r1, [pc, #20] @ 25e560 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ adcseq r3, r4, r0, ror #30 │ │ │ │ - rsbseq fp, r7, r0, lsr #20 │ │ │ │ + rsbseq fp, r7, r0, asr #19 │ │ │ │ │ │ │ │ 0025e564 : │ │ │ │ ldr r3, [pc, #68] @ 25e5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e5a0 │ │ │ │ @@ -8824,15 +8824,15 @@ │ │ │ │ bne 25e6dc │ │ │ │ ldr r5, [pc, #220] @ 25e70c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25e710 │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8874,24 +8874,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq ip, r4, r0, asr #16 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, ip, lsr #29 │ │ │ │ - rsbseq fp, r7, r8, asr #31 │ │ │ │ + rsbseq fp, r7, r8, ror #30 │ │ │ │ ldrdeq r1, [r5], r0 @ │ │ │ │ adcseq r3, r4, r8, asr lr │ │ │ │ adceq r1, r5, r8, lsl #19 │ │ │ │ - addeq r6, r8, r8, asr r1 │ │ │ │ - rsbseq fp, r7, r8, lsr #17 │ │ │ │ - rsbseq fp, r7, ip, lsl pc │ │ │ │ - addeq r6, r8, r0, lsr r1 │ │ │ │ - rsbseq fp, r7, r0, lsl #17 │ │ │ │ - rsbseq fp, r7, ip, lsl pc │ │ │ │ + strdeq r6, [r8], r8 │ │ │ │ + rsbseq fp, r7, r8, asr #16 │ │ │ │ + ldrheq fp, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + rsbseq fp, r7, r0, lsr #16 │ │ │ │ + ldrheq fp, [r7], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 0025e730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 25e7e8 │ │ │ │ @@ -8935,15 +8935,15 @@ │ │ │ │ b 25e798 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 25e41c │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r8, asr #26 │ │ │ │ - rsbseq fp, r7, ip, asr lr │ │ │ │ + ldrsheq fp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ adcseq r3, r4, r4, lsl #26 │ │ │ │ adceq r1, r5, r0, lsr r8 │ │ │ │ │ │ │ │ 0025e800 : │ │ │ │ ldr r3, [pc, #60] @ 25e844 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9021,41 +9021,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 25e99c │ │ │ │ bl 25e430 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 25e96c │ │ │ │ ldr r3, [pc, #96] @ 25e9a0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 25e9a4 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e938 │ │ │ │ b 25e8bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a4c5bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq ip, r4, r0, lsl #11 │ │ │ │ adceq ip, r4, r0, ror #10 │ │ │ │ umlalseq r3, r4, r4, fp │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq fp, r7, r4, lsl r6 │ │ │ │ + ldrheq fp, [r7], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 0025e9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -9074,15 +9074,15 @@ │ │ │ │ │ │ │ │ 0025e9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 25ebf0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 25ebf4 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 25ebc4 │ │ │ │ @@ -9125,15 +9125,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25ea98 │ │ │ │ ldr r3, [pc, #324] @ 25ec08 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [pc, #308] @ 25ec0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 25eaf8 │ │ │ │ b 25eb28 │ │ │ │ @@ -9174,16 +9174,16 @@ │ │ │ │ bgt 25eb54 │ │ │ │ ldr r0, [pc, #152] @ 25ec18 │ │ │ │ ldr r1, [pc, #152] @ 25ec1c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 992760 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 992700 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9202,33 +9202,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r4, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r0, asr #20 │ │ │ │ - rsbseq fp, r7, r0, lsl #10 │ │ │ │ + rsbseq fp, r7, r0, lsr #9 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ adcseq r3, r4, r4, ror #19 │ │ │ │ adceq r1, r5, ip, lsr #10 │ │ │ │ adcseq r3, r4, ip, ror r9 │ │ │ │ - rsbseq fp, r7, r0, lsr #8 │ │ │ │ + rsbseq fp, r7, r0, asr #7 │ │ │ │ adcseq r3, r4, r8, lsr #18 │ │ │ │ - rsbseq fp, r7, r8, ror #7 │ │ │ │ - addeq r5, r8, r8, asr #24 │ │ │ │ - rsbseq fp, r7, r4, asr sl │ │ │ │ - @ instruction: 0x0077b394 │ │ │ │ + rsbseq fp, r7, r8, lsl #7 │ │ │ │ + addeq r5, r8, r8, ror #23 │ │ │ │ + ldrsheq fp, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r7, r4, lsr r3 │ │ │ │ │ │ │ │ 0025ec2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 25eccc │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25ecd0 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -9249,37 +9249,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 992dcc │ │ │ │ + bl 992d6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq ip, [r4], r4 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, ip, lsl r8 │ │ │ │ - ldrsbeq fp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, r7, ip, ror r2 │ │ │ │ │ │ │ │ 0025ece0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 25edc8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r5, [pc, #188] @ 25edcc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9323,30 +9323,30 @@ │ │ │ │ bne 25ed98 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 25ed64 │ │ │ │ adceq ip, r4, ip, lsr #2 │ │ │ │ umlalseq r3, r4, ip, r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, r0, lsl #17 │ │ │ │ + rsbseq fp, r7, r0, lsr #16 │ │ │ │ adcseq r3, r4, ip, lsr r7 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - ldrsbeq fp, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r7, r8, ror r1 │ │ │ │ │ │ │ │ 0025ede4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25eea0 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r5, [pc, #144] @ 25eea4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9374,20 +9374,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 25ee64 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 992d7c │ │ │ │ + bl 992d1c │ │ │ │ b 25ee64 │ │ │ │ adceq ip, r4, r8, lsr #32 │ │ │ │ umlalseq r3, r4, r8, r6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, ip, ror r7 │ │ │ │ + rsbseq fp, r7, ip, lsl r7 │ │ │ │ adcseq r3, r4, ip, lsr r6 │ │ │ │ │ │ │ │ 0025eeb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9462,15 +9462,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f064 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -9479,30 +9479,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25efac │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 25efbc │ │ │ │ ldr r1, [pc, #108] @ 25f0b0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25f0b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r0, [pc, #96] @ 25f0b8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 992dcc │ │ │ │ + b 992d6c │ │ │ │ bl 514d10 │ │ │ │ bl 25e9ec │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25ec2c │ │ │ │ @@ -9510,19 +9510,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 514c6c │ │ │ │ b 25f000 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 25f0bc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ @ instruction: 0x00a4beb8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r7, r8, ror #31 │ │ │ │ - rsbseq sl, r7, r4, lsr #30 │ │ │ │ + rsbseq sl, r7, r8, lsl #31 │ │ │ │ + rsbseq sl, r7, r4, asr #29 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r3, r4, r0, asr r4 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025f0c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9614,44 +9614,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 25f178 │ │ │ │ ldr r0, [pc, #60] @ 25f2ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 25f178 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, r4, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r4, r0, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq fp, r4, r4, lsr #25 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r7, r4, ror #7 │ │ │ │ - rsbseq fp, r7, ip, lsl #8 │ │ │ │ + rsbseq fp, r7, r4, lsl #7 │ │ │ │ + rsbseq fp, r7, ip, lsr #7 │ │ │ │ │ │ │ │ 0025f2b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25f414 │ │ │ │ @@ -9715,44 +9715,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 25f32c │ │ │ │ ldr r0, [pc, #60] @ 25f438 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 25f32c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, r8, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r4, r4, lsl fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq fp, [r4], r0 @ │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r7, r4, asr #5 │ │ │ │ - rsbseq fp, r7, r8, ror #5 │ │ │ │ + rsbseq fp, r7, r4, ror #4 │ │ │ │ + rsbseq fp, r7, r8, lsl #5 │ │ │ │ │ │ │ │ 0025f43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -10910,71 +10910,71 @@ │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ b 25f7a4 │ │ │ │ and r2, r2, #133169152 @ 0x7f00000 │ │ │ │ cmp r2, #15728640 @ 0xf00000 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #396 @ 0x18c │ │ │ │ b 25f7a4 │ │ │ │ - addeq r5, r8, r4, asr r1 │ │ │ │ - addeq r5, r8, ip, lsr #2 │ │ │ │ - addeq r5, r8, lr, lsr #2 │ │ │ │ - strdeq r5, [r8], sp │ │ │ │ + strdeq r5, [r8], r4 │ │ │ │ + addeq r5, r8, ip, asr #1 │ │ │ │ + addeq r5, r8, lr, asr #1 │ │ │ │ + umulleq r5, r8, sp, r0 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r4, r8, r8, lsl #31 │ │ │ │ + addeq r4, r8, r8, lsr #30 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r4, r8, r6, asr #30 │ │ │ │ + addeq r4, r8, r6, ror #29 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - umulleq r4, r8, r6, lr │ │ │ │ - @ instruction: 0x008867b4 │ │ │ │ - addeq r4, r8, lr, lsr #28 │ │ │ │ - addeq r6, r8, r8, lsl r7 │ │ │ │ - addeq r4, r8, r4, lsr #27 │ │ │ │ - addeq r4, r8, sl, ror #26 │ │ │ │ - addeq r4, r8, lr, asr #26 │ │ │ │ - addeq r4, r8, r8, lsl #26 │ │ │ │ - @ instruction: 0x008865b8 │ │ │ │ - umulleq r4, r8, ip, ip │ │ │ │ - addeq r4, r8, r2, lsr #24 │ │ │ │ - addeq r4, r8, r6, lsl #23 │ │ │ │ + addeq r4, r8, r6, lsr lr │ │ │ │ + addeq r6, r8, r4, asr r7 │ │ │ │ + addeq r4, r8, lr, asr #27 │ │ │ │ + @ instruction: 0x008866b8 │ │ │ │ + addeq r4, r8, r4, asr #26 │ │ │ │ + addeq r4, r8, sl, lsl #26 │ │ │ │ + addeq r4, r8, lr, ror #25 │ │ │ │ + addeq r4, r8, r8, lsr #25 │ │ │ │ + addeq r6, r8, r8, asr r5 │ │ │ │ + addeq r4, r8, ip, lsr ip │ │ │ │ + addeq r4, r8, r2, asr #23 │ │ │ │ + addeq r4, r8, r6, lsr #22 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - addeq r4, r8, r0, lsl sl │ │ │ │ + @ instruction: 0x008849b0 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r4, r8, r4, lsr #19 │ │ │ │ + addeq r4, r8, r4, asr #18 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - addeq r4, r8, r8, lsr r9 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ biclt r0, r0, #0 │ │ │ │ bichi r0, r0, r0 │ │ │ │ andeq r8, pc, r0, lsl #31 │ │ │ │ muleq r0, r5, r3 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r8, ip, lsl r8 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, r0, asr #15 │ │ │ │ - umulleq r4, r8, r8, r7 │ │ │ │ - addeq r4, r8, r4, ror r7 │ │ │ │ @ instruction: 0x008847bc │ │ │ │ - addeq r4, r8, r0, lsl r8 │ │ │ │ - addeq r4, r8, r4, asr #16 │ │ │ │ - addeq r4, r8, r8, lsl #17 │ │ │ │ - addeq r4, r8, r6, ror r8 │ │ │ │ - ldrdeq r4, [r8], r2 │ │ │ │ + umulleq r4, r8, r0, r7 │ │ │ │ + addeq r4, r8, r0, ror #14 │ │ │ │ + addeq r4, r8, r8, lsr r7 │ │ │ │ + addeq r4, r8, r4, lsl r7 │ │ │ │ + addeq r4, r8, ip, asr r7 │ │ │ │ + @ instruction: 0x008847b0 │ │ │ │ + addeq r4, r8, r4, ror #15 │ │ │ │ + addeq r4, r8, r8, lsr #16 │ │ │ │ + addeq r4, r8, r6, lsl r8 │ │ │ │ + addeq r4, r8, r2, ror r8 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ @@ -11001,51 +11001,51 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - @ instruction: 0x008842b2 │ │ │ │ + addeq r5, r8, r8, ror fp │ │ │ │ + addeq r4, r8, r2, asr r2 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - strdeq r4, [r8], r6 │ │ │ │ + umulleq r4, r8, r6, r1 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0x000003ba │ │ │ │ @ instruction: 0x000003bb │ │ │ │ - addeq r4, r8, sl, lsl #1 │ │ │ │ - addeq r4, r8, r2, ror #2 │ │ │ │ + addeq r4, r8, sl, lsr #32 │ │ │ │ + addeq r4, r8, r2, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - addeq r4, r8, r4, lsr #4 │ │ │ │ + addeq r4, r8, r4, asr #3 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ - addeq r4, r8, r2, ror #3 │ │ │ │ + addeq r4, r8, r2, lsl #3 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ - ldrdeq r4, [r8], r2 │ │ │ │ + addeq r4, r8, r2, ror r1 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r4, r8, r2, lsl #2 │ │ │ │ + addeq r4, r8, r2, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - ldrdeq r4, [r8], r2 │ │ │ │ + addeq r4, r8, r2, ror r3 │ │ │ │ muleq r0, r9, r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @@ -11100,34 +11100,34 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - addeq r4, r8, r0, ror sp │ │ │ │ - addeq r4, r8, r8, asr #26 │ │ │ │ - addeq r4, r8, r0, lsr #26 │ │ │ │ - strdeq r4, [r8], r8 │ │ │ │ - addeq r3, r8, r6, lsl #28 │ │ │ │ - addeq r4, r8, r0, lsr #25 │ │ │ │ + addeq r4, r8, r0, lsl sp │ │ │ │ + addeq r4, r8, r8, ror #25 │ │ │ │ + addeq r4, r8, r0, asr #25 │ │ │ │ + umulleq r4, r8, r8, ip │ │ │ │ + addeq r3, r8, r6, lsr #27 │ │ │ │ + addeq r4, r8, r0, asr #24 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - addeq r3, r8, r0, lsr #27 │ │ │ │ + addeq r3, r8, r0, asr #26 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - addeq r3, r8, r8, asr sp │ │ │ │ - addeq r3, r8, r4, lsr sp │ │ │ │ + strdeq r3, [r8], r8 │ │ │ │ + ldrdeq r3, [r8], r4 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ - addeq r3, r8, ip, asr #23 │ │ │ │ - umulleq r3, r8, sl, fp │ │ │ │ - ldrdeq r4, [r8], r8 │ │ │ │ - @ instruction: 0x008849b0 │ │ │ │ - ldrdeq r3, [r8], lr │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ + addeq r3, r8, ip, ror #22 │ │ │ │ + addeq r3, r8, sl, lsr fp │ │ │ │ + addeq r4, r8, r8, ror r9 │ │ │ │ + addeq r4, r8, r0, asr r9 │ │ │ │ + addeq r3, r8, lr, ror sl │ │ │ │ + umulleq r4, r8, ip, r8 │ │ │ │ lsr r3, r2, #20 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #5 │ │ │ │ bhi 261f58 │ │ │ │ ldr r2, [pc, #-496] @ 2607c0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -13157,15 +13157,15 @@ │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addeq r3, r8, ip, lsr #17 │ │ │ │ + addeq r3, r8, ip, asr #16 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ @@ -13191,17 +13191,17 @@ │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - addeq r3, r8, r6, ror r6 │ │ │ │ + addeq r3, r8, r6, lsl r6 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - addeq r3, r8, ip, asr r6 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ muleq r0, r7, r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @@ -13271,29 +13271,29 @@ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - addeq r3, r8, sp, lsl r2 │ │ │ │ - addeq r3, r8, lr, lsl #4 │ │ │ │ + @ instruction: 0x008831bd │ │ │ │ + addeq r3, r8, lr, lsr #3 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - addeq r3, r8, r3, asr r1 │ │ │ │ + strdeq r3, [r8], r3 @ │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ @@ -13409,15 +13409,15 @@ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r2, r8, ip, asr fp │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ andeq r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ @@ -14446,15 +14446,15 @@ │ │ │ │ strb r3, [r4, #43] @ 0x2b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, r8, ip, lsl #10 │ │ │ │ + addeq r2, r8, ip, lsr #9 │ │ │ │ lsl r1, r0, #12 │ │ │ │ lsr r1, r1, #27 │ │ │ │ lsl ip, r0, #20 │ │ │ │ lsl r2, r0, #7 │ │ │ │ lsl r3, r0, #17 │ │ │ │ lsr ip, ip, #27 │ │ │ │ lsr r2, r2, #27 │ │ │ │ @@ -15676,98 +15676,98 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, #0 │ │ │ │ b 265238 │ │ │ │ adceq r6, r4, r0, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r1, r8, asr #3 │ │ │ │ addseq ip, r5, r8, ror #4 │ │ │ │ - umulleq r1, r8, r6, r1 │ │ │ │ + addeq r1, r8, r6, lsr r1 │ │ │ │ andeq r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ - addeq r1, r8, r8, asr #1 │ │ │ │ - addeq r6, r2, r4, asr #1 │ │ │ │ - addeq r1, r3, r0, lsl #5 │ │ │ │ + addeq r1, r8, r8, rrx │ │ │ │ + addeq r6, r2, r4, rrx │ │ │ │ + addeq r1, r3, r0, lsr #4 │ │ │ │ strdeq r6, [r4], r8 @ │ │ │ │ - rsbseq r6, r7, r0, ror #22 │ │ │ │ - rsbseq r6, r7, r4, lsr #22 │ │ │ │ - rsbseq r6, r7, r8, asr #21 │ │ │ │ - rsbseq r6, r7, r0, lsr #21 │ │ │ │ - addeq lr, r2, r8, asr #27 │ │ │ │ - ldrheq sp, [pc], #-76 @ │ │ │ │ - rsbseq r6, r7, r8, lsr #20 │ │ │ │ - rsbseq r5, sp, r4, asr r9 │ │ │ │ - addeq r1, r8, ip, asr #15 │ │ │ │ - addeq r1, r8, r4, ror #14 │ │ │ │ - addeq r1, r8, r4, ror #13 │ │ │ │ - addeq r1, r8, r4, ror r5 │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ - addeq r5, r2, ip, lsl r9 │ │ │ │ - addeq r1, r8, r4, asr r4 │ │ │ │ - addeq r5, r2, r4, ror r8 │ │ │ │ - addeq r5, r2, ip, asr #16 │ │ │ │ - ldrsbeq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r6, r7, ip, lsr #7 │ │ │ │ - rsbseq r6, r7, r0, ror #6 │ │ │ │ - rsbseq r6, r7, r8, lsr r3 │ │ │ │ - addeq r5, r2, r8, lsr #14 │ │ │ │ - addeq r5, r2, r0, lsl r6 │ │ │ │ - rsbseq r5, r7, r0, asr #31 │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ - ldrdeq r5, [r2], r8 │ │ │ │ - rsbseq r5, r7, r8, asr #30 │ │ │ │ - rsbseq r5, r7, r0, lsr #30 │ │ │ │ - addeq r0, r8, r0, lsl #28 │ │ │ │ - addeq r0, r8, ip, lsl r1 │ │ │ │ + rsbseq r6, r7, r0, lsl #22 │ │ │ │ + rsbseq r6, r7, r4, asr #21 │ │ │ │ + rsbseq r6, r7, r8, ror #20 │ │ │ │ + rsbseq r6, r7, r0, asr #20 │ │ │ │ + addeq lr, r2, r8, ror #26 │ │ │ │ + rsbseq sp, pc, ip, asr r4 @ │ │ │ │ + rsbseq r6, r7, r8, asr #19 │ │ │ │ + ldrsheq r5, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r1, r8, ip, ror #14 │ │ │ │ + addeq r1, r8, r4, lsl #14 │ │ │ │ + addeq r1, r8, r4, lsl #13 │ │ │ │ + addeq r1, r8, r4, lsl r5 │ │ │ │ + umulleq r1, r8, r8, r4 │ │ │ │ + @ instruction: 0x008258bc │ │ │ │ + strdeq r1, [r8], r4 │ │ │ │ + addeq r5, r2, r4, lsl r8 │ │ │ │ + addeq r5, r2, ip, ror #15 │ │ │ │ + rsbseq r6, r7, r4, ror r3 │ │ │ │ + rsbseq r6, r7, ip, asr #6 │ │ │ │ + rsbseq r6, r7, r0, lsl #6 │ │ │ │ + ldrsbeq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r5, r2, r8, asr #13 │ │ │ │ + @ instruction: 0x008255b0 │ │ │ │ + rsbseq r5, r7, r0, ror #30 │ │ │ │ + umulleq r0, r8, ip, r2 │ │ │ │ + addeq r5, r2, r8, ror r3 │ │ │ │ + rsbseq r5, r7, r8, ror #29 │ │ │ │ + rsbseq r5, r7, r0, asr #29 │ │ │ │ + addeq r0, r8, r0, lsr #27 │ │ │ │ + strheq r0, [r8], ip │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - addeq r0, r8, ip, asr #26 │ │ │ │ - addeq r0, r8, ip, asr #25 │ │ │ │ - @ instruction: 0x00775c94 │ │ │ │ - rsbseq r5, r7, ip, ror #24 │ │ │ │ - @ instruction: 0x00880bb4 │ │ │ │ - addeq r0, r8, ip, lsr #22 │ │ │ │ - addeq r0, r8, r4, lsr #21 │ │ │ │ - rsbseq r5, r7, ip, ror #20 │ │ │ │ - addeq r0, r8, r0, ror #19 │ │ │ │ - addeq r0, r8, r8, ror r9 │ │ │ │ - addeq r0, r8, r0, lsl r9 │ │ │ │ - addeq r0, r8, r8, lsr #17 │ │ │ │ - rsbseq r5, r7, r0, ror #16 │ │ │ │ - rsbseq fp, pc, r4, ror #6 │ │ │ │ - rsbseq r4, r7, ip, lsl sp │ │ │ │ + addeq r0, r8, ip, ror #25 │ │ │ │ + addeq r0, r8, ip, ror #24 │ │ │ │ + rsbseq r5, r7, r4, lsr ip │ │ │ │ + rsbseq r5, r7, ip, lsl #24 │ │ │ │ + addeq r0, r8, r4, asr fp │ │ │ │ + addeq r0, r8, ip, asr #21 │ │ │ │ + addeq r0, r8, r4, asr #20 │ │ │ │ + rsbseq r5, r7, ip, lsl #20 │ │ │ │ + addeq r0, r8, r0, lsl #19 │ │ │ │ + addeq r0, r8, r8, lsl r9 │ │ │ │ + @ instruction: 0x008808b0 │ │ │ │ + addeq r0, r8, r8, asr #16 │ │ │ │ + rsbseq r5, r7, r0, lsl #16 │ │ │ │ + rsbseq fp, pc, r4, lsl #6 │ │ │ │ + ldrheq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r2, lsl #26 │ │ │ │ - addeq r0, r8, r0, asr #6 │ │ │ │ + addeq r0, r8, r0, ror #5 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - ldrheq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r4, r2, ip, lsl fp │ │ │ │ - @ instruction: 0x00774b90 │ │ │ │ - rsbseq r5, r7, ip, lsl #13 │ │ │ │ - rsbseq r5, r7, ip, ror #12 │ │ │ │ - rsbseq r5, r7, r8, asr #10 │ │ │ │ - rsbseq r5, r7, r0, lsr #10 │ │ │ │ - ldrsbeq r5, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r5, r7, ip, lsr #9 │ │ │ │ - rsbseq r5, r7, r0, ror #8 │ │ │ │ - rsbseq r5, r7, r8, lsr r4 │ │ │ │ - rsbseq r5, r7, ip, ror #7 │ │ │ │ - rsbseq r5, r7, r4, asr #7 │ │ │ │ - rsbseq r5, r7, r8, ror r3 │ │ │ │ - rsbseq r5, r7, r0, asr r3 │ │ │ │ - rsbseq r5, r7, r4, lsl #6 │ │ │ │ - ldrsbeq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r5, r7, ip, lsr #5 │ │ │ │ - rsbseq r5, r7, r4, lsl #5 │ │ │ │ - rsbseq r5, r7, r0, ror #4 │ │ │ │ - rsbseq r5, r7, r8, lsr r2 │ │ │ │ - rsbseq r5, r7, ip, lsl #3 │ │ │ │ - rsbseq r5, r7, r4, ror #2 │ │ │ │ - rsbseq r5, r7, r0, lsl r1 │ │ │ │ - rsbseq r5, r7, r8, ror #1 │ │ │ │ - rsbseq r5, r7, r0, ror r0 │ │ │ │ + rsbseq r5, r7, r8, asr r7 │ │ │ │ + @ instruction: 0x00824abc │ │ │ │ + rsbseq r4, r7, r0, lsr fp │ │ │ │ + rsbseq r5, r7, ip, lsr #12 │ │ │ │ + rsbseq r5, r7, ip, lsl #12 │ │ │ │ + rsbseq r5, r7, r8, ror #9 │ │ │ │ + rsbseq r5, r7, r0, asr #9 │ │ │ │ + rsbseq r5, r7, r4, ror r4 │ │ │ │ + rsbseq r5, r7, ip, asr #8 │ │ │ │ + rsbseq r5, r7, r0, lsl #8 │ │ │ │ + ldrsbeq r5, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r7, ip, lsl #7 │ │ │ │ + rsbseq r5, r7, r4, ror #6 │ │ │ │ + rsbseq r5, r7, r8, lsl r3 │ │ │ │ + ldrsheq r5, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, r7, r4, lsr #5 │ │ │ │ + rsbseq r5, r7, ip, ror r2 │ │ │ │ + rsbseq r5, r7, ip, asr #4 │ │ │ │ + rsbseq r5, r7, r4, lsr #4 │ │ │ │ + rsbseq r5, r7, r0, lsl #4 │ │ │ │ + ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, r7, ip, lsr #2 │ │ │ │ + rsbseq r5, r7, r4, lsl #2 │ │ │ │ + ldrheq r5, [r7], #-0 @ │ │ │ │ + rsbseq r5, r7, r8, lsl #1 │ │ │ │ + rsbseq r5, r7, r0, lsl r0 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ strb r7, [r2, r3] │ │ │ │ ldm r4, {r2, r3} │ │ │ │ strb r5, [r2, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ @@ -17808,326 +17808,326 @@ │ │ │ │ b 2666bc │ │ │ │ ldr r5, [pc, #836] @ 26754c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666bc │ │ │ │ ldr r5, [pc, #828] @ 267550 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666bc │ │ │ │ - rsbseq r5, r7, r4, asr r0 │ │ │ │ - rsbseq r5, r7, r8, asr #32 │ │ │ │ - addeq r9, r2, r4, asr #1 │ │ │ │ - umulleq r9, r2, ip, r0 │ │ │ │ - rsbseq r4, r7, r4, ror #30 │ │ │ │ - rsbseq r4, r7, ip, lsr pc │ │ │ │ - rsbseq r4, r7, ip, ror #28 │ │ │ │ - rsbseq r4, r7, ip, lsl #29 │ │ │ │ - rsbseq r4, r7, r8, lsl #28 │ │ │ │ - ldrsheq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsbeq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r4, r7, r0, asr #27 │ │ │ │ - rsbseq r4, r7, ip, ror #27 │ │ │ │ - rsbseq r4, r7, r4, lsr #27 │ │ │ │ - rsbseq r4, r7, r8, lsl sp │ │ │ │ - rsbseq r4, r7, r8, lsl #26 │ │ │ │ - ldrsheq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r4, r7, r8, asr #25 │ │ │ │ - rsbseq r4, r7, r8, asr #24 │ │ │ │ - addeq pc, r7, r6, lsr fp @ │ │ │ │ + ldrsheq r4, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, r7, r8, ror #31 │ │ │ │ + addeq r9, r2, r4, rrx │ │ │ │ + addeq r9, r2, ip, lsr r0 │ │ │ │ + rsbseq r4, r7, r4, lsl #30 │ │ │ │ + ldrsbeq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, r7, ip, lsl #28 │ │ │ │ + rsbseq r4, r7, ip, lsr #28 │ │ │ │ + rsbseq r4, r7, r8, lsr #27 │ │ │ │ + @ instruction: 0x00774d90 │ │ │ │ + rsbseq r4, r7, r8, ror sp │ │ │ │ + rsbseq r4, r7, r0, ror #26 │ │ │ │ + rsbseq r4, r7, ip, lsl #27 │ │ │ │ + rsbseq r4, r7, r4, asr #26 │ │ │ │ + ldrheq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r7, r8, lsr #25 │ │ │ │ + @ instruction: 0x00774c94 │ │ │ │ + rsbseq r4, r7, r8, ror #24 │ │ │ │ + rsbseq r4, r7, r8, ror #23 │ │ │ │ + ldrdeq pc, [r7], r6 │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ + rsbseq r4, r7, r8, ror r0 │ │ │ │ + ldrheq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00774a94 │ │ │ │ + rsbseq r4, r7, r4, asr #20 │ │ │ │ + rsbseq r4, r7, ip, lsr #20 │ │ │ │ + rsbseq r4, r7, r4, asr #20 │ │ │ │ + addeq r8, r2, r0, lsr #22 │ │ │ │ + rsbseq r4, r7, ip, ror #19 │ │ │ │ + ldrsbeq r8, [pc], #-72 @ │ │ │ │ + rsbseq r8, pc, r0, asr #9 │ │ │ │ + ldrsheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r4, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r4, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r7, ip, ror #5 │ │ │ │ + rsbseq r4, r7, ip, ror #5 │ │ │ │ + rsbseq r4, r7, ip, lsl r2 │ │ │ │ + rsbseq r4, r7, r0, lsr #4 │ │ │ │ + rsbseq r4, r7, r4, lsr #4 │ │ │ │ + rsbseq r4, r7, r8, lsr #4 │ │ │ │ + rsbseq r4, r7, ip, lsr #4 │ │ │ │ + rsbseq r4, r7, r0, lsr r2 │ │ │ │ + rsbseq r4, r7, r0, lsr r2 │ │ │ │ + rsbseq r4, r7, ip, lsr #4 │ │ │ │ + ldrheq r4, [r7], #-12 @ │ │ │ │ + rsbseq r4, r7, r0, asr #1 │ │ │ │ + rsbseq r4, r7, r4, asr #1 │ │ │ │ + rsbseq r4, r7, r8, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + ldrsbeq r4, [r7], #-0 @ │ │ │ │ + ldrsbeq r4, [r7], #-4 @ │ │ │ │ ldrsbeq r4, [r7], #-8 @ │ │ │ │ - rsbseq r4, r7, r0, lsl fp │ │ │ │ - ldrsheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r4, r7, r4, lsr #21 │ │ │ │ - rsbseq r4, r7, ip, lsl #21 │ │ │ │ - rsbseq r4, r7, r4, lsr #21 │ │ │ │ - addeq r8, r2, r0, lsl #23 │ │ │ │ - rsbseq r4, r7, ip, asr #20 │ │ │ │ - rsbseq r8, pc, r8, lsr r5 @ │ │ │ │ - rsbseq r8, pc, r0, lsr #10 │ │ │ │ - rsbseq r4, r7, ip, asr r3 │ │ │ │ - rsbseq r4, r7, r8, asr r3 │ │ │ │ - rsbseq r4, r7, r4, asr r3 │ │ │ │ - rsbseq r4, r7, r0, asr r3 │ │ │ │ - rsbseq r4, r7, ip, asr #6 │ │ │ │ - rsbseq r4, r7, ip, asr #6 │ │ │ │ - rsbseq r4, r7, ip, ror r2 │ │ │ │ - rsbseq r4, r7, r0, lsl #5 │ │ │ │ - rsbseq r4, r7, r4, lsl #5 │ │ │ │ - rsbseq r4, r7, r8, lsl #5 │ │ │ │ - rsbseq r4, r7, ip, lsl #5 │ │ │ │ - @ instruction: 0x00774290 │ │ │ │ - @ instruction: 0x00774290 │ │ │ │ - rsbseq r4, r7, ip, lsl #5 │ │ │ │ - rsbseq r4, r7, ip, lsl r1 │ │ │ │ - rsbseq r4, r7, r0, lsr #2 │ │ │ │ - rsbseq r4, r7, r4, lsr #2 │ │ │ │ - rsbseq r4, r7, r8, lsr #2 │ │ │ │ - rsbseq r4, r7, ip, lsr #2 │ │ │ │ - rsbseq r4, r7, r0, lsr r1 │ │ │ │ - rsbseq r4, r7, r4, lsr r1 │ │ │ │ - rsbseq r4, r7, r8, lsr r1 │ │ │ │ - rsbseq r4, r7, ip, lsr r1 │ │ │ │ - rsbseq r4, r7, r0, asr #2 │ │ │ │ - rsbseq r4, r7, r4, asr #2 │ │ │ │ - rsbseq r4, r7, r8, asr #2 │ │ │ │ - rsbseq r4, r7, ip, asr #2 │ │ │ │ - rsbseq r4, r7, r0, asr r1 │ │ │ │ - rsbseq r4, r7, r4, asr r1 │ │ │ │ - rsbseq r4, r7, r8, asr r1 │ │ │ │ - umulleq r8, r2, ip, r9 │ │ │ │ - rsbseq r3, r7, r8, asr sp │ │ │ │ - rsbseq r4, r7, r0, ror #16 │ │ │ │ - rsbseq r4, r7, r4, lsr #16 │ │ │ │ - rsbseq r4, r7, r8, ror #15 │ │ │ │ - rsbseq r4, r7, r8, asr #15 │ │ │ │ - rsbseq r4, r7, r8, lsr #15 │ │ │ │ + ldrsbeq r4, [r7], #-12 @ │ │ │ │ + rsbseq r4, r7, r0, ror #1 │ │ │ │ + rsbseq r4, r7, r4, ror #1 │ │ │ │ + rsbseq r4, r7, r8, ror #1 │ │ │ │ + rsbseq r4, r7, ip, ror #1 │ │ │ │ + ldrsheq r4, [r7], #-0 @ │ │ │ │ + ldrsheq r4, [r7], #-4 @ │ │ │ │ + ldrsheq r4, [r7], #-8 @ │ │ │ │ + addeq r8, r2, ip, lsr r9 │ │ │ │ + ldrsheq r3, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r7, r0, lsl #16 │ │ │ │ + rsbseq r4, r7, r4, asr #15 │ │ │ │ rsbseq r4, r7, r8, lsl #15 │ │ │ │ rsbseq r4, r7, r8, ror #14 │ │ │ │ - rsbseq r4, r7, r8, ror r0 │ │ │ │ - rsbseq r4, r7, r8, ror r0 │ │ │ │ - rsbseq r4, r7, r8, ror r0 │ │ │ │ - rsbseq r4, r7, r0, ror r0 │ │ │ │ - rsbseq r4, r7, ip, rrx │ │ │ │ - rsbseq r8, pc, r8, lsr r2 @ │ │ │ │ - rsbseq r3, r7, r4, ror #23 │ │ │ │ - andeq r0, r0, r4, lsl pc │ │ │ │ - addeq pc, r7, sl, asr #12 │ │ │ │ - rsbseq r3, r7, r4, lsl #23 │ │ │ │ - ldrheq r4, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r3, r7, r4, lsr fp │ │ │ │ - rsbseq r3, r7, r0, lsr fp │ │ │ │ - rsbseq r7, pc, r4, ror lr @ │ │ │ │ - rsbseq r3, r7, r0, ror fp │ │ │ │ - andeq r0, r0, r1, lsl #28 │ │ │ │ - rsbseq r3, r7, r0, lsr #22 │ │ │ │ - rsbseq r3, r7, r0, lsl #22 │ │ │ │ - rsbseq r3, r7, r0, lsl fp │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ + rsbseq r4, r7, r8, asr #14 │ │ │ │ + rsbseq r4, r7, r8, lsr #14 │ │ │ │ + rsbseq r4, r7, r8, lsl #14 │ │ │ │ rsbseq r4, r7, r8, lsl r0 │ │ │ │ rsbseq r4, r7, r8, lsl r0 │ │ │ │ rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r8, lsl r0 │ │ │ │ - rsbseq r4, r7, r0, asr #9 │ │ │ │ - rsbseq r4, r7, ip, asr r4 │ │ │ │ - rsbseq r3, r7, r8, ror #18 │ │ │ │ - rsbseq r3, r7, r8, ror #18 │ │ │ │ - rsbseq r3, r7, r4, ror #18 │ │ │ │ - rsbseq r3, r7, r0, ror #18 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ - rsbseq r3, r7, r0, asr #27 │ │ │ │ + rsbseq r4, r7, r0, lsl r0 │ │ │ │ + rsbseq r4, r7, ip │ │ │ │ + ldrsbeq r8, [pc], #-24 @ │ │ │ │ + rsbseq r3, r7, r4, lsl #23 │ │ │ │ + andeq r0, r0, r4, lsl pc │ │ │ │ + addeq pc, r7, sl, ror #11 │ │ │ │ + rsbseq r3, r7, r4, lsr #22 │ │ │ │ + rsbseq r4, r7, r4, asr r6 │ │ │ │ + ldrsbeq r3, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r7, pc, r4, lsl lr @ │ │ │ │ + rsbseq r3, r7, r0, lsl fp │ │ │ │ + andeq r0, r0, r1, lsl #28 │ │ │ │ + rsbseq r3, r7, r0, asr #21 │ │ │ │ + rsbseq r3, r7, r0, lsr #21 │ │ │ │ + ldrheq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r7, r0, ror #8 │ │ │ │ + ldrsheq r4, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r3, r7, r8, lsl #18 │ │ │ │ + rsbseq r3, r7, r8, lsl #18 │ │ │ │ + rsbseq r3, r7, r4, lsl #18 │ │ │ │ rsbseq r3, r7, r0, lsl #18 │ │ │ │ - ldrsheq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r7, pc, r4, ror pc @ │ │ │ │ - rsbseq r7, pc, r4, asr pc @ │ │ │ │ - ldrsbeq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq lr, r8, r8, asr #22 │ │ │ │ - rsbseq r3, r7, ip, asr #17 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror #26 │ │ │ │ + rsbseq r3, r7, r0, lsr #17 │ │ │ │ + @ instruction: 0x0077389c │ │ │ │ + @ instruction: 0x00773898 │ │ │ │ + rsbseq r7, pc, r4, lsl pc @ │ │ │ │ + ldrsheq r7, [pc], #-228 @ │ │ │ │ + rsbseq r3, r7, ip, ror r8 │ │ │ │ + rsbseq lr, r8, r8, ror #21 │ │ │ │ + rsbseq r3, r7, ip, ror #16 │ │ │ │ + rsbseq r3, r7, r8, ror #16 │ │ │ │ + rsbseq r3, r7, ip, ror #16 │ │ │ │ + rsbseq r3, r7, r0, ror r8 │ │ │ │ + rsbseq r3, r7, r4, ror r8 │ │ │ │ + rsbseq r3, r7, r8, ror r8 │ │ │ │ + rsbseq r3, r7, ip, ror r8 │ │ │ │ + rsbseq r3, r7, r0, lsl #17 │ │ │ │ + rsbseq r3, r7, r4, lsl #17 │ │ │ │ + rsbseq r3, r7, r8, lsl #17 │ │ │ │ + rsbseq r3, r7, ip, lsl #17 │ │ │ │ + @ instruction: 0x00773890 │ │ │ │ + @ instruction: 0x00773894 │ │ │ │ + @ instruction: 0x00773898 │ │ │ │ + @ instruction: 0x0077389c │ │ │ │ + rsbseq r3, r7, r0, lsr #17 │ │ │ │ + rsbseq r3, r7, r4, lsr #17 │ │ │ │ + rsbseq r3, r7, r8, lsr #17 │ │ │ │ + rsbseq r3, r7, ip, lsr #17 │ │ │ │ + ldrheq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, r7, r0, asr #17 │ │ │ │ + rsbseq r3, r7, r4, asr #17 │ │ │ │ rsbseq r3, r7, r8, asr #17 │ │ │ │ rsbseq r3, r7, ip, asr #17 │ │ │ │ ldrsbeq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ ldrsbeq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ ldrsbeq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r3, r7, r0, ror #17 │ │ │ │ rsbseq r3, r7, r4, ror #17 │ │ │ │ rsbseq r3, r7, r8, ror #17 │ │ │ │ rsbseq r3, r7, ip, ror #17 │ │ │ │ ldrsheq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - ldrsheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsheq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r3, r7, r0, lsl #18 │ │ │ │ - rsbseq r3, r7, r4, lsl #18 │ │ │ │ - rsbseq r3, r7, r8, lsl #18 │ │ │ │ - rsbseq r3, r7, ip, lsl #18 │ │ │ │ - rsbseq r3, r7, r0, lsl r9 │ │ │ │ - rsbseq r3, r7, r4, lsl r9 │ │ │ │ - rsbseq r3, r7, r8, lsl r9 │ │ │ │ - rsbseq r3, r7, ip, lsl r9 │ │ │ │ - rsbseq r3, r7, r0, lsr #18 │ │ │ │ - rsbseq r3, r7, r4, lsr #18 │ │ │ │ - rsbseq r3, r7, r8, lsr #18 │ │ │ │ - rsbseq r3, r7, ip, lsr #18 │ │ │ │ - rsbseq r3, r7, r0, lsr r9 │ │ │ │ - rsbseq r3, r7, r4, lsr r9 │ │ │ │ - rsbseq r3, r7, r8, lsr r9 │ │ │ │ - rsbseq r3, r7, ip, lsr r9 │ │ │ │ - rsbseq r3, r7, ip, lsr r9 │ │ │ │ - rsbseq r3, r7, r8, lsr r9 │ │ │ │ - rsbseq r3, r7, r4, lsr r9 │ │ │ │ - rsbseq r3, r7, r8, lsr r9 │ │ │ │ - rsbseq r3, r7, ip, lsr r9 │ │ │ │ - rsbseq r3, r7, r0, asr #18 │ │ │ │ - rsbseq r3, r7, r4, asr #18 │ │ │ │ - rsbseq r3, r7, r8, asr #18 │ │ │ │ - rsbseq r3, r7, ip, asr #18 │ │ │ │ - rsbseq r3, r7, r0, asr r9 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsl #26 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, ip, lsl r8 │ │ │ │ - rsbseq r3, r7, r8, lsl r8 │ │ │ │ - rsbseq r3, r7, r4, lsl r8 │ │ │ │ - rsbseq r3, r7, r0, lsl r8 │ │ │ │ - rsbseq r3, r7, ip, lsl #16 │ │ │ │ - rsbseq r3, r7, r8, lsl #16 │ │ │ │ - rsbseq r3, r7, r4, lsl #16 │ │ │ │ - rsbseq r3, r7, r0, lsl #16 │ │ │ │ - ldrsheq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r3, r7, ip, ror #15 │ │ │ │ - rsbseq r3, r7, r8, ror #15 │ │ │ │ - rsbseq r3, r7, r4, ror #15 │ │ │ │ - @ instruction: 0x007f7290 │ │ │ │ - rsbseq r7, pc, r8, lsr r3 @ │ │ │ │ - rsbseq r7, pc, r0, lsr #6 │ │ │ │ - rsbseq r7, pc, r8, lsl #6 │ │ │ │ - ldrsbeq r7, [pc], #-48 @ │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r3, r7, r4, lsr #15 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, asr #15 │ │ │ │ + ldrheq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r7, ip, lsr #15 │ │ │ │ + rsbseq r3, r7, r8, lsr #15 │ │ │ │ rsbseq r3, r7, r4, lsr #15 │ │ │ │ - rsbseq r7, pc, r4, asr #3 │ │ │ │ - rsbseq r7, pc, r8, asr r1 @ │ │ │ │ - ldrsbeq r7, [pc], #-0 @ │ │ │ │ - rsbseq r7, pc, ip, ror #1 │ │ │ │ - rsbseq r7, pc, r4, lsl #2 │ │ │ │ - rsbseq r3, r7, r8, ror #14 │ │ │ │ - rsbseq r7, pc, r0, lsl #1 │ │ │ │ - rsbseq r8, pc, r4, asr #14 │ │ │ │ - rsbseq r3, r7, ip, asr #14 │ │ │ │ - rsbseq r3, r7, ip, asr #14 │ │ │ │ - rsbseq r3, r7, r8, asr #14 │ │ │ │ + rsbseq r3, r7, r0, lsr #15 │ │ │ │ + @ instruction: 0x0077379c │ │ │ │ + @ instruction: 0x00773798 │ │ │ │ + @ instruction: 0x00773794 │ │ │ │ + @ instruction: 0x00773790 │ │ │ │ + rsbseq r3, r7, ip, lsl #15 │ │ │ │ + rsbseq r3, r7, r8, lsl #15 │ │ │ │ + rsbseq r3, r7, r4, lsl #15 │ │ │ │ + rsbseq r7, pc, r0, lsr r2 @ │ │ │ │ + ldrsbeq r7, [pc], #-40 @ │ │ │ │ + rsbseq r7, pc, r0, asr #5 │ │ │ │ + rsbseq r7, pc, r8, lsr #5 │ │ │ │ + rsbseq r7, pc, r0, ror r3 @ │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ rsbseq r3, r7, r4, asr #14 │ │ │ │ rsbseq r3, r7, r4, asr #14 │ │ │ │ - rsbseq r3, r7, r0, asr #14 │ │ │ │ - rsbseq r7, pc, r8, lsr #8 │ │ │ │ - rsbseq r7, pc, r0, lsl r4 @ │ │ │ │ - ldrsheq r7, [pc], #-56 @ │ │ │ │ - rsbseq r7, pc, r0, asr r0 @ │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r3, r7, r4, asr #14 │ │ │ │ + rsbseq r7, pc, r4, ror #2 │ │ │ │ + ldrsheq r7, [pc], #-8 @ │ │ │ │ + rsbseq r7, pc, r0, ror r0 @ │ │ │ │ + rsbseq r7, pc, ip, lsl #1 │ │ │ │ + rsbseq r7, pc, r4, lsr #1 │ │ │ │ rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r7, pc, r4, asr #32 │ │ │ │ - rsbseq r7, pc, r8, rrx │ │ │ │ - rsbseq r7, pc, r0, asr r0 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #2 │ │ │ │ - rsbseq r7, pc, r0, lsr #1 │ │ │ │ rsbseq r7, pc, r0, lsr #32 │ │ │ │ - ldrsbeq r6, [pc], #-252 @ │ │ │ │ - rsbseq r3, r7, ip, lsr #13 │ │ │ │ + rsbseq r8, pc, r4, ror #13 │ │ │ │ + rsbseq r3, r7, ip, ror #13 │ │ │ │ + rsbseq r3, r7, ip, ror #13 │ │ │ │ + rsbseq r3, r7, r8, ror #13 │ │ │ │ + rsbseq r3, r7, r4, ror #13 │ │ │ │ + rsbseq r3, r7, r4, ror #13 │ │ │ │ + rsbseq r3, r7, r0, ror #13 │ │ │ │ + rsbseq r7, pc, r8, asr #7 │ │ │ │ + ldrheq r7, [pc], #-48 @ │ │ │ │ + @ instruction: 0x007f7398 │ │ │ │ + ldrsheq r6, [pc], #-240 @ │ │ │ │ rsbseq r3, r7, r8, lsr #13 │ │ │ │ - rsbseq r3, r7, r0, lsr #13 │ │ │ │ - @ instruction: 0x0077369c │ │ │ │ - @ instruction: 0x00773698 │ │ │ │ - @ instruction: 0x00773694 │ │ │ │ - rsbseq r7, pc, ip, lsl #2 │ │ │ │ - @ instruction: 0x007dfa9c │ │ │ │ - ldrsbeq r7, [pc], #-4 @ │ │ │ │ - rsbseq r3, r7, r0, ror r6 │ │ │ │ - ldrheq r7, [pc], #-40 @ │ │ │ │ - ldrheq r7, [pc], #-40 @ │ │ │ │ - rsbseq r7, pc, r0, asr #5 │ │ │ │ + rsbseq r6, pc, r4, ror #31 │ │ │ │ + rsbseq r7, pc, r8 │ │ │ │ + ldrsheq r6, [pc], #-240 @ │ │ │ │ + rsbseq r7, pc, ip, asr #1 │ │ │ │ + rsbseq r7, pc, r0, asr #32 │ │ │ │ + rsbseq r6, pc, r0, asr #31 │ │ │ │ + rsbseq r6, pc, ip, ror pc @ │ │ │ │ + rsbseq r3, r7, ip, asr #12 │ │ │ │ rsbseq r3, r7, r8, asr #12 │ │ │ │ - rsbseq r3, r7, r4, asr #12 │ │ │ │ + rsbseq r3, r7, r0, asr #12 │ │ │ │ rsbseq r3, r7, ip, lsr r6 │ │ │ │ - rsbseq r6, pc, r0, lsl lr @ │ │ │ │ - rsbseq r3, r7, ip, lsr #12 │ │ │ │ - rsbseq r2, r7, r8, asr #22 │ │ │ │ - rsbseq r2, r7, r8, asr fp │ │ │ │ + rsbseq r3, r7, r8, lsr r6 │ │ │ │ + rsbseq r3, r7, r4, lsr r6 │ │ │ │ + rsbseq r7, pc, ip, lsr #1 │ │ │ │ + rsbseq pc, sp, ip, lsr sl @ │ │ │ │ + rsbseq r7, pc, r4, ror r0 @ │ │ │ │ + rsbseq r3, r7, r0, lsl r6 │ │ │ │ + rsbseq r7, pc, r8, asr r2 @ │ │ │ │ + rsbseq r7, pc, r8, asr r2 @ │ │ │ │ + rsbseq r7, pc, r0, ror #4 │ │ │ │ + rsbseq r3, r7, r8, ror #11 │ │ │ │ + rsbseq r3, r7, r4, ror #11 │ │ │ │ + ldrsbeq r3, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq r6, [pc], #-208 @ │ │ │ │ + rsbseq r3, r7, ip, asr #11 │ │ │ │ + rsbseq r2, r7, r8, ror #21 │ │ │ │ + ldrsheq r2, [r7], #-168 @ 0xffffff58 @ │ │ │ │ ldr r5, [pc, #-428] @ 267554 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666bc │ │ │ │ ldr r5, [pc, #-436] @ 267558 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666bc │ │ │ │ ldr r5, [pc, #-444] @ 26755c │ │ │ │ @@ -18544,15 +18544,15 @@ │ │ │ │ b 267c78 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ moveq r3, #10 │ │ │ │ beq 267c78 │ │ │ │ b 267c74 │ │ │ │ mov r3, #3 │ │ │ │ b 267c78 │ │ │ │ - addeq lr, r7, r0, lsl sl │ │ │ │ + @ instruction: 0x0087e9b0 │ │ │ │ │ │ │ │ 00267d74 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 267da4 │ │ │ │ @@ -18665,15 +18665,15 @@ │ │ │ │ moveq r3, #12 │ │ │ │ beq 267dec │ │ │ │ b 267de8 │ │ │ │ mov r3, #16 │ │ │ │ b 267dec │ │ │ │ mov r3, #15 │ │ │ │ b 267dec │ │ │ │ - addeq lr, r7, r9, lsl #18 │ │ │ │ + addeq lr, r7, r9, lsr #17 │ │ │ │ │ │ │ │ 00267f48 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 267f78 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18775,16 +18775,16 @@ │ │ │ │ b 268024 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ b 268024 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ b 268024 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ b 268024 │ │ │ │ - addeq lr, r7, r1, lsr #14 │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r1, asr #13 │ │ │ │ + addeq lr, r7, r4, ror r6 │ │ │ │ │ │ │ │ 002680f4 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 268124 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18856,15 +18856,15 @@ │ │ │ │ cmp r2, #5 │ │ │ │ bhi 2681bc │ │ │ │ ldr r3, [pc, #12] @ 268220 │ │ │ │ lsl r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ b 2681bc │ │ │ │ - addeq lr, r7, ip, ror r5 │ │ │ │ + addeq lr, r7, ip, lsl r5 │ │ │ │ │ │ │ │ 00268224 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268254 │ │ │ │ @@ -18908,16 +18908,16 @@ │ │ │ │ lsr r2, r2, #27 │ │ │ │ bhi 2682a8 │ │ │ │ ldr r3, [pc, #16] @ 2682ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b 2682a8 │ │ │ │ - strdeq lr, [r7], r4 │ │ │ │ - @ instruction: 0x0087e4b8 │ │ │ │ + umulleq lr, r7, r4, r4 │ │ │ │ + addeq lr, r7, r8, asr r4 │ │ │ │ │ │ │ │ 002682f0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268320 │ │ │ │ @@ -19007,15 +19007,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi 268434 │ │ │ │ ldr r3, [pc, #12] @ 268464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #100] @ 0x64 │ │ │ │ b 2683e0 │ │ │ │ - addeq lr, r7, ip, lsr r3 │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ │ │ │ │ 00268468 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268498 │ │ │ │ @@ -19193,20 +19193,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 268708 │ │ │ │ b 2685a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r4], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r7, r4, lsr #20 │ │ │ │ + rsbseq r5, r7, r4, asr #19 │ │ │ │ adceq r2, r4, ip, ror r8 │ │ │ │ - addeq r1, r0, r4, ror r1 │ │ │ │ - rsbseq r5, r7, r0, asr #18 │ │ │ │ - rsbseq r5, r7, r8, ror #17 │ │ │ │ - addeq r1, r0, r0, ror r0 │ │ │ │ + addeq r1, r0, r4, lsl r1 │ │ │ │ + rsbseq r5, r7, r0, ror #17 │ │ │ │ + rsbseq r5, r7, r8, lsl #17 │ │ │ │ + addeq r1, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 2688c0 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -19229,15 +19229,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 268514 │ │ │ │ cmp r6, fp │ │ │ │ bge 268820 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 2688c4 │ │ │ │ ldr r1, [pc, #224] @ 2688c8 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -19288,20 +19288,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, r7, r4, lsr r8 │ │ │ │ - ldrdeq r3, [r1], ip │ │ │ │ - ldrsbeq r5, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - ldrheq r5, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x00775798 │ │ │ │ - addeq r5, r7, r8, lsr #22 │ │ │ │ + ldrsbeq r5, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r3, r1, ip, ror r6 │ │ │ │ + rsbseq r5, r7, r0, ror r7 │ │ │ │ + rsbseq r5, r7, ip, asr r7 │ │ │ │ + rsbseq r5, r7, r8, lsr r7 │ │ │ │ + addeq r5, r7, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -19327,15 +19327,15 @@ │ │ │ │ bl 254b3c │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 2689a8 │ │ │ │ cmp r1, #6 │ │ │ │ beq 268994 │ │ │ │ ldr r7, [pc, #92] @ 2689bc │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 268918 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 2531bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -19388,15 +19388,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 2688d8 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 268b08 │ │ │ │ ldr r3, [pc, #356] @ 268bac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -19479,16 +19479,16 @@ │ │ │ │ blx r4 │ │ │ │ b 268afc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, r4, lsl r3 │ │ │ │ - rsbseq r5, r7, r4, ror r4 │ │ │ │ - rsbseq r5, r7, r8, lsr #9 │ │ │ │ + rsbseq r5, r7, r4, lsl r4 │ │ │ │ + rsbseq r5, r7, r8, asr #8 │ │ │ │ │ │ │ │ 00268bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -19513,15 +19513,15 @@ │ │ │ │ bl 2688d8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 268c94 │ │ │ │ ldr r3, [pc, #200] @ 268cf8 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 268c5c │ │ │ │ mov r1, r4 │ │ │ │ @@ -19564,15 +19564,15 @@ │ │ │ │ blx r3 │ │ │ │ b 268c88 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r8, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, r8, lsl #3 │ │ │ │ - rsbseq r5, r7, r0, lsl #7 │ │ │ │ + rsbseq r5, r7, r0, lsr #6 │ │ │ │ │ │ │ │ 00268d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 268f44 │ │ │ │ @@ -19599,15 +19599,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2688d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 268f10 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -19714,19 +19714,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r2, r4, r0, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r5, r7, r4, lsl #3 │ │ │ │ + rsbseq r5, r7, r4, lsr #2 │ │ │ │ adceq r1, r4, ip, asr #30 │ │ │ │ - addeq sp, r7, r8, asr #17 │ │ │ │ - @ instruction: 0x00775190 │ │ │ │ - rsbseq r5, r7, r0, lsr #3 │ │ │ │ + addeq sp, r7, r8, ror #16 │ │ │ │ + rsbseq r5, r7, r0, lsr r1 │ │ │ │ + rsbseq r5, r7, r0, asr #2 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00268f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -19759,15 +19759,15 @@ │ │ │ │ bhi 2690a4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 2690d0 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -19814,30 +19814,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umlaleq r1, r4, ip, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r1, r4, r8, ror #27 │ │ │ │ - rsbseq r5, r7, r4, ror r0 │ │ │ │ - addeq sp, r7, ip, asr #14 │ │ │ │ - rsbseq r5, r7, r0, lsl r0 │ │ │ │ - rsbseq r5, r7, ip, lsr #32 │ │ │ │ + rsbseq r5, r7, r4, lsl r0 │ │ │ │ + addeq sp, r7, ip, ror #13 │ │ │ │ + ldrheq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r4, r7, ip, asr #31 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 269114 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - rsbseq r0, lr, r4, lsr r3 │ │ │ │ + ldrsbeq r0, [lr], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -19975,28 +19975,28 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, r8, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r1, r4, r0, lsl #24 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r4, r7, r0, lsl #29 │ │ │ │ + rsbseq r4, r7, r0, lsr #28 │ │ │ │ adceq r1, r4, r8, lsr fp │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 735668 │ │ │ │ + bl 735608 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -20016,15 +20016,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 73564c │ │ │ │ + bl 7355ec │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 269580 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -20119,18 +20119,18 @@ │ │ │ │ b 2694dc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, r8, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r4, ip, lsl sl │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, asr #24 │ │ │ │ adceq r1, r4, r0, asr #18 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ - rsbseq r4, r7, r4, ror #20 │ │ │ │ + rsbseq r4, r7, r4, lsl #20 │ │ │ │ │ │ │ │ 0026959c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -20280,42 +20280,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 269810 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 2697c8 │ │ │ │ - rsbseq r4, ip, r4, ror r6 │ │ │ │ - rsbseq r4, r7, r8, lsr #19 │ │ │ │ - rsbseq r4, r7, r4, lsr r9 │ │ │ │ + rsbseq r4, ip, r4, lsl r6 │ │ │ │ + rsbseq r4, r7, r8, asr #18 │ │ │ │ + ldrsbeq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 00269814 : │ │ │ │ ldr r3, [pc, #4] @ 269820 │ │ │ │ add r3, pc, r3 │ │ │ │ b 269700 │ │ │ │ - rsbseq r4, r7, r0, lsr r9 │ │ │ │ + ldrsbeq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 00269824 : │ │ │ │ ldr r3, [pc, #4] @ 269830 │ │ │ │ add r3, pc, r3 │ │ │ │ b 269700 │ │ │ │ - rsbseq r4, r7, r8, lsr #18 │ │ │ │ + rsbseq r4, r7, r8, asr #17 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 269864 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r1, r3, r0, asr r9 │ │ │ │ + strdeq r1, [r3], r0 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 2698a0 │ │ │ │ @@ -20329,16 +20329,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 2698c0 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r4, r7, r4, asr #17 │ │ │ │ - ldrheq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r4, r7, r4, ror #16 │ │ │ │ + rsbseq r4, r7, r8, asr r8 │ │ │ │ │ │ │ │ 002698c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -20421,17 +20421,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldrheq r4, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - addeq ip, r7, ip, lsr #28 │ │ │ │ - @ instruction: 0x00774794 │ │ │ │ + rsbseq r4, r7, r4, asr r7 │ │ │ │ + addeq ip, r7, ip, asr #27 │ │ │ │ + rsbseq r4, r7, r4, lsr r7 │ │ │ │ │ │ │ │ 00269a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -20510,15 +20510,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r8, r3, r4, lsr #21 │ │ │ │ - addeq r2, r1, r0, ror r3 │ │ │ │ + addeq r2, r1, r0, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ @@ -21057,21 +21057,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26a414 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r4, asr #22 │ │ │ │ - ldrdeq ip, [r7], r0 │ │ │ │ - rsbseq r3, r7, r4, lsl #28 │ │ │ │ + addeq ip, r7, r4, ror #21 │ │ │ │ + addeq ip, r7, r0, ror r6 │ │ │ │ + rsbseq r3, r7, r4, lsr #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x0087c6b4 │ │ │ │ - rsbseq r3, r7, r8, ror #27 │ │ │ │ - rsbseq r3, r7, r0, lsl #28 │ │ │ │ + addeq ip, r7, r4, asr r6 │ │ │ │ + rsbseq r3, r7, r8, lsl #27 │ │ │ │ + rsbseq r3, r7, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -21155,24 +21155,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 26a5ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r7, r8, lsl #11 │ │ │ │ - ldrheq r3, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + addeq ip, r7, r8, lsr #10 │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r7, r0, ror #10 │ │ │ │ - rsbseq r3, r7, r0, ror #25 │ │ │ │ - rsbseq r3, r7, ip, lsl #25 │ │ │ │ + addeq ip, r7, r0, lsl #10 │ │ │ │ + rsbseq r3, r7, r0, lsl #25 │ │ │ │ + rsbseq r3, r7, ip, lsr #24 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq ip, r7, r4, lsr r5 │ │ │ │ - ldrheq r3, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r3, r7, r0, ror #24 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r0, lsl #24 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 26b404 │ │ │ │ ldr ip, [pc, #3644] @ 26b408 │ │ │ │ @@ -22086,46 +22086,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r0, r4, ip, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r4, r0, asr #13 │ │ │ │ - addeq fp, r7, ip, lsl #31 │ │ │ │ + addeq fp, r7, ip, lsr #30 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq fp, [r7], r0 │ │ │ │ - rsbseq r3, r7, r4, lsr #10 │ │ │ │ - rsbseq r3, r7, ip, lsr r5 │ │ │ │ + umulleq fp, r7, r0, sp │ │ │ │ + rsbseq r3, r7, r4, asr #9 │ │ │ │ + ldrsbeq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq fp, r7, r0, lsr r8 │ │ │ │ - addeq fp, r7, r8, lsr r8 │ │ │ │ - rsbseq r2, r7, r8, asr #31 │ │ │ │ - rsbseq r2, r7, r4, ror #31 │ │ │ │ - addeq fp, r7, r4, lsr #15 │ │ │ │ - rsbseq r2, r7, ip, ror pc │ │ │ │ - ldrsbeq r2, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq fp, [r7], r0 │ │ │ │ + ldrdeq fp, [r7], r8 │ │ │ │ + rsbseq r2, r7, r8, ror #30 │ │ │ │ + rsbseq r2, r7, r4, lsl #31 │ │ │ │ + addeq fp, r7, r4, asr #14 │ │ │ │ + rsbseq r2, r7, ip, lsl pc │ │ │ │ + rsbseq r2, r7, r0, ror lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r7, r8, ror r7 │ │ │ │ - rsbseq r2, r7, r0, lsl #31 │ │ │ │ - rsbseq r2, r7, r4, lsl #30 │ │ │ │ - addeq fp, r7, ip, asr #14 │ │ │ │ - rsbseq r2, r7, r0, asr #30 │ │ │ │ - rsbseq r2, r7, r8, ror lr │ │ │ │ + addeq fp, r7, r8, lsl r7 │ │ │ │ + rsbseq r2, r7, r0, lsr #30 │ │ │ │ + rsbseq r2, r7, r4, lsr #29 │ │ │ │ + addeq fp, r7, ip, ror #13 │ │ │ │ + rsbseq r2, r7, r0, ror #29 │ │ │ │ + rsbseq r2, r7, r8, lsl lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r7, ip, lsl r7 │ │ │ │ - rsbseq r2, r7, r8, asr #28 │ │ │ │ + @ instruction: 0x0087b6bc │ │ │ │ + rsbseq r2, r7, r8, ror #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq fp, [r7], r4 │ │ │ │ - ldrheq r2, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r2, r7, r0, lsr #28 │ │ │ │ + umulleq fp, r7, r4, r6 │ │ │ │ + rsbseq r2, r7, r8, asr lr │ │ │ │ + rsbseq r2, r7, r0, asr #27 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq fp, [r7], r0 │ │ │ │ - rsbseq r2, r7, r0, lsl #28 │ │ │ │ - addeq fp, r7, r4, lsr #13 │ │ │ │ - ldrsbeq r2, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + addeq fp, r7, r0, ror r6 │ │ │ │ + rsbseq r2, r7, r0, lsr #27 │ │ │ │ + addeq fp, r7, r4, asr #12 │ │ │ │ + rsbseq r2, r7, r8, ror sp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 26c2d4 │ │ │ │ ldr ip, [pc, #3624] @ 26c2d8 │ │ │ │ @@ -23035,44 +23035,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq pc, r3, r8, ror r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq pc, [r3], r4 @ │ │ │ │ - strheq fp, [r7], r5 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - rsbseq r2, r7, r8, lsl #10 │ │ │ │ - rsbseq r2, r7, r0, lsr #10 │ │ │ │ - addeq sl, r7, r1, ror r9 │ │ │ │ - addeq sl, r7, r4, ror #18 │ │ │ │ - ldrsheq r2, [r7], #-4 @ │ │ │ │ - rsbseq r2, r7, r0, lsl r1 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - rsbseq r2, r7, ip, lsr #1 │ │ │ │ - rsbseq r2, r7, r0 │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r7, r8, lsr #17 │ │ │ │ + addeq fp, r7, r5, asr r0 │ │ │ │ + addeq sl, r7, r4, ror sp │ │ │ │ + rsbseq r2, r7, r8, lsr #9 │ │ │ │ + rsbseq r2, r7, r0, asr #9 │ │ │ │ + addeq sl, r7, r1, lsl r9 │ │ │ │ + addeq sl, r7, r4, lsl #18 │ │ │ │ + @ instruction: 0x00772094 │ │ │ │ ldrheq r2, [r7], #-0 @ │ │ │ │ - rsbseq r2, r7, r4, lsr r0 │ │ │ │ - addeq sl, r7, ip, ror r8 │ │ │ │ - rsbseq r2, r7, r0, ror r0 │ │ │ │ - rsbseq r1, r7, r8, lsr #31 │ │ │ │ + addeq sl, r7, r4, ror r8 │ │ │ │ + rsbseq r2, r7, ip, asr #32 │ │ │ │ + rsbseq r1, r7, r0, lsr #31 │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + addeq sl, r7, r8, asr #16 │ │ │ │ + rsbseq r2, r7, r0, asr r0 │ │ │ │ + ldrsbeq r1, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + addeq sl, r7, ip, lsl r8 │ │ │ │ + rsbseq r2, r7, r0, lsl r0 │ │ │ │ + rsbseq r1, r7, r8, asr #30 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sl, r7, ip, asr #16 │ │ │ │ - rsbseq r1, r7, r8, ror pc │ │ │ │ + addeq sl, r7, ip, ror #15 │ │ │ │ + rsbseq r1, r7, r8, lsl pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r7, r4, lsr #16 │ │ │ │ - rsbseq r1, r7, r8, ror #31 │ │ │ │ - rsbseq r1, r7, r0, asr pc │ │ │ │ + addeq sl, r7, r4, asr #15 │ │ │ │ + rsbseq r1, r7, r8, lsl #31 │ │ │ │ + ldrsheq r1, [r7], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r7, r0, lsl #16 │ │ │ │ - rsbseq r1, r7, r0, lsr pc │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - rsbseq r1, r7, r8, lsl #30 │ │ │ │ + addeq sl, r7, r0, lsr #15 │ │ │ │ + ldrsbeq r1, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + addeq sl, r7, r4, ror r7 │ │ │ │ + rsbseq r1, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 26d26c │ │ │ │ ldr ip, [pc, #3828] @ 26d270 │ │ │ │ @@ -24034,48 +24034,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq lr, r3, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r3, r4, ror #17 │ │ │ │ - ldrdeq sl, [r7], r6 │ │ │ │ + addeq sl, r7, r6, ror r1 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq sl, r7, ip │ │ │ │ - rsbseq r1, r7, r0, asr #14 │ │ │ │ - rsbseq r1, r7, r8, asr r7 │ │ │ │ + addeq r9, r7, ip, lsr #31 │ │ │ │ + rsbseq r1, r7, r0, ror #13 │ │ │ │ + ldrsheq r1, [r7], #-104 @ 0xffffff98 @ │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r9, r7, r2, lsr sl │ │ │ │ + ldrdeq r9, [r7], r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq r9, [r7], r0 │ │ │ │ - rsbseq r1, r7, r0, ror #2 │ │ │ │ - rsbseq r1, r7, ip, ror r1 │ │ │ │ - addeq r9, r7, ip, lsr r9 │ │ │ │ - rsbseq r1, r7, r4, lsl r1 │ │ │ │ - rsbseq r1, r7, r8, rrx │ │ │ │ + addeq r9, r7, r0, ror r9 │ │ │ │ + rsbseq r1, r7, r0, lsl #2 │ │ │ │ + rsbseq r1, r7, ip, lsl r1 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + ldrheq r1, [r7], #-4 @ │ │ │ │ + rsbseq r1, r7, r8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r9, r7, r0, lsl r9 │ │ │ │ - rsbseq r1, r7, r8, lsl r1 │ │ │ │ - @ instruction: 0x0077109c │ │ │ │ - addeq r9, r7, r4, ror #17 │ │ │ │ - ldrsbeq r1, [r7], #-8 @ │ │ │ │ - rsbseq r1, r7, r0, lsl r0 │ │ │ │ + @ instruction: 0x008798b0 │ │ │ │ + ldrheq r1, [r7], #-8 @ │ │ │ │ + rsbseq r1, r7, ip, lsr r0 │ │ │ │ + addeq r9, r7, r4, lsl #17 │ │ │ │ + rsbseq r1, r7, r8, ror r0 │ │ │ │ + ldrheq r0, [r7], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x008798b4 │ │ │ │ - rsbseq r0, r7, r0, ror #31 │ │ │ │ + addeq r9, r7, r4, asr r8 │ │ │ │ + rsbseq r0, r7, r0, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, ip, lsl #17 │ │ │ │ - rsbseq r1, r7, r0, asr r0 │ │ │ │ - ldrheq r0, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + addeq r9, r7, ip, lsr #16 │ │ │ │ + ldrsheq r0, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r0, r7, r8, asr pc │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r9, r7, r8, ror #16 │ │ │ │ - @ instruction: 0x00770f98 │ │ │ │ - addeq r9, r7, ip, lsr r8 │ │ │ │ - rsbseq r0, r7, r0, ror pc │ │ │ │ + addeq r9, r7, r8, lsl #16 │ │ │ │ + rsbseq r0, r7, r8, lsr pc │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + rsbseq r0, r7, r0, lsl pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 26e13c │ │ │ │ ldr ip, [pc, #3608] @ 26e140 │ │ │ │ @@ -24981,44 +24981,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq sp, r3, r0, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r3, r8, ror #18 │ │ │ │ - addeq r9, r7, fp, asr r2 │ │ │ │ - addeq r8, r7, r8, ror #30 │ │ │ │ - @ instruction: 0x0077069c │ │ │ │ - ldrheq r0, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - addeq r8, r7, r3, lsr #22 │ │ │ │ - strdeq r8, [r7], ip │ │ │ │ - rsbseq r0, r7, ip, lsl #5 │ │ │ │ - rsbseq r0, r7, r8, lsr #5 │ │ │ │ - addeq r8, r7, ip, ror #20 │ │ │ │ - rsbseq r0, r7, r4, asr #4 │ │ │ │ - @ instruction: 0x00770198 │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r8, r7, r0, asr #20 │ │ │ │ + strdeq r9, [r7], fp │ │ │ │ + addeq r8, r7, r8, lsl #30 │ │ │ │ + rsbseq r0, r7, ip, lsr r6 │ │ │ │ + rsbseq r0, r7, r4, asr r6 │ │ │ │ + addeq r8, r7, r3, asr #21 │ │ │ │ + umulleq r8, r7, ip, sl │ │ │ │ + rsbseq r0, r7, ip, lsr #4 │ │ │ │ rsbseq r0, r7, r8, asr #4 │ │ │ │ - rsbseq r0, r7, ip, asr #3 │ │ │ │ - addeq r8, r7, r4, lsl sl │ │ │ │ - rsbseq r0, r7, r8, lsl #4 │ │ │ │ - rsbseq r0, r7, r0, asr #2 │ │ │ │ + addeq r8, r7, ip, lsl #20 │ │ │ │ + rsbseq r0, r7, r4, ror #3 │ │ │ │ + rsbseq r0, r7, r8, lsr r1 │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + addeq r8, r7, r0, ror #19 │ │ │ │ + rsbseq r0, r7, r8, ror #3 │ │ │ │ + rsbseq r0, r7, ip, ror #2 │ │ │ │ + @ instruction: 0x008789b4 │ │ │ │ + rsbseq r0, r7, r8, lsr #3 │ │ │ │ + rsbseq r0, r7, r0, ror #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r8, r7, r4, ror #19 │ │ │ │ - rsbseq r0, r7, r0, lsl r1 │ │ │ │ + addeq r8, r7, r4, lsl #19 │ │ │ │ + ldrheq r0, [r7], #-0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008789bc │ │ │ │ - rsbseq r0, r7, r0, lsl #3 │ │ │ │ - rsbseq r0, r7, r8, ror #1 │ │ │ │ + addeq r8, r7, ip, asr r9 │ │ │ │ + rsbseq r0, r7, r0, lsr #2 │ │ │ │ + rsbseq r0, r7, r8, lsl #1 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umulleq r8, r7, r8, r9 │ │ │ │ - rsbseq r0, r7, r8, asr #1 │ │ │ │ - addeq r8, r7, ip, ror #18 │ │ │ │ - rsbseq r0, r7, r0, lsr #1 │ │ │ │ + addeq r8, r7, r8, lsr r9 │ │ │ │ + rsbseq r0, r7, r8, rrx │ │ │ │ + addeq r8, r7, ip, lsl #18 │ │ │ │ + rsbseq r0, r7, r0, asr #32 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 26e35c │ │ │ │ mov r4, r0 │ │ │ │ @@ -25113,22 +25113,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26e37c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - @ instruction: 0x008788b8 │ │ │ │ - addeq r8, r7, ip, lsl #13 │ │ │ │ + addeq r8, r7, r8, asr r8 │ │ │ │ + addeq r8, r7, ip, lsr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq r8, r7, r8, asr r7 │ │ │ │ - rsbseq pc, r6, r4, ror pc @ │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + rsbseq pc, r6, r4, lsl pc @ │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -26147,51 +26147,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 26e914 │ │ │ │ adceq ip, r3, r4, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ ldrdeq ip, [r3], ip @ │ │ │ │ - addeq r7, r7, lr, ror #30 │ │ │ │ + addeq r7, r7, lr, lsl #30 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r7, r2, ror #3 │ │ │ │ + addeq r7, r7, r2, lsl #3 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r7, r0, asr #1 │ │ │ │ - rsbseq lr, r6, r0, asr r8 │ │ │ │ - rsbseq lr, r6, ip, ror #16 │ │ │ │ + addeq r7, r7, r0, rrx │ │ │ │ + ldrsheq lr, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq lr, r6, ip, lsl #16 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - umulleq r6, r7, r8, lr │ │ │ │ - rsbseq lr, r6, r4, asr #11 │ │ │ │ + addeq r6, r7, r8, lsr lr │ │ │ │ + rsbseq lr, r6, r4, ror #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r7, r0, ror lr │ │ │ │ - rsbseq lr, r6, r4, lsr r6 │ │ │ │ - @ instruction: 0x0076e59c │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r6, r7, r8, asr #28 │ │ │ │ - rsbseq lr, r6, r0, asr r6 │ │ │ │ + addeq r6, r7, r0, lsl lr │ │ │ │ ldrsbeq lr, [r6], #-84 @ 0xffffffac @ │ │ │ │ - addeq r6, r7, ip, lsl lr │ │ │ │ - rsbseq lr, r6, r0, lsl r6 │ │ │ │ - rsbseq lr, r6, r8, asr #10 │ │ │ │ + rsbseq lr, r6, ip, lsr r5 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + addeq r6, r7, r8, ror #27 │ │ │ │ + ldrsheq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r6, r4, ror r5 │ │ │ │ + @ instruction: 0x00876dbc │ │ │ │ + ldrheq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r6, r8, ror #9 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq r6, [r7], r4 │ │ │ │ - rsbseq lr, r6, ip, asr #11 │ │ │ │ - rsbseq lr, r6, r0, lsr #10 │ │ │ │ + umulleq r6, r7, r4, sp │ │ │ │ + rsbseq lr, r6, ip, ror #10 │ │ │ │ + rsbseq lr, r6, r0, asr #9 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r6, r7, ip, asr #27 │ │ │ │ - ldrsheq lr, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r7, ip, ror #26 │ │ │ │ + @ instruction: 0x0076e498 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r6, r7, r8, lsr #27 │ │ │ │ - ldrsbeq lr, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r6, r7, r0, lsl #27 │ │ │ │ - ldrheq lr, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq lr, r6, ip, asr #9 │ │ │ │ + addeq r6, r7, r8, asr #26 │ │ │ │ + rsbseq lr, r6, r8, ror r4 │ │ │ │ + addeq r6, r7, r0, lsr #26 │ │ │ │ + rsbseq lr, r6, r4, asr r4 │ │ │ │ + rsbseq lr, r6, ip, ror #8 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 26f9f0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 26f814 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -26858,15 +26858,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -26886,15 +26886,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 270004 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -27613,38 +27613,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 270acc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq fp, r3, r8, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r7, r3, lsl r9 │ │ │ │ + @ instruction: 0x008768b3 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r3, r8, asr #26 │ │ │ │ - addeq r6, r7, ip, lsr #13 │ │ │ │ - rsbseq sp, r6, r0, ror #29 │ │ │ │ - ldrsbeq sp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r6, r7, ip, asr #12 │ │ │ │ + rsbseq sp, r6, r0, lsl #29 │ │ │ │ + rsbseq sp, r6, r8, ror sp │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r6, r7, r4, lsl #12 │ │ │ │ - rsbseq sp, r6, r8, lsr sp │ │ │ │ - rsbseq sp, r6, r0, asr sp │ │ │ │ - addeq r6, r7, r3, lsl r2 │ │ │ │ - addeq r6, r7, ip, lsr #3 │ │ │ │ - rsbseq sp, r6, ip, lsr r9 │ │ │ │ - rsbseq sp, r6, r8, asr r9 │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - rsbseq sp, r6, r0, lsl #16 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq r6, r7, r8, r0 │ │ │ │ - rsbseq sp, r6, r0, lsr #17 │ │ │ │ - rsbseq sp, r6, r4, lsr #16 │ │ │ │ - addeq r6, r7, r0, ror r0 │ │ │ │ + addeq r6, r7, r4, lsr #11 │ │ │ │ + ldrsbeq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq sp, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x008761b3 │ │ │ │ + addeq r6, r7, ip, asr #2 │ │ │ │ + ldrsbeq sp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq sp, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r6, r7, r4, ror r0 │ │ │ │ rsbseq sp, r6, r0, lsr #15 │ │ │ │ - addeq r6, r7, r4, asr #32 │ │ │ │ - rsbseq sp, r6, r8, ror r7 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r6, r7, r8, lsr r0 │ │ │ │ + rsbseq sp, r6, r0, asr #16 │ │ │ │ + rsbseq sp, r6, r4, asr #15 │ │ │ │ + addeq r6, r7, r0, lsl r0 │ │ │ │ + rsbseq sp, r6, r0, asr #14 │ │ │ │ + addeq r5, r7, r4, ror #31 │ │ │ │ + rsbseq sp, r6, r8, lsl r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 2718ec │ │ │ │ ldr ip, [pc, #3588] @ 2718f0 │ │ │ │ @@ -27739,15 +27739,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -27767,15 +27767,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 270dc8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -28544,42 +28544,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq sl, r3, ip, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, ip, asr fp │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r3, r0, ror pc │ │ │ │ - addeq r5, r7, r0, lsl #19 │ │ │ │ - ldrheq sp, [r6], #-4 @ │ │ │ │ - rsbseq sp, r6, ip, asr #1 │ │ │ │ + addeq r5, r7, r0, lsr #18 │ │ │ │ + rsbseq sp, r6, r4, asr r0 │ │ │ │ + rsbseq sp, r6, ip, rrx │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r7, r8, asr r8 │ │ │ │ - rsbseq sp, r6, ip, lsl #1 │ │ │ │ - rsbseq ip, r6, r4, lsl #31 │ │ │ │ + strdeq r5, [r7], r8 │ │ │ │ + rsbseq sp, r6, ip, lsr #32 │ │ │ │ + rsbseq ip, r6, r4, lsr #30 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r5, r7, r4, ror #7 │ │ │ │ + addeq r5, r7, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r5, r7, r8, lsr #6 │ │ │ │ - ldrheq ip, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq ip, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r5, r7, r0, asr r2 │ │ │ │ - rsbseq ip, r6, ip, ror r9 │ │ │ │ + addeq r5, r7, r8, asr #5 │ │ │ │ + rsbseq ip, r6, r8, asr sl │ │ │ │ + rsbseq ip, r6, r4, ror sl │ │ │ │ + strdeq r5, [r7], r0 │ │ │ │ + rsbseq ip, r6, ip, lsl r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r7, r0, lsl r2 │ │ │ │ - rsbseq ip, r6, r8, lsl sl │ │ │ │ - @ instruction: 0x0076c99c │ │ │ │ - addeq r5, r7, r8, ror #3 │ │ │ │ - rsbseq ip, r6, r8, lsl r9 │ │ │ │ - @ instruction: 0x008751bc │ │ │ │ - ldrsheq ip, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x008751b0 │ │ │ │ + ldrheq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r6, ip, lsr r9 │ │ │ │ + addeq r5, r7, r8, lsl #3 │ │ │ │ + ldrheq ip, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r5, r7, ip, asr r1 │ │ │ │ + @ instruction: 0x0076c890 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -28760,23 +28760,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 271c78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r4, [r7], r5 │ │ │ │ + umulleq r4, r7, r5, lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r4, r7, r4, ror lr │ │ │ │ - rsbseq ip, r6, r8, lsr #11 │ │ │ │ + addeq r4, r7, r4, lsl lr │ │ │ │ + rsbseq ip, r6, r8, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r7, r8, asr lr │ │ │ │ - rsbseq ip, r6, r8, ror #11 │ │ │ │ - rsbseq ip, r6, r4, lsl #12 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + rsbseq ip, r6, r8, lsl #11 │ │ │ │ + rsbseq ip, r6, r4, lsr #11 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 271d8c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 271d54 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -28837,18 +28837,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 271d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r4, r7, r1, lsr ip │ │ │ │ + ldrdeq r4, [r7], r1 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r4, r7, r8, lsr #26 │ │ │ │ - rsbseq ip, r6, r4, asr #10 │ │ │ │ + addeq r4, r7, r8, asr #25 │ │ │ │ + rsbseq ip, r6, r4, ror #9 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 272034 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29008,21 +29008,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 272054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq r4, r7, r7, sl │ │ │ │ - addeq r4, r7, sp, asr sl │ │ │ │ - addeq r4, r7, r4, lsr #21 │ │ │ │ - ldrsbeq ip, [r6], #-16 @ │ │ │ │ + addeq r4, r7, r7, lsr sl │ │ │ │ + strdeq r4, [r7], sp │ │ │ │ + addeq r4, r7, r4, asr #20 │ │ │ │ + rsbseq ip, r6, r0, ror r1 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r4, r7, r0, lsl #21 │ │ │ │ - rsbseq ip, r6, ip, lsr #3 │ │ │ │ + addeq r4, r7, r0, lsr #20 │ │ │ │ + rsbseq ip, r6, ip, asr #2 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29118,19 +29118,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r4, r7, fp, asr #16 │ │ │ │ + addeq r4, r7, fp, ror #15 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, r4, asr #17 │ │ │ │ - ldrsheq fp, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r4, r7, r4, ror #16 │ │ │ │ + @ instruction: 0x0076bf94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2723d8 │ │ │ │ @@ -29240,19 +29240,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2723ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r4, r7, sp, lsr #13 │ │ │ │ + addeq r4, r7, sp, asr #12 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq r4, [r7], ip │ │ │ │ - rsbseq fp, r6, r8, lsl #28 │ │ │ │ + addeq r4, r7, ip, ror r6 │ │ │ │ + rsbseq fp, r6, r8, lsr #27 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29334,19 +29334,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 272564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r4, r7, r3, asr #9 │ │ │ │ + addeq r4, r7, r3, ror #8 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, r4, ror #10 │ │ │ │ - @ instruction: 0x0076bc90 │ │ │ │ + addeq r4, r7, r4, lsl #10 │ │ │ │ + rsbseq fp, r6, r0, lsr ip │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -29568,17 +29568,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 2725b0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 27273c │ │ │ │ - addeq r4, r7, r4, lsr #5 │ │ │ │ - ldrsheq fp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq fp, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r4, r7, r4, asr #4 │ │ │ │ + @ instruction: 0x0076ba94 │ │ │ │ + rsbseq fp, r6, r0, ror r9 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -29802,17 +29802,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 272950 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272adc │ │ │ │ - addeq r3, r7, r4, lsl #30 │ │ │ │ - rsbseq fp, r6, r4, asr r7 │ │ │ │ - rsbseq fp, r6, r0, lsr r6 │ │ │ │ + addeq r3, r7, r4, lsr #29 │ │ │ │ + ldrsheq fp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq fp, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -30060,17 +30060,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 272d18 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 272ec0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, r0, lsr #22 │ │ │ │ - rsbseq fp, r6, r0, ror r3 │ │ │ │ - rsbseq fp, r6, ip, asr #4 │ │ │ │ + addeq r3, r7, r0, asr #21 │ │ │ │ + rsbseq fp, r6, r0, lsl r3 │ │ │ │ + rsbseq fp, r6, ip, ror #3 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -30293,17 +30293,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 273100 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 273288 │ │ │ │ - addeq r3, r7, r8, asr r7 │ │ │ │ - rsbseq sl, r6, r8, lsr #31 │ │ │ │ - rsbseq sl, r6, r4, lsl #29 │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ + rsbseq sl, r6, r8, asr #30 │ │ │ │ + rsbseq sl, r6, r4, lsr #28 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -30712,17 +30712,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 273988 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 2736e0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r7, ip, lsr #5 │ │ │ │ - ldrsheq sl, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq sl, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r3, r7, ip, asr #4 │ │ │ │ + @ instruction: 0x0076aa9c │ │ │ │ + rsbseq sl, r6, r8, ror r9 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -30941,22 +30941,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 273e88 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 273e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r2, r7, ip, lsr pc │ │ │ │ - ldrdeq r2, [r7], r9 │ │ │ │ + ldrdeq r2, [r7], ip │ │ │ │ + addeq r2, r7, r9, ror ip │ │ │ │ svcvc 0x00800000 │ │ │ │ - umulleq r2, r7, r0, ip │ │ │ │ - rsbseq sl, r6, r0, lsr #8 │ │ │ │ - rsbseq sl, r6, ip, lsr r4 │ │ │ │ - addeq r2, r7, ip, lsr ip │ │ │ │ - rsbseq sl, r6, r0, ror r3 │ │ │ │ + addeq r2, r7, r0, lsr ip │ │ │ │ + rsbseq sl, r6, r0, asr #7 │ │ │ │ + ldrsbeq sl, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r2, [r7], ip │ │ │ │ + rsbseq sl, r6, r0, lsl r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 274970 │ │ │ │ @@ -31030,15 +31030,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2740b4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -31648,38 +31648,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2749d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r6, r3, r0, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r7, r9, lsr #17 │ │ │ │ + addeq r2, r7, r9, asr #16 │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq r6, r3, r8, ip │ │ │ │ - addeq r2, r7, ip, lsr #11 │ │ │ │ - rsbseq r9, r6, r0, ror #25 │ │ │ │ - ldrsheq r9, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r2, r7, r1, asr r2 │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ - rsbseq r9, r6, r0, lsl #20 │ │ │ │ + addeq r2, r7, ip, asr #10 │ │ │ │ + rsbseq r9, r6, r0, lsl #25 │ │ │ │ + @ instruction: 0x00769c98 │ │ │ │ + strdeq r2, [r7], r1 │ │ │ │ + addeq r2, r7, r0, ror r2 │ │ │ │ + rsbseq r9, r6, r0, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r2, r7, r0, ror #4 │ │ │ │ - ldrsheq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r9, r6, ip, lsl #20 │ │ │ │ - addeq r2, r7, r4, asr #3 │ │ │ │ - rsbseq r9, r6, r0, lsr sl │ │ │ │ - ldrsheq r9, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - umulleq r2, r7, ip, r1 │ │ │ │ - rsbseq r9, r6, r4, lsr #19 │ │ │ │ - rsbseq r9, r6, r8, lsr #18 │ │ │ │ + addeq r2, r7, r0, lsl #4 │ │ │ │ + @ instruction: 0x00769990 │ │ │ │ + rsbseq r9, r6, ip, lsr #19 │ │ │ │ addeq r2, r7, r4, ror #2 │ │ │ │ - @ instruction: 0x00769894 │ │ │ │ - addeq r2, r7, r8, lsr r1 │ │ │ │ - rsbseq r9, r6, ip, ror #16 │ │ │ │ + ldrsbeq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00769890 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + addeq r2, r7, ip, lsr r1 │ │ │ │ + rsbseq r9, r6, r4, asr #18 │ │ │ │ + rsbseq r9, r6, r8, asr #17 │ │ │ │ + addeq r2, r7, r4, lsl #2 │ │ │ │ + rsbseq r9, r6, r4, lsr r8 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + rsbseq r9, r6, ip, lsl #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 2755b8 │ │ │ │ ldr ip, [pc, #3012] @ 2755bc │ │ │ │ @@ -31762,15 +31762,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 274c34 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -32435,42 +32435,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r6, r3, r0, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r7, r6, asr #26 │ │ │ │ + addeq r1, r7, r6, ror #25 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r3, r4, lsl #2 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x008719bc │ │ │ │ - ldrsheq r9, [r6], #-0 @ │ │ │ │ - rsbseq r9, r6, r8, lsl #2 │ │ │ │ - addeq r1, r7, lr, lsr r6 │ │ │ │ - addeq r1, r7, r0, lsr #13 │ │ │ │ - ldrsbeq r8, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r1, r7, ip, asr r9 │ │ │ │ + @ instruction: 0x00769090 │ │ │ │ + rsbseq r9, r6, r8, lsr #1 │ │ │ │ + ldrdeq r1, [r7], lr │ │ │ │ + addeq r1, r7, r0, asr #12 │ │ │ │ + rsbseq r8, r6, r0, ror sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r1, r7, r0, lsr #12 │ │ │ │ - ldrheq r8, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r8, r6, ip, asr #27 │ │ │ │ - addeq r1, r7, ip, ror r5 │ │ │ │ - rsbseq r8, r6, r8, ror #27 │ │ │ │ - rsbseq r8, r6, r8, lsr #25 │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r1, r7, r4, asr r5 │ │ │ │ - rsbseq r8, r6, ip, asr sp │ │ │ │ - rsbseq r8, r6, r0, ror #25 │ │ │ │ + addeq r1, r7, r0, asr #11 │ │ │ │ + rsbseq r8, r6, r0, asr sp │ │ │ │ + rsbseq r8, r6, ip, ror #26 │ │ │ │ addeq r1, r7, ip, lsl r5 │ │ │ │ - rsbseq r8, r6, ip, asr #24 │ │ │ │ - strdeq r1, [r7], r0 │ │ │ │ - rsbseq r8, r6, r4, lsr #24 │ │ │ │ + rsbseq r8, r6, r8, lsl #27 │ │ │ │ + rsbseq r8, r6, r8, asr #24 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + strdeq r1, [r7], r4 │ │ │ │ + ldrsheq r8, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r8, r6, r0, lsl #25 │ │ │ │ + @ instruction: 0x008714bc │ │ │ │ + rsbseq r8, r6, ip, ror #23 │ │ │ │ + umulleq r1, r7, r0, r4 │ │ │ │ + rsbseq r8, r6, r4, asr #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -32535,30 +32535,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -32797,24 +32797,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r5, r3, r4, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r7, r8, lsr #7 │ │ │ │ - addeq r1, r7, pc, asr #1 │ │ │ │ + addeq r1, r7, r8, asr #6 │ │ │ │ + addeq r1, r7, pc, rrx │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r4, asr #10 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x00870fb4 │ │ │ │ - rsbseq r8, r6, r4, asr #14 │ │ │ │ - rsbseq r8, r6, r0, ror #14 │ │ │ │ - addeq r0, r7, r8, asr #30 │ │ │ │ - rsbseq r8, r6, ip, ror r6 │ │ │ │ + addeq r0, r7, r4, asr pc │ │ │ │ + rsbseq r8, r6, r4, ror #13 │ │ │ │ + rsbseq r8, r6, r0, lsl #14 │ │ │ │ + addeq r0, r7, r8, ror #29 │ │ │ │ + rsbseq r8, r6, ip, lsl r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 275bd8 │ │ │ │ ldr ip, [pc, #40] @ 275bdc │ │ │ │ @@ -32824,17 +32824,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r0, r7, r0, ror #29 │ │ │ │ - rsbseq r8, r6, r8, ror #13 │ │ │ │ - rsbseq r8, r6, ip, ror #12 │ │ │ │ + addeq r0, r7, r0, lsl #29 │ │ │ │ + rsbseq r8, r6, r8, lsl #13 │ │ │ │ + rsbseq r8, r6, ip, lsl #12 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -33295,20 +33295,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27634c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r8, ror #16 │ │ │ │ - ldrheq r8, [r6], #-8 @ │ │ │ │ - @ instruction: 0x00767f94 │ │ │ │ + addeq r0, r7, r8, lsl #16 │ │ │ │ + rsbseq r8, r6, r8, asr r0 │ │ │ │ + rsbseq r7, r6, r4, lsr pc │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r0, r7, r4, lsl #15 │ │ │ │ - rsbseq r7, r6, r0, lsr #31 │ │ │ │ + addeq r0, r7, r4, lsr #14 │ │ │ │ + rsbseq r7, r6, r0, asr #30 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -34264,64 +34264,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 276ad4 │ │ │ │ @ instruction: 0x00a34ab4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, r3, r0, ror #16 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ - addeq r0, r7, r0, lsr #32 │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - addeq r0, r7, r0, asr #2 │ │ │ │ - addeq r0, r7, ip, lsl r1 │ │ │ │ - addeq pc, r6, r4, lsr #31 │ │ │ │ - @ instruction: 0x0086fdb4 │ │ │ │ + umulleq r0, r7, r8, r3 │ │ │ │ + addeq pc, r6, r0, asr #31 │ │ │ │ + umulleq pc, r6, ip, pc @ │ │ │ │ + addeq r0, r7, r0, ror #1 │ │ │ │ + strheq r0, [r7], ip │ │ │ │ + addeq pc, r6, r4, asr #30 │ │ │ │ + addeq pc, r6, r4, asr sp @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - umulleq pc, r6, r8, fp @ │ │ │ │ - addeq pc, r6, r4, lsr #22 │ │ │ │ - addeq pc, r6, ip, lsr #14 │ │ │ │ - addeq pc, r6, ip, asr #12 │ │ │ │ - rsbseq r6, r6, r0, lsl #27 │ │ │ │ - @ instruction: 0x00766d98 │ │ │ │ + addeq pc, r6, r8, lsr fp @ │ │ │ │ + addeq pc, r6, r4, asr #21 │ │ │ │ + addeq pc, r6, ip, asr #13 │ │ │ │ + addeq pc, r6, ip, ror #11 │ │ │ │ + rsbseq r6, r6, r0, lsr #26 │ │ │ │ + rsbseq r6, r6, r8, lsr sp │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq pc, r6, ip, lsr r2 @ │ │ │ │ + ldrdeq pc, [r6], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq lr, [r6], r4 │ │ │ │ - rsbseq r6, r6, r4, ror #10 │ │ │ │ - rsbseq r6, r6, r0, lsl #11 │ │ │ │ - addeq lr, r6, r4, asr #22 │ │ │ │ - rsbseq r6, r6, r4, ror #6 │ │ │ │ + addeq lr, r6, r4, ror sp │ │ │ │ + rsbseq r6, r6, r4, lsl #10 │ │ │ │ + rsbseq r6, r6, r0, lsr #10 │ │ │ │ + addeq lr, r6, r4, ror #21 │ │ │ │ + rsbseq r6, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq lr, r6, r8, lsl sl │ │ │ │ - ldrsbeq r6, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r6, r6, r4, asr #2 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq lr, [r6], r0 │ │ │ │ - ldrsheq r6, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0086e9b8 │ │ │ │ rsbseq r6, r6, ip, ror r1 │ │ │ │ - addeq lr, r6, r4, asr #19 │ │ │ │ - ldrheq r6, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsheq r6, [r6], #-0 @ │ │ │ │ + rsbseq r6, r6, r4, ror #1 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + umulleq lr, r6, r0, r9 │ │ │ │ + @ instruction: 0x00766198 │ │ │ │ + rsbseq r6, r6, ip, lsl r1 │ │ │ │ + addeq lr, r6, r4, ror #18 │ │ │ │ + rsbseq r6, r6, r8, asr r1 │ │ │ │ + @ instruction: 0x00766090 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq lr, r6, ip, r9 │ │ │ │ - rsbseq r6, r6, r4, ror r1 │ │ │ │ - rsbseq r6, r6, r8, asr #1 │ │ │ │ + addeq lr, r6, ip, lsr r9 │ │ │ │ + rsbseq r6, r6, r4, lsl r1 │ │ │ │ + rsbseq r6, r6, r8, rrx │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r6, r4, asr r9 │ │ │ │ - rsbseq r6, r6, r8, lsl #1 │ │ │ │ - rsbseq r6, r6, r0, lsr #1 │ │ │ │ - addeq lr, r6, r4, lsr r9 │ │ │ │ - rsbseq r6, r6, r0, rrx │ │ │ │ - addeq lr, r6, r0, lsl r9 │ │ │ │ - rsbseq r6, r6, ip, lsr #2 │ │ │ │ + strdeq lr, [r6], r4 │ │ │ │ + rsbseq r6, r6, r8, lsr #32 │ │ │ │ + rsbseq r6, r6, r0, asr #32 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ + rsbseq r6, r6, r0 │ │ │ │ + @ instruction: 0x0086e8b0 │ │ │ │ + rsbseq r6, r6, ip, asr #1 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq lr, r6, ip, ror #17 │ │ │ │ - rsbseq r6, r6, ip, lsl r0 │ │ │ │ - addeq lr, r6, r0, asr #17 │ │ │ │ - ldrsheq r5, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + addeq lr, r6, ip, lsl #17 │ │ │ │ + ldrheq r5, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + addeq lr, r6, r0, ror #16 │ │ │ │ + @ instruction: 0x00765f94 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 277d48 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -35580,17 +35580,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2786f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r6, ip, ror r4 │ │ │ │ - ldrdeq lr, [r6], r0 │ │ │ │ - rsbseq r5, r6, ip, ror #23 │ │ │ │ + addeq lr, r6, ip, lsl r4 │ │ │ │ + addeq lr, r6, r0, ror r3 │ │ │ │ + rsbseq r5, r6, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 2787a0 │ │ │ │ @@ -35854,17 +35854,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 278b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq sp, r6, r0, lsl #31 │ │ │ │ - rsbseq r5, r6, r0, lsl r7 │ │ │ │ - rsbseq r5, r6, ip, lsr #14 │ │ │ │ + addeq sp, r6, r0, lsr #30 │ │ │ │ + ldrheq r5, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r6, ip, asr #13 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 278b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -35918,16 +35918,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 275b98 │ │ │ │ - addeq sp, r6, r8, lsl #29 │ │ │ │ - ldrheq r5, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq sp, r6, r8, lsr #28 │ │ │ │ + rsbseq r5, r6, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -36060,17 +36060,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - @ instruction: 0x0086dcb5 │ │ │ │ - addeq sp, r6, ip, asr #24 │ │ │ │ - rsbseq r5, r6, ip, ror r3 │ │ │ │ + addeq sp, r6, r5, asr ip │ │ │ │ + addeq sp, r6, ip, ror #23 │ │ │ │ + rsbseq r5, r6, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -36246,21 +36246,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 27916c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq sp, r6, r8, lsl #20 │ │ │ │ - rsbseq r5, r6, r8, lsr r1 │ │ │ │ + addeq sp, r6, r8, lsr #19 │ │ │ │ + ldrsbeq r5, [r6], #-8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r6, r8, ror #18 │ │ │ │ - @ instruction: 0x00765094 │ │ │ │ + addeq sp, r6, r8, lsl #18 │ │ │ │ + rsbseq r5, r6, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -36354,23 +36354,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 279308 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -36395,15 +36395,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 2793ac │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -36414,21 +36414,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -36529,23 +36529,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 2795c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -36574,15 +36574,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 279a80 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 279a78 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -36603,24 +36603,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -37063,17 +37063,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 279a24 │ │ │ │ adceq r1, r3, ip, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r3], r8 @ │ │ │ │ - umulleq ip, r6, r0, lr │ │ │ │ - rsbseq r4, r6, r8, lsl r7 │ │ │ │ - ldrheq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq ip, r6, r0, lsr lr │ │ │ │ + ldrheq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r4, r6, ip, asr r5 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ ldrdeq r1, [r3], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -37369,21 +37369,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27a2f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r6, r2, lsl #21 │ │ │ │ - addeq ip, r6, r0, asr #20 │ │ │ │ - strdeq ip, [r6], ip @ │ │ │ │ - rsbseq r3, r6, r8, lsr #30 │ │ │ │ + addeq ip, r6, r2, lsr #20 │ │ │ │ + addeq ip, r6, r0, ror #19 │ │ │ │ + umulleq ip, r6, ip, r7 │ │ │ │ + rsbseq r3, r6, r8, asr #29 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - rsbseq r3, r6, r4, lsl #30 │ │ │ │ + addeq ip, r6, r8, ror r7 │ │ │ │ + rsbseq r3, r6, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 27a498 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -37480,19 +37480,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r6, lr, lsr #12 │ │ │ │ + addeq ip, r6, lr, asr #11 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r0, lsr #12 │ │ │ │ - rsbseq r3, r6, ip, asr #26 │ │ │ │ + addeq ip, r6, r0, asr #11 │ │ │ │ + rsbseq r3, r6, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 27a618 │ │ │ │ @@ -37576,19 +37576,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 27a62c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r6, r0, lsl #9 │ │ │ │ + addeq ip, r6, r0, lsr #8 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r0, lsr #9 │ │ │ │ - rsbseq r3, r6, r8, asr #23 │ │ │ │ + addeq ip, r6, r0, asr #8 │ │ │ │ + rsbseq r3, r6, r8, ror #22 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -37771,21 +37771,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0x00a307bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq ip, [r6], ip @ │ │ │ │ - addeq ip, r6, r2, ror r2 │ │ │ │ + umulleq ip, r6, ip, r3 │ │ │ │ + addeq ip, r6, r2, lsl r2 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r0, r3, r8, lsr r6 │ │ │ │ - umulleq ip, r6, r8, r1 │ │ │ │ - ldrheq r3, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + addeq ip, r6, r8, lsr r1 │ │ │ │ + rsbseq r3, r6, r8, asr r9 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -37950,21 +37950,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 27ac0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r0, r3, ip, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, ip, ror #1 │ │ │ │ - addeq fp, r6, r8, ror #30 │ │ │ │ + addeq ip, r6, ip, lsl #1 │ │ │ │ + addeq fp, r6, r8, lsl #30 │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r0, r3, r8, lsr #6 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq fp, [r6], r0 │ │ │ │ - rsbseq r3, r6, r8, ror #13 │ │ │ │ + addeq fp, r6, r0, ror lr │ │ │ │ + rsbseq r3, r6, r8, lsl #13 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -38495,20 +38495,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 27b48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - strdeq fp, [r6], r6 │ │ │ │ - addeq fp, r6, r0, ror #12 │ │ │ │ - @ instruction: 0x00762d94 │ │ │ │ - rsbseq r2, r6, ip, lsr #27 │ │ │ │ - addeq fp, r6, r0, asr #12 │ │ │ │ - rsbseq r2, r6, ip, ror #26 │ │ │ │ + umulleq fp, r6, r6, ip │ │ │ │ + addeq fp, r6, r0, lsl #12 │ │ │ │ + rsbseq r2, r6, r4, lsr sp │ │ │ │ + rsbseq r2, r6, ip, asr #26 │ │ │ │ + addeq fp, r6, r0, ror #11 │ │ │ │ + rsbseq r2, r6, ip, lsl #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 27b6a8 │ │ │ │ @@ -38638,22 +38638,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 27b6d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq pc, r2, ip, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq fp, r6, lr, r4 │ │ │ │ - umulleq fp, r6, ip, r5 │ │ │ │ + addeq fp, r6, lr, lsr r4 │ │ │ │ + addeq fp, r6, ip, lsr r5 │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ - addeq fp, r6, ip, lsl #10 │ │ │ │ - umulleq fp, r6, ip, r4 │ │ │ │ - addeq fp, r6, r4, ror r4 │ │ │ │ - addeq fp, r6, ip, lsl #8 │ │ │ │ - rsbseq r2, r6, r8, lsr #24 │ │ │ │ + addeq fp, r6, ip, lsr #9 │ │ │ │ + addeq fp, r6, ip, lsr r4 │ │ │ │ + addeq fp, r6, r4, lsl r4 │ │ │ │ + addeq fp, r6, ip, lsr #7 │ │ │ │ + rsbseq r2, r6, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -38747,19 +38747,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27b878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq fp, r6, r8, lsl #7 │ │ │ │ + addeq fp, r6, r8, lsr #6 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r6, r0, asr r2 │ │ │ │ - rsbseq r2, r6, ip, ror r9 │ │ │ │ + strdeq fp, [r6], r0 │ │ │ │ + rsbseq r2, r6, ip, lsl r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -38862,19 +38862,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 27ba40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strheq fp, [r6], r0 │ │ │ │ - ldrsbeq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - addeq fp, r6, r0, lsl #1 │ │ │ │ - rsbseq r2, r6, r0, lsl r8 │ │ │ │ - rsbseq r2, r6, ip, lsr #16 │ │ │ │ + addeq fp, r6, r0, asr r0 │ │ │ │ + rsbseq r2, r6, ip, ror r7 │ │ │ │ + addeq fp, r6, r0, lsr #32 │ │ │ │ + ldrheq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, r6, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -39025,20 +39025,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r6, r4, ror #29 │ │ │ │ - addeq sl, r6, r8, lsl lr │ │ │ │ - rsbseq r2, r6, r8, lsr #11 │ │ │ │ - rsbseq r2, r6, r4, asr #11 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - rsbseq r2, r6, r8, lsr #10 │ │ │ │ + addeq sl, r6, r4, lsl #29 │ │ │ │ + @ instruction: 0x0086adb8 │ │ │ │ + rsbseq r2, r6, r8, asr #10 │ │ │ │ + rsbseq r2, r6, r4, ror #10 │ │ │ │ + umulleq sl, r6, r8, sp │ │ │ │ + rsbseq r2, r6, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -39189,29 +39189,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 27bf84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r0, ror #23 │ │ │ │ - rsbseq r2, r6, r4, lsr #7 │ │ │ │ - rsbseq r2, r6, ip, lsl #6 │ │ │ │ + addeq sl, r6, r0, lsl #23 │ │ │ │ + rsbseq r2, r6, r4, asr #6 │ │ │ │ + rsbseq r2, r6, ip, lsr #5 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x0086abb8 │ │ │ │ - @ instruction: 0x00762390 │ │ │ │ - rsbseq r2, r6, r4, ror #5 │ │ │ │ + addeq sl, r6, r8, asr fp │ │ │ │ + rsbseq r2, r6, r0, lsr r3 │ │ │ │ + rsbseq r2, r6, r4, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r6, ip, lsl #23 │ │ │ │ - rsbseq r2, r6, r0, lsl #7 │ │ │ │ - ldrheq r2, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq sl, r6, ip, lsr #22 │ │ │ │ + rsbseq r2, r6, r0, lsr #6 │ │ │ │ + rsbseq r2, r6, r8, asr r2 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sl, r6, r4, ror #22 │ │ │ │ - ldrsheq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r2, r6, r0, lsl r3 │ │ │ │ + addeq sl, r6, r4, lsl #22 │ │ │ │ + @ instruction: 0x00762294 │ │ │ │ + ldrheq r2, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -39379,21 +39379,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 27c260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq sl, r6, r4, lsl r9 │ │ │ │ - rsbseq r2, r6, r0, asr #32 │ │ │ │ + @ instruction: 0x0086a8b4 │ │ │ │ + rsbseq r1, r6, r0, ror #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sl, r6, r8, ror r8 │ │ │ │ - rsbseq r1, r6, r0, lsr #31 │ │ │ │ + addeq sl, r6, r8, lsl r8 │ │ │ │ + rsbseq r1, r6, r0, asr #30 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 27c3c8 │ │ │ │ @@ -39478,15 +39478,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, ip, ror #15 │ │ │ │ + addeq sl, r6, ip, lsl #15 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq lr, r2, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -39572,15 +39572,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r8, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, r0, lsl #13 │ │ │ │ + addeq sl, r6, r0, lsr #12 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r2, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -39665,15 +39665,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2e8b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq sl, [r6], ip │ │ │ │ + umulleq sl, r6, ip, r4 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq lr, r2, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -39762,15 +39762,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r4, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, ip, ror r3 │ │ │ │ + addeq sl, r6, ip, lsl r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r2, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -39946,35 +39946,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40022,15 +40022,15 @@ │ │ │ │ b 27c9c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 27c9c0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -40189,21 +40189,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a2e5bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r2, r8, ror r3 │ │ │ │ - addeq r9, r6, sp, asr #23 │ │ │ │ - addeq r9, r6, r4, lsl ip │ │ │ │ - rsbseq r1, r6, ip, lsr r3 │ │ │ │ + addeq r9, r6, sp, ror #22 │ │ │ │ + @ instruction: 0x00869bb4 │ │ │ │ + ldrsbeq r1, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ - rsbseq r1, r6, r0, ror #6 │ │ │ │ - rsbseq r1, r6, ip, ror r3 │ │ │ │ + addeq r9, r6, r0, ror fp │ │ │ │ + rsbseq r1, r6, r0, lsl #6 │ │ │ │ + rsbseq r1, r6, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 27d740 │ │ │ │ ldr r3, [pc, #2080] @ 27d744 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -40270,23 +40270,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27d038 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40311,29 +40311,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 27d0dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -40464,23 +40464,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 27d340 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40508,15 +40508,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 27d534 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 27d52c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -40528,15 +40528,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40725,22 +40725,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq sp, r2, r0, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq sp, r2, ip, ror fp │ │ │ │ - @ instruction: 0x008694b0 │ │ │ │ - rsbseq r0, r6, r8, lsr sp │ │ │ │ - ldrsbeq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r9, r6, r0, asr r4 │ │ │ │ + ldrsbeq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r0, r6, r8, ror fp │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq sp, r2, ip, ror r7 │ │ │ │ - addeq r9, r6, r0, ror r3 │ │ │ │ - rsbseq r0, r6, r0, lsl #22 │ │ │ │ - rsbseq r0, r6, ip, lsl fp │ │ │ │ + addeq r9, r6, r0, lsl r3 │ │ │ │ + rsbseq r0, r6, r0, lsr #21 │ │ │ │ + ldrheq r0, [r6], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -40774,15 +40774,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -40802,15 +40802,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 27d940 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -40942,21 +40942,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 27dac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r9, r6, ip, lsr #32 │ │ │ │ - rsbseq r0, r6, r0, ror #16 │ │ │ │ - rsbseq r0, r6, r8, asr r7 │ │ │ │ + addeq r8, r6, ip, asr #31 │ │ │ │ + rsbseq r0, r6, r0, lsl #16 │ │ │ │ + ldrsheq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r6, r0 │ │ │ │ - @ instruction: 0x00760790 │ │ │ │ - rsbseq r0, r6, ip, lsr #15 │ │ │ │ + addeq r8, r6, r0, lsr #31 │ │ │ │ + rsbseq r0, r6, r0, lsr r7 │ │ │ │ + rsbseq r0, r6, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 27dd24 │ │ │ │ ldr r3, [pc, #576] @ 27dd28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -40989,15 +40989,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -41102,22 +41102,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq sp, r2, r0, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq sp, r2, r8, asr r2 │ │ │ │ - addeq r8, r6, r4, asr #28 │ │ │ │ - ldrheq r0, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, r6, r0, ror r5 │ │ │ │ + addeq r8, r6, r4, ror #27 │ │ │ │ + rsbseq r0, r6, r0, asr r6 │ │ │ │ + rsbseq r0, r6, r0, lsl r5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq sp, r2, r0, asr r1 │ │ │ │ - addeq r8, r6, ip, lsl #27 │ │ │ │ - rsbseq r0, r6, ip, lsl r5 │ │ │ │ - rsbseq r0, r6, r8, lsr r5 │ │ │ │ + addeq r8, r6, ip, lsr #26 │ │ │ │ + ldrheq r0, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 27e5a0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -41177,15 +41177,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 27deb0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -41645,29 +41645,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ strheq sp, [r2], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq ip, r2, r8, lsr #28 │ │ │ │ - addeq r8, r6, ip, ror #12 │ │ │ │ - rsbseq pc, r5, ip, asr #30 │ │ │ │ - @ instruction: 0x0075fd94 │ │ │ │ + addeq r8, r6, ip, lsl #12 │ │ │ │ + rsbseq pc, r5, ip, ror #29 │ │ │ │ + rsbseq pc, r5, r4, lsr sp @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r8, r6, ip, lsr #12 │ │ │ │ - ldrheq pc, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsbeq pc, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r8, r6, r4, asr #11 │ │ │ │ - ldrsheq pc, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - addeq r8, r6, r0, asr #10 │ │ │ │ - rsbseq pc, r5, ip, lsr #27 │ │ │ │ - rsbseq pc, r5, ip, ror #24 │ │ │ │ - addeq r8, r6, r0, lsl r5 │ │ │ │ - rsbseq pc, r5, r4, asr #24 │ │ │ │ - rsbseq pc, r5, ip, asr #27 │ │ │ │ + addeq r8, r6, ip, asr #11 │ │ │ │ + rsbseq pc, r5, ip, asr sp @ │ │ │ │ + rsbseq pc, r5, r8, ror sp @ │ │ │ │ + addeq r8, r6, r4, ror #10 │ │ │ │ + @ instruction: 0x0075fc90 │ │ │ │ + addeq r8, r6, r0, ror #9 │ │ │ │ + rsbseq pc, r5, ip, asr #26 │ │ │ │ + rsbseq pc, r5, ip, lsl #24 │ │ │ │ + @ instruction: 0x008684b0 │ │ │ │ + rsbseq pc, r5, r4, ror #23 │ │ │ │ + rsbseq pc, r5, ip, ror #26 │ │ │ │ │ │ │ │ 0027e5e8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27e644 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -41699,17 +41699,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r6, r8, lsr r4 │ │ │ │ - rsbseq pc, r5, r8, asr #23 │ │ │ │ - rsbseq pc, r5, r4, ror #23 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + rsbseq pc, r5, r8, ror #22 │ │ │ │ + rsbseq pc, r5, r4, lsl #23 │ │ │ │ │ │ │ │ 0027e688 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -42174,17 +42174,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27ed90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ed94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r7, r6, r8, lsr #26 │ │ │ │ - ldrheq pc, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq pc, r5, ip, lsl r6 @ │ │ │ │ + addeq r7, r6, r8, asr #25 │ │ │ │ + rsbseq pc, r5, r4, asr r4 @ │ │ │ │ + ldrheq pc, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0027ed98 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -42311,23 +42311,23 @@ │ │ │ │ beq 27efcc │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27eff0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d83ec │ │ │ │ + bl 9d838c │ │ │ │ ldr r3, [pc, #268] @ 27f09c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f028 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f038 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42410,23 +42410,23 @@ │ │ │ │ beq 27f150 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f174 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d83e8 │ │ │ │ + bl 9d8388 │ │ │ │ ldr r3, [pc, #268] @ 27f220 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f1ac │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f1bc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42518,29 +42518,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f368 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7908 │ │ │ │ + bl 9d78a8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f45c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f3b0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f3c0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42663,29 +42663,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f5a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7904 │ │ │ │ + bl 9d78a4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f698 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f5ec │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f5fc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42853,15 +42853,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, ip, lsr #7 │ │ │ │ + addeq r7, r6, ip, asr #6 │ │ │ │ adceq fp, r2, r8, lsl #13 │ │ │ │ │ │ │ │ 0027f7e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -42937,15 +42937,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, r4, ror #4 │ │ │ │ + addeq r7, r6, r4, lsl #4 │ │ │ │ adceq fp, r2, r0, asr #10 │ │ │ │ │ │ │ │ 0027f92c : │ │ │ │ mov r3, #0 │ │ │ │ b 26d30c │ │ │ │ │ │ │ │ 0027f934 : │ │ │ │ @@ -43241,15 +43241,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 27fe88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -43868,39 +43868,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2807dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ umlaleq fp, r2, r4, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r6, r3, ror #22 │ │ │ │ + addeq r6, r6, r3, lsl #22 │ │ │ │ @ instruction: 0x00a2aebc │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008667b4 │ │ │ │ - rsbseq sp, r5, r8, ror #29 │ │ │ │ - rsbseq sp, r5, r0, lsl #30 │ │ │ │ - addeq r6, r6, r7, ror #9 │ │ │ │ - addeq r6, r6, ip, asr #9 │ │ │ │ - ldrsheq sp, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r6, r6, r4, asr r7 │ │ │ │ + rsbseq sp, r5, r8, lsl #29 │ │ │ │ + rsbseq sp, r5, r0, lsr #29 │ │ │ │ + addeq r6, r6, r7, lsl #9 │ │ │ │ + addeq r6, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x0075db9c │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r6, r0, ror #8 │ │ │ │ - ldrsheq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq sp, r5, ip, lsl #24 │ │ │ │ - addeq r6, r6, r4, asr #7 │ │ │ │ - rsbseq sp, r5, r0, lsr ip │ │ │ │ - ldrsheq sp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - umulleq r6, r6, ip, r3 @ │ │ │ │ - rsbseq sp, r5, r4, lsr #23 │ │ │ │ - rsbseq sp, r5, r8, lsr #22 │ │ │ │ + addeq r6, r6, r0, lsl #8 │ │ │ │ + @ instruction: 0x0075db90 │ │ │ │ + rsbseq sp, r5, ip, lsr #23 │ │ │ │ addeq r6, r6, r4, ror #6 │ │ │ │ - @ instruction: 0x0075da94 │ │ │ │ - addeq r6, r6, r8, lsr r3 │ │ │ │ - rsbseq sp, r5, ip, ror #20 │ │ │ │ + ldrsbeq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x0075da90 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + addeq r6, r6, ip, lsr r3 │ │ │ │ + rsbseq sp, r5, r4, asr #22 │ │ │ │ + rsbseq sp, r5, r8, asr #21 │ │ │ │ + addeq r6, r6, r4, lsl #6 │ │ │ │ + rsbseq sp, r5, r4, lsr sl │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ + rsbseq sp, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002807e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -43922,23 +43922,23 @@ │ │ │ │ beq 280890 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2808b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8630 │ │ │ │ + bl 9d85d0 │ │ │ │ ldr r3, [pc, #264] @ 28095c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2808e8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2808f8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -44029,29 +44029,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 280a7c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7cbc │ │ │ │ + bl 9d7c5c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 280b70 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 280ac4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 280ad4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -44208,15 +44208,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r5, [r6], r4 │ │ │ │ + addeq r5, r6, r4, ror lr │ │ │ │ @ instruction: 0x00a2a1b4 │ │ │ │ │ │ │ │ 00280cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -44290,15 +44290,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 280ed4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -44910,38 +44910,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 281800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq sl, r2, r8, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r6, ip, lsr #22 │ │ │ │ + addeq r5, r6, ip, asr #21 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, ip, lsl #29 │ │ │ │ - addeq r5, r6, ip, lsl #15 │ │ │ │ - rsbseq ip, r5, r0, asr #29 │ │ │ │ - ldrsbeq ip, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r5, [r6], r4 │ │ │ │ - addeq r5, r6, ip, lsr #9 │ │ │ │ - ldrsbeq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r6, ip, lsr r4 │ │ │ │ - rsbseq ip, r5, ip, asr #23 │ │ │ │ - rsbseq ip, r5, r8, ror #23 │ │ │ │ - umulleq r5, r6, ip, r3 │ │ │ │ - rsbseq ip, r5, r8, lsl #24 │ │ │ │ - rsbseq ip, r5, r8, asr #21 │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, r4, ror r3 │ │ │ │ + addeq r5, r6, ip, lsr #14 │ │ │ │ + rsbseq ip, r5, r0, ror #28 │ │ │ │ + rsbseq ip, r5, r8, ror lr │ │ │ │ + addeq r5, r6, r4, ror r4 │ │ │ │ + addeq r5, r6, ip, asr #8 │ │ │ │ rsbseq ip, r5, ip, ror fp │ │ │ │ - rsbseq ip, r5, r0, lsl #22 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + rsbseq ip, r5, ip, ror #22 │ │ │ │ + rsbseq ip, r5, r8, lsl #23 │ │ │ │ addeq r5, r6, ip, lsr r3 │ │ │ │ - rsbseq ip, r5, ip, ror #20 │ │ │ │ - addeq r5, r6, r0, lsl r3 │ │ │ │ - rsbseq ip, r5, r4, asr #20 │ │ │ │ + rsbseq ip, r5, r8, lsr #23 │ │ │ │ + rsbseq ip, r5, r8, ror #20 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + addeq r5, r6, r4, lsl r3 │ │ │ │ + rsbseq ip, r5, ip, lsl fp │ │ │ │ + rsbseq ip, r5, r0, lsr #21 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + rsbseq ip, r5, ip, lsl #20 │ │ │ │ + @ instruction: 0x008652b0 │ │ │ │ + rsbseq ip, r5, r4, ror #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00281804 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -45071,30 +45071,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -45919,45 +45919,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r9, r2, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r4, [r6], sp │ │ │ │ + addeq r4, r6, sp, ror sp │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq r9, r2, r8, lsl #1 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - umulleq r4, r6, r9, r4 │ │ │ │ - addeq r4, r6, r4, lsr #8 │ │ │ │ - rsbseq fp, r5, r4, asr fp │ │ │ │ + addeq r4, r6, r9, lsr r4 │ │ │ │ + addeq r4, r6, r4, asr #7 │ │ │ │ + ldrsheq fp, [r5], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r6, r0, ror #6 │ │ │ │ - ldrsheq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r5, ip, lsl #22 │ │ │ │ + addeq r4, r6, r0, lsl #6 │ │ │ │ + @ instruction: 0x0075ba90 │ │ │ │ + rsbseq fp, r5, ip, lsr #21 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ - rsbseq fp, r5, r0, ror #18 │ │ │ │ - rsbseq fp, r5, ip, lsl r8 │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - strheq r4, [r6], r8 │ │ │ │ - rsbseq fp, r5, r0, asr #17 │ │ │ │ - rsbseq fp, r5, r4, asr #16 │ │ │ │ - umulleq r4, r6, r0, r0 │ │ │ │ + umulleq r4, r6, r4, r0 │ │ │ │ + rsbseq fp, r5, r0, lsl #18 │ │ │ │ ldrheq fp, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + addeq r4, r6, r8, asr r0 │ │ │ │ + rsbseq fp, r5, r0, ror #16 │ │ │ │ + rsbseq fp, r5, r4, ror #15 │ │ │ │ + addeq r4, r6, r0, lsr r0 │ │ │ │ + rsbseq fp, r5, ip, asr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r6, ip, rrx │ │ │ │ - @ instruction: 0x0075b79c │ │ │ │ - addeq r4, r6, r4, asr #32 │ │ │ │ - rsbseq fp, r5, r8, ror r7 │ │ │ │ - @ instruction: 0x0075b790 │ │ │ │ + addeq r4, r6, ip │ │ │ │ + rsbseq fp, r5, ip, lsr r7 │ │ │ │ + addeq r3, r6, r4, ror #31 │ │ │ │ + rsbseq fp, r5, r8, lsl r7 │ │ │ │ + rsbseq fp, r5, r0, lsr r7 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -46258,34 +46258,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -47065,58 +47065,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 28346c │ │ │ │ adceq r8, r2, ip, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r6, sl, asr fp │ │ │ │ - addeq r3, r6, r4, lsr fp │ │ │ │ - umulleq r3, r6, ip, fp │ │ │ │ + strdeq r3, [r6], sl │ │ │ │ + ldrdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, ip, lsr fp │ │ │ │ ldrdeq r7, [r2], ip @ │ │ │ │ - @ instruction: 0x00863ab4 │ │ │ │ - @ instruction: 0x008639b0 │ │ │ │ - rsbseq fp, r5, ip, lsl r2 │ │ │ │ - ldrsbeq fp, [r5], #-8 @ │ │ │ │ + addeq r3, r6, r4, asr sl │ │ │ │ + addeq r3, r6, r0, asr r9 │ │ │ │ + ldrheq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r5, r8, ror r0 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r3, r6, r8, lsl #18 │ │ │ │ - addeq r3, r6, ip, lsr #15 │ │ │ │ - addeq r3, r6, r0, ror #12 │ │ │ │ + addeq r3, r6, r8, lsr #17 │ │ │ │ + addeq r3, r6, ip, asr #14 │ │ │ │ + addeq r3, r6, r0, lsl #12 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - strdeq r3, [r6], ip │ │ │ │ - addeq r3, r6, r8, lsl #11 │ │ │ │ - addeq r3, r6, r4, lsr #6 │ │ │ │ + umulleq r3, r6, ip, r5 │ │ │ │ + addeq r3, r6, r8, lsr #10 │ │ │ │ + addeq r3, r6, r4, asr #5 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r3, r6, r4, rrx │ │ │ │ - addeq r2, r6, r0, lsl #31 │ │ │ │ - ldrheq sl, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq sl, r5, ip, asr #13 │ │ │ │ + addeq r3, r6, r4 │ │ │ │ + addeq r2, r6, r0, lsr #30 │ │ │ │ + rsbseq sl, r5, r4, asr r6 │ │ │ │ + rsbseq sl, r5, ip, ror #12 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r2, r6, r4, lsr fp │ │ │ │ - rsbseq sl, r5, r4, asr #5 │ │ │ │ - rsbseq sl, r5, r0, ror #5 │ │ │ │ - addeq r2, r6, r4, lsr #17 │ │ │ │ - rsbseq sl, r5, r4, asr #1 │ │ │ │ + ldrdeq r2, [r6], r4 │ │ │ │ + rsbseq sl, r5, r4, ror #4 │ │ │ │ + rsbseq sl, r5, r0, lsl #5 │ │ │ │ + addeq r2, r6, r4, asr #16 │ │ │ │ + rsbseq sl, r5, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r2, r6, r4, lsr r7 │ │ │ │ - rsbseq r9, r5, ip, lsr pc │ │ │ │ - rsbseq r9, r5, r0, asr #29 │ │ │ │ - addeq r2, r6, r8, ror #13 │ │ │ │ - rsbseq r9, r5, r4, lsl lr │ │ │ │ - addeq r2, r6, r4, asr #13 │ │ │ │ - rsbseq r9, r5, r0, ror #29 │ │ │ │ + ldrdeq r2, [r6], r4 │ │ │ │ + ldrsbeq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, r5, r0, ror #28 │ │ │ │ + addeq r2, r6, r8, lsl #13 │ │ │ │ + ldrheq r9, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r2, r6, r4, ror #12 │ │ │ │ + rsbseq r9, r5, r0, lsl #29 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - umulleq r2, r6, r8, r6 │ │ │ │ - rsbseq r9, r5, ip, asr #27 │ │ │ │ + addeq r2, r6, r8, lsr r6 │ │ │ │ + rsbseq r9, r5, ip, ror #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r6, ip, ror r6 │ │ │ │ - ldrheq r9, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r9, r5, r8, asr #27 │ │ │ │ - addeq r2, r6, ip, asr r6 │ │ │ │ - rsbseq r9, r5, ip, lsl #27 │ │ │ │ + addeq r2, r6, ip, lsl r6 │ │ │ │ + rsbseq r9, r5, r0, asr sp │ │ │ │ + rsbseq r9, r5, r8, ror #26 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ + rsbseq r9, r5, ip, lsr #26 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 284080 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283a14 │ │ │ │ @@ -47906,15 +47906,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2846a4 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -48797,45 +48797,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 285198 │ │ │ │ adceq r6, r2, ip, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r2, [r6], r2 @ │ │ │ │ + umulleq r2, r6, r2, r1 │ │ │ │ adceq r6, r2, r8, ror #7 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r1, r6, r0, ror #24 │ │ │ │ - @ instruction: 0x00759394 │ │ │ │ - rsbseq r9, r5, ip, lsr #7 │ │ │ │ - @ instruction: 0x008619b0 │ │ │ │ - ldrsbeq r9, [r5], #-12 @ │ │ │ │ + addeq r1, r6, r0, lsl #24 │ │ │ │ + rsbseq r9, r5, r4, lsr r3 │ │ │ │ + rsbseq r9, r5, ip, asr #6 │ │ │ │ + addeq r1, r6, r0, asr r9 │ │ │ │ + rsbseq r9, r5, ip, ror r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r6, ip, asr #18 │ │ │ │ - rsbseq r9, r5, ip, lsr #4 │ │ │ │ - rsbseq r9, r5, r4, ror r0 │ │ │ │ + addeq r1, r6, ip, ror #17 │ │ │ │ + rsbseq r9, r5, ip, asr #3 │ │ │ │ + rsbseq r9, r5, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x008618bc │ │ │ │ - rsbseq r9, r5, ip, asr #32 │ │ │ │ - rsbseq r9, r5, r8, rrx │ │ │ │ - addeq r1, r6, r0, ror #2 │ │ │ │ - rsbseq r8, r5, r8, ror #18 │ │ │ │ - rsbseq r8, r5, ip, ror #17 │ │ │ │ - addeq r1, r6, r4, lsr r1 │ │ │ │ - rsbseq r8, r5, r0, lsr #19 │ │ │ │ - rsbseq r8, r5, r0, ror #16 │ │ │ │ - addeq r1, r6, r8, lsl #2 │ │ │ │ - rsbseq r8, r5, r4, lsr r8 │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ - rsbseq r8, r5, ip, lsl #16 │ │ │ │ + addeq r1, r6, ip, asr r8 │ │ │ │ + rsbseq r8, r5, ip, ror #31 │ │ │ │ + rsbseq r9, r5, r8 │ │ │ │ + addeq r1, r6, r0, lsl #2 │ │ │ │ + rsbseq r8, r5, r8, lsl #18 │ │ │ │ + rsbseq r8, r5, ip, lsl #17 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ + rsbseq r8, r5, r0, asr #18 │ │ │ │ + rsbseq r8, r5, r0, lsl #16 │ │ │ │ + addeq r1, r6, r8, lsr #1 │ │ │ │ + ldrsbeq r8, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r1, r6, r8, ror r0 │ │ │ │ + rsbseq r8, r5, ip, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strheq r1, [r6], ip │ │ │ │ - ldrsheq r8, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r8, r5, r8, ror r9 │ │ │ │ + addeq r1, r6, ip, asr r0 │ │ │ │ + @ instruction: 0x00758790 │ │ │ │ + rsbseq r8, r5, r8, lsl r9 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 285198 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 284be4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -49311,15 +49311,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 285c88 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -50198,44 +50198,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 28672c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 28672c │ │ │ │ adceq r5, r2, r8, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r6, r6, lsl ip │ │ │ │ + @ instruction: 0x00860bb6 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r4, r2, r8, lsl lr │ │ │ │ - addeq r0, r6, r8, lsl r4 │ │ │ │ - rsbseq r7, r5, r4, asr #22 │ │ │ │ + @ instruction: 0x008603b8 │ │ │ │ + rsbseq r7, r5, r4, ror #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008603b4 │ │ │ │ - @ instruction: 0x00757c94 │ │ │ │ - ldrsbeq r7, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r0, r6, r4, asr r3 │ │ │ │ + rsbseq r7, r5, r4, lsr ip │ │ │ │ + rsbseq r7, r5, ip, ror sl │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ - rsbseq r7, r5, r8, lsr #20 │ │ │ │ - rsbseq r7, r5, r0, asr #20 │ │ │ │ - @ instruction: 0x008602bc │ │ │ │ - rsbseq r7, r5, ip, asr #20 │ │ │ │ - rsbseq r7, r5, r8, ror #20 │ │ │ │ - umulleq pc, r5, ip, fp @ │ │ │ │ - rsbseq r7, r5, r4, lsr #7 │ │ │ │ - rsbseq r7, r5, r8, lsr #6 │ │ │ │ - addeq pc, r5, r0, ror fp @ │ │ │ │ - ldrsbeq r7, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0075729c │ │ │ │ - addeq pc, r5, r4, asr #22 │ │ │ │ - rsbseq r7, r5, r0, ror r2 │ │ │ │ - addeq pc, r5, r4, lsl fp @ │ │ │ │ - rsbseq r7, r5, r8, asr #4 │ │ │ │ + umulleq r0, r6, r4, r2 │ │ │ │ + rsbseq r7, r5, r8, asr #19 │ │ │ │ + rsbseq r7, r5, r0, ror #19 │ │ │ │ + addeq r0, r6, ip, asr r2 │ │ │ │ + rsbseq r7, r5, ip, ror #19 │ │ │ │ + rsbseq r7, r5, r8, lsl #20 │ │ │ │ + addeq pc, r5, ip, lsr fp @ │ │ │ │ + rsbseq r7, r5, r4, asr #6 │ │ │ │ + rsbseq r7, r5, r8, asr #5 │ │ │ │ + addeq pc, r5, r0, lsl fp @ │ │ │ │ + rsbseq r7, r5, ip, ror r3 │ │ │ │ + rsbseq r7, r5, ip, lsr r2 │ │ │ │ + addeq pc, r5, r4, ror #21 │ │ │ │ + rsbseq r7, r5, r0, lsl r2 │ │ │ │ + @ instruction: 0x0085fab4 │ │ │ │ + rsbseq r7, r5, r8, ror #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - rsbseq r7, r5, ip, lsr #4 │ │ │ │ - ldrheq r7, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + umulleq pc, r5, r8, sl @ │ │ │ │ + rsbseq r7, r5, ip, asr #3 │ │ │ │ + rsbseq r7, r5, r4, asr r3 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2861b8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -50702,15 +50702,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 28723c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -51577,48 +51577,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2879c8 │ │ │ │ mov r2, #0 │ │ │ │ b 2879c8 │ │ │ │ adceq r3, r2, r4, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq pc, r5, sl, ror #12 │ │ │ │ + addeq pc, r5, sl, lsl #12 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r3, r2, r0, asr #16 │ │ │ │ - addeq lr, r5, r4, lsl #28 │ │ │ │ - rsbseq r6, r5, r0, lsr r5 │ │ │ │ + addeq lr, r5, r4, lsr #27 │ │ │ │ + ldrsbeq r6, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umulleq lr, r5, r8, sp │ │ │ │ - rsbseq r6, r5, r8, ror r6 │ │ │ │ - rsbseq r6, r5, r0, asr #9 │ │ │ │ + addeq lr, r5, r8, lsr sp │ │ │ │ + rsbseq r6, r5, r8, lsl r6 │ │ │ │ + rsbseq r6, r5, r0, ror #8 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r5, r8, asr #25 │ │ │ │ - ldrsheq r6, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r6, r5, r4, lsl r4 │ │ │ │ - umulleq lr, r5, r0, ip │ │ │ │ - rsbseq r6, r5, r0, lsr #8 │ │ │ │ - rsbseq r6, r5, ip, lsr r4 │ │ │ │ + addeq lr, r5, r8, ror #24 │ │ │ │ + @ instruction: 0x0075639c │ │ │ │ + ldrheq r6, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + addeq lr, r5, r0, lsr ip │ │ │ │ + rsbseq r6, r5, r0, asr #7 │ │ │ │ + ldrsbeq r6, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq lr, r5, ip, ror #9 │ │ │ │ - ldrsheq r5, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r5, r5, r8, ror ip │ │ │ │ - addeq lr, r5, r0, asr #9 │ │ │ │ - rsbseq r5, r5, ip, lsr #26 │ │ │ │ - rsbseq r5, r5, ip, ror #23 │ │ │ │ - umulleq lr, r5, r8, r4 │ │ │ │ - rsbseq r5, r5, r4, asr #23 │ │ │ │ - addeq lr, r5, r8, ror #8 │ │ │ │ - @ instruction: 0x00755b9c │ │ │ │ + addeq lr, r5, ip, lsl #9 │ │ │ │ + @ instruction: 0x00755c94 │ │ │ │ + rsbseq r5, r5, r8, lsl ip │ │ │ │ + addeq lr, r5, r0, ror #8 │ │ │ │ + rsbseq r5, r5, ip, asr #25 │ │ │ │ + rsbseq r5, r5, ip, lsl #23 │ │ │ │ + addeq lr, r5, r8, lsr r4 │ │ │ │ + rsbseq r5, r5, r4, ror #22 │ │ │ │ + addeq lr, r5, r8, lsl #8 │ │ │ │ + rsbseq r5, r5, ip, lsr fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq lr, r5, ip, asr #8 │ │ │ │ - rsbseq r5, r5, r0, lsl #23 │ │ │ │ - rsbseq r5, r5, r8, lsl #26 │ │ │ │ + addeq lr, r5, ip, ror #7 │ │ │ │ + rsbseq r5, r5, r0, lsr #22 │ │ │ │ + rsbseq r5, r5, r8, lsr #25 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -52096,26 +52096,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 288888 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 288878 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2887e4 │ │ │ │ b 2886f0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d83ec │ │ │ │ + bl 9d838c │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -52264,15 +52264,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 288b8c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 288ba4 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 288a9c │ │ │ │ b 28893c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -52282,15 +52282,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d7908 │ │ │ │ + bl 9d78a8 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -52458,15 +52458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r5, r4, lsr #29 │ │ │ │ + addeq sp, r5, r4, asr #28 │ │ │ │ adceq r2, r2, ip, lsl r1 │ │ │ │ │ │ │ │ 00288d50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -52585,15 +52585,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 288f90 │ │ │ │ @@ -53478,44 +53478,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2891b0 │ │ │ │ strheq r2, [r2], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r5, r2, lsr #18 │ │ │ │ + addeq sp, r5, r2, asr #17 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, ip, lsl #22 │ │ │ │ - addeq sp, r5, ip, ror #1 │ │ │ │ - rsbseq r4, r5, r8, lsl r8 │ │ │ │ + addeq sp, r5, ip, lsl #1 │ │ │ │ + ldrheq r4, [r5], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r5, r8, lsl #1 │ │ │ │ - rsbseq r4, r5, r8, ror #18 │ │ │ │ - ldrheq r4, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + addeq sp, r5, r8, lsr #32 │ │ │ │ + rsbseq r4, r5, r8, lsl #18 │ │ │ │ + rsbseq r4, r5, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq ip, r5, ip, asr #31 │ │ │ │ - rsbseq r4, r5, r0, lsl #14 │ │ │ │ - rsbseq r4, r5, r8, lsl r7 │ │ │ │ - umulleq ip, r5, r4, pc @ │ │ │ │ - rsbseq r4, r5, r4, lsr #14 │ │ │ │ - rsbseq r4, r5, r0, asr #14 │ │ │ │ - addeq ip, r5, r0, lsl r8 │ │ │ │ - rsbseq r4, r5, r8, lsl r0 │ │ │ │ - @ instruction: 0x00753f9c │ │ │ │ - addeq ip, r5, r4, ror #15 │ │ │ │ - rsbseq r4, r5, r0, asr r0 │ │ │ │ - rsbseq r3, r5, r0, lsl pc │ │ │ │ - @ instruction: 0x0085c7bc │ │ │ │ - rsbseq r3, r5, r8, ror #29 │ │ │ │ - addeq ip, r5, ip, lsl #15 │ │ │ │ - rsbseq r3, r5, r0, asr #29 │ │ │ │ + addeq ip, r5, ip, ror #30 │ │ │ │ + rsbseq r4, r5, r0, lsr #13 │ │ │ │ + ldrheq r4, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + addeq ip, r5, r4, lsr pc │ │ │ │ + rsbseq r4, r5, r4, asr #13 │ │ │ │ + rsbseq r4, r5, r0, ror #13 │ │ │ │ + @ instruction: 0x0085c7b0 │ │ │ │ + ldrheq r3, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r3, r5, ip, lsr pc │ │ │ │ + addeq ip, r5, r4, lsl #15 │ │ │ │ + ldrsheq r3, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r3, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + addeq ip, r5, ip, asr r7 │ │ │ │ + rsbseq r3, r5, r8, lsl #29 │ │ │ │ + addeq ip, r5, ip, lsr #14 │ │ │ │ + rsbseq r3, r5, r0, ror #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq ip, r5, r0, ror r7 │ │ │ │ - rsbseq r3, r5, r4, lsr #29 │ │ │ │ - rsbseq r4, r5, ip, lsr #32 │ │ │ │ + addeq ip, r5, r0, lsl r7 │ │ │ │ + rsbseq r3, r5, r4, asr #28 │ │ │ │ + rsbseq r3, r5, ip, asr #31 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -54067,31 +54067,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -54850,30 +54850,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 28b484 │ │ │ │ adceq r0, r2, r4, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r5, sl, lsr #27 │ │ │ │ + addeq fp, r5, sl, asr #26 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq pc, r1, r8, lsl #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strheq fp, [r5], r0 │ │ │ │ - @ instruction: 0x00752990 │ │ │ │ - ldrsbeq r2, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + addeq fp, r5, r0, asr r0 │ │ │ │ + rsbseq r2, r5, r0, lsr r9 │ │ │ │ + rsbseq r2, r5, ip, ror r7 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r5, r4, rrx │ │ │ │ - ldrsheq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r2, r5, r0, lsl r8 │ │ │ │ - addeq fp, r5, r0, lsr r0 │ │ │ │ - rsbseq r2, r5, ip, asr r7 │ │ │ │ + addeq fp, r5, r4 │ │ │ │ + @ instruction: 0x00752794 │ │ │ │ + ldrheq r2, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq sl, [r5], r0 │ │ │ │ + ldrsheq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -56431,31 +56431,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r5, r0, asr #32 │ │ │ │ - rsbseq r1, r5, ip, ror #14 │ │ │ │ - addeq sl, r5, r4, lsl r0 │ │ │ │ - rsbseq r1, r5, r0, lsl #17 │ │ │ │ - rsbseq r1, r5, r4, asr #14 │ │ │ │ - addeq r9, r5, r8, ror #31 │ │ │ │ - ldrsheq r1, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r1, r5, r4, ror r7 │ │ │ │ - addeq r9, r5, r0, asr #31 │ │ │ │ - rsbseq r1, r5, ip, ror #13 │ │ │ │ + addeq r9, r5, r0, ror #31 │ │ │ │ + rsbseq r1, r5, ip, lsl #14 │ │ │ │ + @ instruction: 0x00859fb4 │ │ │ │ + rsbseq r1, r5, r0, lsr #16 │ │ │ │ + rsbseq r1, r5, r4, ror #13 │ │ │ │ + addeq r9, r5, r8, lsl #31 │ │ │ │ + @ instruction: 0x00751790 │ │ │ │ + rsbseq r1, r5, r4, lsl r7 │ │ │ │ + addeq r9, r5, r0, ror #30 │ │ │ │ + rsbseq r1, r5, ip, lsl #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq r9, r5, r8, pc @ │ │ │ │ - rsbseq r1, r5, r8, asr #13 │ │ │ │ - rsbseq r1, r5, r0, asr r8 │ │ │ │ - addeq r9, r5, r0, ror pc │ │ │ │ - rsbseq r1, r5, r4, lsr #13 │ │ │ │ - ldrheq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r9, r5, r8, lsr pc │ │ │ │ + rsbseq r1, r5, r8, ror #12 │ │ │ │ + ldrsheq r1, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r9, r5, r0, lsl pc │ │ │ │ + rsbseq r1, r5, r4, asr #12 │ │ │ │ + rsbseq r1, r5, ip, asr r6 │ │ │ │ │ │ │ │ 0028cb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -56539,15 +56539,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r0, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00859ebc │ │ │ │ + addeq r9, r5, ip, asr lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq lr, r1, ip, ror r1 │ │ │ │ │ │ │ │ 0028cd00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56570,23 +56570,23 @@ │ │ │ │ beq 28cdb0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 28cdbc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d87c8 │ │ │ │ + bl 9d8768 │ │ │ │ ldr r3, [pc, #248] @ 28ce6c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 28cdfc │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ce0c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -56674,29 +56674,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 28cf70 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7f28 │ │ │ │ + bl 9d7ec8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 28d06c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 28cfc8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cfd8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -56847,15 +56847,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r1, r0, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r8, ror r9 │ │ │ │ @ instruction: 0x00a1dcb8 │ │ │ │ │ │ │ │ 0028d1b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -56941,15 +56941,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -56969,15 +56969,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 28d480 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -57694,38 +57694,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 28df40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq sp, r1, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [r5], sl │ │ │ │ + umulleq r9, r5, sl, r5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq sp, [r1], r8 @ │ │ │ │ - addeq r9, r5, r8, lsr r2 │ │ │ │ - rsbseq r0, r5, ip, ror #20 │ │ │ │ - rsbseq r0, r5, r4, ror #18 │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + rsbseq r0, r5, ip, lsl #20 │ │ │ │ + rsbseq r0, r5, r4, lsl #18 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - umulleq r9, r5, r0, r1 │ │ │ │ - rsbseq r0, r5, r4, asr #17 │ │ │ │ - ldrsbeq r0, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r8, r5, r6, lsl #30 │ │ │ │ - addeq r8, r5, ip, lsr sp │ │ │ │ - rsbseq r0, r5, ip, asr #9 │ │ │ │ - rsbseq r0, r5, r8, ror #9 │ │ │ │ - addeq r8, r5, r4, ror #24 │ │ │ │ - @ instruction: 0x00750390 │ │ │ │ + addeq r9, r5, r0, lsr r1 │ │ │ │ + rsbseq r0, r5, r4, ror #16 │ │ │ │ + rsbseq r0, r5, ip, ror r8 │ │ │ │ + addeq r8, r5, r6, lsr #29 │ │ │ │ + ldrdeq r8, [r5], ip │ │ │ │ + rsbseq r0, r5, ip, ror #8 │ │ │ │ + rsbseq r0, r5, r8, lsl #9 │ │ │ │ + addeq r8, r5, r4, lsl #24 │ │ │ │ + rsbseq r0, r5, r0, lsr r3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r5, r4, lsr #24 │ │ │ │ - rsbseq r0, r5, ip, lsr #8 │ │ │ │ - ldrheq r0, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ - rsbseq r0, r5, ip, lsr #6 │ │ │ │ - ldrdeq r8, [r5], r0 │ │ │ │ - rsbseq r0, r5, r4, lsl #6 │ │ │ │ + addeq r8, r5, r4, asr #23 │ │ │ │ + rsbseq r0, r5, ip, asr #7 │ │ │ │ + rsbseq r0, r5, r0, asr r3 │ │ │ │ + umulleq r8, r5, ip, fp │ │ │ │ + rsbseq r0, r5, ip, asr #5 │ │ │ │ + addeq r8, r5, r0, ror fp │ │ │ │ + rsbseq r0, r5, r4, lsr #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028df44 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57866,26 +57866,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28e190 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -57914,15 +57914,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28e24c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -57931,26 +57931,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -58018,23 +58018,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28e3f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -58063,35 +58063,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28e4a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -58722,44 +58722,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 28eb90 │ │ │ │ adceq ip, r1, r0, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r8, [r5], r3 │ │ │ │ + addeq r8, r5, r3, ror r3 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq ip, [r1], r0 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r5, r0, lsl #27 │ │ │ │ - ldrheq pc, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq pc, r4, r8, lsr #9 │ │ │ │ + addeq r7, r5, r0, lsr #26 │ │ │ │ + rsbseq pc, r4, r4, asr r5 @ │ │ │ │ + rsbseq pc, r4, r8, asr #8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r7, r5, r3, lsr r9 │ │ │ │ + ldrdeq r7, [r5], r3 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r5, r8, asr r6 │ │ │ │ - rsbseq lr, r4, r8, ror #27 │ │ │ │ - rsbseq lr, r4, r4, lsl #28 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ + rsbseq lr, r4, r8, lsl #27 │ │ │ │ + rsbseq lr, r4, r4, lsr #27 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r7, r5, ip, lsl #10 │ │ │ │ - rsbseq lr, r4, r8, lsr ip │ │ │ │ + addeq r7, r5, ip, lsr #9 │ │ │ │ + ldrsbeq lr, [r4], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r5, r8, ror r4 │ │ │ │ - rsbseq lr, r4, r0, lsl #25 │ │ │ │ - rsbseq lr, r4, r4, lsl #24 │ │ │ │ - addeq r7, r5, r4, lsr r4 │ │ │ │ - rsbseq lr, r4, r8, ror #22 │ │ │ │ - rsbseq lr, r4, r0, lsl #23 │ │ │ │ - addeq r7, r5, r4, lsl r4 │ │ │ │ - rsbseq lr, r4, r4, asr #22 │ │ │ │ - strdeq r7, [r5], r0 │ │ │ │ - rsbseq lr, r4, ip, lsl fp │ │ │ │ + addeq r7, r5, r8, lsl r4 │ │ │ │ + rsbseq lr, r4, r0, lsr #24 │ │ │ │ + rsbseq lr, r4, r4, lsr #23 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + rsbseq lr, r4, r8, lsl #22 │ │ │ │ + rsbseq lr, r4, r0, lsr #22 │ │ │ │ + @ instruction: 0x008573b4 │ │ │ │ + rsbseq lr, r4, r4, ror #21 │ │ │ │ + umulleq r7, r5, r0, r3 │ │ │ │ + ldrheq lr, [r4], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -59366,26 +59366,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28f8f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -59414,15 +59414,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28f9b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -59431,26 +59431,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -59518,23 +59518,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28fb58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -59563,35 +59563,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28fc0c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -59765,17 +59765,17 @@ │ │ │ │ bl 278c38 │ │ │ │ mov r1, r0 │ │ │ │ b 28fd84 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r0, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r1, r4, lsl #13 │ │ │ │ - addeq r6, r5, r4, asr ip │ │ │ │ - rsbseq lr, r4, r8, lsl #9 │ │ │ │ - rsbseq lr, r4, ip, ror r3 │ │ │ │ + strdeq r6, [r5], r4 │ │ │ │ + rsbseq lr, r4, r8, lsr #8 │ │ │ │ + rsbseq lr, r4, ip, lsl r3 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0028ff3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59859,15 +59859,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r0, lsl fp │ │ │ │ + @ instruction: 0x00856ab0 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, ip, asr #27 │ │ │ │ │ │ │ │ 002900ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -59957,15 +59957,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r6, r5, ip, r9 │ │ │ │ + addeq r6, r5, ip, lsr r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, ip, asr #24 │ │ │ │ │ │ │ │ 00290228 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -60060,15 +60060,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r1], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r4, lsr #16 │ │ │ │ + addeq r6, r5, r4, asr #15 │ │ │ │ adceq sl, r1, r0, asr #21 │ │ │ │ │ │ │ │ 002903b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60419,19 +60419,19 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29086c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r0, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r0, lsl #5 │ │ │ │ - addeq r6, r5, ip, lsl r2 │ │ │ │ + addeq r6, r5, r0, lsr #4 │ │ │ │ + @ instruction: 0x008561bc │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r8, ror #10 │ │ │ │ - addeq r6, r5, r0, lsr #3 │ │ │ │ + addeq r6, r5, r0, asr #2 │ │ │ │ │ │ │ │ 00290940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -60513,19 +60513,19 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2909d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r4, lsl r1 │ │ │ │ - strheq r6, [r5], r0 │ │ │ │ + strheq r6, [r5], r4 │ │ │ │ + addeq r6, r5, r0, asr r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq sl, [r1], r8 @ │ │ │ │ - addeq r6, r5, r0, lsr r0 │ │ │ │ + ldrdeq r5, [r5], r0 │ │ │ │ │ │ │ │ 00290ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60609,28 +60609,28 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290b4c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r4, lsl #31 │ │ │ │ - addeq r5, r5, r8, lsr pc │ │ │ │ + addeq r5, r5, r4, lsr #30 │ │ │ │ + ldrdeq r5, [r5], r8 │ │ │ │ adceq sl, r1, ip, lsl #5 │ │ │ │ │ │ │ │ 00290c20 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 290c58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7c00 │ │ │ │ + bl 9d7ba0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 290c78 │ │ │ │ @@ -60729,16 +60729,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290d18 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, asr #27 │ │ │ │ - addeq r5, r5, r4, ror sp │ │ │ │ + addeq r5, r5, r8, ror #26 │ │ │ │ + addeq r5, r5, r4, lsl sp │ │ │ │ ldrdeq sl, [r1], r0 @ │ │ │ │ │ │ │ │ 00290df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60815,16 +60815,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290e84 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r4, asr #24 │ │ │ │ - addeq r5, r5, r4, lsl #24 │ │ │ │ + addeq r5, r5, r4, ror #23 │ │ │ │ + addeq r5, r5, r4, lsr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, ip, asr #30 │ │ │ │ │ │ │ │ 00290f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60900,16 +60900,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290fd0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a19ebc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r4, lsl #22 │ │ │ │ - @ instruction: 0x00855ab8 │ │ │ │ + addeq r5, r5, r4, lsr #21 │ │ │ │ + addeq r5, r5, r8, asr sl │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, lsl #28 │ │ │ │ │ │ │ │ 00291090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60985,16 +60985,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29111c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008559b8 │ │ │ │ - addeq r5, r5, ip, ror #18 │ │ │ │ + addeq r5, r5, r8, asr r9 │ │ │ │ + addeq r5, r5, ip, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a19cb4 │ │ │ │ │ │ │ │ 002911dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61072,16 +61072,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291268 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r4, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, ror #16 │ │ │ │ - addeq r5, r5, r4, lsr #16 │ │ │ │ + addeq r5, r5, r8, lsl #16 │ │ │ │ + addeq r5, r5, r4, asr #15 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r8, ror #22 │ │ │ │ │ │ │ │ 00291330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61161,16 +61161,16 @@ │ │ │ │ bl 27b87c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2913c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r4, lsl #14 │ │ │ │ - addeq r5, r5, r8, asr #13 │ │ │ │ + addeq r5, r5, r4, lsr #13 │ │ │ │ + addeq r5, r5, r8, ror #12 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, ip, lsl #20 │ │ │ │ │ │ │ │ 0029148c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61276,17 +61276,17 @@ │ │ │ │ b 291580 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 291604 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, asr #18 │ │ │ │ - addeq r5, r5, r4, lsr #11 │ │ │ │ + addeq r5, r5, r4, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r0, lsl r5 │ │ │ │ + @ instruction: 0x008554b0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, ror #16 │ │ │ │ │ │ │ │ 00291654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61392,17 +61392,17 @@ │ │ │ │ b 291748 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2917cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsl #15 │ │ │ │ - ldrdeq r5, [r5], ip │ │ │ │ + addeq r5, r5, ip, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, asr #6 │ │ │ │ + addeq r5, r5, r8, ror #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r9, r1, r8, r6 │ │ │ │ │ │ │ │ 0029181c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61483,15 +61483,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278b3c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2918e8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, lsl #4 │ │ │ │ + addeq r5, r5, r8, lsr #3 │ │ │ │ adceq r9, r1, r4, lsl r5 │ │ │ │ │ │ │ │ 00291974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61572,15 +61572,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278b3c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 291a44 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, asr #1 │ │ │ │ + addeq r5, r5, ip, rrx │ │ │ │ @ instruction: 0x00a193b8 │ │ │ │ │ │ │ │ 00291ad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61706,20 +61706,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r9, r1, r4, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, r5, ip, lr │ │ │ │ + addeq r4, r5, ip, lsr lr │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, ip, ror #3 │ │ │ │ - addeq r4, r5, r0, ror #27 │ │ │ │ - rsbseq ip, r4, r0, ror r5 │ │ │ │ - rsbseq ip, r4, ip, lsl #11 │ │ │ │ + addeq r4, r5, r0, lsl #27 │ │ │ │ + rsbseq ip, r4, r0, lsl r5 │ │ │ │ + rsbseq ip, r4, ip, lsr #10 │ │ │ │ │ │ │ │ 00291cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -61844,20 +61844,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r9, r1, r4, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, ror ip │ │ │ │ + addeq r4, r5, ip, lsl ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, ip, asr #31 │ │ │ │ - addeq r4, r5, r0, asr #23 │ │ │ │ - rsbseq ip, r4, r0, asr r3 │ │ │ │ - rsbseq ip, r4, ip, ror #6 │ │ │ │ + addeq r4, r5, r0, ror #22 │ │ │ │ + ldrsheq ip, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq ip, r4, ip, lsl #6 │ │ │ │ │ │ │ │ 00291f10 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61958,17 +61958,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r8, r1, ip, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r8, r1, r4, ror #28 │ │ │ │ - addeq r4, r5, r4, lsl #20 │ │ │ │ - @ instruction: 0x0074c194 │ │ │ │ - ldrheq ip, [r4], #-16 @ │ │ │ │ + addeq r4, r5, r4, lsr #19 │ │ │ │ + rsbseq ip, r4, r4, lsr r1 │ │ │ │ + rsbseq ip, r4, r0, asr r1 │ │ │ │ │ │ │ │ 002920c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -62047,15 +62047,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278b3c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 292190 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r8, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r0, ror #18 │ │ │ │ + addeq r4, r5, r0, lsl #18 │ │ │ │ adceq r8, r1, ip, ror #24 │ │ │ │ │ │ │ │ 0029221c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62136,15 +62136,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278b3c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2922ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r4, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, lsr #16 │ │ │ │ + addeq r4, r5, r4, asr #15 │ │ │ │ adceq r8, r1, r0, lsl fp │ │ │ │ │ │ │ │ 00292378 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62219,15 +62219,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 278b3c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29242c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r4, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, asr #13 │ │ │ │ + addeq r4, r5, r4, ror #12 │ │ │ │ ldrdeq r8, [r1], r0 @ │ │ │ │ │ │ │ │ 002924bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62321,20 +62321,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r8, r1, r8, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r8, lsl #11 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ - addeq r4, r5, r4, lsr #10 │ │ │ │ + addeq r4, r5, r8, lsr #10 │ │ │ │ + addeq r4, r5, r4, ror r4 │ │ │ │ + addeq r4, r5, r4, asr #9 │ │ │ │ adceq r8, r1, r8, ror r8 │ │ │ │ - addeq r4, r5, r8, ror r4 │ │ │ │ - rsbseq fp, r4, r8, lsr #23 │ │ │ │ + addeq r4, r5, r8, lsl r4 │ │ │ │ + rsbseq fp, r4, r8, asr #22 │ │ │ │ │ │ │ │ 0029265c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2927d8 │ │ │ │ @@ -62426,21 +62426,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r8, r1, r8, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r8, ror #7 │ │ │ │ - addeq r4, r5, sl, lsr r3 │ │ │ │ - addeq r4, r5, r4, lsl #7 │ │ │ │ + addeq r4, r5, r8, lsl #7 │ │ │ │ + ldrdeq r4, [r5], sl │ │ │ │ + addeq r4, r5, r4, lsr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r8, [r1], r4 @ │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - rsbseq fp, r4, ip, lsl #20 │ │ │ │ + addeq r4, r5, ip, ror r2 │ │ │ │ + rsbseq fp, r4, ip, lsr #19 │ │ │ │ │ │ │ │ 002927fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -62535,21 +62535,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strdeq r8, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, lsr r2 │ │ │ │ - umulleq r4, r5, r4, r1 │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, r4, lsr r1 │ │ │ │ + addeq r4, r5, r8, ror r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r8, lsr #10 │ │ │ │ - addeq r4, r5, r0, lsr r1 │ │ │ │ - rsbseq fp, r4, r0, ror #16 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ + rsbseq fp, r4, r0, lsl #16 │ │ │ │ │ │ │ │ 002929a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 292b2c │ │ │ │ @@ -62643,21 +62643,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r8, r1, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, lsr #1 │ │ │ │ - strdeq r3, [r5], sl │ │ │ │ - addeq r4, r5, r8, lsr r0 │ │ │ │ + addeq r4, r5, ip, asr #32 │ │ │ │ + umulleq r3, r5, sl, pc @ │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r8, r1, r8, lsl #7 │ │ │ │ - addeq r3, r5, r8, lsl #31 │ │ │ │ - ldrheq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r3, r5, r8, lsr #30 │ │ │ │ + rsbseq fp, r4, r8, asr r6 │ │ │ │ │ │ │ │ 00292b50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62750,19 +62750,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ umlaleq r8, r1, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, ror #29 │ │ │ │ - addeq r3, r5, ip, lsr #28 │ │ │ │ + addeq r3, r5, r0, lsl #29 │ │ │ │ + addeq r3, r5, ip, asr #27 │ │ │ │ adceq r8, r1, r4, ror #3 │ │ │ │ - addeq r3, r5, r8, ror #27 │ │ │ │ - rsbseq fp, r4, r4, lsl r5 │ │ │ │ + addeq r3, r5, r8, lsl #27 │ │ │ │ + ldrheq fp, [r4], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00292cec : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62855,19 +62855,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r8, r1, r0, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00853cb6 │ │ │ │ + addeq r3, r5, r6, asr ip │ │ │ │ adceq r8, r1, ip, rrx │ │ │ │ - umulleq r3, r5, r4, ip │ │ │ │ - addeq r3, r5, ip, asr #24 │ │ │ │ - rsbseq fp, r4, r8, ror r3 │ │ │ │ + addeq r3, r5, r4, lsr ip │ │ │ │ + addeq r3, r5, ip, ror #23 │ │ │ │ + rsbseq fp, r4, r8, lsl r3 │ │ │ │ │ │ │ │ 00292e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -62928,15 +62928,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00853bb4 │ │ │ │ + addeq r3, r5, r4, asr fp │ │ │ │ adceq r7, r1, r0, ror #29 │ │ │ │ │ │ │ │ 00292f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62998,15 +62998,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, lsr #21 │ │ │ │ + addeq r3, r5, r4, asr #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r7, [r1], r0 @ │ │ │ │ │ │ │ │ 002930b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63068,15 +63068,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, lsl #19 │ │ │ │ + addeq r3, r5, ip, lsr #18 │ │ │ │ @ instruction: 0x00a17cb8 │ │ │ │ │ │ │ │ 002931b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63135,15 +63135,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, lsl #17 │ │ │ │ + addeq r3, r5, r4, lsr #16 │ │ │ │ @ instruction: 0x00a17bb0 │ │ │ │ │ │ │ │ 002932bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63205,15 +63205,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r8, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsl #15 │ │ │ │ + addeq r3, r5, r0, lsr #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, ip, lsr #21 │ │ │ │ │ │ │ │ 002933d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63275,15 +63275,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, ror #12 │ │ │ │ + addeq r3, r5, r8, lsl #12 │ │ │ │ umlaleq r7, r1, r4, r9 │ │ │ │ │ │ │ │ 002934dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63342,15 +63342,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r8, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, ror #10 │ │ │ │ + addeq r3, r5, r0, lsl #10 │ │ │ │ adceq r7, r1, ip, lsl #17 │ │ │ │ │ │ │ │ 002935e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63411,15 +63411,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - umulleq r3, r5, r8, r4 │ │ │ │ + addeq r3, r5, r8, lsr r4 │ │ │ │ adceq r7, r1, r0, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r4, lsl #15 │ │ │ │ │ │ │ │ 002936fc : │ │ │ │ @@ -63482,15 +63482,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, ip, ror r3 │ │ │ │ + addeq r3, r5, ip, lsl r3 │ │ │ │ strdeq r7, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r7, r1, r8, ror #12 │ │ │ │ │ │ │ │ 00293808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63550,15 +63550,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r0, ror r2 │ │ │ │ + addeq r3, r5, r0, lsl r2 │ │ │ │ adceq r7, r1, r8, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r7, r1, ip, asr r5 │ │ │ │ │ │ │ │ 00293910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63622,15 +63622,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, asr #2 │ │ │ │ + addeq r3, r5, r0, ror #1 │ │ │ │ adceq r7, r1, r8, asr r4 │ │ │ │ │ │ │ │ 00293a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63692,15 +63692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsr r0 │ │ │ │ + ldrdeq r2, [r5], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r8, asr #6 │ │ │ │ │ │ │ │ 00293b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63762,15 +63762,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, lsl pc │ │ │ │ + @ instruction: 0x00852eb8 │ │ │ │ adceq r7, r1, r0, lsr r2 │ │ │ │ │ │ │ │ 00293c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63829,15 +63829,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsl lr │ │ │ │ + @ instruction: 0x00852db0 │ │ │ │ adceq r7, r1, r8, lsr #2 │ │ │ │ │ │ │ │ 00293d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63897,15 +63897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, lsl #26 │ │ │ │ + addeq r2, r5, r8, lsr #25 │ │ │ │ adceq r7, r1, ip, lsr #32 │ │ │ │ │ │ │ │ 00293e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63965,15 +63965,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a16fb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsl #24 │ │ │ │ + addeq r2, r5, r0, lsr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r4, lsr #30 │ │ │ │ │ │ │ │ 00293f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64033,15 +64033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r2, [r5], r0 │ │ │ │ + umulleq r2, r5, r0, sl │ │ │ │ adceq r6, r1, r4, lsl lr │ │ │ │ │ │ │ │ 0029405c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64098,15 +64098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r2, [r5], r0 │ │ │ │ + umulleq r2, r5, r0, r9 │ │ │ │ adceq r6, r1, r4, lsl sp │ │ │ │ │ │ │ │ 00294158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64166,15 +64166,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ + umulleq r2, r5, r4, r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r8, lsl ip │ │ │ │ │ │ │ │ 00294268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64234,15 +64234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r1, ip, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, ror #15 │ │ │ │ + addeq r2, r5, r4, lsl #15 │ │ │ │ adceq r6, r1, r8, lsl #22 │ │ │ │ │ │ │ │ 00294368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64299,15 +64299,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r1, ip, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, ror #13 │ │ │ │ + addeq r2, r5, r4, lsl #13 │ │ │ │ adceq r6, r1, r8, lsl #20 │ │ │ │ │ │ │ │ 00294464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64370,15 +64370,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + addeq r2, r5, r0, ror r5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r0, lsl #18 │ │ │ │ │ │ │ │ 00294580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64441,15 +64441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008524b4 │ │ │ │ + addeq r2, r5, r4, asr r4 │ │ │ │ adceq r6, r1, r4, ror #15 │ │ │ │ │ │ │ │ 0029468c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64509,15 +64509,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, lsr #7 │ │ │ │ + addeq r2, r5, r8, asr #6 │ │ │ │ ldrdeq r6, [r1], r8 @ │ │ │ │ │ │ │ │ 00294794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64585,15 +64585,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, lsl #5 │ │ │ │ + addeq r2, r5, ip, lsr #4 │ │ │ │ @ instruction: 0x00a165b4 │ │ │ │ │ │ │ │ 002948bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64660,15 +64660,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, ror #2 │ │ │ │ + addeq r2, r5, r4, lsl #2 │ │ │ │ adceq r6, r1, ip, lsl #9 │ │ │ │ │ │ │ │ 002949e0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64807,17 +64807,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r6, r1, r8, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [r1], ip @ │ │ │ │ - addeq r1, r5, r8, lsr #29 │ │ │ │ - rsbseq r9, r4, r8, lsr r6 │ │ │ │ - rsbseq r9, r4, r4, asr r6 │ │ │ │ + addeq r1, r5, r8, asr #28 │ │ │ │ + ldrsbeq r9, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsheq r9, [r4], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 00294c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -64904,17 +64904,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, r1, ip, asr r1 │ │ │ │ - addeq r1, r5, ip, lsr #26 │ │ │ │ - ldrheq r9, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsbeq r9, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r1, r5, ip, asr #25 │ │ │ │ + rsbseq r9, r4, ip, asr r4 │ │ │ │ + rsbseq r9, r4, r8, ror r4 │ │ │ │ │ │ │ │ 00294d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 294e90 │ │ │ │ @@ -64972,15 +64972,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00851cb0 │ │ │ │ + addeq r1, r5, r0, asr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ │ │ │ │ 00294ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65039,15 +65039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, lsr #23 │ │ │ │ + addeq r1, r5, r4, asr #22 │ │ │ │ adceq r5, r1, ip, asr #29 │ │ │ │ │ │ │ │ 00294fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65103,15 +65103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, lsr #21 │ │ │ │ + addeq r1, r5, r8, asr #20 │ │ │ │ ldrdeq r5, [r1], r0 @ │ │ │ │ │ │ │ │ 0029509c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65170,15 +65170,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008519b0 │ │ │ │ + addeq r1, r5, r0, asr r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ │ │ │ │ 002951a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65237,15 +65237,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, lsr #17 │ │ │ │ + addeq r1, r5, r4, asr #16 │ │ │ │ adceq r5, r1, ip, asr #23 │ │ │ │ │ │ │ │ 002952a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65301,15 +65301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, lsr #15 │ │ │ │ + addeq r1, r5, r8, asr #14 │ │ │ │ ldrdeq r5, [r1], r0 @ │ │ │ │ │ │ │ │ 0029539c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65371,15 +65371,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r1, r5, r8, r6 │ │ │ │ + addeq r1, r5, r8, lsr r6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, ip, asr #19 │ │ │ │ │ │ │ │ 002954b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65441,15 +65441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, lsl #11 │ │ │ │ + addeq r1, r5, r0, lsr #10 │ │ │ │ @ instruction: 0x00a158b4 │ │ │ │ │ │ │ │ 002955bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65508,15 +65508,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, ror r4 │ │ │ │ + addeq r1, r5, r8, lsl r4 │ │ │ │ adceq r5, r1, ip, lsr #15 │ │ │ │ │ │ │ │ 002956c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65583,15 +65583,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, ror #6 │ │ │ │ + addeq r1, r5, r0, lsl #6 │ │ │ │ adceq r5, r1, ip, lsl #13 │ │ │ │ │ │ │ │ 002957e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65657,15 +65657,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, lsr r2 │ │ │ │ + ldrdeq r1, [r5], ip │ │ │ │ adceq r5, r1, r8, ror #10 │ │ │ │ │ │ │ │ 00295904 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65801,17 +65801,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a153bc │ │ │ │ - umulleq r0, r5, r0, pc @ │ │ │ │ - rsbseq r8, r4, r0, lsr #14 │ │ │ │ - rsbseq r8, r4, ip, lsr r7 │ │ │ │ + addeq r0, r5, r0, lsr pc │ │ │ │ + rsbseq r8, r4, r0, asr #13 │ │ │ │ + ldrsbeq r8, [r4], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 00295b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -65895,17 +65895,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r5, r1, r0, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r1, r8, asr #4 │ │ │ │ - addeq r0, r5, r0, lsr #28 │ │ │ │ - ldrheq r8, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r8, r4, ip, asr #11 │ │ │ │ + addeq r0, r5, r0, asr #27 │ │ │ │ + rsbseq r8, r4, r0, asr r5 │ │ │ │ + rsbseq r8, r4, ip, ror #10 │ │ │ │ │ │ │ │ 00295ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 295da0 │ │ │ │ @@ -65964,15 +65964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsr #27 │ │ │ │ + addeq r0, r5, ip, asr #26 │ │ │ │ adceq r5, r1, r8, asr #1 │ │ │ │ │ │ │ │ 00295db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66032,15 +66032,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, lsr #25 │ │ │ │ + addeq r0, r5, r4, asr #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, r0, asr #31 │ │ │ │ │ │ │ │ 00295ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66100,15 +66100,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, asr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, r4, fp │ │ │ │ + addeq r0, r5, r4, lsr fp │ │ │ │ @ instruction: 0x00a14eb0 │ │ │ │ │ │ │ │ 00295fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66165,15 +66165,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, r4, sl │ │ │ │ + addeq r0, r5, r4, lsr sl │ │ │ │ @ instruction: 0x00a14db0 │ │ │ │ │ │ │ │ 002960bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66232,15 +66232,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, r8, r9 │ │ │ │ + addeq r0, r5, r8, lsr r9 │ │ │ │ @ instruction: 0x00a14cb8 │ │ │ │ │ │ │ │ 002961c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66299,15 +66299,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, r4, r8 │ │ │ │ + addeq r0, r5, r4, lsr r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a14bb4 │ │ │ │ │ │ │ │ 002962cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -66366,15 +66366,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, lsl #15 │ │ │ │ + addeq r0, r5, r8, lsr #14 │ │ │ │ adceq r4, r1, r8, lsr #21 │ │ │ │ │ │ │ │ 002963c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66430,15 +66430,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsl #13 │ │ │ │ + addeq r0, r5, ip, lsr #12 │ │ │ │ adceq r4, r1, ip, lsr #19 │ │ │ │ │ │ │ │ 002964c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66490,15 +66490,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008505bc │ │ │ │ + addeq r0, r5, ip, asr r5 │ │ │ │ adceq r4, r1, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, r1, r0, asr #17 │ │ │ │ │ │ │ │ 002965b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -66551,15 +66551,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, ip, asr #9 │ │ │ │ + addeq r0, r5, ip, ror #8 │ │ │ │ adceq r4, r1, r0, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r1], r0 @ │ │ │ │ │ │ │ │ 0029669c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66619,15 +66619,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, lsr #7 │ │ │ │ + addeq r0, r5, r0, asr #6 │ │ │ │ ldrdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 0029679c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66686,15 +66686,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, lsr #5 │ │ │ │ + addeq r0, r5, r0, asr #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 002968a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66752,15 +66752,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, r8, r1 │ │ │ │ + addeq r0, r5, r8, lsr r1 │ │ │ │ ldrdeq r4, [r1], r0 @ │ │ │ │ │ │ │ │ 002969a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66816,15 +66816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r5, ip, r0 │ │ │ │ + addeq r0, r5, ip, lsr r0 │ │ │ │ ldrdeq r4, [r1], r4 @ │ │ │ │ │ │ │ │ 00296a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66883,15 +66883,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, lsr #31 │ │ │ │ + addeq pc, r4, r4, asr #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r4, [r1], ip @ │ │ │ │ │ │ │ │ 00296ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66949,15 +66949,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq pc, r4, ip, lr @ │ │ │ │ + addeq pc, r4, ip, lsr lr @ │ │ │ │ ldrdeq r4, [r1], r4 @ │ │ │ │ │ │ │ │ 00296c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67013,15 +67013,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsr #27 │ │ │ │ + addeq pc, r4, r0, asr #26 │ │ │ │ ldrdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 00296d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67079,15 +67079,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r4, r4, ror #25 │ │ │ │ + addeq pc, r4, r4, lsl #25 │ │ │ │ adceq r4, r1, ip, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r3, [r1], ip @ │ │ │ │ │ │ │ │ 00296ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -67146,15 +67146,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, ror fp @ │ │ │ │ adceq r3, r1, r0, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ │ │ │ │ 00296fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67211,15 +67211,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, ror sl @ │ │ │ │ adceq r3, r1, r0, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ │ │ │ │ 0029709c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67279,15 +67279,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f9b4 │ │ │ │ + addeq pc, r4, r4, asr r9 @ │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ │ │ │ │ 0029719c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67346,15 +67346,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f8b4 │ │ │ │ + addeq pc, r4, r4, asr r8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ │ │ │ │ 002972a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67412,15 +67412,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, lsr #15 │ │ │ │ + addeq pc, r4, ip, asr #14 │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ │ │ │ │ 002973a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67476,15 +67476,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f6b0 │ │ │ │ + addeq pc, r4, r0, asr r6 @ │ │ │ │ ldrdeq r3, [r1], r4 @ │ │ │ │ │ │ │ │ 00297498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67540,15 +67540,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f5b4 │ │ │ │ + addeq pc, r4, r4, asr r5 @ │ │ │ │ adceq r3, r1, r4, ror #17 │ │ │ │ │ │ │ │ 00297590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67605,15 +67605,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f4bc │ │ │ │ + addeq pc, r4, ip, asr r4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, ip, ror #15 │ │ │ │ │ │ │ │ 00297690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67669,15 +67669,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084f3bc │ │ │ │ + addeq pc, r4, ip, asr r3 @ │ │ │ │ adceq r3, r1, ip, ror #13 │ │ │ │ │ │ │ │ 00297784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67731,15 +67731,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, asr #5 │ │ │ │ + addeq pc, r4, r8, ror #4 │ │ │ │ strdeq r3, [r1], r8 @ │ │ │ │ │ │ │ │ 00297874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67796,15 +67796,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, r0, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, ror r1 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r8, lsl #10 │ │ │ │ │ │ │ │ 00297974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67860,15 +67860,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, r0, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, ror r0 @ │ │ │ │ adceq r3, r1, r8, lsl #8 │ │ │ │ │ │ │ │ 00297a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67922,15 +67922,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, ip, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, ror #31 │ │ │ │ + addeq lr, r4, r4, lsl #31 │ │ │ │ adceq r3, r1, r4, lsl r3 │ │ │ │ │ │ │ │ 00297b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67990,15 +67990,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + addeq lr, r4, ip, ror lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r8, lsl r2 │ │ │ │ │ │ │ │ 00297c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68057,15 +68057,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, ror sp │ │ │ │ adceq r3, r1, ip, lsl #2 │ │ │ │ │ │ │ │ 00297d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68122,15 +68122,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, ror ip │ │ │ │ adceq r3, r1, ip │ │ │ │ │ │ │ │ 00297e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68195,15 +68195,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, asr #23 │ │ │ │ + addeq lr, r4, r0, ror #22 │ │ │ │ strdeq r2, [r1], r4 @ │ │ │ │ │ │ │ │ 00297f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68267,15 +68267,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsr #21 │ │ │ │ + addeq lr, r4, r4, asr #20 │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ │ │ │ │ 00298094 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68381,15 +68381,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a12cb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq lr, [r4], r0 │ │ │ │ + umulleq lr, r4, r0, r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, ip, lsr #24 │ │ │ │ │ │ │ │ 00298250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68444,15 +68444,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a12bb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ + umulleq lr, r4, ip, r7 │ │ │ │ adceq r2, r1, r0, lsr fp │ │ │ │ │ │ │ │ 00298340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68505,15 +68505,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsl #14 │ │ │ │ + addeq lr, r4, ip, lsr #13 │ │ │ │ adceq r2, r1, r0, asr #20 │ │ │ │ │ │ │ │ 0029842c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68569,15 +68569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, lsl r6 │ │ │ │ + @ instruction: 0x0084e5b8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r4, asr r9 │ │ │ │ │ │ │ │ 00298528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68632,15 +68632,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsr #10 │ │ │ │ + addeq lr, r4, r4, asr #9 │ │ │ │ adceq r2, r1, r8, asr r8 │ │ │ │ │ │ │ │ 00298618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68693,15 +68693,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsr r4 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ adceq r2, r1, r8, ror #14 │ │ │ │ │ │ │ │ 00298704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68760,15 +68760,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsr #6 │ │ │ │ + addeq lr, r4, ip, asr #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r0, ror r6 │ │ │ │ │ │ │ │ 0029880c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68826,15 +68826,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, lsr #4 │ │ │ │ + addeq lr, r4, r8, asr #3 │ │ │ │ adceq r2, r1, r8, ror #10 │ │ │ │ │ │ │ │ 00298908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68890,15 +68890,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsr #2 │ │ │ │ + addeq lr, r4, ip, asr #1 │ │ │ │ adceq r2, r1, ip, ror #8 │ │ │ │ │ │ │ │ 00298a00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68962,15 +68962,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsr #32 │ │ │ │ + addeq sp, r4, r0, asr #31 │ │ │ │ adceq r2, r1, r8, asr r3 │ │ │ │ │ │ │ │ 00298b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69033,15 +69033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, lsl #30 │ │ │ │ + addeq sp, r4, r8, lsr #29 │ │ │ │ adceq r2, r1, r0, asr #4 │ │ │ │ │ │ │ │ 00298c2c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69147,15 +69147,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, ror #26 │ │ │ │ + addeq sp, r4, r8, lsl #26 │ │ │ │ umlaleq r2, r1, r0, r0 │ │ │ │ │ │ │ │ 00298de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69212,15 +69212,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, ror ip │ │ │ │ + addeq sp, r4, r0, lsl ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r1, r1, r8, pc @ │ │ │ │ │ │ │ │ 00298ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69276,15 +69276,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, ror fp │ │ │ │ + addeq sp, r4, r0, lsl fp │ │ │ │ umlaleq r1, r1, r8, lr @ │ │ │ │ │ │ │ │ 00298fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69338,15 +69338,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, ror sl │ │ │ │ + addeq sp, r4, ip, lsl sl │ │ │ │ adceq r1, r1, r4, lsr #27 │ │ │ │ │ │ │ │ 002990c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69401,15 +69401,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, lsl #19 │ │ │ │ + addeq sp, r4, ip, lsr #18 │ │ │ │ @ instruction: 0x00a11cb8 │ │ │ │ │ │ │ │ 002991bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69465,15 +69465,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sp, r4, r8, r8 │ │ │ │ + addeq sp, r4, r8, lsr r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r1, r1, r4, asr #23 │ │ │ │ │ │ │ │ 002992b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69528,15 +69528,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sp, r4, ip, r7 │ │ │ │ + addeq sp, r4, ip, lsr r7 │ │ │ │ adceq r1, r1, r8, asr #21 │ │ │ │ │ │ │ │ 002993a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69589,15 +69589,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, lsr #13 │ │ │ │ + addeq sp, r4, ip, asr #12 │ │ │ │ ldrdeq r1, [r1], r8 @ │ │ │ │ │ │ │ │ 00299494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69680,15 +69680,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 299508 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, lsr r5 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ umlaleq r1, r1, r4, r8 @ │ │ │ │ │ │ │ │ 002995f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69772,15 +69772,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, r4, ror r3 │ │ │ │ adceq r1, r1, ip, lsr #14 │ │ │ │ │ │ │ │ 00299760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69864,15 +69864,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2997d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, ror #4 │ │ │ │ + addeq sp, r4, ip, lsl #4 │ │ │ │ adceq r1, r1, r4, asr #11 │ │ │ │ │ │ │ │ 002998c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -69948,15 +69948,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 29993c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, lsr #2 │ │ │ │ + addeq sp, r4, r0, asr #1 │ │ │ │ adceq r1, r1, r8, ror r4 │ │ │ │ │ │ │ │ 00299a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70031,15 +70031,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299a80 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ + addeq ip, r4, ip, ror pc │ │ │ │ adceq r1, r1, r4, lsr r3 │ │ │ │ │ │ │ │ 00299b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70114,15 +70114,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299bc4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a112b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq ip, r4, r8, lr │ │ │ │ + addeq ip, r4, r8, lsr lr │ │ │ │ strdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 00299c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70197,15 +70197,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299d08 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r4, r4, asr sp │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ adceq r1, r1, ip, lsr #1 │ │ │ │ │ │ │ │ 00299ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70223,15 +70223,15 @@ │ │ │ │ bne 299e78 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 299e78 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 299e78 │ │ │ │ - bl 9d85b4 │ │ │ │ + bl 9d8554 │ │ │ │ ldr r2, [pc, #284] @ 299f5c │ │ │ │ ldr r3, [pc, #276] @ 299f58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70299,15 +70299,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 299e38 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r4, ror #31 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, ror fp │ │ │ │ + addeq ip, r4, ip, lsl fp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00299f6c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 299ddc │ │ │ │ @@ -70335,15 +70335,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a020 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a020 │ │ │ │ - bl 9d85b4 │ │ │ │ + bl 9d8554 │ │ │ │ ldr r2, [pc, #260] @ 29a0ec │ │ │ │ ldr r3, [pc, #252] @ 29a0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70404,15 +70404,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 299fe0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, ip, lsr lr │ │ │ │ - addeq ip, r4, ip, ror #19 │ │ │ │ + addeq ip, r4, ip, lsl #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70427,15 +70427,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a188 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a188 │ │ │ │ - bl 9d8584 │ │ │ │ + bl 9d8524 │ │ │ │ ldr r2, [pc, #260] @ 29a254 │ │ │ │ ldr r3, [pc, #252] @ 29a250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70496,15 +70496,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a148 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r1], r4 @ │ │ │ │ - addeq ip, r4, r4, lsl #17 │ │ │ │ + addeq ip, r4, r4, lsr #16 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70519,15 +70519,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a2f0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a2f0 │ │ │ │ - bl 9d8584 │ │ │ │ + bl 9d8524 │ │ │ │ ldr r2, [pc, #260] @ 29a3bc │ │ │ │ ldr r3, [pc, #252] @ 29a3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70588,15 +70588,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a2b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, ip, ror #22 │ │ │ │ - addeq ip, r4, ip, lsl r7 │ │ │ │ + @ instruction: 0x0084c6bc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70614,15 +70614,15 @@ │ │ │ │ bne 29a460 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a460 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a460 │ │ │ │ - bl 9d7c5c │ │ │ │ + bl 9d7bfc │ │ │ │ ldr r2, [pc, #284] @ 29a548 │ │ │ │ ldr r3, [pc, #276] @ 29a544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70690,15 +70690,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a424 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r1], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq ip, r4, r4, r5 │ │ │ │ + addeq ip, r4, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70716,15 +70716,15 @@ │ │ │ │ bne 29a5f0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a5f0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a5f0 │ │ │ │ - bl 9d7bd8 │ │ │ │ + bl 9d7b78 │ │ │ │ ldr r2, [pc, #284] @ 29a6d8 │ │ │ │ ldr r3, [pc, #276] @ 29a6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70792,15 +70792,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a5b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r8, ror #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r4, lsl #8 │ │ │ │ + addeq ip, r4, r4, lsr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70818,15 +70818,15 @@ │ │ │ │ bne 29a780 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a780 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a780 │ │ │ │ - bl 9d7bd8 │ │ │ │ + bl 9d7b78 │ │ │ │ ldr r2, [pc, #284] @ 29a868 │ │ │ │ ldr r3, [pc, #276] @ 29a864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70894,15 +70894,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a744 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r1], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r4, ror r2 │ │ │ │ + addeq ip, r4, r4, lsl r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70918,15 +70918,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a908 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a908 │ │ │ │ - bl 9d7c5c │ │ │ │ + bl 9d7bfc │ │ │ │ ldr r2, [pc, #260] @ 29a9d8 │ │ │ │ ldr r3, [pc, #252] @ 29a9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70987,15 +70987,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a8cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r1, r4, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, asr r5 │ │ │ │ - addeq ip, r4, r4, lsl #2 │ │ │ │ + addeq ip, r4, r4, lsr #1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71010,15 +71010,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29aa70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29aa70 │ │ │ │ - bl 9d7bd8 │ │ │ │ + bl 9d7b78 │ │ │ │ ldr r2, [pc, #260] @ 29ab40 │ │ │ │ ldr r3, [pc, #252] @ 29ab3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71079,15 +71079,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29aa34 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r8, ror #7 │ │ │ │ - umulleq fp, r4, ip, pc @ │ │ │ │ + addeq fp, r4, ip, lsr pc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ab4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71102,15 +71102,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29abd8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29abd8 │ │ │ │ - bl 9d7bd8 │ │ │ │ + bl 9d7b78 │ │ │ │ ldr r2, [pc, #260] @ 29aca8 │ │ │ │ ldr r3, [pc, #252] @ 29aca4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71171,15 +71171,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ab9c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a102bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, lsl #5 │ │ │ │ - addeq fp, r4, r4, lsr lr │ │ │ │ + ldrdeq fp, [r4], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029acb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71263,15 +71263,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 29ad28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, ip, lsl sp │ │ │ │ + @ instruction: 0x0084bcbc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r1, r0, ror r0 │ │ │ │ │ │ │ │ 0029ae20 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -71838,15 +71838,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r4, ror r4 │ │ │ │ + addeq fp, r4, r4, lsl r4 │ │ │ │ adceq pc, r0, r4, asr #15 │ │ │ │ │ │ │ │ 0029b6b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71912,15 +71912,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r8, asr r3 │ │ │ │ + strdeq fp, [r4], r8 │ │ │ │ adceq pc, r0, r4, lsr #13 │ │ │ │ │ │ │ │ 0029b7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71986,15 +71986,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, lsr r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r8, lsr r2 │ │ │ │ + ldrdeq fp, [r4], r8 │ │ │ │ adceq pc, r0, r4, lsl #11 │ │ │ │ │ │ │ │ 0029b8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72056,15 +72056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, lsl r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, r0, lsr #2 │ │ │ │ + addeq fp, r4, r0, asr #1 │ │ │ │ adceq pc, r0, r0, ror r4 @ │ │ │ │ │ │ │ │ 0029ba00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72119,15 +72119,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, r0, lsr r0 │ │ │ │ + ldrdeq sl, [r4], r0 │ │ │ │ adceq pc, r0, r8, ror r3 @ │ │ │ │ │ │ │ │ 0029baf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72182,15 +72182,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, lsl r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r4, ip, lsr pc │ │ │ │ + ldrdeq sl, [r4], ip │ │ │ │ adceq pc, r0, r4, lsl #5 │ │ │ │ │ │ │ │ 0029bbe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72245,15 +72245,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r4, r8, asr #28 │ │ │ │ + addeq sl, r4, r8, ror #27 │ │ │ │ umlaleq pc, r0, r0, r1 @ │ │ │ │ │ │ │ │ 0029bcdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72271,15 +72271,15 @@ │ │ │ │ bne 29bd78 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29bd78 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29bd78 │ │ │ │ - bl 9d85a4 │ │ │ │ + bl 9d8544 │ │ │ │ ldr r2, [pc, #240] @ 29be30 │ │ │ │ ldr r3, [pc, #232] @ 29be2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72335,15 +72335,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29bd90 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, lsr r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq pc, r0, r4, ror #1 │ │ │ │ - strdeq sl, [r4], ip │ │ │ │ + umulleq sl, r4, ip, ip │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029be40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72362,15 +72362,15 @@ │ │ │ │ bne 29bedc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29bedc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29bedc │ │ │ │ - bl 9d857c │ │ │ │ + bl 9d851c │ │ │ │ ldr r2, [pc, #220] @ 29bf80 │ │ │ │ ldr r3, [pc, #212] @ 29bf7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72421,15 +72421,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29bef4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, lsl #31 │ │ │ │ - umulleq sl, r4, ip, fp │ │ │ │ + addeq sl, r4, ip, lsr fp │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029bf90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72448,15 +72448,15 @@ │ │ │ │ bne 29c02c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c02c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c02c │ │ │ │ - bl 9d857c │ │ │ │ + bl 9d851c │ │ │ │ ldr r2, [pc, #220] @ 29c0d0 │ │ │ │ ldr r3, [pc, #212] @ 29c0cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72507,15 +72507,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c044 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, lsr lr │ │ │ │ - addeq sl, r4, ip, asr #20 │ │ │ │ + addeq sl, r4, ip, ror #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c0e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72532,15 +72532,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c174 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c174 │ │ │ │ - bl 9d85a4 │ │ │ │ + bl 9d8544 │ │ │ │ ldr r2, [pc, #212] @ 29c210 │ │ │ │ ldr r3, [pc, #204] @ 29c20c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72589,15 +72589,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c134 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, ror #25 │ │ │ │ - ldrdeq sl, [r4], r0 │ │ │ │ + addeq sl, r4, r0, ror r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72612,15 +72612,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c2a8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c2a8 │ │ │ │ - bl 9d857c │ │ │ │ + bl 9d851c │ │ │ │ ldr r2, [pc, #184] @ 29c32c │ │ │ │ ldr r3, [pc, #176] @ 29c328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72662,15 +72662,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c26c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a0ebb0 │ │ │ │ - addeq sl, r4, r0, asr #15 │ │ │ │ + addeq sl, r4, r0, ror #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72685,15 +72685,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c3c4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c3c4 │ │ │ │ - bl 9d857c │ │ │ │ + bl 9d851c │ │ │ │ ldr r2, [pc, #184] @ 29c448 │ │ │ │ ldr r3, [pc, #176] @ 29c444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72735,15 +72735,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c388 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r0], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq lr, r0, r4, sl │ │ │ │ - addeq sl, r4, r4, lsr #13 │ │ │ │ + addeq sl, r4, r4, asr #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72761,15 +72761,15 @@ │ │ │ │ bne 29c4ec │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c4ec │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c4ec │ │ │ │ - bl 9d7c48 │ │ │ │ + bl 9d7be8 │ │ │ │ ldr r2, [pc, #240] @ 29c5a8 │ │ │ │ ldr r3, [pc, #232] @ 29c5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72825,15 +72825,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c504 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0e9b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, ip, ror #18 │ │ │ │ - addeq sl, r4, r8, lsl #11 │ │ │ │ + addeq sl, r4, r8, lsr #10 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c5b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72852,15 +72852,15 @@ │ │ │ │ bne 29c650 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c650 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c650 │ │ │ │ - bl 9d7bb4 │ │ │ │ + bl 9d7b54 │ │ │ │ ldr r2, [pc, #220] @ 29c6f8 │ │ │ │ ldr r3, [pc, #212] @ 29c6f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72911,15 +72911,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c668 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, lsl #16 │ │ │ │ - addeq sl, r4, r8, lsr #8 │ │ │ │ + addeq sl, r4, r8, asr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72938,15 +72938,15 @@ │ │ │ │ bne 29c7a0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c7a0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c7a0 │ │ │ │ - bl 9d7bb4 │ │ │ │ + bl 9d7b54 │ │ │ │ ldr r2, [pc, #220] @ 29c848 │ │ │ │ ldr r3, [pc, #212] @ 29c844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72997,15 +72997,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c7b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a0e6b8 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ + addeq sl, r4, r8, ror r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73022,15 +73022,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c8e8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c8e8 │ │ │ │ - bl 9d7c48 │ │ │ │ + bl 9d7be8 │ │ │ │ ldr r2, [pc, #212] @ 29c988 │ │ │ │ ldr r3, [pc, #204] @ 29c984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73079,15 +73079,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29c8ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0e5b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, ror r5 │ │ │ │ - addeq sl, r4, ip, asr r1 │ │ │ │ + strdeq sl, [r4], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029c994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73102,15 +73102,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ca1c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ca1c │ │ │ │ - bl 9d7bb4 │ │ │ │ + bl 9d7b54 │ │ │ │ ldr r2, [pc, #184] @ 29caa4 │ │ │ │ ldr r3, [pc, #176] @ 29caa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73152,15 +73152,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29c9e4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, lsr r4 │ │ │ │ - addeq sl, r4, ip, asr #32 │ │ │ │ + addeq r9, r4, ip, ror #31 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73175,15 +73175,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cb38 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cb38 │ │ │ │ - bl 9d7bb4 │ │ │ │ + bl 9d7b54 │ │ │ │ ldr r2, [pc, #184] @ 29cbc0 │ │ │ │ ldr r3, [pc, #176] @ 29cbbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73225,15 +73225,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cb00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, ip, lsl r3 │ │ │ │ - addeq r9, r4, r0, lsr pc │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73302,15 +73302,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, ip, lsr #28 │ │ │ │ + addeq r9, r4, ip, asr #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r0, ip, ror r1 │ │ │ │ │ │ │ │ 0029ccfc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -73391,15 +73391,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r4, ror #25 │ │ │ │ + addeq r9, r4, r4, lsl #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r0, r4, lsr r0 │ │ │ │ │ │ │ │ 0029ce40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73455,15 +73455,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [r4], r0 │ │ │ │ + umulleq r9, r4, r0, fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, lsr pc │ │ │ │ │ │ │ │ 0029cf38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73519,15 +73519,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [r4], r8 │ │ │ │ + umulleq r9, r4, r8, sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, asr #28 │ │ │ │ │ │ │ │ 0029d030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73583,15 +73583,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsl #20 │ │ │ │ + addeq r9, r4, r0, lsr #19 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, asr #26 │ │ │ │ │ │ │ │ 0029d128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74116,15 +74116,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, ror r3 │ │ │ │ + addeq r9, r4, r8, lsl r3 │ │ │ │ adceq sp, r0, r8, lsl r6 │ │ │ │ │ │ │ │ 0029d860 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74224,15 +74224,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r0, ip, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r4], r0 │ │ │ │ + addeq r9, r4, r0, ror r1 │ │ │ │ adceq sp, r0, r0, ror r4 │ │ │ │ │ │ │ │ 0029da08 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74332,15 +74332,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, lsr #32 │ │ │ │ + addeq r8, r4, r8, asr #31 │ │ │ │ adceq sp, r0, r8, asr #5 │ │ │ │ │ │ │ │ 0029dbb0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74440,15 +74440,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, lsl #29 │ │ │ │ + addeq r8, r4, r0, lsr #28 │ │ │ │ adceq sp, r0, r0, lsr #2 │ │ │ │ │ │ │ │ 0029dd58 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74548,15 +74548,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r8, ror ip │ │ │ │ adceq ip, r0, r8, ror pc │ │ │ │ │ │ │ │ 0029df00 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74656,15 +74656,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, lsr fp │ │ │ │ + ldrdeq r8, [r4], r0 │ │ │ │ ldrdeq ip, [r0], r0 @ │ │ │ │ │ │ │ │ 0029e0a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74764,15 +74764,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, lsl #19 │ │ │ │ + addeq r8, r4, r8, lsr #18 │ │ │ │ adceq ip, r0, r8, lsr #24 │ │ │ │ │ │ │ │ 0029e250 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74872,15 +74872,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, ror #15 │ │ │ │ + addeq r8, r4, r0, lsl #15 │ │ │ │ adceq ip, r0, r0, lsl #21 │ │ │ │ │ │ │ │ 0029e3f8 : │ │ │ │ mov r3, #0 │ │ │ │ b 272568 │ │ │ │ │ │ │ │ 0029e400 : │ │ │ │ @@ -74909,46 +74909,46 @@ │ │ │ │ b 272908 │ │ │ │ ldr r3, [pc, #180] @ 29e510 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e4c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8a24 │ │ │ │ + bl 9d89c4 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e4cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89d4 │ │ │ │ + bl 9d8974 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e4cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e43c │ │ │ │ b 29e464 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8a24 │ │ │ │ + bl 9d89c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e43c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d89fc │ │ │ │ + bl 9d899c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e43c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -74978,46 +74978,46 @@ │ │ │ │ b 272908 │ │ │ │ ldr r3, [pc, #180] @ 29e61c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e5cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8a24 │ │ │ │ + bl 9d89c4 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e5d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89d4 │ │ │ │ + bl 9d8974 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e5d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89e8 │ │ │ │ + bl 9d8988 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e548 │ │ │ │ b 29e570 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8a24 │ │ │ │ + bl 9d89c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e548 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d89fc │ │ │ │ + bl 9d899c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e548 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75064,33 +75064,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e738 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8258 │ │ │ │ + bl 9d81f8 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e748 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8208 │ │ │ │ + bl 9d81a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e748 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75100,22 +75100,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e664 │ │ │ │ b 29e6b8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8258 │ │ │ │ + bl 9d81f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e664 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8230 │ │ │ │ + bl 9d81d0 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e664 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75162,33 +75162,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e8b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8258 │ │ │ │ + bl 9d81f8 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8208 │ │ │ │ + bl 9d81a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75198,22 +75198,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e7e4 │ │ │ │ b 29e838 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8258 │ │ │ │ + bl 9d81f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e7e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8230 │ │ │ │ + bl 9d81d0 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e7e4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75412,21 +75412,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29ec14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ umlaleq ip, r0, ip, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - addeq r7, r4, ip, asr #30 │ │ │ │ + addeq r7, r4, ip, ror pc │ │ │ │ + addeq r7, r4, ip, ror #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, ip, asr pc │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ @ instruction: 0x00a0c2b0 │ │ │ │ - addeq r7, r4, r4, asr #29 │ │ │ │ - ldrsheq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r7, r4, r4, ror #28 │ │ │ │ + @ instruction: 0x0073f590 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029ec18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75524,22 +75524,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29edd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq ip, r0, r8, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r8, lsl lr │ │ │ │ - umulleq r7, r4, r6, sp │ │ │ │ + @ instruction: 0x00847db8 │ │ │ │ + addeq r7, r4, r6, lsr sp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r0, lsr #27 │ │ │ │ + addeq r7, r4, r0, asr #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq ip, [r0], r0 @ │ │ │ │ - addeq r7, r4, ip, lsl #26 │ │ │ │ - rsbseq pc, r3, r8, lsr r4 @ │ │ │ │ + addeq r7, r4, ip, lsr #25 │ │ │ │ + ldrsbeq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029edd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75636,24 +75636,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 29ef90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r7, r4, r8, lsr #25 │ │ │ │ + addeq r7, r4, r8, asr #24 │ │ │ │ adceq ip, r0, ip, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ + addeq r7, r4, ip, ror fp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r0, ror #23 │ │ │ │ + addeq r7, r4, r0, lsl #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r0, r0, lsr pc │ │ │ │ - addeq r7, r4, ip, asr #22 │ │ │ │ - rsbseq pc, r3, r8, ror r2 @ │ │ │ │ + addeq r7, r4, ip, ror #21 │ │ │ │ + rsbseq pc, r3, r8, lsl r2 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029ef94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75753,22 +75753,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq fp, r0, ip, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, ip, lsr #21 │ │ │ │ - addeq r7, r4, r6, lsr #20 │ │ │ │ + addeq r7, r4, ip, asr #20 │ │ │ │ + addeq r7, r4, r6, asr #19 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r4, lsr #20 │ │ │ │ + addeq r7, r4, r4, asr #19 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r0, r4, ror sp │ │ │ │ - addeq r7, r4, r8, lsl #19 │ │ │ │ - ldrheq pc, [r3], #-4 @ │ │ │ │ + addeq r7, r4, r8, lsr #18 │ │ │ │ + rsbseq pc, r3, r4, asr r0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f158 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75865,20 +75865,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 29f304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ umlaleq fp, r0, r4, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r4], r8 │ │ │ │ - addeq r7, r4, r8, asr #16 │ │ │ │ + addeq r7, r4, r8, ror r8 │ │ │ │ + addeq r7, r4, r8, ror #15 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x00a0bbb8 │ │ │ │ - ldrdeq r7, [r4], r0 │ │ │ │ - ldrsheq lr, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r7, r4, r0, ror r7 │ │ │ │ + @ instruction: 0x0073ee9c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f308 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75971,19 +75971,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 29f4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strdeq fp, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008476be │ │ │ │ + addeq r7, r4, lr, asr r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq fp, r0, ip, lsr #20 │ │ │ │ - addeq r7, r4, r0, lsr r6 │ │ │ │ - rsbseq lr, r3, ip, asr sp │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + ldrsheq lr, [r3], #-204 @ 0xffffff34 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f4a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76201,22 +76201,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 29f838 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29f83c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r7, r4, ip, lsl #11 │ │ │ │ - addeq r7, r4, r8, lsr #9 │ │ │ │ + addeq r7, r4, ip, lsr #10 │ │ │ │ + addeq r7, r4, r8, asr #8 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r7, r4, r0, ror #5 │ │ │ │ - rsbseq lr, r3, r0, ror sl │ │ │ │ - rsbseq lr, r3, ip, lsl #21 │ │ │ │ - addeq r7, r4, ip, lsl #5 │ │ │ │ - rsbseq lr, r3, r0, asr #19 │ │ │ │ + addeq r7, r4, r0, lsl #5 │ │ │ │ + rsbseq lr, r3, r0, lsl sl │ │ │ │ + rsbseq lr, r3, ip, lsr #20 │ │ │ │ + addeq r7, r4, ip, lsr #4 │ │ │ │ + rsbseq lr, r3, r0, ror #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0029f840 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 29f8b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -76386,31 +76386,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -76536,23 +76536,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq fp, r0, r4, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, ip, lsl #1 │ │ │ │ - addeq r7, r4, ip, lsl r0 │ │ │ │ + addeq r7, r4, ip, lsr #32 │ │ │ │ + @ instruction: 0x00846fbc │ │ │ │ adceq fp, r0, r4, asr #4 │ │ │ │ - addeq r6, r4, r0, lsr #28 │ │ │ │ - addeq r6, r4, r4, lsr #27 │ │ │ │ - ldrsbeq lr, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - addeq r6, r4, r8, ror sp │ │ │ │ - rsbseq lr, r3, r8, lsl #10 │ │ │ │ - rsbseq lr, r3, r4, lsr #10 │ │ │ │ + addeq r6, r4, r0, asr #27 │ │ │ │ + addeq r6, r4, r4, asr #26 │ │ │ │ + rsbseq lr, r3, r4, ror r4 │ │ │ │ + addeq r6, r4, r8, lsl sp │ │ │ │ + rsbseq lr, r3, r8, lsr #9 │ │ │ │ + rsbseq lr, r3, r4, asr #9 │ │ │ │ │ │ │ │ 0029fd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -76767,22 +76767,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2a00f0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2a00f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - strdeq r6, [r4], sl │ │ │ │ + addeq r6, r4, r0, ror ip │ │ │ │ + umulleq r6, r4, sl, fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r6, r4, r8, lsr #20 │ │ │ │ - ldrheq lr, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ - rsbseq lr, r3, r8, lsl #2 │ │ │ │ + addeq r6, r4, r8, asr #19 │ │ │ │ + rsbseq lr, r3, r8, asr r1 │ │ │ │ + rsbseq lr, r3, r4, ror r1 │ │ │ │ + addeq r6, r4, r4, ror r9 │ │ │ │ + rsbseq lr, r3, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a00f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -76882,59 +76882,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -76962,43 +76962,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -77054,33 +77054,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -77140,37 +77140,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -77226,15 +77226,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -77719,35 +77719,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strdeq sl, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r4, r4, asr r8 │ │ │ │ - addeq r6, r4, r6, lsl r1 │ │ │ │ + strdeq r6, [r4], r4 │ │ │ │ + strheq r6, [r4], r6 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sl, r0, r0, asr #7 │ │ │ │ - ldrdeq r5, [r4], r2 │ │ │ │ + addeq r5, r4, r2, ror lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r5, r4, r0, lsr #26 │ │ │ │ - ldrheq sp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq sp, r3, ip, asr #9 │ │ │ │ - addeq r5, r4, ip, lsr #25 │ │ │ │ - ldrsbeq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r5, r4, r0, asr #25 │ │ │ │ + rsbseq sp, r3, r0, asr r4 │ │ │ │ + rsbseq sp, r3, ip, ror #8 │ │ │ │ + addeq r5, r4, ip, asr #24 │ │ │ │ + rsbseq sp, r3, ip, ror r3 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r5, r4, r8, lsr fp │ │ │ │ - rsbseq sp, r3, r0, asr #6 │ │ │ │ - rsbseq sp, r3, r4, asr #5 │ │ │ │ - addeq r5, r4, r4, lsl fp │ │ │ │ - rsbseq sp, r3, r0, asr #4 │ │ │ │ + ldrdeq r5, [r4], r8 │ │ │ │ + rsbseq sp, r3, r0, ror #5 │ │ │ │ + rsbseq sp, r3, r4, ror #4 │ │ │ │ + @ instruction: 0x00845ab4 │ │ │ │ + rsbseq sp, r3, r0, ror #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a1004 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -77843,59 +77843,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -77921,39 +77921,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -78010,33 +78010,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -78096,35 +78096,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -78182,15 +78182,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -78364,19 +78364,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r0], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r8, asr r9 │ │ │ │ + strdeq r5, [r4], r8 │ │ │ │ adceq r9, r0, ip, lsl #11 │ │ │ │ - addeq r5, r4, r0, ror r1 │ │ │ │ - addeq r5, r4, r8, lsl #2 │ │ │ │ - rsbseq ip, r3, r8, lsr r8 │ │ │ │ + addeq r5, r4, r0, lsl r1 │ │ │ │ + addeq r5, r4, r8, lsr #1 │ │ │ │ + ldrsbeq ip, [r3], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 002a19cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2a1ad4 │ │ │ │ @@ -78439,15 +78439,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r0, lsl #1 │ │ │ │ + addeq r5, r4, r0, lsr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r0, ip, lsl #7 │ │ │ │ │ │ │ │ 002a1ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78515,15 +78515,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, ip, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r4, r8, asr pc │ │ │ │ + strdeq r4, [r4], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r0, r4, ror #4 │ │ │ │ │ │ │ │ 002a1c10 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1c58 │ │ │ │ @@ -78551,17 +78551,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r4, lsr #28 │ │ │ │ - ldrheq ip, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrsbeq ip, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r4, r4, r4, asr #27 │ │ │ │ + rsbseq ip, r3, r4, asr r5 │ │ │ │ + rsbseq ip, r3, r0, ror r5 │ │ │ │ │ │ │ │ 002a1c98 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1ce4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -78588,17 +78588,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1d20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq r4, r4, r8, sp @ │ │ │ │ - rsbseq ip, r3, r8, lsr #10 │ │ │ │ - rsbseq ip, r3, r4, asr #10 │ │ │ │ + addeq r4, r4, r8, lsr sp │ │ │ │ + rsbseq ip, r3, r8, asr #9 │ │ │ │ + rsbseq ip, r3, r4, ror #9 │ │ │ │ │ │ │ │ 002a1d24 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d7c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -78628,17 +78628,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r0, lsl #26 │ │ │ │ - @ instruction: 0x0073c490 │ │ │ │ - rsbseq ip, r3, ip, lsr #9 │ │ │ │ + addeq r4, r4, r0, lsr #25 │ │ │ │ + rsbseq ip, r3, r0, lsr r4 │ │ │ │ + rsbseq ip, r3, ip, asr #8 │ │ │ │ │ │ │ │ 002a1dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -78677,17 +78677,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r4, asr #24 │ │ │ │ - ldrsbeq ip, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsheq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r4, r4, r4, ror #23 │ │ │ │ + rsbseq ip, r3, r4, ror r3 │ │ │ │ + @ instruction: 0x0073c390 │ │ │ │ │ │ │ │ 002a1e78 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1eb0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -78709,17 +78709,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r4, ip, asr #23 │ │ │ │ - rsbseq ip, r3, ip, asr r3 │ │ │ │ - rsbseq ip, r3, r8, ror r3 │ │ │ │ + addeq r4, r4, ip, ror #22 │ │ │ │ + ldrsheq ip, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq ip, r3, r8, lsl r3 │ │ │ │ │ │ │ │ 002a1ef0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2a1f38 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -79620,21 +79620,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2a2ab4 │ │ │ │ b 2a29ac │ │ │ │ bl 2554b4 │ │ │ │ - strdeq r4, [r4], lr │ │ │ │ - addeq r4, r4, pc, asr #11 │ │ │ │ + umulleq r4, r4, lr, r5 @ │ │ │ │ + addeq r4, r4, pc, ror #10 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r4, r0, lsl lr │ │ │ │ - rsbseq fp, r3, ip, lsr #12 │ │ │ │ + @ instruction: 0x00843db0 │ │ │ │ + rsbseq fp, r3, ip, asr #11 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002a2ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -79908,22 +79908,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r7, r0, r4, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r3, [r4], r4 │ │ │ │ - addeq r3, r4, r4, asr fp │ │ │ │ + addeq r3, r4, r4, ror fp │ │ │ │ + strdeq r3, [r4], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r7, [r0], r8 @ │ │ │ │ - addeq r3, r4, r4, lsl #20 │ │ │ │ - addeq r3, r4, r0, ror #19 │ │ │ │ - umulleq r3, r4, ip, r9 │ │ │ │ - ldrheq fp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + addeq r3, r4, r4, lsr #19 │ │ │ │ + addeq r3, r4, r0, lsl #19 │ │ │ │ + addeq r3, r4, ip, lsr r9 │ │ │ │ + rsbseq fp, r3, r4, asr r1 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002a3154 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -80068,15 +80068,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a3378 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a330c │ │ │ │ - bl 734000 │ │ │ │ + bl 733fa0 │ │ │ │ b 2a3370 │ │ │ │ │ │ │ │ 002a3380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80096,59 +80096,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ ldr r2, [pc, #16] @ 2a33ec │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2a3354 │ │ │ │ - rsbseq fp, r3, r8, lsl r0 │ │ │ │ - addeq r3, r4, ip, lsr lr │ │ │ │ - ldrsheq sl, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq sl, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ + @ instruction: 0x0073af94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002a33f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a343c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3488 : │ │ │ │ @@ -80188,53 +80188,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80257,15 +80257,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 996964 │ │ │ │ + bl 996904 │ │ │ │ ldr r2, [pc, #64] @ 2a3650 │ │ │ │ ldr r3, [pc, #56] @ 2a364c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80300,15 +80300,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 9969d4 │ │ │ │ + bl 996974 │ │ │ │ ldr r2, [pc, #64] @ 2a36f4 │ │ │ │ ldr r3, [pc, #56] @ 2a36f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80370,15 +80370,15 @@ │ │ │ │ 002a3788 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2a37c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8bf4 │ │ │ │ + bl 9d8b94 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80396,36 +80396,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a37e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8cc4 │ │ │ │ + bl 9d8c64 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a380c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8c1c │ │ │ │ + bl 9d8bbc │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a382c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8c60 │ │ │ │ + bl 9d8c00 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88095,20 +88095,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2aab14 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r0, r0, r4, lsr r3 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq pc, r2, r4, asr #21 │ │ │ │ + rsbseq pc, r2, r4, ror #20 │ │ │ │ ldr r1, [pc, #8] @ 2aab28 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992c14 │ │ │ │ - rsbseq pc, r2, r8, lsr #21 │ │ │ │ + b 992bb4 │ │ │ │ + rsbseq pc, r2, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2aad34 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -88185,26 +88185,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253594 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aa8c8 │ │ │ │ + bl 9aa868 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253594 │ │ │ │ bl 254074 │ │ │ │ ldr r1, [pc, #160] @ 2aad3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2aad40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ b 2aac30 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2aabfc │ │ │ │ ldr ip, [pc, #132] @ 2aad44 │ │ │ │ ldr r3, [pc, #132] @ 2aad48 │ │ │ │ ldr r1, [pc, #132] @ 2aad4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88229,32 +88229,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2aad6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ ldr r0, [pc, #68] @ 2aad70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ bl 2554b4 │ │ │ │ ldrdeq r0, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - addeq ip, r3, r8, ror r5 │ │ │ │ - ldrheq r5, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq r4, [r1], r4 @ │ │ │ │ - addeq ip, r3, r8, asr #10 │ │ │ │ - ldrsheq r4, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r4, r3, ip, ror #15 │ │ │ │ - addeq ip, r3, r0, lsr #10 │ │ │ │ - rsbseq r4, r3, ip, asr #15 │ │ │ │ + addeq ip, r3, r8, lsl r5 │ │ │ │ + rsbseq r5, lr, r0, asr pc │ │ │ │ + umulleq r4, r1, r4, sl │ │ │ │ + addeq ip, r3, r8, ror #9 │ │ │ │ + @ instruction: 0x00734794 │ │ │ │ + rsbseq r4, r3, ip, lsl #15 │ │ │ │ + addeq ip, r3, r0, asr #9 │ │ │ │ + rsbseq r4, r3, ip, ror #14 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - ldrsbeq r4, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - rsbseq r4, r3, r8, lsr #15 │ │ │ │ + rsbseq r4, r3, r8, ror r7 │ │ │ │ + umulleq ip, r3, ip, r4 │ │ │ │ + rsbseq r4, r3, r8, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - ldrsbeq r4, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r4, r3, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ab048 │ │ │ │ mov r7, r3 │ │ │ │ @@ -88358,58 +88358,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9787c4 │ │ │ │ + bl 978764 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aae9c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 253b7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab024 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ab070 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r0, [pc, #256] @ 2ab074 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ b 2aaeb4 │ │ │ │ ldr r3, [pc, #240] @ 2ab078 │ │ │ │ ldr ip, [pc, #240] @ 2ab07c │ │ │ │ ldr r1, [pc, #240] @ 2ab080 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #1 │ │ │ │ b 2aaee4 │ │ │ │ ldr r3, [pc, #200] @ 2ab084 │ │ │ │ ldr ip, [pc, #200] @ 2ab088 │ │ │ │ ldr r1, [pc, #200] @ 2ab08c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2aafac │ │ │ │ mov r0, #20 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -88430,44 +88430,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 253300 │ │ │ │ mov r7, r0 │ │ │ │ b 2aaf5c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r0, r0, r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00734798 │ │ │ │ - @ instruction: 0x0073479c │ │ │ │ - rsbseq r4, r3, ip, lsr #15 │ │ │ │ - rsbseq r4, r3, r0, ror #14 │ │ │ │ - rsbseq pc, lr, r4, ror #16 │ │ │ │ - rsbseq r4, r3, r4, ror r7 │ │ │ │ - rsbseq r4, r3, r0, ror #14 │ │ │ │ + rsbseq r4, r3, r8, lsr r7 │ │ │ │ + rsbseq r4, r3, ip, lsr r7 │ │ │ │ + rsbseq r4, r3, ip, asr #14 │ │ │ │ + rsbseq r4, r3, r0, lsl #14 │ │ │ │ + rsbseq pc, lr, r4, lsl #16 │ │ │ │ + rsbseq r4, r3, r4, lsl r7 │ │ │ │ + rsbseq r4, r3, r0, lsl #14 │ │ │ │ addseq pc, pc, r8, lsr pc @ │ │ │ │ - rsbseq r4, r3, r8, lsr #13 │ │ │ │ - ldrheq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - addeq ip, r3, r4, lsl #5 │ │ │ │ - rsbseq r4, r3, r8, lsr #12 │ │ │ │ - rsbseq r4, r3, ip, lsr #10 │ │ │ │ - addeq ip, r3, ip, asr #4 │ │ │ │ - rsbseq r4, r3, r8, lsl r6 │ │ │ │ - ldrsheq r4, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq r4, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r4, r3, r8, asr #12 │ │ │ │ + rsbseq r4, r3, r8, asr r6 │ │ │ │ + addeq ip, r3, r4, lsr #4 │ │ │ │ + rsbseq r4, r3, r8, asr #11 │ │ │ │ + rsbseq r4, r3, ip, asr #9 │ │ │ │ + addeq ip, r3, ip, ror #3 │ │ │ │ + ldrheq r4, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00734498 │ │ │ │ + rsbseq r9, ip, r0, asr r9 │ │ │ │ + rsbseq r4, r3, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ab144 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ab118 │ │ │ │ mov r6, r1 │ │ │ │ - bl 73363c │ │ │ │ + bl 7335dc │ │ │ │ ldr r3, [pc, #120] @ 2ab148 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ab14c │ │ │ │ ldr r5, [pc, #112] @ 2ab150 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -88479,35 +88479,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2aab2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ab158 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 992c14 │ │ │ │ + b 992bb4 │ │ │ │ ldr r3, [pc, #60] @ 2ab15c │ │ │ │ ldr lr, [pc, #60] @ 2ab160 │ │ │ │ ldr r1, [pc, #60] @ 2ab164 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq pc, pc, ip, ror #26 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq r4, r3, r0, ror #7 │ │ │ │ + rsbseq r4, r3, r0, lsl #7 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - addeq ip, r3, ip, ror #1 │ │ │ │ - rsbseq r4, r3, r0, lsr #10 │ │ │ │ - @ instruction: 0x00734394 │ │ │ │ + addeq ip, r3, ip, lsl #1 │ │ │ │ + rsbseq r4, r3, r0, asr #9 │ │ │ │ + rsbseq r4, r3, r4, lsr r3 │ │ │ │ │ │ │ │ 002ab168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ab244 │ │ │ │ @@ -88537,15 +88537,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ab260 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a52d8 │ │ │ │ + bl 9a5278 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab21c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -88560,22 +88560,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 98e510 │ │ │ │ + blhi 98e510 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ addseq pc, pc, r4, ror #24 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - addeq fp, r3, r8, ror #31 │ │ │ │ - rsbseq pc, r8, r4, lsr #10 │ │ │ │ - @ instruction: 0x00734290 │ │ │ │ + addeq fp, r3, r8, lsl #31 │ │ │ │ + rsbseq pc, r8, r4, asr #9 │ │ │ │ + rsbseq r4, r3, r0, lsr r2 │ │ │ │ │ │ │ │ 002ab270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ab35c │ │ │ │ @@ -88589,34 +88589,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99c348 │ │ │ │ + bl 99c2e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99f5dc │ │ │ │ + bl 99f57c │ │ │ │ ldr r6, [pc, #148] @ 2ab368 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ab350 │ │ │ │ ldr r3, [pc, #136] @ 2ab36c │ │ │ │ ldr r1, [pc, #136] @ 2ab370 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99ec0c │ │ │ │ + bl 99ebac │ │ │ │ mov r0, r4 │ │ │ │ - bl 99f1fc │ │ │ │ + bl 99f19c │ │ │ │ ldr r2, [pc, #96] @ 2ab374 │ │ │ │ ldr r3, [pc, #72] @ 2ab360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -88631,15 +88631,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq pc, pc, ip, fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r3, r8, asr #7 │ │ │ │ + rsbseq r4, r3, r8, ror #6 │ │ │ │ addseq pc, pc, r4, asr fp @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ addseq pc, pc, r0, lsl fp @ │ │ │ │ │ │ │ │ 002ab378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88685,15 +88685,15 @@ │ │ │ │ bl 255a54 │ │ │ │ ldr r1, [pc, #136] @ 2ab4ac │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab464 │ │ │ │ ldr r1, [pc, #100] @ 2ab4b0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -88710,22 +88710,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aab2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ab4bc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 992c14 │ │ │ │ + b 992bb4 │ │ │ │ umullseq pc, pc, r4, sl @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq pc, r2, ip, lsl #4 │ │ │ │ + rsbseq pc, r2, ip, lsr #3 │ │ │ │ umlaleq r2, r0, r8, sp │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq r4, r3, r0, asr r0 │ │ │ │ + ldrsheq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ab4c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -88744,15 +88744,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 253288 │ │ │ │ ldr fp, [pc, #1248] @ 2ab9f0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 700168 │ │ │ │ + bl 700108 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5b463c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -88771,15 +88771,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2ab988 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9aa834 │ │ │ │ + bl 9aa7d4 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 2550c4 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -88879,15 +88879,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2ab8e8 │ │ │ │ ldr r1, [pc, #744] @ 2aba14 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ab550 │ │ │ │ @@ -88901,17 +88901,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aa8c8 │ │ │ │ + bl 9aa868 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #632] @ 2aba24 │ │ │ │ ldr r3, [pc, #572] @ 2ab9ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -88938,15 +88938,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 2552bc │ │ │ │ b 2ab790 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2aba34 │ │ │ │ @@ -88957,44 +88957,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2ab824 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2aba40 │ │ │ │ ldr r2, [pc, #448] @ 2aba44 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2aba48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2ab824 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 254074 │ │ │ │ ldr r3, [pc, #400] @ 2aba4c │ │ │ │ ldr r1, [pc, #400] @ 2aba50 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2aba54 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2ab824 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2aba58 │ │ │ │ ldr r3, [pc, #348] @ 2aba5c │ │ │ │ ldr r2, [pc, #348] @ 2aba60 │ │ │ │ @@ -89002,22 +89002,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab990 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ b 2ab79c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2aba64 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2aba68 │ │ │ │ @@ -89026,25 +89026,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2ab824 │ │ │ │ mov r7, #0 │ │ │ │ b 2ab79c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ab378 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ b 2ab79c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2ab64c │ │ │ │ ldr r3, [pc, #172] @ 2aba70 │ │ │ │ ldr ip, [pc, #172] @ 2aba74 │ │ │ │ ldr r1, [pc, #172] @ 2aba78 │ │ │ │ @@ -89056,47 +89056,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, ip, lsr r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, pc, r8, lsl r9 @ │ │ │ │ andeq r2, r0, ip, ror #23 │ │ │ │ - ldrsbeq r4, [r3], #-4 @ │ │ │ │ - ldrsheq r4, [r3], #-4 @ │ │ │ │ + rsbseq r4, r3, r4, ror r0 │ │ │ │ + @ instruction: 0x00734094 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - @ instruction: 0x00733e98 │ │ │ │ + rsbseq r3, r3, r8, lsr lr │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - @ instruction: 0x00733d94 │ │ │ │ - addeq fp, r3, r8, lsr #21 │ │ │ │ - rsbseq r3, r3, r4, lsl #30 │ │ │ │ - rsbseq r3, r3, r0, asr sp │ │ │ │ + rsbseq r3, r3, r4, lsr sp │ │ │ │ + addeq fp, r3, r8, asr #20 │ │ │ │ + rsbseq r3, r3, r4, lsr #29 │ │ │ │ + ldrsheq r3, [r3], #-192 @ 0xffffff40 @ │ │ │ │ addseq pc, pc, r8, ror r6 @ │ │ │ │ - addeq fp, r3, r4, lsl sl │ │ │ │ - rsbseq r3, r3, r0, ror lr │ │ │ │ - ldrheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x0083b9bc │ │ │ │ - rsbseq r3, r3, r4, asr pc │ │ │ │ + @ instruction: 0x0083b9b4 │ │ │ │ + rsbseq r3, r3, r0, lsl lr │ │ │ │ rsbseq r3, r3, ip, asr ip │ │ │ │ - addeq fp, r3, r4, lsl #19 │ │ │ │ - rsbseq r3, r3, ip, lsl lr │ │ │ │ - rsbseq r3, r3, r4, lsr #24 │ │ │ │ - rsbseq r3, r3, r4, lsr lr │ │ │ │ - ldrsheq r3, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - addeq fp, r3, r4, asr #18 │ │ │ │ - ldrheq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - addeq fp, r3, r0, lsl r9 │ │ │ │ - rsbseq r3, r3, r8, lsl #30 │ │ │ │ - ldrsbeq r3, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - addeq fp, r3, r8, lsr #17 │ │ │ │ - rsbseq r3, r3, r4, asr #22 │ │ │ │ + addeq fp, r3, ip, asr r9 │ │ │ │ + ldrsheq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r3, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + addeq fp, r3, r4, lsr #18 │ │ │ │ + ldrheq r3, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r3, r3, r4, asr #23 │ │ │ │ + ldrsbeq r3, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00733b90 │ │ │ │ + addeq fp, r3, r4, ror #17 │ │ │ │ + rsbseq r3, r3, r8, asr fp │ │ │ │ + @ instruction: 0x0083b8b0 │ │ │ │ + rsbseq r3, r3, r8, lsr #29 │ │ │ │ + rsbseq r3, r3, r0, ror sp │ │ │ │ addeq fp, r3, r8, asr #16 │ │ │ │ - addeq r3, r1, ip, ror #27 │ │ │ │ - ldrsheq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r3, r3, r4, ror #21 │ │ │ │ + addeq fp, r3, r8, ror #15 │ │ │ │ + addeq r3, r1, ip, lsl #27 │ │ │ │ + @ instruction: 0x00733a90 │ │ │ │ │ │ │ │ 002aba7c : │ │ │ │ mov r3, #0 │ │ │ │ b 2ab378 │ │ │ │ │ │ │ │ 002aba84 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -89113,15 +89113,15 @@ │ │ │ │ b 2acf74 │ │ │ │ │ │ │ │ 002abaa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abae4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89136,15 +89136,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abb7c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89179,15 +89179,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abc28 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abbec │ │ │ │ @@ -89217,15 +89217,15 @@ │ │ │ │ adceq r2, r0, r8, lsl #29 │ │ │ │ │ │ │ │ 002abc2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abc6c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89240,15 +89240,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abd04 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89283,15 +89283,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abdb0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abd74 │ │ │ │ @@ -89365,15 +89365,15 @@ │ │ │ │ 002abe34 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002abe3c : │ │ │ │ ldr r3, [pc, #40] @ 2abe6c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89398,21 +89398,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2abef8 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 735668 │ │ │ │ + bl 735608 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89430,15 +89430,15 @@ │ │ │ │ │ │ │ │ 002abf0c : │ │ │ │ ldr r3, [pc, #192] @ 2abfd4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2abfd8 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2abfdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -89487,15 +89487,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2ac03c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -89549,15 +89549,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2ac17c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2ac180 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89596,17 +89596,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2ac18c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r2, r0, r8, lsl #2 │ │ │ │ - umulleq fp, r3, ip, r1 │ │ │ │ - addeq fp, r3, r8, lsl r1 │ │ │ │ - rsbseq r3, r3, r4, ror #13 │ │ │ │ + addeq fp, r3, ip, lsr r1 │ │ │ │ + strheq fp, [r3], r8 │ │ │ │ + rsbseq r3, r3, r4, lsl #13 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002ac190 : │ │ │ │ b 2add8c │ │ │ │ │ │ │ │ 002ac194 : │ │ │ │ ldr r3, [pc, #52] @ 2ac1d0 │ │ │ │ @@ -89619,33 +89619,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2ac1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ addseq lr, pc, r8, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r9, lr, r8, asr #13 │ │ │ │ + rsbseq r9, lr, r8, ror #12 │ │ │ │ │ │ │ │ 002ac1dc : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2ac208 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 9787c4 │ │ │ │ + b 978764 │ │ │ │ │ │ │ │ 002ac210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2ac374 │ │ │ │ @@ -89654,19 +89654,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2ac37c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac348 │ │ │ │ - bl 762178 │ │ │ │ + bl 762118 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 255718 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89733,27 +89733,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009febfc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r0, r4, lsl #31 │ │ │ │ addseq lr, pc, r8, lsl fp @ │ │ │ │ - addeq sl, r3, r0, lsr pc │ │ │ │ - rsbseq r3, r3, ip, lsl #10 │ │ │ │ - ldrsheq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq sl, [r3], r0 │ │ │ │ + rsbseq r3, r3, ip, lsr #9 │ │ │ │ + @ instruction: 0x00733498 │ │ │ │ │ │ │ │ 002ac390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2ac44c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac424 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -89765,15 +89765,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2ac450 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71df9c │ │ │ │ + bl 71df3c │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89787,49 +89787,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r1, r0, r0, lsr #28 │ │ │ │ adceq r1, r0, r0, ror #27 │ │ │ │ - addeq sl, r3, r4, asr lr │ │ │ │ - rsbseq r3, r3, r0, lsr r4 │ │ │ │ - rsbseq r3, r3, ip, lsl r4 │ │ │ │ + strdeq sl, [r3], r4 │ │ │ │ + ldrsbeq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 002ac460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2ac4c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac4a0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7622a0 │ │ │ │ + b 762240 │ │ │ │ ldr r3, [pc, #36] @ 2ac4cc │ │ │ │ ldr ip, [pc, #36] @ 2ac4d0 │ │ │ │ ldr r1, [pc, #36] @ 2ac4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ adceq r1, r0, r0, asr sp │ │ │ │ - ldrdeq sl, [r3], r8 │ │ │ │ - ldrheq r3, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, r3, r0, lsr #7 │ │ │ │ + addeq sl, r3, r8, ror sp │ │ │ │ + rsbseq r3, r3, r4, asr r3 │ │ │ │ + rsbseq r3, r3, r0, asr #6 │ │ │ │ │ │ │ │ 002ac4d8 : │ │ │ │ b 2adda4 │ │ │ │ │ │ │ │ 002ac4dc : │ │ │ │ b 2ade84 │ │ │ │ │ │ │ │ @@ -89862,17 +89862,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac56c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, r4, asr #26 │ │ │ │ - rsbseq r3, r3, ip, lsr #6 │ │ │ │ - rsbseq r3, r3, r8, lsl #6 │ │ │ │ + addeq sl, r3, r4, ror #25 │ │ │ │ + rsbseq r3, r3, ip, asr #5 │ │ │ │ + rsbseq r3, r3, r8, lsr #5 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89913,17 +89913,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, r0, lsl #25 │ │ │ │ - rsbseq r3, r3, r8, ror #4 │ │ │ │ - rsbseq r3, r3, r4, asr #4 │ │ │ │ + addeq sl, r3, r0, lsr #24 │ │ │ │ + rsbseq r3, r3, r8, lsl #4 │ │ │ │ + rsbseq r3, r3, r4, ror #3 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89954,17 +89954,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, r4, ror #23 │ │ │ │ - rsbseq r3, r3, ip, asr #3 │ │ │ │ - rsbseq r3, r3, r8, lsr #3 │ │ │ │ + addeq sl, r3, r4, lsl #23 │ │ │ │ + rsbseq r3, r3, ip, ror #2 │ │ │ │ + rsbseq r3, r3, r8, asr #2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89998,17 +89998,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, ip, lsr fp │ │ │ │ - rsbseq r3, r3, r4, lsr #2 │ │ │ │ - rsbseq r3, r3, r0, lsl #2 │ │ │ │ + ldrdeq sl, [r3], ip │ │ │ │ + rsbseq r3, r3, r4, asr #1 │ │ │ │ + rsbseq r3, r3, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90065,17 +90065,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, r8, lsr sl │ │ │ │ - rsbseq r3, r3, r0, lsr #32 │ │ │ │ - ldrsheq r2, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq sl, [r3], r8 │ │ │ │ + rsbseq r2, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x00732f9c │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -90089,32 +90089,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ac8cc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq lr, pc, ip, ror r5 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq sp, r2, ip, lsl #26 │ │ │ │ + rsbseq sp, r2, ip, lsr #25 │ │ │ │ ldr r3, [pc, #20] @ 2ac8ec │ │ │ │ ldr r1, [pc, #20] @ 2ac8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 25e9a8 │ │ │ │ @ instruction: 0x00af5cb8 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 734d8c │ │ │ │ + b 734d2c │ │ │ │ ldr r1, [pc, #8] @ 2ac910 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992c14 │ │ │ │ - rsbseq sp, r2, r0, asr #25 │ │ │ │ + b 992bb4 │ │ │ │ + rsbseq sp, r2, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2ac990 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90197,15 +90197,15 @@ │ │ │ │ beq 2acae0 │ │ │ │ ldr r9, [pc, #256] @ 2acb6c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ bl 25e9ec │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -90220,23 +90220,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2acab0 │ │ │ │ ldr r3, [pc, #160] @ 2acb70 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 73363c │ │ │ │ + bl 7335dc │ │ │ │ bl 25ec2c │ │ │ │ ldr r0, [pc, #140] @ 2acb74 │ │ │ │ ldr r1, [pc, #140] @ 2acb78 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2acb7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ac914 │ │ │ │ ldr r3, [pc, #104] @ 2acb80 │ │ │ │ ldr ip, [pc, #104] @ 2acb84 │ │ │ │ @@ -90253,29 +90253,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq lr, pc, r0, ror r4 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq r2, r3, r4, asr #29 │ │ │ │ + rsbseq r2, r3, r4, ror #28 │ │ │ │ @ instruction: 0x00af5bb8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r5, pc, r0, asr #22 │ │ │ │ - rsbseq r2, r3, ip, lsr #28 │ │ │ │ + rsbseq r2, r3, ip, asr #27 │ │ │ │ adceq r5, pc, r0, asr #21 │ │ │ │ adceq r5, pc, r8, lsr #21 │ │ │ │ - rsbseq r2, r3, r8, lsr #27 │ │ │ │ + rsbseq r2, r3, r8, asr #26 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - strdeq sl, [r3], ip │ │ │ │ - umulleq r2, r1, ip, ip │ │ │ │ + umulleq sl, r3, ip, r7 │ │ │ │ + addeq r2, r1, ip, lsr ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - ldrdeq sl, [r3], r4 │ │ │ │ - rsbseq r2, r3, r0, asr sp │ │ │ │ - @ instruction: 0x0072da98 │ │ │ │ + addeq sl, r3, r4, ror r7 │ │ │ │ + ldrsheq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r2, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2acbf0 │ │ │ │ @@ -90487,15 +90487,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2acf6c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -90516,15 +90516,15 @@ │ │ │ │ b 2ace74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r4, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, pc, r4, lsr #32 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r0, ror r7 @ │ │ │ │ - rsbseq sp, r2, r4, lsr #15 │ │ │ │ + rsbseq sp, r2, r4, asr #14 │ │ │ │ addseq sp, pc, r8, lsr #31 │ │ │ │ strdeq r5, [pc], r4 @ │ │ │ │ umlaleq r5, pc, r4, r6 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002acf74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -90590,15 +90590,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad064 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 992c14 │ │ │ │ + b 992bb4 │ │ │ │ ldr r3, [pc, #84] @ 2ad0c0 │ │ │ │ ldr ip, [pc, #84] @ 2ad0c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2ad0c8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -90612,22 +90612,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, pc, r4, lsr #28 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r4, ror r5 @ │ │ │ │ - rsbseq r2, r3, r8, ror r8 │ │ │ │ + rsbseq r2, r3, r8, lsl r8 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sl, r3, r8, lsr #5 │ │ │ │ - addeq r2, r1, r8, asr #14 │ │ │ │ + addeq sl, r3, r8, asr #4 │ │ │ │ + addeq r2, r1, r8, ror #13 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sl, r3, r0, lsl #5 │ │ │ │ - rsbseq r2, r3, r0, lsl #16 │ │ │ │ - rsbseq sp, r2, r8, asr #10 │ │ │ │ + addeq sl, r3, r0, lsr #4 │ │ │ │ + rsbseq r2, r3, r0, lsr #15 │ │ │ │ + rsbseq sp, r2, r8, ror #9 │ │ │ │ │ │ │ │ 002ad0d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -90671,15 +90671,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 25303c │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ ldr r2, [pc, #88] @ 2ad200 │ │ │ │ ldr r3, [pc, #60] @ 2ad1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90694,15 +90694,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, pc, r4, lsl #26 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, ip, asr #8 │ │ │ │ - rsbseq r2, r3, r0, asr r7 │ │ │ │ + ldrsheq r2, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ addseq sp, pc, ip, ror ip @ │ │ │ │ │ │ │ │ 002ad204 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -90752,16 +90752,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ad2e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq sl, r3, r8, asr r0 │ │ │ │ - ldrsbeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ + rsbseq r2, r3, r4, ror r5 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002ad2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90800,17 +90800,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq fp, r0, r4, ror sp │ │ │ │ - addeq r9, r3, r0, lsr #31 │ │ │ │ - rsbseq r2, r3, ip, lsl r5 │ │ │ │ - rsbseq r2, r3, r8, lsr #10 │ │ │ │ + addeq r9, r3, r0, asr #30 │ │ │ │ + ldrheq r2, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r2, r3, r8, asr #9 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002ad3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90858,17 +90858,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad47c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq fp, r0, r4, lsr #25 │ │ │ │ - addeq r9, r3, r0, asr #29 │ │ │ │ - rsbseq r2, r3, ip, lsr r4 │ │ │ │ - rsbseq r2, r3, r8, asr #8 │ │ │ │ + addeq r9, r3, r0, ror #28 │ │ │ │ + ldrsbeq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r3, r8, ror #7 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002ad480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90923,17 +90923,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, asr #23 │ │ │ │ - addeq r9, r3, r4, asr #27 │ │ │ │ - rsbseq r2, r3, r0, asr #6 │ │ │ │ - rsbseq r2, r3, ip, asr #6 │ │ │ │ + addeq r9, r3, r4, ror #26 │ │ │ │ + rsbseq r2, r3, r0, ror #5 │ │ │ │ + rsbseq r2, r3, ip, ror #5 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002ad57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91175,17 +91175,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2ad980 │ │ │ │ ldr r1, [pc, #128] @ 2ad984 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a5910 │ │ │ │ + bl 9a58b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4f58 │ │ │ │ + bl 9a4ef8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -91262,16 +91262,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r9, r3, r8, asr #17 │ │ │ │ - rsbseq r1, r3, r4, asr #28 │ │ │ │ + addeq r9, r3, r8, ror #16 │ │ │ │ + rsbseq r1, r3, r4, ror #27 │ │ │ │ │ │ │ │ 002ada70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -91342,16 +91342,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2adba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - umulleq r9, r3, r0, r7 │ │ │ │ - rsbseq r1, r3, r8, lsl #26 │ │ │ │ + addeq r9, r3, r0, lsr r7 │ │ │ │ + rsbseq r1, r3, r8, lsr #25 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002adbac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91418,31 +91418,31 @@ │ │ │ │ bne 2adc94 │ │ │ │ ldr r0, [pc, #76] @ 2adcfc │ │ │ │ ldr r1, [pc, #76] @ 2add00 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ ldr r3, [pc, #56] @ 2add04 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 73363c │ │ │ │ + bl 7335dc │ │ │ │ bl 25ec2c │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2acc40 │ │ │ │ addseq sp, pc, r4, lsl r2 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, ip, ror #18 │ │ │ │ - rsbseq r1, r3, r8, ror #24 │ │ │ │ + rsbseq r1, r3, r8, lsl #24 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ adceq r4, pc, r0, ror #17 │ │ │ │ - rsbseq r1, r3, r4, ror #23 │ │ │ │ + rsbseq r1, r3, r4, lsl #23 │ │ │ │ strdeq r0, [r0], ip @ │ │ │ │ │ │ │ │ 002add08 : │ │ │ │ ldr r3, [pc, #40] @ 2add38 │ │ │ │ ldr r2, [pc, #40] @ 2add3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -91453,34 +91453,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2add48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ addseq sp, pc, r4, lsl r1 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, ip, ror #16 │ │ │ │ - rsbseq r1, r3, ip, ror #22 │ │ │ │ + rsbseq r1, r3, ip, lsl #22 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002add4c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2add64 │ │ │ │ ldr r0, [pc, #36] @ 2add80 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 99292c │ │ │ │ + b 9928cc │ │ │ │ ldr r0, [pc, #24] @ 2add84 │ │ │ │ ldr r1, [pc, #24] @ 2add88 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 992c14 │ │ │ │ + b 992bb4 │ │ │ │ adceq r4, pc, r8, lsr r8 @ │ │ │ │ adceq r4, pc, r4, lsr #16 │ │ │ │ - rsbseq r1, r3, r8, lsr #22 │ │ │ │ + rsbseq r1, r3, r8, asr #21 │ │ │ │ │ │ │ │ 002add8c : │ │ │ │ ldr r3, [pc, #12] @ 2adda0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -91523,28 +91523,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2ade7c │ │ │ │ ldr r2, [pc, #72] @ 2ade80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, pc, r0, asr #15 │ │ │ │ addseq sp, pc, r0, asr r0 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - @ instruction: 0x00731a90 │ │ │ │ + rsbseq r1, r3, r0, lsr sl │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq r1, r3, r4, ror sl │ │ │ │ + rsbseq r1, r3, r4, lsl sl │ │ │ │ adceq r4, pc, ip, asr r7 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002ade84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -91574,27 +91574,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2adf38 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2adf3c │ │ │ │ - bl 992c14 │ │ │ │ + bl 992bb4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 253060 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ addseq ip, pc, r8, lsl #31 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ ldrdeq r4, [pc], ip @ │ │ │ │ - ldrsbeq r1, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, r3, ip, ror r9 │ │ │ │ @ instruction: 0x00af46b8 │ │ │ │ - @ instruction: 0x00731998 │ │ │ │ + rsbseq r1, r3, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002adf40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91636,17 +91636,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, pc, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r9, r3, ip, asr #8 │ │ │ │ - rsbseq r1, r3, r8, lsl r9 │ │ │ │ - rsbseq r1, r3, ip, lsr #18 │ │ │ │ + addeq r9, r3, ip, ror #7 │ │ │ │ + ldrheq r1, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, r3, ip, asr #17 │ │ │ │ │ │ │ │ 002ae004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2ae0b4 │ │ │ │ @@ -91687,17 +91687,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, pc, r8, lsl #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r9, r3, r8, lsl #7 │ │ │ │ - rsbseq r1, r3, r4, asr r8 │ │ │ │ - rsbseq r1, r3, r8, ror #16 │ │ │ │ + addeq r9, r3, r8, lsr #6 │ │ │ │ + ldrsheq r1, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r1, r3, r8, lsl #16 │ │ │ │ │ │ │ │ 002ae0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2ae19c │ │ │ │ @@ -91708,33 +91708,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #148] @ 2ae1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9836dc │ │ │ │ + bl 98367c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cafb0 │ │ │ │ + bl 9caf50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae154 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ ldr r2, [pc, #80] @ 2ae1ac │ │ │ │ ldr r3, [pc, #64] @ 2ae1a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91747,16 +91747,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r4, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, ip, r8, lsr r6 @ │ │ │ │ - rsbseq r1, r3, r8, ror #9 │ │ │ │ + ldrsbeq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r1, r3, r8, lsl #9 │ │ │ │ addseq ip, pc, r8, asr #25 │ │ │ │ │ │ │ │ 002ae1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91769,21 +91769,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2ae2cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae2b4 │ │ │ │ mov r1, sp │ │ │ │ - bl 9cae3c │ │ │ │ + bl 9caddc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae2ac │ │ │ │ cmp r7, #0 │ │ │ │ beq 2ae260 │ │ │ │ ldr r6, [pc, #160] @ 2ae2d0 │ │ │ │ @@ -91792,20 +91792,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae234 │ │ │ │ mov r0, r7 │ │ │ │ - bl 951a08 │ │ │ │ + bl 9519a8 │ │ │ │ ldr r2, [pc, #100] @ 2ae2d4 │ │ │ │ ldr r3, [pc, #84] @ 2ae2c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91815,26 +91815,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 2ae268 │ │ │ │ ldr r0, [pc, #28] @ 2ae2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ae208 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, asr ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, ip, r8, asr #10 │ │ │ │ - rsbseq r1, r3, r0, lsl #14 │ │ │ │ + rsbseq pc, ip, r8, ror #9 │ │ │ │ + rsbseq r1, r3, r0, lsr #13 │ │ │ │ @ instruction: 0x009fcbb4 │ │ │ │ - rsbseq lr, lr, r0, lsl #17 │ │ │ │ + rsbseq lr, lr, r0, lsr #16 │ │ │ │ │ │ │ │ 002ae2dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91848,15 +91848,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 2548f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfb68 │ │ │ │ + bl 9bfb08 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2ae378 │ │ │ │ ldr r2, [pc, #172] @ 2ae3e8 │ │ │ │ ldr r3, [pc, #164] @ 2ae3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -91881,31 +91881,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 253300 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca41c │ │ │ │ + bl 9ca3bc │ │ │ │ b 2ae3c0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfa60 │ │ │ │ + bl 9bfa00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca46c │ │ │ │ + bl 9ca40c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae3b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ b 2ae334 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, r8, ror #21 │ │ │ │ - ldrheq r1, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, r3, ip, asr r5 │ │ │ │ │ │ │ │ 002ae3f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91919,15 +91919,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 2548f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfb68 │ │ │ │ + bl 9bfb08 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2ae494 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2ae4f8 │ │ │ │ ldr r2, [pc, #256] @ 2ae558 │ │ │ │ ldr r3, [pc, #248] @ 2ae554 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91954,31 +91954,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 253300 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca41c │ │ │ │ + bl 9ca3bc │ │ │ │ b 2ae4dc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfa60 │ │ │ │ + bl 9bfa00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca46c │ │ │ │ + bl 9ca40c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae4d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ b 2ae450 │ │ │ │ ldr r2, [pc, #96] @ 2ae560 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfb08 │ │ │ │ + bl 9bfaa8 │ │ │ │ ldr r2, [pc, #80] @ 2ae564 │ │ │ │ ldr r3, [pc, #60] @ 2ae554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91986,58 +91986,58 @@ │ │ │ │ bne 2ae54c │ │ │ │ ldr r2, [pc, #48] @ 2ae568 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bfb08 │ │ │ │ + b 9bfaa8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, lsl sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, ip, asr #19 │ │ │ │ - @ instruction: 0x0073149c │ │ │ │ - ldrsbeq r6, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r1, r3, ip, lsr r4 │ │ │ │ + rsbseq r6, ip, ip, ror r4 │ │ │ │ addseq ip, pc, r0, lsl r9 @ │ │ │ │ - rsbseq r9, r8, r0, lsl #30 │ │ │ │ + rsbseq r9, r8, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 255718 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75ab7c │ │ │ │ + bl 75ab1c │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ae654 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [pc, #152] @ 2ae660 │ │ │ │ ldr r1, [pc, #152] @ 2ae664 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #124] @ 2ae668 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ ldr r1, [pc, #108] @ 2ae66c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2543c8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -92056,29 +92056,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253060 │ │ │ │ ldr r8, [pc, #20] @ 2ae670 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2ae5b8 │ │ │ │ - ldrsheq sp, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r1, r3, r4, ror r3 │ │ │ │ + @ instruction: 0x007cd89c │ │ │ │ + rsbseq r1, r3, r4, lsl r3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq sp, ip, ip, ror #16 │ │ │ │ + rsbseq sp, ip, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 254ce0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92113,21 +92113,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2ae818 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2ae7f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bec38 │ │ │ │ + bl 8bebd8 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ae7b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #164] @ 2ae81c │ │ │ │ @@ -92152,34 +92152,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2ae820 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae7c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93e904 │ │ │ │ + bl 93e8a4 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2ae768 │ │ │ │ ldr r1, [pc, #36] @ 2ae824 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 2ae770 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, ip, asr #18 │ │ │ │ + rsbseq sl, r9, ip, ror #17 │ │ │ │ addseq ip, pc, ip, lsr #13 │ │ │ │ - rsbseq r1, r3, r4, lsl #3 │ │ │ │ - rsbseq r1, r3, r4, asr r1 │ │ │ │ + rsbseq r1, r3, r4, lsr #2 │ │ │ │ + ldrsheq r1, [r3], #-4 @ │ │ │ │ │ │ │ │ 002ae828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2ae9a8 │ │ │ │ @@ -92192,44 +92192,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9839d4 │ │ │ │ + bl 983974 │ │ │ │ ldr r1, [pc, #312] @ 2ae9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #296] @ 2ae9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #280] @ 2ae9bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2ae938 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75c2d0 │ │ │ │ + bl 75c270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae96c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 75a968 │ │ │ │ + bl 75a908 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #196] @ 2ae9c0 │ │ │ │ ldr r3, [pc, #172] @ 2ae9ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92244,50 +92244,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9851d0 │ │ │ │ + bl 985170 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ae8ec │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bede4 │ │ │ │ + bl 8bed84 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae8ec │ │ │ │ ldr r2, [pc, #80] @ 2ae9c4 │ │ │ │ ldr r3, [pc, #80] @ 2ae9c8 │ │ │ │ ldr r1, [pc, #80] @ 2ae9cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae8ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r3, r0, lsl #2 │ │ │ │ - rsbseq sl, r9, r0, lsl #16 │ │ │ │ - rsbseq r6, ip, r8, asr pc │ │ │ │ - ldrsheq r1, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r1, r3, r0, lsr #1 │ │ │ │ + rsbseq sl, r9, r0, lsr #15 │ │ │ │ + ldrsheq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x007b1e90 │ │ │ │ addseq ip, pc, r8, lsr #10 │ │ │ │ - rsbseq sl, sl, r4, ror #9 │ │ │ │ - strdeq r8, [r3], ip │ │ │ │ - rsbseq r0, r3, r0, ror #31 │ │ │ │ + rsbseq sl, sl, r4, lsl #9 │ │ │ │ + umulleq r8, r3, ip, sl │ │ │ │ + rsbseq r0, r3, r0, lsl #31 │ │ │ │ │ │ │ │ 002ae9d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2aeb2c │ │ │ │ @@ -92299,26 +92299,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #280] @ 2aeb38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bee90 │ │ │ │ + bl 8bee30 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2aead4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aea78 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -92345,24 +92345,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985518 │ │ │ │ + bl 9854b8 │ │ │ │ b 2aea78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9854a8 │ │ │ │ + bl 985448 │ │ │ │ ldr r1, [pc, #92] @ 2aeb40 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 253138 │ │ │ │ b 2aea54 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2aeb44 │ │ │ │ ldr r1, [pc, #52] @ 2aeb48 │ │ │ │ @@ -92371,21 +92371,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, pc, ip, lsr r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, ip, ror r6 │ │ │ │ - rsbseq r6, ip, r8, asr #27 │ │ │ │ + rsbseq sl, r9, ip, lsl r6 │ │ │ │ + rsbseq r6, ip, r8, ror #26 │ │ │ │ umullseq ip, pc, r8, r3 @ │ │ │ │ - rsbseq r9, r8, r8, lsr #9 │ │ │ │ - addeq r8, r3, r4, ror r9 │ │ │ │ - rsbseq r0, r3, ip, asr lr │ │ │ │ - rsbseq r0, r3, r4, ror lr │ │ │ │ + rsbseq r9, r8, r8, asr #8 │ │ │ │ + addeq r8, r3, r4, lsl r9 │ │ │ │ + ldrsheq r0, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r0, r3, r4, lsl lr │ │ │ │ │ │ │ │ 002aeb50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -92397,21 +92397,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2aec5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2aec14 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 75c2d0 │ │ │ │ + bl 75c270 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2aec38 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aec20 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -92429,36 +92429,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ mov r1, r0 │ │ │ │ b 2aebc4 │ │ │ │ ldr r1, [pc, #60] @ 2aec64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 2aebd0 │ │ │ │ ldr r1, [pc, #40] @ 2aec68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 2aebd0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fc2b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0079a494 │ │ │ │ addseq ip, pc, ip, asr #4 │ │ │ │ - rsbseq r0, r3, r8, lsr #27 │ │ │ │ - rsbseq r0, r3, ip, ror #26 │ │ │ │ + rsbseq r0, r3, r8, asr #26 │ │ │ │ + rsbseq r0, r3, ip, lsl #26 │ │ │ │ │ │ │ │ 002aec6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2aed18 │ │ │ │ @@ -92470,19 +92470,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aed20 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e0e4 │ │ │ │ + bl 75e084 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #76] @ 2aed24 │ │ │ │ ldr r3, [pc, #64] @ 2aed1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92498,15 +92498,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq ip, pc, r4, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, ip, ip, ror #16 │ │ │ │ + rsbseq sp, ip, ip, lsl #16 │ │ │ │ addseq ip, pc, ip, asr #2 │ │ │ │ │ │ │ │ 002aed28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92519,19 +92519,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aeddc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e234 │ │ │ │ + bl 75e1d4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #76] @ 2aede0 │ │ │ │ ldr r3, [pc, #64] @ 2aedd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92547,15 +92547,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r6, ip, ror r5 │ │ │ │ + rsbseq r1, r6, ip, lsl r5 │ │ │ │ umullseq ip, pc, r0, r0 @ │ │ │ │ │ │ │ │ 002aede4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -92567,43 +92567,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 2548f0 │ │ │ │ ldr r8, [pc, #120] @ 2aee94 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfb68 │ │ │ │ + bl 9bfb08 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75802c │ │ │ │ + bl 757fcc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2aee88 │ │ │ │ mov r4, r9 │ │ │ │ b 2aee50 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aee88 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757bf8 │ │ │ │ + bl 757b98 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aee44 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfb08 │ │ │ │ + bl 9bfaa8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aee50 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2545f0 │ │ │ │ - ldrsbeq r0, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, r3, ip, ror fp │ │ │ │ │ │ │ │ 002aee98 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -92612,19 +92612,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 2548f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfb68 │ │ │ │ + bl 9bfb08 │ │ │ │ ldr r0, [pc, #112] @ 2aef4c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bec38 │ │ │ │ + bl 8bebd8 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2aef40 │ │ │ │ ldr r8, [pc, #92] @ 2aef50 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2aef08 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -92636,26 +92636,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 253648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aeefc │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfb08 │ │ │ │ + bl 9bfaa8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aef08 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93e904 │ │ │ │ - rsbseq r0, r3, r8, lsr #22 │ │ │ │ - rsbseq r0, r3, ip, lsl fp │ │ │ │ + b 93e8a4 │ │ │ │ + rsbseq r0, r3, r8, asr #21 │ │ │ │ + ldrheq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ ldr r0, [pc, #4] @ 2aef60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq r7, r1, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2af000 │ │ │ │ ldr r2, [pc, #132] @ 2af004 │ │ │ │ @@ -92663,44 +92663,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #100] @ 2af00c │ │ │ │ ldr r1, [pc, #100] @ 2af010 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #68] @ 2af014 │ │ │ │ ldr r3, [pc, #68] @ 2af018 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r3, r4, lsr #10 │ │ │ │ - rsbseq r0, r3, ip, lsl #21 │ │ │ │ - rsbseq r0, r3, r4, ror #20 │ │ │ │ - @ instruction: 0x00730a90 │ │ │ │ - rsbseq r0, r3, r8, lsr #21 │ │ │ │ + addeq r8, r3, r4, asr #9 │ │ │ │ + rsbseq r0, r3, ip, lsr #20 │ │ │ │ + rsbseq r0, r3, r4, lsl #20 │ │ │ │ + rsbseq r0, r3, r0, lsr sl │ │ │ │ + rsbseq r0, r3, r8, asr #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2af0b0 │ │ │ │ @@ -92710,15 +92710,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2af0b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af088 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92730,21 +92730,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2af0c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2af068 │ │ │ │ - addeq r8, r3, r4, ror r4 │ │ │ │ - rsbseq r0, r3, r4, lsr #20 │ │ │ │ - rsbseq r0, r3, ip, lsr sl │ │ │ │ - rsbseq r0, r3, r4, lsr #20 │ │ │ │ - rsbseq r0, r3, r4, lsl #20 │ │ │ │ + addeq r8, r3, r4, lsl r4 │ │ │ │ + rsbseq r0, r3, r4, asr #19 │ │ │ │ + ldrsbeq r0, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r0, r3, r4, asr #19 │ │ │ │ + rsbseq r0, r3, r4, lsr #19 │ │ │ │ │ │ │ │ 002af0c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2af498 │ │ │ │ @@ -92761,15 +92761,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr fp, [pc, #900] @ 2af4ac │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2af4b0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -92870,27 +92870,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2af4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af1d4 │ │ │ │ bl 254644 │ │ │ │ ldr r3, [pc, #436] @ 2af4c8 │ │ │ │ ldr ip, [pc, #436] @ 2af4cc │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2af4d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92898,15 +92898,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2af214 │ │ │ │ ldr r3, [pc, #380] @ 2af4d4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -92923,22 +92923,22 @@ │ │ │ │ beq 2af468 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2af4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af150 │ │ │ │ ldr r3, [pc, #264] @ 2af4dc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af20c │ │ │ │ @@ -92957,63 +92957,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2af4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af20c │ │ │ │ ldr r0, [pc, #140] @ 2af4e4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af1d4 │ │ │ │ ldr r0, [pc, #120] @ 2af4e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af150 │ │ │ │ ldr r0, [pc, #100] @ 2af4ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af20c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r3, ip, asr #7 │ │ │ │ + addeq r8, r3, ip, ror #6 │ │ │ │ addseq fp, pc, r4, lsr sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r4, ror #18 │ │ │ │ - rsbseq r0, r3, r8, lsl #19 │ │ │ │ + rsbseq r0, r3, r4, lsl #18 │ │ │ │ + rsbseq r0, r3, r8, lsr #18 │ │ │ │ @ instruction: 0x009fbcf8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, pc, r8, lsl #24 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r0, ror r8 │ │ │ │ - addeq r8, r3, r8, lsl #3 │ │ │ │ - rsbseq r0, r3, r8, lsr #16 │ │ │ │ - rsbseq r0, r3, r0, ror r7 │ │ │ │ + rsbseq r0, r3, r0, lsl r8 │ │ │ │ + addeq r8, r3, r8, lsr #2 │ │ │ │ + rsbseq r0, r3, r8, asr #15 │ │ │ │ + rsbseq r0, r3, r0, lsl r7 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rsbseq r0, r3, r8, lsl r7 │ │ │ │ + ldrheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbseq r0, r3, r4, asr #15 │ │ │ │ - rsbseq r0, r3, r8, ror #14 │ │ │ │ - rsbseq r0, r3, r4, lsr #13 │ │ │ │ - ldrheq r0, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, r3, r4, ror #14 │ │ │ │ + rsbseq r0, r3, r8, lsl #14 │ │ │ │ + rsbseq r0, r3, r4, asr #12 │ │ │ │ + rsbseq r0, r3, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2af540 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2af544 │ │ │ │ @@ -93021,28 +93021,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2af0c4 │ │ │ │ - umulleq r7, r3, r8, pc @ │ │ │ │ - rsbseq r0, r3, r0, asr r7 │ │ │ │ - rsbseq r0, r3, r4, ror r7 │ │ │ │ + addeq r7, r3, r8, lsr pc │ │ │ │ + ldrsheq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r0, r3, r4, lsl r7 │ │ │ │ │ │ │ │ 002af54c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2af55c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cc28 │ │ │ │ + b 99cbc8 │ │ │ │ adceq r3, pc, r4, asr #1 │ │ │ │ │ │ │ │ 002af560 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2af5a0 │ │ │ │ ldr r3, [pc, #68] @ 2af5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93123,23 +93123,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2af824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af6ec │ │ │ │ ldr r3, [pc, #312] @ 2af814 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af73c │ │ │ │ mov r4, #1 │ │ │ │ @@ -93181,55 +93181,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2af82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af6e8 │ │ │ │ ldr r0, [pc, #96] @ 2af830 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af6e8 │ │ │ │ ldr r0, [pc, #72] @ 2af834 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2af6ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, pc, ip, lsr r8 @ │ │ │ │ adceq r3, pc, r4, lsl r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, ip, lsl r6 │ │ │ │ + ldrheq r0, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ addseq fp, pc, r0, lsr r7 @ │ │ │ │ - rsbseq r0, r3, r8, lsr #10 │ │ │ │ - rsbseq r0, r3, ip, asr #10 │ │ │ │ - rsbseq r0, r3, r0, lsr r5 │ │ │ │ + rsbseq r0, r3, r8, asr #9 │ │ │ │ + rsbseq r0, r3, ip, ror #9 │ │ │ │ + ldrsbeq r0, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 002af838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -93253,15 +93253,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af95c │ │ │ │ ldr r5, [pc, #292] @ 2af9c8 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99cc94 │ │ │ │ + bl 99cc34 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2af918 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -93327,20 +93327,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq fp, pc, ip, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r2, pc, r4, ror sp @ │ │ │ │ adceq r2, pc, r4, lsl sp @ │ │ │ │ addseq fp, pc, r4, lsl #10 │ │ │ │ - ldrdeq r7, [r3], r4 │ │ │ │ - rsbseq r0, r3, r4, lsr #6 │ │ │ │ - ldrsheq r0, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r7, r3, ip, lsr #23 │ │ │ │ - ldrsheq r0, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00730398 │ │ │ │ + addeq r7, r3, r4, ror fp │ │ │ │ + rsbseq r0, r3, r4, asr #5 │ │ │ │ + @ instruction: 0x00730394 │ │ │ │ + addeq r7, r3, ip, asr #22 │ │ │ │ + @ instruction: 0x0073029c │ │ │ │ + rsbseq r0, r3, r8, lsr r3 │ │ │ │ │ │ │ │ 002af9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -93408,15 +93408,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2afb0c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2afadc │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99cc58 │ │ │ │ + b 99cbf8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -93539,17 +93539,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2afcf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r7, r3, r0, lsl #17 │ │ │ │ - ldrsbeq pc, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r0, r3, r4, asr #1 │ │ │ │ + addeq r7, r3, r0, lsr #16 │ │ │ │ + rsbseq pc, r2, r0, ror pc @ │ │ │ │ + rsbseq r0, r3, r4, rrx │ │ │ │ │ │ │ │ 002afcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2afe74 │ │ │ │ @@ -93587,15 +93587,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2afe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99cc94 │ │ │ │ + bl 99cc34 │ │ │ │ ldr r2, [pc, #228] @ 2afe94 │ │ │ │ ldr r3, [pc, #196] @ 2afe78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93626,41 +93626,41 @@ │ │ │ │ beq 2afe60 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2afea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2afd50 │ │ │ │ ldr r0, [pc, #64] @ 2afea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2afd50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, pc, r0, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r2, pc, r0, asr #17 │ │ │ │ @ instruction: 0x00af28b8 │ │ │ │ adceq r2, pc, r0, lsr #17 │ │ │ │ adceq r2, pc, r8, lsl #17 │ │ │ │ addseq fp, pc, r4, ror r0 @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, r4, ror #30 │ │ │ │ - rsbseq pc, r2, ip, ror pc @ │ │ │ │ + rsbseq pc, r2, r4, lsl #30 │ │ │ │ + rsbseq pc, r2, ip, lsl pc @ │ │ │ │ │ │ │ │ 002afeac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -93708,20 +93708,20 @@ │ │ │ │ bl 255afc │ │ │ │ mov r2, #1 │ │ │ │ b 2aff1c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2aff84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x00916bf0 │ │ │ │ ldr r0, [pc, #8] @ 2aff98 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq r6, r1, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2b0034 │ │ │ │ ldr r3, [pc, #128] @ 2b0038 │ │ │ │ @@ -93732,45 +93732,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b25c │ │ │ │ + bl 75b1fc │ │ │ │ ldr r3, [pc, #84] @ 2b0040 │ │ │ │ ldr r2, [pc, #84] @ 2b0044 │ │ │ │ ldr r1, [pc, #84] @ 2b0048 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sl, pc, r8, ror #28 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - ldrheq r2, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r2, r7, r8, asr r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq pc, r2, r4, lsl #28 │ │ │ │ - addeq r1, r2, r8, lsr #6 │ │ │ │ + rsbseq pc, r2, r4, lsr #27 │ │ │ │ + addeq r1, r2, r8, asr #5 │ │ │ │ ldr r0, [pc, #4] @ 2b0058 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99b398 │ │ │ │ - ldrheq pc, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + b 99b338 │ │ │ │ + rsbseq pc, r2, r4, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -93858,39 +93858,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b0234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0144 │ │ │ │ ldr r0, [pc, #52] @ 2b0238 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0144 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r8, lsl sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009facf8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009facd0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, r0, asr #24 │ │ │ │ - rsbseq pc, r2, ip, asr ip @ │ │ │ │ + rsbseq pc, r2, r0, ror #23 │ │ │ │ + ldrsheq pc, [r2], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2b0418 │ │ │ │ ldr r2, [pc, #452] @ 2b041c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -93935,18 +93935,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b02c8 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2b035c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #272] @ 2b0428 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r2, [pc, #264] @ 2b042c │ │ │ │ ldr r3, [pc, #244] @ 2b041c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -93954,15 +93954,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0414 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r3, [pc, #204] @ 2b0430 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0308 │ │ │ │ @@ -93984,44 +93984,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2b0440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0308 │ │ │ │ ldr r7, [pc, #40] @ 2b0424 │ │ │ │ mov r4, #0 │ │ │ │ b 2b02f8 │ │ │ │ ldr r0, [pc, #60] @ 2b0444 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0308 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, ip, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, pc, r8, lsr #23 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, pc, r0, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0072fa98 │ │ │ │ - rsbseq pc, r2, r8, lsr #21 │ │ │ │ + rsbseq pc, r2, r8, lsr sl @ │ │ │ │ + rsbseq pc, r2, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -94047,15 +94047,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b04a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94070,27 +94070,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2b0560 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #32] @ 2b0560 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2b0628 │ │ │ │ @@ -94098,75 +94098,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2b0630 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2b05b8 │ │ │ │ bl 2b00f4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2b05dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2b0608 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253594 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r7, r3, r4, lsl r0 │ │ │ │ - rsbseq pc, r2, r4, asr #18 │ │ │ │ - rsbseq pc, r2, r8, asr r9 @ │ │ │ │ + @ instruction: 0x00836fb4 │ │ │ │ + rsbseq pc, r2, r4, ror #17 │ │ │ │ + ldrsheq pc, [r2], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2b08a0 │ │ │ │ ldr r2, [pc, #596] @ 2b08a4 │ │ │ │ ldr r1, [pc, #596] @ 2b08a8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #568] @ 2b08ac │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2b0838 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b0cf0 │ │ │ │ + bl 9b0c90 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #520] @ 2b08b0 │ │ │ │ ldr r6, [pc, #520] @ 2b08b4 │ │ │ │ @@ -94174,48 +94174,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2b08b8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b07fc │ │ │ │ ldr r7, [pc, #472] @ 2b08bc │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b07a4 │ │ │ │ mov r0, #5 │ │ │ │ - bl 7519e4 │ │ │ │ + bl 751984 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b07a4 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b072c │ │ │ │ b 2b0740 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0740 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b071c │ │ │ │ ldr r1, [pc, #376] @ 2b08c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b084c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94292,23 +94292,23 @@ │ │ │ │ bne 2b0874 │ │ │ │ b 2b07dc │ │ │ │ ldr r3, [pc, #52] @ 2b08c8 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2b077c │ │ │ │ - addeq r6, r3, r4, asr #30 │ │ │ │ - rsbseq pc, r2, r8, ror r8 @ │ │ │ │ - rsbseq pc, r2, ip, lsl #17 │ │ │ │ + addeq r6, r3, r4, ror #29 │ │ │ │ + rsbseq pc, r2, r8, lsl r8 @ │ │ │ │ + rsbseq pc, r2, ip, lsr #16 │ │ │ │ @ instruction: 0x00af1fb8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ adceq r8, r0, r4, lsl #29 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq pc, r2, r4, lsl r8 @ │ │ │ │ - ldrheq pc, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, r2, r0, asr r7 @ │ │ │ │ umlaleq r8, r0, r0, sp │ │ │ │ adceq r8, r0, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2b0930 │ │ │ │ @@ -94320,96 +94320,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97ace8 │ │ │ │ - addeq r6, r3, r8, lsr #25 │ │ │ │ - ldrsheq pc, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq pc, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + b 97ac88 │ │ │ │ + addeq r6, r3, r8, asr #24 │ │ │ │ + @ instruction: 0x0072f59c │ │ │ │ + rsbseq pc, r2, r0, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2b09bc │ │ │ │ ldr r2, [pc, #104] @ 2b09c0 │ │ │ │ ldr r1, [pc, #104] @ 2b09c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2b099c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7583a4 │ │ │ │ + b 758344 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r3, r0, asr #24 │ │ │ │ - rsbseq pc, r2, ip, ror #10 │ │ │ │ - rsbseq pc, r2, ip, lsl #11 │ │ │ │ + addeq r6, r3, r0, ror #23 │ │ │ │ + rsbseq pc, r2, ip, lsl #10 │ │ │ │ + rsbseq pc, r2, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2b0a30 │ │ │ │ ldr r5, [pc, #92] @ 2b0a4c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2b0a30 │ │ │ │ ldr r0, [pc, #68] @ 2b0a50 │ │ │ │ ldr r2, [pc, #68] @ 2b0a54 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq pc, r2, ip, lsl #10 │ │ │ │ - addeq r6, r3, ip, lsl #23 │ │ │ │ - ldrheq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq pc, r2, ip, lsr #9 │ │ │ │ + addeq r6, r3, ip, lsr #22 │ │ │ │ + rsbseq pc, r2, r4, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94430,24 +94430,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0eec │ │ │ │ + b 9b0e8c │ │ │ │ │ │ │ │ 002b0acc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9b0eec │ │ │ │ + b 9b0e8c │ │ │ │ │ │ │ │ 002b0ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -94470,41 +94470,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0eec │ │ │ │ + b 9b0e8c │ │ │ │ │ │ │ │ 002b0b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ff0 │ │ │ │ + bl 9b0f90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0b98 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0d08 │ │ │ │ - bl 9af910 │ │ │ │ + b 9b0ca8 │ │ │ │ + bl 9af8b0 │ │ │ │ ldr r3, [pc, #20] @ 2b0bb8 │ │ │ │ ldr r1, [pc, #20] @ 2b0bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9ae9a0 │ │ │ │ + bl 9ae940 │ │ │ │ b 2b0b84 │ │ │ │ - rsbseq pc, r2, ip, ror #6 │ │ │ │ + rsbseq pc, r2, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002b0bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94529,23 +94529,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #176] @ 2b0cf0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2b0ca8 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -94557,15 +94557,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b3e88 │ │ │ │ + b 9b3e28 │ │ │ │ ldr r3, [pc, #68] @ 2b0cf4 │ │ │ │ ldr r1, [pc, #68] @ 2b0cf8 │ │ │ │ ldr r0, [pc, #68] @ 2b0cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -94577,20 +94577,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r6, r3, r4, ror #17 │ │ │ │ - rsbseq pc, r2, r0, ror r2 @ │ │ │ │ - rsbseq pc, r2, r8, lsl #5 │ │ │ │ - addeq r6, r3, r0, asr #17 │ │ │ │ - rsbseq pc, r2, ip, asr #4 │ │ │ │ - rsbseq pc, r2, r8, asr r2 @ │ │ │ │ + addeq r6, r3, r4, lsl #17 │ │ │ │ + rsbseq pc, r2, r0, lsl r2 @ │ │ │ │ + rsbseq pc, r2, r8, lsr #4 │ │ │ │ + addeq r6, r3, r0, ror #16 │ │ │ │ + rsbseq pc, r2, ip, ror #3 │ │ │ │ + ldrsheq pc, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 002b0d0c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b0d14 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -94656,16 +94656,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r3, ip, lsl #16 │ │ │ │ - ldrdeq r6, [r3], ip │ │ │ │ + addeq r6, r3, ip, lsr #15 │ │ │ │ + addeq r6, r3, ip, ror r7 │ │ │ │ │ │ │ │ 002b0e08 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -94712,17 +94712,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r6, r3, r4, ror #13 │ │ │ │ - rsbseq pc, r2, ip, rrx │ │ │ │ - @ instruction: 0x0072f098 │ │ │ │ + addeq r6, r3, r4, lsl #13 │ │ │ │ + rsbseq pc, r2, ip │ │ │ │ + rsbseq pc, r2, r8, lsr r0 @ │ │ │ │ │ │ │ │ 002b0edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -94811,30 +94811,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b10ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0f48 │ │ │ │ ldr r0, [pc, #112] @ 2b10f0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b0f48 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2b10f4 │ │ │ │ ldr r1, [pc, #80] @ 2b10f8 │ │ │ │ ldr r0, [pc, #80] @ 2b10fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -94845,23 +94845,23 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r9, pc, r8, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f9ef4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, pc, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r2, ip, lsr #32 │ │ │ │ + rsbseq lr, r2, ip, asr #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r4, lsl pc │ │ │ │ - rsbseq lr, r2, r8, asr #30 │ │ │ │ - strdeq r6, [r3], r0 │ │ │ │ - rsbseq lr, r2, r4, ror lr │ │ │ │ - rsbseq lr, r2, ip, asr pc │ │ │ │ + ldrheq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq lr, r2, r8, ror #29 │ │ │ │ + umulleq r6, r3, r0, r4 │ │ │ │ + rsbseq lr, r2, r4, lsl lr │ │ │ │ + ldrsheq lr, [r2], #-236 @ 0xffffff14 @ │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002b1104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94923,41 +94923,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2b1270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1158 │ │ │ │ ldr r0, [pc, #60] @ 2b1274 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1158 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r8, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r8, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq r9, pc, r8, lsr #25 │ │ │ │ andeq r1, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r8, lsl #28 │ │ │ │ - rsbseq lr, r2, r0, lsr #28 │ │ │ │ + rsbseq lr, r2, r8, lsr #27 │ │ │ │ + rsbseq lr, r2, r0, asr #27 │ │ │ │ │ │ │ │ 002b1278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2b13c0 │ │ │ │ @@ -95019,39 +95019,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b13e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b12d4 │ │ │ │ ldr r0, [pc, #52] @ 2b13e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b12d4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r9, pc, r4, fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r8, ror #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, pc, r8, lsr fp @ │ │ │ │ andeq r1, r0, r4, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq lr, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq lr, r2, r0, lsl #26 │ │ │ │ + rsbseq lr, r2, ip, ror ip │ │ │ │ + rsbseq lr, r2, r0, lsr #25 │ │ │ │ │ │ │ │ 002b13e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -95145,17 +95145,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r0, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r3, r8, ror #2 │ │ │ │ + addeq r6, r3, r8, lsl #2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r6, r3, r8, lsl #18 │ │ │ │ + addeq r6, r3, r8, lsr #17 │ │ │ │ @ instruction: 0x009f98f4 │ │ │ │ │ │ │ │ 002b1584 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2b00f4 │ │ │ │ @@ -95183,23 +95183,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2b1740 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d8290 │ │ │ │ + bl 9d8230 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8290 │ │ │ │ + bl 9d8230 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2b16c4 │ │ │ │ @@ -95283,18 +95283,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2b1794 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a690 │ │ │ │ - addeq r5, r3, r0, asr #28 │ │ │ │ - rsbseq lr, r2, ip, ror r9 │ │ │ │ - rsbseq lr, r2, r0, asr #15 │ │ │ │ + b 99a630 │ │ │ │ + addeq r5, r3, r0, ror #27 │ │ │ │ + rsbseq lr, r2, ip, lsl r9 │ │ │ │ + rsbseq lr, r2, r0, ror #14 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002b1798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95308,31 +95308,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2b1814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r3, [pc, #36] @ 2b1818 │ │ │ │ ldr r1, [pc, #36] @ 2b181c │ │ │ │ ldr r0, [pc, #36] @ 2b1820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq lr, r2, r0, lsr r9 │ │ │ │ - addeq r5, r3, r0, lsr #27 │ │ │ │ - rsbseq lr, r2, r8, lsr #14 │ │ │ │ - rsbseq lr, r2, r4, lsl #18 │ │ │ │ + ldrsbeq lr, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + addeq r5, r3, r0, asr #26 │ │ │ │ + rsbseq lr, r2, r8, asr #13 │ │ │ │ + rsbseq lr, r2, r4, lsr #17 │ │ │ │ │ │ │ │ 002b1824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2b1e00 │ │ │ │ @@ -95425,27 +95425,27 @@ │ │ │ │ beq 2b1d1c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1bdc │ │ │ │ ldr r5, [pc, #1136] @ 2b1e14 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2b1b34 │ │ │ │ ldr ip, [pc, #1108] @ 2b1e18 │ │ │ │ ldr r2, [pc, #1108] @ 2b1e1c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b1a30 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1a10 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -95496,15 +95496,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2b1e34 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r6, [pc, #868] @ 2b1e38 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1d44 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95526,27 +95526,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b005c │ │ │ │ b 2b199c │ │ │ │ ldr r5, [pc, #776] @ 2b1e44 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1a30 │ │ │ │ ldr ip, [pc, #756] @ 2b1e48 │ │ │ │ ldr r2, [pc, #756] @ 2b1e4c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 2c0750 │ │ │ │ b 2b1a30 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1d0c │ │ │ │ mov r0, r4 │ │ │ │ @@ -95563,15 +95563,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2b1e5c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b1acc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b199c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95607,15 +95607,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2b1e6c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b1acc │ │ │ │ ldr r3, [pc, #476] @ 2b1e70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1880 │ │ │ │ ldr r3, [pc, #460] @ 2b1e74 │ │ │ │ @@ -95632,22 +95632,22 @@ │ │ │ │ beq 2b1dbc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2b1e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1880 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1948 │ │ │ │ b 2b1b9c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95689,15 +95689,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2b1da0 │ │ │ │ ldr r0, [pc, #196] @ 2b1e88 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1880 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2b1e8c │ │ │ │ ldr r1, [pc, #172] @ 2b1e90 │ │ │ │ ldr r0, [pc, #172] @ 2b1e94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -95707,47 +95707,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r9, pc, r8, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f95d0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r0, pc, r4, lsr #27 │ │ │ │ - rsbseq lr, r2, r4, asr r5 │ │ │ │ - ldrdeq r5, [r3], r4 │ │ │ │ - rsbseq lr, r2, r0, lsl #10 │ │ │ │ + ldrsheq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r5, r3, r4, ror fp │ │ │ │ + rsbseq lr, r2, r0, lsr #9 │ │ │ │ addseq r9, pc, ip, ror #7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - strdeq r5, [r3], r0 │ │ │ │ - rsbseq lr, r2, r4, ror #8 │ │ │ │ - ldrsheq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + umulleq r5, r3, r0, sl │ │ │ │ + rsbseq lr, r2, r4, lsl #8 │ │ │ │ + @ instruction: 0x0072e69c │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq r0, pc, r8, asr fp @ │ │ │ │ adceq r0, pc, r4, lsr #22 │ │ │ │ adceq r0, pc, r4, lsl fp @ │ │ │ │ - ldrsheq lr, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - addeq r5, r3, r4, asr #20 │ │ │ │ - rsbseq lr, r2, r0, ror r3 │ │ │ │ + @ instruction: 0x0072e694 │ │ │ │ addeq r5, r3, r4, ror #19 │ │ │ │ - rsbseq lr, r2, r4, asr #12 │ │ │ │ - rsbseq lr, r2, r8, asr r3 │ │ │ │ + rsbseq lr, r2, r0, lsl r3 │ │ │ │ + addeq r5, r3, r4, lsl #19 │ │ │ │ + rsbseq lr, r2, r4, ror #11 │ │ │ │ + ldrsheq lr, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r5, r3, r4, lsr r9 │ │ │ │ - rsbseq lr, r2, r0, ror r5 │ │ │ │ - rsbseq lr, r2, r8, lsr #5 │ │ │ │ + ldrdeq r5, [r3], r4 │ │ │ │ + rsbseq lr, r2, r0, lsl r5 │ │ │ │ + rsbseq lr, r2, r8, asr #4 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r4, asr #8 │ │ │ │ - addeq r5, r3, ip, asr #16 │ │ │ │ - addeq r5, r3, r4, lsr #16 │ │ │ │ - ldrheq lr, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x008357b4 │ │ │ │ - rsbseq lr, r2, r8, lsr r1 │ │ │ │ - rsbseq lr, r2, r4, asr #6 │ │ │ │ + rsbseq lr, r2, r4, ror #7 │ │ │ │ + addeq r5, r3, ip, ror #15 │ │ │ │ + addeq r5, r3, r4, asr #15 │ │ │ │ + rsbseq lr, r2, r8, asr r3 │ │ │ │ + addeq r5, r3, r4, asr r7 │ │ │ │ + ldrsbeq lr, [r2], #-8 @ │ │ │ │ + rsbseq lr, r2, r4, ror #5 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002b1e9c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95762,15 +95762,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ │ │ │ │ 002b1eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2b2054 │ │ │ │ @@ -95839,40 +95839,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b2074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1f40 │ │ │ │ ldr r0, [pc, #56] @ 2b2078 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b1f40 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r0, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, pc, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r8, pc, ip, lr @ │ │ │ │ andeq r1, r0, r0, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r4, lsl r2 │ │ │ │ - rsbseq lr, r2, ip, lsr r2 │ │ │ │ + ldrheq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 002b207c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -95904,17 +95904,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2b2114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r5, r3, ip, lsr #9 │ │ │ │ - rsbseq sp, r2, r0, lsr lr │ │ │ │ - rsbseq lr, r2, ip, lsr #3 │ │ │ │ + addeq r5, r3, ip, asr #8 │ │ │ │ + ldrsbeq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq lr, r2, ip, asr #2 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002b2118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95943,24 +95943,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #76] @ 2b21f4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -96073,19 +96073,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2b23b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r8, ror r2 │ │ │ │ - addeq r5, r3, r0, asr #4 │ │ │ │ addeq r5, r3, r8, lsl r2 │ │ │ │ - @ instruction: 0x0072db9c │ │ │ │ - rsbseq sp, r2, r4, lsr pc │ │ │ │ + addeq r5, r3, r0, ror #3 │ │ │ │ + @ instruction: 0x008351b8 │ │ │ │ + rsbseq sp, r2, ip, lsr fp │ │ │ │ + ldrsbeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002b23b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96281,15 +96281,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b272c │ │ │ │ @@ -96319,17 +96319,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r4, r3, r4, lsl #30 │ │ │ │ - rsbseq sp, r2, r0, asr r8 │ │ │ │ - rsbseq sp, r2, r0, lsr r8 │ │ │ │ + addeq r4, r3, r4, lsr #29 │ │ │ │ + ldrsheq sp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq sp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002b2758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2b2834 │ │ │ │ @@ -96340,15 +96340,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2b4d00 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b4ce8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96379,17 +96379,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r3, r0, lsr #28 │ │ │ │ - rsbseq sp, r2, ip, asr #14 │ │ │ │ - rsbseq sp, r2, r0, ror r7 │ │ │ │ + addeq r4, r3, r0, asr #27 │ │ │ │ + rsbseq sp, r2, ip, ror #13 │ │ │ │ + rsbseq sp, r2, r0, lsl r7 │ │ │ │ │ │ │ │ 002b2840 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2858 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96404,17 +96404,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2b289c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #26 │ │ │ │ - rsbseq sp, r2, r8, lsr #13 │ │ │ │ - rsbseq sp, r2, ip, asr sl │ │ │ │ + addeq r4, r3, r4, asr #25 │ │ │ │ + rsbseq sp, r2, r8, asr #12 │ │ │ │ + ldrsheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002b28a0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b28b8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96430,17 +96430,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2b28fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr #25 │ │ │ │ - rsbseq sp, r2, r8, asr #12 │ │ │ │ - ldrsheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r4, r3, r4, ror #24 │ │ │ │ + rsbseq sp, r2, r8, ror #11 │ │ │ │ + @ instruction: 0x0072d99c │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002b2900 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2918 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96456,17 +96456,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2b295c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #24 │ │ │ │ - rsbseq sp, r2, r8, ror #11 │ │ │ │ - @ instruction: 0x0072d99c │ │ │ │ + addeq r4, r3, r4, lsl #24 │ │ │ │ + rsbseq sp, r2, r8, lsl #11 │ │ │ │ + rsbseq sp, r2, ip, lsr r9 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002b2960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96772,17 +96772,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2b2e14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, lsr #15 │ │ │ │ - rsbseq sp, r2, r0, lsr r1 │ │ │ │ - rsbseq sp, r2, r4, ror #9 │ │ │ │ + addeq r4, r3, ip, asr #14 │ │ │ │ + ldrsbeq sp, [r2], #-0 @ │ │ │ │ + rsbseq sp, r2, r4, lsl #9 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002b2e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96795,33 +96795,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 253300 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75b93c │ │ │ │ + bl 75b8dc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b22c │ │ │ │ + bl 75b1cc │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2e48 │ │ │ │ ldr r3, [pc, #32] @ 2b2ea8 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, r0, r0, lsl r7 │ │ │ │ - rsbseq sp, r2, r8, lsr #9 │ │ │ │ - rsbseq r6, r9, r8, asr #7 │ │ │ │ + rsbseq sp, r2, r8, asr #8 │ │ │ │ + rsbseq r6, r9, r8, ror #6 │ │ │ │ adceq pc, lr, r4, lsr #15 │ │ │ │ │ │ │ │ 002b2eac : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -96841,15 +96841,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b2efc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b2f24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2ef0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96858,15 +96858,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, r0, r4, ror #12 │ │ │ │ - rsbseq sp, r2, r0, lsl r0 │ │ │ │ + ldrheq ip, [r2], #-240 @ 0xffffff10 @ │ │ │ │ adceq r6, r0, r4, lsl r6 │ │ │ │ │ │ │ │ 002b2f50 : │ │ │ │ ldr r3, [pc, #56] @ 2b2f90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96911,27 +96911,27 @@ │ │ │ │ b 2b3000 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3068 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2b2ff4 │ │ │ │ ldr r1, [pc, #108] @ 2b30a0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2b2ff4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -96944,32 +96944,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ umlaleq r6, r0, r0, r5 │ │ │ │ addseq r7, pc, ip, ror #28 │ │ │ │ - addeq r4, r3, r8, asr #11 │ │ │ │ + addeq r4, r3, r8, ror #10 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0076f298 │ │ │ │ - rsbseq r6, r2, ip, ror #31 │ │ │ │ - strdeq lr, [r1], r0 │ │ │ │ + rsbseq pc, r6, r8, lsr r2 @ │ │ │ │ + rsbseq r6, r2, ip, lsl #31 │ │ │ │ + umulleq lr, r1, r0, r2 │ │ │ │ │ │ │ │ 002b30a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 3403c0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750cb8 │ │ │ │ + bl 750c58 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3108 │ │ │ │ mov r1, r6 │ │ │ │ bl 2b2f94 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3144 │ │ │ │ mov r0, r4 │ │ │ │ @@ -96989,73 +96989,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2b3188 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ b 2b30e8 │ │ │ │ ldr r3, [pc, #64] @ 2b318c │ │ │ │ ldr r2, [pc, #64] @ 2b3190 │ │ │ │ ldr r1, [pc, #64] @ 2b3194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2b3198 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b30e8 │ │ │ │ - addeq r4, r3, r0, lsl #9 │ │ │ │ - rsbseq r5, sl, ip, lsr sp │ │ │ │ - ldrsheq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r4, r3, r0, lsr #8 │ │ │ │ + ldrsbeq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x0072cd90 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r4, r3, r8, asr #8 │ │ │ │ - rsbseq sp, r2, r0, lsr #3 │ │ │ │ - ldrheq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r4, r3, r8, ror #7 │ │ │ │ + rsbseq sp, r2, r0, asr #2 │ │ │ │ + rsbseq ip, r2, ip, asr sp │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002b319c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2b3214 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b31f8 │ │ │ │ ldr ip, [pc, #68] @ 2b3218 │ │ │ │ ldr r2, [pc, #68] @ 2b321c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r2, r4, asr #26 │ │ │ │ - addeq r4, r3, r4, asr #7 │ │ │ │ - ldrsheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r2, r4, ror #25 │ │ │ │ + addeq r4, r3, r4, ror #6 │ │ │ │ + @ instruction: 0x0072cc94 │ │ │ │ │ │ │ │ 002b3220 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -97065,62 +97065,62 @@ │ │ │ │ beq 2b3274 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2b3288 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r2, r8, lsr #25 │ │ │ │ + rsbseq ip, r2, r8, asr #24 │ │ │ │ │ │ │ │ 002b328c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b32cc │ │ │ │ ldr r1, [pc, #88] @ 2b3304 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b32dc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2b3308 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, r2, r0, asr ip │ │ │ │ - rsbseq sp, r2, r4, asr #32 │ │ │ │ + ldrsheq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq ip, r2, r4, ror #31 │ │ │ │ │ │ │ │ 002b330c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3334 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -97138,55 +97138,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b3370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b3374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r8, asr #4 │ │ │ │ - ldrsbeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r4, r3, r8, ror #3 │ │ │ │ + rsbseq ip, r2, r0, ror fp │ │ │ │ + rsbseq ip, r2, ip, ror fp │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002b3378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2b3568 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34a8 │ │ │ │ ldr r7, [pc, #444] @ 2b356c │ │ │ │ ldr r2, [pc, #444] @ 2b3570 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3534 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2b3574 │ │ │ │ ldr r1, [pc, #384] @ 2b3578 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #368] @ 2b357c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b3504 │ │ │ │ ldr r7, [pc, #348] @ 2b3580 │ │ │ │ @@ -97194,24 +97194,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2b3438 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3504 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ ldr r2, [pc, #312] @ 2b3584 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b342c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2b342c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97224,38 +97224,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253300 │ │ │ │ ldr r5, [pc, #220] @ 2b358c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b351c │ │ │ │ ldr r0, [pc, #196] @ 2b3590 │ │ │ │ ldr r2, [pc, #196] @ 2b3594 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 2c03c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b351c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 255844 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b34f8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ b 2b34f8 │ │ │ │ ldr r0, [pc, #116] @ 2b3598 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253300 │ │ │ │ @@ -97264,32 +97264,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2b359c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 254080 │ │ │ │ mov r0, r3 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2b3494 │ │ │ │ - rsbseq ip, r2, r8, ror #22 │ │ │ │ - addeq r4, r3, r8, ror #3 │ │ │ │ - rsbseq ip, r2, r4, lsl fp │ │ │ │ - rsbseq r6, r2, r0, ror #23 │ │ │ │ - rsbseq lr, r6, r0, lsl #29 │ │ │ │ + rsbseq ip, r2, r8, lsl #22 │ │ │ │ + addeq r4, r3, r8, lsl #3 │ │ │ │ + ldrheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, r2, r0, lsl #23 │ │ │ │ + rsbseq lr, r6, r0, lsr #28 │ │ │ │ adceq r6, r0, r4, lsr r1 │ │ │ │ - addeq r4, r3, r8, ror r1 │ │ │ │ - rsbseq ip, r2, r4, lsl #21 │ │ │ │ - rsbseq ip, r2, r8, lsr #29 │ │ │ │ - rsbseq ip, r2, ip, ror sp │ │ │ │ - addeq r4, r3, ip, asr #1 │ │ │ │ - ldrsheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq ip, r2, r4, lsr #28 │ │ │ │ - @ instruction: 0x00793390 │ │ │ │ + addeq r4, r3, r8, lsl r1 │ │ │ │ + rsbseq ip, r2, r4, lsr #20 │ │ │ │ + rsbseq ip, r2, r8, asr #28 │ │ │ │ + rsbseq ip, r2, ip, lsl sp │ │ │ │ + addeq r4, r3, ip, rrx │ │ │ │ + @ instruction: 0x0072c99c │ │ │ │ + rsbseq ip, r2, r4, asr #27 │ │ │ │ + rsbseq r3, r9, r0, lsr r3 │ │ │ │ │ │ │ │ 002b35a0 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -97301,37 +97301,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2b3614 │ │ │ │ ldr r5, [pc, #84] @ 2b362c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3614 │ │ │ │ ldr ip, [pc, #64] @ 2b3630 │ │ │ │ ldr r2, [pc, #64] @ 2b3634 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r2, r4, lsr #18 │ │ │ │ - addeq r3, r3, r8, lsr #31 │ │ │ │ - ldrsbeq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, r2, r4, asr #17 │ │ │ │ + addeq r3, r3, r8, asr #30 │ │ │ │ + rsbseq ip, r2, r8, ror r8 │ │ │ │ │ │ │ │ 002b3638 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2b3670 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b3688 │ │ │ │ @@ -97523,28 +97523,28 @@ │ │ │ │ b 2b3920 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3a9c │ │ │ │ ldr r1, [pc, #728] @ 2b3c00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3914 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2b3914 │ │ │ │ ldr r3, [pc, #696] @ 2b3c04 │ │ │ │ ldr r1, [pc, #696] @ 2b3c08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3914 │ │ │ │ ldr r3, [pc, #664] @ 2b3c0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3acc │ │ │ │ @@ -97562,28 +97562,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2b3a00 │ │ │ │ ldr r3, [pc, #540] @ 2b3c04 │ │ │ │ ldr r1, [pc, #560] @ 2b3c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ ldr r2, [pc, #536] @ 2b3c20 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b13e8 │ │ │ │ @@ -97596,15 +97596,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2b3c28 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ ldr r2, [pc, #464] @ 2b3c2c │ │ │ │ ldr r3, [pc, #400] @ 2b3bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -97623,15 +97623,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3b4c │ │ │ │ ldr r0, [pc, #376] @ 2b3c30 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2b39a0 │ │ │ │ ldr r3, [pc, #352] @ 2b3c34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97650,22 +97650,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b3c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3980 │ │ │ │ ldr r3, [pc, #240] @ 2b3c44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3ab0 │ │ │ │ ldr r3, [pc, #208] @ 2b3c38 │ │ │ │ @@ -97681,58 +97681,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b3c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3ab0 │ │ │ │ ldr r0, [pc, #128] @ 2b3c4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3980 │ │ │ │ ldr r0, [pc, #112] @ 2b3c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3ab0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, asr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r0, r4, asr ip │ │ │ │ addseq r7, pc, r8, lsr r5 @ │ │ │ │ - umulleq r3, r3, r4, ip @ │ │ │ │ - ldrsbeq ip, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r3, r3, r4, lsr ip │ │ │ │ + rsbseq ip, r2, r0, ror r5 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq lr, r6, ip, lsr #18 │ │ │ │ + rsbseq lr, r6, ip, asr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r3, r3, ip, ror #23 │ │ │ │ - rsbseq ip, r2, r8, lsl r5 │ │ │ │ - rsbseq ip, r2, ip, lsr r5 │ │ │ │ - rsbseq lr, r6, ip, lsl #17 │ │ │ │ - umulleq r3, r3, r0, fp @ │ │ │ │ + addeq r3, r3, ip, lsl #23 │ │ │ │ + ldrheq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsbeq ip, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, r6, ip, lsr #16 │ │ │ │ + addeq r3, r3, r0, lsr fp │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, pc, r8, asr #7 │ │ │ │ - rsbseq ip, r2, r0, asr #8 │ │ │ │ + rsbseq ip, r2, r0, ror #7 │ │ │ │ andeq r3, r0, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r0, lsl r8 │ │ │ │ + ldrheq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ - ldrsbeq ip, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq ip, r2, r8, lsr #15 │ │ │ │ - ldrsbeq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r2, r4, ror r7 │ │ │ │ + rsbseq ip, r2, r8, asr #14 │ │ │ │ + rsbseq ip, r2, r0, ror r7 │ │ │ │ │ │ │ │ 002b3c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2b3dfc │ │ │ │ @@ -97761,15 +97761,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2b3e0c │ │ │ │ ldr r1, [pc, #324] @ 2b3e10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ ldr r3, [pc, #300] @ 2b3e14 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -97818,43 +97818,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b3e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3cc0 │ │ │ │ ldr r0, [pc, #68] @ 2b3e30 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b3cc0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f71b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, pc, ip, lsl #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq lr, r6, ip, lsr #11 │ │ │ │ - @ instruction: 0x008338b0 │ │ │ │ - addeq r3, r3, r0, lsl #17 │ │ │ │ + rsbseq lr, r6, ip, asr #10 │ │ │ │ + addeq r3, r3, r0, asr r8 │ │ │ │ + addeq r3, r3, r0, lsr #16 │ │ │ │ ldrsheq r7, [pc], r0 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r8, ror #11 │ │ │ │ - ldrsheq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, r2, r8, lsl #11 │ │ │ │ + @ instruction: 0x0072c598 │ │ │ │ │ │ │ │ 002b3e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b3ee8 │ │ │ │ @@ -97866,15 +97866,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b3e70 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3eb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3e64 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b3e64 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -97895,15 +97895,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r5, [r0], r4 @ │ │ │ │ - @ instruction: 0x0072c09c │ │ │ │ + rsbseq ip, r2, ip, lsr r0 │ │ │ │ │ │ │ │ 002b3ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97911,15 +97911,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2b3fe0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3fb8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b3f58 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2b3f6c │ │ │ │ @@ -97958,18 +97958,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2b3ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq fp, r2, r8, ror #31 │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - rsbseq fp, r2, r8, asr pc │ │ │ │ - rsbseq ip, r2, r8, lsr #8 │ │ │ │ + rsbseq fp, r2, r8, lsl #31 │ │ │ │ + addeq r3, r3, r4, ror r5 │ │ │ │ + ldrsheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq ip, r2, r8, asr #7 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002b3ff4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -98043,17 +98043,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b4128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq lr, lr, r8, ror #10 │ │ │ │ - umulleq r3, r3, r8, r4 @ │ │ │ │ - rsbseq fp, r2, r0, lsr #28 │ │ │ │ - rsbseq ip, r2, ip, lsl #6 │ │ │ │ + addeq r3, r3, r8, lsr r4 │ │ │ │ + rsbseq fp, r2, r0, asr #27 │ │ │ │ + rsbseq ip, r2, ip, lsr #5 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002b412c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98100,45 +98100,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2b426c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b4270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9955ac │ │ │ │ + bl 99554c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4244 │ │ │ │ ldr r3, [pc, #84] @ 2b4274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b419c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2b41a4 │ │ │ │ mov r9, #1 │ │ │ │ b 2b4184 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 2b4218 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f6cdc │ │ │ │ - addeq r3, r3, r4, asr #8 │ │ │ │ + addeq r3, r3, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, lr, r4, asr #9 │ │ │ │ addseq r6, pc, r4, lsr #25 │ │ │ │ addseq r6, pc, r8, ror ip @ │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - rsbseq ip, r2, r0, lsr r2 │ │ │ │ + ldrsbeq ip, [r2], #-16 @ │ │ │ │ adceq lr, lr, ip, lsl #8 │ │ │ │ │ │ │ │ 002b4278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98197,55 +98197,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2b4474 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2b4478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9955ac │ │ │ │ + bl 99554c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b43fc │ │ │ │ ldr r3, [pc, #224] @ 2b447c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b42e0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [pc, #176] @ 2b4480 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b440c │ │ │ │ ldr r2, [pc, #160] @ 2b4484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2b4488 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 2b4394 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [pc, #108] @ 2b448c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b43dc │ │ │ │ ldr r2, [pc, #92] @ 2b4490 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98262,24 +98262,24 @@ │ │ │ │ addseq r6, pc, ip, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, pc, r8, ror fp @ │ │ │ │ adceq lr, lr, ip, asr r3 │ │ │ │ addseq r6, pc, r0, lsr fp @ │ │ │ │ @ instruction: 0x009f6afc │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - ldrheq ip, [r2], #-4 @ │ │ │ │ + rsbseq ip, r2, r4, asr r0 │ │ │ │ adceq lr, lr, ip, lsl #5 │ │ │ │ - rsbseq pc, pc, r4, ror #21 │ │ │ │ - rsbseq ip, r2, ip, asr r0 │ │ │ │ - rsbseq ip, r2, ip, lsr #1 │ │ │ │ - rsbseq ip, r2, ip, rrx │ │ │ │ - rsbseq ip, r2, r8, lsr #32 │ │ │ │ - addeq r3, r3, r4, asr r1 │ │ │ │ - ldrsbeq fp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq ip, r2, r8, lsl r0 │ │ │ │ + rsbseq pc, pc, r4, lsl #21 │ │ │ │ + ldrsheq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, r2, ip, asr #32 │ │ │ │ + rsbseq ip, r2, ip │ │ │ │ + rsbseq fp, r2, r8, asr #31 │ │ │ │ + strdeq r3, [r3], r4 │ │ │ │ + rsbseq fp, r2, ip, ror sl │ │ │ │ + ldrheq fp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002b44a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98316,21 +98316,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2b4564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq lr, lr, r4, asr r1 │ │ │ │ - umulleq r3, r3, r8, r0 @ │ │ │ │ - rsbseq fp, r2, ip, lsl sl │ │ │ │ - rsbseq fp, r2, r8, asr pc │ │ │ │ + addeq r3, r3, r8, lsr r0 │ │ │ │ + ldrheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r3, r3, r0, ror r0 │ │ │ │ - ldrsheq fp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq fp, r2, r8, lsr #31 │ │ │ │ + addeq r3, r3, r0, lsl r0 │ │ │ │ + @ instruction: 0x0072b994 │ │ │ │ + rsbseq fp, r2, r8, asr #30 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002b4568 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2b45e0 │ │ │ │ ldr r3, [pc, #156] @ 2b4618 │ │ │ │ @@ -98371,19 +98371,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2b4630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ strheq lr, [lr], r0 @ │ │ │ │ - rsbseq fp, r2, r0, asr pc │ │ │ │ - rsbseq fp, r2, r4, lsr pc │ │ │ │ - umulleq r2, r3, ip, pc @ │ │ │ │ - rsbseq fp, r2, r0, lsr #18 │ │ │ │ - rsbseq fp, r2, ip, asr lr │ │ │ │ + ldrsheq fp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq fp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r2, r3, ip, lsr pc │ │ │ │ + rsbseq fp, r2, r0, asr #17 │ │ │ │ + ldrsheq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002b4634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98411,30 +98411,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2b46c8 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ add r4, r4, #1 │ │ │ │ bl 253ab0 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2b4714 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9955ac │ │ │ │ + bl 99554c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b474c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46ac │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98450,27 +98450,27 @@ │ │ │ │ bne 2b4758 │ │ │ │ ldr r0, [pc, #64] @ 2b4780 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253ab0 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 2b46fc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f67d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r2, ip, lsr #29 │ │ │ │ - rsbseq fp, r3, ip, ror #26 │ │ │ │ + rsbseq fp, r2, ip, asr #28 │ │ │ │ + rsbseq fp, r3, ip, lsl #26 │ │ │ │ umullseq r6, pc, r8, r7 @ │ │ │ │ umlaleq sp, lr, r8, pc @ │ │ │ │ - rsbseq fp, r2, r4, lsr #27 │ │ │ │ + rsbseq fp, r2, r4, asr #26 │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ addseq r6, pc, r8, lsl #14 │ │ │ │ - ldrsheq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0072bd90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2b4abc │ │ │ │ ldr r3, [pc, #800] @ 2b4ac0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -98671,31 +98671,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r6, pc, r8, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r2, r0, lsl #28 │ │ │ │ + rsbseq fp, r2, r0, lsr #27 │ │ │ │ @ instruction: 0x009f65f8 │ │ │ │ - rsbseq fp, r2, r4, lsl #28 │ │ │ │ - rsbseq fp, r2, r4, lsl lr │ │ │ │ + rsbseq fp, r2, r4, lsr #27 │ │ │ │ + ldrheq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r4, r3, ip, asr #9 │ │ │ │ - rsbseq fp, r2, r0, lsr #27 │ │ │ │ + addeq r4, r3, ip, ror #8 │ │ │ │ + rsbseq fp, r2, r0, asr #26 │ │ │ │ addseq r6, pc, r8, lsr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r4, r3, r4, asr r3 │ │ │ │ - rsbseq fp, r2, ip, asr #23 │ │ │ │ - addeq r4, r3, r8, lsr #6 │ │ │ │ - rsbseq fp, r2, r0, asr #23 │ │ │ │ - addeq r4, r3, r4, lsl #6 │ │ │ │ - ldrsheq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq fp, r2, r0, lsl #24 │ │ │ │ + strdeq r4, [r3], r4 @ │ │ │ │ + rsbseq fp, r2, ip, ror #22 │ │ │ │ + addeq r4, r3, r8, asr #5 │ │ │ │ + rsbseq fp, r2, r0, ror #22 │ │ │ │ + addeq r4, r3, r4, lsr #5 │ │ │ │ + @ instruction: 0x0072bb98 │ │ │ │ + rsbseq fp, r2, r0, lsr #23 │ │ │ │ │ │ │ │ 002b4b08 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2b4c48 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -98772,16 +98772,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 25375c │ │ │ │ b 2b4bb4 │ │ │ │ addseq r6, pc, r0, lsl r3 @ │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq fp, r2, ip, asr fp │ │ │ │ - rsbseq fp, r2, ip, ror fp │ │ │ │ + ldrsheq fp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, r2, ip, lsl fp │ │ │ │ │ │ │ │ 002b4c58 : │ │ │ │ ldr r0, [pc, #4] @ 2b4c64 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2b4784 │ │ │ │ adceq r4, r0, r8, ror #17 │ │ │ │ │ │ │ │ @@ -99131,17 +99131,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b5198 │ │ │ │ ldr r0, [pc, #24] @ 2b519c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, asr ip │ │ │ │ - rsbseq fp, r2, ip, lsr #16 │ │ │ │ - rsbseq fp, r2, r4, lsr r8 │ │ │ │ + strdeq r3, [r3], r0 │ │ │ │ + rsbseq fp, r2, ip, asr #15 │ │ │ │ + ldrsbeq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 002b51a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b51d0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b51b8 │ │ │ │ @@ -99161,17 +99161,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b520c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, ror #23 │ │ │ │ - rsbseq fp, r2, r0, asr #15 │ │ │ │ - rsbseq fp, r2, r8, asr #15 │ │ │ │ + addeq r3, r3, r4, lsl #23 │ │ │ │ + rsbseq fp, r2, r0, ror #14 │ │ │ │ + rsbseq fp, r2, r8, ror #14 │ │ │ │ │ │ │ │ 002b5210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -99198,17 +99198,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, asr fp │ │ │ │ - rsbseq fp, r2, r4, lsr r7 │ │ │ │ - rsbseq fp, r2, ip, lsr r7 │ │ │ │ + strdeq r3, [r3], r8 │ │ │ │ + ldrsbeq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq fp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002b529c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b52bc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99224,17 +99224,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b52f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r3, [r3], r8 │ │ │ │ - ldrsbeq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq fp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + umulleq r3, r3, r8, sl @ │ │ │ │ + rsbseq fp, r2, r4, ror r6 │ │ │ │ + rsbseq fp, r2, ip, ror r6 │ │ │ │ │ │ │ │ 002b52fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b531c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99250,17 +99250,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq r3, r3, r8, sl @ │ │ │ │ - rsbseq fp, r2, r4, ror r6 │ │ │ │ - rsbseq fp, r2, ip, ror r6 │ │ │ │ + addeq r3, r3, r8, lsr sl │ │ │ │ + rsbseq fp, r2, r4, lsl r6 │ │ │ │ + rsbseq fp, r2, ip, lsl r6 │ │ │ │ │ │ │ │ 002b535c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b537c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99276,17 +99276,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b53b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, lsr sl │ │ │ │ - rsbseq fp, r2, r4, lsl r6 │ │ │ │ - rsbseq fp, r2, ip, lsl r6 │ │ │ │ + ldrdeq r3, [r3], r8 │ │ │ │ + ldrheq fp, [r2], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq fp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002b53bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b53dc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99302,17 +99302,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r3], r8 │ │ │ │ - ldrheq fp, [r2], #-84 @ 0xffffffac @ │ │ │ │ - ldrheq fp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r3, r3, r8, ror r9 │ │ │ │ + rsbseq fp, r2, r4, asr r5 │ │ │ │ + rsbseq fp, r2, ip, asr r5 │ │ │ │ │ │ │ │ 002b541c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5438 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -99327,17 +99327,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror r9 │ │ │ │ - rsbseq fp, r2, r8, asr r5 │ │ │ │ - rsbseq fp, r2, r0, ror #10 │ │ │ │ + addeq r3, r3, ip, lsl r9 │ │ │ │ + ldrsheq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq fp, r2, r0, lsl #10 │ │ │ │ │ │ │ │ 002b5478 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5498 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99353,17 +99353,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b54d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsl r9 │ │ │ │ - ldrsheq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq fp, r2, r0, lsl #10 │ │ │ │ + @ instruction: 0x008338bc │ │ │ │ + @ instruction: 0x0072b498 │ │ │ │ + rsbseq fp, r2, r0, lsr #9 │ │ │ │ │ │ │ │ 002b54d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b54f8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99379,17 +99379,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008338bc │ │ │ │ - @ instruction: 0x0072b498 │ │ │ │ - rsbseq fp, r2, r0, lsr #9 │ │ │ │ + addeq r3, r3, ip, asr r8 │ │ │ │ + rsbseq fp, r2, r8, lsr r4 │ │ │ │ + rsbseq fp, r2, r0, asr #8 │ │ │ │ │ │ │ │ 002b5538 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5558 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99405,17 +99405,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, asr r8 │ │ │ │ - rsbseq fp, r2, r8, lsr r4 │ │ │ │ - rsbseq fp, r2, r0, asr #8 │ │ │ │ + strdeq r3, [r3], ip │ │ │ │ + ldrsbeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r2, r0, ror #7 │ │ │ │ │ │ │ │ 002b5598 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b55b8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99431,17 +99431,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b55f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - ldrsbeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq fp, r2, r0, ror #7 │ │ │ │ + umulleq r3, r3, ip, r7 @ │ │ │ │ + rsbseq fp, r2, r8, ror r3 │ │ │ │ + rsbseq fp, r2, r0, lsl #7 │ │ │ │ │ │ │ │ 002b55f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5618 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99457,17 +99457,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq r3, r3, ip, r7 @ │ │ │ │ - rsbseq fp, r2, r8, ror r3 │ │ │ │ - rsbseq fp, r2, r0, lsl #7 │ │ │ │ + addeq r3, r3, ip, lsr r7 │ │ │ │ + rsbseq fp, r2, r8, lsl r3 │ │ │ │ + rsbseq fp, r2, r0, lsr #6 │ │ │ │ │ │ │ │ 002b5658 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5678 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99483,17 +99483,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsr r7 │ │ │ │ - rsbseq fp, r2, r8, lsl r3 │ │ │ │ - rsbseq fp, r2, r0, lsr #6 │ │ │ │ + ldrdeq r3, [r3], ip │ │ │ │ + ldrheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r2, r0, asr #5 │ │ │ │ │ │ │ │ 002b56b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b56d8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99509,17 +99509,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r3], ip │ │ │ │ - ldrheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq fp, r2, r0, asr #5 │ │ │ │ + addeq r3, r3, ip, ror r6 │ │ │ │ + rsbseq fp, r2, r8, asr r2 │ │ │ │ + rsbseq fp, r2, r0, ror #4 │ │ │ │ │ │ │ │ 002b5718 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5738 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99535,17 +99535,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5774 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror r6 │ │ │ │ - rsbseq fp, r2, r8, asr r2 │ │ │ │ - rsbseq fp, r2, r0, ror #4 │ │ │ │ + addeq r3, r3, ip, lsl r6 │ │ │ │ + ldrsheq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r2, r0, lsl #4 │ │ │ │ │ │ │ │ 002b5778 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5798 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99561,17 +99561,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b57d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsl r6 │ │ │ │ - ldrsheq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq fp, r2, r0, lsl #4 │ │ │ │ + @ instruction: 0x008335bc │ │ │ │ + @ instruction: 0x0072b198 │ │ │ │ + rsbseq fp, r2, r0, lsr #3 │ │ │ │ │ │ │ │ 002b57d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b57f8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99587,17 +99587,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008335bc │ │ │ │ - @ instruction: 0x0072b198 │ │ │ │ - rsbseq fp, r2, r0, lsr #3 │ │ │ │ + addeq r3, r3, ip, asr r5 │ │ │ │ + rsbseq fp, r2, r8, lsr r1 │ │ │ │ + rsbseq fp, r2, r0, asr #2 │ │ │ │ │ │ │ │ 002b5838 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b585c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99614,17 +99614,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, asr r5 │ │ │ │ - rsbseq fp, r2, r4, lsr r1 │ │ │ │ - rsbseq fp, r2, ip, lsr r1 │ │ │ │ + strdeq r3, [r3], r8 │ │ │ │ + ldrsbeq fp, [r2], #-4 @ │ │ │ │ + ldrsbeq fp, [r2], #-12 @ │ │ │ │ │ │ │ │ 002b589c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b58c0 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99641,17 +99641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b58fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r3, [r3], r4 │ │ │ │ - ldrsbeq fp, [r2], #-0 @ │ │ │ │ - ldrsbeq fp, [r2], #-8 @ │ │ │ │ + umulleq r3, r3, r4, r4 @ │ │ │ │ + rsbseq fp, r2, r0, ror r0 │ │ │ │ + rsbseq fp, r2, r8, ror r0 │ │ │ │ │ │ │ │ 002b5900 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5924 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99668,17 +99668,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq r3, r3, r0, r4 @ │ │ │ │ - rsbseq fp, r2, ip, rrx │ │ │ │ - rsbseq fp, r2, r4, ror r0 │ │ │ │ + addeq r3, r3, r0, lsr r4 │ │ │ │ + rsbseq fp, r2, ip │ │ │ │ + rsbseq fp, r2, r4, lsl r0 │ │ │ │ │ │ │ │ 002b5964 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5988 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99695,17 +99695,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b59c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsr #8 │ │ │ │ - rsbseq fp, r2, r8 │ │ │ │ - rsbseq fp, r2, r0, lsl r0 │ │ │ │ + addeq r3, r3, ip, asr #7 │ │ │ │ + rsbseq sl, r2, r8, lsr #31 │ │ │ │ + ldrheq sl, [r2], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 002b59c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59ec │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99722,31 +99722,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, asr #7 │ │ │ │ - rsbseq sl, r2, r4, lsr #31 │ │ │ │ - rsbseq sl, r2, ip, lsr #31 │ │ │ │ + addeq r3, r3, r8, ror #6 │ │ │ │ + rsbseq sl, r2, r4, asr #30 │ │ │ │ + rsbseq sl, r2, ip, asr #30 │ │ │ │ │ │ │ │ 002b5a2c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2b5a4c │ │ │ │ ldr r3, [pc, #28] @ 2b5a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r3, [r3], ip │ │ │ │ + addeq r3, r3, ip, ror r5 │ │ │ │ │ │ │ │ 002b5a5c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5a88 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -99774,30 +99774,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255e18 │ │ │ │ - addeq r3, r3, r8, ror #10 │ │ │ │ + addeq r3, r3, r8, lsl #10 │ │ │ │ │ │ │ │ 002b5ae4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2b5b08 │ │ │ │ ldr r3, [pc, #32] @ 2b5b14 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r3, r3, r0, lsr #10 │ │ │ │ + addeq r3, r3, r0, asr #9 │ │ │ │ │ │ │ │ 002b5b18 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2b5b78 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5b90 │ │ │ │ @@ -99836,18 +99836,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - addeq r3, r3, r8, ror #8 │ │ │ │ - rsbseq sl, r2, r8, lsl lr │ │ │ │ - rsbseq sl, r2, r8, lsr #28 │ │ │ │ + addeq r3, r3, r4, ror r4 │ │ │ │ + addeq r3, r3, r8, lsl #8 │ │ │ │ + ldrheq sl, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq sl, r2, r8, asr #27 │ │ │ │ │ │ │ │ 002b5bd8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5c18 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -99903,15 +99903,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255e18 │ │ │ │ - addeq r3, r3, ip, lsr #7 │ │ │ │ + addeq r3, r3, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -100019,16 +100019,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5d98 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b5d48 │ │ │ │ - addeq r1, r7, r4, lsl #2 │ │ │ │ - addeq r1, r7, r0, lsr r0 │ │ │ │ + addeq r1, r7, r4, lsr #1 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -100099,24 +100099,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2b5fcc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2b6008 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 253648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5fc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5fc0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -100308,15 +100308,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r3, [r0], r8 @ │ │ │ │ ldr r0, [pc, #4] @ 2b62e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x009108f8 │ │ │ │ ldr r2, [pc, #192] @ 2b63b0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b6310 │ │ │ │ ldr r0, [pc, #176] @ 2b63b4 │ │ │ │ @@ -100379,201 +100379,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #248] @ 2b6500 │ │ │ │ ldr r3, [pc, #248] @ 2b6504 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2b6508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2b650c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #220] @ 2b6510 │ │ │ │ ldr r2, [pc, #220] @ 2b6514 │ │ │ │ ldr r1, [pc, #220] @ 2b6518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #200] @ 2b651c │ │ │ │ ldr r2, [pc, #200] @ 2b6520 │ │ │ │ ldr r1, [pc, #200] @ 2b6524 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #180] @ 2b6528 │ │ │ │ ldr r2, [pc, #180] @ 2b652c │ │ │ │ ldr r1, [pc, #180] @ 2b6530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #160] @ 2b6534 │ │ │ │ ldr r2, [pc, #160] @ 2b6538 │ │ │ │ ldr r1, [pc, #160] @ 2b653c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #140] @ 2b6540 │ │ │ │ ldr r2, [pc, #140] @ 2b6544 │ │ │ │ ldr r1, [pc, #140] @ 2b6548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #120] @ 2b654c │ │ │ │ ldr r2, [pc, #120] @ 2b6550 │ │ │ │ ldr r1, [pc, #120] @ 2b6554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75c60c │ │ │ │ - addeq r0, r7, ip, asr #21 │ │ │ │ - rsbseq r9, r2, ip, lsr #12 │ │ │ │ - rsbseq r9, r2, r4, lsl #12 │ │ │ │ + b 75c5ac │ │ │ │ + addeq r0, r7, ip, ror #20 │ │ │ │ + rsbseq r9, r2, ip, asr #11 │ │ │ │ + rsbseq r9, r2, r4, lsr #11 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - rsbseq r7, ip, r8, lsl #6 │ │ │ │ + rsbseq r7, ip, r8, lsr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - ldrsbeq fp, [lr], #-8 @ │ │ │ │ + rsbseq fp, lr, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - addeq r9, r2, r4, ror pc │ │ │ │ + addeq r9, r2, r4, lsl pc │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - rsbseq sl, r2, r8, lsl #11 │ │ │ │ + rsbseq sl, r2, r8, lsr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsbseq sl, r2, r4, ror r5 │ │ │ │ + rsbseq sl, r2, r4, lsl r5 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsbeq sp, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sp, r3, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq sl, r2, r0, asr #10 │ │ │ │ + rsbseq sl, r2, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b65ac │ │ │ │ ldr r2, [pc, #60] @ 2b65b0 │ │ │ │ ldr r1, [pc, #60] @ 2b65b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2b65b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253300 │ │ │ │ - addeq r0, r7, ip, lsr r9 │ │ │ │ - rsbseq sl, r2, r8, lsr #9 │ │ │ │ - ldrheq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r4, sp, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r7], ip │ │ │ │ + rsbseq sl, r2, r8, asr #8 │ │ │ │ + rsbseq sl, r2, r8, asr r4 │ │ │ │ + rsbseq r4, sp, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6610 │ │ │ │ ldr r2, [pc, #60] @ 2b6614 │ │ │ │ ldr r1, [pc, #60] @ 2b6618 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2b661c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253300 │ │ │ │ - ldrdeq r0, [r7], r8 │ │ │ │ - rsbseq sl, r2, r4, asr #8 │ │ │ │ - rsbseq sl, r2, r4, asr r4 │ │ │ │ - rsbseq r4, sp, r4, lsr #1 │ │ │ │ + addeq r0, r7, r8, ror r8 │ │ │ │ + rsbseq sl, r2, r4, ror #7 │ │ │ │ + ldrsheq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, sp, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6674 │ │ │ │ ldr r2, [pc, #60] @ 2b6678 │ │ │ │ ldr r1, [pc, #60] @ 2b667c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2b6680 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253300 │ │ │ │ - addeq r0, r7, r4, ror r8 │ │ │ │ - rsbseq sl, r2, r0, ror #7 │ │ │ │ - ldrsheq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r4, sp, r0, asr #32 │ │ │ │ + addeq r0, r7, r4, lsl r8 │ │ │ │ + rsbseq sl, r2, r0, lsl #7 │ │ │ │ + @ instruction: 0x0072a390 │ │ │ │ + rsbseq r3, sp, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b66d8 │ │ │ │ ldr r2, [pc, #60] @ 2b66dc │ │ │ │ ldr r1, [pc, #60] @ 2b66e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2b66e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253300 │ │ │ │ - addeq r0, r7, r0, lsl r8 │ │ │ │ - rsbseq sl, r2, ip, ror r3 │ │ │ │ - rsbseq sl, r2, ip, lsl #7 │ │ │ │ - ldrsbeq r3, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x008707b0 │ │ │ │ + rsbseq sl, r2, ip, lsl r3 │ │ │ │ + rsbseq sl, r2, ip, lsr #6 │ │ │ │ + rsbseq r3, sp, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2b6890 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2b6894 │ │ │ │ @@ -100589,46 +100589,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2b6860 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a8388 │ │ │ │ + bl 7a8328 │ │ │ │ ldr r9, [pc, #312] @ 2b68a4 │ │ │ │ ldr r8, [pc, #312] @ 2b68a8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #276] @ 2b68ac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a86e4 │ │ │ │ + bl 7a8684 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b6808 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #228] @ 2b68b0 │ │ │ │ ldr r3, [pc, #200] @ 2b6898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100643,55 +100643,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ - bl 7b027c │ │ │ │ + bl 7b021c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #108] @ 2b68b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2b67c4 │ │ │ │ ldr ip, [pc, #80] @ 2b68b8 │ │ │ │ ldr r2, [pc, #80] @ 2b68bc │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b67c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r8, lsr #15 │ │ │ │ + addeq r0, r7, r8, asr #14 │ │ │ │ addseq r4, pc, r4, lsl r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r0, lsl #6 │ │ │ │ - rsbseq sl, r2, r0, lsl #6 │ │ │ │ - ldrsheq sl, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sl, r2, r0, lsl r3 │ │ │ │ - ldrsheq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sl, r2, r0, lsr #5 │ │ │ │ + rsbseq sl, r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x0072a29c │ │ │ │ + ldrheq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0072a298 │ │ │ │ addseq r4, pc, r8, asr r6 @ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - rsbseq r6, ip, r4, asr #29 │ │ │ │ - rsbseq sl, r2, r0, ror #3 │ │ │ │ + rsbseq r6, ip, r4, ror #28 │ │ │ │ + rsbseq sl, r2, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b69cc │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2b69d0 │ │ │ │ @@ -100707,22 +100707,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b69dc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6954 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2b6984 │ │ │ │ ldr r1, [pc, #132] @ 2b69e0 │ │ │ │ @@ -100732,15 +100732,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b69ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b69f0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #104] @ 2b69f4 │ │ │ │ ldr r3, [pc, #68] @ 2b69d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100751,23 +100751,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r0, [r7], r4 │ │ │ │ + addeq r0, r7, r4, ror r5 │ │ │ │ addseq r4, pc, r4, lsr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r4, lsr #2 │ │ │ │ - rsbseq sl, r2, r4, lsl r1 │ │ │ │ - rsbseq sl, r2, r0, asr #2 │ │ │ │ + rsbseq sl, r2, r4, asr #1 │ │ │ │ + ldrheq sl, [r2], #-4 @ │ │ │ │ + rsbseq sl, r2, r0, ror #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r4, asr #10 │ │ │ │ - rsbseq sl, r2, ip, lsr #1 │ │ │ │ + addeq r0, r7, r4, ror #9 │ │ │ │ + rsbseq sl, r2, ip, asr #32 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ umullseq r4, pc, r8, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2b6b00 │ │ │ │ @@ -100785,22 +100785,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2b6b10 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2b6abc │ │ │ │ ldr r3, [pc, #128] @ 2b6b14 │ │ │ │ @@ -100810,15 +100810,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #96] @ 2b6b24 │ │ │ │ ldr r3, [pc, #64] @ 2b6b08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100828,23 +100828,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - umulleq r0, r7, ip, r4 │ │ │ │ + addeq r0, r7, ip, lsr r4 │ │ │ │ @ instruction: 0x009f43fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r2, ip, ror #31 │ │ │ │ - ldrsbeq r9, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r0, r7, r4, lsl r4 │ │ │ │ - rsbseq sl, r2, ip, lsr #32 │ │ │ │ + rsbseq r9, r2, ip, lsl #31 │ │ │ │ + rsbseq r9, r2, ip, ror pc │ │ │ │ + @ instruction: 0x008703b4 │ │ │ │ + rsbseq r9, r2, ip, asr #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r9, r2, r4, lsl #31 │ │ │ │ + rsbseq r9, r2, r4, lsr #30 │ │ │ │ addseq r4, pc, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6c34 │ │ │ │ mov r4, r1 │ │ │ │ @@ -100861,22 +100861,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6c44 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6bbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2b6bec │ │ │ │ ldr r1, [pc, #132] @ 2b6c48 │ │ │ │ @@ -100886,15 +100886,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6c54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6c58 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #104] @ 2b6c5c │ │ │ │ ldr r3, [pc, #68] @ 2b6c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100905,23 +100905,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, ip, ror #6 │ │ │ │ + addeq r0, r7, ip, lsl #6 │ │ │ │ addseq r4, pc, ip, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r9, r2, ip, lsr #29 │ │ │ │ - rsbseq r9, r2, r8, lsr pc │ │ │ │ + rsbseq r9, r2, ip, asr lr │ │ │ │ + rsbseq r9, r2, ip, asr #28 │ │ │ │ + ldrsbeq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - rsbseq r9, r2, r4, asr #28 │ │ │ │ + addeq r0, r7, ip, ror r2 │ │ │ │ + rsbseq r9, r2, r4, ror #27 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ addseq r4, pc, r0, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2b6d68 │ │ │ │ @@ -100939,22 +100939,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2b6d78 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6cf4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2b6d24 │ │ │ │ ldr r3, [pc, #128] @ 2b6d7c │ │ │ │ @@ -100964,15 +100964,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #96] @ 2b6d8c │ │ │ │ ldr r3, [pc, #64] @ 2b6d70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100982,23 +100982,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r4, lsr r2 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ umullseq r4, pc, r4, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r2, r4, lsl #27 │ │ │ │ - rsbseq r9, r2, r4, ror sp │ │ │ │ - addeq r0, r7, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, r0, lsr #28 │ │ │ │ + rsbseq r9, r2, r4, lsr #26 │ │ │ │ + rsbseq r9, r2, r4, lsl sp │ │ │ │ + addeq r0, r7, ip, asr #2 │ │ │ │ + rsbseq r9, r2, r0, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r9, r2, ip, lsl sp │ │ │ │ + ldrheq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ ldrsheq r4, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6ddc │ │ │ │ ldr r2, [pc, #52] @ 2b6de0 │ │ │ │ @@ -101006,66 +101006,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - addeq r0, r7, r4, lsl #2 │ │ │ │ - rsbseq r9, r2, r0, ror ip │ │ │ │ - rsbseq r9, r2, r0, lsl #25 │ │ │ │ + addeq r0, r7, r4, lsr #1 │ │ │ │ + rsbseq r9, r2, r0, lsl ip │ │ │ │ + rsbseq r9, r2, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6e34 │ │ │ │ ldr r2, [pc, #52] @ 2b6e38 │ │ │ │ ldr r1, [pc, #52] @ 2b6e3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - addeq r0, r7, ip, lsr #1 │ │ │ │ - rsbseq r9, r2, r8, lsl ip │ │ │ │ - rsbseq r9, r2, r8, lsr #24 │ │ │ │ + addeq r0, r7, ip, asr #32 │ │ │ │ + ldrheq r9, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r9, r2, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6e8c │ │ │ │ ldr r2, [pc, #52] @ 2b6e90 │ │ │ │ ldr r1, [pc, #52] @ 2b6e94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ - rsbseq r9, r2, r0, asr #23 │ │ │ │ - ldrsbeq r9, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ + rsbseq r9, r2, r0, ror #22 │ │ │ │ + rsbseq r9, r2, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b6f10 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b6f14 │ │ │ │ @@ -101073,32 +101073,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ - rsbseq r9, r2, r4, ror #22 │ │ │ │ - rsbseq r9, r2, r4, ror fp │ │ │ │ + umulleq pc, r6, r8, pc @ │ │ │ │ + rsbseq r9, r2, r4, lsl #22 │ │ │ │ + rsbseq r9, r2, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b6f94 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b6f98 │ │ │ │ @@ -101106,47 +101106,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, r6, r4, ror pc @ │ │ │ │ - rsbseq r9, r2, r0, ror #21 │ │ │ │ - ldrsheq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + addeq pc, r6, r4, lsl pc @ │ │ │ │ + rsbseq r9, r2, r0, lsl #21 │ │ │ │ + @ instruction: 0x00729a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2b7060 │ │ │ │ ldr r2, [pc, #168] @ 2b7064 │ │ │ │ ldr r1, [pc, #168] @ 2b7068 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b7050 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b7030 │ │ │ │ @@ -101155,37 +101155,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2b7074 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7afb54 │ │ │ │ + bl 7afaf4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ bl 2538f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2b6fec │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ - rsbseq r9, r2, r0, ror #20 │ │ │ │ - rsbseq r9, r2, r0, ror sl │ │ │ │ - addeq pc, r6, ip, lsr #29 │ │ │ │ - rsbseq r9, r2, ip, asr sl │ │ │ │ - rsbseq r9, r2, r0, ror sl │ │ │ │ + umulleq pc, r6, r4, lr @ │ │ │ │ + rsbseq r9, r2, r0, lsl #20 │ │ │ │ + rsbseq r9, r2, r0, lsl sl │ │ │ │ + addeq pc, r6, ip, asr #28 │ │ │ │ + ldrsheq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r2, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b713c │ │ │ │ ldr r6, [pc, #172] @ 2b7140 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101195,15 +101195,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b70fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -101218,42 +101218,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b7148 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, r6, r0, lsr #28 │ │ │ │ - rsbseq r9, r2, r4, lsl #19 │ │ │ │ - rsbseq r9, r2, r8, lsl #19 │ │ │ │ - rsbseq r9, r2, r4, asr sl │ │ │ │ + addeq pc, r6, r0, asr #27 │ │ │ │ + rsbseq r9, r2, r4, lsr #18 │ │ │ │ + rsbseq r9, r2, r8, lsr #18 │ │ │ │ + ldrsheq r9, [r2], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2b7250 │ │ │ │ ldr r2, [pc, #236] @ 2b7254 │ │ │ │ ldr r1, [pc, #236] @ 2b7258 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #204] @ 2b725c │ │ │ │ ldr r3, [pc, #204] @ 2b7260 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101296,22 +101296,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ba2ac │ │ │ │ str r0, [r6] │ │ │ │ b 2b71bc │ │ │ │ - addeq pc, r6, r8, asr #26 │ │ │ │ - rsbseq r9, r2, ip, lsr #17 │ │ │ │ - rsbseq r9, r2, r8, asr #17 │ │ │ │ + addeq pc, r6, r8, ror #25 │ │ │ │ + rsbseq r9, r2, ip, asr #16 │ │ │ │ + rsbseq r9, r2, r8, ror #16 │ │ │ │ umullseq r3, pc, r4, ip @ │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ adceq fp, lr, ip, lsr #9 │ │ │ │ - rsbseq r9, r2, r0, lsr #19 │ │ │ │ - rsbseq r9, r2, ip, lsl #19 │ │ │ │ + rsbseq r9, r2, r0, asr #18 │ │ │ │ + rsbseq r9, r2, ip, lsr #18 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq pc, r0, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -101339,19 +101339,19 @@ │ │ │ │ bl 2550c4 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7af900 │ │ │ │ + bl 7af8a0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b7338 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -101378,19 +101378,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7af900 │ │ │ │ + bl 7af8a0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b7338 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2b7458 │ │ │ │ ldr r2, [pc, #1612] @ 2b7a14 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -101495,19 +101495,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7af9e8 │ │ │ │ + bl 7af988 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b7338 │ │ │ │ mov r0, #1 │ │ │ │ b 2b7344 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2b7338 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -101789,32 +101789,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2b77f0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, pc, r8, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r6, r0, lsl #24 │ │ │ │ - rsbseq r9, r2, r4, lsr #15 │ │ │ │ - ldrheq r9, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + addeq pc, r6, r0, lsr #23 │ │ │ │ + rsbseq r9, r2, r4, asr #14 │ │ │ │ + rsbseq r9, r2, r8, asr r7 │ │ │ │ @ instruction: 0x009f3ad8 │ │ │ │ addseq pc, r0, ip, lsl #16 │ │ │ │ - addeq pc, r6, r8, lsl sl @ │ │ │ │ - rsbseq r9, r2, r8, lsr #14 │ │ │ │ - rsbseq r9, r2, r0, asr #13 │ │ │ │ + @ instruction: 0x0086f9b8 │ │ │ │ + rsbseq r9, r2, r8, asr #13 │ │ │ │ + rsbseq r9, r2, r0, ror #12 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq pc, r6, r0, ror #18 │ │ │ │ - rsbseq r9, r2, ip, lsl #10 │ │ │ │ - rsbseq r9, r2, r0, lsr #10 │ │ │ │ - ldrdeq pc, [r6], sl │ │ │ │ - ldrheq r9, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r9, r2, ip, lsl #11 │ │ │ │ - addeq pc, r6, ip, asr #15 │ │ │ │ - umulleq pc, r6, r4, r7 @ │ │ │ │ - rsbseq r9, r2, r4, lsl r4 │ │ │ │ + addeq pc, r6, r0, lsl #18 │ │ │ │ + rsbseq r9, r2, ip, lsr #9 │ │ │ │ + rsbseq r9, r2, r0, asr #9 │ │ │ │ + addeq pc, r6, sl, ror r8 @ │ │ │ │ + rsbseq r9, r2, r8, asr r5 │ │ │ │ + rsbseq r9, r2, ip, lsr #10 │ │ │ │ + addeq pc, r6, ip, ror #14 │ │ │ │ + addeq pc, r6, r4, lsr r7 @ │ │ │ │ + ldrheq r9, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldr r3, [pc, #172] @ 2b7b00 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2b7ae8 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2b7a74 │ │ │ │ @@ -101883,15 +101883,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2b7b9c │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cc94 │ │ │ │ + bl 99cc34 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -101922,15 +101922,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2b7c20 │ │ │ │ ldr r0, [pc, #44] @ 2b7c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99cc94 │ │ │ │ + b 99cc34 │ │ │ │ ldr r0, [pc, #20] @ 2b7c28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2b7bbc │ │ │ │ adceq r1, r0, ip, lsr #21 │ │ │ │ adceq r1, r0, ip, ror sl │ │ │ │ adceq sl, lr, r4, ror #20 │ │ │ │ @@ -101951,15 +101951,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2b7c8c │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cc94 │ │ │ │ + b 99cc34 │ │ │ │ ldr r2, [pc, #16] @ 2b7c90 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2b7c44 │ │ │ │ adceq r1, r0, r4, lsr #20 │ │ │ │ adceq sl, lr, ip, ror #19 │ │ │ │ strdeq r1, [r0], r4 @ │ │ │ │ @@ -101980,15 +101980,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 253594 │ │ │ │ ldr r0, [pc, #28] @ 2b7cf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99cc94 │ │ │ │ + b 99cc34 │ │ │ │ ldr r1, [pc, #12] @ 2b7cf8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2b7cbc │ │ │ │ adceq sl, lr, r4, lsl #19 │ │ │ │ adceq r1, r0, r8, lsl #19 │ │ │ │ │ │ │ │ @@ -102015,15 +102015,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2b30a4 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2b7d68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #72] @ 2b7db8 │ │ │ │ ldr r3, [pc, #64] @ 2b7db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102073,15 +102073,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2b8418 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #1484] @ 2b841c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2b82c0 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -102124,15 +102124,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2b7e64 │ │ │ │ ldr r3, [pc, #1312] @ 2b8424 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #1280] @ 2b841c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e60 │ │ │ │ ldr r3, [pc, #1268] @ 2b8428 │ │ │ │ @@ -102154,32 +102154,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b8434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r3, [pc, #1148] @ 2b8438 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #1092] @ 2b841c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e60 │ │ │ │ ldr r3, [pc, #1100] @ 2b843c │ │ │ │ @@ -102201,32 +102201,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2b8440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r3, [pc, #928] @ 2b8418 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #904] @ 2b841c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e60 │ │ │ │ ldr r3, [pc, #920] @ 2b8444 │ │ │ │ @@ -102248,32 +102248,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2b8448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r3, [pc, #740] @ 2b8418 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #716] @ 2b841c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e60 │ │ │ │ ldr r3, [pc, #740] @ 2b844c │ │ │ │ @@ -102295,33 +102295,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2b8450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2b5ae4 │ │ │ │ ldr r3, [pc, #556] @ 2b8424 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r2, [pc, #524] @ 2b841c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2b7e60 │ │ │ │ ldr r2, [pc, #556] @ 2b8454 │ │ │ │ @@ -102346,26 +102346,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2b8458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r3, [pc, #404] @ 2b845c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7e60 │ │ │ │ @@ -102383,102 +102383,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b8460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b8464 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b8468 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b846c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b7e60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2b8470 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ ldr r0, [pc, #168] @ 2b8474 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2b8478 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, pc, r0, asr r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, pc, ip, lsr r0 @ │ │ │ │ - addeq pc, r6, ip, ror r1 @ │ │ │ │ + addeq pc, r6, ip, lsl r1 @ │ │ │ │ andeq r1, r0, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, pc, r0, lsl #31 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r0, lsl #17 │ │ │ │ + rsbseq sl, r2, r0, lsr #16 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq sl, r2, r0, asr #16 │ │ │ │ + rsbseq sl, r2, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbseq sl, r2, ip, ror #15 │ │ │ │ + rsbseq sl, r2, ip, lsl #15 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0072a794 │ │ │ │ + rsbseq sl, r2, r4, lsr r7 │ │ │ │ andeq r3, r0, r8, ror r1 │ │ │ │ - rsbseq sl, r2, r8, ror #9 │ │ │ │ + rsbseq sl, r2, r8, lsl #9 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ - rsbseq sl, r2, r0, lsr #13 │ │ │ │ - rsbseq sl, r2, r0, asr r6 │ │ │ │ - rsbseq sl, r2, r8, asr #11 │ │ │ │ - rsbseq sl, r2, ip, ror r6 │ │ │ │ - rsbseq sl, r2, r8, lsr #10 │ │ │ │ + rsbseq sl, r2, r0, asr #12 │ │ │ │ + ldrsheq sl, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r2, r8, ror #10 │ │ │ │ + rsbseq sl, r2, ip, lsl r6 │ │ │ │ + rsbseq sl, r2, r8, asr #9 │ │ │ │ + ldrheq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ rsbseq sl, r2, r4, lsl r4 │ │ │ │ - rsbseq sl, r2, r4, ror r4 │ │ │ │ │ │ │ │ 002b847c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -102516,17 +102516,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b852c │ │ │ │ ldr r0, [pc, #24] @ 2b8530 │ │ │ │ ldr r2, [pc, #24] @ 2b8534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq lr, r6, r0, lsl #21 │ │ │ │ - rsbseq sl, r2, r8, lsr #10 │ │ │ │ - rsbseq sl, r2, r0, lsr r5 │ │ │ │ + addeq lr, r6, r0, lsr #20 │ │ │ │ + rsbseq sl, r2, r8, asr #9 │ │ │ │ + ldrsbeq sl, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -102562,30 +102562,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2b860c │ │ │ │ cmp r0, #3 │ │ │ │ beq 2b8688 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2b8620 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #292] @ 2b8710 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2b847c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 968d08 │ │ │ │ + bl 968ca8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -102639,20 +102639,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ ldrdeq sl, [lr], r4 @ │ │ │ │ adceq sl, lr, r0, lsr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ - rsbseq sl, r2, r8, ror #7 │ │ │ │ - rsbseq sl, r2, ip, ror r3 │ │ │ │ - @ instruction: 0x0086e8b0 │ │ │ │ - ldrsbeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, r2, r4, asr r3 │ │ │ │ + addeq lr, r6, r8, ror r8 │ │ │ │ + rsbseq sl, r2, r8, lsl #7 │ │ │ │ + rsbseq sl, r2, ip, lsl r3 │ │ │ │ + addeq lr, r6, r0, asr r8 │ │ │ │ + rsbseq sl, r2, r8, ror r3 │ │ │ │ + ldrsheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002b872c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2b888c │ │ │ │ @@ -102722,38 +102722,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b88b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b8778 │ │ │ │ ldr r0, [pc, #52] @ 2b88b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b8778 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, r0, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, pc, ip, asr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r0, [r0], r4 @ │ │ │ │ addseq r2, pc, ip, asr r6 @ │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r0, lsl #5 │ │ │ │ - @ instruction: 0x0072a290 │ │ │ │ + rsbseq sl, r2, r0, lsr #4 │ │ │ │ + rsbseq sl, r2, r0, lsr r2 │ │ │ │ │ │ │ │ 002b88b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5222c0 │ │ │ │ @@ -102841,15 +102841,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 521f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8a1c │ │ │ │ bl 5ace00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 968d08 │ │ │ │ + b 968ca8 │ │ │ │ adceq r0, r0, r4, lsr sp │ │ │ │ adceq r9, lr, r8, lsl #26 │ │ │ │ │ │ │ │ 002b8a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -102898,27 +102898,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8ac4 │ │ │ │ ldr r3, [pc, #380] @ 2b8c70 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #360] @ 2b8c74 │ │ │ │ ldr ip, [pc, #360] @ 2b8c78 │ │ │ │ ldr r1, [pc, #360] @ 2b8c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #324] @ 2b8c80 │ │ │ │ ldr r3, [pc, #296] @ 2b8c68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102941,27 +102941,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b8b34 │ │ │ │ bl 5222c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8bd0 │ │ │ │ mov r0, #12 │ │ │ │ bl 521f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8b34 │ │ │ │ bl 5ace00 │ │ │ │ b 2b8b34 │ │ │ │ mov r0, sl │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 2b8b34 │ │ │ │ mov r7, #1 │ │ │ │ b 2b8c04 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b847c │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -102991,21 +102991,21 @@ │ │ │ │ bl 2b88f8 │ │ │ │ b 2b8bf8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f23dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f23b8 │ │ │ │ andeq r4, r0, r8, asr ip │ │ │ │ - addeq lr, r6, r8, lsl #9 │ │ │ │ - rsbseq sl, r2, ip, lsl r0 │ │ │ │ - rsbseq r9, r2, ip, lsr #30 │ │ │ │ + addeq lr, r6, r8, lsr #8 │ │ │ │ + ldrheq r9, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, r2, ip, asr #29 │ │ │ │ addseq r2, pc, r8, ror #5 │ │ │ │ - addeq lr, r6, r4, lsl #8 │ │ │ │ - @ instruction: 0x00729f90 │ │ │ │ - rsbseq r9, r2, ip, lsr #29 │ │ │ │ + addeq lr, r6, r4, lsr #7 │ │ │ │ + rsbseq r9, r2, r0, lsr pc │ │ │ │ + rsbseq r9, r2, ip, asr #28 │ │ │ │ │ │ │ │ 002b8c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103098,41 +103098,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 521f94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8d44 │ │ │ │ b 2b8dd0 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #116] @ 2b8e88 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [pc, #68] @ 2b8e8c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2b8e90 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2b8e88 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2b8d58 │ │ │ │ adceq r9, lr, r4, lsl r9 │ │ │ │ adceq r9, lr, r0, lsl #18 │ │ │ │ adceq r0, r0, r8, ror #17 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r0, r0, r8, lsr #16 │ │ │ │ @@ -103301,15 +103301,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -103408,15 +103408,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -103561,15 +103561,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -103613,19 +103613,19 @@ │ │ │ │ addseq r1, pc, r0, asr #17 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002b95c0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2b95d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cc28 │ │ │ │ + b 99cbc8 │ │ │ │ umlaleq r9, lr, r4, r0 │ │ │ │ │ │ │ │ 002b95d4 : │ │ │ │ - b 99cc58 │ │ │ │ + b 99cbf8 │ │ │ │ │ │ │ │ 002b95d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2b96ac │ │ │ │ @@ -103703,15 +103703,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2b973c │ │ │ │ mov r0, r3 │ │ │ │ bl 2b7ba0 │ │ │ │ ldr r0, [pc, #148] @ 2b97ac │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cc94 │ │ │ │ + bl 99cc34 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -103722,39 +103722,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2b97b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2b97bc │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ b 2b9724 │ │ │ │ ldr r3, [pc, #68] @ 2b97c0 │ │ │ │ ldr lr, [pc, #68] @ 2b97c4 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2b97c8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b97cc │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2b976c │ │ │ │ addseq pc, pc, r8, lsr #31 │ │ │ │ adceq r8, lr, r4, asr #30 │ │ │ │ - addeq sp, r6, r8, asr #16 │ │ │ │ - rsbseq r9, r2, r8, lsr #8 │ │ │ │ - rsbseq r9, r2, r4, ror #5 │ │ │ │ + addeq sp, r6, r8, ror #15 │ │ │ │ + rsbseq r9, r2, r8, asr #7 │ │ │ │ + rsbseq r9, r2, r4, lsl #5 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq sp, r6, r0, lsl r8 │ │ │ │ - ldrsbeq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq r9, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0086d7b0 │ │ │ │ + rsbseq r9, r2, r8, ror r3 │ │ │ │ + rsbseq r9, r2, r0, asr r2 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -103890,16 +103890,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2b991c │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2b991c │ │ │ │ - addeq sp, r6, fp, lsr #14 │ │ │ │ - addeq sp, r6, fp, lsl #14 │ │ │ │ + addeq sp, r6, fp, asr #13 │ │ │ │ + addeq sp, r6, fp, lsr #13 │ │ │ │ │ │ │ │ 002b99f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -104038,15 +104038,15 @@ │ │ │ │ bne 2b9d18 │ │ │ │ ldr r0, [pc, #296] @ 2b9d30 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99b398 │ │ │ │ + b 99b338 │ │ │ │ mov r0, #12 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -104075,23 +104075,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b9d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b9b98 │ │ │ │ ldr r2, [pc, #108] @ 2b9d48 │ │ │ │ ldr r3, [pc, #64] @ 2b9d20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -104101,29 +104101,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b9d4c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r0, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f12b4 │ │ │ │ addseq r1, pc, r4, lsl #5 │ │ │ │ addseq r1, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x00728f98 │ │ │ │ + rsbseq r8, r2, r8, lsr pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r0, lsl #30 │ │ │ │ + rsbseq r8, r2, r0, lsr #29 │ │ │ │ addseq r1, pc, r8, asr #2 │ │ │ │ - rsbseq r8, r2, r4, lsl #30 │ │ │ │ + rsbseq r8, r2, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2b9e58 │ │ │ │ ldr r3, [pc, #240] @ 2b9e5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -104384,27 +104384,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2ba288 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba10c │ │ │ │ ldr r1, [pc, #248] @ 2ba28c │ │ │ │ ldr r3, [pc, #248] @ 2ba290 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2ba294 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba104 │ │ │ │ ldr r3, [pc, #212] @ 2ba298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9efc │ │ │ │ @@ -104421,52 +104421,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ba2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b9efc │ │ │ │ ldr r0, [pc, #104] @ 2ba2a8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2b9efc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r0, pc, r8, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, r0, asr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r6, ip, r4, lsr #23 │ │ │ │ - rsbseq r8, r2, r4, ror sp │ │ │ │ - rsbseq r8, r2, r8, ror sp │ │ │ │ - rsbseq r1, r8, ip, lsl r1 │ │ │ │ - @ instruction: 0x00728c9c │ │ │ │ - rsbseq r7, r3, r0, lsl pc │ │ │ │ - rsbseq r8, r2, r4, asr ip │ │ │ │ + rsbseq r6, ip, r4, asr #22 │ │ │ │ + rsbseq r8, r2, r4, lsl sp │ │ │ │ + rsbseq r8, r2, r8, lsl sp │ │ │ │ + ldrheq r1, [r8], #-12 @ │ │ │ │ + rsbseq r8, r2, ip, lsr ip │ │ │ │ + ldrheq r7, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ addseq r0, pc, r0, lsl sp @ │ │ │ │ - rsbseq r8, r2, ip, lsl fp │ │ │ │ - addeq ip, r6, ip, lsl #29 │ │ │ │ - ldrsheq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r8, r2, r4, lsr #22 │ │ │ │ - addeq ip, r6, ip, asr lr │ │ │ │ + ldrheq r8, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + addeq ip, r6, ip, lsr #28 │ │ │ │ + @ instruction: 0x00728a94 │ │ │ │ rsbseq r8, r2, r4, asr #21 │ │ │ │ + strdeq ip, [r6], ip @ │ │ │ │ + rsbseq r8, r2, r4, ror #20 │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r8, lsl #20 │ │ │ │ - rsbseq r8, r2, r8, lsl sl │ │ │ │ + rsbseq r8, r2, r8, lsr #19 │ │ │ │ + ldrheq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 002ba2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -104595,15 +104595,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba4c8 │ │ │ │ ldr r0, [pc, #184] @ 2ba570 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ mov r0, #0 │ │ │ │ b 2ba3e0 │ │ │ │ ldr r3, [pc, #164] @ 2ba574 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba4b0 │ │ │ │ @@ -104620,40 +104620,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ba580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ba4b0 │ │ │ │ ldr r0, [pc, #56] @ 2ba584 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ba4b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f0ad0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, r8, lsr #21 │ │ │ │ addseq r0, pc, ip, lsr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r8, r2, ip, lsl #17 │ │ │ │ + rsbseq r8, r2, ip, lsr #16 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r4, asr #15 │ │ │ │ - ldrsbeq r8, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r8, r2, r4, ror #14 │ │ │ │ + rsbseq r8, r2, ip, ror r7 │ │ │ │ │ │ │ │ 002ba588 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -104683,15 +104683,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253168 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99437c │ │ │ │ + b 99431c │ │ │ │ │ │ │ │ 002ba610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -104828,17 +104828,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2ba850 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r6, r0, ror r9 │ │ │ │ - addeq ip, r6, ip, ror #15 │ │ │ │ - rsbseq r8, r2, ip, lsr #10 │ │ │ │ + addeq ip, r6, r0, lsl r9 │ │ │ │ + addeq ip, r6, ip, lsl #15 │ │ │ │ + rsbseq r8, r2, ip, asr #9 │ │ │ │ │ │ │ │ 002ba854 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ba878 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2ba89c │ │ │ │ @@ -104863,15 +104863,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2ba8d0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq ip, r6, r0, lsl #15 │ │ │ │ + addeq ip, r6, r0, lsr #14 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002ba8d4 : │ │ │ │ ldr r2, [pc, #140] @ 2ba968 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ba928 │ │ │ │ @@ -105104,17 +105104,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2bac68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - rsbseq r8, r2, r8, lsl r1 │ │ │ │ - rsbseq r8, r2, r8, lsr #2 │ │ │ │ + addeq ip, r6, r8, ror r3 │ │ │ │ + ldrheq r8, [r2], #-8 @ │ │ │ │ + rsbseq r8, r2, r8, asr #1 │ │ │ │ │ │ │ │ 002bac6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -105327,15 +105327,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bb040 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 994158 │ │ │ │ + bl 9940f8 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bb05c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -105346,15 +105346,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2bb0d8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254170 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #216] @ 2bb0dc │ │ │ │ ldr r3, [pc, #196] @ 2bb0cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105383,19 +105383,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2bb0f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 99437c │ │ │ │ + bl 99431c │ │ │ │ b 2bb05c │ │ │ │ ldr r1, [pc, #76] @ 2bb0f8 │ │ │ │ ldr r2, [pc, #76] @ 2bb0fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -105404,22 +105404,22 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009efef8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, lr, r8, asr #29 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ addseq pc, lr, r0, lsr #28 │ │ │ │ - ldrdeq fp, [r6], r8 │ │ │ │ - rsbseq r7, r2, ip, lsr sp │ │ │ │ - addeq fp, r6, ip, lsr #31 │ │ │ │ - rsbseq r7, r2, r8, lsr #26 │ │ │ │ + addeq fp, r6, r8, ror pc │ │ │ │ ldrsbeq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - andeq r0, r0, sl, asr #2 │ │ │ │ - addeq fp, r6, r4, ror pc │ │ │ │ + addeq fp, r6, ip, asr #30 │ │ │ │ rsbseq r7, r2, r8, asr #25 │ │ │ │ + rsbseq r7, r2, ip, ror ip │ │ │ │ + andeq r0, r0, sl, asr #2 │ │ │ │ + addeq fp, r6, r4, lsl pc │ │ │ │ + rsbseq r7, r2, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -105435,25 +105435,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2bb220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #196] @ 2bb224 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #180] @ 2bb228 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254f20 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105486,28 +105486,28 @@ │ │ │ │ bl 2b88b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b8e94 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2b88b8 │ │ │ │ - rsbseq r7, r2, r4, ror #24 │ │ │ │ - rsbseq r7, r2, r0, ror #24 │ │ │ │ - rsbseq r7, r2, r4, asr ip │ │ │ │ + rsbseq r7, r2, r4, lsl #24 │ │ │ │ + rsbseq r7, r2, r0, lsl #24 │ │ │ │ + ldrsheq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 002bb22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2bb2ac │ │ │ │ ldr r5, [pc, #100] @ 2bb2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -105523,15 +105523,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r2, r4, lsl #23 │ │ │ │ + rsbseq r7, r2, r4, lsr #22 │ │ │ │ adceq r7, lr, r8, lsl r4 │ │ │ │ addseq lr, pc, r8, lsl #8 │ │ │ │ │ │ │ │ 002bb2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -105547,15 +105547,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ mov r1, sp │ │ │ │ bl 2b96b0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #76] @ 2bb370 │ │ │ │ ldr r3, [pc, #64] @ 2bb368 │ │ │ │ @@ -105573,15 +105573,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r8, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, fp, ip, asr ip @ │ │ │ │ + ldrsheq pc, [fp], #-188 @ 0xffffff44 @ │ │ │ │ addseq pc, lr, r0, lsl #22 │ │ │ │ │ │ │ │ 002bb374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105610,32 +105610,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2bb3b8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96885c │ │ │ │ + b 9687fc │ │ │ │ ldr r1, [pc, #28] @ 2bb43c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8c01c0 │ │ │ │ - rsbseq r0, ip, ip, lsl fp │ │ │ │ - rsbseq r7, r2, r0, lsr sl │ │ │ │ - rsbseq r7, r2, r4, asr sl │ │ │ │ - rsbseq r7, r2, r8, asr #19 │ │ │ │ + b 8c0160 │ │ │ │ + ldrheq r0, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r7, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r7, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, r2, r8, ror #18 │ │ │ │ │ │ │ │ 002bb440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2bb81c │ │ │ │ @@ -105677,15 +105677,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb770 │ │ │ │ ldr r3, [pc, #804] @ 2bb838 │ │ │ │ ldr r2, [pc, #804] @ 2bb83c │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2bb840 │ │ │ │ @@ -105696,59 +105696,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2bb848 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2bb580 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2bb84c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2bb850 │ │ │ │ ldr r1, [pc, #752] @ 2bb854 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb604 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2bb858 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2bb548 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r2, [pc, #628] @ 2bb85c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2bb558 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb6dc │ │ │ │ @@ -105757,44 +105757,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2bb668 │ │ │ │ ldr r1, [pc, #556] @ 2bb864 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb6cc │ │ │ │ ldr r1, [pc, #532] @ 2bb868 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb6d8 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2bb86c │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bb630 │ │ │ │ ldr r2, [pc, #424] @ 2bb870 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2bb630 │ │ │ │ ldr r2, [pc, #416] @ 2bb874 │ │ │ │ @@ -105808,23 +105808,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb70c │ │ │ │ ldr r1, [pc, #372] @ 2bb878 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bb4e0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9687a4 │ │ │ │ + bl 968744 │ │ │ │ ldr r2, [pc, #328] @ 2bb87c │ │ │ │ ldr r3, [pc, #232] @ 2bb820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105846,73 +105846,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2bb838 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2bb7d0 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2bb880 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2bb884 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 2bb6ec │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #128] @ 2bb85c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ b 2bb7b0 │ │ │ │ ldr r2, [pc, #60] @ 2bb83c │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2bb618 │ │ │ │ ldr r1, [pc, #124] @ 2bb888 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 2bb72c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, ip, asr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq pc, lr, r8, r9 @ │ │ │ │ - rsbseq r7, r2, r0, lsl #19 │ │ │ │ - rsbseq r0, ip, r4, lsl #20 │ │ │ │ - rsbseq r7, r6, r4, ror #22 │ │ │ │ - rsbseq r7, r2, r8, asr #18 │ │ │ │ + rsbseq r7, r2, r0, lsr #18 │ │ │ │ + rsbseq r0, ip, r4, lsr #19 │ │ │ │ + rsbseq r7, r6, r4, lsl #22 │ │ │ │ + rsbseq r7, r2, r8, ror #17 │ │ │ │ andeq r5, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ - ldrsheq r7, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r7, r2, ip, lsl #18 │ │ │ │ - @ instruction: 0x007c0990 │ │ │ │ - @ instruction: 0x00734e94 │ │ │ │ - rsbseq r5, r2, r8, lsr r4 │ │ │ │ - ldrsheq r7, [r2], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x0072789c │ │ │ │ + rsbseq r7, r2, ip, lsr #17 │ │ │ │ + rsbseq r0, ip, r0, lsr r9 │ │ │ │ + rsbseq r4, r3, r4, lsr lr │ │ │ │ + ldrsbeq r5, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00727890 │ │ │ │ + rsbseq r7, r2, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r0, asr r8 │ │ │ │ - rsbseq r7, r2, r0, asr #16 │ │ │ │ - rsbseq r7, r2, r8, lsr r8 │ │ │ │ - ldrheq r7, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, r3, r4, lsr #26 │ │ │ │ - rsbseq r4, r3, r8, lsl sp │ │ │ │ - rsbseq r7, r2, r0, lsr #15 │ │ │ │ + ldrsheq r7, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, r2, r0, ror #15 │ │ │ │ + ldrsbeq r7, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, r2, r0, asr r7 │ │ │ │ + rsbseq r4, r3, r4, asr #25 │ │ │ │ + ldrheq r4, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r2, r0, asr #14 │ │ │ │ @ instruction: 0x009ef6f0 │ │ │ │ - rsbseq r4, r3, ip, lsr ip │ │ │ │ - @ instruction: 0x00727698 │ │ │ │ - rsbseq r7, r2, r0, lsr #12 │ │ │ │ + ldrsbeq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r2, r8, lsr r6 │ │ │ │ + rsbseq r7, r2, r0, asr #11 │ │ │ │ │ │ │ │ 002bb88c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -105924,51 +105924,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbaf0 │ │ │ │ ldr r1, [pc, #584] @ 2bbb14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbaa4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bba78 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bba6c │ │ │ │ ldr r2, [pc, #536] @ 2bbb18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2bbb1c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #520] @ 2bbb20 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #504] @ 2bbb24 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [pc, #488] @ 2bbb28 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [pc, #468] @ 2bbb2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbad0 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbad0 │ │ │ │ ldr r9, [pc, #428] @ 2bbb30 │ │ │ │ @@ -105977,46 +105977,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2bb9b4 │ │ │ │ ldr r1, [pc, #412] @ 2bbb3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbae0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2bbb40 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2bbb44 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2bbb48 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2bbb4c │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2bbb50 │ │ │ │ @@ -106036,69 +106036,69 @@ │ │ │ │ b 2bb900 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2bbb5c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8f8 │ │ │ │ b 2bba6c │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2bbb60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8ec │ │ │ │ b 2bba78 │ │ │ │ ldr r1, [pc, #140] @ 2bbb64 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 968468 │ │ │ │ + b 968408 │ │ │ │ ldr r1, [pc, #112] @ 2bbb68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 968468 │ │ │ │ + b 968408 │ │ │ │ addseq pc, lr, r4, ror r5 @ │ │ │ │ - rsbseq r7, r2, ip, lsl #12 │ │ │ │ + rsbseq r7, r2, ip, lsr #11 │ │ │ │ + rsbseq r7, r2, r8, asr r5 │ │ │ │ + ldrheq r7, [r2], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ ldrheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r7, r2, r4, lsl r6 │ │ │ │ - rsbseq r7, r2, r8, lsl r6 │ │ │ │ - rsbseq r7, r2, r8, lsl r6 │ │ │ │ andeq r5, r0, r0, ror #1 │ │ │ │ - rsbseq r7, r2, r4, lsl #12 │ │ │ │ - ldrsheq r7, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r0, ip, r8, lsr r5 │ │ │ │ - rsbseq r7, r2, ip, lsr #10 │ │ │ │ - rsbseq r7, r2, r0, lsr r6 │ │ │ │ - ldrheq r7, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r2, r8, lsr #11 │ │ │ │ - rsbseq r7, r2, r0, lsr #11 │ │ │ │ + rsbseq r7, r2, r4, lsr #11 │ │ │ │ + @ instruction: 0x00727594 │ │ │ │ + ldrsbeq r0, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r2, ip, asr #9 │ │ │ │ + ldrsbeq r7, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r7, r2, ip, asr r5 │ │ │ │ + rsbseq r7, r2, r8, asr #10 │ │ │ │ + rsbseq r7, r2, r0, asr #10 │ │ │ │ addseq ip, r0, ip, lsl #16 │ │ │ │ - addeq r1, r1, r8, ror #7 │ │ │ │ - ldrdeq r1, [r1], r0 │ │ │ │ - rsbseq r2, lr, ip, asr r9 │ │ │ │ - rsbseq r7, r2, r0, ror r4 │ │ │ │ - rsbseq r7, r2, ip, lsr #8 │ │ │ │ - @ instruction: 0x00727494 │ │ │ │ + addeq r1, r1, r8, lsl #7 │ │ │ │ + addeq r1, r1, r0, ror r3 │ │ │ │ + ldrsheq r2, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r2, r0, lsl r4 │ │ │ │ rsbseq r7, r2, ip, asr #7 │ │ │ │ + rsbseq r7, r2, r4, lsr r4 │ │ │ │ + rsbseq r7, r2, ip, ror #6 │ │ │ │ │ │ │ │ 002bbb6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2bbcf0 │ │ │ │ @@ -106110,32 +106110,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #320] @ 2bbcfc │ │ │ │ ldr r6, [pc, #320] @ 2bbd00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #300] @ 2bbd04 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ ldr r1, [pc, #284] @ 2bbd08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2bbd0c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -106145,15 +106145,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2bbc9c │ │ │ │ mov r0, r5 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #176] @ 2bbd10 │ │ │ │ @@ -106176,15 +106176,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2bbd14 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbc50 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106192,19 +106192,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2bc5e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2bbc50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r0, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sp, r8, lsr r4 │ │ │ │ - rsbseq r3, lr, ip, asr #16 │ │ │ │ + ldrsbeq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, lr, ip, ror #15 │ │ │ │ addseq pc, lr, r4, ror #4 │ │ │ │ - rsbseq r7, r2, r4, lsl r4 │ │ │ │ - ldrheq lr, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq r7, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq lr, r9, r4, asr pc │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ addseq pc, lr, r4, asr #3 │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ │ │ │ │ 002bbd18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -106219,41 +106219,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #232] @ 2bbe50 │ │ │ │ ldr r5, [pc, #232] @ 2bbe54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #212] @ 2bbe58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ ldr ip, [pc, #196] @ 2bbe5c │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbdf4 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106279,18 +106279,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sp, ip, lsl #5 │ │ │ │ - rsbseq r9, r3, r4, ror #25 │ │ │ │ + rsbseq fp, sp, ip, lsr #4 │ │ │ │ + rsbseq r9, r3, r4, lsl #25 │ │ │ │ ldrheq pc, [lr], r8 @ │ │ │ │ - rsbseq r7, r2, r8, ror #4 │ │ │ │ + rsbseq r7, r2, r8, lsl #4 │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ addseq pc, lr, r0, lsr #32 │ │ │ │ │ │ │ │ 002bbe64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106326,15 +106326,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 99a690 │ │ │ │ + b 99a630 │ │ │ │ ldr r1, [pc, #80] @ 2bbf5c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 584dc8 │ │ │ │ ldr ip, [pc, #60] @ 2bbf60 │ │ │ │ @@ -106343,24 +106343,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 99a690 │ │ │ │ - rsbseq r7, r2, r8, lsr #3 │ │ │ │ - rsbseq r3, lr, r8, asr r5 │ │ │ │ - rsbseq r7, r2, r0, lsr #2 │ │ │ │ - ldrdeq fp, [r6], r4 │ │ │ │ - ldrsheq r7, [r2], #-8 @ │ │ │ │ + b 99a630 │ │ │ │ + rsbseq r7, r2, r8, asr #2 │ │ │ │ + ldrsheq r3, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r2, r0, asr #1 │ │ │ │ + addeq fp, r6, r4, ror r1 │ │ │ │ + @ instruction: 0x00727098 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r7, r2, r4, lsl r1 │ │ │ │ - umulleq fp, r6, r0, r1 │ │ │ │ ldrheq r7, [r2], #-4 @ │ │ │ │ + addeq fp, r6, r0, lsr r1 │ │ │ │ + rsbseq r7, r2, r4, asr r0 │ │ │ │ │ │ │ │ 002bbf6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2bc1cc │ │ │ │ @@ -106372,46 +106372,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r6, [pc, #540] @ 2bc1d8 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2bc1dc │ │ │ │ ldr r9, [pc, #524] @ 2bc1e0 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98350c │ │ │ │ + bl 9834ac │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2bc084 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 98ad74 │ │ │ │ + bl 98ad14 │ │ │ │ cmp r0, sl │ │ │ │ blt 2bc0f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2bc1a8 │ │ │ │ bne 2bc0f0 │ │ │ │ @@ -106441,15 +106441,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 253288 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98aac0 │ │ │ │ + bl 98aa60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc010 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5f90 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -106458,20 +106458,20 @@ │ │ │ │ bne 2bc060 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2bc1e4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 968970 │ │ │ │ + bl 968910 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9689cc │ │ │ │ + bl 96896c │ │ │ │ ldr r2, [pc, #192] @ 2bc1e8 │ │ │ │ ldr r3, [pc, #164] @ 2bc1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106509,23 +106509,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2bc1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq lr, lr, r0, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r2, r4, ror ip │ │ │ │ - rsbseq r7, r2, r0, lsr #1 │ │ │ │ - rsbseq r4, r2, r0, asr #9 │ │ │ │ - @ instruction: 0x00727094 │ │ │ │ - rsbseq r6, r2, ip, lsl #31 │ │ │ │ + addeq r1, r2, r4, lsl ip │ │ │ │ + rsbseq r7, r2, r0, asr #32 │ │ │ │ + rsbseq r4, r2, r0, ror #8 │ │ │ │ + rsbseq r7, r2, r4, lsr r0 │ │ │ │ + rsbseq r6, r2, ip, lsr #30 │ │ │ │ @ instruction: 0x009eecfc │ │ │ │ - addeq sl, r6, r0, lsl pc │ │ │ │ - rsbseq r6, r2, r4, lsr lr │ │ │ │ - rsbseq r6, r2, ip, lsr #29 │ │ │ │ + @ instruction: 0x0086aeb0 │ │ │ │ + ldrsbeq r6, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, r2, ip, asr #28 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002bc1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106545,42 +106545,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2548f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bfb68 │ │ │ │ + bl 9bfb08 │ │ │ │ ldr r3, [pc, #108] @ 2bc2d4 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2bc290 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc26c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bfa60 │ │ │ │ + bl 9bfa00 │ │ │ │ b 2bc26c │ │ │ │ addseq lr, lr, r0, lsl ip │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ │ │ │ │ 002bc2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -106595,46 +106595,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #276] @ 2bc43c │ │ │ │ ldr r5, [pc, #276] @ 2bc440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ ldr r1, [pc, #256] @ 2bc444 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2bc448 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ ldr r3, [pc, #212] @ 2bc44c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bc3f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #152] @ 2bc450 │ │ │ │ ldr r3, [pc, #120] @ 2bc434 │ │ │ │ @@ -106666,19 +106666,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2bcf88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2bc3a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r0, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r8, r0, asr #24 │ │ │ │ - rsbseq r5, r6, r4, asr pc │ │ │ │ + rsbseq fp, r8, r0, ror #23 │ │ │ │ + ldrsheq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0x009eeaf8 │ │ │ │ - ldrdeq r4, [r1], ip │ │ │ │ - rsbseq r2, sp, r8, lsl ip │ │ │ │ + addeq r4, r1, ip, ror pc │ │ │ │ + ldrheq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r2, r0, ip, asr #13 │ │ │ │ addseq lr, lr, ip, ror #20 │ │ │ │ │ │ │ │ 002bc454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106694,49 +106694,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #292] @ 2bc5d0 │ │ │ │ ldr r5, [pc, #292] @ 2bc5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2bc5d8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98350c │ │ │ │ + bl 9834ac │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98350c │ │ │ │ + bl 9834ac │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ ldr r1, [pc, #188] @ 2bc5dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983a60 │ │ │ │ + bl 983a00 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -106769,19 +106769,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ee9b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, sp, r8, asr #22 │ │ │ │ - @ instruction: 0x00794290 │ │ │ │ - addeq r3, r2, r4, lsr #30 │ │ │ │ - rsbseq r6, r2, ip, ror #23 │ │ │ │ - rsbseq pc, fp, ip, lsr #1 │ │ │ │ + rsbseq sl, sp, r8, ror #21 │ │ │ │ + rsbseq r4, r9, r0, lsr r2 │ │ │ │ + addeq r3, r2, r4, asr #29 │ │ │ │ + rsbseq r6, r2, ip, lsl #23 │ │ │ │ + rsbseq pc, fp, ip, asr #32 │ │ │ │ addseq lr, lr, r0, lsr #17 │ │ │ │ │ │ │ │ 002bc5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106816,15 +106816,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106854,15 +106854,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106874,40 +106874,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2bc7c0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ b 2bc638 │ │ │ │ ldr r3, [pc, #76] @ 2bc7c4 │ │ │ │ ldr r1, [pc, #76] @ 2bc7c8 │ │ │ │ ldr r0, [pc, #76] @ 2bc7cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq lr, lr, r0, lsr #16 │ │ │ │ - addeq sl, r6, r8, ror sl │ │ │ │ - ldrsheq r6, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq r6, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + addeq sl, r6, r8, lsl sl │ │ │ │ + @ instruction: 0x00726a9c │ │ │ │ + rsbseq r6, r2, r8, asr sl │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - addeq sl, r6, r0, ror #19 │ │ │ │ - rsbseq r6, r2, r4, lsr #21 │ │ │ │ - rsbseq r6, r2, r0, lsr #20 │ │ │ │ - rsbseq r6, r2, ip, asr #19 │ │ │ │ - addeq sl, r6, ip, lsl #19 │ │ │ │ - @ instruction: 0x00726994 │ │ │ │ - addeq sl, r6, r4, ror #18 │ │ │ │ - rsbseq r6, r2, r4, lsr #19 │ │ │ │ - ldrheq r6, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq sl, r6, r0, lsl #19 │ │ │ │ + rsbseq r6, r2, r4, asr #20 │ │ │ │ + rsbseq r6, r2, r0, asr #19 │ │ │ │ + rsbseq r6, r2, ip, ror #18 │ │ │ │ + addeq sl, r6, ip, lsr #18 │ │ │ │ + rsbseq r6, r2, r4, lsr r9 │ │ │ │ + addeq sl, r6, r4, lsl #18 │ │ │ │ + rsbseq r6, r2, r4, asr #18 │ │ │ │ + rsbseq r6, r2, r4, asr r9 │ │ │ │ │ │ │ │ 002bc7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -106962,15 +106962,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2bc8f0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bc864 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc9fc │ │ │ │ @@ -107000,15 +107000,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2bc978 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98b4ac │ │ │ │ + bl 98b44c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bc9c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2bc8cc │ │ │ │ @@ -107025,59 +107025,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2bca54 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ b 2bc8f0 │ │ │ │ ldr r3, [pc, #140] @ 2bca58 │ │ │ │ ldr ip, [pc, #140] @ 2bca5c │ │ │ │ ldr r1, [pc, #140] @ 2bca60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2bc8f0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2bca64 │ │ │ │ ldr r1, [pc, #96] @ 2bca68 │ │ │ │ ldr r0, [pc, #96] @ 2bca6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq lr, lr, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r2, r8, lsr #19 │ │ │ │ + rsbseq r6, r2, r8, asr #18 │ │ │ │ @ instruction: 0x009ee5f8 │ │ │ │ - rsbseq r6, r2, ip, ror r9 │ │ │ │ + rsbseq r6, r2, ip, lsl r9 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - addeq sl, r6, r8, lsr r8 │ │ │ │ - rsbseq r6, r2, ip, asr #18 │ │ │ │ - rsbseq r6, r2, r8, ror r8 │ │ │ │ - addseq lr, lr, ip, lsr #10 │ │ │ │ - rsbseq r6, r2, r8, ror r7 │ │ │ │ - addeq sl, r6, r8, lsr r7 │ │ │ │ - rsbseq r6, r2, r0, asr #14 │ │ │ │ - addeq sl, r6, ip, lsl #14 │ │ │ │ - ldrsheq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r6, r2, ip, asr #14 │ │ │ │ ldrdeq sl, [r6], r8 │ │ │ │ + rsbseq r6, r2, ip, ror #17 │ │ │ │ + rsbseq r6, r2, r8, lsl r8 │ │ │ │ + addseq lr, lr, ip, lsr #10 │ │ │ │ rsbseq r6, r2, r8, lsl r7 │ │ │ │ - rsbseq r6, r2, r8, lsr #14 │ │ │ │ + ldrdeq sl, [r6], r8 │ │ │ │ + rsbseq r6, r2, r0, ror #13 │ │ │ │ + addeq sl, r6, ip, lsr #13 │ │ │ │ + @ instruction: 0x00726794 │ │ │ │ + rsbseq r6, r2, ip, ror #13 │ │ │ │ + addeq sl, r6, r8, ror r6 │ │ │ │ + ldrheq r6, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r6, r2, r8, asr #13 │ │ │ │ │ │ │ │ 002bca70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -107102,26 +107102,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r6, r0, lsl r6 │ │ │ │ - ldrsbeq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r6, r2, r0, asr r6 │ │ │ │ + @ instruction: 0x0086a5b0 │ │ │ │ + rsbseq r6, r2, r4, ror r6 │ │ │ │ + ldrsheq r6, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002bcb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2bcc0c │ │ │ │ @@ -107156,15 +107156,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -107175,25 +107175,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2bcbbc │ │ │ │ @ instruction: 0x009ee2f4 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - rsbseq r6, r2, r8, ror r5 │ │ │ │ - addeq sl, r6, ip, lsr r5 │ │ │ │ - rsbseq r6, r2, r8, asr #10 │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ - rsbseq r6, r2, ip, lsr #12 │ │ │ │ - rsbseq r6, r2, r0, lsr r5 │ │ │ │ + rsbseq r6, r2, r8, lsl r5 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + rsbseq r6, r2, r8, ror #9 │ │ │ │ + umulleq sl, r6, r4, r4 │ │ │ │ + rsbseq r6, r2, ip, asr #11 │ │ │ │ + ldrsbeq r6, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 002bcc30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -107235,29 +107235,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a5e8 │ │ │ │ + bl 99a588 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq lr, lr, r4, lsr #3 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r2, r0, r4, lsl #9 │ │ │ │ - addeq sl, r6, r4, lsl r4 │ │ │ │ - rsbseq r6, r2, r4, lsl #11 │ │ │ │ - rsbseq r6, r2, r8, asr r5 │ │ │ │ + @ instruction: 0x0086a3b4 │ │ │ │ + rsbseq r6, r2, r4, lsr #10 │ │ │ │ + ldrsheq r6, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 002bcd20 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcd60 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107355,28 +107355,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a690 │ │ │ │ + b 99a630 │ │ │ │ ldr r3, [pc, #172] @ 2bcf64 │ │ │ │ ldr ip, [pc, #172] @ 2bcf68 │ │ │ │ ldr r1, [pc, #172] @ 2bcf6c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a690 │ │ │ │ + b 99a630 │ │ │ │ ldr r3, [pc, #132] @ 2bcf70 │ │ │ │ ldr ip, [pc, #132] @ 2bcf74 │ │ │ │ ldr r1, [pc, #132] @ 2bcf78 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -107391,33 +107391,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a5e8 │ │ │ │ - rsbseq fp, r7, r0, lsr lr │ │ │ │ + b 99a588 │ │ │ │ + ldrsbeq fp, [r7], #-208 @ 0xffffff30 @ │ │ │ │ addseq lr, lr, r8, asr r0 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - rsbseq r6, r2, r0, asr r4 │ │ │ │ - addeq sl, r6, ip, asr r2 │ │ │ │ - rsbseq sl, sp, r0, asr r1 │ │ │ │ - rsbseq r6, r2, ip, lsr r4 │ │ │ │ - rsbseq r6, r2, ip, lsl #5 │ │ │ │ - addeq sl, r6, r4, lsr #4 │ │ │ │ - rsbseq r6, r2, r8, lsr #7 │ │ │ │ - rsbseq r6, r2, r0, ror #4 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - rsbseq r6, r2, r0, lsr #7 │ │ │ │ + ldrsheq r6, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq sl, [r6], ip │ │ │ │ + ldrsheq sl, [sp], #-0 @ │ │ │ │ + ldrsbeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq r6, r2, ip, lsr #4 │ │ │ │ + addeq sl, r6, r4, asr #3 │ │ │ │ + rsbseq r6, r2, r8, asr #6 │ │ │ │ rsbseq r6, r2, r0, lsl #4 │ │ │ │ - addeq sl, r6, r0, asr #3 │ │ │ │ - rsbseq r6, r2, r8, asr #3 │ │ │ │ + umulleq sl, r6, r0, r1 │ │ │ │ + rsbseq r6, r2, r0, asr #6 │ │ │ │ + rsbseq r6, r2, ip, asr #3 │ │ │ │ + rsbseq r6, r2, r0, lsr #3 │ │ │ │ + addeq sl, r6, r0, ror #2 │ │ │ │ + rsbseq r6, r2, r8, ror #2 │ │ │ │ │ │ │ │ 002bcf88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2bd748 │ │ │ │ @@ -107452,15 +107452,15 @@ │ │ │ │ beq 2bd488 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2549f8 │ │ │ │ ldr r2, [pc, #1844] @ 2bd754 │ │ │ │ ldr r1, [pc, #1844] @ 2bd758 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a27c │ │ │ │ + bl 98a21c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bd4e0 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -107567,15 +107567,15 @@ │ │ │ │ bl 2539d8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 255cb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a6498 │ │ │ │ + bl 7a6438 │ │ │ │ ldr r2, [pc, #1388] @ 2bd76c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd5a4 │ │ │ │ @@ -107596,23 +107596,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2548f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b12b4 │ │ │ │ + bl 7b1254 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bd40c │ │ │ │ ldr r0, [pc, #1216] @ 2bd75c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2babf4 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107631,39 +107631,39 @@ │ │ │ │ bl 2bac6c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533a8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253168 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7b12b4 │ │ │ │ + bl 7b1254 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bd2b8 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2bd340 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bad58 │ │ │ │ mov r0, fp │ │ │ │ bl 253594 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd358 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd424 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bd19c │ │ │ │ ldr r2, [pc, #1036] @ 2bd780 │ │ │ │ ldr r3, [pc, #980] @ 2bd74c │ │ │ │ @@ -107706,17 +107706,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd4c8 │ │ │ │ mov r0, fp │ │ │ │ bl 253594 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd424 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a38c │ │ │ │ + bl 98a32c │ │ │ │ b 2bd194 │ │ │ │ ldr r2, [pc, #864] @ 2bd798 │ │ │ │ ldr r3, [pc, #784] @ 2bd74c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -107731,15 +107731,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a690 │ │ │ │ + b 99a630 │ │ │ │ ldr r2, [pc, #792] @ 2bd7a8 │ │ │ │ ldr r3, [pc, #696] @ 2bd74c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107771,15 +107771,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2bd7c8 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bd36c │ │ │ │ ldr r2, [pc, #660] @ 2bd7cc │ │ │ │ ldr r3, [pc, #528] @ 2bd74c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -107797,15 +107797,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2bd7dc │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd424 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bad58 │ │ │ │ b 2bd424 │ │ │ │ ldr r2, [pc, #564] @ 2bd7e0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -107825,73 +107825,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2bd7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bd214 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd64c │ │ │ │ bl 2bad58 │ │ │ │ mov r0, fp │ │ │ │ bl 253594 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd194 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ b 2bd194 │ │ │ │ mov r0, fp │ │ │ │ bl 253594 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2bd640 │ │ │ │ b 2bd194 │ │ │ │ ldr r0, [pc, #392] @ 2bd7f0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bd214 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2bd7f4 │ │ │ │ ldr r3, [pc, #368] @ 2bd7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2bd7fc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2bd598 │ │ │ │ b 2bd424 │ │ │ │ ldr r3, [pc, #316] @ 2bd800 │ │ │ │ ldr r2, [pc, #316] @ 2bd804 │ │ │ │ ldr r1, [pc, #316] @ 2bd808 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, fp │ │ │ │ bl 253498 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd598 │ │ │ │ b 2bd424 │ │ │ │ ldr r3, [pc, #264] @ 2bd80c │ │ │ │ ldr r2, [pc, #264] @ 2bd810 │ │ │ │ @@ -107899,75 +107899,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2bd818 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, fp │ │ │ │ bl 253498 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 253108 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd598 │ │ │ │ b 2bd424 │ │ │ │ addseq sp, lr, ip, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, lr, ip, ror #28 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - ldrsbeq r6, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r6, r2, ip, ror #5 │ │ │ │ + rsbseq r6, r2, ip, ror r2 │ │ │ │ + rsbseq r6, r2, ip, lsl #5 │ │ │ │ addseq sp, lr, r0, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r6, r2, r8, asr #4 │ │ │ │ - addeq r9, r6, r8, lsr #29 │ │ │ │ - rsbseq r3, r2, r4, asr #16 │ │ │ │ - rsbseq r3, r2, r8, lsr #16 │ │ │ │ + rsbseq r6, r2, r8, ror #3 │ │ │ │ + addeq r9, r6, r8, asr #28 │ │ │ │ + rsbseq r3, r2, r4, ror #15 │ │ │ │ + rsbseq r3, r2, r8, asr #15 │ │ │ │ @ instruction: 0x009edab0 │ │ │ │ addseq sp, lr, r4, asr sl │ │ │ │ - addeq r9, r6, r4, ror #25 │ │ │ │ - rsbseq r5, r2, r0, lsl pc │ │ │ │ - rsbseq r5, r2, r0, lsr #26 │ │ │ │ + addeq r9, r6, r4, lsl #25 │ │ │ │ + ldrheq r5, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r5, r2, r0, asr #25 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq sp, lr, ip, ror #19 │ │ │ │ - addeq r9, r6, r0, lsl #25 │ │ │ │ - rsbseq r5, r2, ip, ror lr │ │ │ │ - ldrheq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r9, r6, r0, lsr #24 │ │ │ │ + rsbseq r5, r2, ip, lsl lr │ │ │ │ + rsbseq r5, r2, ip, asr ip │ │ │ │ umullseq sp, lr, r4, r9 │ │ │ │ - addeq r9, r6, r4, lsr #24 │ │ │ │ - rsbseq r5, r2, r0, lsl #29 │ │ │ │ - rsbseq r5, r2, r0, ror #24 │ │ │ │ + addeq r9, r6, r4, asr #23 │ │ │ │ + rsbseq r5, r2, r0, lsr #28 │ │ │ │ + rsbseq r5, r2, r0, lsl #24 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r5, r2, r8, asr lr │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ - rsbseq r5, r2, r4, lsl ip │ │ │ │ + ldrsheq r5, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r9, r6, r8, ror fp │ │ │ │ + ldrheq r5, [r2], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq sp, lr, ip, ror #17 │ │ │ │ - @ instruction: 0x00725e98 │ │ │ │ - addeq r9, r6, r0, ror fp │ │ │ │ - rsbseq r5, r2, ip, lsr #23 │ │ │ │ + rsbseq r5, r2, r8, lsr lr │ │ │ │ + addeq r9, r6, r0, lsl fp │ │ │ │ + rsbseq r5, r2, ip, asr #22 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r2, r0, lsl lr │ │ │ │ - rsbseq r5, r2, r8, ror #27 │ │ │ │ - rsbseq r5, r2, ip, ror #25 │ │ │ │ - addeq r9, r6, r0, asr sl │ │ │ │ - rsbseq r5, r2, ip, lsl #21 │ │ │ │ - addeq r9, r6, r4, lsl sl │ │ │ │ - ldrsbeq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r5, r2, ip, asr #20 │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - rsbseq r5, r2, r8, asr #25 │ │ │ │ - rsbseq r5, r2, r0, lsl sl │ │ │ │ + ldrheq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r5, r2, r8, lsl #27 │ │ │ │ + rsbseq r5, r2, ip, lsl #25 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ + rsbseq r5, r2, ip, lsr #20 │ │ │ │ + @ instruction: 0x008699b4 │ │ │ │ + rsbseq r5, r2, ip, ror ip │ │ │ │ + rsbseq r5, r2, ip, ror #19 │ │ │ │ + addeq r9, r6, r4, ror r9 │ │ │ │ + rsbseq r5, r2, r8, ror #24 │ │ │ │ + ldrheq r5, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2bd914 │ │ │ │ mov r7, r2 │ │ │ │ @@ -107978,24 +107978,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #176] @ 2bd920 │ │ │ │ ldr r1, [pc, #176] @ 2bd924 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bd8a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bd81c │ │ │ │ mov r0, r6 │ │ │ │ @@ -108023,20 +108023,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r6, r8, lsl #19 │ │ │ │ - rsbseq ip, r1, ip, lsl #15 │ │ │ │ - rsbseq r4, r6, ip, lsr #20 │ │ │ │ - rsbseq r5, r2, r8, lsl #24 │ │ │ │ - rsbseq r9, r4, r8, lsr #29 │ │ │ │ - ldrsbeq r5, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r9, r6, r8, lsr #18 │ │ │ │ + rsbseq ip, r1, ip, lsr #14 │ │ │ │ + rsbseq r4, r6, ip, asr #19 │ │ │ │ + rsbseq r5, r2, r8, lsr #23 │ │ │ │ + rsbseq r9, r4, r8, asr #28 │ │ │ │ + rsbseq r5, r2, ip, ror fp │ │ │ │ │ │ │ │ 002bd92c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2bda5c │ │ │ │ @@ -108049,25 +108049,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2bda68 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ ldr r2, [pc, #236] @ 2bda6c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #212] @ 2bda70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bd9f0 │ │ │ │ ldr r1, [pc, #196] @ 2bda74 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2540c8 │ │ │ │ @@ -108088,15 +108088,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2bda7c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108105,37 +108105,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bda84 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2bda14 │ │ │ │ @ instruction: 0x009ed4dc │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r4, r6, r8, lsr #18 │ │ │ │ - addeq r9, r6, r0, asr r8 │ │ │ │ - rsbseq ip, r1, r4, asr r6 │ │ │ │ - rsbseq r5, r2, r8, lsl #22 │ │ │ │ - rsbseq r5, r2, r8, asr #22 │ │ │ │ - rsbseq r5, r2, r0, asr #21 │ │ │ │ - ldrheq r5, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r5, r2, r8, asr #21 │ │ │ │ - rsbseq r5, r2, ip, ror #20 │ │ │ │ + rsbseq r4, r6, r8, asr #17 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ + ldrsheq ip, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r5, r2, r8, lsr #21 │ │ │ │ + rsbseq r5, r2, r8, ror #21 │ │ │ │ + rsbseq r5, r2, r0, ror #20 │ │ │ │ + rsbseq r5, r2, r0, asr sl │ │ │ │ + rsbseq r5, r2, r8, ror #20 │ │ │ │ + rsbseq r5, r2, ip, lsl #20 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2bda9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x0090a7f0 │ │ │ │ ldr r0, [pc, #8] @ 2bdab0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq sl, r0, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2bdc58 │ │ │ │ @@ -108236,60 +108236,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, lr, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ + addeq r9, r6, r0, ror r7 │ │ │ │ adceq r4, lr, r0, lsl #22 │ │ │ │ addseq sp, lr, ip, ror r2 │ │ │ │ - addeq r9, r6, ip, lsr #14 │ │ │ │ - addeq r9, r6, ip, lsl r8 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ - rsbseq r5, r2, ip, lsl #18 │ │ │ │ - rsbseq r5, r2, r8, lsl r9 │ │ │ │ + addeq r9, r6, ip, asr #13 │ │ │ │ + @ instruction: 0x008697bc │ │ │ │ + addeq r9, r6, r0, ror r6 │ │ │ │ + rsbseq r5, r2, ip, lsr #17 │ │ │ │ + ldrheq r5, [r2], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2bdd88 │ │ │ │ ldr r3, [pc, #240] @ 2bdd8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ba728 │ │ │ │ + bl 8ba6c8 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999ec0 │ │ │ │ + bl 999e60 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2bdd40 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 999c98 │ │ │ │ + bl 999c38 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8ba798 │ │ │ │ + bl 8ba738 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8ba728 │ │ │ │ + bl 8ba6c8 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -108327,89 +108327,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bb590 │ │ │ │ + bl 8bb530 │ │ │ │ ldr r1, [pc, #212] @ 2bdeac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r1, [pc, #192] @ 2bdeb0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r1, [pc, #148] @ 2bdeb4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r1, [pc, #104] @ 2bdeb8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r2, r2, r4, lsr ip │ │ │ │ - strdeq sl, [r0], r8 │ │ │ │ - @ instruction: 0x008043b4 │ │ │ │ + rsbseq r5, r3, ip, asr r9 │ │ │ │ + ldrsbeq r2, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + umulleq sl, r0, r8, lr │ │ │ │ + addeq r4, r0, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2bdf54 │ │ │ │ ldr r2, [pc, #128] @ 2bdf58 │ │ │ │ ldr r1, [pc, #128] @ 2bdf5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #96] @ 2bdf60 │ │ │ │ ldr ip, [pc, #96] @ 2bdf64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2bdf68 │ │ │ │ ldr r2, [pc, #92] @ 2bdf6c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -108425,17 +108425,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r9, r6, ip, lsr r4 │ │ │ │ - rsbseq r5, r2, r4, lsl #13 │ │ │ │ - rsbseq lr, fp, r8, asr ip │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ + rsbseq r5, r2, r4, lsr #12 │ │ │ │ + ldrsheq lr, [fp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -108460,15 +108460,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2be010 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108490,28 +108490,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2be090 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ - rsbseq r5, r2, r8, lsl #10 │ │ │ │ - rsbseq r5, r2, r8, lsr r5 │ │ │ │ + addeq r9, r6, r8, ror r2 │ │ │ │ + rsbseq r5, r2, r8, lsr #9 │ │ │ │ + ldrsbeq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2be0e0 │ │ │ │ ldr r2, [pc, #52] @ 2be0e4 │ │ │ │ @@ -108519,22 +108519,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2be0ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2bdc80 │ │ │ │ - addeq r9, r6, r4, ror #4 │ │ │ │ - @ instruction: 0x00725494 │ │ │ │ - rsbseq r5, r2, r4, asr #9 │ │ │ │ + addeq r9, r6, r4, lsl #4 │ │ │ │ + rsbseq r5, r2, r4, lsr r4 │ │ │ │ + rsbseq r5, r2, r4, ror #8 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2be164 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108548,23 +108548,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #28] @ 2be168 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ adceq r4, lr, r8, ror #10 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2be234 │ │ │ │ @@ -108574,53 +108574,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #140] @ 2be240 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 99991c │ │ │ │ + bl 9998bc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 2be244 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r9, r6, r0, r1 │ │ │ │ - rsbseq r1, r2, r0, asr #26 │ │ │ │ - rsbseq r2, r2, ip, lsl #1 │ │ │ │ - rsbseq r1, r2, r4, lsr sp │ │ │ │ + addeq r9, r6, r0, lsr r1 │ │ │ │ + rsbseq r1, r2, r0, ror #25 │ │ │ │ + rsbseq r2, r2, ip, lsr #32 │ │ │ │ + ldrsbeq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ umullseq sl, r0, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2be2fc │ │ │ │ mov r6, r1 │ │ │ │ @@ -108631,15 +108631,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 2b3220 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be2dc │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -108659,17 +108659,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r9, [r6], r4 │ │ │ │ - rsbseq r1, r2, ip, ror #24 │ │ │ │ - rsbseq r1, r2, r8, asr ip │ │ │ │ + addeq r9, r6, r4, asr r0 │ │ │ │ + rsbseq r1, r2, ip, lsl #24 │ │ │ │ + ldrsheq r1, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2be530 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -108677,15 +108677,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2be534 │ │ │ │ ldr r1, [pc, #512] @ 2be538 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2be514 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 2539d8 │ │ │ │ @@ -108800,19 +108800,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2be53c │ │ │ │ ldr r0, [pc, #32] @ 2be540 │ │ │ │ ldr r2, [pc, #32] @ 2be544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ - @ instruction: 0x00721b98 │ │ │ │ - rsbseq r1, r2, ip, lsr #23 │ │ │ │ - rsbseq r5, r2, r4, lsr r0 │ │ │ │ - rsbseq r5, r2, r0, ror r0 │ │ │ │ + umulleq r8, r6, r4, pc @ │ │ │ │ + rsbseq r1, r2, r8, lsr fp │ │ │ │ + rsbseq r1, r2, ip, asr #22 │ │ │ │ + ldrsbeq r4, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r2, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -108833,15 +108833,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2be648 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -108858,15 +108858,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdab4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -108878,29 +108878,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r8, r6, r0, lsr #26 │ │ │ │ - rsbseq r1, r2, ip, asr #17 │ │ │ │ - rsbseq r1, r2, r0, ror #17 │ │ │ │ + addeq r8, r6, r0, asr #25 │ │ │ │ + rsbseq r1, r2, ip, ror #16 │ │ │ │ + rsbseq r1, r2, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -108935,15 +108935,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2bea6c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2bea70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2bea74 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2be93c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -108961,37 +108961,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be964 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2be8f8 │ │ │ │ ldr r0, [pc, #712] @ 2bea7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r3, [pc, #704] @ 2bea80 │ │ │ │ ldr r2, [pc, #704] @ 2bea84 │ │ │ │ ldr r1, [pc, #704] @ 2bea88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2bea8c │ │ │ │ ldr r2, [pc, #672] @ 2bea90 │ │ │ │ ldr r1, [pc, #672] @ 2bea94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b1104 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -109014,15 +109014,15 @@ │ │ │ │ bl 253300 │ │ │ │ mov r4, r0 │ │ │ │ bl 2548f0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ba590 │ │ │ │ + bl 8ba530 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2bea9c │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2bea60 │ │ │ │ @@ -109046,24 +109046,24 @@ │ │ │ │ bne 2be958 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be9bc │ │ │ │ ldr r4, [pc, #416] @ 2beaa0 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r3, [pc, #400] @ 2beaa4 │ │ │ │ ldr r2, [pc, #400] @ 2beaa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2be7e4 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -109089,15 +109089,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bea18 │ │ │ │ ldr r0, [pc, #268] @ 2beab8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2be7a4 │ │ │ │ ldr r3, [pc, #232] @ 2beaac │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be8f8 │ │ │ │ ldr r3, [pc, #216] @ 2beab0 │ │ │ │ @@ -109110,61 +109110,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bea10 │ │ │ │ ldr r0, [pc, #188] @ 2beabc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2be8f8 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2beac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2be7a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, ip, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r6, ip, ror #23 │ │ │ │ - rsbseq r4, r2, r4, asr #28 │ │ │ │ - rsbseq r4, r2, r8, lsl lr │ │ │ │ + addeq r8, r6, ip, lsl #23 │ │ │ │ + rsbseq r4, r2, r4, ror #27 │ │ │ │ + ldrheq r4, [r2], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq ip, lr, r8, asr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, r2, r8, ror fp │ │ │ │ - addeq r8, r6, r0, asr fp │ │ │ │ - rsbseq r1, r2, r0, lsl #14 │ │ │ │ - rsbseq r1, r2, r8, asr sl │ │ │ │ - addeq r8, r6, r4, lsr #22 │ │ │ │ - ldrsbeq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r1, r2, ip, ror #13 │ │ │ │ - @ instruction: 0x00724d90 │ │ │ │ + rsbseq r1, r2, r8, lsl fp │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + rsbseq r1, r2, r0, lsr #13 │ │ │ │ + ldrsheq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r8, r6, r4, asr #21 │ │ │ │ + rsbseq r1, r2, r8, ror r6 │ │ │ │ + rsbseq r1, r2, ip, lsl #13 │ │ │ │ + rsbseq r4, r2, r0, lsr sp │ │ │ │ addseq ip, lr, ip, ror r5 │ │ │ │ - rsbseq r1, r2, ip, lsr #18 │ │ │ │ - addeq r8, r6, r0, lsl #20 │ │ │ │ - rsbseq r1, r2, ip, lsr #11 │ │ │ │ + rsbseq r1, r2, ip, asr #17 │ │ │ │ + addeq r8, r6, r0, lsr #19 │ │ │ │ + rsbseq r1, r2, ip, asr #10 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r2, r0, lsr ip │ │ │ │ - ldrsbeq r4, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r4, r2, ip, ror #22 │ │ │ │ + ldrsbeq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r4, r2, r8, ror fp │ │ │ │ + rsbseq r4, r2, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2bec98 │ │ │ │ ldr r2, [pc, #444] @ 2bec9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109172,15 +109172,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2beca0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2bec0c │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -109224,15 +109224,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2b2514 │ │ │ │ @@ -109260,37 +109260,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2b246c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r6, r8, lsr r8 │ │ │ │ - rsbseq r1, r2, r0, ror #7 │ │ │ │ - rsbseq r1, r2, r4, lsr r7 │ │ │ │ - addeq r8, r6, r0, ror #14 │ │ │ │ - rsbseq r1, r2, r4, lsl r3 │ │ │ │ - rsbseq r1, r2, r8, lsr #6 │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ - rsbseq r1, r2, ip, ror r2 │ │ │ │ - @ instruction: 0x00721290 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + rsbseq r1, r2, r0, lsl #7 │ │ │ │ + ldrsbeq r1, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r8, r6, r0, lsl #14 │ │ │ │ + ldrheq r1, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r1, r2, r8, asr #5 │ │ │ │ + addeq r8, r6, r0, ror r6 │ │ │ │ + rsbseq r1, r2, ip, lsl r2 │ │ │ │ + rsbseq r1, r2, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2bee80 │ │ │ │ ldr r2, [pc, #424] @ 2bee84 │ │ │ │ @@ -109308,15 +109308,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2bede8 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -109337,15 +109337,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdab4 │ │ │ │ ldr r2, [pc, #228] @ 2bee98 │ │ │ │ ldr r3, [pc, #204] @ 2bee84 │ │ │ │ @@ -109387,34 +109387,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2beeac │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2bdab4 │ │ │ │ b 2bedac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, ip, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, lr, r4, lsl r9 │ │ │ │ - addeq r8, r6, r0, lsr #11 │ │ │ │ - rsbseq r1, r2, r4, asr r1 │ │ │ │ - rsbseq r1, r2, r8, ror #2 │ │ │ │ + addeq r8, r6, r0, asr #10 │ │ │ │ + ldrsheq r1, [r2], #-4 @ │ │ │ │ + rsbseq r1, r2, r8, lsl #2 │ │ │ │ addseq ip, lr, r0, ror r0 │ │ │ │ addseq ip, lr, r4, lsr r0 │ │ │ │ - addeq r8, r6, r0, ror #9 │ │ │ │ - rsbseq r1, r2, r4, lsl #1 │ │ │ │ - @ instruction: 0x00721098 │ │ │ │ + addeq r8, r6, r0, lsl #9 │ │ │ │ + rsbseq r1, r2, r4, lsr #32 │ │ │ │ + rsbseq r1, r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2bf160 │ │ │ │ ldr r2, [pc, #664] @ 2bf164 │ │ │ │ @@ -109432,15 +109432,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 2b3ff4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bf144 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -109452,15 +109452,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2539d8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255cb8 │ │ │ │ @@ -109507,15 +109507,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2bdab4 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -109540,15 +109540,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2539d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255cb8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -109580,28 +109580,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bf190 │ │ │ │ ldr r0, [pc, #68] @ 2bf194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r8, r6, r8, asr #8 │ │ │ │ + addeq r8, r6, r8, ror #7 │ │ │ │ addseq fp, lr, r0, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r2, r4, ror #31 │ │ │ │ - ldrsheq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - addeq r8, r6, r4, lsr r3 │ │ │ │ - rsbseq r0, r2, r0, ror #29 │ │ │ │ - rsbseq r0, r2, ip, asr #29 │ │ │ │ - addeq r8, r6, r0, ror r2 │ │ │ │ - rsbseq r0, r2, r4, lsr #28 │ │ │ │ - rsbseq r0, r2, r8, lsr lr │ │ │ │ + rsbseq r0, r2, r4, lsl #31 │ │ │ │ + @ instruction: 0x00720f98 │ │ │ │ + ldrdeq r8, [r6], r4 │ │ │ │ + rsbseq r0, r2, r0, lsl #29 │ │ │ │ + rsbseq r0, r2, ip, ror #28 │ │ │ │ + addeq r8, r6, r0, lsl r2 │ │ │ │ + rsbseq r0, r2, r4, asr #27 │ │ │ │ + ldrsbeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ addseq fp, lr, r4, lsr #26 │ │ │ │ - rsbseq r4, r2, r8, lsl #8 │ │ │ │ - rsbseq r4, r2, r4, lsl r4 │ │ │ │ + rsbseq r4, r2, r8, lsr #7 │ │ │ │ + ldrheq r4, [r2], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2bf230 │ │ │ │ ldr r7, [pc, #128] @ 2bf234 │ │ │ │ ldr r6, [pc, #128] @ 2bf238 │ │ │ │ @@ -109610,40 +109610,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #88] @ 2bf23c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf204 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2beeb0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 2be308 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2beeb0 │ │ │ │ - addeq r8, r6, r0, ror #2 │ │ │ │ - rsbseq r0, r2, r4, lsl sp │ │ │ │ - rsbseq r1, r2, ip, rrx │ │ │ │ - rsbseq r1, r2, r8, asr #2 │ │ │ │ + addeq r8, r6, r0, lsl #2 │ │ │ │ + ldrheq r0, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r2, ip │ │ │ │ + rsbseq r1, r2, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2bf500 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2bf504 │ │ │ │ @@ -109671,15 +109671,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2bf324 │ │ │ │ @@ -109738,15 +109738,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2b3ff4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -109768,15 +109768,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 254218 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -109815,19 +109815,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq fp, lr, r4, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, lr, ip, ror #21 │ │ │ │ - addeq r7, r6, ip, ror pc │ │ │ │ - rsbseq r0, r2, r8, lsr #22 │ │ │ │ - rsbseq r0, r2, ip, lsr fp │ │ │ │ - rsbseq r4, r2, r8, rrx │ │ │ │ - rsbseq r4, r2, r4, ror r0 │ │ │ │ + addeq r7, r6, ip, lsl pc │ │ │ │ + rsbseq r0, r2, r8, asr #21 │ │ │ │ + ldrsbeq r0, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, r2, r8 │ │ │ │ + rsbseq r4, r2, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2c0354 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109846,15 +109846,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2c0368 │ │ │ │ ldr r3, [pc, #3560] @ 2c036c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -109981,15 +109981,15 @@ │ │ │ │ bge 2bf938 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -110074,15 +110074,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b3708 │ │ │ │ b 2bf648 │ │ │ │ @@ -110116,22 +110116,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2c03a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bf618 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -110381,15 +110381,15 @@ │ │ │ │ bl 253300 │ │ │ │ mov r9, r0 │ │ │ │ bl 2548f0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8ba798 │ │ │ │ + bl 8ba738 │ │ │ │ b 2bf61c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2bfb2c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110527,45 +110527,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c03b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bf750 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2c03b8 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8ba798 │ │ │ │ + bl 8ba738 │ │ │ │ b 2bf618 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -110683,15 +110683,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -110721,50 +110721,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2bfb88 │ │ │ │ ldr r0, [pc, #148] @ 2c03bc │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bf750 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2c03c0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2bf618 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, ror sp │ │ │ │ addseq fp, lr, ip, asr #17 │ │ │ │ addseq fp, lr, r8, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r2, r4 │ │ │ │ - ldrsbeq r3, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, r2, r4, lsr #31 │ │ │ │ + rsbseq r3, r2, r4, ror pc │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq r7, r6, r6, lsr ip │ │ │ │ - addeq r7, r6, ip, lsl ip │ │ │ │ - addeq r7, r6, r8, asr #24 │ │ │ │ + ldrdeq r7, [r6], r6 │ │ │ │ + @ instruction: 0x00867bbc │ │ │ │ + addeq r7, r6, r8, ror #23 │ │ │ │ @ instruction: 0x009eb7d4 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r7, r6, r2, ror #21 │ │ │ │ - addeq r7, r6, r8, lsl sl │ │ │ │ - rsbseq r0, r2, r8, asr #11 │ │ │ │ - ldrsbeq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r7, r6, r2, lsl #21 │ │ │ │ + @ instruction: 0x008679b8 │ │ │ │ + rsbseq r0, r2, r8, ror #10 │ │ │ │ + rsbseq r0, r2, ip, ror r5 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r2, ip, asr #25 │ │ │ │ - addeq r7, r6, lr, lsr #15 │ │ │ │ - ldrsbeq r3, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, r2, ip, ror #24 │ │ │ │ + addeq r7, r6, lr, asr #14 │ │ │ │ + rsbseq r3, r2, r4, ror r8 │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ - rsbseq r3, r2, r8, lsr #11 │ │ │ │ - rsbseq r3, r2, ip, lsl r6 │ │ │ │ - rsbseq r3, r2, r4, lsr #6 │ │ │ │ - rsbseq r3, r2, r4, lsr #7 │ │ │ │ + rsbseq r3, r2, r8, asr #10 │ │ │ │ + ldrheq r3, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r3, r2, r4, asr #5 │ │ │ │ + rsbseq r3, r2, r4, asr #6 │ │ │ │ │ │ │ │ 002c03c4 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -110808,21 +110808,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c0670 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999eac │ │ │ │ + bl 999e4c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999a04 │ │ │ │ + bl 9999a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdc80 │ │ │ │ b 2c04e0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -110935,36 +110935,36 @@ │ │ │ │ beq 2c0684 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8ba590 │ │ │ │ + bl 8ba530 │ │ │ │ b 2c0478 │ │ │ │ ldr r1, [pc, #68] @ 2c06d0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ba590 │ │ │ │ + bl 8ba530 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2c0470 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r4, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r6, r2, lsl #30 │ │ │ │ + addeq r6, r6, r2, lsr #29 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq sl, lr, ip, lsr r9 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r1, pc, r4, lsr r8 @ │ │ │ │ + ldrsbeq r1, [pc], #-116 @ │ │ │ │ │ │ │ │ 002c06d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2c0748 │ │ │ │ @@ -110979,23 +110979,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #28] @ 2c074c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ adceq r1, lr, r4, lsl #31 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002c0750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -111007,43 +111007,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b25c4 │ │ │ │ - addeq r6, r6, r8, lsr #23 │ │ │ │ - rsbseq pc, r1, r8, asr r7 @ │ │ │ │ - rsbseq pc, r1, ip, ror #14 │ │ │ │ + addeq r6, r6, r8, asr #22 │ │ │ │ + ldrsheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq pc, r1, ip, lsl #14 │ │ │ │ │ │ │ │ 002c07b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2c07f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757c08 │ │ │ │ + bl 757ba8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2c07f8 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 757034 │ │ │ │ - rsbseq r2, r2, r4, asr #27 │ │ │ │ + b 756fd4 │ │ │ │ + rsbseq r2, r2, r4, ror #26 │ │ │ │ umullseq r7, r0, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c0858 │ │ │ │ mov r0, r1 │ │ │ │ @@ -111051,26 +111051,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2c0860 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r2, ip, lsl pc │ │ │ │ - addeq r7, r6, r0, lsl ip │ │ │ │ - rsbseq r2, r2, r0, lsl #30 │ │ │ │ + ldrheq r2, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00867bb0 │ │ │ │ + rsbseq r2, r2, r0, lsr #29 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -111078,17 +111078,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2c08a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ bl 2554b4 │ │ │ │ - ldrheq r2, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r2, r2, ip, asr lr │ │ │ │ │ │ │ │ 002c08ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2c08f8 │ │ │ │ @@ -111105,15 +111105,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, pc, ip, ror #27 │ │ │ │ ldr r0, [pc, #4] @ 2c0908 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq r7, r0, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -111179,15 +111179,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2c0a30 │ │ │ │ bl 2b90b8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2c0974 │ │ │ │ - @ instruction: 0x00867abc │ │ │ │ + addeq r7, r6, ip, asr sl │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -111195,55 +111195,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bb590 │ │ │ │ + bl 8bb530 │ │ │ │ ldr r1, [pc, #84] @ 2c0acc │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r1, [pc, #60] @ 2c0ad0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r2, ip, lsr #2 │ │ │ │ - rsbseq r3, r2, r8, lsl #4 │ │ │ │ + rsbseq r3, r2, ip, asr #1 │ │ │ │ + rsbseq r3, r2, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2c0b6c │ │ │ │ ldr r2, [pc, #128] @ 2c0b70 │ │ │ │ ldr r1, [pc, #128] @ 2c0b74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #96] @ 2c0b78 │ │ │ │ ldr ip, [pc, #96] @ 2c0b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2c0b80 │ │ │ │ ldr r2, [pc, #92] @ 2c0b84 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111259,17 +111259,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r6, r8, ror r9 │ │ │ │ - rsbseq r2, r2, ip, ror #20 │ │ │ │ - rsbseq ip, fp, r0, asr #32 │ │ │ │ + addeq r7, r6, r8, lsl r9 │ │ │ │ + rsbseq r2, r2, ip, lsl #20 │ │ │ │ + rsbseq fp, fp, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -111283,53 +111283,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2c0c1c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ - bl 8ba728 │ │ │ │ + bl 75767c │ │ │ │ + bl 8ba6c8 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2c0c3c │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ba798 │ │ │ │ + bl 8ba738 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8d3c │ │ │ │ + bl 9b8cdc │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8b24 │ │ │ │ + bl 9b8ac4 │ │ │ │ ldr r4, [pc, #56] @ 2c0c64 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c0bc0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r6, r4, asr #17 │ │ │ │ - ldrheq r2, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, fp, r8, lsl pc │ │ │ │ + addeq r7, r6, r4, ror #16 │ │ │ │ + rsbseq r2, r2, ip, asr r9 │ │ │ │ + ldrheq fp, [fp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -111390,23 +111390,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b8cec │ │ │ │ + bl 9b8c8c │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b8cec │ │ │ │ + bl 9b8c8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2c0d5c │ │ │ │ mov r0, r9 │ │ │ │ bl 2c0b8c │ │ │ │ ldr r2, [pc, #268] @ 2c0ec8 │ │ │ │ @@ -111427,15 +111427,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2c0ecc │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0d14 │ │ │ │ ldr r0, [pc, #196] @ 2c0ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2c0db4 │ │ │ │ ldr r4, [pc, #184] @ 2c0ed4 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0d14 │ │ │ │ ldr r3, [pc, #176] @ 2c0ed8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -111454,43 +111454,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c0ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c0d28 │ │ │ │ ldr r0, [pc, #68] @ 2c0ee8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c0d28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r8, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, lr, r0, asr #2 │ │ │ │ addseq r7, r0, ip, lsr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, lr, r8, rrx │ │ │ │ - rsbseq r2, r2, r8, ror r9 │ │ │ │ - rsbseq r2, r2, ip, lsr #19 │ │ │ │ - rsbseq r2, r2, ip, asr r9 │ │ │ │ + rsbseq r2, r2, r8, lsl r9 │ │ │ │ + rsbseq r2, r2, ip, asr #18 │ │ │ │ + ldrsheq r2, [r2], #-140 @ 0xffffff74 @ │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r2, r8, ror #17 │ │ │ │ - ldrsheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r2, r8, lsl #17 │ │ │ │ + @ instruction: 0x00722898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -111980,22 +111980,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2c1e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c1548 │ │ │ │ ldr r2, [pc, #1940] @ 2c1e80 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -112022,22 +112022,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2c1e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -112212,25 +112212,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2c18c8 │ │ │ │ b 2c18c4 │ │ │ │ ldr r0, [pc, #1132] @ 2c1eb8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c1548 │ │ │ │ ldr r0, [pc, #1100] @ 2c1ebc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c1778 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2c1ad4 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2c1934 │ │ │ │ mov r0, r9 │ │ │ │ bl 2af838 │ │ │ │ @@ -112272,22 +112272,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2c1ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1994 │ │ │ │ ldr r2, [pc, #852] @ 2c1ec4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1994 │ │ │ │ @@ -112316,23 +112316,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2c1ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c18d4 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2afb94 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112353,15 +112353,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2c1ac8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2c1edc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1994 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c1d38 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1aa0 │ │ │ │ @@ -112384,41 +112384,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2c1ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c1aa0 │ │ │ │ bl 2af838 │ │ │ │ b 2c1aa0 │ │ │ │ ldr fp, [pc, #424] @ 2c1ee8 │ │ │ │ add fp, pc, fp │ │ │ │ b 2c1c98 │ │ │ │ ldr r0, [pc, #416] @ 2c1eec │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c18d4 │ │ │ │ ldr r0, [pc, #400] @ 2c1ef0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c1aa0 │ │ │ │ ldr r3, [pc, #380] @ 2c1ef4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1c38 │ │ │ │ ldr r3, [pc, #232] @ 2c1e74 │ │ │ │ @@ -112434,21 +112434,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2c1ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c1c38 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2c1efc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2c1e3c │ │ │ │ @@ -112460,67 +112460,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c1c74 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2afc48 │ │ │ │ ldr r0, [pc, #208] @ 2c1f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c1c38 │ │ │ │ @ instruction: 0x009e9ab4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, lr, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, lr, ip, ror #20 │ │ │ │ addseq r6, r0, r8, asr #30 │ │ │ │ - addeq r6, r6, r8, asr #31 │ │ │ │ + addeq r6, r6, r8, ror #30 │ │ │ │ addseq r6, r0, r4, asr #28 │ │ │ │ - rsbseq r2, r2, r0, ror #4 │ │ │ │ + rsbseq r2, r2, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq r2, r2, r0, ror #4 │ │ │ │ + rsbseq r2, r2, r0, lsl #4 │ │ │ │ addseq r9, lr, ip, lsl r8 │ │ │ │ - rsbseq r2, r2, r4, lsr r1 │ │ │ │ + ldrsbeq r2, [r2], #-4 @ │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r2, r0, ror #2 │ │ │ │ + rsbseq r2, r2, r0, lsl #2 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - rsbseq r2, r2, r4, rrx │ │ │ │ - addeq r6, r6, r0, asr #25 │ │ │ │ - rsbseq r1, r2, ip, lsl #31 │ │ │ │ + rsbseq r2, r2, r4 │ │ │ │ + addeq r6, r6, r0, ror #24 │ │ │ │ + rsbseq r1, r2, ip, lsr #30 │ │ │ │ addseq r9, lr, r8, lsr #12 │ │ │ │ umullseq r9, lr, ip, r5 │ │ │ │ - ldrsbeq r2, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r2, ip, ror r3 │ │ │ │ @ instruction: 0x009069f4 │ │ │ │ - rsbseq r1, r2, r4, lsr #28 │ │ │ │ - addeq r6, r6, r8, ror #20 │ │ │ │ - ldrsbeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r2, r4, asr #27 │ │ │ │ + addeq r6, r6, r8, lsl #20 │ │ │ │ + rsbseq r1, r2, ip, ror pc │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq r6, r0, r8, lsl r9 │ │ │ │ - rsbseq r1, r2, ip, lsr sp │ │ │ │ - rsbseq r1, r2, r4, lsl #28 │ │ │ │ - @ instruction: 0x00721d90 │ │ │ │ + ldrsbeq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r1, r2, r4, lsr #27 │ │ │ │ + rsbseq r1, r2, r0, lsr sp │ │ │ │ addseq r9, lr, ip, ror r3 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ - rsbseq r1, r2, r8, ror #24 │ │ │ │ - ldrsheq r1, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, r2, r8, lsl #24 │ │ │ │ + @ instruction: 0x00721d98 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbseq r1, r2, r8, ror #24 │ │ │ │ + rsbseq r1, r2, r8, lsl #24 │ │ │ │ @ instruction: 0x009e91d0 │ │ │ │ - ldrsheq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00721c9c │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - ldrheq r1, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r1, r2, r8, lsr sl │ │ │ │ - rsbseq r1, r2, r0, ror #22 │ │ │ │ - ldrheq r1, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r2, r0, asr fp │ │ │ │ + ldrsbeq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r2, r0, lsl #22 │ │ │ │ + rsbseq r1, r2, r8, asr fp │ │ │ │ andeq r5, r0, r4, asr r0 │ │ │ │ - rsbseq r1, r2, r0, asr #23 │ │ │ │ + rsbseq r1, r2, r0, ror #22 │ │ │ │ addseq r9, lr, r4, lsr #32 │ │ │ │ - @ instruction: 0x00721b9c │ │ │ │ + rsbseq r1, r2, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -112541,19 +112541,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8ba508 │ │ │ │ + b 8ba4a8 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2afb58 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -112694,17 +112694,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2c20bc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c21c0 │ │ │ │ b 2c20dc │ │ │ │ - addeq r6, r6, r0, lsl r5 │ │ │ │ - rsbseq r1, r2, ip, lsl #12 │ │ │ │ - rsbseq sl, fp, r0, ror #23 │ │ │ │ + @ instruction: 0x008664b0 │ │ │ │ + rsbseq r1, r2, ip, lsr #11 │ │ │ │ + rsbseq sl, fp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2c239c │ │ │ │ ldr r1, [pc, #416] @ 2c23a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112718,15 +112718,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2310 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 2550c4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -112794,38 +112794,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2c23c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c2234 │ │ │ │ ldr r0, [pc, #52] @ 2c23c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c2234 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, lr, r8, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, lr, r8, lsl #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, ip, lsl #23 │ │ │ │ addseq r8, lr, r0, asr fp │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r1, r2, ip, ror r6 │ │ │ │ - @ instruction: 0x00721690 │ │ │ │ + rsbseq r1, r2, ip, lsl r6 │ │ │ │ + rsbseq r1, r2, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2c275c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112841,15 +112841,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr sl, [pc, #832] @ 2c2770 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -112984,23 +112984,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2c277c │ │ │ │ ldr r0, [pc, #296] @ 2c2780 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2c25b0 │ │ │ │ ldr r1, [pc, #276] @ 2c2784 │ │ │ │ ldr r0, [pc, #276] @ 2c2788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2c25d4 │ │ │ │ ldr r3, [pc, #252] @ 2c278c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2514 │ │ │ │ ldr r3, [pc, #236] @ 2c2790 │ │ │ │ @@ -113017,85 +113017,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c2798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c2514 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c1338 │ │ │ │ b 2c25d4 │ │ │ │ ldr r0, [pc, #120] @ 2c279c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c2514 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c27a0 │ │ │ │ ldr r1, [pc, #96] @ 2c27a4 │ │ │ │ ldr r0, [pc, #96] @ 2c27a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r6, r6, r8, lsl #1 │ │ │ │ + addeq r6, r6, r8, lsr #32 │ │ │ │ addseq r8, lr, ip, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r1, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r1, r2, r8, lsr #12 │ │ │ │ + rsbseq r1, r2, r8, ror r5 │ │ │ │ + rsbseq r1, r2, r8, asr #11 │ │ │ │ @ instruction: 0x009e89f4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, ip, lsl r8 │ │ │ │ - addeq r5, r6, r4, lsl lr │ │ │ │ - rsbseq r1, r2, ip, ror #8 │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ - rsbseq r1, r2, r0, lsr r4 │ │ │ │ + @ instruction: 0x00865db4 │ │ │ │ + rsbseq r1, r2, ip, lsl #8 │ │ │ │ + umulleq r5, r6, r8, sp │ │ │ │ + ldrsbeq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r1, r2, r0, ror #6 │ │ │ │ - rsbseq r1, r2, r8, ror #6 │ │ │ │ - addeq r5, r6, r4, lsr #26 │ │ │ │ - rsbseq r1, r2, r0, lsr #5 │ │ │ │ rsbseq r1, r2, r0, lsl #6 │ │ │ │ + rsbseq r1, r2, r8, lsl #6 │ │ │ │ + addeq r5, r6, r4, asr #25 │ │ │ │ + rsbseq r1, r2, r0, asr #4 │ │ │ │ + rsbseq r1, r2, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2c27f4 │ │ │ │ ldr r2, [pc, #48] @ 2c27f8 │ │ │ │ ldr r1, [pc, #48] @ 2c27fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2c0b8c │ │ │ │ - addeq r5, r6, r0, lsr #25 │ │ │ │ - rsbseq r1, r2, r4, lsl r2 │ │ │ │ - rsbseq r1, r2, ip, asr r2 │ │ │ │ + addeq r5, r6, r0, asr #24 │ │ │ │ + ldrheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2c2894 │ │ │ │ ldr r5, [pc, #124] @ 2c2898 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -113103,72 +113103,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #88] @ 2c28a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr ip, [pc, #72] @ 2c28a4 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r6, r0, asr ip │ │ │ │ - rsbseq r1, r2, r4, asr #3 │ │ │ │ - rsbseq r1, r2, r0, lsl #4 │ │ │ │ - @ instruction: 0x0072129c │ │ │ │ - @ instruction: 0x00721294 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ + rsbseq r1, r2, r4, ror #2 │ │ │ │ + rsbseq r1, r2, r0, lsr #3 │ │ │ │ + rsbseq r1, r2, ip, lsr r2 │ │ │ │ + rsbseq r1, r2, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2c2918 │ │ │ │ ldr r2, [pc, #88] @ 2c291c │ │ │ │ ldr r1, [pc, #88] @ 2c2920 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 554444 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c21e4 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2908 │ │ │ │ bl 2b7c94 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b8b54 │ │ │ │ - addeq r5, r6, r4, lsr #23 │ │ │ │ - rsbseq r1, r2, r8, lsl r1 │ │ │ │ - rsbseq r1, r2, r0, ror #2 │ │ │ │ + b 9b8af4 │ │ │ │ + addeq r5, r6, r4, asr #22 │ │ │ │ + ldrheq r1, [r2], #-8 @ │ │ │ │ + rsbseq r1, r2, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2c2a18 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113178,15 +113178,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5543bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c29c8 │ │ │ │ @@ -113222,17 +113222,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2c2a24 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2b7b04 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2c29c0 │ │ │ │ - addeq r5, r6, ip, lsr #22 │ │ │ │ - ldrsbeq r1, [r2], #-4 @ │ │ │ │ - @ instruction: 0x00721090 │ │ │ │ + addeq r5, r6, ip, asr #21 │ │ │ │ + rsbseq r1, r2, r4, ror r0 │ │ │ │ + rsbseq r1, r2, r0, lsr r0 │ │ │ │ addseq r5, r0, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2c2c64 │ │ │ │ ldr lr, [pc, #548] @ 2c2c68 │ │ │ │ @@ -113249,15 +113249,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #488] @ 2c2c78 │ │ │ │ ldr r3, [pc, #488] @ 2c2c7c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -113308,21 +113308,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2c2c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, r8 │ │ │ │ bl 2c21e4 │ │ │ │ ldr r2, [pc, #252] @ 2c2c98 │ │ │ │ ldr r3, [pc, #204] @ 2c2c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113330,74 +113330,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c2c60 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ba508 │ │ │ │ + b 8ba4a8 │ │ │ │ ldr r3, [pc, #188] @ 2c2c90 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2c3c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2c2c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c2ab0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2b18 │ │ │ │ b 2c2b8c │ │ │ │ ldr r0, [pc, #92] @ 2c2ca0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c2c24 │ │ │ │ ldr r0, [pc, #76] @ 2c2ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c2b8c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r6, r4, lsr #20 │ │ │ │ + addeq r5, r6, r4, asr #19 │ │ │ │ @ instruction: 0x009e83d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r2, ip, ror pc │ │ │ │ - rsbseq r0, r2, r4, asr #31 │ │ │ │ + rsbseq r0, r2, ip, lsl pc │ │ │ │ + rsbseq r0, r2, r4, ror #30 │ │ │ │ umullseq r8, lr, r4, r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, ip, ror #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r5, r0, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r2, r8, ror #31 │ │ │ │ + rsbseq r0, r2, r8, lsl #31 │ │ │ │ addseq r8, lr, r8, lsl #5 │ │ │ │ - rsbseq r0, r2, r8, lsl #30 │ │ │ │ - rsbseq r0, r2, ip, lsl #30 │ │ │ │ - rsbseq r0, r2, r8, lsr pc │ │ │ │ + rsbseq r0, r2, r8, lsr #29 │ │ │ │ + rsbseq r0, r2, ip, lsr #29 │ │ │ │ + ldrsbeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2c2cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addseq r5, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2c2dcc │ │ │ │ ldr r2, [pc, #248] @ 2c2dd0 │ │ │ │ @@ -113405,44 +113405,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #216] @ 2c2dd8 │ │ │ │ ldr r3, [pc, #216] @ 2c2ddc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2c2de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2c2de4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2c2de8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r3, [pc, #184] @ 2c2dec │ │ │ │ ldr r2, [pc, #184] @ 2c2df0 │ │ │ │ ldr r1, [pc, #184] @ 2c2df4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r3, [pc, #164] @ 2c2df8 │ │ │ │ ldr r2, [pc, #164] @ 2c2dfc │ │ │ │ ldr r1, [pc, #164] @ 2c2e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r0, [pc, #144] @ 2c2e04 │ │ │ │ ldr r3, [pc, #144] @ 2c2e08 │ │ │ │ ldr ip, [pc, #144] @ 2c2e0c │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2c2e10 │ │ │ │ ldr r1, [pc, #140] @ 2c2e14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113450,42 +113450,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75c8f4 │ │ │ │ + bl 75c894 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r6, r0, asr r8 │ │ │ │ - rsbseq ip, r1, r4, lsr sp │ │ │ │ - rsbseq ip, r1, ip, lsl #26 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ + ldrsbeq ip, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r1, ip, lsr #25 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - ldrheq r1, [r2], #-4 @ │ │ │ │ + rsbseq r1, r2, r4, asr r0 │ │ │ │ addseq r8, lr, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq r1, r2, r8, lsl #1 │ │ │ │ + rsbseq r1, r2, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - @ instruction: 0x007fa990 │ │ │ │ + rsbseq sl, pc, r0, lsr r9 @ │ │ │ │ @ instruction: 0x000021b4 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq r1, r2, r0, asr #32 │ │ │ │ - rsbseq r1, r2, r8, asr #32 │ │ │ │ + rsbseq r0, r2, r0, ror #31 │ │ │ │ + rsbseq r0, r2, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2c2f0c │ │ │ │ mov r5, r0 │ │ │ │ @@ -113564,15 +113564,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -113651,27 +113651,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2c3460 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c32a8 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2c3464 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ ldr r2, [pc, #864] @ 2c3468 │ │ │ │ ldr r3, [pc, #812] @ 2c3438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113690,15 +113690,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a82c │ │ │ │ + bl 99a7cc │ │ │ │ b 2c3100 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2c31d8 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -113747,15 +113747,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2c3470 │ │ │ │ ldr r2, [pc, #568] @ 2c3474 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c3100 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2c3478 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 254560 <__ioctl_time64@plt> │ │ │ │ @@ -113769,24 +113769,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2c3488 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 253fcc │ │ │ │ b 2c3100 │ │ │ │ ldr r1, [pc, #464] @ 2c348c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2c3350 │ │ │ │ ldr r3, [pc, #424] @ 2c3490 │ │ │ │ mov r0, #0 │ │ │ │ @@ -113805,15 +113805,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2c3494 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2c3498 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c32a8 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2c335c │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2c3048 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113851,66 +113851,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c32a8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2c34b0 │ │ │ │ ldr r2, [pc, #176] @ 2c34b4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2c34b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c32a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + umulleq r5, r6, r8, r5 │ │ │ │ addseq r7, lr, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00720e9c │ │ │ │ - @ instruction: 0x00720e9c │ │ │ │ + rsbseq r0, r2, ip, lsr lr │ │ │ │ + rsbseq r0, r2, ip, lsr lr │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r5, r6, r8, ror r4 │ │ │ │ - rsbseq r0, r2, r8, lsl #28 │ │ │ │ - rsbseq r0, r2, r8, lsr #26 │ │ │ │ + addeq r5, r6, r8, lsl r4 │ │ │ │ + rsbseq r0, r2, r8, lsr #27 │ │ │ │ + rsbseq r0, r2, r8, asr #25 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq r0, r2, ip, asr #26 │ │ │ │ + rsbseq r0, r2, ip, ror #25 │ │ │ │ addseq r7, lr, ip, lsl sp │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - ldrsbeq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r0, r2, r8, ror fp │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r5, r6, r0, lsr #5 │ │ │ │ - rsbseq r0, r2, r4, asr ip │ │ │ │ - rsbseq r0, r2, r0, asr fp │ │ │ │ + addeq r5, r6, r0, asr #4 │ │ │ │ + ldrsheq r0, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq r0, [r2], #-160 @ 0xffffff60 @ │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq r6, pc, r4, ror #7 │ │ │ │ - rsbseq r0, r2, ip, lsr #22 │ │ │ │ + rsbseq r0, r2, ip, asr #21 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r5, r6, r8, asr r1 │ │ │ │ - @ instruction: 0x00720a98 │ │ │ │ - rsbseq r0, r2, ip, lsl #20 │ │ │ │ - addeq r5, r6, r0, lsr #2 │ │ │ │ - rsbseq r0, r2, r8, lsl #21 │ │ │ │ - ldrsbeq r0, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r5, [r6], r8 │ │ │ │ + rsbseq r0, r2, r8, lsr sl │ │ │ │ + rsbseq r0, r2, ip, lsr #19 │ │ │ │ + addeq r5, r6, r0, asr #1 │ │ │ │ + rsbseq r0, r2, r8, lsr #20 │ │ │ │ + rsbseq r0, r2, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2c399c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114038,15 +114038,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253fcc │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c3848 │ │ │ │ @@ -114217,20 +114217,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2b8e94 │ │ │ │ b 2c34e8 │ │ │ │ addseq r7, lr, r0, asr #18 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - ldrdeq r4, [r6], r8 │ │ │ │ - addeq r4, r6, ip, lsr #30 │ │ │ │ + addeq r4, r6, r8, ror pc │ │ │ │ + addeq r4, r6, ip, asr #29 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r4, r6, r4, lsl #29 │ │ │ │ - rsbseq r0, r2, r0, asr r8 │ │ │ │ - umulleq r4, r6, lr, sp │ │ │ │ + addeq r4, r6, r4, lsr #28 │ │ │ │ + ldrsheq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r4, r6, lr, lsr sp │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3a24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114239,53 +114239,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, ip, asr #22 │ │ │ │ - rsbseq r0, r2, r4, lsl #8 │ │ │ │ - rsbseq r0, r2, r4, lsl r4 │ │ │ │ + addeq r4, r6, ip, ror #21 │ │ │ │ + rsbseq r0, r2, r4, lsr #7 │ │ │ │ + ldrheq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3a8c │ │ │ │ ldr r2, [pc, #68] @ 2c3a90 │ │ │ │ ldr r1, [pc, #68] @ 2c3a94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r0, ror #21 │ │ │ │ - @ instruction: 0x00720398 │ │ │ │ - rsbseq r0, r2, r8, lsr #7 │ │ │ │ + addeq r4, r6, r0, lsl #21 │ │ │ │ + rsbseq r0, r2, r8, lsr r3 │ │ │ │ + rsbseq r0, r2, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3afc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3b00 │ │ │ │ @@ -114293,53 +114293,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, r4, ror sl │ │ │ │ - rsbseq r0, r2, ip, lsr #6 │ │ │ │ - rsbseq r0, r2, ip, lsr r3 │ │ │ │ + addeq r4, r6, r4, lsl sl │ │ │ │ + rsbseq r0, r2, ip, asr #5 │ │ │ │ + ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3b64 │ │ │ │ ldr r2, [pc, #68] @ 2c3b68 │ │ │ │ ldr r1, [pc, #68] @ 2c3b6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r8, lsl #20 │ │ │ │ - rsbseq r0, r2, r0, asr #5 │ │ │ │ - ldrsbeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r4, r6, r8, lsr #19 │ │ │ │ + rsbseq r0, r2, r0, ror #4 │ │ │ │ + rsbseq r0, r2, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3bd4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3bd8 │ │ │ │ @@ -114347,90 +114347,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r4, r6, ip, r9 │ │ │ │ - rsbseq r0, r2, r4, asr r2 │ │ │ │ - rsbseq r0, r2, r4, ror #4 │ │ │ │ + addeq r4, r6, ip, lsr r9 │ │ │ │ + ldrsheq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r2, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3c3c │ │ │ │ ldr r2, [pc, #68] @ 2c3c40 │ │ │ │ ldr r1, [pc, #68] @ 2c3c44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r0, lsr r9 │ │ │ │ - rsbseq r0, r2, r8, ror #3 │ │ │ │ - ldrsheq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + rsbseq r0, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x00720198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2c3c94 │ │ │ │ ldr r2, [pc, #52] @ 2c3c98 │ │ │ │ ldr r1, [pc, #52] @ 2c3c9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - addeq r4, r6, r8, asr #17 │ │ │ │ - rsbseq r0, r2, r0, lsl #3 │ │ │ │ - @ instruction: 0x00720190 │ │ │ │ + addeq r4, r6, r8, ror #16 │ │ │ │ + rsbseq r0, r2, r0, lsr #2 │ │ │ │ + rsbseq r0, r2, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2c3d4c │ │ │ │ ldr r2, [pc, #148] @ 2c3d50 │ │ │ │ ldr r1, [pc, #148] @ 2c3d54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3d2c │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114440,28 +114440,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 253fcc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ ldr r3, [pc, #20] @ 2c3d58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2c3d04 │ │ │ │ - addeq r4, r6, r0, ror r8 │ │ │ │ - rsbseq r0, r2, r4, lsr #2 │ │ │ │ - rsbseq r0, r2, r4, lsr r1 │ │ │ │ + addeq r4, r6, r0, lsl r8 │ │ │ │ + rsbseq r0, r2, r4, asr #1 │ │ │ │ + ldrsbeq r0, [r2], #-4 @ │ │ │ │ addseq r5, pc, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2c3e20 │ │ │ │ ldr r6, [pc, #172] @ 2c3e24 │ │ │ │ @@ -114472,15 +114472,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c3de0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -114495,27 +114495,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2c3e2c │ │ │ │ ldr r2, [pc, #68] @ 2c3e30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x008647b8 │ │ │ │ - rsbseq r0, r2, r8, rrx │ │ │ │ - rsbseq r0, r2, ip, rrx │ │ │ │ - rsbseq r0, r2, r4, lsr #2 │ │ │ │ + addeq r4, r6, r8, asr r7 │ │ │ │ + rsbseq r0, r2, r8 │ │ │ │ + rsbseq r0, r2, ip │ │ │ │ + rsbseq r0, r2, r4, asr #1 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002c3e34 : │ │ │ │ ldr r3, [pc, #176] @ 2c3eec │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114549,27 +114549,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253930 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2c3efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, pc, r4, lsr #17 │ │ │ │ adceq lr, sp, r8, lsr ip │ │ │ │ - rsbseq r0, r2, ip, lsr #1 │ │ │ │ + rsbseq r0, r2, ip, asr #32 │ │ │ │ strdeq lr, [sp], r4 @ │ │ │ │ - rsbseq r0, r2, r0, ror r0 │ │ │ │ + rsbseq r0, r2, r0, lsl r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2c3fa8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2c3f68 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -114736,36 +114736,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2c420c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r6, r8, lsr #11 │ │ │ │ - addeq r8, r0, ip, lsr #28 │ │ │ │ - rsbseq pc, fp, ip, asr r0 @ │ │ │ │ - rsbseq pc, r1, r4, lsr pc @ │ │ │ │ - rsbseq pc, r1, r4, lsr #30 │ │ │ │ - rsbseq pc, r1, r8, lsl pc @ │ │ │ │ - rsbseq pc, r1, ip, lsl #30 │ │ │ │ - rsbseq r0, r9, r0, ror #11 │ │ │ │ - addeq r4, r6, sp, lsl #10 │ │ │ │ - rsbseq lr, fp, ip, ror #31 │ │ │ │ - rsbseq ip, r2, ip, lsl r3 │ │ │ │ - rsbseq r5, r9, r8, asr r2 │ │ │ │ - rsbseq pc, r1, ip, asr lr @ │ │ │ │ - rsbseq pc, r1, r8, ror lr @ │ │ │ │ - rsbseq pc, r1, r4, ror lr @ │ │ │ │ - rsbseq pc, r1, r4, asr #29 │ │ │ │ + addeq r4, r6, r8, asr #10 │ │ │ │ + addeq r8, r0, ip, asr #27 │ │ │ │ + ldrsheq lr, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ rsbseq pc, r1, r4, asr #29 │ │ │ │ - rsbseq pc, r1, r8, lsl #29 │ │ │ │ - rsbseq pc, r1, r0, ror #28 │ │ │ │ - rsbseq pc, r1, r8, lsr lr @ │ │ │ │ - rsbseq pc, r1, r0, lsl lr @ │ │ │ │ - rsbseq pc, r1, r4, ror lr @ │ │ │ │ + ldrheq pc, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq pc, r1, ip, lsr #29 │ │ │ │ + rsbseq r0, r9, r0, lsl #11 │ │ │ │ + addeq r4, r6, sp, lsr #9 │ │ │ │ + rsbseq lr, fp, ip, lsl #31 │ │ │ │ + ldrheq ip, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r5, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq pc, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq pc, r1, r8, lsl lr @ │ │ │ │ + rsbseq pc, r1, r4, lsl lr @ │ │ │ │ + rsbseq pc, r1, r4, ror #28 │ │ │ │ + rsbseq pc, r1, r4, ror #28 │ │ │ │ + rsbseq pc, r1, r8, lsr #28 │ │ │ │ + rsbseq pc, r1, r0, lsl #28 │ │ │ │ + ldrsbeq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq pc, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq pc, r1, r4, lsl lr @ │ │ │ │ ldr ip, [pc, #656] @ 2c44a8 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2c4230 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -114924,16 +114924,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - umulleq r4, r6, sl, r3 │ │ │ │ - addeq r4, r6, r1, lsr #5 │ │ │ │ + addeq r4, r6, sl, lsr r3 │ │ │ │ + addeq r4, r6, r1, asr #4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114950,26 +114950,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2c45d4 │ │ │ │ ldr r2, [pc, #216] @ 2c45dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr ip, [pc, #196] @ 2c45e0 │ │ │ │ ldr r3, [pc, #196] @ 2c45e4 │ │ │ │ ldr r1, [pc, #196] @ 2c45e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -115002,17 +115002,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2c458c │ │ │ │ bl 2554b4 │ │ │ │ addseq r6, lr, r8, asr #18 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - rsbseq pc, r1, r4, lsl fp @ │ │ │ │ - addeq r4, r6, r8, ror #6 │ │ │ │ - ldrsheq pc, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r4, r6, r8, lsl #6 │ │ │ │ + @ instruction: 0x0071fa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2c46fc │ │ │ │ mov r9, r3 │ │ │ │ @@ -115023,33 +115023,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c4680 │ │ │ │ mov r0, #28 │ │ │ │ bl 253288 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c44b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c46c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 968690 │ │ │ │ + bl 968630 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2c4704 │ │ │ │ ldr r3, [pc, #112] @ 2c4700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115167,50 +115167,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2c48fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c47ac │ │ │ │ ldr r0, [pc, #64] @ 2c4900 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c47ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r0, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, lr, ip, asr #13 │ │ │ │ addseq r6, lr, r0, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r1, ip, lsr #15 │ │ │ │ - rsbseq pc, r1, r0, lsr r8 @ │ │ │ │ + rsbseq pc, r1, ip, asr #14 │ │ │ │ + ldrsbeq pc, [r1], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c4a48 │ │ │ │ @@ -115234,22 +115234,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4a14 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c49a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c44b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c3fe0 │ │ │ │ bl 255844 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2c49fc │ │ │ │ @@ -115266,38 +115266,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 968520 │ │ │ │ + bl 9684c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r5, #0 │ │ │ │ b 2c49bc │ │ │ │ ldr r3, [pc, #56] @ 2c4a54 │ │ │ │ ldr r0, [pc, #56] @ 2c4a58 │ │ │ │ ldr r1, [pc, #56] @ 2c4a5c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c49a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r0, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, lr, r0, ror #8 │ │ │ │ - addeq r3, r6, r8, ror #28 │ │ │ │ - rsbseq pc, r1, r0, ror #14 │ │ │ │ - ldrsheq pc, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r3, r6, r8, lsl #28 │ │ │ │ + rsbseq pc, r1, r0, lsl #14 │ │ │ │ + @ instruction: 0x0071f59c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -115325,20 +115325,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2c4aa4 │ │ │ │ ldr r1, [pc, #188] @ 2c4ba0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ ldr r1, [pc, #172] @ 2c4ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2c4b60 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2c4b38 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -115355,107 +115355,107 @@ │ │ │ │ b 2c4ab0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2c4bb0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2c4ab0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [pc, #68] @ 2c4bb4 │ │ │ │ ldr ip, [pc, #68] @ 2c4bb8 │ │ │ │ ldr r1, [pc, #68] @ 2c4bbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c4bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c4ab4 │ │ │ │ - ldrheq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - ldrheq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq pc, r1, ip, asr r6 @ │ │ │ │ + rsbseq pc, r1, ip, asr r6 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r3, r6, r4, lsl sp │ │ │ │ - rsbseq pc, r1, ip, asr #12 │ │ │ │ - rsbseq pc, r1, r8, lsr #9 │ │ │ │ + @ instruction: 0x00863cb4 │ │ │ │ + rsbseq pc, r1, ip, ror #11 │ │ │ │ + rsbseq pc, r1, r8, asr #8 │ │ │ │ andeq r0, r0, lr, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2c4c3c │ │ │ │ - bl 7b1f0c │ │ │ │ + bl 7b1eac │ │ │ │ ldr r1, [pc, #216] @ 2c4ccc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7b1f7c │ │ │ │ + bl 7b1f1c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2140 │ │ │ │ + bl 7b20e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4cb0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c4bfc │ │ │ │ ldr r1, [pc, #164] @ 2c4cd0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b2424 │ │ │ │ + bl 7b23c4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c4c98 │ │ │ │ - bl 7b1f0c │ │ │ │ + bl 7b1eac │ │ │ │ ldr r1, [pc, #132] @ 2c4cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7b1f7c │ │ │ │ + bl 7b1f1c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2140 │ │ │ │ + bl 7b20e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4cb0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c4c58 │ │ │ │ ldr r1, [pc, #80] @ 2c4cd8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7b2424 │ │ │ │ + bl 7b23c4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x0071f590 │ │ │ │ ldrdeq sl, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r0, lsr #11 │ │ │ │ + rsbseq pc, r1, r0, asr #10 │ │ │ │ andeq sl, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -115540,15 +115540,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2c50e4 │ │ │ │ movne r5, #0 │ │ │ │ - bl 98c180 │ │ │ │ + bl 98c120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c5098 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -115573,15 +115573,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2c4d8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ b 2c4d8c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c5068 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 253918 │ │ │ │ @@ -115618,15 +115618,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2c50f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2c50f8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c4ec8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2c5038 │ │ │ │ ldr r0, [pc, #352] @ 2c50fc │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -115650,145 +115650,145 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2c510c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c4f84 │ │ │ │ ldr r3, [pc, #256] @ 2c5110 │ │ │ │ ldr ip, [pc, #256] @ 2c5114 │ │ │ │ ldr r1, [pc, #256] @ 2c5118 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #3760 @ 0xeb0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c4f84 │ │ │ │ ldr r1, [pc, #220] @ 2c511c │ │ │ │ ldr r3, [pc, #220] @ 2c5120 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #212] @ 2c5124 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 2c5128 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c4f84 │ │ │ │ ldr r1, [pc, #188] @ 2c512c │ │ │ │ ldr r3, [pc, #188] @ 2c5130 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #180] @ 2c5134 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 2c5138 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c4f84 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #152] @ 2c513c │ │ │ │ ldr r2, [pc, #152] @ 2c5140 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #148] @ 2c5144 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #132] @ 2c5148 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c4f84 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r4, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq pc, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r1, r0, asr r4 @ │ │ │ │ umullseq r6, lr, r0, r0 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq r5, ip, r8, lsr #16 │ │ │ │ - rsbseq pc, r1, r4, lsr #5 │ │ │ │ - addeq r3, r6, r0, lsr #18 │ │ │ │ - rsbseq pc, r1, ip, lsr #1 │ │ │ │ + rsbseq r5, ip, r8, asr #15 │ │ │ │ + rsbseq pc, r1, r4, asr #4 │ │ │ │ + addeq r3, r6, r0, asr #17 │ │ │ │ + rsbseq pc, r1, ip, asr #32 │ │ │ │ muleq r0, r9, lr │ │ │ │ - rsbseq r5, ip, r4, lsl #14 │ │ │ │ - addeq r3, r6, r4, lsr #17 │ │ │ │ - rsbseq pc, r1, r0, asr #5 │ │ │ │ - rsbseq pc, r1, ip, lsr #32 │ │ │ │ - ldrdeq r0, [r0], -r6 │ │ │ │ - addeq r3, r6, r4, ror r8 │ │ │ │ - rsbseq pc, r1, r0, lsr r2 @ │ │ │ │ - rsbseq pc, r1, ip │ │ │ │ - rsbseq pc, r1, r0, lsr #4 │ │ │ │ - addeq r3, r6, r0, asr #16 │ │ │ │ + rsbseq r5, ip, r4, lsr #13 │ │ │ │ + addeq r3, r6, r4, asr #16 │ │ │ │ + rsbseq pc, r1, r0, ror #4 │ │ │ │ rsbseq lr, r1, ip, asr #31 │ │ │ │ + ldrdeq r0, [r0], -r6 │ │ │ │ + addeq r3, r6, r4, lsl r8 │ │ │ │ + ldrsbeq pc, [r1], #-16 @ │ │ │ │ + rsbseq lr, r1, ip, lsr #31 │ │ │ │ + rsbseq pc, r1, r0, asr #3 │ │ │ │ + addeq r3, r6, r0, ror #15 │ │ │ │ + rsbseq lr, r1, ip, ror #30 │ │ │ │ andeq r0, r0, r2, asr #29 │ │ │ │ - ldrheq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r3, r6, r0, lsl r8 │ │ │ │ - @ instruction: 0x0071ef9c │ │ │ │ + rsbseq pc, r1, ip, asr r1 @ │ │ │ │ + @ instruction: 0x008637b0 │ │ │ │ + rsbseq lr, r1, ip, lsr pc │ │ │ │ andeq r0, r0, r9, lsr #29 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ - ldrsbeq pc, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq lr, r1, r4, ror #30 │ │ │ │ + addeq r3, r6, ip, ror r7 │ │ │ │ + rsbseq pc, r1, r8, ror r1 @ │ │ │ │ + rsbseq lr, r1, r4, lsl #30 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5178 │ │ │ │ - bl 7b2710 │ │ │ │ + bl 7b26b0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2c5198 │ │ │ │ - bl 7b2710 │ │ │ │ + bl 7b26b0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2c51c8 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c51e0 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 253594 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2c523c │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5214 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -115799,15 +115799,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2b6218 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2c51fc │ │ │ │ ldr r0, [pc, #4] @ 2c5258 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99c610 │ │ │ │ + b 99c5b0 │ │ │ │ @ instruction: 0x009f44b8 │ │ │ │ ldr r1, [pc, #76] @ 2c52b0 │ │ │ │ ldr r2, [pc, #76] @ 2c52b4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -115824,17 +115824,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c52c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ - rsbseq lr, r1, r8, lsl #27 │ │ │ │ - rsbseq pc, r1, r8, lsl r0 @ │ │ │ │ + umulleq r3, r6, r4, r5 │ │ │ │ + rsbseq lr, r1, r8, lsr #26 │ │ │ │ + ldrheq lr, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2c54e4 │ │ │ │ ldr r3, [pc, #516] @ 2c54e8 │ │ │ │ @@ -115890,15 +115890,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2c53e8 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ bl 2e12f8 │ │ │ │ ldr r3, [pc, #312] @ 2c5508 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2b1824 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -115946,49 +115946,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2c5524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c538c │ │ │ │ ldr r0, [pc, #88] @ 2c5528 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c538c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r4, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r5, lr, r8, lsl fp │ │ │ │ addseq r4, pc, r4, ror #7 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsbeq r3, [r0], r4 │ │ │ │ addseq sp, fp, ip, lsr #1 │ │ │ │ addseq r5, lr, r4, lsr sl │ │ │ │ - ldrsbeq lr, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq lr, r1, ip, ror lr │ │ │ │ addseq r3, r0, ip, lsr #32 │ │ │ │ andeq r2, r0, r0, lsr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, ip, lsl lr │ │ │ │ - rsbseq lr, r1, r8, lsr #28 │ │ │ │ + ldrheq lr, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r1, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2c5680 │ │ │ │ ldr r3, [pc, #316] @ 2c5684 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116006,15 +116006,15 @@ │ │ │ │ b 2c55d0 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5598 │ │ │ │ - bl 7c4138 │ │ │ │ + bl 7c40d8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c55b8 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c55b8 │ │ │ │ @@ -116032,28 +116032,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 253288 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a8378 │ │ │ │ + bl 7a8318 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2c5618 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c44b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5578 │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 96857c │ │ │ │ + bl 96851c │ │ │ │ mov r5, #0 │ │ │ │ b 2c55b8 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2c5688 │ │ │ │ ldr r3, [pc, #60] @ 2c5684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116129,15 +116129,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 9988a0 │ │ │ │ + bl 998840 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2c576c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -116260,15 +116260,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c59ec │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7afb54 │ │ │ │ + bl 7afaf4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2c5ac0 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2c5ab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -116317,41 +116317,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2c5ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5940 │ │ │ │ ldr r0, [pc, #56] @ 2c5ad4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5940 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, ip, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e54fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, lr, r8, lsl #9 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071e890 │ │ │ │ - ldrsbeq lr, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq lr, r1, r0, lsr r8 │ │ │ │ + rsbseq lr, r1, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c5d0c │ │ │ │ mov r4, r2 │ │ │ │ @@ -116368,28 +116368,28 @@ │ │ │ │ beq 2c5bb4 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2c5b68 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2c5c48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2c5d18 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5c54 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c5b68 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c58f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ ldr r2, [pc, #420] @ 2c5d1c │ │ │ │ ldr r3, [pc, #404] @ 2c5d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116426,23 +116426,23 @@ │ │ │ │ beq 2c5cf0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2c5d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5b54 │ │ │ │ ldr r8, [pc, #224] @ 2c5d30 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c5b40 │ │ │ │ ldr r3, [pc, #216] @ 2c5d34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -116461,52 +116461,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c5d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5b54 │ │ │ │ ldr r0, [pc, #96] @ 2c5d3c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5b54 │ │ │ │ ldr r0, [pc, #72] @ 2c5d40 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5b54 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, ip, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, r8, lsl r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, lr, ip, lsr #5 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r8, lsl #15 │ │ │ │ - rsbseq lr, r1, r0, ror r7 │ │ │ │ + rsbseq lr, r1, r8, lsr #14 │ │ │ │ + rsbseq lr, r1, r0, lsl r7 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq lr, r1, r8, ror #14 │ │ │ │ - rsbseq lr, r1, r0, lsr #15 │ │ │ │ rsbseq lr, r1, r8, lsl #14 │ │ │ │ + rsbseq lr, r1, r0, asr #14 │ │ │ │ + rsbseq lr, r1, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2c5f90 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -116528,33 +116528,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2c5f9c │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2c5e4c │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5e08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b8b24 │ │ │ │ + bl 9b8ac4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5e08 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5e44 │ │ │ │ ldr r2, [pc, #436] @ 2c5fa0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2c5fa4 │ │ │ │ ldr r3, [pc, #384] @ 2c5f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116562,15 +116562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c5f8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b8cec │ │ │ │ + b 9b8c8c │ │ │ │ bl 2538f4 │ │ │ │ b 2c5de4 │ │ │ │ ldr r2, [pc, #340] @ 2c5fa8 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5ee0 │ │ │ │ @@ -116626,48 +116626,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2c5fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5e60 │ │ │ │ ldr r0, [pc, #76] @ 2c5fc4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c5e60 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, r4, lsr #1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ addseq r5, lr, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009e4fb0 │ │ │ │ addseq r4, lr, ip, ror pc │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r4, ror #10 │ │ │ │ - ldrheq lr, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq lr, r1, r4, lsl #10 │ │ │ │ + rsbseq lr, r1, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2c62d4 │ │ │ │ @@ -116689,29 +116689,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c610c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7af9e8 │ │ │ │ + bl 7af988 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2c6140 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2c6064 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c61fc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b8d3c │ │ │ │ + bl 9b8cdc │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2c6090 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2c6154 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116722,15 +116722,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2c62e0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2c62e4 │ │ │ │ ldr r3, [pc, #516] @ 2c62d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116748,15 +116748,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c6028 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7af9e8 │ │ │ │ + bl 7af988 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2c6048 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -116787,24 +116787,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c62f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c6090 │ │ │ │ bl 2538f4 │ │ │ │ b 2c60a4 │ │ │ │ ldr r3, [pc, #228] @ 2c62e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -116830,53 +116830,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c6300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6060 │ │ │ │ ldr r0, [pc, #96] @ 2c6304 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6060 │ │ │ │ ldr r0, [pc, #80] @ 2c6308 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c6090 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, lr, r8, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, lr, r4, lsr #28 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ addseq r4, lr, r4, asr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, ip, asr r4 │ │ │ │ + ldrsheq lr, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ - ldrsheq lr, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq lr, r1, r8, asr #6 │ │ │ │ - ldrsheq lr, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0071e29c │ │ │ │ + rsbseq lr, r1, r8, ror #5 │ │ │ │ + @ instruction: 0x0071e390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2c6374 │ │ │ │ ldr ip, [pc, #80] @ 2c6378 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -116897,17 +116897,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c6388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r2, r6, r0, lsr r5 │ │ │ │ - rsbseq sp, r1, r4, asr #25 │ │ │ │ - rsbseq sp, r1, r4, asr pc │ │ │ │ + ldrdeq r2, [r6], r0 │ │ │ │ + rsbseq sp, r1, r4, ror #24 │ │ │ │ + ldrsheq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2c66d0 │ │ │ │ ldr r3, [pc, #812] @ 2c66d4 │ │ │ │ @@ -117116,17 +117116,17 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r4, lr, r0, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0x009e47b8 │ │ │ │ - ldrdeq r2, [r6], r4 │ │ │ │ - rsbseq sp, r1, r8, ror #18 │ │ │ │ - ldrsheq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r2, r6, r4, ror r1 │ │ │ │ + rsbseq sp, r1, r8, lsl #18 │ │ │ │ + @ instruction: 0x0071db98 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2c71d4 │ │ │ │ @@ -117158,28 +117158,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2c71e0 │ │ │ │ bl 2b9858 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c67f8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2c71e4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2c71e8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2b9810 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -117675,23 +117675,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2c7294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c69bc │ │ │ │ bl 2b9810 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6938 │ │ │ │ ldr r3, [pc, #536] @ 2c71f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -117715,22 +117715,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2c729c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6a70 │ │ │ │ ldr r2, [pc, #560] @ 2c72a0 │ │ │ │ ldr r3, [pc, #356] @ 2c71d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117756,23 +117756,23 @@ │ │ │ │ beq 2c71c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c72a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6a70 │ │ │ │ ldr r3, [pc, #368] @ 2c7288 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c69bc │ │ │ │ ldr r3, [pc, #352] @ 2c728c │ │ │ │ @@ -117788,49 +117788,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c72a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c69bc │ │ │ │ ldr r0, [pc, #280] @ 2c72ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c69bc │ │ │ │ ldr r0, [pc, #264] @ 2c72b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c69bc │ │ │ │ ldr r0, [pc, #252] @ 2c72b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6a70 │ │ │ │ ldr r0, [pc, #240] @ 2c72b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c6a70 │ │ │ │ addseq r4, lr, ip, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e46dc │ │ │ │ - rsbseq r9, r1, r8, lsr #21 │ │ │ │ - rsbseq r9, r1, r8, lsl r7 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ + rsbseq r9, r1, r8, asr #20 │ │ │ │ + ldrheq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r2, r6, ip, ror r0 │ │ │ │ addseq r4, lr, r4, lsr #12 │ │ │ │ - addeq r1, r6, lr, asr sp │ │ │ │ + strdeq r1, [r6], lr │ │ │ │ addseq r4, lr, r0, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, lr, ip, lsr #8 │ │ │ │ addseq r4, lr, r0, lsl #7 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r4, lr, r4, asr r3 │ │ │ │ addseq r4, lr, r8, lsr #6 │ │ │ │ @@ -117863,24 +117863,24 @@ │ │ │ │ umullseq r3, lr, ip, pc @ │ │ │ │ addseq r3, lr, r0, ror pc │ │ │ │ addseq r3, lr, r4, asr #30 │ │ │ │ addseq r3, lr, r8, lsl pc │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071d794 │ │ │ │ + rsbseq sp, r1, r4, lsr r7 │ │ │ │ andeq r3, r0, r8, asr r3 │ │ │ │ - ldrheq sp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, r1, r4, asr r6 │ │ │ │ @ instruction: 0x009e3db4 │ │ │ │ - rsbseq sp, r1, ip, lsl #12 │ │ │ │ - ldrsbeq sp, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sp, r1, r8, ror #11 │ │ │ │ - ldrsbeq sp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sp, r1, r4, lsl #11 │ │ │ │ - rsbseq sp, r1, r0, ror r5 │ │ │ │ + rsbseq sp, r1, ip, lsr #11 │ │ │ │ + rsbseq sp, r1, r4, ror r5 │ │ │ │ + rsbseq sp, r1, r8, lsl #11 │ │ │ │ + rsbseq sp, r1, r8, ror r5 │ │ │ │ + rsbseq sp, r1, r4, lsr #10 │ │ │ │ + rsbseq sp, r1, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2c7478 │ │ │ │ @@ -117911,15 +117911,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5ae4 │ │ │ │ ldr r3, [pc, #316] @ 2c7484 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #296] @ 2c7488 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2c73d0 │ │ │ │ ldr r2, [pc, #276] @ 2c748c │ │ │ │ @@ -117964,45 +117964,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c749c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c7370 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2c74a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c7370 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, lr, r4, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, lr, r4, lsr fp │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, lr, ip, lsr #21 │ │ │ │ andeq r3, r0, r0, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, r1, r0, asr r3 │ │ │ │ - rsbseq sp, r1, r0, lsl #7 │ │ │ │ + ldrsheq sp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sp, r1, r0, lsr #6 │ │ │ │ │ │ │ │ 002c74a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -118023,15 +118023,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c7530 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118042,46 +118042,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c552c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c75c8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c761c │ │ │ │ bls 2c75e0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2c7644 │ │ │ │ ldr r3, [pc, #200] @ 2c7650 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [pc, #184] @ 2c7654 │ │ │ │ ldr r3, [pc, #184] @ 2c7658 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2c765c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ mov r0, r4 │ │ │ │ - bl 968634 │ │ │ │ + bl 9685d4 │ │ │ │ mov r4, #0 │ │ │ │ b 2c7510 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 255844 │ │ │ │ @@ -118105,17 +118105,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2c75fc │ │ │ │ bl 2554b4 │ │ │ │ addseq r2, pc, ip, lsr r2 @ │ │ │ │ addseq r3, lr, r0, asr r9 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x0071ca98 │ │ │ │ - addeq r1, r6, r4, ror #5 │ │ │ │ - rsbseq ip, r1, r8, ror sl │ │ │ │ + rsbseq ip, r1, r8, lsr sl │ │ │ │ + addeq r1, r6, r4, lsl #5 │ │ │ │ + rsbseq ip, r1, r8, lsl sl │ │ │ │ │ │ │ │ 002c7660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #436] @ 2c782c │ │ │ │ @@ -118155,21 +118155,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c773c │ │ │ │ ldr r3, [pc, #308] @ 2c783c │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ ldr r2, [pc, #288] @ 2c7840 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2c7780 │ │ │ │ @@ -118227,18 +118227,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ umullseq r2, pc, r0, r0 @ │ │ │ │ addseq r3, lr, r4, lsr #15 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - rsbseq sl, r5, r0, ror #23 │ │ │ │ + umulleq r1, r6, r4, r1 │ │ │ │ + rsbseq sl, r5, r0, lsl #23 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - ldrheq r2, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r1, r8, asr r8 │ │ │ │ │ │ │ │ 002c7844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2c79b8 │ │ │ │ @@ -118260,24 +118260,24 @@ │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c787c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7910 │ │ │ │ ldr r5, [pc, #264] @ 2c79bc │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2c79c0 │ │ │ │ ldr r1, [pc, #256] @ 2c79c4 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c7988 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -118294,15 +118294,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2c79d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -118312,42 +118312,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2c79e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c793c │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr ip, [pc, #84] @ 2c79e8 │ │ │ │ ldr r1, [pc, #84] @ 2c79ec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2c79f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2c793c │ │ │ │ addseq r1, pc, ip, lsr #29 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ - rsbseq r8, r1, r8, lsr #3 │ │ │ │ - rsbseq r8, r1, r0, asr #3 │ │ │ │ - addeq r0, r6, r0, ror pc │ │ │ │ - rsbseq ip, r1, r8, lsl pc │ │ │ │ - rsbseq ip, r1, r0, lsl #14 │ │ │ │ - andeq r0, r0, pc, asr #4 │ │ │ │ - addeq r0, r6, r4, lsr #30 │ │ │ │ + addeq r0, r6, r8, ror pc │ │ │ │ + rsbseq r8, r1, r8, asr #2 │ │ │ │ + rsbseq r8, r1, r0, ror #2 │ │ │ │ + addeq r0, r6, r0, lsl pc │ │ │ │ ldrheq ip, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - ldrheq ip, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq ip, r1, r0, lsr #13 │ │ │ │ + andeq r0, r0, pc, asr #4 │ │ │ │ + addeq r0, r6, r4, asr #29 │ │ │ │ + rsbseq ip, r1, r8, asr lr │ │ │ │ + rsbseq ip, r1, r8, asr r6 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - ldrheq ip, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq ip, r1, ip, lsl #13 │ │ │ │ + rsbseq ip, r1, ip, asr lr │ │ │ │ + rsbseq ip, r1, ip, lsr #12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ │ │ │ │ 002c79f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118476,17 +118476,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r3, lr, r0, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, lr, r4, lsr #5 │ │ │ │ - @ instruction: 0x00860cb0 │ │ │ │ - rsbseq ip, r1, r4, asr #8 │ │ │ │ - ldrsbeq ip, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r0, r6, r0, asr ip │ │ │ │ + rsbseq ip, r1, r4, ror #7 │ │ │ │ + rsbseq ip, r1, r4, ror r6 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002c7c18 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 253168 │ │ │ │ │ │ │ │ @@ -118654,17 +118654,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r3, lr, ip, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, lr, r0, ror #31 │ │ │ │ - addeq r0, r6, r0, lsl #20 │ │ │ │ - @ instruction: 0x0071c194 │ │ │ │ - rsbseq ip, r1, r4, lsr #8 │ │ │ │ + addeq r0, r6, r0, lsr #19 │ │ │ │ + rsbseq ip, r1, r4, lsr r1 │ │ │ │ + rsbseq ip, r1, r4, asr #7 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002c7ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118788,15 +118788,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ded94 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2dede0 │ │ │ │ - addeq r0, r6, r4, lsl #15 │ │ │ │ + addeq r0, r6, r4, lsr #14 │ │ │ │ │ │ │ │ 002c80c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2c83b0 │ │ │ │ @@ -118831,23 +118831,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8170 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4904 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c8170 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 971ae4 │ │ │ │ + bl 971a84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 968520 │ │ │ │ + bl 9684c0 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 96857c │ │ │ │ + bl 96851c │ │ │ │ mov r0, r6 │ │ │ │ bl 2d1c5c │ │ │ │ mov r0, r6 │ │ │ │ bl 2d7354 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dee2c │ │ │ │ mov r0, r6 │ │ │ │ @@ -118886,43 +118886,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8308 │ │ │ │ ldr r1, [pc, #400] @ 2c83c8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8258 │ │ │ │ add r0, r4, #916 @ 0x394 │ │ │ │ bl 2afab8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c8270 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 253594 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2c827c │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 253594 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #900] @ 0x384 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -118961,44 +118961,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c83dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8114 │ │ │ │ ldr r0, [pc, #68] @ 2c83e0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8114 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, lr, r8, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, lr, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq ip, r1, r8, ror #15 │ │ │ │ - rsbseq ip, r1, r8, ror #13 │ │ │ │ + rsbseq ip, r1, r8, lsl #15 │ │ │ │ + rsbseq ip, r1, r8, lsl #13 │ │ │ │ addseq r2, lr, r8, asr #22 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq ip, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq ip, r1, r8, lsr r5 │ │ │ │ + @ instruction: 0x0071c494 │ │ │ │ + ldrsbeq ip, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2c939c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119112,15 +119112,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9993c0 │ │ │ │ + bl 999360 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2c887c │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2c93b8 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 2533a8 │ │ │ │ @@ -119278,26 +119278,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9993c0 │ │ │ │ + bl 999360 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2c8678 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2bad58 │ │ │ │ ldr r1, [pc, #2880] @ 2c93c4 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c8d40 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2c8914 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119446,15 +119446,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9993c0 │ │ │ │ + bl 999360 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2c8c44 │ │ │ │ ldr r6, [pc, #2216] @ 2c93bc │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -119463,22 +119463,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9994fc │ │ │ │ + bl 99949c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 998ac0 │ │ │ │ + bl 998a60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2c8c78 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -119488,15 +119488,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2c8bb8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 998ac0 │ │ │ │ + bl 998a60 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2c8bc8 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2c8b9c │ │ │ │ @@ -119580,23 +119580,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2c93dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8908 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2c93e0 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -119754,39 +119754,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d7c5c │ │ │ │ + bl 9d7bfc │ │ │ │ ldr r3, [pc, #1040] @ 2c93ec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d7f28 │ │ │ │ + bl 9d7ec8 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d7c5c │ │ │ │ + bl 9d7bfc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d7908 │ │ │ │ + bl 9d78a8 │ │ │ │ ldr r3, [pc, #980] @ 2c93f0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d7f28 │ │ │ │ + bl 9d7ec8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2c93f4 │ │ │ │ - bl 9d7f28 │ │ │ │ + bl 9d7ec8 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2c927c │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -119895,15 +119895,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 9988a0 │ │ │ │ + bl 998840 │ │ │ │ cmp r5, sl │ │ │ │ bne 2c91f4 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #944] @ 0x3b0 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2c91c0 │ │ │ │ @@ -119960,82 +119960,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2c9400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8908 │ │ │ │ ldr r0, [pc, #196] @ 2c9404 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8908 │ │ │ │ ldr r0, [pc, #168] @ 2c9408 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2c8908 │ │ │ │ ldr r3, [pc, #140] @ 2c940c │ │ │ │ ldr r1, [pc, #140] @ 2c9410 │ │ │ │ ldr r0, [pc, #140] @ 2c9414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2c9418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r2, lr, r8, lsr #20 │ │ │ │ addseq r2, lr, r0, lsl sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbseq ip, r1, r8, asr #9 │ │ │ │ + rsbseq ip, r1, r8, ror #8 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r2, lr, r4, lsl r6 │ │ │ │ - @ instruction: 0x0071c09c │ │ │ │ + rsbseq ip, r1, ip, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r2, lr, r0, r4 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r1, ip, lsl #24 │ │ │ │ + rsbseq fp, r1, ip, lsr #23 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ addseq r2, lr, r4, lsr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ - ldrsheq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq fp, r1, r8, asr #14 │ │ │ │ - rsbseq fp, r1, r0, asr r6 │ │ │ │ - addeq pc, r5, r8, lsl #10 │ │ │ │ - @ instruction: 0x0071ac9c │ │ │ │ - rsbseq fp, r1, r0, lsr #11 │ │ │ │ + @ instruction: 0x0071b698 │ │ │ │ + rsbseq fp, r1, r8, ror #13 │ │ │ │ + ldrsheq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq pc, r5, r8, lsr #9 │ │ │ │ + rsbseq sl, r1, ip, lsr ip │ │ │ │ + rsbseq fp, r1, r0, asr #10 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ │ │ │ │ 002c941c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -120095,24 +120095,24 @@ │ │ │ │ beq 2c9510 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c95d8 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8b34 │ │ │ │ + bl 9b8ad4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7af900 │ │ │ │ + bl 7af8a0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2c96e4 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120134,15 +120134,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c96f4 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2c956c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b8d3c │ │ │ │ + bl 9b8cdc │ │ │ │ b 2c956c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c94b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c58f0 │ │ │ │ b 2c94b4 │ │ │ │ @@ -120181,21 +120181,21 @@ │ │ │ │ bne 2c9700 │ │ │ │ ldr r2, [pc, #280] @ 2c977c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2c9780 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ b 2c9494 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c96c4 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c96c4 │ │ │ │ @@ -120246,24 +120246,24 @@ │ │ │ │ addseq r1, lr, r4, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e19b4 │ │ │ │ addseq r1, lr, r8, ror #18 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrsheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0071b294 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x0071b29c │ │ │ │ - addeq pc, r5, ip, ror #2 │ │ │ │ - rsbseq sl, r1, r0, lsl #18 │ │ │ │ - @ instruction: 0x0071ab90 │ │ │ │ + rsbseq fp, r1, ip, lsr r2 │ │ │ │ + addeq pc, r5, ip, lsl #2 │ │ │ │ + rsbseq sl, r1, r0, lsr #17 │ │ │ │ + rsbseq sl, r1, r0, lsr fp │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - addeq pc, r5, r8, asr #2 │ │ │ │ - ldrsbeq sl, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sl, r1, ip, ror #22 │ │ │ │ + addeq pc, r5, r8, ror #1 │ │ │ │ + rsbseq sl, r1, ip, ror r8 │ │ │ │ + rsbseq sl, r1, ip, lsl #22 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002c97a4 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2c97c4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -120306,15 +120306,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7af9e8 │ │ │ │ + bl 7af988 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c989c │ │ │ │ ldr r2, [pc, #92] @ 2c98c0 │ │ │ │ ldr r3, [pc, #84] @ 2c98bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120363,15 +120363,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7af900 │ │ │ │ + bl 7af8a0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9970 │ │ │ │ ldr r2, [pc, #92] @ 2c9994 │ │ │ │ ldr r3, [pc, #84] @ 2c9990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120422,17 +120422,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c9a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq lr, r5, r4, lsr #29 │ │ │ │ - rsbseq sl, r1, r8, lsr r6 │ │ │ │ - rsbseq sl, r1, r8, asr #17 │ │ │ │ + addeq lr, r5, r4, asr #28 │ │ │ │ + ldrsbeq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, r1, r8, ror #16 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002c9a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120489,17 +120489,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, ip, lsl #7 │ │ │ │ - addeq lr, r5, ip, lsr #27 │ │ │ │ - rsbseq sl, r1, r0, asr #10 │ │ │ │ - ldrsbeq sl, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + addeq lr, r5, ip, asr #26 │ │ │ │ + rsbseq sl, r1, r0, ror #9 │ │ │ │ + rsbseq sl, r1, r0, ror r7 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002c9b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120556,17 +120556,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r8, lsl #5 │ │ │ │ - addeq lr, r5, r8, lsr #25 │ │ │ │ - rsbseq sl, r1, ip, lsr r4 │ │ │ │ - rsbseq sl, r1, ip, asr #13 │ │ │ │ + addeq lr, r5, r8, asr #24 │ │ │ │ + ldrsbeq sl, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r1, ip, ror #12 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -120703,15 +120703,15 @@ │ │ │ │ bne 2ca01c │ │ │ │ ldr r1, [pc, #536] @ 2ca064 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ ldr r3, [pc, #488] @ 2ca050 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ca068 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120797,15 +120797,15 @@ │ │ │ │ bne 2ca01c │ │ │ │ ldr r1, [pc, #176] @ 2ca074 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ ldr r2, [pc, #152] @ 2ca078 │ │ │ │ ldr r3, [pc, #100] @ 2ca048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120829,27 +120829,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e11dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e11bc │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, r0, lsl #25 │ │ │ │ + rsbseq sl, r1, r0, lsr #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e0ffc │ │ │ │ - ldrsbeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sl, r1, r8, lsr #21 │ │ │ │ + rsbseq sl, r1, r4, ror sl │ │ │ │ + rsbseq sl, r1, r8, asr #20 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r0, lr, r4, lsl #29 │ │ │ │ - rsbseq sl, r1, ip, asr r9 │ │ │ │ + ldrsheq sl, [r1], #-140 @ 0xffffff74 @ │ │ │ │ addseq r0, lr, r4, asr #28 │ │ │ │ - addeq lr, r5, r0, ror #16 │ │ │ │ - ldrsheq r9, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq sl, r1, r4, lsl #5 │ │ │ │ + addeq lr, r5, r0, lsl #16 │ │ │ │ + @ instruction: 0x00719f94 │ │ │ │ + rsbseq sl, r1, r4, lsr #4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -120944,17 +120944,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e0cd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r0, lsl #25 │ │ │ │ - addeq lr, r5, r0, lsr #13 │ │ │ │ - rsbseq r9, r1, r4, lsr lr │ │ │ │ - rsbseq sl, r1, r4, asr #1 │ │ │ │ + addeq lr, r5, r0, asr #12 │ │ │ │ + ldrsbeq r9, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r1, r4, rrx │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ca228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120987,17 +120987,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ca2c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq lr, [r5], r0 │ │ │ │ - rsbseq r9, r1, r4, lsl #27 │ │ │ │ - rsbseq sl, r1, r4, lsl r0 │ │ │ │ + umulleq lr, r5, r0, r5 │ │ │ │ + rsbseq r9, r1, r4, lsr #26 │ │ │ │ + ldrheq r9, [r1], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ca2cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121029,15 +121029,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ca3b0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca384 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca384 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -121049,16 +121049,16 @@ │ │ │ │ bl 2538f4 │ │ │ │ b 2ca340 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3f88 │ │ │ │ b 2ca328 │ │ │ │ addseq r0, lr, r0, asr #22 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, ip, lsl r6 │ │ │ │ - ldrsbeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq sl, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sl, r1, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2ca7f8 │ │ │ │ @@ -121221,15 +121221,15 @@ │ │ │ │ bl 2ca2cc │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca6b4 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ca700 │ │ │ │ - bl 7c4138 │ │ │ │ + bl 7c40d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca68c │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121240,17 +121240,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca6b4 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4904 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ca6b4 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 9718d0 │ │ │ │ + bl 971870 │ │ │ │ mov r0, r4 │ │ │ │ - bl 968520 │ │ │ │ + bl 9684c0 │ │ │ │ ldr r3, [pc, #348] @ 2ca818 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ca45c │ │ │ │ mov r0, r4 │ │ │ │ @@ -121331,28 +121331,28 @@ │ │ │ │ addseq r0, lr, ip, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r8, lsl #20 │ │ │ │ addseq r0, lr, r0, asr #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbseq sl, r1, r0, ror #11 │ │ │ │ + rsbseq sl, r1, r0, lsl #11 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r2, fp, r8, ror #19 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - rsbseq r9, r1, r8, lsl #17 │ │ │ │ - ldrheq sl, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, fp, r8, lsl #19 │ │ │ │ + umulleq lr, r5, r4, r0 │ │ │ │ + rsbseq r9, r1, r8, lsr #16 │ │ │ │ + rsbseq sl, r1, r0, asr r3 │ │ │ │ andeq r0, r0, fp, lsl #21 │ │ │ │ - ldrdeq lr, [r5], r0 │ │ │ │ - rsbseq r9, r1, r4, ror #16 │ │ │ │ - ldrsheq r9, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + addeq lr, r5, r0, ror r0 │ │ │ │ + rsbseq r9, r1, r4, lsl #16 │ │ │ │ + @ instruction: 0x00719a94 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - addeq lr, r5, ip, lsr #1 │ │ │ │ - rsbseq r9, r1, r0, asr #16 │ │ │ │ - rsbseq sl, r1, r8, lsl #6 │ │ │ │ + addeq lr, r5, ip, asr #32 │ │ │ │ + rsbseq r9, r1, r0, ror #15 │ │ │ │ + rsbseq sl, r1, r8, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3604] @ 0xe14 │ │ │ │ @@ -121469,15 +121469,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2c79f4 │ │ │ │ ldr r1, [pc, #96] @ 2caa94 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ca2cc │ │ │ │ b 2ca8bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2caa98 │ │ │ │ ldr r1, [pc, #64] @ 2caa9c │ │ │ │ ldr r0, [pc, #64] @ 2caaa0 │ │ │ │ @@ -121488,21 +121488,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, lr, r8, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r0, lsl #11 │ │ │ │ addseq r0, lr, r0, ror #10 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, r0 │ │ │ │ + rsbseq r9, r1, r0, lsr #31 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r8, ror #29 │ │ │ │ - addeq sp, r5, r0, lsr lr │ │ │ │ - rsbseq r9, r1, r4, asr #11 │ │ │ │ - rsbseq r9, r1, r4, asr r8 │ │ │ │ + rsbseq r9, r1, r8, lsl #29 │ │ │ │ + ldrdeq sp, [r5], r0 │ │ │ │ + rsbseq r9, r1, r4, ror #10 │ │ │ │ + ldrsheq r9, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2cac88 │ │ │ │ @@ -121592,15 +121592,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #132] @ 2caca4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #116] @ 2caca8 │ │ │ │ ldr r3, [pc, #84] @ 2cac8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121620,22 +121620,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, lr, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, ip, asr #6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, lsr #28 │ │ │ │ + rsbseq r9, r1, r0, asr #27 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r0, lsl #26 │ │ │ │ + rsbseq r9, r1, r0, lsr #25 │ │ │ │ @ instruction: 0x009e01f0 │ │ │ │ - addeq sp, r5, ip, lsl ip │ │ │ │ - ldrheq r9, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r9, r1, r0, asr #12 │ │ │ │ + @ instruction: 0x0085dbbc │ │ │ │ + rsbseq r9, r1, r0, asr r3 │ │ │ │ + rsbseq r9, r1, r0, ror #11 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2cae50 │ │ │ │ ldr r2, [pc, #380] @ 2cae54 │ │ │ │ @@ -121711,43 +121711,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2cae70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cad10 │ │ │ │ ldr r0, [pc, #56] @ 2cae74 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cad10 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, lr, r0, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, lr, r8, asr #1 │ │ │ │ andeq r4, r0, r4, asr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00719d98 │ │ │ │ - ldrheq r9, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r1, r8, lsr sp │ │ │ │ + rsbseq r9, r1, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2cb034 │ │ │ │ mov r7, r1 │ │ │ │ @@ -121827,15 +121827,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #132] @ 2cb050 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #116] @ 2cb054 │ │ │ │ ldr r3, [pc, #84] @ 2cb038 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121855,22 +121855,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq pc, sp, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, sp, r8, ror pc @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, ip, asr #20 │ │ │ │ + rsbseq r9, r1, ip, ror #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r4, asr r9 │ │ │ │ + ldrsheq r9, [r1], #-132 @ 0xffffff7c @ │ │ │ │ addseq pc, sp, r4, asr #28 │ │ │ │ - addeq sp, r5, r0, ror r8 │ │ │ │ - rsbseq r9, r1, r4 │ │ │ │ - @ instruction: 0x00719294 │ │ │ │ + addeq sp, r5, r0, lsl r8 │ │ │ │ + rsbseq r8, r1, r4, lsr #31 │ │ │ │ + rsbseq r9, r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2cb3e4 │ │ │ │ @@ -121968,15 +121968,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #516] @ 2cb404 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #500] @ 2cb408 │ │ │ │ ldr r3, [pc, #464] @ 2cb3e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122008,23 +122008,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2cb418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb1f8 │ │ │ │ ldr r3, [pc, #324] @ 2cb41c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb0d8 │ │ │ │ ldr r3, [pc, #292] @ 2cb410 │ │ │ │ @@ -122041,40 +122041,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb0d8 │ │ │ │ ldr r0, [pc, #192] @ 2cb424 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb0d8 │ │ │ │ ldr r0, [pc, #164] @ 2cb428 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb1f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2cb42c │ │ │ │ ldr r1, [pc, #136] @ 2cb430 │ │ │ │ ldr r0, [pc, #136] @ 2cb434 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2cb438 │ │ │ │ @@ -122094,32 +122094,32 @@ │ │ │ │ umullseq pc, sp, ip, sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, r8, ror #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, lsr r8 │ │ │ │ - rsbseq r9, r1, r0, lsr #14 │ │ │ │ + ldrsbeq r9, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r9, r1, r0, asr #13 │ │ │ │ addseq pc, sp, r0, lsl ip @ │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r0, lsr #20 │ │ │ │ + rsbseq r9, r1, r0, asr #19 │ │ │ │ andeq r1, r0, r4, lsl #17 │ │ │ │ - ldrsbeq r9, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r9, r1, ip, lsr #18 │ │ │ │ - ldrheq r9, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - addeq sp, r5, r4, ror #9 │ │ │ │ - rsbseq r8, r1, r8, ror ip │ │ │ │ - rsbseq r8, r1, r8, lsl #30 │ │ │ │ + rsbseq r9, r1, ip, ror r8 │ │ │ │ + rsbseq r9, r1, ip, asr #17 │ │ │ │ + rsbseq r9, r1, r8, asr r9 │ │ │ │ + addeq sp, r5, r4, lsl #9 │ │ │ │ + rsbseq r8, r1, r8, lsl ip │ │ │ │ + rsbseq r8, r1, r8, lsr #29 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - addeq sp, r5, r0, asr #9 │ │ │ │ - rsbseq r8, r1, r4, asr ip │ │ │ │ - rsbseq r8, r1, r4, ror #29 │ │ │ │ + addeq sp, r5, r0, ror #8 │ │ │ │ + ldrsheq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, r1, r4, lsl #29 │ │ │ │ andeq r0, r0, r3, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2cb8b0 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -122199,15 +122199,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #820] @ 2cb8d0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #804] @ 2cb8d4 │ │ │ │ ldr r3, [pc, #768] @ 2cb8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122290,15 +122290,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #472] @ 2cb8e0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #456] @ 2cb8e4 │ │ │ │ ldr r3, [pc, #404] @ 2cb8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122323,22 +122323,22 @@ │ │ │ │ beq 2cb838 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2cb8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb630 │ │ │ │ ldr r3, [pc, #312] @ 2cb8f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb4c8 │ │ │ │ ldr r3, [pc, #280] @ 2cb8ec │ │ │ │ @@ -122355,34 +122355,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb4c8 │ │ │ │ ldr r0, [pc, #192] @ 2cb900 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb630 │ │ │ │ ldr r0, [pc, #172] @ 2cb904 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb4c8 │ │ │ │ ldr r3, [pc, #152] @ 2cb908 │ │ │ │ ldr r1, [pc, #152] @ 2cb90c │ │ │ │ ldr r0, [pc, #152] @ 2cb910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2cb914 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -122401,36 +122401,36 @@ │ │ │ │ @ instruction: 0x009df9b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, r8, lsl #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, ip, lsr r4 │ │ │ │ - rsbseq r9, r1, r4, lsl #7 │ │ │ │ + ldrsbeq r9, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r9, r1, r4, lsr #6 │ │ │ │ addseq pc, sp, r4, ror r8 @ │ │ │ │ addseq pc, sp, r0, asr #16 │ │ │ │ - ldrsbeq r9, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r9, r1, r8, lsl r2 │ │ │ │ + rsbseq r9, r1, r4, ror r2 │ │ │ │ + ldrheq r9, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ addseq pc, sp, r8, lsl #14 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, ip, ror r6 │ │ │ │ + rsbseq r9, r1, ip, lsl r6 │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - rsbseq r9, r1, r8, ror #10 │ │ │ │ - rsbseq r9, r1, ip, lsr r6 │ │ │ │ - rsbseq r9, r1, ip, lsl #11 │ │ │ │ - addeq sp, r5, r8, lsl r0 │ │ │ │ - rsbseq r8, r1, ip, lsr #15 │ │ │ │ - rsbseq r8, r1, ip, lsr sl │ │ │ │ + rsbseq r9, r1, r8, lsl #10 │ │ │ │ + ldrsbeq r9, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r9, r1, ip, lsr #10 │ │ │ │ + @ instruction: 0x0085cfb8 │ │ │ │ + rsbseq r8, r1, ip, asr #14 │ │ │ │ + ldrsbeq r8, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ - strdeq ip, [r5], r4 │ │ │ │ - rsbseq r8, r1, r8, lsl #15 │ │ │ │ - rsbseq r8, r1, r8, lsl sl │ │ │ │ + umulleq ip, r5, r4, pc @ │ │ │ │ + rsbseq r8, r1, r8, lsr #14 │ │ │ │ + ldrheq r8, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2cbdac │ │ │ │ ldr r2, [pc, #1132] @ 2cbdb0 │ │ │ │ @@ -122643,15 +122643,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5d44 │ │ │ │ ldr r1, [pc, #324] @ 2cbdd0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #308] @ 2cbdd4 │ │ │ │ ldr r3, [pc, #268] @ 2cbdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122683,33 +122683,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2cbde4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb980 │ │ │ │ ldr r0, [pc, #128] @ 2cbde8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cb980 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2cbdec │ │ │ │ ldr r1, [pc, #92] @ 2cbdf0 │ │ │ │ ldr r0, [pc, #92] @ 2cbdf4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2cbdf8 │ │ │ │ @@ -122718,28 +122718,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq pc, sp, r4, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, sp, r4, asr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, r8, lsl #31 │ │ │ │ + rsbseq r8, r1, r8, lsr #30 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x00718c94 │ │ │ │ + rsbseq r8, r1, r4, lsr ip │ │ │ │ addseq pc, sp, r4, lsl #3 │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r0, ror r1 │ │ │ │ - rsbseq r9, r1, r4, asr #3 │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ - rsbseq r8, r1, ip, lsl #5 │ │ │ │ - rsbseq r8, r1, ip, lsl r5 │ │ │ │ + rsbseq r9, r1, r0, lsl r1 │ │ │ │ + rsbseq r9, r1, r4, ror #2 │ │ │ │ + umulleq ip, r5, r8, sl │ │ │ │ + rsbseq r8, r1, ip, lsr #4 │ │ │ │ + ldrheq r8, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -122847,15 +122847,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c79f4 │ │ │ │ ldr r1, [pc, #540] @ 2cc1d8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #524] @ 2cc1dc │ │ │ │ ldr r3, [pc, #488] @ 2cc1bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122908,24 +122908,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2cc1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cbec4 │ │ │ │ ldr r2, [pc, #264] @ 2cc1f4 │ │ │ │ ldr r3, [pc, #204] @ 2cc1bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -122942,15 +122942,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2cc1f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cbec4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2cc1fc │ │ │ │ ldr r1, [pc, #168] @ 2cc200 │ │ │ │ ldr r0, [pc, #168] @ 2cc204 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2cc208 │ │ │ │ @@ -122977,36 +122977,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009deff4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r4, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, r4, asr #20 │ │ │ │ + rsbseq r8, r1, r4, ror #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r8, r1, r4, ror #18 │ │ │ │ + rsbseq r8, r1, r4, lsl #18 │ │ │ │ addseq lr, sp, r4, asr lr │ │ │ │ addseq lr, sp, r0, lsr #28 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00718e98 │ │ │ │ addseq lr, sp, r8, lsr sp │ │ │ │ - ldrsheq r8, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - addeq ip, r5, r4, lsr r7 │ │ │ │ - rsbseq r7, r1, r8, asr #29 │ │ │ │ - ldrsheq r8, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00718e9c │ │ │ │ + ldrdeq ip, [r5], r4 │ │ │ │ + rsbseq r7, r1, r8, ror #28 │ │ │ │ + @ instruction: 0x00718990 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - addeq ip, r5, r0, lsl r7 │ │ │ │ - rsbseq r7, r1, r8, lsr #29 │ │ │ │ - rsbseq r8, r1, r4, lsl lr │ │ │ │ - addeq ip, r5, ip, ror #13 │ │ │ │ - rsbseq r7, r1, r0, lsl #29 │ │ │ │ - rsbseq r8, r1, r0, lsl r1 │ │ │ │ + @ instruction: 0x0085c6b0 │ │ │ │ + rsbseq r7, r1, r8, asr #28 │ │ │ │ + ldrheq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + addeq ip, r5, ip, lsl #13 │ │ │ │ + rsbseq r7, r1, r0, lsr #28 │ │ │ │ + ldrheq r8, [r1], #-0 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #4076] @ 2cd230 │ │ │ │ @@ -123055,15 +123055,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2cc7cc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2cd4ac │ │ │ │ ldr r0, [pc, #3900] @ 2cd240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2cca90 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd4a4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ccf98 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -123097,15 +123097,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2cd7d8 │ │ │ │ ldr r0, [pc, #3736] @ 2cd244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2cc7cc │ │ │ │ cmp r7, #1 │ │ │ │ beq 2ccf34 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -123186,26 +123186,26 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrb r1, [r6, #16] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9d8c1c │ │ │ │ + bl 9d8bbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsl r9, r9, #16 │ │ │ │ lsr r9, r9, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8c1c │ │ │ │ + bl 9d8bbc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ lsl r3, r5, r3 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ moveq lr, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -123514,15 +123514,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c79f4 │ │ │ │ ldr r1, [pc, #2132] @ 2cd27c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca2cc │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2cc728 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cca64 │ │ │ │ @@ -123839,15 +123839,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2cca3c │ │ │ │ mov r0, #8 │ │ │ │ b 2cc7ec │ │ │ │ ldr r0, [pc, #856] @ 2cd29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc7cc │ │ │ │ b 2cca9c │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -124029,75 +124029,75 @@ │ │ │ │ ldr r8, [pc, #76] @ 2cd274 │ │ │ │ ldr r6, [pc, #68] @ 2cd270 │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ b 2cd33c │ │ │ │ addseq lr, sp, r0, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r8, asr #23 │ │ │ │ - addeq ip, r5, lr, asr #9 │ │ │ │ - rsbseq r8, r1, ip, lsl #29 │ │ │ │ - rsbseq r8, r1, r8, asr pc │ │ │ │ + addeq ip, r5, lr, ror #8 │ │ │ │ + rsbseq r8, r1, ip, lsr #28 │ │ │ │ + ldrsheq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ - addeq ip, r5, ip, lsr r0 │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ + ldrdeq fp, [r5], ip │ │ │ │ + umulleq ip, r5, r8, r0 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ addseq lr, sp, r0, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, r4 │ │ │ │ + rsbseq r7, r1, r4, lsr #31 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - ldrsheq r7, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00717e9c │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x009ecad0 │ │ │ │ - rsbseq r7, r1, r0, asr #22 │ │ │ │ + rsbseq r7, r1, r0, ror #21 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r7, r1, r8, lsr sl │ │ │ │ + ldrsbeq r7, [r1], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r8, r1, r4, lsr #4 │ │ │ │ + rsbseq r8, r1, r4, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ @ instruction: 0xffff91f8 │ │ │ │ - rsbseq r7, r1, r4, ror #15 │ │ │ │ - ldrsbeq r7, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r7, r1, ip, lsl #25 │ │ │ │ - rsbseq r7, r1, r0, asr #24 │ │ │ │ - ldrheq r7, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r7, r1, r8, lsr sp │ │ │ │ + rsbseq r7, r1, r4, lsl #15 │ │ │ │ + rsbseq r7, r1, r0, ror r4 │ │ │ │ + rsbseq r7, r1, ip, lsr #24 │ │ │ │ + rsbseq r7, r1, r0, ror #23 │ │ │ │ + rsbseq r7, r1, r0, asr fp │ │ │ │ + ldrsbeq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq fp, r5, r0, asr r2 │ │ │ │ + strdeq fp, [r5], r0 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - rsbseq r7, r1, ip, ror #25 │ │ │ │ + rsbseq r7, r1, ip, lsl #25 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsheq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00717c98 │ │ │ │ @ instruction: 0xffffdc64 │ │ │ │ @ instruction: 0xffff6cbc │ │ │ │ @ instruction: 0xffffd860 │ │ │ │ - ldrsheq r7, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00717a90 │ │ │ │ andeq r4, r0, r0, lsl r4 │ │ │ │ - ldrsheq r7, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x0071789c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - rsbseq r7, r1, r4, lsr #18 │ │ │ │ + rsbseq r7, r1, r4, asr #17 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r1, r8, ror r9 │ │ │ │ - rsbseq r7, r1, r8, asr fp │ │ │ │ - rsbseq r7, r1, r4, lsl #16 │ │ │ │ - rsbseq r7, r1, r8, lsl #20 │ │ │ │ - rsbseq r7, r1, r4, asr r8 │ │ │ │ - rsbseq r7, r1, r4, lsl r9 │ │ │ │ - strdeq sl, [r5], r8 │ │ │ │ - rsbseq r6, r1, ip, lsl #11 │ │ │ │ - rsbseq r6, r1, ip, lsl r8 │ │ │ │ + rsbseq r7, r1, r8, lsl r9 │ │ │ │ + ldrsheq r7, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r7, r1, r4, lsr #15 │ │ │ │ + rsbseq r7, r1, r8, lsr #19 │ │ │ │ + ldrsheq r7, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r7, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + umulleq sl, r5, r8, sp │ │ │ │ + rsbseq r6, r1, ip, lsr #10 │ │ │ │ + ldrheq r6, [r1], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ ldr fp, [r4] │ │ │ │ ldr sl, [r4, #4] │ │ │ │ ldrb r2, [r5, #640] @ 0x280 │ │ │ │ ldrb r3, [r5, #644] @ 0x284 │ │ │ │ cmp sl, r6 │ │ │ │ cmpeq fp, r8 │ │ │ │ @@ -124164,32 +124164,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2cd334 │ │ │ │ ldr r1, [pc, #-420] @ 2cd2ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ b 2cc600 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cb928 │ │ │ │ b 2cc7cc │ │ │ │ mov r0, #4 │ │ │ │ b 2cc7ec │ │ │ │ ldr r0, [pc, #-464] @ 2cd2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc7cc │ │ │ │ b 2cca9c │ │ │ │ ldr r0, [pc, #-488] @ 2cd2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2cca90 │ │ │ │ mov r0, #2 │ │ │ │ b 2cc7ec │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd7d0 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -124197,24 +124197,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cae78 │ │ │ │ b 2cc7cc │ │ │ │ ldr r0, [pc, #-544] @ 2cd2b8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc7cc │ │ │ │ b 2cca9c │ │ │ │ ldr r0, [pc, #-576] @ 2cd2bc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc7cc │ │ │ │ b 2cca9c │ │ │ │ mov r0, sl │ │ │ │ b 2cc594 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -124233,15 +124233,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5ae4 │ │ │ │ ldr r3, [pc, #-672] @ 2cd2c0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #-684] @ 2cd2cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2cd834 │ │ │ │ mov r3, r7 │ │ │ │ @@ -124320,25 +124320,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1052] @ 2cd2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cc7cc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd604 │ │ │ │ @@ -124370,26 +124370,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1248] @ 2cd2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ccb34 │ │ │ │ mov r0, #3 │ │ │ │ bl 522aa4 │ │ │ │ b 2cc7cc │ │ │ │ bl 523210 │ │ │ │ b 2cc7cc │ │ │ │ ldr r2, [pc, #-1280] @ 2cd2e0 │ │ │ │ @@ -124409,15 +124409,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 500c3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2cc7cc │ │ │ │ ldr r0, [pc, #-1344] @ 2cd2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2cc7cc │ │ │ │ ldr r3, [pc, #-1356] @ 2cd2f0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd588 │ │ │ │ ldr r3, [pc, #-1356] @ 2cd304 │ │ │ │ @@ -124435,25 +124435,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1480] @ 2cd2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cd588 │ │ │ │ ldr r3, [pc, #-1492] @ 2cd2f8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cc384 │ │ │ │ ldr r3, [pc, #-1500] @ 2cd304 │ │ │ │ @@ -124470,22 +124470,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1600] @ 2cd2fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cc388 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1616] @ 2cd300 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd5b4 │ │ │ │ @@ -124503,70 +124503,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1716] @ 2cd30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cd5b4 │ │ │ │ ldr r0, [pc, #-1728] @ 2cd310 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ccb34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-1764] @ 2cd314 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cd588 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 9d8c1c │ │ │ │ + bl 9d8bbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ lsl lr, r9, r3 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ b 2cc580 │ │ │ │ ldr r0, [pc, #-1828] @ 2cd318 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cc7cc │ │ │ │ ldr r0, [pc, #-1860] @ 2cd31c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cc384 │ │ │ │ ldr r0, [pc, #-1880] @ 2cd320 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cd5b4 │ │ │ │ ldr r3, [pc, #-1900] @ 2cd324 │ │ │ │ ldr r1, [pc, #-1900] @ 2cd328 │ │ │ │ ldr r0, [pc, #-1900] @ 2cd32c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1904] @ 2cd330 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -124687,18 +124687,18 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, sp, ip, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, sp, r4, asr #5 │ │ │ │ addseq sp, sp, r0, lsl #5 │ │ │ │ - addeq sl, r5, ip, asr ip │ │ │ │ - addeq sl, r5, r8, lsr ip │ │ │ │ - rsbseq r6, r1, ip, asr #7 │ │ │ │ - rsbseq r6, r1, ip, asr r6 │ │ │ │ + strdeq sl, [r5], ip │ │ │ │ + ldrdeq sl, [r5], r8 │ │ │ │ + rsbseq r6, r1, ip, ror #6 │ │ │ │ + ldrsheq r6, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1640] @ 2ce318 │ │ │ │ ldr r3, [pc, #1640] @ 2ce31c │ │ │ │ @@ -124737,15 +124737,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cdd1c │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -124778,15 +124778,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cdda0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -124890,15 +124890,15 @@ │ │ │ │ bl 2c79f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c638c │ │ │ │ ldr r1, [pc, #932] @ 2ce34c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca2cc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdfdc │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -125040,23 +125040,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2ce368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cde70 │ │ │ │ ldr r3, [pc, #308] @ 2ce36c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce0d8 │ │ │ │ ldr r3, [pc, #276] @ 2ce360 │ │ │ │ @@ -125072,78 +125072,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2ce370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce0d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2ce374 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cde70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2ce378 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce0d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2ce37c │ │ │ │ ldr r1, [pc, #128] @ 2ce380 │ │ │ │ ldr r0, [pc, #128] @ 2ce384 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2ce388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, sp, r4, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, sp, r8, asr r1 │ │ │ │ - rsbseq r6, r1, r8, lsl ip │ │ │ │ + ldrheq r6, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r6, r1, r4, lsl #23 │ │ │ │ + rsbseq r6, r1, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffff9f04 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8468 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, r0, ror #20 │ │ │ │ + rsbseq r6, r1, r0, lsl #20 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r6, r1, r8, ror r9 │ │ │ │ + rsbseq r6, r1, r8, lsl r9 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq ip, sp, r4, lsl sp │ │ │ │ andeq r4, r0, ip, asr #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r1, r0, lsl r4 │ │ │ │ + ldrheq r7, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ - rsbseq r7, r1, ip, ror #5 │ │ │ │ - rsbseq r7, r1, ip, asr #7 │ │ │ │ - rsbseq r7, r1, r8, lsl #6 │ │ │ │ - addeq sl, r5, ip, lsl #11 │ │ │ │ - rsbseq r5, r1, r0, lsr #26 │ │ │ │ - ldrheq r5, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r1, ip, lsl #5 │ │ │ │ + rsbseq r7, r1, ip, ror #6 │ │ │ │ + rsbseq r7, r1, r8, lsr #5 │ │ │ │ + addeq sl, r5, ip, lsr #10 │ │ │ │ + rsbseq r5, r1, r0, asr #25 │ │ │ │ + rsbseq r5, r1, r0, asr pc │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2cea80 │ │ │ │ ldr r3, [pc, #1756] @ 2cea84 │ │ │ │ @@ -125219,22 +125219,22 @@ │ │ │ │ bne 2ce46c │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7bbb24 │ │ │ │ + bl 7bbac4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2ce5d8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7bc330 │ │ │ │ + bl 7bc2d0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ce6b8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 255028 │ │ │ │ @@ -125252,15 +125252,15 @@ │ │ │ │ bl 2ca2cc │ │ │ │ ldr r3, [pc, #1352] @ 2cea90 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc318 │ │ │ │ ldr r2, [pc, #1328] @ 2cea94 │ │ │ │ ldr r3, [pc, #1308] @ 2cea84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -125275,34 +125275,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce7e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cdac4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc318 │ │ │ │ b 2ce55c │ │ │ │ ldr r3, [pc, #1224] @ 2cea8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce760 │ │ │ │ mov r9, #0 │ │ │ │ b 2ce5a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #1184] @ 2cea8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2ce878 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ b 2ce5d0 │ │ │ │ ldr r3, [pc, #1148] @ 2cea8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2ce5d0 │ │ │ │ ldr r3, [pc, #1140] @ 2cea98 │ │ │ │ @@ -125324,40 +125324,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #1056] @ 2ceaa4 │ │ │ │ ldr r3, [pc, #1056] @ 2ceaa8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2ceaac │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #964] @ 2cea8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2ce908 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ b 2ce5a8 │ │ │ │ ldr r3, [pc, #964] @ 2ceab0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce52c │ │ │ │ ldr r3, [pc, #924] @ 2cea9c │ │ │ │ @@ -125373,22 +125373,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2ceab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce52c │ │ │ │ ldr r3, [pc, #816] @ 2cea98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce5d0 │ │ │ │ ldr r3, [pc, #800] @ 2cea9c │ │ │ │ @@ -125405,15 +125405,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #752] @ 2ceab8 │ │ │ │ ldr r3, [pc, #752] @ 2ceabc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2ceac0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -125436,29 +125436,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #640] @ 2ceac4 │ │ │ │ ldr r2, [pc, #640] @ 2ceac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2ceacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5a8 │ │ │ │ ldr r3, [pc, #536] @ 2cea98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce5fc │ │ │ │ ldr r3, [pc, #520] @ 2cea9c │ │ │ │ @@ -125474,27 +125474,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #500] @ 2cead0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2cead4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5fc │ │ │ │ ldr r3, [pc, #392] @ 2cea98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce6d8 │ │ │ │ ldr r3, [pc, #376] @ 2cea9c │ │ │ │ @@ -125510,124 +125510,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #364] @ 2cead8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2ceadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce6d8 │ │ │ │ ldr r0, [pc, #320] @ 2ceae0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce52c │ │ │ │ ldr r1, [pc, #300] @ 2ceae4 │ │ │ │ ldr r3, [pc, #300] @ 2ceae8 │ │ │ │ ldr r0, [pc, #300] @ 2ceaec │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5a8 │ │ │ │ ldr r0, [pc, #268] @ 2ceaf0 │ │ │ │ ldr r3, [pc, #268] @ 2ceaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2ceaf8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2ceafc │ │ │ │ ldr r0, [pc, #232] @ 2ceb00 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce6d8 │ │ │ │ ldr r0, [pc, #208] @ 2ceb04 │ │ │ │ ldr r3, [pc, #208] @ 2ceb08 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2ceb0c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2ceb10 │ │ │ │ ldr r0, [pc, #172] @ 2ceb14 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ce5fc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r0, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, sp, r4, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffbe64 │ │ │ │ addseq ip, sp, r0, asr #17 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, sl, r0, asr #16 │ │ │ │ - rsbseq r7, r1, ip, lsr #1 │ │ │ │ - rsbseq r7, r1, r4, asr #32 │ │ │ │ + rsbseq sp, sl, r0, ror #15 │ │ │ │ + rsbseq r7, r1, ip, asr #32 │ │ │ │ + rsbseq r6, r1, r4, ror #31 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - ldrheq r7, [r1], #-4 @ │ │ │ │ - ldrsheq sp, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r6, r1, ip, asr #31 │ │ │ │ - rsbseq r6, r1, r0, lsl #30 │ │ │ │ - rsbseq sp, sl, r0, lsl #13 │ │ │ │ - rsbseq r6, r1, r0, lsr #31 │ │ │ │ - rsbseq r6, r1, ip, ror #28 │ │ │ │ - ldrsbeq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsbeq r6, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r6, r1, r8, asr lr │ │ │ │ - rsbseq r6, r1, ip, asr #26 │ │ │ │ - rsbseq r6, r1, ip, lsr #29 │ │ │ │ - rsbseq sp, sl, r8, lsl #10 │ │ │ │ - rsbseq r6, r1, r4, lsr #28 │ │ │ │ + rsbseq r7, r1, r4, asr r0 │ │ │ │ + @ instruction: 0x007ad69c │ │ │ │ + rsbseq r6, r1, ip, ror #30 │ │ │ │ + rsbseq r6, r1, r0, lsr #29 │ │ │ │ + rsbseq sp, sl, r0, lsr #12 │ │ │ │ + rsbseq r6, r1, r0, asr #30 │ │ │ │ + rsbseq r6, r1, ip, lsl #28 │ │ │ │ + rsbseq r6, r1, r0, ror lr │ │ │ │ rsbseq r6, r1, ip, ror sp │ │ │ │ - rsbseq sp, sl, r0, ror #9 │ │ │ │ - rsbseq r6, r1, r8, lsr #27 │ │ │ │ - rsbseq r6, r1, ip, asr #26 │ │ │ │ - ldrheq r6, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r1, ip, lsr #26 │ │ │ │ - @ instruction: 0x007ad490 │ │ │ │ - ldrsheq r6, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r6, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r6, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r6, r1, ip, ror #25 │ │ │ │ + rsbseq r6, r1, ip, asr #28 │ │ │ │ + rsbseq sp, sl, r8, lsr #9 │ │ │ │ + rsbseq r6, r1, r4, asr #27 │ │ │ │ + rsbseq r6, r1, ip, lsl sp │ │ │ │ + rsbseq sp, sl, r0, lsl #9 │ │ │ │ rsbseq r6, r1, r8, asr #26 │ │ │ │ - ldrsbeq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r6, r1, ip, ror #25 │ │ │ │ + rsbseq r6, r1, r0, asr sp │ │ │ │ + rsbseq r6, r1, ip, asr #25 │ │ │ │ + rsbseq sp, sl, r0, lsr r4 │ │ │ │ + @ instruction: 0x00716c94 │ │ │ │ + @ instruction: 0x00716c9c │ │ │ │ + rsbseq r6, r1, r8, ror #25 │ │ │ │ + rsbseq r6, r1, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #1124] @ 2cef98 │ │ │ │ mov r8, r3 │ │ │ │ @@ -125662,97 +125662,97 @@ │ │ │ │ bl 253288 │ │ │ │ add r3, pc, #992 @ 0x3e0 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 758214 │ │ │ │ + bl 7581b4 │ │ │ │ ldr r3, [pc, #992] @ 2cefac │ │ │ │ ldr r2, [pc, #992] @ 2cefb0 │ │ │ │ ldr r1, [pc, #992] @ 2cefb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 758214 │ │ │ │ + bl 7581b4 │ │ │ │ ldr r1, [pc, #952] @ 2cefb8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r1, [pc, #932] @ 2cefbc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r1, [pc, #916] @ 2cefc0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #896] @ 2cefc4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #876] @ 2cefc8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #856] @ 2cefcc │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #836] @ 2cefd0 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #816] @ 2cefd4 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r1, [pc, #800] @ 2cefd8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #780] @ 2cefdc │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #760] @ 2cefe0 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #740] @ 2cefe4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2cf044 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ @@ -125769,15 +125769,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2b1e9c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7afad0 │ │ │ │ + bl 7afa70 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf110 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2cf0f4 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -125790,55 +125790,55 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 253288 │ │ │ │ mov r1, fp │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a8378 │ │ │ │ + bl 7a8318 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cee08 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ bl 2c44b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cee38 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 96857c │ │ │ │ + bl 96851c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cee64 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2c4904 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cee64 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 9716bc │ │ │ │ + bl 97165c │ │ │ │ mov r0, r6 │ │ │ │ - bl 968520 │ │ │ │ + bl 9684c0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c3f00 │ │ │ │ ldr r2, [pc, #372] @ 2cefec │ │ │ │ mvn r3, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -125846,22 +125846,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r8, [r4, #676] @ 0x2a4 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r2, [pc, #324] @ 2ceff0 │ │ │ │ ldr r0, [pc, #324] @ 2ceff4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r6, r5, #102400 @ 0x19000 │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ str r8, [r6, #944] @ 0x3b0 │ │ │ │ @@ -125913,51 +125913,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq ip, sp, ip, ror #5 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x009dc2bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x00859cbc │ │ │ │ - @ instruction: 0x00711e90 │ │ │ │ - rsbseq r1, r1, r4, lsr #29 │ │ │ │ - rsbseq r6, r1, r8, lsl #26 │ │ │ │ - rsbseq r6, r1, r0, lsl #26 │ │ │ │ - ldrsheq r6, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r1, ip, ror #25 │ │ │ │ - rsbseq r6, r1, ip, ror #25 │ │ │ │ - rsbseq r6, r1, r8, ror #25 │ │ │ │ - rsbseq r6, r1, r8, ror #25 │ │ │ │ - ldrsbeq r6, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r1, r8, asr #25 │ │ │ │ + addeq r9, r5, ip, asr ip │ │ │ │ + rsbseq r1, r1, r0, lsr lr │ │ │ │ + rsbseq r1, r1, r4, asr #28 │ │ │ │ + rsbseq r6, r1, r8, lsr #25 │ │ │ │ + rsbseq r6, r1, r0, lsr #25 │ │ │ │ + @ instruction: 0x00716c9c │ │ │ │ + @ instruction: 0x00716c98 │ │ │ │ + @ instruction: 0x00716c90 │ │ │ │ + rsbseq r6, r1, ip, lsl #25 │ │ │ │ + rsbseq r6, r1, ip, lsl #25 │ │ │ │ + rsbseq r6, r1, r8, lsl #25 │ │ │ │ + rsbseq r6, r1, r8, lsl #25 │ │ │ │ + rsbseq r6, r1, ip, ror ip │ │ │ │ + rsbseq r6, r1, r0, ror ip │ │ │ │ + rsbseq r6, r1, r8, ror #24 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r6, r1, ip, lsr #22 │ │ │ │ + rsbseq r6, r1, ip, asr #21 │ │ │ │ @ instruction: 0xffff63a0 │ │ │ │ @ instruction: 0x009dbed0 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, r4, lsr r9 │ │ │ │ + ldrsbeq r6, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ @ instruction: 0xffffa318 │ │ │ │ addseq fp, sp, r4, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r4, asr #13 │ │ │ │ - ldrsheq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - umulleq r9, r5, r0, r6 │ │ │ │ - rsbseq r4, r1, r4, lsr #28 │ │ │ │ - ldrheq r5, [r1], #-4 @ │ │ │ │ + rsbseq r6, r1, r4, ror #12 │ │ │ │ + @ instruction: 0x00716694 │ │ │ │ + addeq r9, r5, r0, lsr r6 │ │ │ │ + rsbseq r4, r1, r4, asr #27 │ │ │ │ + rsbseq r5, r1, r4, asr r0 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ cmp r8, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2ced18 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -125966,15 +125966,15 @@ │ │ │ │ b 2ced20 │ │ │ │ ldr r2, [pc, #-116] @ 2ceffc │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ b 2cedc4 │ │ │ │ ldr r1, [pc, #-144] @ 2cf000 │ │ │ │ ldr r3, [pc, #-144] @ 2cf004 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2cf1f0 │ │ │ │ @@ -126000,15 +126000,15 @@ │ │ │ │ bl 2b95c0 │ │ │ │ b 2cef00 │ │ │ │ ldr r2, [pc, #-232] @ 2cf014 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ b 2cedc4 │ │ │ │ bl 2538f4 │ │ │ │ b 2ced7c │ │ │ │ ldr r2, [pc, #-264] @ 2cf018 │ │ │ │ ldr r3, [pc, #-264] @ 2cf01c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126042,28 +126042,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 2cf02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ceb8c │ │ │ │ ldr r0, [pc, #-428] @ 2cf030 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ceb88 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-452] @ 2cf034 │ │ │ │ ldr r1, [pc, #-452] @ 2cf038 │ │ │ │ ldr r0, [pc, #-452] @ 2cf03c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-456] @ 2cf040 │ │ │ │ @@ -126087,53 +126087,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2cf2d4 │ │ │ │ ldr r1, [pc, #108] @ 2cf2ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr ip, [pc, #100] @ 2cf2f0 │ │ │ │ ldr r2, [pc, #100] @ 2cf2f4 │ │ │ │ ldr r1, [pc, #100] @ 2cf2f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b027c │ │ │ │ + bl 7b021c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ceb18 │ │ │ │ ldr r1, [pc, #32] @ 2cf2fc │ │ │ │ add r1, pc, r1 │ │ │ │ b 2cf280 │ │ │ │ - addeq r9, r5, r0, asr r6 │ │ │ │ - rsbseq r1, r1, r8, lsr #16 │ │ │ │ - rsbseq r1, r1, r4, lsl r8 │ │ │ │ - rsbseq r6, r1, ip, lsl #15 │ │ │ │ - strdeq r9, [r5], ip │ │ │ │ - ldrsbeq r1, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsbeq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r6, r1, r0, lsr #14 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + rsbseq r1, r1, r8, asr #15 │ │ │ │ + ldrheq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, r1, ip, lsr #14 │ │ │ │ + umulleq r9, r5, ip, r5 │ │ │ │ + rsbseq r1, r1, r0, ror r7 │ │ │ │ + rsbseq r1, r1, ip, ror r7 │ │ │ │ + rsbseq r6, r1, r0, asr #13 │ │ │ │ │ │ │ │ 002cf300 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -126177,15 +126177,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9ca2b4 │ │ │ │ + bl 9ca254 │ │ │ │ ldr r6, [pc, #436] @ 2cf574 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2cf45c │ │ │ │ ldr r1, [pc, #424] @ 2cf578 │ │ │ │ ldr r3, [pc, #424] @ 2cf57c │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -126221,23 +126221,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #280] @ 2cf588 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cf494 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cdac4 │ │ │ │ b 2cf418 │ │ │ │ ldr r3, [pc, #240] @ 2cf58c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -126255,35 +126255,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #160] @ 2cf598 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cf59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf480 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2cf5a0 │ │ │ │ ldr r0, [pc, #116] @ 2cf5a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf480 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2cf5a8 │ │ │ │ ldr r1, [pc, #88] @ 2cf5ac │ │ │ │ ldr r0, [pc, #88] @ 2cf5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2cf5b4 │ │ │ │ @@ -126298,21 +126298,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ addseq fp, sp, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, ip, lsl r5 │ │ │ │ - rsbseq r6, r1, r4, asr #3 │ │ │ │ - rsbseq r6, r1, r8, ror #9 │ │ │ │ - rsbseq r6, r1, r0, lsl r2 │ │ │ │ - addeq r9, r5, r8, lsr r3 │ │ │ │ - rsbseq r4, r1, ip, asr #21 │ │ │ │ - rsbseq r4, r1, ip, asr sp │ │ │ │ + ldrheq r6, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, r1, r4, ror #2 │ │ │ │ + rsbseq r6, r1, r8, lsl #9 │ │ │ │ + ldrheq r6, [r1], #-16 @ │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + rsbseq r4, r1, ip, ror #20 │ │ │ │ + ldrsheq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2cfa58 │ │ │ │ ldr ip, [pc, #1160] @ 2cfa5c │ │ │ │ @@ -126489,22 +126489,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2cfa8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf7ac │ │ │ │ ldr r3, [pc, #460] @ 2cfa90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf7c8 │ │ │ │ @@ -126521,28 +126521,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #372] @ 2cfa94 │ │ │ │ ldr r3, [pc, #372] @ 2cfa98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2cfa9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf7c8 │ │ │ │ ldr r3, [pc, #328] @ 2cfaa0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf824 │ │ │ │ ldr r3, [pc, #280] @ 2cfa84 │ │ │ │ @@ -126559,85 +126559,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2cfaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf824 │ │ │ │ ldr r0, [pc, #208] @ 2cfaa8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf7ac │ │ │ │ ldr r0, [pc, #184] @ 2cfaac │ │ │ │ ldr r3, [pc, #184] @ 2cfab0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2cfab4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf7c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2cfab8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cf824 │ │ │ │ ldr r3, [pc, #128] @ 2cfabc │ │ │ │ ldr r1, [pc, #128] @ 2cfac0 │ │ │ │ ldr r0, [pc, #128] @ 2cfac4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2cfac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq fp, sp, r0, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r0, lsr #8 │ │ │ │ + rsbseq r6, r1, r0, asr #7 │ │ │ │ addseq fp, sp, r4, lsl #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq fp, sp, r8, lsr r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffab80 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00716190 │ │ │ │ + rsbseq r6, r1, r0, lsr r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, sl, r4, lsr #11 │ │ │ │ - @ instruction: 0x0071619c │ │ │ │ - @ instruction: 0x00715d94 │ │ │ │ + rsbseq ip, sl, r4, asr #10 │ │ │ │ + rsbseq r6, r1, ip, lsr r1 │ │ │ │ + rsbseq r5, r1, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r5, r1, r4, asr #28 │ │ │ │ - rsbseq r6, r1, ip, lsr #1 │ │ │ │ - ldrsbeq ip, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, r1, r0, asr #1 │ │ │ │ - rsbseq r5, r1, ip, lsr sp │ │ │ │ - rsbseq r5, r1, ip, lsr #28 │ │ │ │ - addeq r8, r5, ip, asr #28 │ │ │ │ - rsbseq r4, r1, r0, ror #11 │ │ │ │ - rsbseq r4, r1, r0, ror r8 │ │ │ │ + rsbseq r5, r1, r4, ror #27 │ │ │ │ + rsbseq r6, r1, ip, asr #32 │ │ │ │ + rsbseq ip, sl, r0, ror r4 │ │ │ │ + rsbseq r6, r1, r0, rrx │ │ │ │ + ldrsbeq r5, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r5, r1, ip, asr #27 │ │ │ │ + addeq r8, r5, ip, ror #27 │ │ │ │ + rsbseq r4, r1, r0, lsl #11 │ │ │ │ + rsbseq r4, r1, r0, lsl r8 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2cfeec │ │ │ │ ldr r3, [pc, #1032] @ 2cfef0 │ │ │ │ @@ -126727,24 +126727,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2cff14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfb30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c9b1c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca2cc │ │ │ │ b 2cfbd0 │ │ │ │ @@ -126766,22 +126766,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2cff1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2cff20 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfd2c │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -126808,28 +126808,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #396] @ 2cff28 │ │ │ │ ldr r3, [pc, #396] @ 2cff2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2cff30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfb30 │ │ │ │ ldr r3, [pc, #352] @ 2cff34 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfd38 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -126837,15 +126837,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2cff38 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfb30 │ │ │ │ ldr r3, [pc, #296] @ 2cff3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfbdc │ │ │ │ ldr r3, [pc, #228] @ 2cff0c │ │ │ │ @@ -126862,74 +126862,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2cff40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfbdc │ │ │ │ ldr r0, [pc, #176] @ 2cff44 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfd08 │ │ │ │ ldr r0, [pc, #156] @ 2cff48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfbdc │ │ │ │ ldr r0, [pc, #136] @ 2cff4c │ │ │ │ ldr r3, [pc, #136] @ 2cff50 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2cff54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2cfb30 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r0, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, sp, ip, lsl r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, sp, r4, ror #5 │ │ │ │ - @ instruction: 0x00858cb2 │ │ │ │ + addeq r8, r5, r2, asr ip │ │ │ │ @ instruction: 0xffffa7c8 │ │ │ │ andeq r4, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r1, r8, ror lr │ │ │ │ + rsbseq r5, r1, r8, lsl lr │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ - rsbseq r5, r1, ip, lsr sp │ │ │ │ - addeq r8, r5, sl, lsr fp │ │ │ │ + ldrsbeq r5, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r8, [r5], sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, sl, r8, lsr #2 │ │ │ │ - ldrsheq r5, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r5, r1, r8, lsl r9 │ │ │ │ - addeq r8, r5, lr, lsl #21 │ │ │ │ - rsbseq r5, r1, r8, asr #26 │ │ │ │ + rsbseq ip, sl, r8, asr #1 │ │ │ │ + @ instruction: 0x00715d90 │ │ │ │ + ldrheq r5, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r8, r5, lr, lsr #20 │ │ │ │ + rsbseq r5, r1, r8, ror #25 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r5, r1, r8, lsl #19 │ │ │ │ - ldrsheq r5, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r1, r4, lsr #19 │ │ │ │ - rsbseq ip, sl, r0 │ │ │ │ - rsbseq r5, r1, r0, asr #25 │ │ │ │ - rsbseq r5, r1, ip, ror #16 │ │ │ │ + rsbseq r5, r1, r8, lsr #18 │ │ │ │ + @ instruction: 0x00715b90 │ │ │ │ + rsbseq r5, r1, r4, asr #18 │ │ │ │ + rsbseq fp, sl, r0, lsr #31 │ │ │ │ + rsbseq r5, r1, r0, ror #24 │ │ │ │ + rsbseq r5, r1, ip, lsl #16 │ │ │ │ │ │ │ │ 002cff58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -127020,35 +127020,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7908 │ │ │ │ + bl 9d78a8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2d009c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2d0068 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2d013c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7bd8 │ │ │ │ + bl 9d7b78 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d7f28 │ │ │ │ + bl 9d7ec8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -127100,20 +127100,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2d0220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r1, ip, asr #16 │ │ │ │ + rsbseq r5, r1, ip, ror #15 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa688 │ │ │ │ - addeq r8, r5, r4, lsr #13 │ │ │ │ - rsbseq r3, r1, r8, lsr lr │ │ │ │ - rsbseq r4, r1, r8, asr #1 │ │ │ │ + addeq r8, r5, r4, asr #12 │ │ │ │ + ldrsbeq r3, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r4, r1, r8, rrx │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002d0224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127192,22 +127192,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d036c │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2d0314 │ │ │ │ ldr r0, [pc, #28] @ 2d0384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c0538 │ │ │ │ + bl 8c04d8 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r9, lr, r4, lsr r4 │ │ │ │ - rsbseq r5, r1, r4, asr #16 │ │ │ │ + rsbseq r5, r1, r4, ror #15 │ │ │ │ │ │ │ │ 002d0388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2d0428 │ │ │ │ @@ -127264,17 +127264,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2d04a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d048c │ │ │ │ - bl 7b2710 │ │ │ │ + bl 7b26b0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4bc4 │ │ │ │ @@ -127292,21 +127292,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2d0500 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2d0504 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ b 2d04a8 │ │ │ │ addseq r9, lr, r4, asr #5 │ │ │ │ - rsbseq r4, r1, r4, asr r3 │ │ │ │ - @ instruction: 0x008583b8 │ │ │ │ - rsbseq r3, r1, r4, asr #22 │ │ │ │ + ldrsheq r4, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r8, r5, r8, asr r3 │ │ │ │ + rsbseq r3, r1, r4, ror #21 │ │ │ │ muleq r0, r7, pc @ │ │ │ │ │ │ │ │ 002d0508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -127338,25 +127338,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0568 │ │ │ │ ldr r0, [pc, #3816] @ 2d147c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ecc8 │ │ │ │ + bl 99ec68 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c514c │ │ │ │ cmp fp, #0 │ │ │ │ beq 2d0980 │ │ │ │ ldr r1, [pc, #3784] @ 2d1480 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r1, [pc, #3768] @ 2d1484 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -127369,68 +127369,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2d1488 │ │ │ │ ldr r9, [pc, #3716] @ 2d148c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r1, [pc, #3624] @ 2d1490 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2d0f3c │ │ │ │ ldr r1, [pc, #3596] @ 2d1494 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2d0888 │ │ │ │ ldr r1, [pc, #3572] @ 2d1498 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d06c4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c4c20 │ │ │ │ + bl 7c4bc0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d0fc4 │ │ │ │ ldr r2, [pc, #3536] @ 2d149c │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99e2ec │ │ │ │ + bl 99e28c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127454,15 +127454,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e310 │ │ │ │ + bl 99e2b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d070c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -127472,15 +127472,15 @@ │ │ │ │ beq 2d109c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2d14a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99e2ec │ │ │ │ + bl 99e28c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -127520,49 +127520,49 @@ │ │ │ │ bne 2d1088 │ │ │ │ mov r0, #8 │ │ │ │ bl 253288 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e310 │ │ │ │ + bl 99e2b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d07d4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2d14a4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0ecc │ │ │ │ ldr r1, [pc, #3072] @ 2d14a8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d09c4 │ │ │ │ ldr r3, [pc, #3052] @ 2d14ac │ │ │ │ ldr r2, [pc, #3052] @ 2d14b0 │ │ │ │ ldr r1, [pc, #3052] @ 2d14b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2d14b8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c514c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d08fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0980 │ │ │ │ ldr r2, [pc, #2988] @ 2d14bc │ │ │ │ ldr r3, [pc, #2912] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127570,32 +127570,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2d0f90 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94d1f4 │ │ │ │ + b 94d194 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99ecc8 │ │ │ │ + bl 99ec68 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2d05a0 │ │ │ │ ldr r3, [pc, #2916] @ 2d14c0 │ │ │ │ ldr ip, [pc, #2916] @ 2d14c4 │ │ │ │ ldr r1, [pc, #2916] @ 2d14c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2d14cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #2888] @ 2d14d0 │ │ │ │ ldr r3, [pc, #2792] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127607,93 +127607,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bec10 │ │ │ │ + bl 7bebb0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2d08e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7bbb0c │ │ │ │ + bl 7bbaac │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d1058 │ │ │ │ ldr r1, [pc, #2776] @ 2d14d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r1, [pc, #2760] @ 2d14d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2d14dc │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r1, [pc, #2732] @ 2d14e0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0aa4 │ │ │ │ - bl 75bc10 │ │ │ │ + bl 75bbb0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b8c4 │ │ │ │ + bl 75b864 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d10b0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2d10e4 │ │ │ │ - bl 758214 │ │ │ │ + bl 7581b4 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bfe78 │ │ │ │ + bl 7bfe18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d08e4 │ │ │ │ ldr r1, [pc, #2616] @ 2d14e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2d0ad0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1118 │ │ │ │ ldr r1, [pc, #2576] @ 2d14e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2d1028 │ │ │ │ ldr r1, [pc, #2540] @ 2d14ec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0fbc │ │ │ │ ldr r1, [pc, #2520] @ 2d14f0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d10a8 │ │ │ │ @@ -127712,37 +127712,37 @@ │ │ │ │ bne 2d12ac │ │ │ │ ldr r1, [pc, #2460] @ 2d14fc │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r1, [pc, #2436] @ 2d1500 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r1, [pc, #2412] @ 2d1504 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2d1508 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2d0be8 │ │ │ │ mov r0, r3 │ │ │ │ bl 255844 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -127794,34 +127794,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d115c │ │ │ │ ldr r1, [pc, #2160] @ 2d151c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1174 │ │ │ │ mov r1, sl │ │ │ │ bl 501f88 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2d08e4 │ │ │ │ ldr r1, [pc, #2112] @ 2d1520 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d11c0 │ │ │ │ ldr r1, [pc, #2092] @ 2d1524 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b30a4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -127852,104 +127852,104 @@ │ │ │ │ beq 2d1180 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d13ac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d143c │ │ │ │ - bl 7a8388 │ │ │ │ + bl 7a8328 │ │ │ │ ldr r3, [pc, #1916] @ 2d1528 │ │ │ │ ldr r2, [pc, #1916] @ 2d152c │ │ │ │ ldr r1, [pc, #1916] @ 2d1530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #1884] @ 2d1534 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a86e4 │ │ │ │ + bl 7a8684 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d1428 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ceb18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ ldr r1, [pc, #1820] @ 2d1538 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0e90 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0e90 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d0e90 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d11b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0e7c │ │ │ │ ldr r0, [pc, #1740] @ 2d153c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c0538 │ │ │ │ + bl 8c04d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0e90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ ldr r2, [pc, #1704] @ 2d1540 │ │ │ │ ldr r3, [pc, #1496] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d092c │ │ │ │ b 2d0f90 │ │ │ │ ldr r0, [pc, #1668] @ 2d1544 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ecc8 │ │ │ │ + bl 99ec68 │ │ │ │ b 2d0954 │ │ │ │ ldr r1, [pc, #1652] @ 2d1548 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4b4 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2d09e0 │ │ │ │ b 2d09f4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0f94 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ ldr r2, [pc, #1596] @ 2d154c │ │ │ │ ldr r3, [pc, #1376] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127961,20 +127961,20 @@ │ │ │ │ b 2c514c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2d0888 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0ef8 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f08 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ ldr r2, [pc, #1500] @ 2d1550 │ │ │ │ ldr r3, [pc, #1276] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127999,52 +127999,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2d1560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2d1564 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #1392] @ 2d1568 │ │ │ │ ldr r3, [pc, #1144] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d0f2c │ │ │ │ b 2d0f90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99ecc8 │ │ │ │ + bl 99ec68 │ │ │ │ b 2d0954 │ │ │ │ ldr r3, [pc, #1340] @ 2d156c │ │ │ │ ldr r2, [pc, #1340] @ 2d1570 │ │ │ │ ldr r1, [pc, #1340] @ 2d1574 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2d1578 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ ldr r3, [pc, #1308] @ 2d157c │ │ │ │ ldr r2, [pc, #1308] @ 2d1580 │ │ │ │ ldr r1, [pc, #1308] @ 2d1584 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2d1588 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 255844 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2d0858 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -128059,40 +128059,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2d1594 │ │ │ │ ldr r2, [pc, #1228] @ 2d1598 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ ldr r3, [pc, #1200] @ 2d159c │ │ │ │ ldr r1, [pc, #1200] @ 2d15a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2d15a4 │ │ │ │ ldr r2, [pc, #1192] @ 2d15a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ ldr r3, [pc, #1164] @ 2d15ac │ │ │ │ ldr r2, [pc, #1164] @ 2d15b0 │ │ │ │ ldr r1, [pc, #1164] @ 2d15b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2d15b8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ mov r0, sl │ │ │ │ bl 2e3e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0c94 │ │ │ │ b 2d08e4 │ │ │ │ ldr r0, [pc, #1112] @ 2d15bc │ │ │ │ @@ -128110,25 +128110,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4bc4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2d1390 │ │ │ │ ldr r1, [pc, #1052] @ 2d15c0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1374 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d0e88 │ │ │ │ b 2d0e90 │ │ │ │ bl 2b2ec4 │ │ │ │ mov r5, r0 │ │ │ │ b 2d0d30 │ │ │ │ mov r0, sl │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 2d08e4 │ │ │ │ ldr r3, [pc, #996] @ 2d15c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2d0c4c │ │ │ │ ldr r3, [pc, #980] @ 2d15c8 │ │ │ │ @@ -128149,26 +128149,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2d15d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2d0c4c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0980 │ │ │ │ ldr r2, [pc, #844] @ 2d15d4 │ │ │ │ ldr r3, [pc, #488] @ 2d1474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -128185,15 +128185,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2d15e4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d08e4 │ │ │ │ ldr r3, [pc, #736] @ 2d15c4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0c8c │ │ │ │ @@ -128214,192 +128214,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2d15e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2d0c8c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d11b4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d11b4 │ │ │ │ b 2d0e44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c514c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0908 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ b 2d0908 │ │ │ │ ldr r3, [pc, #568] @ 2d15ec │ │ │ │ ldr r2, [pc, #568] @ 2d15f0 │ │ │ │ ldr r1, [pc, #568] @ 2d15f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2d15f8 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c514c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d1f4 │ │ │ │ + bl 94d194 │ │ │ │ b 2d0908 │ │ │ │ ldr r0, [pc, #520] @ 2d15fc │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2d0c4c │ │ │ │ ldr r0, [pc, #496] @ 2d1600 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2d0c8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c514c │ │ │ │ b 2d0908 │ │ │ │ ldr r3, [pc, #448] @ 2d1604 │ │ │ │ ldr r2, [pc, #448] @ 2d1608 │ │ │ │ ldr r1, [pc, #448] @ 2d160c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2d1610 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2d1430 │ │ │ │ addseq sl, sp, r4, lsl #18 │ │ │ │ @ instruction: 0x009da8f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, lr, r8, asr #3 │ │ │ │ addseq r9, lr, r4, ror r1 │ │ │ │ - rsbseq r5, r1, ip, ror #18 │ │ │ │ - ldrheq r7, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r5, r1, r4, lsl r6 │ │ │ │ - rsbseq r5, r1, r8, lsl r6 │ │ │ │ - rsbseq r2, fp, r4, lsl sl │ │ │ │ - rsbseq pc, r1, r4, ror #26 │ │ │ │ - rsbseq r5, r1, r4, lsl #11 │ │ │ │ - @ instruction: 0x007b299c │ │ │ │ - rsbseq r5, r1, r4, lsl #9 │ │ │ │ - ldrsbeq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq lr, ip, r0, ror #22 │ │ │ │ - addeq r7, r5, r4, asr #31 │ │ │ │ - ldrheq r5, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r3, r1, ip, asr #14 │ │ │ │ + rsbseq r5, r1, ip, lsl #18 │ │ │ │ + rsbseq r7, ip, r4, asr r2 │ │ │ │ + ldrheq r5, [r1], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq r5, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r2, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq pc, r1, r4, lsl #26 │ │ │ │ + rsbseq r5, r1, r4, lsr #10 │ │ │ │ + rsbseq r2, fp, ip, lsr r9 │ │ │ │ + rsbseq r5, r1, r4, lsr #8 │ │ │ │ + rsbseq r5, r1, r4, ror r3 │ │ │ │ + rsbseq lr, ip, r0, lsl #22 │ │ │ │ + addeq r7, r5, r4, ror #30 │ │ │ │ + rsbseq r5, r1, r0, asr r3 │ │ │ │ + rsbseq r3, r1, ip, ror #13 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ addseq sl, sp, r4, lsl r5 │ │ │ │ - addeq r7, r5, ip, lsr #30 │ │ │ │ - @ instruction: 0x0071529c │ │ │ │ - ldrheq r3, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r7, r5, ip, asr #29 │ │ │ │ + rsbseq r5, r1, ip, lsr r2 │ │ │ │ + rsbseq r3, r1, ip, asr r6 │ │ │ │ @ instruction: 0x00000fbe │ │ │ │ umullseq sl, sp, ip, r4 │ │ │ │ - ldrsbeq r5, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r5, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq pc, r0, r0, ror r0 @ │ │ │ │ - rsbseq r2, fp, r0, ror r6 │ │ │ │ - rsbseq r5, r1, ip, asr #4 │ │ │ │ - rsbseq r5, r1, r4, lsr #5 │ │ │ │ - rsbseq r1, r2, r8, asr #2 │ │ │ │ - rsbseq r5, r1, r8, lsr #5 │ │ │ │ - @ instruction: 0x00715298 │ │ │ │ - @ instruction: 0x00715290 │ │ │ │ - rsbseq r4, fp, r4, asr #2 │ │ │ │ - rsbseq r5, r1, r4, lsl #5 │ │ │ │ - rsbseq r5, r1, r0, ror r2 │ │ │ │ - rsbseq r5, r1, r4, ror #4 │ │ │ │ + rsbseq r5, r1, ip, ror r2 │ │ │ │ + rsbseq r5, r1, r4, ror r2 │ │ │ │ + rsbseq pc, r0, r0, lsl r0 @ │ │ │ │ + rsbseq r2, fp, r0, lsl r6 │ │ │ │ + rsbseq r5, r1, ip, ror #3 │ │ │ │ + rsbseq r5, r1, r4, asr #4 │ │ │ │ + rsbseq r1, r2, r8, ror #1 │ │ │ │ + rsbseq r5, r1, r8, asr #4 │ │ │ │ + rsbseq r5, r1, r8, lsr r2 │ │ │ │ + rsbseq r5, r1, r0, lsr r2 │ │ │ │ + rsbseq r4, fp, r4, ror #1 │ │ │ │ + rsbseq r5, r1, r4, lsr #4 │ │ │ │ + rsbseq r5, r1, r0, lsl r2 │ │ │ │ + rsbseq r5, r1, r4, lsl #4 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r5, r1, r4, lsl r2 │ │ │ │ - rsbseq r2, r1, r8, lsl #6 │ │ │ │ - addeq r0, r0, r8, lsr #12 │ │ │ │ - ldrdeq r7, [r5], ip │ │ │ │ - ldrheq pc, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq pc, r0, r4, asr #25 │ │ │ │ - rsbseq r5, r1, ip, asr #2 │ │ │ │ - rsbseq r6, ip, r0, ror sl │ │ │ │ - ldrheq r5, [r1], #-12 @ │ │ │ │ + ldrheq r5, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r2, r1, r8, lsr #5 │ │ │ │ + addeq r0, r0, r8, asr #11 │ │ │ │ + addeq r7, r5, ip, ror sl │ │ │ │ + rsbseq pc, r0, r0, asr ip @ │ │ │ │ + rsbseq pc, r0, r4, ror #24 │ │ │ │ + rsbseq r5, r1, ip, ror #1 │ │ │ │ + rsbseq r6, ip, r0, lsl sl │ │ │ │ + rsbseq r5, r1, ip, asr r0 │ │ │ │ addseq r9, sp, ip, lsl #31 │ │ │ │ addseq r8, lr, r8, asr #16 │ │ │ │ - rsbseq lr, ip, r4, lsr r5 │ │ │ │ + ldrsbeq lr, [ip], #-68 @ 0xffffffbc @ │ │ │ │ addseq r9, sp, r4, lsl pc │ │ │ │ @ instruction: 0x009d9eb0 │ │ │ │ addseq r9, sp, r8, lsl #29 │ │ │ │ - rsbseq r4, r1, r8, ror #24 │ │ │ │ - @ instruction: 0x008578b4 │ │ │ │ - rsbseq r3, r1, r0, asr #32 │ │ │ │ + rsbseq r4, r1, r8, lsl #24 │ │ │ │ + addeq r7, r5, r4, asr r8 │ │ │ │ + rsbseq r2, r1, r0, ror #31 │ │ │ │ andeq r0, r0, pc, lsl #30 │ │ │ │ addseq r9, sp, ip, lsr #28 │ │ │ │ - addeq r7, r5, r4, asr r8 │ │ │ │ - rsbseq r4, r1, r4, asr sp │ │ │ │ - ldrsbeq r2, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ + ldrsheq r4, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r2, r1, ip, ror pc │ │ │ │ andeq r1, r0, r2, lsl r0 │ │ │ │ - addeq r7, r5, r4, lsr #16 │ │ │ │ - rsbseq r4, r1, r4, asr #24 │ │ │ │ - rsbseq r2, r1, ip, lsr #31 │ │ │ │ - andeq r0, r0, r1, ror #31 │ │ │ │ - rsbseq r4, r1, ip, asr #24 │ │ │ │ - rsbseq r2, r1, r4, asr pc │ │ │ │ addeq r7, r5, r4, asr #15 │ │ │ │ + rsbseq r4, r1, r4, ror #23 │ │ │ │ + rsbseq r2, r1, ip, asr #30 │ │ │ │ + andeq r0, r0, r1, ror #31 │ │ │ │ + rsbseq r4, r1, ip, ror #23 │ │ │ │ + ldrsheq r2, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r7, r5, r4, ror #14 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbseq r4, r1, r8, lsr ip │ │ │ │ - rsbseq r2, r1, r0, lsr #30 │ │ │ │ - umulleq r7, r5, r0, r7 │ │ │ │ + ldrsbeq r4, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, r1, r0, asr #29 │ │ │ │ + addeq r7, r5, r0, lsr r7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq r7, r5, r4, ror #14 │ │ │ │ - rsbseq r4, r1, ip, lsr #24 │ │ │ │ - rsbseq r2, r1, ip, ror #29 │ │ │ │ + addeq r7, r5, r4, lsl #14 │ │ │ │ + rsbseq r4, r1, ip, asr #23 │ │ │ │ + rsbseq r2, r1, ip, lsl #29 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffff9b50 │ │ │ │ - rsbseq r6, ip, r8, ror #13 │ │ │ │ + rsbseq r6, ip, r8, lsl #13 │ │ │ │ andeq r5, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, r1, ip, asr fp │ │ │ │ umullseq r9, sp, ip, fp │ │ │ │ - ldrdeq r7, [r5], r0 │ │ │ │ - rsbseq r4, r1, ip, lsr #22 │ │ │ │ - rsbseq r2, r1, r8, asr sp │ │ │ │ + addeq r7, r5, r0, ror r5 │ │ │ │ + rsbseq r4, r1, ip, asr #21 │ │ │ │ + ldrsheq r2, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, pc, lsl r0 │ │ │ │ - rsbseq r4, r1, r0, asr #21 │ │ │ │ - ldrdeq r7, [r5], r0 │ │ │ │ - rsbseq r4, r1, r4, lsl fp │ │ │ │ - rsbseq r2, r1, r0, ror #24 │ │ │ │ + rsbseq r4, r1, r0, ror #20 │ │ │ │ + addeq r7, r5, r0, ror r4 │ │ │ │ + ldrheq r4, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r7, asr pc │ │ │ │ - rsbseq r4, r1, r8, lsl #21 │ │ │ │ - rsbseq r4, r1, r4, ror #20 │ │ │ │ - addeq r7, r5, r0, asr #8 │ │ │ │ - rsbseq r4, r1, ip, lsr #21 │ │ │ │ - rsbseq r2, r1, r8, asr #23 │ │ │ │ + rsbseq r4, r1, r8, lsr #20 │ │ │ │ + rsbseq r4, r1, r4, lsl #20 │ │ │ │ + addeq r7, r5, r0, ror #7 │ │ │ │ + rsbseq r4, r1, ip, asr #20 │ │ │ │ + rsbseq r2, r1, r8, ror #22 │ │ │ │ andeq r0, r0, fp, asr pc │ │ │ │ │ │ │ │ 002d1614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -128421,76 +128421,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1650 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a855c │ │ │ │ + bl 7a84fc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d16e8 │ │ │ │ ldr r3, [pc, #120] @ 2d1708 │ │ │ │ ldr r2, [pc, #120] @ 2d170c │ │ │ │ ldr r1, [pc, #120] @ 2d1710 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #92] @ 2d1714 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ceb18 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7583a4 │ │ │ │ + b 758344 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1674 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrsbeq r8, [lr], ip │ │ │ │ - strdeq r7, [r5], r8 │ │ │ │ - rsbseq pc, r0, ip, asr #7 │ │ │ │ - ldrsbeq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r4, r1, r4, asr r3 │ │ │ │ + umulleq r7, r5, r8, r1 │ │ │ │ + rsbseq pc, r0, ip, ror #6 │ │ │ │ + rsbseq pc, r0, ip, ror r3 @ │ │ │ │ + ldrsheq r4, [r1], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002d1718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2d181c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c348 │ │ │ │ + bl 99c2e8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2d17f8 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2d17f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99f5dc │ │ │ │ + bl 99f57c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d1814 │ │ │ │ - bl 99f1e4 │ │ │ │ + bl 99f184 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -128511,34 +128511,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 253300 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ecc8 │ │ │ │ + bl 99ec68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d17b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99f1ec │ │ │ │ + b 99f18c │ │ │ │ ldr r1, [pc, #40] @ 2d1828 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2d1754 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ - rsbseq r1, fp, r8, asr #18 │ │ │ │ - ldrheq r4, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, r1, r8, lsr #15 │ │ │ │ - rsbseq sp, r0, r8, ror #26 │ │ │ │ + rsbseq r1, fp, r8, ror #17 │ │ │ │ + rsbseq r4, r1, r0, asr r7 │ │ │ │ + rsbseq r4, r1, r8, asr #14 │ │ │ │ + rsbseq sp, r0, r8, lsl #26 │ │ │ │ │ │ │ │ 002d182c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -128549,15 +128549,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99f1e4 │ │ │ │ + bl 99f184 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1940 │ │ │ │ ldr r3, [pc, #236] @ 2d196c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d189c │ │ │ │ @@ -128598,15 +128598,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2c52c8 │ │ │ │ b 2d18b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ mvn r0, #0 │ │ │ │ b 2d18d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2d1974 │ │ │ │ ldr r1, [pc, #44] @ 2d1978 │ │ │ │ ldr r0, [pc, #44] @ 2d197c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -128615,17 +128615,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d95d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, lr, ip, lsl #29 │ │ │ │ addseq r9, sp, r4, asr #10 │ │ │ │ - addeq r6, r5, r0, asr #30 │ │ │ │ - ldrsbeq r2, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq lr, r3, r0, lsl #19 │ │ │ │ + addeq r6, r5, r0, ror #29 │ │ │ │ + rsbseq r2, r1, r4, ror r6 │ │ │ │ + rsbseq lr, r3, r0, lsr #18 │ │ │ │ andeq r1, r0, r6, asr #1 │ │ │ │ │ │ │ │ 002d1984 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 253288 │ │ │ │ @@ -128657,15 +128657,15 @@ │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ bl 2c9a18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov ip, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add r6, r4, #800 @ 0x320 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ @@ -128732,15 +128732,15 @@ │ │ │ │ bne 2d1bf8 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ str r3, [r4, #888] @ 0x378 │ │ │ │ ldr r1, [r4, #776] @ 0x308 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ str r3, [r4, #876] @ 0x36c │ │ │ │ ldr r3, [r4, #576] @ 0x240 │ │ │ │ ldr r5, [r4, #556] @ 0x22c │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r4, #844] @ 0x34c │ │ │ │ @@ -128803,33 +128803,33 @@ │ │ │ │ mov r2, #29 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 252fdc │ │ │ │ b 2d1bf8 │ │ │ │ addseq r9, sp, r8, asr r4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rsbseq r4, r1, r4, lsr #9 │ │ │ │ + rsbseq r4, r1, r4, asr #8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r4, r1, r0, lsr #7 │ │ │ │ - rsbseq r4, r1, r0, lsr r3 │ │ │ │ + rsbseq r4, r1, r0, asr #6 │ │ │ │ + ldrsbeq r4, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002d1c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1c84 │ │ │ │ add r0, r4, #832 @ 0x340 │ │ │ │ bl 2555b0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b8b54 │ │ │ │ + b 9b8af4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129349,17 +129349,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r9, sp, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, sp, r8, lsr lr │ │ │ │ - addeq r6, r5, r8, ror #11 │ │ │ │ - ldrsheq r3, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, r1, r4, lsl fp │ │ │ │ + addeq r6, r5, r8, lsl #11 │ │ │ │ + @ instruction: 0x00713a98 │ │ │ │ + ldrheq r3, [r1], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129895,17 +129895,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r8, sp, r0, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, sp, r8, ror #11 │ │ │ │ - addeq r5, r5, r4, ror #26 │ │ │ │ - rsbseq r3, r1, r4, ror r2 │ │ │ │ - @ instruction: 0x00713290 │ │ │ │ + addeq r5, r5, r4, lsl #26 │ │ │ │ + rsbseq r3, r1, r4, lsl r2 │ │ │ │ + rsbseq r3, r1, r0, lsr r2 │ │ │ │ │ │ │ │ 002d2d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -130098,25 +130098,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -130148,15 +130148,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 255a54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2d3164 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -130170,15 +130170,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -130493,15 +130493,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2d33cc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255c4c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2d38d4 │ │ │ │ bl 2babf4 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2533a8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130521,15 +130521,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 254e90 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255c4c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2d38d4 │ │ │ │ bl 2babf4 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2533a8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130583,15 +130583,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2c9998 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2d38d8 │ │ │ │ ldr r3, [pc, #156] @ 2d38b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -130629,17 +130629,17 @@ │ │ │ │ bl 253108 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d380c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, ip, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r5, r5, ip, lsr #11 │ │ │ │ + addeq r5, r5, ip, asr #10 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq pc, r0, r4, asr lr @ │ │ │ │ + ldrsheq pc, [r0], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r7, sp, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130649,15 +130649,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 253354 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 254080 │ │ │ │ @@ -130701,15 +130701,15 @@ │ │ │ │ beq 2d3b0c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2d3ab0 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -130745,15 +130745,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c9998 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -130828,18 +130828,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 252fdc │ │ │ │ b 2d3ba0 │ │ │ │ @ instruction: 0x009d74b0 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r1, r0, lsr #8 │ │ │ │ + rsbseq r2, r1, r0, asr #7 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r2, r1, r4, ror r4 │ │ │ │ - rsbseq r2, r1, r4, lsr #7 │ │ │ │ + rsbseq r2, r1, r4, lsl r4 │ │ │ │ + rsbseq r2, r1, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #648] @ 2d3e90 │ │ │ │ @@ -130955,15 +130955,15 @@ │ │ │ │ bgt 2d3ca8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2d3e48 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2d3e48 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -130982,15 +130982,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2d3e20 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ b 2d3e4c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d3e98 │ │ │ │ ldr r3, [pc, #60] @ 2d3e94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131158,15 +131158,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4170 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131184,15 +131184,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d414c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ b 2d4174 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d41c0 │ │ │ │ ldr r3, [pc, #60] @ 2d41bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131360,15 +131360,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4498 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131386,15 +131386,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d4474 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ b 2d449c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d44e8 │ │ │ │ ldr r3, [pc, #60] @ 2d44e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131541,32 +131541,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r4, r5, ip, ror #9 │ │ │ │ - @ instruction: 0x008544b4 │ │ │ │ - addeq r4, r5, ip, ror r4 │ │ │ │ - addeq r4, r5, r4, asr #8 │ │ │ │ - addeq r4, r5, r4, lsl #8 │ │ │ │ + addeq r4, r5, ip, lsl #9 │ │ │ │ + addeq r4, r5, r4, asr r4 │ │ │ │ + addeq r4, r5, ip, lsl r4 │ │ │ │ + addeq r4, r5, r4, ror #7 │ │ │ │ + addeq r4, r5, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -131721,15 +131721,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d34c4 │ │ │ │ b 2d48cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, lsr #4 │ │ │ │ + addeq r4, r5, ip, asr #3 │ │ │ │ addseq r6, sp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2d4c6c │ │ │ │ @@ -131778,15 +131778,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d4c48 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 254fb0 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 254f74 │ │ │ │ @@ -131862,15 +131862,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2c9998 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2d4c84 │ │ │ │ ldr r3, [pc, #92] @ 2d4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -132394,15 +132394,15 @@ │ │ │ │ b 2d53b4 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2d52e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r6, sp, r0, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, lsl sp │ │ │ │ + @ instruction: 0x00853cb4 │ │ │ │ addseq r5, sp, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #776] @ 2d577c │ │ │ │ @@ -132599,15 +132599,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r7, #560] @ 0x230 │ │ │ │ b 2d5580 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, ip, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsr r6 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ addseq r5, sp, r4, ror #15 │ │ │ │ addseq r5, sp, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -132620,15 +132620,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2d66bc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d5f88 │ │ │ │ @@ -132674,25 +132674,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2d66c0 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2d5b24 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -132818,20 +132818,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d8244 │ │ │ │ + bl 9d81e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d821c │ │ │ │ + bl 9d81bc │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d5c40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2d589c │ │ │ │ @@ -133011,15 +133011,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2d6470 │ │ │ │ @@ -133120,15 +133120,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2d66dc │ │ │ │ bl 255a54 │ │ │ │ ldr r3, [pc, #1860] @ 2d66e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 9939e0 │ │ │ │ + bl 993980 │ │ │ │ b 2d57f8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d59f8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2d5940 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5bb4 │ │ │ │ @@ -133171,15 +133171,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2d6034 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2d761c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9e60 │ │ │ │ + bl 9d9e00 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2d6094 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2d61b0 │ │ │ │ @@ -133391,15 +133391,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2d5eb4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -133574,26 +133574,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2d598c │ │ │ │ mov ip, #0 │ │ │ │ b 2d5c0c │ │ │ │ addseq r5, sp, r4, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r3, r5, r8, lsl r2 │ │ │ │ - addeq r3, r5, ip │ │ │ │ + @ instruction: 0x008531b8 │ │ │ │ + addeq r2, r5, ip, lsr #31 │ │ │ │ @ instruction: 0x009d52d8 │ │ │ │ - addeq r2, r5, r8, lsr #28 │ │ │ │ + addeq r2, r5, r8, asr #27 │ │ │ │ addseq r5, sp, r8, asr #2 │ │ │ │ - addeq r2, r5, r8, lsr #27 │ │ │ │ - addeq r2, r5, r4, lsr #26 │ │ │ │ + addeq r2, r5, r8, asr #26 │ │ │ │ + addeq r2, r5, r4, asr #25 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd184 │ │ │ │ umullseq r4, sp, r4, ip │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ - addeq r2, r5, r0, lsr #17 │ │ │ │ + addeq r2, r5, ip, ror r8 │ │ │ │ + addeq r2, r5, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -133615,15 +133615,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2d67c0 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2d67a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -133691,15 +133691,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq r2, r5, r8, r3 │ │ │ │ + addeq r2, r5, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -133737,15 +133737,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2d7310 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d8208 │ │ │ │ + bl 9d81a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d72a4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2d71dc │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -133755,15 +133755,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2d7314 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2d72fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -134362,16 +134362,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2d6c18 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2d6ae0 │ │ │ │ - umulleq r2, r5, r8, r1 │ │ │ │ - addeq r2, r5, r4, asr r1 │ │ │ │ + addeq r2, r5, r8, lsr r1 │ │ │ │ + strdeq r2, [r5], r4 │ │ │ │ │ │ │ │ 002d7318 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -134406,28 +134406,28 @@ │ │ │ │ bl 2555b0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2d7370 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b8b54 │ │ │ │ + b 9b8af4 │ │ │ │ │ │ │ │ 002d73e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134679,21 +134679,21 @@ │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #900] @ 0x384 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -134808,15 +134808,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r5, r8, ror #9 │ │ │ │ + addeq r1, r5, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -135118,19 +135118,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r3, sp, r8, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sp, r0, ror #4 │ │ │ │ - addeq r1, r5, r8, asr #2 │ │ │ │ + addeq r1, r5, r8, ror #1 │ │ │ │ addseq r3, sp, ip, lsr #32 │ │ │ │ - addeq r0, r5, r4, ror #31 │ │ │ │ - rsbseq lr, r0, r8, asr #3 │ │ │ │ - ldrsbeq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r0, r5, r4, lsl #31 │ │ │ │ + rsbseq lr, r0, r8, ror #2 │ │ │ │ + rsbseq lr, r0, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -135361,15 +135361,15 @@ │ │ │ │ bhi 2d80ec │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -135386,15 +135386,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2d835c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -136225,20 +136225,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d23dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r0, [r5], r8 │ │ │ │ + addeq r0, r5, r8, ror r1 │ │ │ │ addseq r2, sp, ip, rrx │ │ │ │ addseq r2, sp, r4, lsr #32 │ │ │ │ - umulleq pc, r4, r4, lr @ │ │ │ │ - rsbseq sp, r0, r8, ror r0 │ │ │ │ - rsbseq sp, r0, ip, lsl #1 │ │ │ │ + addeq pc, r4, r4, lsr lr @ │ │ │ │ + rsbseq sp, r0, r8, lsl r0 │ │ │ │ + rsbseq sp, r0, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136591,19 +136591,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, sp, r0, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, lsl ip @ │ │ │ │ + @ instruction: 0x0084fbb4 │ │ │ │ addseq r1, sp, r4, lsl #22 │ │ │ │ - ldrdeq pc, [r4], ip │ │ │ │ - rsbseq ip, r0, r0, asr #21 │ │ │ │ - ldrsbeq ip, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + addeq pc, r4, ip, ror r8 @ │ │ │ │ + rsbseq ip, r0, r0, ror #20 │ │ │ │ + rsbseq ip, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136954,19 +136954,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, sp, ip, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #12 │ │ │ │ + addeq pc, r4, r4, lsl #12 │ │ │ │ addseq r1, sp, r4, asr r5 │ │ │ │ - addeq pc, r4, r0, lsr r3 @ │ │ │ │ - rsbseq ip, r0, r4, lsl r5 │ │ │ │ - rsbseq ip, r0, r8, lsr #10 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ + ldrheq ip, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq ip, r0, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -137702,20 +137702,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, sp, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, asr #21 │ │ │ │ + addeq lr, r4, r4, ror #20 │ │ │ │ addseq r0, sp, r8, asr r9 │ │ │ │ addseq r0, sp, r0, lsl r9 │ │ │ │ - addeq lr, r4, r0, lsl #15 │ │ │ │ - rsbseq fp, r0, r4, ror #18 │ │ │ │ - rsbseq fp, r0, r8, ror r9 │ │ │ │ + addeq lr, r4, r0, lsr #14 │ │ │ │ + rsbseq fp, r0, r4, lsl #18 │ │ │ │ + rsbseq fp, r0, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138068,19 +138068,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d06fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsl #10 │ │ │ │ + addeq lr, r4, r0, lsr #9 │ │ │ │ @ instruction: 0x009d03f0 │ │ │ │ - addeq lr, r4, r8, asr #3 │ │ │ │ - rsbseq fp, r0, ip, lsr #7 │ │ │ │ - rsbseq fp, r0, r0, asr #7 │ │ │ │ + addeq lr, r4, r8, ror #2 │ │ │ │ + rsbseq fp, r0, ip, asr #6 │ │ │ │ + rsbseq fp, r0, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138431,19 +138431,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, sp, r8, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, asr pc │ │ │ │ + strdeq sp, [r4], r0 │ │ │ │ addseq pc, ip, r0, asr #28 │ │ │ │ - addeq sp, r4, ip, lsl ip │ │ │ │ - rsbseq sl, r0, r0, lsl #28 │ │ │ │ - rsbseq sl, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x0084dbbc │ │ │ │ + rsbseq sl, r0, r0, lsr #27 │ │ │ │ + ldrheq sl, [r0], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139189,20 +139189,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umullseq pc, ip, r4, fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, ror #6 │ │ │ │ + addeq sp, r4, r0, lsl #6 │ │ │ │ addseq pc, ip, r4, ror #4 │ │ │ │ addseq pc, ip, r4, lsl r2 @ │ │ │ │ - addeq sp, r4, r4, asr #32 │ │ │ │ - rsbseq sl, r0, r8, lsr #4 │ │ │ │ - rsbseq sl, r0, ip, lsr r2 │ │ │ │ + addeq ip, r4, r4, ror #31 │ │ │ │ + rsbseq sl, r0, r8, asr #3 │ │ │ │ + ldrsbeq sl, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139948,20 +139948,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cefb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r4, r4, lsl #15 │ │ │ │ + addeq ip, r4, r4, lsr #14 │ │ │ │ addseq lr, ip, r8, lsl #13 │ │ │ │ addseq lr, ip, r8, lsr r6 │ │ │ │ - addeq ip, r4, r8, ror #8 │ │ │ │ - rsbseq r9, r0, ip, asr #12 │ │ │ │ - rsbseq r9, r0, r0, ror #12 │ │ │ │ + addeq ip, r4, r8, lsl #8 │ │ │ │ + rsbseq r9, r0, ip, ror #11 │ │ │ │ + rsbseq r9, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -140718,20 +140718,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ce3dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, ip, ror fp │ │ │ │ + addeq fp, r4, ip, lsl fp │ │ │ │ addseq sp, ip, r0, lsl #21 │ │ │ │ addseq sp, ip, r0, lsr sl │ │ │ │ - addeq fp, r4, r0, ror #16 │ │ │ │ - rsbseq r8, r0, r4, asr #20 │ │ │ │ - rsbseq r8, r0, r8, asr sl │ │ │ │ + addeq fp, r4, r0, lsl #16 │ │ │ │ + rsbseq r8, r0, r4, ror #19 │ │ │ │ + ldrsheq r8, [r0], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -141488,20 +141488,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cd7d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r4, r4, ror pc │ │ │ │ + addeq sl, r4, r4, lsl pc │ │ │ │ addseq ip, ip, r8, ror lr │ │ │ │ addseq ip, ip, r8, lsr #28 │ │ │ │ - addeq sl, r4, r8, asr ip │ │ │ │ - rsbseq r7, r0, ip, lsr lr │ │ │ │ - rsbseq r7, r0, r0, asr lr │ │ │ │ + strdeq sl, [r4], r8 │ │ │ │ + ldrsbeq r7, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r7, [r0], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -141515,15 +141515,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldrb r5, [r8, #656] @ 0x290 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ beq 2de6f4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #900] @ 0x384 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -141598,15 +141598,15 @@ │ │ │ │ ldr r5, [r8, #900] @ 0x384 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2de430 │ │ │ │ ldr r3, [pc, #2464] @ 2ded7c │ │ │ │ mov r2, #8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -141630,15 +141630,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2ded4c │ │ │ │ ldr r0, [r8, #900] @ 0x384 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -142223,18 +142223,18 @@ │ │ │ │ bl 252fdc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #900] @ 0x384 │ │ │ │ b 2de4ac │ │ │ │ addseq ip, ip, ip, asr #23 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r0, r0, ror #22 │ │ │ │ + rsbseq r7, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r7, r0, r0, lsr r3 │ │ │ │ - rsbseq r7, r0, ip, lsl #4 │ │ │ │ + ldrsbeq r7, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r7, r0, ip, lsr #3 │ │ │ │ │ │ │ │ 002ded94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -142284,22 +142284,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dee5c │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 2555b0 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b8b54 │ │ │ │ + b 9b8af4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2df128 │ │ │ │ ldr r3, [pc, #656] @ 2df12c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142387,22 +142387,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2df14c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df034 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2def80 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -142428,66 +142428,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #168] @ 2df154 │ │ │ │ ldr r3, [pc, #168] @ 2df158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2df15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2deee8 │ │ │ │ ldr r0, [pc, #124] @ 2df160 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df01c │ │ │ │ ldr r0, [pc, #100] @ 2df164 │ │ │ │ ldr r3, [pc, #100] @ 2df168 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2df16c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2deee8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r4, ror pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, r8, lsl pc │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r0, ip, rrx │ │ │ │ + rsbseq r7, r0, ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, r9, r8, lsl lr │ │ │ │ - rsbseq r7, r0, ip, lsl #1 │ │ │ │ - rsbseq r6, r0, r8, lsl #12 │ │ │ │ - ldrsheq r6, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq ip, r9, r4, asr #27 │ │ │ │ - rsbseq r7, r0, r0, lsr r0 │ │ │ │ - rsbseq r6, r0, r0, lsr r6 │ │ │ │ + ldrheq ip, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r7, r0, ip, lsr #32 │ │ │ │ + rsbseq r6, r0, r8, lsr #11 │ │ │ │ + @ instruction: 0x00706f9c │ │ │ │ + rsbseq ip, r9, r4, ror #26 │ │ │ │ + ldrsbeq r6, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r6, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2df64c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142564,55 +142564,55 @@ │ │ │ │ bne 2df368 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab0fc │ │ │ │ + bl 7ab09c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2df478 │ │ │ │ ldr fp, [pc, #916] @ 2df668 │ │ │ │ ldr r9, [pc, #916] @ 2df66c │ │ │ │ ldr sl, [pc, #916] @ 2df670 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #884] @ 2df674 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2df4a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ab88c │ │ │ │ + bl 7ab82c │ │ │ │ ldr r1, [pc, #816] @ 2df678 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7ab5d4 │ │ │ │ + bl 7ab574 │ │ │ │ b 2df200 │ │ │ │ bl 2538f4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2df2a8 │ │ │ │ ldr r3, [pc, #768] @ 2df67c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -142621,22 +142621,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2df680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2df280 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142659,38 +142659,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #576] @ 2df688 │ │ │ │ ldr r3, [pc, #576] @ 2df68c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2df690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df1e4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2df578 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c97f4 │ │ │ │ b 2df200 │ │ │ │ ldr r3, [pc, #484] @ 2df694 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142708,43 +142708,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #396] @ 2df698 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2df69c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df338 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2df6a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df3c4 │ │ │ │ ldr r0, [pc, #336] @ 2df6a4 │ │ │ │ ldr r3, [pc, #336] @ 2df6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2df6ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df1e4 │ │ │ │ ldr r3, [pc, #260] @ 2df684 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df494 │ │ │ │ ldr r3, [pc, #208] @ 2df664 │ │ │ │ @@ -142760,76 +142760,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #212] @ 2df6b0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2df6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2df6b8 │ │ │ │ ldr r0, [pc, #168] @ 2df6bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df338 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2df6c0 │ │ │ │ ldr r0, [pc, #144] @ 2df6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df494 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq fp, ip, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r8, ror #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, ip, lsl ip │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r1, r0, ip, lsl #15 │ │ │ │ - rsbseq r1, r0, r8, lsr #15 │ │ │ │ - addeq sl, r4, ip, lsr #1 │ │ │ │ - rsbseq r6, r0, r4, lsr pc │ │ │ │ + rsbseq r1, r0, ip, lsr #14 │ │ │ │ + rsbseq r1, r0, r8, asr #14 │ │ │ │ + addeq sl, r4, ip, asr #32 │ │ │ │ + ldrsbeq r6, [r0], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00706d94 │ │ │ │ + rsbseq r6, r0, r4, lsr sp │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, r9, ip, ror sl │ │ │ │ - ldrheq r6, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r0, ip, ror #4 │ │ │ │ + rsbseq ip, r9, ip, lsl sl │ │ │ │ + rsbseq r6, r0, r0, asr sp │ │ │ │ + rsbseq r6, r0, ip, lsl #4 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ - rsbseq r5, r7, r4, asr r1 │ │ │ │ - rsbseq r6, r0, r8, lsl sp │ │ │ │ - rsbseq r6, r0, ip, ror #24 │ │ │ │ - rsbseq ip, r9, r0, ror r9 │ │ │ │ - @ instruction: 0x00706c9c │ │ │ │ - ldrsbeq r6, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r6, r0, r0, asr #24 │ │ │ │ - rsbseq r6, r0, r0, ror #1 │ │ │ │ - rsbseq r5, r7, r0, asr r0 │ │ │ │ - rsbseq r6, r0, ip, ror ip │ │ │ │ - rsbseq r6, r0, ip, ror #23 │ │ │ │ - rsbseq r6, r0, ip, lsl #2 │ │ │ │ + ldrsheq r5, [r7], #-4 @ │ │ │ │ + ldrheq r6, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r6, r0, ip, lsl #24 │ │ │ │ + rsbseq ip, r9, r0, lsl r9 │ │ │ │ + rsbseq r6, r0, ip, lsr ip │ │ │ │ + rsbseq r6, r0, ip, ror r1 │ │ │ │ + rsbseq r6, r0, r0, ror #23 │ │ │ │ + rsbseq r6, r0, r0, lsl #1 │ │ │ │ + ldrsheq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, r0, ip, lsl ip │ │ │ │ + rsbseq r6, r0, ip, lsl #23 │ │ │ │ + rsbseq r6, r0, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2dfa10 │ │ │ │ ldr r3, [pc, #816] @ 2dfa14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142838,15 +142838,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b342c │ │ │ │ + bl 7b33cc │ │ │ │ ldr r5, [pc, #772] @ 2dfa18 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2df788 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df780 │ │ │ │ @@ -142855,15 +142855,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2dfa20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -142873,25 +142873,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 2538f4 │ │ │ │ b 2df728 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #644] @ 2dfa24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2df894 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c97f4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ ldr r2, [pc, #608] @ 2dfa28 │ │ │ │ ldr r3, [pc, #584] @ 2dfa14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142959,26 +142959,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #324] @ 2dfa3c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2dfa40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df7b0 │ │ │ │ ldr r3, [pc, #264] @ 2dfa30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df848 │ │ │ │ ldr r3, [pc, #248] @ 2dfa34 │ │ │ │ @@ -142995,72 +142995,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #188] @ 2dfa44 │ │ │ │ ldr r2, [pc, #188] @ 2dfa48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2dfa4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df848 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2dfa50 │ │ │ │ ldr r0, [pc, #136] @ 2dfa54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df7b0 │ │ │ │ ldr r1, [pc, #112] @ 2dfa58 │ │ │ │ ldr r3, [pc, #112] @ 2dfa5c │ │ │ │ ldr r0, [pc, #112] @ 2dfa60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2df848 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r4, lsl r7 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ - addeq r9, r4, ip, lsr #24 │ │ │ │ + addeq r9, r4, ip, asr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, ip, asr r6 │ │ │ │ - addeq r9, r4, ip, lsl #22 │ │ │ │ + addeq r9, r4, ip, lsr #21 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r6, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r5, r0, r4, asr #27 │ │ │ │ - rsbseq ip, r9, ip, lsr r5 │ │ │ │ - rsbseq r6, r0, ip, asr r9 │ │ │ │ - rsbseq r5, r0, r8, lsr #26 │ │ │ │ - rsbseq r6, r0, r8, lsl #18 │ │ │ │ - rsbseq r5, r0, r4, ror sp │ │ │ │ - ldrsbeq ip, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsheq r6, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r5, r0, ip, asr #26 │ │ │ │ + rsbseq r6, r0, r8, ror r9 │ │ │ │ + rsbseq r5, r0, r4, ror #26 │ │ │ │ + ldrsbeq ip, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r6, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r5, r0, r8, asr #25 │ │ │ │ + rsbseq r6, r0, r8, lsr #17 │ │ │ │ + rsbseq r5, r0, r4, lsl sp │ │ │ │ + rsbseq ip, r9, r8, ror r4 │ │ │ │ + @ instruction: 0x00706894 │ │ │ │ + rsbseq r5, r0, ip, ror #25 │ │ │ │ │ │ │ │ 002dfa64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143088,28 +143088,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b342c │ │ │ │ + bl 7b33cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfb70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfb68 │ │ │ │ ldr r2, [pc, #136] @ 2dfb90 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2dfb94 │ │ │ │ ldr r3, [pc, #92] @ 2dfb8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -143125,15 +143125,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538f4 │ │ │ │ b 2dfb00 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c97f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ b 2dfb24 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0x009cb2f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143148,23 +143148,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b342c │ │ │ │ + bl 7b33cc │ │ │ │ ldr r5, [pc, #176] @ 2dfc94 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2dfc40 │ │ │ │ bl 2c97f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ ldr r2, [pc, #148] @ 2dfc98 │ │ │ │ ldr r3, [pc, #136] @ 2dfc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143187,15 +143187,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2dfbfc │ │ │ │ bl 2538f4 │ │ │ │ b 2dfc50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -143222,51 +143222,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dfddc │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2dfdd0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7aedfc │ │ │ │ + bl 7aed9c │ │ │ │ ldr r9, [pc, #420] @ 2dfea8 │ │ │ │ ldr r7, [pc, #420] @ 2dfeac │ │ │ │ ldr sl, [pc, #420] @ 2dfeb0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #384] @ 2dfeb4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #344] @ 2dfeb8 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dfdec │ │ │ │ ldr r1, [pc, #320] @ 2dfebc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aeffc │ │ │ │ + bl 7aef9c │ │ │ │ ldr r2, [pc, #300] @ 2dfec0 │ │ │ │ ldr r3, [pc, #264] @ 2dfea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143305,53 +143305,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #128] @ 2dfed0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2dfed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2dfd74 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2dfed8 │ │ │ │ ldr r0, [pc, #84] @ 2dfedc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2dfd74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r0, asr r1 │ │ │ │ - rsbseq r0, r0, ip, asr sp │ │ │ │ - rsbseq r0, r0, r8, ror sp │ │ │ │ - addeq r9, r4, r8, lsr #13 │ │ │ │ - ldrsbeq r6, [r0], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq r0, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r0, r0, r8, lsl sp │ │ │ │ + addeq r9, r4, r8, asr #12 │ │ │ │ + rsbseq r6, r0, r4, ror r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ umullseq fp, ip, r0, r0 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, sl, r0, asr lr │ │ │ │ - ldrsbeq r6, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq ip, sl, ip, lsl lr │ │ │ │ - rsbseq r6, r0, r4, lsl #8 │ │ │ │ + ldrsheq ip, [sl], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r0, r4, ror r3 │ │ │ │ + ldrheq ip, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r0, r4, lsr #7 │ │ │ │ │ │ │ │ 002dfee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -143376,57 +143376,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab0fc │ │ │ │ + bl 7ab09c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e0048 │ │ │ │ ldr fp, [pc, #440] @ 2e0124 │ │ │ │ ldr r8, [pc, #440] @ 2e0128 │ │ │ │ ldr sl, [pc, #440] @ 2e012c │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #408] @ 2e0130 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af4bc │ │ │ │ + bl 7af45c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #368] @ 2e0134 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0068 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ab88c │ │ │ │ + bl 7ab82c │ │ │ │ ldr r1, [pc, #336] @ 2e0138 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7ab5d4 │ │ │ │ + bl 7ab574 │ │ │ │ ldr r2, [pc, #304] @ 2e013c │ │ │ │ ldr r3, [pc, #268] @ 2e011c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143437,15 +143437,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c97f4 │ │ │ │ b 2e0004 │ │ │ │ bl 2538f4 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2dff34 │ │ │ │ ldr r3, [pc, #208] @ 2e0140 │ │ │ │ @@ -143466,53 +143466,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #128] @ 2e014c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2dffd8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e0154 │ │ │ │ ldr r0, [pc, #84] @ 2e0158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2dffd8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, ip, ip, lsl #30 │ │ │ │ - ldrsheq r0, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r0, r0, r0, lsl fp │ │ │ │ - addeq r9, r4, r0, asr #8 │ │ │ │ - rsbseq r6, r0, r8, lsl #7 │ │ │ │ + @ instruction: 0x00700a94 │ │ │ │ + ldrheq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r9, r4, r0, ror #7 │ │ │ │ + rsbseq r6, r0, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq sl, ip, r8, lsl lr │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00774594 │ │ │ │ - rsbseq r6, r0, r8, asr r1 │ │ │ │ - rsbseq r4, r7, r0, ror #10 │ │ │ │ - rsbseq r6, r0, ip, lsl #3 │ │ │ │ + rsbseq r4, r7, r4, lsr r5 │ │ │ │ + ldrsheq r6, [r0], #-8 @ │ │ │ │ + rsbseq r4, r7, r0, lsl #10 │ │ │ │ + rsbseq r6, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -143571,15 +143571,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0218 │ │ │ │ ldr r5, [pc, #1416] @ 2e07e0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0bec │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1380] @ 2e07e4 │ │ │ │ ldr r3, [pc, #1380] @ 2e07e8 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -143603,15 +143603,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e03a4 │ │ │ │ ldr r1, [pc, #1300] @ 2e07f0 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1276] @ 2e07f4 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -143626,17 +143626,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ - bl 992dcc │ │ │ │ + bl 992d6c │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1180] @ 2e07fc │ │ │ │ ldr r3, [pc, #1120] @ 2e07c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #103424 @ 0x19400 │ │ │ │ @@ -143652,34 +143652,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8b24 │ │ │ │ + bl 9b8ac4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e09cc │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1080] @ 2e0800 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1052] @ 2e0804 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r5, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8918 │ │ │ │ + bl 9b88b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ add fp, sp, #82944 @ 0x14400 │ │ │ │ mov sl, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ str sl, [r3, #-952] @ 0xfffffc48 │ │ │ │ str sl, [r3, #-948] @ 0xfffffc4c │ │ │ │ @@ -143817,15 +143817,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -143834,15 +143834,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #404] @ 2e080c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0558 │ │ │ │ mov r6, r3 │ │ │ │ b 2e0250 │ │ │ │ ldr r1, [pc, #376] @ 2e0810 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -143859,15 +143859,15 @@ │ │ │ │ bne 2e0aac │ │ │ │ ldr r0, [pc, #320] @ 2e0814 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3584] @ 0xe00 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2e05cc │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -143891,20 +143891,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #196] @ 2e0818 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 254080 │ │ │ │ @@ -143919,47 +143919,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ addseq sl, ip, ip, asr #24 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r6, r0, r0, asr #2 │ │ │ │ - rsbseq r6, r0, r0, lsr #2 │ │ │ │ + rsbseq r6, r0, r0, ror #1 │ │ │ │ + rsbseq r6, r0, r0, asr #1 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - ldrsbeq r6, [r0], #-8 @ │ │ │ │ + rsbseq r6, r0, r8, ror r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r4, r0, r8, ror r6 │ │ │ │ - rsbseq r4, r0, r4, asr #12 │ │ │ │ - rsbseq r6, r0, r8, lsr r0 │ │ │ │ - rsbseq r6, r0, r4 │ │ │ │ + rsbseq r4, r0, r8, lsl r6 │ │ │ │ + rsbseq r4, r0, r4, ror #11 │ │ │ │ + ldrsbeq r5, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, r0, r4, lsr #31 │ │ │ │ addseq sl, ip, r4, asr #21 │ │ │ │ - rsbseq r4, r0, r8, asr r5 │ │ │ │ - rsbseq r5, r0, r0, ror pc │ │ │ │ + ldrsheq r4, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r0, r0, lsl pc │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbseq r5, r0, r8, asr lr │ │ │ │ + ldrsheq r5, [r0], #-216 @ 0xffffff28 @ │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ - ldrsheq r5, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r4, r0, ip, asr #3 │ │ │ │ - rsbseq r4, r0, r8, lsl #1 │ │ │ │ - ldrheq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00705c90 │ │ │ │ + rsbseq r4, r0, ip, ror #2 │ │ │ │ + rsbseq r4, r0, r8, lsr #32 │ │ │ │ + rsbseq r3, r0, r0, asr pc │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r4, lsl #19 │ │ │ │ - rsbseq r5, r0, ip, asr r8 │ │ │ │ - ldrsheq r5, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r0, r4, lsr #18 │ │ │ │ + ldrsheq r5, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0070599c │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r0, r4, lsr #19 │ │ │ │ - rsbseq r5, r0, r4, ror r8 │ │ │ │ - rsbseq r5, r0, r0, lsr #19 │ │ │ │ - addeq r8, r4, r0, lsl #15 │ │ │ │ - ldrsheq r5, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r5, r0, r4, asr #18 │ │ │ │ + rsbseq r5, r0, r4, lsl r8 │ │ │ │ + rsbseq r5, r0, r0, asr #18 │ │ │ │ + addeq r8, r4, r0, lsr #14 │ │ │ │ + @ instruction: 0x00705698 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ @@ -143972,15 +143972,15 @@ │ │ │ │ ldr r8, [pc, #-120] @ 2e081c │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r3, r2] │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -143997,18 +143997,18 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2e0980 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b8f8c │ │ │ │ + bl 9b8f2c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 254080 │ │ │ │ @@ -144017,28 +144017,28 @@ │ │ │ │ ldr r2, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r3, [fp, #3544] @ 0xdd8 │ │ │ │ str r2, [r5, #900] @ 0x384 │ │ │ │ str r3, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9ae9fc │ │ │ │ + bl 9ae99c │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-332] @ 2e0820 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ b 2e02e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b8b48 │ │ │ │ + bl 9b8ae8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b8b54 │ │ │ │ + bl 9b8af4 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 254080 │ │ │ │ @@ -144053,15 +144053,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #616 @ 0x268 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b8d80 │ │ │ │ + bl 9b8d20 │ │ │ │ b 2e03bc │ │ │ │ ldr r1, [pc, #-472] @ 2e0824 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e0538 │ │ │ │ ldr r1, [pc, #-468] @ 2e083c │ │ │ │ @@ -144081,15 +144081,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144098,29 +144098,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-624] @ 2e0828 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e0538 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #976 @ 0x3d0 │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144129,23 +144129,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-744] @ 2e082c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e06e8 │ │ │ │ ldr r0, [pc, #-764] @ 2e0830 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0558 │ │ │ │ ldr r3, [pc, #-792] @ 2e0834 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2e087c │ │ │ │ ldr r3, [pc, #-808] @ 2e0838 │ │ │ │ @@ -144168,44 +144168,44 @@ │ │ │ │ sub r8, sl, #976 @ 0x3d0 │ │ │ │ str r1, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r1, [sl, #-972] @ 0xfffffc34 │ │ │ │ str r1, [sl, #-968] @ 0xfffffc38 │ │ │ │ str r1, [sl, #-964] @ 0xfffffc3c │ │ │ │ mov r0, r8 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sl, #-968] @ 0xfffffc38 │ │ │ │ ldr r2, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-928] @ 2e0844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0888 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e0358 │ │ │ │ ldr r0, [pc, #-948] @ 2e0848 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e0538 │ │ │ │ ldr r0, [pc, #-980] @ 2e084c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0888 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1008] @ 2e0850 │ │ │ │ ldr r0, [pc, #-1008] @ 2e0854 │ │ │ │ ldr r2, [pc, #-1008] @ 2e0858 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -144213,26 +144213,26 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 993e24 │ │ │ │ + bl 993dc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e0160 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0c70 │ │ │ │ ldr r5, [pc, #48] @ 2e0cb8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 992d20 │ │ │ │ + bl 992cc0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -144270,15 +144270,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -144292,18 +144292,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, r0, asr #2 │ │ │ │ adceq r1, ip, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r0, lsl r6 │ │ │ │ - addeq r8, r4, r0, asr r6 │ │ │ │ - ldrheq r5, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r3, r0, r0, asr #10 │ │ │ │ + ldrheq r5, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r8, [r4], r0 │ │ │ │ + rsbseq r5, r0, r8, asr r5 │ │ │ │ + rsbseq r3, r0, r0, ror #9 │ │ │ │ │ │ │ │ 002e0db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -144355,15 +144355,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [pc, #280] @ 2e0fb8 │ │ │ │ ldr r3, [pc, #244] @ 2e0f98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -144396,52 +144396,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0e1c │ │ │ │ ldr r0, [pc, #88] @ 2e0fcc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e0e1c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, ip, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, ip, r4, ror #24 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r0, ror #9 │ │ │ │ - rsbseq r5, r0, r4, asr #9 │ │ │ │ + rsbseq r5, r0, r0, lsl #9 │ │ │ │ + rsbseq r5, r0, r4, ror #8 │ │ │ │ adceq r1, ip, ip, lsl #24 │ │ │ │ addseq r9, ip, r4, lsl #31 │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00705698 │ │ │ │ - ldrsbeq r5, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r5, r0, r8, lsr r6 │ │ │ │ + rsbseq r5, r0, r8, ror r6 │ │ │ │ │ │ │ │ 002e0fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2e1080 │ │ │ │ @@ -144467,33 +144467,33 @@ │ │ │ │ beq 2e1054 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 992dcc │ │ │ │ + bl 992d6c │ │ │ │ b 2e105c │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [pc, #44] @ 2e1090 │ │ │ │ ldr r1, [pc, #44] @ 2e1094 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ addseq r9, ip, r8, lsr lr │ │ │ │ umlaleq r1, ip, r8, sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r0, lsr #6 │ │ │ │ - adceq r1, ip, r4, lsr #20 │ │ │ │ rsbseq r5, r0, r0, asr #5 │ │ │ │ + adceq r1, ip, r4, lsr #20 │ │ │ │ + rsbseq r5, r0, r0, ror #4 │ │ │ │ │ │ │ │ 002e1098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2e11d8 │ │ │ │ @@ -144516,20 +144516,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2e1114 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b8b24 │ │ │ │ + bl 9b8ac4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e1190 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b8f8c │ │ │ │ + bl 9b8f2c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -144538,49 +144538,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1174 │ │ │ │ ldr r1, [pc, #140] @ 2e11e4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca2cc │ │ │ │ ldr r1, [pc, #108] @ 2e11e8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e11d0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1114 │ │ │ │ ldr r2, [pc, #60] @ 2e11ec │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2e1114 │ │ │ │ bl 2538f4 │ │ │ │ b 2e119c │ │ │ │ addseq r9, ip, r4, ror sp │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, r0, asr r8 │ │ │ │ - rsbseq r3, r0, r8, asr #15 │ │ │ │ - rsbseq r3, r0, r4, lsr #15 │ │ │ │ + ldrsheq r3, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r0, r8, ror #14 │ │ │ │ + rsbseq r3, r0, r4, asr #14 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ │ │ │ │ 002e11f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144630,26 +144630,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1270 │ │ │ │ ldr r1, [pc, #52] @ 2e12f4 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e1098 │ │ │ │ addseq r9, ip, r8, lsl ip │ │ │ │ adceq r1, ip, r8, ror r8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r4, lsl #2 │ │ │ │ + rsbseq r5, r0, r4, lsr #1 │ │ │ │ adceq r1, ip, r8, lsr r8 │ │ │ │ - ldrsbeq r5, [r0], #-12 @ │ │ │ │ + rsbseq r5, r0, ip, ror r0 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq r5, r0, r0, ror r0 │ │ │ │ + rsbseq r5, r0, r0, lsl r0 │ │ │ │ │ │ │ │ 002e12f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2e13a8 │ │ │ │ @@ -144664,41 +144664,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ - bl 992c18 │ │ │ │ + bl 992bb8 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r2, [pc, #80] @ 2e13ac │ │ │ │ ldr r1, [pc, #80] @ 2e13b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 993a04 │ │ │ │ + bl 9939a4 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, ip, r8, ror r7 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r5, r0, r4, lsr #6 │ │ │ │ + rsbseq r5, r0, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2e161c │ │ │ │ mov r6, r0 │ │ │ │ @@ -144798,15 +144798,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9998 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca2cc │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #184] @ 2e1634 │ │ │ │ ldr r3, [pc, #160] @ 2e1620 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144848,17 +144848,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2e1498 │ │ │ │ addseq r9, ip, ip, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r4, lsl sl │ │ │ │ - ldrsheq r4, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00704a9c │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, r0, asr #8 │ │ │ │ + rsbseq r3, r0, r0, ror #7 │ │ │ │ addseq r9, ip, r8, lsr #17 │ │ │ │ addseq r9, ip, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2e1708 │ │ │ │ @@ -144900,22 +144900,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b1c │ │ │ │ ldr r1, [pc, #36] @ 2e1714 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca2cc │ │ │ │ @ instruction: 0x009c97d0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, r4, lsr #5 │ │ │ │ - rsbseq r3, r0, r0, lsr r2 │ │ │ │ + rsbseq r3, r0, r4, asr #4 │ │ │ │ + ldrsbeq r3, [r0], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2e17b4 │ │ │ │ ldr r3, [pc, #132] @ 2e17b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145246,15 +145246,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2afeac │ │ │ │ b 2e1aec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c94f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r4, ror #8 │ │ │ │ - rsbseq r4, r0, r4, asr #10 │ │ │ │ + rsbseq r4, r0, r4, ror #9 │ │ │ │ addseq r9, ip, r0, lsr #6 │ │ │ │ umullseq r9, ip, r8, r2 │ │ │ │ addseq r9, ip, r0, asr #4 │ │ │ │ │ │ │ │ 002e1c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -145350,15 +145350,15 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r4, lsl r1 │ │ │ │ blne 2e1de8 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - ldrsbeq r1, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, sl, ip, ror r2 │ │ │ │ addseq r9, ip, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -145431,40 +145431,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e1f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e1eb8 │ │ │ │ ldr r0, [pc, #56] @ 2e1f90 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e1eb8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c8ffc │ │ │ │ @ instruction: 0x009c8fd8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, ip, asr r7 │ │ │ │ - @ instruction: 0x00704794 │ │ │ │ + ldrsheq r4, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r4, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -145563,29 +145563,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2e225c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e1ffc │ │ │ │ ldr r0, [pc, #244] @ 2e2260 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e1ffc │ │ │ │ ldr r3, [pc, #224] @ 2e2264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e20cc │ │ │ │ ldr r3, [pc, #188] @ 2e2254 │ │ │ │ @@ -145602,54 +145602,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #132] @ 2e2268 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e226c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e20cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2e2270 │ │ │ │ ldr r0, [pc, #84] @ 2e2274 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e20cc │ │ │ │ addseq r8, ip, r4, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r0, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq r8, ip, ip, asr #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r4, r0, r0, lsl r6 │ │ │ │ + rsbseq r4, r0, r4, ror r5 │ │ │ │ + ldrheq r4, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq r3, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r4, r0, r4, lsr #11 │ │ │ │ - rsbseq r3, r0, r0, lsr #10 │ │ │ │ + rsbseq r4, r0, ip, ror r5 │ │ │ │ + rsbseq r3, r0, r4, ror r4 │ │ │ │ + rsbseq r4, r0, r4, asr #10 │ │ │ │ + rsbseq r3, r0, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2e24e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145725,28 +145725,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #308] @ 2e2504 │ │ │ │ ldr r3, [pc, #308] @ 2e2508 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e250c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2340 │ │ │ │ ldr r3, [pc, #240] @ 2e24f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2340 │ │ │ │ ldr r3, [pc, #224] @ 2e24fc │ │ │ │ @@ -145764,15 +145764,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #164] @ 2e2510 │ │ │ │ ldr r3, [pc, #164] @ 2e2514 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e2518 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -145783,48 +145783,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2e2524 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2340 │ │ │ │ ldr r0, [pc, #108] @ 2e2528 │ │ │ │ ldr r3, [pc, #108] @ 2e252c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2e2530 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2340 │ │ │ │ addseq r8, ip, r8, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r4, ror #22 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ addseq r8, ip, r0, lsr fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r9, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r4, r0, r4, lsl #8 │ │ │ │ - ldrsheq r3, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, r9, r8, asr sl │ │ │ │ - rsbseq r4, r0, r0, lsl #7 │ │ │ │ - rsbseq r3, r0, ip, asr r2 │ │ │ │ - rsbseq r9, r9, r4, lsr sl │ │ │ │ - rsbseq r4, r0, ip, lsr r3 │ │ │ │ - rsbseq r3, r0, r0, lsr #5 │ │ │ │ - rsbseq r9, r9, r8, lsl #20 │ │ │ │ - rsbseq r4, r0, r8, lsr #6 │ │ │ │ - rsbseq r3, r0, r4, ror r2 │ │ │ │ + @ instruction: 0x00799a94 │ │ │ │ + rsbseq r4, r0, r4, lsr #7 │ │ │ │ + @ instruction: 0x00703298 │ │ │ │ + ldrsheq r9, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r4, r0, r0, lsr #6 │ │ │ │ + ldrsheq r3, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r9, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r4, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r0, r0, asr #4 │ │ │ │ + rsbseq r9, r9, r8, lsr #19 │ │ │ │ + rsbseq r4, r0, r8, asr #5 │ │ │ │ + rsbseq r3, r0, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2e2ad0 │ │ │ │ @@ -145860,15 +145860,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2604 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c5828 │ │ │ │ + bl 7c57c8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2800 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e2784 │ │ │ │ @@ -145908,23 +145908,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2e2af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2e25d8 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -145948,24 +145948,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2e2af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2604 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e25d8 │ │ │ │ b 2e26e8 │ │ │ │ @@ -145986,46 +145986,46 @@ │ │ │ │ beq 2e2844 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2e2afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2600 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e29c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e2604 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2e2b00 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e26c4 │ │ │ │ ldr r0, [pc, #696] @ 2e2b04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2600 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 254380 │ │ │ │ ldr r3, [pc, #616] @ 2e2adc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -146051,33 +146051,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #548] @ 2e2b0c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e2b10 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2824 │ │ │ │ ldr r0, [pc, #504] @ 2e2b14 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2604 │ │ │ │ ldr r3, [pc, #424] @ 2e2adc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2824 │ │ │ │ ldr r3, [pc, #448] @ 2e2b08 │ │ │ │ @@ -146100,15 +146100,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #364] @ 2e2b18 │ │ │ │ ldr r3, [pc, #364] @ 2e2b1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2e2b20 │ │ │ │ @@ -146132,88 +146132,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #248] @ 2e2b24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2e2b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e281c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2e2b2c │ │ │ │ ldr r0, [pc, #200] @ 2e2b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e281c │ │ │ │ ldr r3, [pc, #172] @ 2e2b34 │ │ │ │ ldr r0, [pc, #172] @ 2e2b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2824 │ │ │ │ ldr ip, [pc, #144] @ 2e2b3c │ │ │ │ ldr r3, [pc, #144] @ 2e2b40 │ │ │ │ ldr r0, [pc, #144] @ 2e2b44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2824 │ │ │ │ @ instruction: 0x009c88d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r8, ip, r8, r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, ip, r8, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r0, lsl #3 │ │ │ │ + rsbseq r4, r0, r0, lsr #2 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ - rsbseq r4, r0, r0, ror r1 │ │ │ │ - ldrsbeq r4, [r0], #-12 @ │ │ │ │ - rsbseq r4, r0, r4, asr r0 │ │ │ │ - ldrsbeq r4, [r0], #-0 @ │ │ │ │ + rsbseq r4, r0, r0, lsl r1 │ │ │ │ + rsbseq r4, r0, ip, ror r0 │ │ │ │ + ldrsheq r3, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r3, r0, r0, lsr #30 │ │ │ │ - rsbseq r2, r0, r4, ror #27 │ │ │ │ - rsbseq r4, r0, r0 │ │ │ │ - rsbseq r9, r9, r8, lsl r5 │ │ │ │ - rsbseq r3, r0, r4, ror lr │ │ │ │ - rsbseq r2, r0, r8, lsl sp │ │ │ │ - rsbseq r3, r0, r0, lsr pc │ │ │ │ - rsbseq r2, r0, ip, lsl #25 │ │ │ │ - ldrsheq r3, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r2, r0, r0, ror #25 │ │ │ │ - rsbseq r3, r0, r0, lsl #27 │ │ │ │ - ldrheq r2, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r9, r9, r4, lsl r4 │ │ │ │ - rsbseq r3, r0, r0, ror sp │ │ │ │ - @ instruction: 0x00702c90 │ │ │ │ + rsbseq r3, r0, r0, asr #29 │ │ │ │ + rsbseq r2, r0, r4, lsl #27 │ │ │ │ + rsbseq r3, r0, r0, lsr #31 │ │ │ │ + ldrheq r9, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, r0, r4, lsl lr │ │ │ │ + ldrheq r2, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq r3, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r2, r0, ip, lsr #24 │ │ │ │ + @ instruction: 0x00703e98 │ │ │ │ + rsbseq r2, r0, r0, lsl #25 │ │ │ │ + rsbseq r3, r0, r0, lsr #26 │ │ │ │ + rsbseq r2, r0, ip, asr ip │ │ │ │ + ldrheq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r3, r0, r0, lsl sp │ │ │ │ + rsbseq r2, r0, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2e3218 │ │ │ │ ldr r3, [pc, #1716] @ 2e321c │ │ │ │ @@ -146340,26 +146340,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2e323c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2be8 │ │ │ │ ldr r3, [pc, #1188] @ 2e3240 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2c74 │ │ │ │ ldr r3, [pc, #1156] @ 2e3234 │ │ │ │ @@ -146376,23 +146376,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2c74 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2ebc │ │ │ │ ldr r3, [pc, #1052] @ 2e3248 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -146413,28 +146413,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #956] @ 2e324c │ │ │ │ ldr r3, [pc, #956] @ 2e3250 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b1c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b1c │ │ │ │ ldr r1, [pc, #892] @ 2e3258 │ │ │ │ @@ -146452,21 +146452,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e325c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2be8 │ │ │ │ ldr r0, [pc, #816] @ 2e3260 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2c74 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 25393c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -146500,29 +146500,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #632] @ 2e3264 │ │ │ │ ldr r2, [pc, #632] @ 2e3268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e326c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ ldr r3, [pc, #508] @ 2e3224 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2e30d0 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -146545,27 +146545,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #464] @ 2e3270 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2e3248 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3034 │ │ │ │ @@ -146584,110 +146584,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #316] @ 2e3278 │ │ │ │ ldr r2, [pc, #316] @ 2e327c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3284 │ │ │ │ ldr r0, [pc, #264] @ 2e3288 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ ldr r0, [pc, #240] @ 2e328c │ │ │ │ ldr r3, [pc, #240] @ 2e3290 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3294 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2ebc │ │ │ │ ldr r1, [pc, #208] @ 2e3298 │ │ │ │ ldr r3, [pc, #208] @ 2e329c │ │ │ │ ldr r0, [pc, #208] @ 2e32a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ ldr r1, [pc, #176] @ 2e32a4 │ │ │ │ ldr r3, [pc, #176] @ 2e32a8 │ │ │ │ ldr r0, [pc, #176] @ 2e32ac │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e2f5c │ │ │ │ addseq r8, ip, r0, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r0, lsr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r8, ip, r0, r1 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r0, r4, lsr #24 │ │ │ │ + rsbseq r3, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - ldrsheq r2, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0070299c │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r9, r9, r4, lsr r0 │ │ │ │ - rsbseq r3, r0, r4, asr #24 │ │ │ │ - rsbseq r2, r0, r4, lsr #16 │ │ │ │ - rsbseq r3, r0, r0, lsl ip │ │ │ │ - rsbseq r3, r0, r0, lsr #22 │ │ │ │ - rsbseq r2, r0, r0, lsr #18 │ │ │ │ - ldrsbeq r8, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq r3, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, r0, r4, asr #13 │ │ │ │ - rsbseq r3, r0, ip, lsl #20 │ │ │ │ - rsbseq r2, r0, r8, lsl r6 │ │ │ │ - rsbseq r3, r0, r4, lsr r8 │ │ │ │ - rsbseq r3, r0, r0, asr r8 │ │ │ │ - rsbseq r2, r0, r4, ror r5 │ │ │ │ - rsbseq r3, r0, r0, lsr r9 │ │ │ │ - rsbseq r2, r0, r4, asr #11 │ │ │ │ - rsbseq r8, r9, r8, lsr #26 │ │ │ │ - rsbseq r3, r0, r0, lsr r9 │ │ │ │ - @ instruction: 0x00702594 │ │ │ │ - ldrsheq r8, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r3, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r2, r0, ip, ror #10 │ │ │ │ - rsbseq r3, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00703790 │ │ │ │ - rsbseq r2, r0, r0, asr #10 │ │ │ │ + ldrsbeq r8, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, r0, r4, ror #23 │ │ │ │ + rsbseq r2, r0, r4, asr #15 │ │ │ │ + ldrheq r3, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, r0, r0, asr #21 │ │ │ │ + rsbseq r2, r0, r0, asr #17 │ │ │ │ + rsbseq r8, r9, r8, ror lr │ │ │ │ + rsbseq r3, r0, r4, ror sl │ │ │ │ + rsbseq r2, r0, r4, ror #12 │ │ │ │ + rsbseq r3, r0, ip, lsr #19 │ │ │ │ + ldrheq r2, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq r3, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, r0, r4, lsl r5 │ │ │ │ + ldrsbeq r3, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r0, r4, ror #10 │ │ │ │ + rsbseq r8, r9, r8, asr #25 │ │ │ │ + ldrsbeq r3, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r0, r4, lsr r5 │ │ │ │ + @ instruction: 0x00798c98 │ │ │ │ + @ instruction: 0x00703890 │ │ │ │ + rsbseq r2, r0, ip, lsl #10 │ │ │ │ + rsbseq r3, r0, r8, lsl r7 │ │ │ │ + rsbseq r3, r0, r0, lsr r7 │ │ │ │ + rsbseq r2, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e348c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146772,57 +146772,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #136] @ 2e34b4 │ │ │ │ ldr r3, [pc, #136] @ 2e34b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e34bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e33b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e34c0 │ │ │ │ ldr r3, [pc, #88] @ 2e34c4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e34c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e33b0 │ │ │ │ addseq r7, ip, r0, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, ip, lsr #22 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0x009c7af8 │ │ │ │ @ instruction: 0x009c7ab8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00798a98 │ │ │ │ - ldrsbeq r3, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r2, r0, r8, lsl #5 │ │ │ │ - rsbseq r8, r9, ip, asr sl │ │ │ │ - @ instruction: 0x00703690 │ │ │ │ - rsbseq r2, r0, r8, asr #5 │ │ │ │ + rsbseq r8, r9, r8, lsr sl │ │ │ │ + rsbseq r3, r0, r4, ror r6 │ │ │ │ + rsbseq r2, r0, r8, lsr #4 │ │ │ │ + ldrsheq r8, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r0, r0, lsr r6 │ │ │ │ + rsbseq r2, r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2e3ba0 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -146951,26 +146951,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2e3bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e3564 │ │ │ │ ldr r3, [pc, #1184] @ 2e3bc8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e35f0 │ │ │ │ ldr r3, [pc, #1152] @ 2e3bbc │ │ │ │ @@ -146987,22 +146987,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e35f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3844 │ │ │ │ ldr r3, [pc, #1052] @ 2e3bd0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -147023,28 +147023,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #956] @ 2e3bd4 │ │ │ │ ldr r3, [pc, #956] @ 2e3bd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b1c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b1c │ │ │ │ ldr r1, [pc, #892] @ 2e3be0 │ │ │ │ @@ -147062,21 +147062,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3be4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e3564 │ │ │ │ ldr r0, [pc, #816] @ 2e3be8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e35f0 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 25393c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147110,29 +147110,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #632] @ 2e3bec │ │ │ │ ldr r2, [pc, #632] @ 2e3bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ ldr r2, [pc, #508] @ 2e3bac │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e3a58 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -147155,27 +147155,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #464] @ 2e3bf8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e3bd0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e39bc │ │ │ │ @@ -147194,110 +147194,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #316] @ 2e3c00 │ │ │ │ ldr r2, [pc, #316] @ 2e3c04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3c0c │ │ │ │ ldr r0, [pc, #264] @ 2e3c10 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ ldr r0, [pc, #240] @ 2e3c14 │ │ │ │ ldr r3, [pc, #240] @ 2e3c18 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3c1c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e3844 │ │ │ │ ldr r1, [pc, #208] @ 2e3c20 │ │ │ │ ldr r3, [pc, #208] @ 2e3c24 │ │ │ │ ldr r0, [pc, #208] @ 2e3c28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ ldr r1, [pc, #176] @ 2e3c2c │ │ │ │ ldr r3, [pc, #176] @ 2e3c30 │ │ │ │ ldr r0, [pc, #176] @ 2e3c34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e38e4 │ │ │ │ addseq r7, ip, r8, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r8, lsl r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, ip, r4, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000048b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r0, ip, lsl #8 │ │ │ │ + rsbseq r3, r0, ip, lsr #7 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r2, r0, r4, ror r0 │ │ │ │ + rsbseq r2, r0, r4, lsl r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r8, r9, ip, lsr #13 │ │ │ │ - ldrheq r3, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00701e9c │ │ │ │ - rsbseq r3, r0, r8, lsl #5 │ │ │ │ - rsbseq r3, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x00701f98 │ │ │ │ - rsbseq r8, r9, r0, asr r5 │ │ │ │ - rsbseq r3, r0, ip, asr #2 │ │ │ │ - rsbseq r1, r0, ip, lsr sp │ │ │ │ - ldrsheq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00701c90 │ │ │ │ - rsbseq r2, r0, ip, lsr #29 │ │ │ │ - rsbseq r2, r0, r8, asr #29 │ │ │ │ - rsbseq r1, r0, ip, ror #23 │ │ │ │ - rsbseq r3, r0, r8, lsl r1 │ │ │ │ - rsbseq r1, r0, ip, lsr ip │ │ │ │ - rsbseq r8, r9, r0, lsr #7 │ │ │ │ - rsbseq r2, r0, r8, lsr #31 │ │ │ │ - rsbseq r1, r0, ip, lsl #24 │ │ │ │ - rsbseq r8, r9, r0, ror r3 │ │ │ │ - rsbseq r2, r0, r8, ror #30 │ │ │ │ - rsbseq r1, r0, r4, ror #23 │ │ │ │ - ldrsheq r2, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, r0, r8, lsl #28 │ │ │ │ - ldrheq r1, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r8, r9, ip, asr #12 │ │ │ │ + rsbseq r3, r0, ip, asr r2 │ │ │ │ + rsbseq r1, r0, ip, lsr lr │ │ │ │ + rsbseq r3, r0, r8, lsr #4 │ │ │ │ + rsbseq r3, r0, r8, lsr #5 │ │ │ │ + rsbseq r1, r0, r8, lsr pc │ │ │ │ + ldrsheq r8, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r3, r0, ip, ror #1 │ │ │ │ + ldrsbeq r1, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00703194 │ │ │ │ + rsbseq r1, r0, r0, lsr ip │ │ │ │ + rsbseq r2, r0, ip, asr #28 │ │ │ │ + rsbseq r2, r0, r8, ror #28 │ │ │ │ + rsbseq r1, r0, ip, lsl #23 │ │ │ │ + ldrheq r3, [r0], #-8 @ │ │ │ │ + ldrsbeq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r9, r0, asr #6 │ │ │ │ + rsbseq r2, r0, r8, asr #30 │ │ │ │ + rsbseq r1, r0, ip, lsr #23 │ │ │ │ + rsbseq r8, r9, r0, lsl r3 │ │ │ │ + rsbseq r2, r0, r8, lsl #30 │ │ │ │ + rsbseq r1, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x00702d90 │ │ │ │ + rsbseq r2, r0, r8, lsr #27 │ │ │ │ + rsbseq r1, r0, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e3e14 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -147382,57 +147382,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [pc, #136] @ 2e3e3c │ │ │ │ ldr r3, [pc, #136] @ 2e3e40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e3d38 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e3e48 │ │ │ │ ldr r3, [pc, #88] @ 2e3e4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e3e50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e3d38 │ │ │ │ addseq r7, ip, r8, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r7, ip, r0, ror r1 │ │ │ │ addseq r7, ip, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r9, r0, lsl r1 │ │ │ │ - rsbseq r2, r0, ip, ror lr │ │ │ │ - rsbseq r1, r0, r0, lsl #18 │ │ │ │ - ldrsbeq r8, [r9], #-4 @ │ │ │ │ - rsbseq r2, r0, r8, lsr lr │ │ │ │ - rsbseq r1, r0, r0, asr #18 │ │ │ │ + ldrheq r8, [r9], #-0 @ │ │ │ │ + rsbseq r2, r0, ip, lsl lr │ │ │ │ + rsbseq r1, r0, r0, lsr #17 │ │ │ │ + rsbseq r8, r9, r4, ror r0 │ │ │ │ + ldrsbeq r2, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, r0, r0, ror #17 │ │ │ │ │ │ │ │ 002e3e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2e3ef8 │ │ │ │ @@ -147460,26 +147460,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r1, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r0, r4, lsr #27 │ │ │ │ - addeq r5, r4, r8, lsr #10 │ │ │ │ - rsbseq r2, r0, r4, lsl #27 │ │ │ │ + rsbseq r1, r9, ip, asr r8 │ │ │ │ + rsbseq r2, r0, r4, asr #26 │ │ │ │ + addeq r5, r4, r8, asr #9 │ │ │ │ + rsbseq r2, r0, r4, lsr #26 │ │ │ │ │ │ │ │ 002e3f08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -147556,15 +147556,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afd48 │ │ │ │ + bl 7afce8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2e42f8 │ │ │ │ ldr r3, [pc, #656] @ 2e42ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -147587,15 +147587,15 @@ │ │ │ │ bhi 2e40bc │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2e4214 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b8d3c │ │ │ │ + bl 9b8cdc │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2e40e0 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2e4170 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147659,24 +147659,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2e4310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e40e0 │ │ │ │ ldr r2, [pc, #228] @ 2e4300 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e40bc │ │ │ │ @@ -147699,54 +147699,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e4318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e40bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2e431c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e40e0 │ │ │ │ ldr r0, [pc, #76] @ 2e4320 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e40bc │ │ │ │ addseq r6, ip, r0, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, ip, r8, ror #28 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ addseq r6, ip, ip, asr #27 │ │ │ │ addseq r6, ip, r8, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r0, ip, lsr r4 │ │ │ │ + ldrsbeq r0, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ - ldrsheq r0, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq r0, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r0, r0, r4, lsl r3 │ │ │ │ + @ instruction: 0x00700290 │ │ │ │ + @ instruction: 0x00700398 │ │ │ │ + ldrheq r0, [r0], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002e4324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -147805,19 +147805,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 254a94 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2e4440 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8b04 │ │ │ │ + bl 9b8aa4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b8cec │ │ │ │ + bl 9b8c8c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2e43a4 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c97a4 │ │ │ │ b 2e43a4 │ │ │ │ @@ -147849,44 +147849,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ ldr r8, [pc, #2736] @ 2e4f88 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e471c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4504 │ │ │ │ ldr r0, [pc, #2712] @ 2e4f8c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a8378 │ │ │ │ + bl 7a8318 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4800 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4710 │ │ │ │ ldr r0, [pc, #2656] @ 2e4f90 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2e4f94 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -147910,15 +147910,15 @@ │ │ │ │ bne 2e45b8 │ │ │ │ ldr r3, [pc, #2536] @ 2e4f98 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2e4908 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2e45dc │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -147927,15 +147927,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8368 │ │ │ │ + bl 7a8308 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e461c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4848 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -147994,29 +147994,29 @@ │ │ │ │ bl 2ca2cc │ │ │ │ ldr r1, [pc, #2220] @ 2e4fac │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c98c4 │ │ │ │ b 2e4754 │ │ │ │ - bl 94d198 │ │ │ │ + bl 94d138 │ │ │ │ mov r9, #0 │ │ │ │ b 2e4544 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #2164] @ 2e4fa8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4a00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c97f4 │ │ │ │ ldr r2, [pc, #2132] @ 2e4fb0 │ │ │ │ ldr r3, [pc, #2084] @ 2e4f84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -148057,15 +148057,15 @@ │ │ │ │ bne 2e4bc4 │ │ │ │ mov r0, fp │ │ │ │ bl 2556e8 │ │ │ │ b 2e47c0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #1936] @ 2e4fa8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4d0c │ │ │ │ mov r0, r4 │ │ │ │ @@ -148106,33 +148106,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #1764] @ 2e4fc0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2e4fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c40ac │ │ │ │ + bl 7c404c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4c54 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -148168,27 +148168,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #1524] @ 2e4fc8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2e4fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r3, [pc, #1452] @ 2e4fb4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4744 │ │ │ │ ldr r3, [pc, #1436] @ 2e4fb8 │ │ │ │ @@ -148204,27 +148204,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #1388] @ 2e4fd0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2e4fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e4744 │ │ │ │ ldr r3, [pc, #1344] @ 2e4fd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4d9c │ │ │ │ ldr r3, [pc, #1292] @ 2e4fb8 │ │ │ │ @@ -148240,23 +148240,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e4fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46bc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148279,29 +148279,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #1104] @ 2e4fe0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2e4fe4 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2e4fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r3, [pc, #1000] @ 2e4fb4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e47f4 │ │ │ │ ldr r3, [pc, #984] @ 2e4fb8 │ │ │ │ @@ -148317,31 +148317,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #964] @ 2e4fec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2e4ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a2b0 │ │ │ │ + bl 99a250 │ │ │ │ ldr r3, [pc, #832] @ 2e4fa8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2e47f4 │ │ │ │ ldr r3, [pc, #820] @ 2e4fb4 │ │ │ │ @@ -148363,27 +148363,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #788] @ 2e4ff4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2e4ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r3, [pc, #672] @ 2e4fb4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4828 │ │ │ │ ldr r3, [pc, #656] @ 2e4fb8 │ │ │ │ @@ -148399,27 +148399,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #652] @ 2e4ffc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2e5000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e4828 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46bc │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2e4b2c │ │ │ │ ldr r3, [pc, #508] @ 2e4fb4 │ │ │ │ @@ -148439,162 +148439,162 @@ │ │ │ │ beq 2e4ec0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #500] @ 2e5004 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2e5008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47c0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2e500c │ │ │ │ ldr r0, [pc, #452] @ 2e5010 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e4744 │ │ │ │ ldr r0, [pc, #428] @ 2e5014 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e4b0c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2e5018 │ │ │ │ ldr r0, [pc, #404] @ 2e501c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e4828 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2e5020 │ │ │ │ ldr r0, [pc, #376] @ 2e5024 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2e5028 │ │ │ │ ldr r0, [pc, #348] @ 2e502c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47c0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2e5030 │ │ │ │ ldr r0, [pc, #320] @ 2e5034 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ ldr r3, [pc, #296] @ 2e5038 │ │ │ │ ldr r0, [pc, #296] @ 2e503c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2e5040 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2e5044 │ │ │ │ ldr r0, [pc, #256] @ 2e5048 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2e504c │ │ │ │ ldr r0, [pc, #228] @ 2e5050 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2e47f4 │ │ │ │ addseq r6, ip, r4, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, ip, r0, asr r9 │ │ │ │ - @ instruction: 0x00702790 │ │ │ │ - rsbseq r2, r0, r4, asr r7 │ │ │ │ - rsbseq lr, r9, r4, lsl fp │ │ │ │ + rsbseq r2, r0, r0, lsr r7 │ │ │ │ + ldrsheq r2, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq lr, [r9], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq r7, r9, r4, asr r8 │ │ │ │ - rsbseq r4, sl, r4, lsr #32 │ │ │ │ + ldrsheq r7, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, sl, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r6, ip, r8, asr #13 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r0, r8, asr r4 │ │ │ │ - ldrsbeq r0, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r2, r0, r0, lsr #6 │ │ │ │ - rsbseq r0, r0, r4, ror #25 │ │ │ │ - rsbseq r2, r0, r8, lsr #4 │ │ │ │ - rsbseq r0, r0, r4, asr ip │ │ │ │ + ldrsheq r2, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r0, r0, ip, ror sp │ │ │ │ + rsbseq r2, r0, r0, asr #5 │ │ │ │ + rsbseq r0, r0, r4, lsl #25 │ │ │ │ + rsbseq r2, r0, r8, asr #3 │ │ │ │ + ldrsheq r0, [r0], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r0, asr pc │ │ │ │ - rsbseq r2, r0, ip, asr #4 │ │ │ │ - rsbseq r7, r9, r4, lsr r3 │ │ │ │ - rsbseq r2, r0, r4, asr #4 │ │ │ │ - rsbseq r0, r0, r0, lsr #22 │ │ │ │ - rsbseq r2, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x00700a90 │ │ │ │ - ldrsheq r1, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsbeq r0, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, r0, r4, lsr pc │ │ │ │ - rsbseq r0, r0, r8, asr #18 │ │ │ │ - rsbseq r1, r0, ip, lsr #29 │ │ │ │ - rsbseq r0, r0, r8, lsr #17 │ │ │ │ - rsbseq r1, r0, r4, asr #28 │ │ │ │ - ldrsheq r0, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, r0, r8, lsr pc │ │ │ │ - rsbseq r1, r0, r0, lsr #28 │ │ │ │ - ldrheq r0, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r1, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x00700898 │ │ │ │ - ldrsheq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r0, r0, r4, ror r8 │ │ │ │ - rsbseq r1, r0, r0, asr #28 │ │ │ │ - rsbseq r0, r0, r0, asr r8 │ │ │ │ - ldrheq r6, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r0, r0, r4, lsr #16 │ │ │ │ - rsbseq r1, r0, r4, asr #29 │ │ │ │ + rsbseq r2, r0, ip, ror #3 │ │ │ │ + ldrsbeq r7, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r2, r0, r4, ror #3 │ │ │ │ + rsbseq r0, r0, r0, asr #21 │ │ │ │ + rsbseq r2, r0, ip, lsl #1 │ │ │ │ + rsbseq r0, r0, r0, lsr sl │ │ │ │ + @ instruction: 0x00701f98 │ │ │ │ + rsbseq r0, r0, r8, ror r9 │ │ │ │ + ldrsbeq r1, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r0, r0, r8, ror #17 │ │ │ │ + rsbseq r1, r0, ip, asr #28 │ │ │ │ + rsbseq r0, r0, r8, asr #16 │ │ │ │ + rsbseq r1, r0, r4, ror #27 │ │ │ │ + @ instruction: 0x00700894 │ │ │ │ + ldrsbeq r1, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r1, r0, r0, asr #27 │ │ │ │ + rsbseq r0, r0, ip, asr r8 │ │ │ │ + rsbseq r1, r0, r8, lsl #28 │ │ │ │ + rsbseq r0, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x00701d90 │ │ │ │ - ldrsheq r0, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r1, r0, r8, lsl #27 │ │ │ │ - ldrsbeq r0, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, r0, r4, lsl r8 │ │ │ │ + rsbseq r1, r0, r0, ror #27 │ │ │ │ + ldrsheq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r6, r9, r4, asr pc │ │ │ │ + rsbseq r0, r0, r4, asr #15 │ │ │ │ + rsbseq r1, r0, r4, ror #28 │ │ │ │ + rsbseq r1, r0, r0, lsr sp │ │ │ │ + @ instruction: 0x0070079c │ │ │ │ + rsbseq r1, r0, r8, lsr #26 │ │ │ │ + rsbseq r0, r0, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -148637,15 +148637,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2e5128 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e5120 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98a670 │ │ │ │ + b 98a610 │ │ │ │ pop {r4, lr} │ │ │ │ b 2555e0 │ │ │ │ bl 255304 │ │ │ │ b 2e5110 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148743,18 +148743,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2e519c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c5cd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, r0, lsl #25 │ │ │ │ - rsbseq r1, r0, ip, lsl #24 │ │ │ │ - ldrsheq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r1, r0, r8, ror #23 │ │ │ │ - ldrsbeq r1, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r0, ip, lsr #23 │ │ │ │ + @ instruction: 0x00701b9c │ │ │ │ + rsbseq r1, r0, r8, lsl #23 │ │ │ │ + rsbseq r1, r0, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2e546c │ │ │ │ ldr r3, [pc, #380] @ 2e5470 │ │ │ │ @@ -148852,18 +148852,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e531c │ │ │ │ b 2e534c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r4, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c5ad0 │ │ │ │ - rsbseq r1, r0, r4, ror sl │ │ │ │ - rsbseq r1, r0, r4, asr #20 │ │ │ │ rsbseq r1, r0, r4, lsl sl │ │ │ │ + rsbseq r1, r0, r4, ror #19 │ │ │ │ ldrheq r1, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r1, r0, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -148948,25 +148948,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2e59b0 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ ldr r1, [pc, #944] @ 2e59b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ ldr r1, [pc, #928] @ 2e59b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2e58e8 │ │ │ │ ldr r1, [pc, #900] @ 2e59bc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ @@ -149004,32 +149004,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2e57d8 │ │ │ │ ldr r1, [pc, #764] @ 2e59c8 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ ldr r7, [pc, #744] @ 2e59cc │ │ │ │ ldr r1, [pc, #744] @ 2e59d0 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e524 │ │ │ │ + bl 99e4c4 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #684] @ 2e59d4 │ │ │ │ ldr r3, [pc, #632] @ 2e59a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -149071,33 +149071,33 @@ │ │ │ │ bne 2e565c │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2e5694 │ │ │ │ ldr r1, [pc, #516] @ 2e59e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e198 │ │ │ │ + bl 99e138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e587c │ │ │ │ ldr r1, [pc, #496] @ 2e59e8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e198 │ │ │ │ + bl 99e138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5708 │ │ │ │ ldr ip, [pc, #476] @ 2e59ec │ │ │ │ ldr r3, [pc, #476] @ 2e59f0 │ │ │ │ ldr r1, [pc, #476] @ 2e59f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r6, #0 │ │ │ │ b 2e5714 │ │ │ │ ldr r1, [pc, #440] @ 2e59f8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -149118,125 +149118,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2e5a08 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2e5a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2e5830 │ │ │ │ ldr r1, [pc, #352] @ 2e5a10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a050 │ │ │ │ + bl 999ff0 │ │ │ │ b 2e5830 │ │ │ │ ldr ip, [pc, #336] @ 2e5a14 │ │ │ │ ldr r3, [pc, #336] @ 2e5a18 │ │ │ │ ldr r1, [pc, #336] @ 2e5a1c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2e5a20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2e5830 │ │ │ │ ldr r0, [pc, #308] @ 2e5a24 │ │ │ │ ldr r3, [pc, #308] @ 2e5a28 │ │ │ │ ldr r1, [pc, #308] @ 2e5a2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [pc, #280] @ 2e5a30 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ b 2e5830 │ │ │ │ ldr r1, [pc, #264] @ 2e5a34 │ │ │ │ ldr r3, [pc, #264] @ 2e5a38 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2e5a3c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2e5a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [pc, #240] @ 2e5a44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ b 2e5830 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2e5a48 │ │ │ │ ldr r3, [pc, #220] @ 2e5a4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2e5a50 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2e5a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [pc, #196] @ 2e5a58 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ b 2e5830 │ │ │ │ addseq r5, ip, r0, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, r4, asr r8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r1, r0, r0, ror #16 │ │ │ │ - rsbseq r3, r6, r8, ror sl │ │ │ │ - rsbseq r1, r0, r8, asr #16 │ │ │ │ - rsbseq r3, r6, r4, asr #16 │ │ │ │ - ldrsbeq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, r0, r4, asr #17 │ │ │ │ - ldrsheq r1, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, r0, r0, lsl #16 │ │ │ │ + rsbseq r3, r6, r8, lsl sl │ │ │ │ + rsbseq r1, r0, r8, ror #15 │ │ │ │ + rsbseq r3, r6, r4, ror #15 │ │ │ │ + rsbseq r1, r0, r4, ror r8 │ │ │ │ + rsbseq r1, r0, r4, ror #16 │ │ │ │ + @ instruction: 0x00701898 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, r8, ror #17 │ │ │ │ + rsbseq r1, r0, r8, lsl #17 │ │ │ │ @ instruction: 0x009c56fc │ │ │ │ - rsbseq r1, r0, r0, lsl #15 │ │ │ │ - rsbseq r1, r0, r0, ror r7 │ │ │ │ - rsbseq sl, r0, ip, asr #24 │ │ │ │ - rsbseq r1, r0, r8, ror #15 │ │ │ │ - ldrsbeq r1, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r3, r4, r8, ror #23 │ │ │ │ - rsbseq r1, r0, ip, asr #12 │ │ │ │ - rsbseq r1, r0, r8, lsl #14 │ │ │ │ - rsbseq r1, r0, r4, lsr #13 │ │ │ │ - rsbseq r1, r0, r0, asr r7 │ │ │ │ - addeq r3, r4, r0, ror fp │ │ │ │ - ldrsbeq r1, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r0, r0, lsr #14 │ │ │ │ + rsbseq r1, r0, r0, lsl r7 │ │ │ │ + rsbseq sl, r0, ip, ror #23 │ │ │ │ + rsbseq r1, r0, r8, lsl #15 │ │ │ │ + rsbseq r1, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x00701794 │ │ │ │ + addeq r3, r4, r8, lsl #23 │ │ │ │ + rsbseq r1, r0, ip, ror #11 │ │ │ │ + rsbseq r1, r0, r8, lsr #13 │ │ │ │ + rsbseq r1, r0, r4, asr #12 │ │ │ │ + ldrsheq r1, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r3, r4, r0, lsl fp │ │ │ │ + rsbseq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - ldrsheq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq r2, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq r3, r4, r0, lsr fp │ │ │ │ - @ instruction: 0x00701594 │ │ │ │ + @ instruction: 0x00701694 │ │ │ │ + rsbseq r2, r6, r0, ror r6 │ │ │ │ + ldrdeq r3, [r4], r0 │ │ │ │ + rsbseq r1, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq r1, r0, r8, lsl #11 │ │ │ │ - addeq r3, r4, r4, lsl #22 │ │ │ │ - rsbseq r1, r0, r4, ror #10 │ │ │ │ - rsbseq r1, r0, r4, lsl #11 │ │ │ │ - rsbseq r1, r0, r4, lsr #12 │ │ │ │ - addeq r3, r4, r0, asr #21 │ │ │ │ + rsbseq r1, r0, r8, lsr #10 │ │ │ │ + addeq r3, r4, r4, lsr #21 │ │ │ │ + rsbseq r1, r0, r4, lsl #10 │ │ │ │ rsbseq r1, r0, r4, lsr #10 │ │ │ │ + rsbseq r1, r0, r4, asr #11 │ │ │ │ + addeq r3, r4, r0, ror #20 │ │ │ │ + rsbseq r1, r0, r4, asr #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, ip, lsl r6 │ │ │ │ - rsbseq r1, r0, r4, lsr #11 │ │ │ │ - addeq r3, r4, r0, lsl #21 │ │ │ │ - rsbseq r1, r0, r4, ror #9 │ │ │ │ + ldrheq r1, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, r0, r4, asr #10 │ │ │ │ + addeq r3, r4, r0, lsr #20 │ │ │ │ + rsbseq r1, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq r1, r0, r8, lsl #10 │ │ │ │ + rsbseq r1, r0, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2e5c80 │ │ │ │ ldr r3, [pc, #524] @ 2e5c84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149341,15 +149341,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2e5cbc │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e5b48 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2e5cc0 │ │ │ │ ldr r3, [pc, #132] @ 2e5cc4 │ │ │ │ @@ -149361,15 +149361,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253fcc │ │ │ │ b 2e5c20 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c53b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, r0, lsl #7 │ │ │ │ @@ -149378,21 +149378,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, r8, asr #21 │ │ │ │ @ instruction: 0x009c52d4 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, ror #6 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ - rsbseq r1, r0, r8, ror #8 │ │ │ │ - addeq r3, r4, r4, lsl #16 │ │ │ │ - rsbseq r1, r0, r0, ror #4 │ │ │ │ + rsbseq r1, r0, r8, lsl #8 │ │ │ │ + addeq r3, r4, r4, lsr #15 │ │ │ │ + rsbseq r1, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq r1, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x008437b0 │ │ │ │ - rsbseq r1, r0, r0, lsl r2 │ │ │ │ + rsbseq r1, r0, ip, asr #7 │ │ │ │ + addeq r3, r4, r0, asr r7 │ │ │ │ + ldrheq r1, [r0], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -149546,27 +149546,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2e5f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00701390 │ │ │ │ - rsbseq r1, r0, r0, ror #6 │ │ │ │ - ldrheq pc, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r4, sl, ip, asr #24 │ │ │ │ - rsbseq sp, r0, r0, asr r4 │ │ │ │ - ldrsbeq r1, [r0], #-20 @ 0xffffffec @ │ │ │ │ - addeq r3, r4, ip, ror #9 │ │ │ │ - rsbseq r0, r0, ip, asr #30 │ │ │ │ - @ instruction: 0x00701198 │ │ │ │ + rsbseq r1, r0, r0, lsr r3 │ │ │ │ + rsbseq r1, r0, r0, lsl #6 │ │ │ │ + rsbseq pc, sl, r0, asr sl @ │ │ │ │ + rsbseq r4, sl, ip, ror #23 │ │ │ │ + ldrsheq sp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r1, r0, r4, ror r1 │ │ │ │ + addeq r3, r4, ip, lsl #9 │ │ │ │ + rsbseq r0, r0, ip, ror #29 │ │ │ │ + rsbseq r1, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r3, r4, r8, asr #9 │ │ │ │ - rsbseq r0, r0, ip, lsr #30 │ │ │ │ - rsbseq r1, r0, r8, ror r1 │ │ │ │ + addeq r3, r4, r8, ror #8 │ │ │ │ + rsbseq r0, r0, ip, asr #29 │ │ │ │ + rsbseq r1, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2e6038 │ │ │ │ ldr r9, [pc, #156] @ 2e603c │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -149604,16 +149604,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq r1, [r0], #-0 @ │ │ │ │ - rsbseq r1, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x00701090 │ │ │ │ + rsbseq r1, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149680,16 +149680,16 @@ │ │ │ │ bl 253fcc │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2e606c │ │ │ │ b 2e60f0 │ │ │ │ - rsbseq r1, r0, r8, lsl r0 │ │ │ │ - rsbseq r0, r0, ip, asr pc │ │ │ │ + ldrheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2e62ec │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -149769,29 +149769,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e5054 │ │ │ │ b 2e61d4 │ │ │ │ ldr r1, [pc, #64] @ 2e6304 │ │ │ │ ldr r0, [pc, #64] @ 2e6308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mov r0, r5 │ │ │ │ bl 253fcc │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2e61d4 │ │ │ │ bl 255e94 │ │ │ │ umullseq r4, ip, r4, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r4, ip, r4, asr #24 │ │ │ │ - rsbseq r0, r0, r0, lsl lr │ │ │ │ + ldrheq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ adceq ip, fp, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -150074,38 +150074,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2e67f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009c4af4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r4, lsr #14 │ │ │ │ + rsbseq sl, r9, r4, asr #13 │ │ │ │ + ldrheq r0, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, r0, r8, lsr #26 │ │ │ │ + rsbseq r0, r0, r0, lsr sp │ │ │ │ rsbseq r0, r0, r0, lsl sp │ │ │ │ - rsbseq r0, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x00700d90 │ │ │ │ - rsbseq r0, r0, r0, ror sp │ │ │ │ - rsbseq r0, r0, r4, asr #26 │ │ │ │ - rsbseq r9, pc, ip, lsl #13 │ │ │ │ - rsbseq r0, r0, r8, lsl ip │ │ │ │ - rsbseq r0, r0, r8, lsl #24 │ │ │ │ - ldrsheq r0, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r0, r0, r8, ror #23 │ │ │ │ + rsbseq r0, r0, r4, ror #25 │ │ │ │ + rsbseq r9, pc, ip, lsr #12 │ │ │ │ + ldrheq r0, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r0, r0, r8, lsr #23 │ │ │ │ + @ instruction: 0x00700b98 │ │ │ │ + rsbseq r0, r0, r8, lsl #23 │ │ │ │ addseq r4, ip, r8, lsr #16 │ │ │ │ - ldrsheq r9, [pc], #-64 @ │ │ │ │ - rsbseq r0, r0, r4, lsr #20 │ │ │ │ - ldrsheq r0, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r0, ip, asr #19 │ │ │ │ - ldrsbeq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r9, pc, ip, asr r4 @ │ │ │ │ - @ instruction: 0x00842cb4 │ │ │ │ - rsbseq r0, r0, r8, lsl r7 │ │ │ │ - rsbseq r0, r0, r4, lsr #20 │ │ │ │ - umulleq r2, r4, r0, ip │ │ │ │ - ldrsheq r0, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, r0, ip, lsl #20 │ │ │ │ + @ instruction: 0x007f9490 │ │ │ │ + rsbseq r0, r0, r4, asr #19 │ │ │ │ + @ instruction: 0x00700998 │ │ │ │ + rsbseq r0, r0, ip, ror #18 │ │ │ │ + rsbseq sl, r9, r0, ror r3 │ │ │ │ + ldrsheq r9, [pc], #-60 @ │ │ │ │ + addeq r2, r4, r4, asr ip │ │ │ │ + ldrheq r0, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r0, r4, asr #19 │ │ │ │ + addeq r2, r4, r0, lsr ip │ │ │ │ + @ instruction: 0x00700690 │ │ │ │ + rsbseq r0, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2e6964 │ │ │ │ @@ -150195,15 +150195,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2e6888 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ umullseq r4, ip, r0, r5 │ │ │ │ - rsbseq r0, r0, r0, asr #17 │ │ │ │ + rsbseq r0, r0, r0, ror #16 │ │ │ │ │ │ │ │ 002e6978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -150282,15 +150282,15 @@ │ │ │ │ beq 2e6b38 │ │ │ │ mov r5, r8 │ │ │ │ b 2e69f0 │ │ │ │ ldr r1, [pc, #360] @ 2e6c28 │ │ │ │ ldr r0, [pc, #360] @ 2e6c2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mov r0, r4 │ │ │ │ bl 253fcc │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -150370,23 +150370,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 255e94 │ │ │ │ addseq r4, ip, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r0, r4, lsl r6 │ │ │ │ + ldrheq r0, [r0], #-84 @ 0xffffffac @ │ │ │ │ adceq fp, fp, r8, asr #31 │ │ │ │ addseq r4, ip, r4, lsr #6 │ │ │ │ - addeq r2, r4, r0, lsr #16 │ │ │ │ - rsbseq r0, r0, r4, lsl #5 │ │ │ │ - rsbseq r0, r0, r4, lsl r6 │ │ │ │ - strdeq r2, [r4], ip │ │ │ │ - rsbseq r0, r0, r0, ror #4 │ │ │ │ - ldrsbeq r0, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r2, r4, r0, asr #15 │ │ │ │ + rsbseq r0, r0, r4, lsr #4 │ │ │ │ + ldrheq r0, [r0], #-84 @ 0xffffffac @ │ │ │ │ + umulleq r2, r4, ip, r7 │ │ │ │ + rsbseq r0, r0, r0, lsl #4 │ │ │ │ + rsbseq r0, r0, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -150562,16 +150562,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r0, r4, lsr #4 │ │ │ │ - ldrsheq r0, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r0, r4, asr #3 │ │ │ │ + @ instruction: 0x00700194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150730,18 +150730,18 @@ │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253fcc │ │ │ │ str r5, [r4] │ │ │ │ b 2e6fbc │ │ │ │ - rsbseq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r0, r0, r8, lsl r1 │ │ │ │ - rsbseq r0, r0, r0 │ │ │ │ - strheq pc, [pc], #-244 @ │ │ │ │ + rsbseq r0, r0, r0, asr #1 │ │ │ │ + ldrheq r0, [r0], #-8 @ │ │ │ │ + rsbeq pc, pc, r0, lsr #31 │ │ │ │ + rsbeq pc, pc, r4, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2e72fc │ │ │ │ ldr r3, [pc, #264] @ 2e7300 │ │ │ │ @@ -150937,16 +150937,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255c7c │ │ │ │ str r8, [r4] │ │ │ │ b 2e73dc │ │ │ │ bl 2e630c │ │ │ │ mov r5, r0 │ │ │ │ b 2e746c │ │ │ │ - rsbeq pc, pc, ip, asr #26 │ │ │ │ - rsbeq pc, pc, r8, lsl sp @ │ │ │ │ + rsbeq pc, pc, ip, ror #25 │ │ │ │ + strheq pc, [pc], #-200 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2e7908 │ │ │ │ mov r4, r3 │ │ │ │ @@ -151172,15 +151172,15 @@ │ │ │ │ beq 2e76a8 │ │ │ │ b 2e7830 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2e791c │ │ │ │ ldr r0, [pc, #116] @ 2e7920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mov r0, r5 │ │ │ │ bl 253fcc │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151196,20 +151196,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7924 │ │ │ │ ldr r0, [pc, #40] @ 2e7928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e78b0 │ │ │ │ @ instruction: 0x009c38f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, r0, lsr #22 │ │ │ │ + rsbeq pc, pc, r0, asr #21 │ │ │ │ umullseq r3, ip, r0, r8 │ │ │ │ - rsbeq pc, pc, r8, asr #21 │ │ │ │ - rsbeq pc, pc, ip, lsr #16 │ │ │ │ + rsbeq pc, pc, r8, ror #20 │ │ │ │ + rsbeq pc, pc, ip, asr #15 │ │ │ │ adceq fp, fp, r0, ror #3 │ │ │ │ - ldrdeq pc, [pc], #-120 @ │ │ │ │ + rsbeq pc, pc, r8, ror r7 @ │ │ │ │ adceq fp, fp, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -151399,18 +151399,18 @@ │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 253fcc │ │ │ │ str r5, [r4] │ │ │ │ b 2e7a18 │ │ │ │ - @ instruction: 0x006ff690 │ │ │ │ - rsbeq pc, pc, ip, asr #12 │ │ │ │ - rsbeq pc, pc, r8, lsl #11 │ │ │ │ - rsbeq pc, pc, r0, asr #10 │ │ │ │ + rsbeq pc, pc, r0, lsr r6 @ │ │ │ │ + rsbeq pc, pc, ip, ror #11 │ │ │ │ + rsbeq pc, pc, r8, lsr #10 │ │ │ │ + rsbeq pc, pc, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2e7f9c │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -151597,15 +151597,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2e7ea0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2e7fb4 │ │ │ │ ldr r0, [pc, #104] @ 2e7fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mov r0, r5 │ │ │ │ bl 253fcc │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151617,19 +151617,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2e7d68 │ │ │ │ bl 255e94 │ │ │ │ @ instruction: 0x009c31b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, r4, ror #7 │ │ │ │ + rsbeq pc, pc, r4, lsl #7 │ │ │ │ addseq r3, ip, r4, asr r1 │ │ │ │ - rsbeq pc, pc, ip, lsl #7 │ │ │ │ + rsbeq pc, pc, ip, lsr #6 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbeq pc, pc, r8, lsl #3 │ │ │ │ + rsbeq pc, pc, r8, lsr #2 │ │ │ │ adceq sl, fp, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e8100 │ │ │ │ @@ -151882,16 +151882,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255c7c │ │ │ │ str r8, [r4] │ │ │ │ b 2e8294 │ │ │ │ bl 2e630c │ │ │ │ mov r5, r0 │ │ │ │ b 2e832c │ │ │ │ - @ instruction: 0x006fee94 │ │ │ │ - rsbeq lr, pc, r0, ror #28 │ │ │ │ + rsbeq lr, pc, r4, lsr lr @ │ │ │ │ + rsbeq lr, pc, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -152346,47 +152346,47 @@ │ │ │ │ b 2e8964 │ │ │ │ mov r6, r0 │ │ │ │ b 2e87f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r8, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, ip, r4, lsl r6 │ │ │ │ - strheq lr, [pc], #-80 @ │ │ │ │ - rsbeq lr, pc, r8, lsl #11 │ │ │ │ - rsbeq lr, pc, ip, ror #10 │ │ │ │ - rsbeq lr, pc, r4, asr r5 @ │ │ │ │ - rsbseq r8, r9, r0, ror #2 │ │ │ │ - rsbeq lr, pc, ip, asr #14 │ │ │ │ - rsbeq lr, pc, ip, asr #15 │ │ │ │ - ldrdeq lr, [pc], #-116 @ │ │ │ │ - strheq lr, [pc], #-116 @ │ │ │ │ - @ instruction: 0x006fe794 │ │ │ │ - strdeq lr, [pc], #-80 @ │ │ │ │ - ldrsheq r7, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, pc, r0, asr r5 @ │ │ │ │ + rsbeq lr, pc, r8, lsr #10 │ │ │ │ + rsbeq lr, pc, ip, lsl #10 │ │ │ │ + strdeq lr, [pc], #-68 @ │ │ │ │ + rsbseq r8, r9, r0, lsl #2 │ │ │ │ + rsbeq lr, pc, ip, ror #13 │ │ │ │ + rsbeq lr, pc, ip, ror #14 │ │ │ │ + rsbeq lr, pc, r4, ror r7 @ │ │ │ │ + rsbeq lr, pc, r4, asr r7 @ │ │ │ │ + rsbeq lr, pc, r4, lsr r7 @ │ │ │ │ + @ instruction: 0x006fe590 │ │ │ │ + @ instruction: 0x00797f94 │ │ │ │ │ │ │ │ 002e8b38 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2e6978 │ │ │ │ ldr r2, [pc, #4] @ 2e8b50 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2ead78 │ │ │ │ - rsbeq lr, pc, r4, asr #13 │ │ │ │ + rsbeq lr, pc, r4, ror #12 │ │ │ │ ldr r2, [pc, #4] @ 2e8b60 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2ead78 │ │ │ │ - ldrdeq lr, [pc], #-104 @ │ │ │ │ + rsbeq lr, pc, r8, ror r6 @ │ │ │ │ ldr r2, [pc, #4] @ 2e8b70 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eacb4 │ │ │ │ - rsbeq lr, pc, r4, lsr #13 │ │ │ │ + rsbeq lr, pc, r4, asr #12 │ │ │ │ ldr r2, [pc, #4] @ 2e8b80 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eacb4 │ │ │ │ - strheq lr, [pc], #-104 @ │ │ │ │ + rsbeq lr, pc, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8be0 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eae44 │ │ │ │ @@ -152402,15 +152402,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x006fe698 │ │ │ │ + rsbeq lr, pc, r8, lsr r6 @ │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8c34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152440,15 +152440,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, ip, lsr #12 │ │ │ │ + rsbeq lr, pc, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8cd8 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eae44 │ │ │ │ @@ -152464,15 +152464,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, ip, ror r5 @ │ │ │ │ + rsbeq lr, pc, ip, lsl r5 @ │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8d2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152502,15 +152502,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, r0, lsl r5 @ │ │ │ │ + strheq lr, [pc], #-64 @ │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152580,28 +152580,28 @@ │ │ │ │ adceq r9, fp, r0, asr ip │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2e8eac │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992760 │ │ │ │ - rsbeq r1, pc, r4, lsr #14 │ │ │ │ + b 992700 │ │ │ │ + rsbeq r1, pc, r4, asr #13 │ │ │ │ ldr r3, [pc, #28] @ 2e8ed4 │ │ │ │ ldr r2, [pc, #28] @ 2e8ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2e8edc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r1, ip, ip, ror #30 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - strdeq r1, [pc], #-108 @ │ │ │ │ + @ instruction: 0x006f169c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -152659,18 +152659,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -153035,51 +153035,51 @@ │ │ │ │ beq 2e9684 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e9728 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2e96b0 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e95f0 │ │ │ │ ldr r3, [pc, #384] @ 2e9764 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e9614 │ │ │ │ b 2e9628 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9628 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9604 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9754 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2e9668 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9734 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e96c0 │ │ │ │ @@ -153132,15 +153132,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e95bc │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2e9770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 2e9668 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 255ed4 │ │ │ │ @ instruction: 0x009c18bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, ip, r4, lsr #17 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @@ -153263,41 +153263,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r9, [pc, #408] @ 2e9af8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9988 │ │ │ │ ldr r3, [pc, #384] @ 2e9afc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99bc │ │ │ │ mov r3, #0 │ │ │ │ b 2e99ac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99bc │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2e999c │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2e9af4 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -153333,27 +153333,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e99e0 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2e9b00 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 2e99e0 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -153371,17 +153371,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 255ed4 │ │ │ │ addseq r1, ip, r8, asr #9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x0083f9bc │ │ │ │ - rsbeq sp, pc, r8, asr #15 │ │ │ │ - strheq sp, [pc], #-112 @ │ │ │ │ + addeq pc, r3, ip, asr r9 @ │ │ │ │ + rsbeq sp, pc, r8, ror #14 │ │ │ │ + rsbeq sp, pc, r0, asr r7 @ │ │ │ │ │ │ │ │ 002e9b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -153474,18 +153474,18 @@ │ │ │ │ b 2e9c50 │ │ │ │ mvn r5, #10 │ │ │ │ b 2e9c50 │ │ │ │ adceq r8, fp, r4, ror #30 │ │ │ │ @ instruction: 0x009c12f0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adceq r8, fp, ip, lsl #30 │ │ │ │ - rsbeq r0, pc, ip, lsr sl @ │ │ │ │ + ldrdeq r0, [pc], #-156 @ │ │ │ │ @ instruction: 0x00ab8eb8 │ │ │ │ - rsbeq sp, pc, r4, ror #13 │ │ │ │ - rsbseq r9, r0, r8, lsr #13 │ │ │ │ + rsbeq sp, pc, r4, lsl #13 │ │ │ │ + rsbseq r9, r0, r8, asr #12 │ │ │ │ adceq r8, fp, ip, asr #28 │ │ │ │ addseq pc, ip, r4, ror sp @ │ │ │ │ │ │ │ │ 002e9cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -153554,18 +153554,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2e9e54 │ │ │ │ @@ -153585,15 +153585,15 @@ │ │ │ │ b 2e9e08 │ │ │ │ mvn r4, #10 │ │ │ │ b 2e9e08 │ │ │ │ adceq r8, fp, r4, asr #27 │ │ │ │ addseq r1, ip, r0, asr r1 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adceq r8, fp, r0, ror sp │ │ │ │ - rsbeq r0, pc, r0, lsr #17 │ │ │ │ + rsbeq r0, pc, r0, asr #16 │ │ │ │ adceq r8, fp, r4, ror #25 │ │ │ │ umlaleq r8, fp, r4, ip │ │ │ │ addseq pc, ip, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153609,15 +153609,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2ea188 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8f90 │ │ │ │ @@ -153792,50 +153792,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, ip, ip, lsr #31 │ │ │ │ adceq r8, fp, ip, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, ip, r8, asr fp @ │ │ │ │ - rsbeq sp, pc, r0, lsr r4 @ │ │ │ │ - ldrsheq r9, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq sp, [pc], #-48 @ │ │ │ │ + @ instruction: 0x0070939c │ │ │ │ addseq r0, ip, r4, lsr pc │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - ldrdeq sp, [pc], #-48 @ │ │ │ │ - rsbeq sp, pc, r0, lsl #7 │ │ │ │ + rsbeq sp, pc, r0, ror r3 @ │ │ │ │ + rsbeq sp, pc, r0, lsr #6 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - @ instruction: 0x00710094 │ │ │ │ + rsbseq r0, r1, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbeq sp, pc, r8, lsr r3 @ │ │ │ │ - rsbeq sp, pc, r0, lsr #6 │ │ │ │ - rsbeq sp, pc, ip, lsl #6 │ │ │ │ + ldrdeq sp, [pc], #-40 @ │ │ │ │ + rsbeq sp, pc, r0, asr #5 │ │ │ │ + rsbeq sp, pc, ip, lsr #5 │ │ │ │ addseq r0, ip, r4, asr #27 │ │ │ │ - addeq pc, r3, r4, ror #7 │ │ │ │ - ldrdeq sp, [pc], #-24 @ │ │ │ │ - @ instruction: 0x006fcf94 │ │ │ │ + addeq pc, r3, r4, lsl #7 │ │ │ │ + rsbeq sp, pc, r8, ror r1 @ │ │ │ │ + rsbeq ip, pc, r4, lsr pc @ │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq pc, r3, r0, asr #7 │ │ │ │ - strheq sp, [pc], #-20 @ │ │ │ │ - rsbeq ip, pc, r0, ror pc @ │ │ │ │ + addeq pc, r3, r0, ror #6 │ │ │ │ + rsbeq sp, pc, r4, asr r1 @ │ │ │ │ + rsbeq ip, pc, r0, lsl pc @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - umulleq pc, r3, ip, r3 @ │ │ │ │ - @ instruction: 0x006fd190 │ │ │ │ - rsbeq ip, pc, ip, asr #30 │ │ │ │ + addeq pc, r3, ip, lsr r3 @ │ │ │ │ + rsbeq sp, pc, r0, lsr r1 @ │ │ │ │ + rsbeq ip, pc, ip, ror #29 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq pc, r3, r8, ror r3 @ │ │ │ │ - rsbeq sp, pc, ip, ror #2 │ │ │ │ - rsbeq ip, pc, r8, lsr #30 │ │ │ │ + addeq pc, r3, r8, lsl r3 @ │ │ │ │ + rsbeq sp, pc, ip, lsl #2 │ │ │ │ + rsbeq ip, pc, r8, asr #29 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq pc, r3, r4, asr r3 @ │ │ │ │ - rsbeq sp, pc, r8, asr #2 │ │ │ │ - rsbeq ip, pc, r4, lsl #30 │ │ │ │ + strdeq pc, [r3], r4 │ │ │ │ + rsbeq sp, pc, r8, ror #1 │ │ │ │ + rsbeq ip, pc, r4, lsr #29 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq pc, r3, r0, lsr r3 @ │ │ │ │ - rsbeq sp, pc, r4, lsr #2 │ │ │ │ - rsbeq ip, pc, r0, ror #29 │ │ │ │ + ldrdeq pc, [r3], r0 │ │ │ │ + rsbeq sp, pc, r4, asr #1 │ │ │ │ + rsbeq ip, pc, r0, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002ea21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154017,51 +154017,51 @@ │ │ │ │ bne 2ea360 │ │ │ │ ldr ip, [pc, #156] @ 2ea590 │ │ │ │ add ip, pc, ip │ │ │ │ b 2ea368 │ │ │ │ ldr r0, [pc, #148] @ 2ea594 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ea250 │ │ │ │ - ldrdeq sp, [pc], #-8 @ │ │ │ │ - ldrdeq sp, [pc], #-12 @ │ │ │ │ - ldrdeq sp, [pc], #-4 @ │ │ │ │ - rsbeq sp, pc, ip, asr #1 │ │ │ │ - rsbeq sp, pc, r4, asr #1 │ │ │ │ - strheq sp, [pc], #-8 @ │ │ │ │ - rsbeq sp, pc, ip, lsr #1 │ │ │ │ - rsbeq sp, pc, r4, lsr #1 │ │ │ │ - @ instruction: 0x006fd098 │ │ │ │ - @ instruction: 0x006fd090 │ │ │ │ - rsbeq sp, pc, ip, lsl #1 │ │ │ │ - rsbeq sp, pc, r8, lsl #1 │ │ │ │ - rsbeq sp, pc, r4, lsl #1 │ │ │ │ - andseq r1, r0, r0 │ │ │ │ + rsbeq sp, pc, r8, ror r0 @ │ │ │ │ rsbeq sp, pc, ip, ror r0 @ │ │ │ │ - rsbseq r1, r9, r0, lsl #23 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ + rsbeq sp, pc, r4, ror r0 @ │ │ │ │ rsbeq sp, pc, ip, rrx │ │ │ │ - rsbeq sp, pc, r8, rrx │ │ │ │ - rsbeq ip, pc, r8, asr pc @ │ │ │ │ - ldrsbeq r1, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r1, r9, r8, asr #21 │ │ │ │ - ldrheq r1, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r1, r9, r8, lsr #21 │ │ │ │ - @ instruction: 0x00791a94 │ │ │ │ - rsbseq r1, r9, r0, lsl #21 │ │ │ │ - rsbseq r1, r9, ip, ror #20 │ │ │ │ + rsbeq sp, pc, r4, rrx │ │ │ │ + rsbeq sp, pc, r8, asr r0 @ │ │ │ │ + rsbeq sp, pc, ip, asr #32 │ │ │ │ + rsbeq sp, pc, r4, asr #32 │ │ │ │ + rsbeq sp, pc, r8, lsr r0 @ │ │ │ │ + rsbeq sp, pc, r0, lsr r0 @ │ │ │ │ + rsbeq sp, pc, ip, lsr #32 │ │ │ │ + rsbeq sp, pc, r8, lsr #32 │ │ │ │ + rsbeq sp, pc, r4, lsr #32 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ + rsbeq sp, pc, ip, lsl r0 @ │ │ │ │ + rsbseq r1, r9, r0, lsr #22 │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + rsbeq sp, pc, ip │ │ │ │ + rsbeq sp, pc, r8 │ │ │ │ + strdeq ip, [pc], #-232 @ │ │ │ │ + rsbseq r1, r9, r8, ror sl │ │ │ │ + rsbseq r1, r9, r8, ror #20 │ │ │ │ rsbseq r1, r9, r8, asr sl │ │ │ │ rsbseq r1, r9, r8, asr #20 │ │ │ │ - rsbseq r1, r9, r8, lsr sl │ │ │ │ - rsbseq r1, r9, r8, lsr #20 │ │ │ │ - rsbseq r1, r9, r8, lsl sl │ │ │ │ - rsbseq r1, r9, r4, lsl #20 │ │ │ │ - rsbeq ip, pc, ip, ror #29 │ │ │ │ - rsbseq r1, r9, r0, ror #19 │ │ │ │ - ldrsbeq r1, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq ip, pc, r0, lsr lr @ │ │ │ │ + rsbseq r1, r9, r4, lsr sl │ │ │ │ + rsbseq r1, r9, r0, lsr #20 │ │ │ │ + rsbseq r1, r9, ip, lsl #20 │ │ │ │ + ldrsheq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r9, r8, ror #19 │ │ │ │ + ldrsbeq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r9, r8, asr #19 │ │ │ │ + ldrheq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r9, r4, lsr #19 │ │ │ │ + rsbeq ip, pc, ip, lsl #29 │ │ │ │ + rsbseq r1, r9, r0, lsl #19 │ │ │ │ + rsbseq r1, r9, r4, ror r9 │ │ │ │ + ldrdeq ip, [pc], #-208 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154101,16 +154101,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2ea624 │ │ │ │ - rsbeq ip, pc, r8, lsl lr @ │ │ │ │ - rsbeq ip, pc, r4, lsl #28 │ │ │ │ + strheq ip, [pc], #-216 @ │ │ │ │ + rsbeq ip, pc, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea6d8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154134,15 +154134,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq ip, pc, r8, asr sp @ │ │ │ │ + strdeq ip, [pc], #-200 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea758 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154166,15 +154166,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq ip, [pc], #-200 @ │ │ │ │ + rsbeq ip, pc, r8, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2ea7d0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154196,15 +154196,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r0, ror #24 │ │ │ │ + rsbeq ip, pc, r0, lsl #24 │ │ │ │ │ │ │ │ 002ea7d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -154784,15 +154784,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, fp, r0, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r3, r4, asr #9 │ │ │ │ + addeq lr, r3, r4, ror #8 │ │ │ │ addseq pc, fp, r0, ror #27 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -155025,17 +155025,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb454 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2eb458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq lr, r3, r8, lsl #1 │ │ │ │ - ldrdeq fp, [pc], #-244 @ │ │ │ │ - rsbeq fp, pc, r0, ror #31 │ │ │ │ + addeq lr, r3, r8, lsr #32 │ │ │ │ + rsbeq fp, pc, r4, ror pc @ │ │ │ │ + rsbeq fp, pc, r0, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2eb560 │ │ │ │ @@ -155067,23 +155067,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdf1c │ │ │ │ + bl 9bdebc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9be158 │ │ │ │ + bl 9be0f8 │ │ │ │ ldr r2, [pc, #72] @ 2eb568 │ │ │ │ ldr r3, [pc, #64] @ 2eb564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -155215,17 +155215,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb74c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - umulleq sp, r3, r0, sp │ │ │ │ - rsbeq fp, pc, r0, ror #25 │ │ │ │ - strdeq fp, [pc], #-204 @ │ │ │ │ + addeq sp, r3, r0, lsr sp │ │ │ │ + rsbeq fp, pc, r0, lsl #25 │ │ │ │ + @ instruction: 0x006fbc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2eb908 │ │ │ │ @@ -155513,30 +155513,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ebbf8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508b2c │ │ │ │ b 2ebb00 │ │ │ │ - rsbseq r9, sl, r8, lsl #27 │ │ │ │ - @ instruction: 0x006fb89c │ │ │ │ - rsbeq fp, pc, r4, ror r8 @ │ │ │ │ - rsbeq fp, pc, ip, ror r8 @ │ │ │ │ + rsbseq r9, sl, r8, lsr #26 │ │ │ │ + rsbeq fp, pc, ip, lsr r8 @ │ │ │ │ + rsbeq fp, pc, r4, lsl r8 @ │ │ │ │ + rsbeq fp, pc, ip, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d7c48 │ │ │ │ + bl 9d7be8 │ │ │ │ bl 254b24 │ │ │ │ - bl 9d8290 │ │ │ │ + bl 9d8230 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2ebda0 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -155653,21 +155653,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 255124 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebe84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebe9c │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155680,31 +155680,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2ebecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9b1000 │ │ │ │ + bl 9b0fa0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ebe30 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9b1000 │ │ │ │ + bl 9b0fa0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sp, r3, r0, asr r6 │ │ │ │ - @ instruction: 0x006fb59c │ │ │ │ - rsbeq fp, pc, r8, lsr #11 │ │ │ │ + strdeq sp, [r3], r0 │ │ │ │ + rsbeq fp, pc, ip, lsr r5 @ │ │ │ │ + rsbeq fp, pc, r8, asr #10 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2ebfa4 │ │ │ │ @@ -155729,15 +155729,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ebf5c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ebf5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2ebfac │ │ │ │ ldr r3, [pc, #64] @ 2ebfa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155788,15 +155788,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ec55c │ │ │ │ ldr r0, [pc, #1400] @ 2ec5a4 │ │ │ │ ldr r1, [pc, #1400] @ 2ec5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 254080 │ │ │ │ @@ -155846,15 +155846,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a52d0 │ │ │ │ + bl 9a5270 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec3f8 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -155908,15 +155908,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a52d0 │ │ │ │ + bl 9a5270 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2ec260 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -155956,23 +155956,23 @@ │ │ │ │ bl 2ebbfc │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a52d8 │ │ │ │ + bl 9a5278 │ │ │ │ b 2ec224 │ │ │ │ ldr r3, [pc, #740] @ 2ec5cc │ │ │ │ ldr r1, [pc, #740] @ 2ec5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2ec5b4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2ec5b8 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -156022,15 +156022,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a52d0 │ │ │ │ + bl 9a5270 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec46c │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2ec058 │ │ │ │ mov r0, #16 │ │ │ │ bl 253288 │ │ │ │ @@ -156047,15 +156047,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a52d8 │ │ │ │ + bl 9a5278 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -156115,50 +156115,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a52d8 │ │ │ │ + bl 9a5278 │ │ │ │ b 2ec3ec │ │ │ │ ldr r0, [pc, #116] @ 2ec5d8 │ │ │ │ ldr r1, [pc, #116] @ 2ec5dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mvn r0, #18 │ │ │ │ b 2ec0a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2ec5e0 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b6dc │ │ │ │ + bl 99b67c │ │ │ │ mvn r0, #22 │ │ │ │ b 2ec0a4 │ │ │ │ addseq lr, fp, ip, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, fp, r8, lsl #21 │ │ │ │ - rsbeq fp, pc, ip, asr r5 @ │ │ │ │ + strdeq fp, [pc], #-76 @ │ │ │ │ addseq lr, fp, r8, ror sp │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r6, fp, ip, asr #15 │ │ │ │ - rsbeq fp, pc, r8, ror r1 @ │ │ │ │ + rsbeq fp, pc, r8, lsl r1 @ │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r6, fp, r0, asr r5 │ │ │ │ - rsbeq sl, pc, ip, ror pc @ │ │ │ │ - rsbeq sl, pc, r0, lsl pc @ │ │ │ │ + rsbeq sl, pc, ip, lsl pc @ │ │ │ │ + strheq sl, [pc], #-224 @ │ │ │ │ │ │ │ │ 002ec5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -156460,16 +156460,16 @@ │ │ │ │ b 2ec880 │ │ │ │ mvn r6, #1 │ │ │ │ b 2ec894 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r4, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, fp, r8, lsl #11 │ │ │ │ - ldrsheq r0, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r8, sl, r4, lsr #29 │ │ │ │ + @ instruction: 0x00770b90 │ │ │ │ + rsbseq r8, sl, r4, asr #28 │ │ │ │ │ │ │ │ 002eca90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156598,30 +156598,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2ecd78 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2ecda4 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2ecc34 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2ecdf0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2ecdf4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2ecdd0 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -156636,15 +156636,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2eccf0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r2, [pc, #188] @ 2ecdf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156676,24 +156676,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2ecc8c │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ b 2ecd68 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, asr #5 │ │ │ │ addseq lr, fp, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, fp, r0, asr r2 │ │ │ │ adceq r5, fp, ip, lsl #29 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq sl, pc, ip, asr #19 │ │ │ │ + rsbeq sl, pc, ip, ror #18 │ │ │ │ adceq r5, fp, ip, ror sp │ │ │ │ │ │ │ │ 002ecdfc : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -156762,17 +156762,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ecf24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq ip, r3, r4, asr #11 │ │ │ │ - @ instruction: 0x006fa794 │ │ │ │ - rsbeq sl, pc, ip, lsl #10 │ │ │ │ + addeq ip, r3, r4, ror #10 │ │ │ │ + rsbeq sl, pc, r4, lsr r7 @ │ │ │ │ + rsbeq sl, pc, ip, lsr #9 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2ed294 │ │ │ │ ldr r3, [pc, #852] @ 2ed298 │ │ │ │ @@ -156854,15 +156854,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b0e90 │ │ │ │ + bl 9b0e30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ed0e4 │ │ │ │ ldr r2, [pc, #532] @ 2ed2b0 │ │ │ │ ldr r3, [pc, #504] @ 2ed298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -156926,22 +156926,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2ed2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed040 │ │ │ │ ldr r3, [pc, #240] @ 2ed2c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed140 │ │ │ │ @@ -156959,57 +156959,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ed2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed140 │ │ │ │ ldr r0, [pc, #116] @ 2ed2d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed040 │ │ │ │ ldr r0, [pc, #88] @ 2ed2d4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed140 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r4, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009bdeb0 │ │ │ │ - rsbseq r5, ip, ip, lsr #27 │ │ │ │ - rsbseq r6, r6, ip, asr r1 │ │ │ │ + rsbseq r5, ip, ip, asr #26 │ │ │ │ + ldrsheq r6, [r6], #-12 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - strdeq sl, [pc], #-96 @ │ │ │ │ + @ instruction: 0x006fa690 │ │ │ │ addseq sp, fp, r8, lsl #27 │ │ │ │ addseq sp, fp, r8, lsr sp │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, pc, r4, lsr #10 │ │ │ │ + rsbeq sl, pc, r4, asr #9 │ │ │ │ andeq r3, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, pc, ip, asr r4 @ │ │ │ │ - strheq sl, [pc], #-64 @ │ │ │ │ - rsbeq sl, pc, ip, asr #8 │ │ │ │ + strdeq sl, [pc], #-60 @ │ │ │ │ + rsbeq sl, pc, r0, asr r4 @ │ │ │ │ + rsbeq sl, pc, ip, ror #7 │ │ │ │ mvn r1, #29 │ │ │ │ b 2ecf28 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2ecf28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157300,30 +157300,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ed888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed3b8 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2ed828 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -157340,42 +157340,42 @@ │ │ │ │ b 2ed4ac │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2ed5b4 │ │ │ │ b 2ed624 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2ed7fc │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ed7d4 │ │ │ │ ldr r0, [pc, #76] @ 2ed88c │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed3b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sl, [pc], #-52 @ │ │ │ │ + rsbeq sl, pc, r4, ror r3 @ │ │ │ │ umullseq sp, fp, r0, sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, r4, lsr #18 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, ip, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, lsl #31 │ │ │ │ - rsbeq r9, pc, r8, asr #30 │ │ │ │ + rsbeq r9, pc, r8, lsr #30 │ │ │ │ + rsbeq r9, pc, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2edc30 │ │ │ │ ldr r3, [pc, #900] @ 2edc34 │ │ │ │ @@ -157525,25 +157525,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2edc58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed934 │ │ │ │ ldr r3, [pc, #284] @ 2edc5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eda64 │ │ │ │ @@ -157568,61 +157568,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2edc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2eda64 │ │ │ │ ldr r0, [pc, #116] @ 2edc64 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed934 │ │ │ │ ldr r0, [pc, #92] @ 2edc68 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2eda64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r4, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r0, ror #16 │ │ │ │ + rsbseq r5, r6, r0, lsl #16 │ │ │ │ addseq sp, fp, r4, lsl r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, r0, ror #8 │ │ │ │ - rsbeq r9, pc, r8, ror #27 │ │ │ │ + rsbeq r9, pc, r8, lsl #27 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, ip, lsr #25 │ │ │ │ + rsbeq r9, pc, ip, asr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r9, pc, r8, asr #24 │ │ │ │ - rsbeq r9, pc, ip, lsl #24 │ │ │ │ - rsbeq r9, pc, r4, ror #24 │ │ │ │ + rsbeq r9, pc, r8, ror #23 │ │ │ │ + rsbeq r9, pc, ip, lsr #23 │ │ │ │ + rsbeq r9, pc, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2ede7c │ │ │ │ ldr r1, [pc, #504] @ 2ede80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157726,46 +157726,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2edea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edce4 │ │ │ │ ldr r0, [pc, #68] @ 2edea4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edce4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r5, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r6, r8, asr r4 │ │ │ │ addseq sp, fp, r4, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq sp, fp, r8, r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, lsl #21 │ │ │ │ - @ instruction: 0x006f9a9c │ │ │ │ + rsbeq r9, pc, r4, lsr #20 │ │ │ │ + rsbeq r9, pc, ip, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2ee070 │ │ │ │ ldr r1, [pc, #432] @ 2ee074 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157851,46 +157851,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edf24 │ │ │ │ ldr r0, [pc, #68] @ 2ee098 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edf24 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r4, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r4, ror r2 │ │ │ │ + rsbseq r5, r6, r4, lsl r2 │ │ │ │ addseq ip, fp, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r4, lsr #29 │ │ │ │ andeq r4, r0, ip, lsl #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, ror #17 │ │ │ │ - strdeq r9, [pc], #-132 @ │ │ │ │ + rsbeq r9, pc, r4, lsl #17 │ │ │ │ + @ instruction: 0x006f9894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2ee5b0 │ │ │ │ @@ -157957,15 +157957,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2ee3a8 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ mov r0, r8 │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf28 │ │ │ │ ldr r2, [pc, #1000] @ 2ee5c4 │ │ │ │ ldr r3, [pc, #980] @ 2ee5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157983,15 +157983,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2ee1b0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2ee270 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -158001,21 +158001,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2ee2d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be644 │ │ │ │ + bl 9be5e4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be158 │ │ │ │ + bl 9be0f8 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7988 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -158023,15 +158023,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2ee2c4 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee290 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ b 2ee1b4 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2ee5c8 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158065,26 +158065,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2ee5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ee2c8 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -158169,69 +158169,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2ee5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee184 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2ee5e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee184 │ │ │ │ mvn r4, #27 │ │ │ │ b 2ee1b4 │ │ │ │ ldr r0, [pc, #84] @ 2ee5ec │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ee2c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r4, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, ip, lsl #17 │ │ │ │ + rsbeq r9, pc, ip, lsr #16 │ │ │ │ addseq ip, fp, ip, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r8, asr #24 │ │ │ │ - rsbseq r4, r6, r8, ror lr │ │ │ │ + rsbseq r4, r6, r8, lsl lr │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, ip, asr r6 @ │ │ │ │ - rsbseq r4, r6, ip, ror #26 │ │ │ │ + strdeq r9, [pc], #-92 @ │ │ │ │ + rsbseq r4, r6, ip, lsl #26 │ │ │ │ andeq r3, r0, r8, lsl #15 │ │ │ │ - rsbeq r9, pc, r8, lsr #8 │ │ │ │ - rsbeq r9, pc, r8, asr #8 │ │ │ │ - @ instruction: 0x006f949c │ │ │ │ + rsbeq r9, pc, r8, asr #7 │ │ │ │ + rsbeq r9, pc, r8, ror #7 │ │ │ │ + rsbeq r9, pc, ip, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2eee64 │ │ │ │ ldr r1, [pc, #2140] @ 2eee68 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -158350,15 +158350,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 50809c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2ee6d0 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2eec44 │ │ │ │ @@ -158451,15 +158451,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eec84 │ │ │ │ ldr r1, [pc, #1308] @ 2eee90 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 253594 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2ee6e0 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2ee6e0 │ │ │ │ @@ -158497,15 +158497,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2eea98 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2eed58 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508af0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 508af0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -158520,18 +158520,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2ee8a4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b100c │ │ │ │ + bl 9b0fac │ │ │ │ b 2ee8d8 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1528 │ │ │ │ + bl 9b14c8 │ │ │ │ b 2eea38 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -158546,35 +158546,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2eb45c │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ b 2eeb2c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2eec90 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be644 │ │ │ │ + bl 9be5e4 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9be158 │ │ │ │ + bl 9be0f8 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7a74 │ │ │ │ @@ -158582,17 +158582,17 @@ │ │ │ │ bge 2eeb00 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2eeb84 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeb4c │ │ │ │ mov r0, sl │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ mov r0, fp │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ b 2ee6d0 │ │ │ │ ldr r3, [pc, #760] @ 2eee98 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2ee694 │ │ │ │ ldr r3, [pc, #744] @ 2eee9c │ │ │ │ @@ -158614,47 +158614,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2eeea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee694 │ │ │ │ ldr r0, [pc, #604] @ 2eeea8 │ │ │ │ ldr r1, [pc, #604] @ 2eeeac │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ee6e0 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2ee780 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1528 │ │ │ │ + bl 9b14c8 │ │ │ │ b 2ee980 │ │ │ │ ldr r2, [pc, #536] @ 2eeeb0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb178 │ │ │ │ @@ -158686,25 +158686,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2eeeb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ee6e0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f68b0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -158723,15 +158723,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eee54 │ │ │ │ ldr r1, [pc, #264] @ 2eeebc │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f68b0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508af0 │ │ │ │ @@ -158750,54 +158750,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2eeec0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee694 │ │ │ │ ldr r0, [pc, #136] @ 2eeec4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ee6e0 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1528 │ │ │ │ + bl 9b14c8 │ │ │ │ b 2eedc0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, ip, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, lsr #6 │ │ │ │ + rsbeq r9, pc, r8, asr #5 │ │ │ │ @ instruction: 0x009bc7b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r4, lsr #14 │ │ │ │ - ldrsbeq r4, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, pc, r8, asr #5 │ │ │ │ - rsbseq r4, fp, r0, ror #4 │ │ │ │ - strheq r9, [pc], #-32 @ │ │ │ │ + rsbseq r4, r6, r0, ror r9 │ │ │ │ + rsbeq r9, pc, r8, ror #4 │ │ │ │ + rsbseq r4, fp, r0, lsl #4 │ │ │ │ + rsbeq r9, pc, r0, asr r2 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrdeq r9, [pc], #-16 @ │ │ │ │ - ldrheq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, pc, r0, ror r1 @ │ │ │ │ + rsbseq r4, r6, r8, asr r7 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r8, lsr lr @ │ │ │ │ + ldrdeq r8, [pc], #-216 @ │ │ │ │ adceq r3, fp, r8, ror #28 │ │ │ │ - @ instruction: 0x006f8e98 │ │ │ │ - rsbseq r4, r6, r4, asr #9 │ │ │ │ + rsbeq r8, pc, r8, lsr lr @ │ │ │ │ + rsbseq r4, r6, r4, ror #8 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ - rsbeq r8, pc, r8, lsl #28 │ │ │ │ - @ instruction: 0x006f8d90 │ │ │ │ - rsbeq r8, pc, ip, lsl #25 │ │ │ │ - rsbeq r8, pc, r0, asr sp @ │ │ │ │ + rsbeq r8, pc, r8, lsr #27 │ │ │ │ + rsbeq r8, pc, r0, lsr sp @ │ │ │ │ + rsbeq r8, pc, ip, lsr #24 │ │ │ │ + strdeq r8, [pc], #-192 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ef7f0 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -159038,15 +159038,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -159054,15 +159054,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ef818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2eefd0 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -159198,15 +159198,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ef820 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2eefd0 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2eaf84 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -159287,40 +159287,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2ef198 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2ef198 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef164 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2ef390 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef35c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2ef4a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef470 │ │ │ │ ldr r3, [pc, #300] @ 2ef82c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef200 │ │ │ │ ldr r3, [pc, #252] @ 2ef810 │ │ │ │ @@ -159343,65 +159343,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ef830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ef200 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef664 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ef834 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2ef200 │ │ │ │ addseq fp, fp, r4, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, pc, ip, asr ip @ │ │ │ │ + strdeq r8, [pc], #-188 @ │ │ │ │ addseq fp, fp, ip, ror lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, fp, r8, lsl lr │ │ │ │ - rsbeq r8, pc, r0, lsl #21 │ │ │ │ + rsbeq r8, pc, r0, lsr #20 │ │ │ │ andeq r2, r0, r8, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r8, ror #17 │ │ │ │ - rsbeq r7, pc, ip, asr pc @ │ │ │ │ - strdeq r8, [pc], #-100 @ │ │ │ │ + rsbeq r8, pc, r8, lsl #17 │ │ │ │ + strdeq r7, [pc], #-236 @ │ │ │ │ + @ instruction: 0x006f8694 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ - strheq r8, [pc], #-72 @ │ │ │ │ - rsbeq r8, pc, ip, asr #9 │ │ │ │ + rsbeq r8, pc, r8, asr r4 @ │ │ │ │ + rsbeq r8, pc, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2f0654 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159583,30 +159583,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 255874 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #2872] @ 2f0670 │ │ │ │ ldr r2, [pc, #2872] @ 2f0674 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2efd5c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -159723,15 +159723,15 @@ │ │ │ │ b 2efac8 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efa00 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 253594 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -159778,34 +159778,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #2112] @ 2f0684 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2f0688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2efa18 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2efd64 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2f0074 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159918,15 +159918,15 @@ │ │ │ │ bne 2eff4c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2effc4 │ │ │ │ b 2eff4c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2efd60 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ mvn r4, #3 │ │ │ │ b 2efd70 │ │ │ │ @@ -159952,15 +159952,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #1424] @ 2f068c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -159968,15 +159968,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2f0690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efac8 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ @@ -160110,25 +160110,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2f06a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0290 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2ebda8 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2f0404 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -160214,28 +160214,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f06ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efac8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2f0280 │ │ │ │ ldr r0, [pc, #336] @ 2f06b0 │ │ │ │ @@ -160244,96 +160244,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2f06b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2efa18 │ │ │ │ ldr r0, [pc, #296] @ 2f06b8 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2f06bc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov fp, r4 │ │ │ │ b 2f0134 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2f0190 │ │ │ │ b 2efd64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f01f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f01c0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2efe98 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2f06c0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0290 │ │ │ │ ldr r0, [pc, #144] @ 2f06c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efac8 │ │ │ │ @ instruction: 0x009bb5d4 │ │ │ │ addseq fp, fp, r0, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r0, lsr #8 │ │ │ │ - rsbseq r3, ip, r8, ror #7 │ │ │ │ + rsbeq r8, pc, r0, asr #7 │ │ │ │ + rsbseq r3, ip, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, fp, ip, asr #7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r7, pc, r4, asr #22 │ │ │ │ + rsbeq r7, pc, r4, ror #21 │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r8, asr #31 │ │ │ │ - rsbeq r7, pc, r8, lsr #29 │ │ │ │ - rsbseq fp, r8, r8, asr #27 │ │ │ │ - ldrdeq r7, [pc], #-188 @ │ │ │ │ - rsbseq pc, lr, r4, ror #18 │ │ │ │ - rsbseq sp, r1, ip, asr #26 │ │ │ │ - @ instruction: 0x007ef898 │ │ │ │ + rsbeq r7, pc, r8, ror #30 │ │ │ │ + rsbeq r7, pc, r8, asr #28 │ │ │ │ + rsbseq fp, r8, r8, ror #26 │ │ │ │ + rsbeq r7, pc, ip, ror fp @ │ │ │ │ + rsbseq pc, lr, r4, lsl #18 │ │ │ │ + rsbseq sp, r1, ip, ror #25 │ │ │ │ + rsbseq pc, lr, r8, lsr r8 @ │ │ │ │ andeq r2, r0, ip, lsl #23 │ │ │ │ - rsbeq r7, pc, ip, lsl #20 │ │ │ │ - rsbeq r7, pc, ip, lsl #17 │ │ │ │ - ldrdeq r7, [pc], #-112 @ │ │ │ │ - rsbeq r7, pc, ip, lsr #17 │ │ │ │ - rsbeq r7, pc, r4, ror #15 │ │ │ │ - rsbseq fp, r8, r4, lsr r9 │ │ │ │ - strheq r7, [pc], #-116 @ │ │ │ │ - strheq r7, [pc], #-120 @ │ │ │ │ - rsbeq r7, pc, r0, lsr #14 │ │ │ │ + rsbeq r7, pc, ip, lsr #19 │ │ │ │ + rsbeq r7, pc, ip, lsr #16 │ │ │ │ + rsbeq r7, pc, r0, ror r7 @ │ │ │ │ + rsbeq r7, pc, ip, asr #16 │ │ │ │ + rsbeq r7, pc, r4, lsl #15 │ │ │ │ + ldrsbeq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, pc, r4, asr r7 @ │ │ │ │ + rsbeq r7, pc, r8, asr r7 @ │ │ │ │ + rsbeq r7, pc, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2f0bd0 │ │ │ │ @@ -160495,15 +160495,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5543bc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2f0aa0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -160537,15 +160537,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -160554,15 +160554,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f0c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f07b8 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 25537c │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -160612,70 +160612,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f0c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0884 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2f0c18 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f07b8 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2f0c1c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0884 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, fp, r0, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r7, [pc], #-96 @ │ │ │ │ + rsbeq r7, pc, r0, asr r6 @ │ │ │ │ umullseq sl, fp, r4, r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, fp, ip, lsl lr │ │ │ │ - rsbseq sp, r1, r0, asr #14 │ │ │ │ + ldrheq r1, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sp, r1, r0, ror #13 │ │ │ │ addseq sl, fp, r0, ror r5 │ │ │ │ - addeq r8, r3, r8, ror #22 │ │ │ │ - rsbeq r7, pc, ip, asr #10 │ │ │ │ - strheq r6, [pc], #-160 @ │ │ │ │ + addeq r8, r3, r8, lsl #22 │ │ │ │ + rsbeq r7, pc, ip, ror #9 │ │ │ │ + rsbeq r6, pc, r0, asr sl @ │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r4, asr #7 │ │ │ │ - rsbeq pc, lr, ip, asr sl @ │ │ │ │ + rsbeq r7, pc, r4, ror #6 │ │ │ │ + strdeq pc, [lr], #-156 @ 0xffffff64 @ │ │ │ │ strheq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006f7394 │ │ │ │ - rsbeq r7, pc, ip, asr #5 │ │ │ │ - rsbeq r7, pc, r8, lsl #7 │ │ │ │ + rsbeq r7, pc, r4, lsr r3 @ │ │ │ │ + rsbeq r7, pc, ip, ror #4 │ │ │ │ + rsbeq r7, pc, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2f0f64 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2f0f68 │ │ │ │ @@ -160769,22 +160769,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2f0cf8 │ │ │ │ ldr r0, [pc, #472] @ 2f0f88 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 2f0d3c │ │ │ │ ldr r0, [pc, #456] @ 2f0f8c │ │ │ │ ldr r1, [pc, #456] @ 2f0f90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2f0d0c │ │ │ │ ldr r1, [pc, #432] @ 2f0f94 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508b2c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160813,26 +160813,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2f0fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0ca8 │ │ │ │ ldr r3, [pc, #264] @ 2f0fa8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d3c │ │ │ │ ldr r3, [pc, #232] @ 2f0f9c │ │ │ │ @@ -160852,60 +160852,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f0fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0d3c │ │ │ │ ldr r0, [pc, #132] @ 2f0fb0 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0ca8 │ │ │ │ ldr r0, [pc, #108] @ 2f0fb4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f0d3c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, fp, r4, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r0, r0, ror #11 │ │ │ │ + rsbseq r8, r0, r0, lsl #11 │ │ │ │ umullseq sl, fp, ip, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r7, pc, ip, lsr r3 @ │ │ │ │ - rsbeq r7, pc, ip, lsr #6 │ │ │ │ - rsbseq r8, r0, r4, lsr r5 │ │ │ │ + ldrdeq r7, [pc], #-44 @ │ │ │ │ + rsbeq r7, pc, ip, asr #5 │ │ │ │ + ldrsbeq r8, [r0], #-68 @ 0xffffffbc @ │ │ │ │ addseq sl, fp, ip, asr #1 │ │ │ │ - rsbeq r7, pc, ip, asr r2 @ │ │ │ │ + strdeq r7, [pc], #-28 @ │ │ │ │ strdeq r1, [fp], r0 @ │ │ │ │ - @ instruction: 0x006f7290 │ │ │ │ - rsbseq ip, sp, r0, asr r0 │ │ │ │ + rsbeq r7, pc, r0, lsr r2 @ │ │ │ │ + ldrsheq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r7, [pc], #-12 @ │ │ │ │ + @ instruction: 0x006f709c │ │ │ │ andeq r4, r0, r4, lsr #10 │ │ │ │ - strdeq r7, [pc], #-28 @ │ │ │ │ - @ instruction: 0x006f7090 │ │ │ │ - rsbeq r7, pc, r8, lsl #4 │ │ │ │ + @ instruction: 0x006f719c │ │ │ │ + rsbeq r7, pc, r0, lsr r0 @ │ │ │ │ + rsbeq r7, pc, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2f11a8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2f11ac │ │ │ │ @@ -161024,15 +161024,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2f104c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, ip, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, pc, ip, ror #2 │ │ │ │ + rsbeq r7, pc, ip, lsl #2 │ │ │ │ @ instruction: 0x009b9dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -161209,28 +161209,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb56c │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f13f8 │ │ │ │ b 2f13ec │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f136c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb56c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb56c │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1264 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f1404 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -161325,26 +161325,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb56c │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1260 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f1260 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1260 │ │ │ │ b 2f165c │ │ │ │ addseq r9, fp, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r0, ror #30 │ │ │ │ + rsbeq r6, pc, r0, lsl #30 │ │ │ │ umullseq r9, fp, ip, fp │ │ │ │ - rsbseq fp, r6, r8, lsr #31 │ │ │ │ + rsbseq fp, r6, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2f1a90 │ │ │ │ ldr r3, [pc, #992] @ 2f1a94 │ │ │ │ @@ -161494,28 +161494,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f1ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ b 2f1774 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f1808 │ │ │ │ @@ -161551,15 +161551,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -161568,53 +161568,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2f1ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f1764 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2f1ac4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f1764 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2f1ac8 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f1940 │ │ │ │ addseq r9, fp, r0, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, ip, lsl #21 │ │ │ │ + rsbeq r6, pc, ip, lsr #20 │ │ │ │ addseq r9, fp, r4, ror #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r9, fp, r4, r6 │ │ │ │ - rsbseq ip, r1, ip, lsl r7 │ │ │ │ + ldrheq ip, [r1], #-108 @ 0xffffff94 @ │ │ │ │ andeq r5, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, ror #17 │ │ │ │ + rsbeq r6, pc, r8, lsl #17 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - rsbeq r6, pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0x006f6790 │ │ │ │ - strdeq r6, [pc], #-124 @ │ │ │ │ + rsbeq r6, pc, r8, lsl r7 @ │ │ │ │ + rsbeq r6, pc, r0, lsr r7 @ │ │ │ │ + @ instruction: 0x006f679c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2f1d48 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2f1d4c │ │ │ │ @@ -161743,48 +161743,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f1d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1b64 │ │ │ │ ldr r0, [pc, #76] @ 2f1d70 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1b64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r8, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, lsr #15 │ │ │ │ + rsbeq r6, pc, r4, asr #14 │ │ │ │ addseq r9, fp, r4, ror #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r9, fp, r4, r2 │ │ │ │ andeq r4, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r6, [pc], #-92 @ │ │ │ │ - ldrdeq r6, [pc], #-88 @ │ │ │ │ + rsbeq r6, pc, ip, asr r5 @ │ │ │ │ + rsbeq r6, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2f2104 │ │ │ │ ldr r3, [pc, #888] @ 2f2108 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -161916,15 +161916,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -161932,15 +161932,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f212c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1e40 │ │ │ │ ldr r3, [pc, #316] @ 2f2130 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1ec0 │ │ │ │ @@ -161966,68 +161966,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2f2134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f1ec0 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2f2138 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1e40 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2f213c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f1ec0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r9, fp, r4, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, asr #10 │ │ │ │ + rsbeq r6, pc, r4, ror #9 │ │ │ │ addseq r9, fp, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r6, pc, r8, asr #10 │ │ │ │ + rsbeq r6, pc, r8, ror #9 │ │ │ │ addseq r8, fp, ip, lsr pc │ │ │ │ andeq r4, r0, r4, ror #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, ror #6 │ │ │ │ + rsbeq r6, pc, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ - rsbeq r6, pc, r4, asr #6 │ │ │ │ - rsbeq r6, pc, ip, asr #5 │ │ │ │ - rsbeq r6, pc, ip, asr #6 │ │ │ │ + rsbeq r6, pc, r4, ror #5 │ │ │ │ + rsbeq r6, pc, ip, ror #4 │ │ │ │ + rsbeq r6, pc, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2f2480 │ │ │ │ ldr r3, [pc, #808] @ 2f2484 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -162158,30 +162158,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f24a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f2210 │ │ │ │ ldr r3, [pc, #248] @ 2f24ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f22d8 │ │ │ │ ldr r3, [pc, #216] @ 2f24a0 │ │ │ │ @@ -162200,57 +162200,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2f24b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f22d8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2f24b4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f2210 │ │ │ │ ldr r0, [pc, #76] @ 2f24b8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f22d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [pc], #-40 @ │ │ │ │ + rsbeq r6, pc, r8, asr r2 @ │ │ │ │ addseq r8, fp, r4, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r8, ror #23 │ │ │ │ - rsbseq fp, r2, ip, ror #14 │ │ │ │ + rsbseq fp, r2, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r6, [pc], #-0 @ │ │ │ │ + @ instruction: 0x006f6090 │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ - strdeq r6, [pc], #-0 @ │ │ │ │ + @ instruction: 0x006f6090 │ │ │ │ + rsbeq r6, pc, r4, lsr #32 │ │ │ │ rsbeq r6, pc, r4, lsl #1 │ │ │ │ - rsbeq r6, pc, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2f2688 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2f268c │ │ │ │ @@ -162336,47 +162336,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f26ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2540 │ │ │ │ ldr r0, [pc, #72] @ 2f26b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2540 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, lr, r4, asr pc │ │ │ │ + strdeq lr, [lr], #-228 @ 0xffffff1c @ │ │ │ │ addseq r8, fp, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r8, fp, r4, r8 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r0, lsr pc @ │ │ │ │ - rsbeq r5, pc, ip, asr #30 │ │ │ │ + ldrdeq r5, [pc], #-224 @ │ │ │ │ + rsbeq r5, pc, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -162520,15 +162520,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2f2864 │ │ │ │ ldr r0, [pc, #796] @ 2f2c20 │ │ │ │ ldr r1, [pc, #796] @ 2f2c24 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf28 │ │ │ │ @@ -162551,22 +162551,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2f2c2c │ │ │ │ ldr r1, [pc, #688] @ 2f2c30 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ b 2f2764 │ │ │ │ ldr r0, [pc, #664] @ 2f2c34 │ │ │ │ ldr r1, [pc, #664] @ 2f2c38 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99b7d4 │ │ │ │ + bl 99b774 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2eb56c │ │ │ │ b 2f2924 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -162623,25 +162623,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f2918 │ │ │ │ ldr r3, [pc, #364] @ 2f2c50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2f2754 │ │ │ │ ldr r3, [pc, #332] @ 2f2c44 │ │ │ │ @@ -162663,28 +162663,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2f2c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f2754 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -162695,51 +162695,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2f29c8 │ │ │ │ ldr r0, [pc, #152] @ 2f2c58 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f2754 │ │ │ │ mov r6, r4 │ │ │ │ b 2f2a10 │ │ │ │ ldr r0, [pc, #116] @ 2f2c5c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f2918 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r4, ror #4 │ │ │ │ + rsbeq r5, pc, r4, lsl #4 │ │ │ │ @ instruction: 0x009b86f8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r3, sl, r0, ror r0 │ │ │ │ - strdeq r5, [pc], #-228 @ │ │ │ │ + rsbseq r3, sl, r0, lsl r0 │ │ │ │ + @ instruction: 0x006f5e94 │ │ │ │ @ instruction: 0x00ab01b0 │ │ │ │ - @ instruction: 0x006f5d98 │ │ │ │ + rsbeq r5, pc, r8, lsr sp @ │ │ │ │ addseq r8, fp, ip, ror #9 │ │ │ │ adceq r0, fp, r8, lsr r1 │ │ │ │ - rsbeq r5, pc, ip, ror #25 │ │ │ │ + rsbeq r5, pc, ip, lsl #25 │ │ │ │ adceq r0, fp, r8, lsl r1 │ │ │ │ - rsbeq r5, pc, r4, lsr sp @ │ │ │ │ - rsbseq r0, r6, r4, asr #14 │ │ │ │ + ldrdeq r5, [pc], #-196 @ │ │ │ │ + rsbseq r0, r6, r4, ror #13 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, asr ip @ │ │ │ │ + strdeq r5, [pc], #-188 @ │ │ │ │ @ instruction: 0x00002bb8 │ │ │ │ - rsbeq r5, pc, ip, ror #20 │ │ │ │ - rsbeq r5, pc, ip, ror #20 │ │ │ │ - rsbeq r5, pc, r0, lsl #23 │ │ │ │ + rsbeq r5, pc, ip, lsl #20 │ │ │ │ + rsbeq r5, pc, ip, lsl #20 │ │ │ │ + rsbeq r5, pc, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2f2ef4 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -162869,53 +162869,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f2f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2d0c │ │ │ │ ldr r0, [pc, #76] @ 2f2f1c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2d0c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, fp, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, ror #21 │ │ │ │ + rsbeq r5, pc, ip, lsl #21 │ │ │ │ addseq r8, fp, ip, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsbeq r8, [fp], r4 │ │ │ │ @ instruction: 0x00004eb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r5, [pc], #-136 @ │ │ │ │ - rsbeq r5, pc, r4, lsr #18 │ │ │ │ + @ instruction: 0x006f5898 │ │ │ │ + rsbeq r5, pc, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2f340c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2f3410 │ │ │ │ @@ -163129,28 +163129,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f3438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f2fc0 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 25537c │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -163184,69 +163184,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f3440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ b 2f30dc │ │ │ │ ldr r0, [pc, #140] @ 2f3444 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f2fc0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2f3448 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ b 2f30dc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r4, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, asr r3 @ │ │ │ │ + strdeq r5, [pc], #-40 @ │ │ │ │ addseq r7, fp, ip, lsl #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r8, lr, r8, ror #19 │ │ │ │ + rsbeq r8, lr, r8, lsl #19 │ │ │ │ addseq r7, fp, r0, lsr #26 │ │ │ │ - rsbeq r8, lr, r0, asr #17 │ │ │ │ + rsbeq r8, lr, r0, ror #16 │ │ │ │ andeq r2, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r0, lsl #11 │ │ │ │ + rsbeq r5, pc, r0, lsr #10 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - rsbeq r5, pc, r8, lsr #10 │ │ │ │ rsbeq r5, pc, r8, asr #9 │ │ │ │ - rsbeq r5, pc, r0, lsl r5 @ │ │ │ │ + rsbeq r5, pc, r8, ror #8 │ │ │ │ + strheq r5, [pc], #-64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2f3870 │ │ │ │ ldr r3, [pc, #1032] @ 2f3874 │ │ │ │ @@ -163423,15 +163423,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -163445,15 +163445,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f3894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f34e0 │ │ │ │ ldr r3, [pc, #256] @ 2f3898 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f35d8 │ │ │ │ @@ -163472,60 +163472,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f389c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f35d8 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2f38a0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f34e0 │ │ │ │ ldr r0, [pc, #72] @ 2f38a4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f35d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b79b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, lsl #9 │ │ │ │ + rsbeq r5, pc, r8, lsr #8 │ │ │ │ addseq r7, fp, r8, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, fp, r8, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [pc], #-16 @ │ │ │ │ + rsbeq r5, pc, r0, asr r1 @ │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ - rsbeq r5, pc, ip, lsl #4 │ │ │ │ - rsbeq r5, pc, r8, ror #2 │ │ │ │ - rsbeq r5, pc, r8, ror #3 │ │ │ │ + rsbeq r5, pc, ip, lsr #3 │ │ │ │ + rsbeq r5, pc, r8, lsl #2 │ │ │ │ + rsbeq r5, pc, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2f3d5c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2f3d60 │ │ │ │ @@ -163643,15 +163643,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2f3aac │ │ │ │ mov r0, sl │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -163741,28 +163741,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f3d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f39b8 │ │ │ │ ldr r3, [pc, #292] @ 2f3d8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f3964 │ │ │ │ @@ -163784,65 +163784,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3964 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2f3d94 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3964 │ │ │ │ ldr r0, [pc, #96] @ 2f3d98 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f39b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r4, asr r5 │ │ │ │ addseq r7, fp, r8, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, lsr r1 @ │ │ │ │ + ldrdeq r5, [pc], #-12 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, fp, ip, asr #8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r9, r3, r0, asr r1 │ │ │ │ + ldrsheq r9, [r3], #-0 @ │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006f4e90 │ │ │ │ + rsbeq r4, pc, r0, lsr lr @ │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - rsbeq r4, pc, r0, ror sp @ │ │ │ │ - @ instruction: 0x006f4d90 │ │ │ │ - rsbeq r4, pc, r4, lsl #28 │ │ │ │ + rsbeq r4, pc, r0, lsl sp @ │ │ │ │ + rsbeq r4, pc, r0, lsr sp @ │ │ │ │ + rsbeq r4, pc, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2f4044 │ │ │ │ ldr r3, [pc, #656] @ 2f4048 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163944,23 +163944,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2f406c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3e20 │ │ │ │ ldr r3, [pc, #236] @ 2f4070 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3e8c │ │ │ │ @@ -163980,54 +163980,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2f4074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f3e8c │ │ │ │ ldr r0, [pc, #108] @ 2f4078 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3e20 │ │ │ │ ldr r0, [pc, #80] @ 2f407c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f3e8c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r5, r4, lsl #7 │ │ │ │ + rsbseq pc, r5, r4, lsr #6 │ │ │ │ addseq r7, fp, r8, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq lr, fp, ip, lsl pc │ │ │ │ + ldrheq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ addseq r6, fp, r0, ror pc │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, lsr #24 │ │ │ │ + rsbeq r4, pc, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ - strdeq r4, [pc], #-180 @ │ │ │ │ - strheq r4, [pc], #-180 @ │ │ │ │ - strdeq r4, [pc], #-176 @ │ │ │ │ + @ instruction: 0x006f4b94 │ │ │ │ + rsbeq r4, pc, r4, asr fp @ │ │ │ │ + @ instruction: 0x006f4b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2f4268 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2f426c │ │ │ │ @@ -164135,24 +164135,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2f4254 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2f41dc │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f4214 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f4238 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r4, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r0, ror #3 │ │ │ │ + rsbeq r4, pc, r0, lsl #3 │ │ │ │ @ instruction: 0x009b6cf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2f46b8 │ │ │ │ @@ -164323,27 +164323,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f46e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb56c │ │ │ │ b 2f4370 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2f4404 │ │ │ │ @@ -164380,15 +164380,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164397,52 +164397,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2f46f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f435c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2f46f4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f435c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2f46f8 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f4570 │ │ │ │ addseq r6, fp, ip, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r8, lsr r9 @ │ │ │ │ + ldrdeq r4, [pc], #-136 @ │ │ │ │ addseq r6, fp, r8, ror #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r6, fp, r8, sl │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r9, r1, ip, ror #21 │ │ │ │ + rsbseq r9, r1, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, ror r7 @ │ │ │ │ + rsbeq r4, pc, r4, lsl r7 @ │ │ │ │ andeq r3, r0, r4, ror #8 │ │ │ │ - strdeq r4, [pc], #-88 @ │ │ │ │ - rsbeq r4, pc, r0, lsr #12 │ │ │ │ - rsbeq r4, pc, r4, lsl #13 │ │ │ │ + @ instruction: 0x006f4598 │ │ │ │ + rsbeq r4, pc, r0, asr #11 │ │ │ │ + rsbeq r4, pc, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2f4b04 │ │ │ │ ldr r3, [pc, #1004] @ 2f4b08 │ │ │ │ @@ -164596,26 +164596,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2f4b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb56c │ │ │ │ b 2f47e4 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f4880 │ │ │ │ @@ -164651,15 +164651,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -164668,54 +164668,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2f4b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f47d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2f4b38 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f47d4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2f4b3c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f49b0 │ │ │ │ addseq r6, fp, r8, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r4, [pc], #-88 @ │ │ │ │ + @ instruction: 0x006f4598 │ │ │ │ addseq r6, fp, r8, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, ip, lsl r6 │ │ │ │ - rsbseq r9, r1, r8, lsr #13 │ │ │ │ + rsbseq r9, r1, r8, asr #12 │ │ │ │ @ instruction: 0x000036bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r8, asr r4 @ │ │ │ │ + strdeq r4, [pc], #-56 @ │ │ │ │ andeq r2, r0, r8, lsl #22 │ │ │ │ - ldrdeq r4, [pc], #-44 @ │ │ │ │ + rsbeq r4, pc, ip, ror r2 @ │ │ │ │ + @ instruction: 0x006f429c │ │ │ │ strdeq r4, [pc], #-44 @ │ │ │ │ - rsbeq r4, pc, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2f4fa0 │ │ │ │ ldr r3, [pc, #1092] @ 2f4fa4 │ │ │ │ @@ -164857,15 +164857,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164874,15 +164874,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2f4fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f4c18 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2eafc8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -164953,64 +164953,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f4fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f4ce4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2f4fd4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f4c18 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2f4fd8 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f4ce4 │ │ │ │ addseq r6, fp, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [pc], #-44 @ │ │ │ │ + rsbeq r4, pc, ip, ror r2 @ │ │ │ │ addseq r6, fp, r0, lsr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009b61dc │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r4, [pc], #-0 @ │ │ │ │ - ldrdeq r2, [pc], #-212 @ │ │ │ │ + rsbeq r4, pc, r0, ror r0 @ │ │ │ │ + rsbeq r2, pc, r4, ror sp @ │ │ │ │ andeq r3, r0, r4, lsr #6 │ │ │ │ - rsbeq r3, pc, ip, ror #31 │ │ │ │ - @ instruction: 0x006f3f90 │ │ │ │ - strdeq r3, [pc], #-244 @ │ │ │ │ + rsbeq r3, pc, ip, lsl #31 │ │ │ │ + rsbeq r3, pc, r0, lsr pc @ │ │ │ │ + @ instruction: 0x006f3f94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2f54cc │ │ │ │ ldr r3, [pc, #1236] @ 2f54d0 │ │ │ │ @@ -165187,27 +165187,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2f54f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f50e0 │ │ │ │ ldr r2, [pc, #512] @ 2f54fc │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -165255,28 +165255,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f5504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f50b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eafc8 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2f51ac │ │ │ │ @@ -165307,44 +165307,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2f550c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 2f50e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2f5510 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f50b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, fp, r8, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009b5dd4 │ │ │ │ - ldrsheq sl, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x007da490 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, ip, lsl sp │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq r2, pc, ip, lsr sl @ │ │ │ │ + ldrdeq r2, [pc], #-156 @ │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, pc, r0, asr sp @ │ │ │ │ - rsbeq ip, lr, r0, asr r1 │ │ │ │ + strdeq r3, [pc], #-192 @ │ │ │ │ + strdeq ip, [lr], #-0 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - ldrdeq r3, [pc], #-184 @ │ │ │ │ - rsbeq r2, pc, ip, lsl #16 │ │ │ │ - rsbeq r3, pc, r0, lsl #24 │ │ │ │ - rsbeq r3, pc, r4, asr fp @ │ │ │ │ + rsbeq r3, pc, r8, ror fp @ │ │ │ │ + rsbeq r2, pc, ip, lsr #15 │ │ │ │ + rsbeq r3, pc, r0, lsr #23 │ │ │ │ + strdeq r3, [pc], #-164 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2f56cc │ │ │ │ ldr r3, [pc, #412] @ 2f56d0 │ │ │ │ @@ -165381,15 +165381,15 @@ │ │ │ │ bl 2f7cf0 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f566c │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2f56d8 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -165402,25 +165402,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -165449,16 +165449,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b58f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq sp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, pc, r8, lsl #22 │ │ │ │ + @ instruction: 0x0075db94 │ │ │ │ + rsbeq r3, pc, r8, lsr #21 │ │ │ │ umullseq r5, fp, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2f5930 │ │ │ │ ldr r1, [pc, #568] @ 2f5934 │ │ │ │ @@ -165502,17 +165502,17 @@ │ │ │ │ bne 2f5778 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9b0d08 │ │ │ │ + bl 9b0ca8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0e90 │ │ │ │ + bl 9b0e30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f580c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf28 │ │ │ │ ldr r2, [pc, #372] @ 2f5944 │ │ │ │ ldr r3, [pc, #352] @ 2f5934 │ │ │ │ @@ -165550,15 +165550,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2f57c0 │ │ │ │ ldr r0, [pc, #224] @ 2f5948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ mov r1, #7 │ │ │ │ b 2f57c0 │ │ │ │ ldr r2, [pc, #208] @ 2f594c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f5760 │ │ │ │ @@ -165577,49 +165577,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f5958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f5760 │ │ │ │ ldr r0, [pc, #72] @ 2f595c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f5760 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, fp, ip, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, lr, r8, asr #8 │ │ │ │ + rsbseq sl, lr, r8, ror #7 │ │ │ │ addseq r5, fp, ip, ror #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, r4, asr r6 │ │ │ │ - rsbeq r3, pc, r4, ror #17 │ │ │ │ + rsbeq r3, pc, r4, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r3, [pc], #-116 @ │ │ │ │ - rsbeq r3, pc, r8, lsl #16 │ │ │ │ + @ instruction: 0x006f3794 │ │ │ │ + rsbeq r3, pc, r8, lsr #15 │ │ │ │ │ │ │ │ 002f5960 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f596c : │ │ │ │ @@ -165670,20 +165670,20 @@ │ │ │ │ bne 2f5a34 │ │ │ │ ldr r5, [pc, #168] @ 2f5ad0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5a34 │ │ │ │ ldr r5, [pc, #160] @ 2f5ad4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b0cf0 │ │ │ │ + bl 9b0c90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b03a8 │ │ │ │ + bl 9b0348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b09f8 │ │ │ │ + b 9b0998 │ │ │ │ ldr r5, [pc, #128] @ 2f5ad8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5a34 │ │ │ │ ldr r3, [pc, #120] @ 2f5adc │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -165755,41 +165755,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2f5c1c │ │ │ │ ldr r1, [pc, #192] @ 2f5c3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5818 │ │ │ │ + bl 9a57b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4f28 │ │ │ │ + bl 9a4ec8 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2f5c30 │ │ │ │ ldr r1, [pc, #148] @ 2f5c40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5818 │ │ │ │ + bl 9a57b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4f28 │ │ │ │ + bl 9a4ec8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5bf0 │ │ │ │ ldr r1, [pc, #104] @ 2f5c44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5818 │ │ │ │ + bl 9a57b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4f28 │ │ │ │ + bl 9a4ec8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253594 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -165905,15 +165905,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 254ad0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19dc │ │ │ │ + bl 9b197c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f607c │ │ │ │ @@ -165943,29 +165943,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2f6114 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a4e24 │ │ │ │ + bl 9a4dc4 │ │ │ │ ldr r1, [pc, #672] @ 2f6118 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a4e24 │ │ │ │ + bl 9a4dc4 │ │ │ │ ldr r1, [pc, #648] @ 2f611c │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a4e24 │ │ │ │ + bl 9a4dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -165979,15 +165979,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #536] @ 2f6120 │ │ │ │ ldr r3, [pc, #504] @ 2f6104 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166009,15 +166009,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2f6130 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f5af8 │ │ │ │ mov r7, #1 │ │ │ │ b 2f5ee0 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253930 │ │ │ │ @@ -166028,15 +166028,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2f6140 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2f5f78 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2f60cc │ │ │ │ ldr r3, [pc, #360] @ 2f6144 │ │ │ │ ldr r2, [pc, #360] @ 2f6148 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -166044,64 +166044,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2f6150 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2f5f78 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2f6154 │ │ │ │ ldr r2, [pc, #316] @ 2f6158 │ │ │ │ ldr r1, [pc, #316] @ 2f615c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2f6160 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2f5f78 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2f6164 │ │ │ │ ldr r2, [pc, #276] @ 2f6168 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2f616c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2f6170 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2f5f78 │ │ │ │ ldr r1, [pc, #240] @ 2f6174 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a050 │ │ │ │ + bl 999ff0 │ │ │ │ b 2f5f78 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2f6178 │ │ │ │ ldr r2, [pc, #216] @ 2f617c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2f6180 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2f6184 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 2f5f78 │ │ │ │ ldr r1, [pc, #180] @ 2f6188 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f5fd4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2f618c │ │ │ │ ldr r1, [pc, #168] @ 2f6190 │ │ │ │ @@ -166112,48 +166112,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r5, fp, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r5, fp, r8, r1 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrsheq ip, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x007ac79c │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r4, fp, ip, lsl pc │ │ │ │ - addeq r3, r3, r0, ror #10 │ │ │ │ - rsbeq r3, pc, r4, lsr r3 @ │ │ │ │ - rsbeq r1, pc, r0, lsr #9 │ │ │ │ + addeq r3, r3, r0, lsl #10 │ │ │ │ + ldrdeq r3, [pc], #-36 @ │ │ │ │ + rsbeq r1, pc, r0, asr #8 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r3, r3, r8, lsl r5 │ │ │ │ - rsbeq r3, pc, r8, lsr #5 │ │ │ │ - rsbeq r1, pc, r0, ror #8 │ │ │ │ + @ instruction: 0x008334b8 │ │ │ │ + rsbeq r3, pc, r8, asr #4 │ │ │ │ + rsbeq r1, pc, r0, lsl #8 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - rsbeq r3, pc, r8, lsr #3 │ │ │ │ - rsbeq r1, pc, r4, lsl r4 @ │ │ │ │ + addeq r3, r3, r4, ror r4 │ │ │ │ + rsbeq r3, pc, r8, asr #2 │ │ │ │ + strheq r1, [pc], #-52 @ │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - umulleq r3, r3, ip, r4 @ │ │ │ │ - ldrdeq r3, [pc], #-16 @ │ │ │ │ - ldrdeq r1, [pc], #-56 @ │ │ │ │ + addeq r3, r3, ip, lsr r4 │ │ │ │ + rsbeq r3, pc, r0, ror r1 @ │ │ │ │ + rsbeq r1, pc, r8, ror r3 @ │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r3, r3, r0, ror #8 │ │ │ │ - rsbeq r3, pc, r4, lsl r2 @ │ │ │ │ - rsbeq r1, pc, r0, lsr #7 │ │ │ │ + addeq r3, r3, r0, lsl #8 │ │ │ │ + strheq r3, [pc], #-20 @ │ │ │ │ + rsbeq r1, pc, r0, asr #6 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq r3, pc, r4, lsr #3 │ │ │ │ - addeq r3, r3, r0, lsl r4 │ │ │ │ - rsbeq r3, pc, r8, lsl r1 @ │ │ │ │ - rsbeq r1, pc, r0, asr r3 @ │ │ │ │ + rsbeq r3, pc, r4, asr #2 │ │ │ │ + @ instruction: 0x008333b0 │ │ │ │ + strheq r3, [pc], #-8 @ │ │ │ │ + strdeq r1, [pc], #-32 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq sl, lr, r4, lsr #8 │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - rsbeq r1, pc, r0, lsr #6 │ │ │ │ - rsbeq r3, pc, r8, lsl #1 │ │ │ │ + rsbeq sl, lr, r4, asr #7 │ │ │ │ + addeq r3, r3, r4, ror r3 │ │ │ │ + rsbeq r1, pc, r0, asr #5 │ │ │ │ + rsbeq r3, pc, r8, lsr #32 │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002f619c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -166171,31 +166171,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2f620c │ │ │ │ - bl 9af910 │ │ │ │ + bl 9af8b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98dda0 │ │ │ │ + bl 98dd40 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f61f4 │ │ │ │ ldr r0, [pc, #128] @ 2f6294 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b03a8 │ │ │ │ - bl 9b09f8 │ │ │ │ + bl 9b0348 │ │ │ │ + bl 9b0998 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6244 │ │ │ │ - bl 9af910 │ │ │ │ + bl 9af8b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98dda0 │ │ │ │ + bl 98dd40 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f622c │ │ │ │ ldr r2, [pc, #76] @ 2f6298 │ │ │ │ ldr r3, [pc, #64] @ 2f6290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166228,43 +166228,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2f637c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #172] @ 2f6388 │ │ │ │ ldr r2, [pc, #172] @ 2f638c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f6360 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -166275,15 +166275,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6340 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6344 │ │ │ │ addseq r4, fp, r8, ror #22 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006f139c │ │ │ │ + rsbeq r1, pc, ip, lsr r3 @ │ │ │ │ │ │ │ │ 002f6390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -166303,28 +166303,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2f6790 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #960] @ 2f67c0 │ │ │ │ ldr r2, [pc, #960] @ 2f67c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -166477,22 +166477,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f6744 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2f67d4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ec6dc │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r2, [pc, #260] @ 2f67d8 │ │ │ │ ldr r3, [pc, #224] @ 2f67b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166517,19 +166517,19 @@ │ │ │ │ bl 253288 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2f6588 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b1528 │ │ │ │ + bl 9b14c8 │ │ │ │ b 2f66b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b100c │ │ │ │ + bl 9b0fac │ │ │ │ b 2f64a0 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2f6670 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -166547,19 +166547,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2f6670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r0, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, fp, r8, asr #20 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r1, pc, ip, ror r2 @ │ │ │ │ + rsbeq r1, pc, ip, lsl r2 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - strheq r1, [pc], #-100 @ │ │ │ │ - rsbseq pc, r9, r8, ror r3 @ │ │ │ │ - @ instruction: 0x006f149c │ │ │ │ + rsbeq r1, pc, r4, asr r6 @ │ │ │ │ + rsbseq pc, r9, r8, lsl r3 @ │ │ │ │ + rsbeq r1, pc, ip, lsr r4 @ │ │ │ │ addseq r4, fp, r0, asr r7 │ │ │ │ │ │ │ │ 002f67dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166567,55 +166567,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2f68a4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f6898 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #144] @ 2f68a8 │ │ │ │ ldr r2, [pc, #144] @ 2f68ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2f6878 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2f687c │ │ │ │ addseq r4, fp, r8, lsr #12 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, ip, asr lr @ │ │ │ │ + strdeq r0, [pc], #-220 @ │ │ │ │ │ │ │ │ 002f68b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166631,42 +166631,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #92] @ 2f696c │ │ │ │ ldr r2, [pc, #92] @ 2f6970 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b0a58 │ │ │ │ + b 9b09f8 │ │ │ │ addseq r4, fp, r8, asr r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r4, ror #26 │ │ │ │ + rsbeq r0, pc, r4, lsl #26 │ │ │ │ │ │ │ │ 002f6974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166680,40 +166680,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #84] @ 2f6a20 │ │ │ │ ldr r2, [pc, #84] @ 2f6a24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b0a58 │ │ │ │ + b 9b09f8 │ │ │ │ umullseq r4, fp, r0, r4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r8, lsr #25 │ │ │ │ + rsbeq r0, pc, r8, asr #24 │ │ │ │ │ │ │ │ 002f6a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -166751,43 +166751,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2f6c04 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #348] @ 2f6c3c │ │ │ │ ldr r2, [pc, #348] @ 2f6c40 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f6b98 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6bf4 │ │ │ │ ldr r2, [pc, #228] @ 2f6c44 │ │ │ │ ldr r3, [pc, #208] @ 2f6c34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166819,38 +166819,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6c14 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec6dc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6b58 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f6b58 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f6ad4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6bdc │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6b58 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b43dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, fp, ip, lsl #7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006f0b98 │ │ │ │ + rsbeq r0, pc, r8, lsr fp @ │ │ │ │ addseq r4, fp, r4, asr #5 │ │ │ │ │ │ │ │ 002f6c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166862,37 +166862,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2f6db8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2f6d88 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [pc, #304] @ 2f6dc4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2f6dc8 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6d38 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6d98 │ │ │ │ ldr r3, [pc, #212] @ 2f6dcc │ │ │ │ ldr r2, [pc, #212] @ 2f6dd0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -166908,15 +166908,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6da8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f6cf0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -166928,28 +166928,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecb48 │ │ │ │ b 2f6d18 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f6c88 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f6cf0 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f6d54 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f6d1c │ │ │ │ @ instruction: 0x009b41bc │ │ │ │ - rsbeq r0, pc, r8, ror #19 │ │ │ │ + rsbeq r0, pc, r8, lsl #19 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f6dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -166959,40 +166959,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f6eac │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f6ea4 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [pc, #160] @ 2f6eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f6eb4 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f6e68 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f6e88 │ │ │ │ ldr r3, [pc, #60] @ 2f6eb8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167002,15 +167002,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6e88 │ │ │ │ addseq r4, fp, r0, lsr r0 │ │ │ │ - rsbeq r0, pc, r0, ror r8 @ │ │ │ │ + rsbeq r0, pc, r0, lsl r8 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f6ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167028,76 +167028,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2f6f7c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f6fb8 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #228] @ 2f7000 │ │ │ │ ldr r2, [pc, #228] @ 2f7004 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6f98 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6fc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6f7c │ │ │ │ b 2f6fc8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f6f10 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6f7c │ │ │ │ addseq r3, fp, r8, asr #30 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, ip, asr r7 @ │ │ │ │ + strdeq r0, [pc], #-108 @ │ │ │ │ │ │ │ │ 002f7008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167108,71 +167108,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f7118 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f70dc │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #208] @ 2f7124 │ │ │ │ ldr r2, [pc, #208] @ 2f7128 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f70b0 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f70ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7048 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f70c0 │ │ │ │ @ instruction: 0x009b3dfc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r4, lsr #12 │ │ │ │ + rsbeq r0, pc, r4, asr #11 │ │ │ │ │ │ │ │ 002f712c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -167181,49 +167181,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2f7220 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #188] @ 2f722c │ │ │ │ ldr r2, [pc, #188] @ 2f7230 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f71e4 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2f71c8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f7008 │ │ │ │ @@ -167232,15 +167232,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2f71c8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f71c8 │ │ │ │ @ instruction: 0x009b3cdc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r4, lsl #10 │ │ │ │ + rsbeq r0, pc, r4, lsr #9 │ │ │ │ │ │ │ │ 002f7234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167252,38 +167252,38 @@ │ │ │ │ bne 2f73ac │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f738c │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [pc, #308] @ 2f73b8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2f73bc │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f733c │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f732c │ │ │ │ ldr r3, [pc, #212] @ 2f73c0 │ │ │ │ ldr r2, [pc, #212] @ 2f73c4 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -167299,19 +167299,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f72e4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f739c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f72e4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -167323,24 +167323,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecb48 │ │ │ │ b 2f730c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7278 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f7358 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f7310 │ │ │ │ @ instruction: 0x009b3bd4 │ │ │ │ - strdeq r0, [pc], #-56 @ │ │ │ │ + @ instruction: 0x006f0398 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f73c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -167385,28 +167385,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f7610 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [pc, #508] @ 2f768c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2f7690 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -167416,15 +167416,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f7584 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7600 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f7544 │ │ │ │ ldr r3, [pc, #368] @ 2f7694 │ │ │ │ @@ -167476,54 +167476,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec6dc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7514 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f7514 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1cbc │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f7484 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec6dc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7544 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f7544 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecb48 │ │ │ │ b 2f7544 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2eca90 │ │ │ │ b 2f75e8 │ │ │ │ mvn r7, #3 │ │ │ │ b 2f7544 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, r4, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, fp, r8, lsl #20 │ │ │ │ - rsbeq r0, pc, ip, ror #3 │ │ │ │ + rsbeq r0, pc, ip, lsl #3 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ @ instruction: 0x009b38d8 │ │ │ │ │ │ │ │ 002f76a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167534,40 +167534,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f7778 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7770 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r2, [pc, #160] @ 2f777c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f7780 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7734 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f7754 │ │ │ │ ldr r3, [pc, #60] @ 2f7784 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167577,15 +167577,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7754 │ │ │ │ addseq r3, fp, r4, ror #14 │ │ │ │ - rsbeq pc, lr, r4, lsr #31 │ │ │ │ + rsbeq pc, lr, r4, asr #30 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f7788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167595,54 +167595,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7848 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #140] @ 2f7854 │ │ │ │ ldr r2, [pc, #140] @ 2f7858 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7828 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f782c │ │ │ │ addseq r3, fp, ip, ror r6 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsr #29 │ │ │ │ + rsbeq pc, lr, ip, asr #28 │ │ │ │ │ │ │ │ 002f785c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167654,72 +167654,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f7974 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7938 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #212] @ 2f7980 │ │ │ │ ldr r2, [pc, #212] @ 2f7984 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f790c │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7948 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f78a0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f791c │ │ │ │ addseq r3, fp, r8, lsr #11 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, asr #27 │ │ │ │ + rsbeq pc, lr, ip, ror #26 │ │ │ │ │ │ │ │ 002f7988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167731,56 +167731,56 @@ │ │ │ │ bne 2f7a60 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507e44 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #148] @ 2f7a6c │ │ │ │ ldr r2, [pc, #148] @ 2f7a70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7a40 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7a44 │ │ │ │ addseq r3, fp, r8, ror r4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006efc9c │ │ │ │ + rsbeq pc, lr, ip, lsr ip @ │ │ │ │ │ │ │ │ 002f7a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167792,56 +167792,56 @@ │ │ │ │ bne 2f7b4c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507e44 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #148] @ 2f7b58 │ │ │ │ ldr r2, [pc, #148] @ 2f7b5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7b2c │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7b30 │ │ │ │ addseq r3, fp, ip, lsl #7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strheq pc, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, lr, r0, asr fp @ │ │ │ │ │ │ │ │ 002f7b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167852,31 +167852,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7cdc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2f7cb4 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #316] @ 2f7ce8 │ │ │ │ ldr r2, [pc, #316] @ 2f7cec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 255a54 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -167887,15 +167887,15 @@ │ │ │ │ blt 2f7c58 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2f7cc4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7c88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -167905,45 +167905,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7c3c │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7ba0 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 253594 │ │ │ │ mov r0, r9 │ │ │ │ bl 255a54 │ │ │ │ mov r2, r0 │ │ │ │ b 2f7bf0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7c3c │ │ │ │ addseq r3, fp, r4, lsr #5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, asr #21 │ │ │ │ + rsbeq pc, lr, ip, ror #20 │ │ │ │ │ │ │ │ 002f7cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167954,71 +167954,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f7e00 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7dc4 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #208] @ 2f7e0c │ │ │ │ ldr r2, [pc, #208] @ 2f7e10 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7d98 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7dd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7d30 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7da8 │ │ │ │ addseq r3, fp, r4, lsl r1 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsr r9 @ │ │ │ │ + ldrdeq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 002f7e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -168047,41 +168047,41 @@ │ │ │ │ bne 2f7f74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ec698 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7f54 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #228] @ 2f7f8c │ │ │ │ ldr r2, [pc, #228] @ 2f7f90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7f04 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7f64 │ │ │ │ ldr r2, [pc, #120] @ 2f7f94 │ │ │ │ ldr r3, [pc, #100] @ 2f7f84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168095,28 +168095,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7e9c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f7f14 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7f14 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b2ff0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, lsr #31 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, lr, r0, ror r7 @ │ │ │ │ addseq r2, fp, r8, lsl #30 │ │ │ │ │ │ │ │ 002f7f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168128,71 +168128,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f80a8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f806c │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #208] @ 2f80b4 │ │ │ │ ldr r2, [pc, #208] @ 2f80b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8040 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f807c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f7fd8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8050 │ │ │ │ addseq r2, fp, ip, ror #28 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006ef694 │ │ │ │ + rsbeq pc, lr, r4, lsr r6 @ │ │ │ │ │ │ │ │ 002f80bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168223,41 +168223,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2ec698 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2f8204 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #228] @ 2f823c │ │ │ │ ldr r2, [pc, #228] @ 2f8240 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f81b4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8214 │ │ │ │ ldr r2, [pc, #120] @ 2f8244 │ │ │ │ ldr r3, [pc, #100] @ 2f8234 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168271,28 +168271,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f814c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f81c4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f81c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r8, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, lsl sp │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, lsr #10 │ │ │ │ + rsbeq pc, lr, r0, asr #9 │ │ │ │ addseq r2, fp, r8, asr ip │ │ │ │ │ │ │ │ 002f8248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168305,72 +168305,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8360 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8324 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #212] @ 2f836c │ │ │ │ ldr r2, [pc, #212] @ 2f8370 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f82f8 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8334 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f828c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8308 │ │ │ │ @ instruction: 0x009b2bbc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, ror #7 │ │ │ │ + rsbeq pc, lr, r0, lsl #7 │ │ │ │ │ │ │ │ 002f8374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168410,43 +168410,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8558 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #348] @ 2f8590 │ │ │ │ ldr r2, [pc, #348] @ 2f8594 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f84ec │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8548 │ │ │ │ ldr r2, [pc, #228] @ 2f8598 │ │ │ │ ldr r3, [pc, #208] @ 2f8588 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168478,38 +168478,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8568 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec6dc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f84ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f84ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f8428 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8530 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f84ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r2, fp, r0, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r0, asr #20 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r4, asr #4 │ │ │ │ + rsbeq pc, lr, r4, ror #3 │ │ │ │ addseq r2, fp, r0, ror r9 │ │ │ │ │ │ │ │ 002f859c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168520,69 +168520,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f86a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8664 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr ip, [pc, #200] @ 2f86ac │ │ │ │ ldr r2, [pc, #200] @ 2f86b0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8638 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f85d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8648 │ │ │ │ addseq r2, fp, r8, ror #16 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006ef094 │ │ │ │ + rsbeq pc, lr, r4, lsr r0 @ │ │ │ │ │ │ │ │ 002f86b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -168594,72 +168594,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f87cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8790 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #212] @ 2f87d8 │ │ │ │ ldr r2, [pc, #212] @ 2f87dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8764 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f87a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f86f8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8774 │ │ │ │ addseq r2, fp, r0, asr r7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r4, ror pc │ │ │ │ + rsbeq lr, lr, r4, lsl pc │ │ │ │ │ │ │ │ 002f87e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -168667,53 +168667,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f889c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #136] @ 2f88a8 │ │ │ │ ldr r2, [pc, #136] @ 2f88ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f887c │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8880 │ │ │ │ addseq r2, fp, r4, lsr #12 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r4, asr lr │ │ │ │ + strdeq lr, [lr], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002f88b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -168722,29 +168722,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2f8980 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #152] @ 2f898c │ │ │ │ ldr r2, [pc, #152] @ 2f8990 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -168752,27 +168752,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8960 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8964 │ │ │ │ addseq r2, fp, r8, asr r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r0, lsl #27 │ │ │ │ + rsbeq lr, lr, r0, lsr #26 │ │ │ │ │ │ │ │ 002f8994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168811,44 +168811,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f8b78 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #356] @ 2f8bb4 │ │ │ │ ldr r2, [pc, #356] @ 2f8bb8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8b0c │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8b68 │ │ │ │ ldr r2, [pc, #232] @ 2f8bbc │ │ │ │ ldr r3, [pc, #208] @ 2f8ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168880,39 +168880,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8b88 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec6dc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8acc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ b 2f8acc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f8a44 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8b50 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8acc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r0, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r0, lsr #8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r8, lsr #24 │ │ │ │ + rsbeq lr, lr, r8, asr #23 │ │ │ │ addseq r2, fp, r0, asr r3 │ │ │ │ │ │ │ │ 002f8bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168938,42 +168938,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2f8cf4 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #188] @ 2f8d00 │ │ │ │ ldr r2, [pc, #188] @ 2f8d04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8ca4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168989,34 +168989,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8c04 │ │ │ │ addseq r2, fp, r0, asr #4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r0, lsr sl │ │ │ │ - b 9b09f8 │ │ │ │ + ldrdeq lr, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + b 9b0998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9b09f8 │ │ │ │ + bl 9b0998 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002f8d30 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2f8d4c │ │ │ │ ldr r0, [pc, #16] @ 2f8d50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b2e0c │ │ │ │ + b 9b2dac │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002f8d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -169030,72 +169030,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8e6c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8e30 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #212] @ 2f8e78 │ │ │ │ ldr r2, [pc, #212] @ 2f8e7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8e04 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8e40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f8d98 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8e14 │ │ │ │ ldrheq r2, [fp], r0 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq lr, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq lr, lr, r4, ror r8 │ │ │ │ │ │ │ │ 002f8e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169107,74 +169107,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f8fa0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8f64 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #220] @ 2f8fac │ │ │ │ ldr r2, [pc, #220] @ 2f8fb0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8f38 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8f74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f8ec4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8f48 │ │ │ │ addseq r1, fp, r4, lsl #31 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r8, lsr #15 │ │ │ │ + rsbeq lr, lr, r8, asr #14 │ │ │ │ │ │ │ │ 002f8fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169186,29 +169186,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f90dc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f90a0 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #228] @ 2f90e8 │ │ │ │ ldr r2, [pc, #228] @ 2f90ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -169217,45 +169217,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9074 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f90b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f8ff8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f9084 │ │ │ │ addseq r1, fp, r0, asr lr │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r4, ror r6 │ │ │ │ + rsbeq lr, lr, r4, lsl r6 │ │ │ │ │ │ │ │ 002f90f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -169266,71 +169266,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f9200 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f91c4 │ │ │ │ - bl 9b2538 │ │ │ │ + bl 9b24d8 │ │ │ │ ldr r3, [pc, #208] @ 2f920c │ │ │ │ ldr r2, [pc, #208] @ 2f9210 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae9fc │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9ae99c │ │ │ │ + bl 9b09f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9198 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0a58 │ │ │ │ + bl 9b09f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f91d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1a2c │ │ │ │ + bl 9b19cc │ │ │ │ b 2f9130 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b84 │ │ │ │ + bl 9b1b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f91a8 │ │ │ │ addseq r1, fp, r4, lsl sp │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, ip, lsr r5 │ │ │ │ + ldrdeq lr, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 002f9214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169352,15 +169352,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r4, lsr #1 │ │ │ │ + rsbeq r0, pc, r4, asr #32 │ │ │ │ │ │ │ │ 002f9284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169381,15 +169381,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r4, lsr r0 @ │ │ │ │ + ldrdeq pc, [lr], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002f92f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -169408,15 +169408,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, lr, r8, asr #31 │ │ │ │ + rsbeq pc, lr, r8, ror #30 │ │ │ │ │ │ │ │ 002f9354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -169441,82 +169441,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, lr, ip, asr pc @ │ │ │ │ + strdeq pc, [lr], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 002f93d0 : │ │ │ │ b 254dd0 │ │ │ │ │ │ │ │ 002f93d4 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f9404 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r0, sp, r0, asr r8 │ │ │ │ │ │ │ │ 002f9408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2f94b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2f94b8 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #132] @ 2f94bc │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9494 │ │ │ │ ldr r2, [pc, #92] @ 2f94c0 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq pc, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r0, r3, r0, ror #2 │ │ │ │ - rsbeq pc, lr, r8, lsr #29 │ │ │ │ - strheq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, lr, ip, ror lr @ │ │ │ │ + addeq r0, r3, r0, lsl #2 │ │ │ │ + rsbeq pc, lr, r8, asr #28 │ │ │ │ + rsbeq pc, lr, r4, asr lr @ │ │ │ │ │ │ │ │ 002f94c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -169531,59 +169531,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2f95bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #160] @ 2f95c0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f958c │ │ │ │ ldr sl, [pc, #136] @ 2f95c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f958c │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f94fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r0, r3, r8, lsr #1 │ │ │ │ - rsbeq r0, lr, r4, ror #21 │ │ │ │ - rsbseq r8, r2, r8, ror sp │ │ │ │ - rsbeq pc, lr, r8, lsr #28 │ │ │ │ - rsbeq pc, lr, ip, lsl lr @ │ │ │ │ + addeq r0, r3, r8, asr #32 │ │ │ │ + rsbeq r0, lr, r4, lsl #21 │ │ │ │ + rsbseq r8, r2, r8, lsl sp │ │ │ │ + rsbeq pc, lr, r8, asr #27 │ │ │ │ + strheq pc, [lr], #-220 @ 0xffffff24 @ │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -169750,21 +169750,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2f9894 │ │ │ │ ldr r0, [pc, #40] @ 2f9898 │ │ │ │ ldr r2, [pc, #40] @ 2f989c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0082fdb4 │ │ │ │ - rsbeq pc, lr, r0, lsr fp @ │ │ │ │ - rsbeq pc, lr, r0, asr #22 │ │ │ │ + addeq pc, r2, r4, asr sp @ │ │ │ │ + ldrdeq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, lr, r0, ror #21 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - umulleq pc, r2, r4, sp @ │ │ │ │ - rsbeq pc, lr, r0, lsl fp @ │ │ │ │ - rsbeq pc, lr, ip, lsr #22 │ │ │ │ + addeq pc, r2, r4, lsr sp @ │ │ │ │ + strheq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, lr, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169788,18 +169788,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2f9924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbeq pc, lr, r0, ror #21 │ │ │ │ - addeq pc, r2, r4, lsl #26 │ │ │ │ rsbeq pc, lr, r0, lsl #21 │ │ │ │ - rsbeq pc, lr, r8, lsr #21 │ │ │ │ + addeq pc, r2, r4, lsr #25 │ │ │ │ + rsbeq pc, lr, r0, lsr #20 │ │ │ │ + rsbeq pc, lr, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2f9b24 │ │ │ │ @@ -169921,19 +169921,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b14d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r0, ror #18 │ │ │ │ + rsbeq r9, pc, r0, lsl #18 │ │ │ │ addseq r1, fp, r8, ror #7 │ │ │ │ - strdeq pc, [r2], r8 │ │ │ │ - rsbeq pc, lr, r4, ror r8 @ │ │ │ │ - strheq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + umulleq pc, r2, r8, sl @ │ │ │ │ + rsbeq pc, lr, r4, lsl r8 @ │ │ │ │ + rsbeq pc, lr, ip, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2f9bd4 │ │ │ │ ldr r3, [pc, #120] @ 2f9bd8 │ │ │ │ @@ -169965,15 +169965,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, fp, r8, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r9, r0, lsr #26 │ │ │ │ + rsbseq fp, r9, r0, asr #25 │ │ │ │ umullseq r1, fp, r4, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2f9ce4 │ │ │ │ @@ -170034,17 +170034,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, fp, r4, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, fp, ip, lsr #3 │ │ │ │ - addeq pc, r2, r4, asr #18 │ │ │ │ - rsbeq pc, lr, r0, lsr r7 @ │ │ │ │ - strheq pc, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addeq pc, r2, r4, ror #17 │ │ │ │ + ldrdeq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, lr, ip, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2f9e60 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170775,17 +170775,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, fp, r8, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, fp, ip, asr #12 │ │ │ │ - ldrdeq lr, [r2], ip │ │ │ │ - rsbeq lr, lr, r4, asr fp │ │ │ │ - ldrdeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + addeq lr, r2, ip, ror sp │ │ │ │ + strdeq lr, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq lr, lr, r0, ror fp │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002fa85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170822,17 +170822,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fa90c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r8, sl, ip, asr r2 │ │ │ │ - addeq lr, r2, r0, lsr #26 │ │ │ │ - @ instruction: 0x006eea98 │ │ │ │ - rsbeq lr, lr, r0, lsr fp │ │ │ │ + addeq lr, r2, r0, asr #25 │ │ │ │ + rsbeq lr, lr, r8, lsr sl │ │ │ │ + ldrdeq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002fa910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170989,18 +170989,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2fab9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ umullseq r0, fp, r8, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r2, r8, lsr #24 │ │ │ │ + addeq lr, r2, r8, asr #23 │ │ │ │ addseq r0, fp, r0, asr #7 │ │ │ │ - umulleq lr, r2, ip, sl │ │ │ │ - rsbeq lr, lr, r0, lsl r8 │ │ │ │ + addeq lr, r2, ip, lsr sl │ │ │ │ + strheq lr, [lr], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2facac │ │ │ │ @@ -171818,15 +171818,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r7, [sl], r4 @ │ │ │ │ - rsbseq sl, r9, r0, lsl #1 │ │ │ │ + rsbseq sl, r9, r0, lsr #32 │ │ │ │ │ │ │ │ 002fb854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -171863,17 +171863,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fb908 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r7, sl, ip, asr #4 │ │ │ │ - addeq sp, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x006eda9c │ │ │ │ - rsbeq sp, lr, r0, asr #22 │ │ │ │ + addeq sp, r2, r4, asr #25 │ │ │ │ + rsbeq sp, lr, ip, lsr sl │ │ │ │ + rsbeq sp, lr, r0, ror #21 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002fb90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172649,15 +172649,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r4, lsl #13 │ │ │ │ - rsbseq r9, r9, r8, lsl r4 │ │ │ │ + ldrheq r9, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 002fc4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -172687,15 +172687,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r0, lsl #12 │ │ │ │ - @ instruction: 0x00799394 │ │ │ │ + rsbseq r9, r9, r4, lsr r3 │ │ │ │ │ │ │ │ 002fc538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -172729,15 +172729,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, ip, ror #10 │ │ │ │ - rsbseq r9, r9, r0, lsl #6 │ │ │ │ + rsbseq r9, r9, r0, lsr #5 │ │ │ │ │ │ │ │ 002fc5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172774,15 +172774,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, asr #9 │ │ │ │ - rsbseq r9, r9, r0, ror #4 │ │ │ │ + rsbseq r9, r9, r0, lsl #4 │ │ │ │ │ │ │ │ 002fc684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172822,15 +172822,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r4, lsl r4 │ │ │ │ - ldrheq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r9, r9, r4, asr r1 │ │ │ │ │ │ │ │ 002fc73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172873,15 +172873,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, ip, asr r3 │ │ │ │ - ldrsheq r9, [r9], #-12 @ │ │ │ │ + @ instruction: 0x0079909c │ │ │ │ │ │ │ │ 002fc800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172927,15 +172927,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ umlaleq r6, sl, r8, r2 │ │ │ │ - rsbseq r9, r9, r8, lsr r0 │ │ │ │ + ldrsbeq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 002fc8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -173204,19 +173204,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq lr, sl, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, sl, r8, ror r1 │ │ │ │ - rsbseq r8, r9, ip, lsr #24 │ │ │ │ + rsbseq r8, r9, ip, asr #23 │ │ │ │ addseq lr, sl, ip, ror r1 │ │ │ │ - addeq ip, r2, r0, lsl r9 │ │ │ │ - rsbeq ip, lr, r8, lsl #13 │ │ │ │ - rsbeq ip, lr, r8, lsr r7 │ │ │ │ + @ instruction: 0x0082c8b0 │ │ │ │ + rsbeq ip, lr, r8, lsr #12 │ │ │ │ + ldrdeq ip, [lr], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002fcd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173454,17 +173454,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009adef4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, ip, asr #22 │ │ │ │ addseq sp, sl, r8, lsr #27 │ │ │ │ - addeq ip, r2, ip, lsr r5 │ │ │ │ - strheq ip, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, lr, ip, ror r3 │ │ │ │ + ldrdeq ip, [r2], ip @ │ │ │ │ + rsbeq ip, lr, r4, asr r2 │ │ │ │ + rsbeq ip, lr, ip, lsl r3 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002fd100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173637,17 +173637,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umullseq sp, sl, r0, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r0, lsl r8 │ │ │ │ @ instruction: 0x009adadc │ │ │ │ - addeq ip, r2, r0, ror r2 │ │ │ │ - rsbeq fp, lr, r8, ror #31 │ │ │ │ - rsbeq ip, lr, r0, asr #1 │ │ │ │ + addeq ip, r2, r0, lsl r2 │ │ │ │ + rsbeq fp, lr, r8, lsl #31 │ │ │ │ + rsbeq ip, lr, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002fd3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174004,19 +174004,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ad5fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r8, ror r2 │ │ │ │ - ldrsheq r7, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00797f90 │ │ │ │ addseq sp, sl, ip, asr r5 │ │ │ │ - strdeq fp, [r2], r0 │ │ │ │ - rsbeq fp, lr, r8, ror #20 │ │ │ │ - rsbeq fp, lr, ip, asr #22 │ │ │ │ + umulleq fp, r2, r0, ip │ │ │ │ + rsbeq fp, lr, r8, lsl #20 │ │ │ │ + rsbeq fp, lr, ip, ror #21 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002fd950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -174331,15 +174331,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r8, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r4, lsl #27 │ │ │ │ - ldrsheq r7, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00797a90 │ │ │ │ addseq sp, sl, r4, asr #32 │ │ │ │ │ │ │ │ 002fde34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174520,15 +174520,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r4, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, ip, ror #20 │ │ │ │ - ldrsheq r7, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0079779c │ │ │ │ addseq ip, sl, r8, ror #26 │ │ │ │ │ │ │ │ 002fe110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174600,15 +174600,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009accf4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r4, ror #18 │ │ │ │ - rsbseq r7, r9, ip, lsr #13 │ │ │ │ + rsbseq r7, r9, ip, asr #12 │ │ │ │ addseq ip, sl, r0, lsr ip │ │ │ │ │ │ │ │ 002fe248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174648,15 +174648,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, ip, asr r8 │ │ │ │ - rsbseq r7, r9, r0, asr #11 │ │ │ │ + rsbseq r7, r9, r0, ror #10 │ │ │ │ │ │ │ │ 002fe2fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174695,15 +174695,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, r8, lsr #15 │ │ │ │ - rsbseq r7, r9, ip, lsl #10 │ │ │ │ + rsbseq r7, r9, ip, lsr #9 │ │ │ │ │ │ │ │ 002fe3b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174809,17 +174809,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fe570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r4, sl, r4, ror #11 │ │ │ │ - strheq fp, [r2], ip │ │ │ │ - rsbeq sl, lr, r4, lsr lr │ │ │ │ - rsbeq sl, lr, r8, lsr #30 │ │ │ │ + addeq fp, r2, ip, asr r0 │ │ │ │ + ldrdeq sl, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, lr, r8, asr #29 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002fe574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175078,17 +175078,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ac6b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r0, lsr r3 │ │ │ │ addseq ip, sl, r0, lsr #10 │ │ │ │ - @ instruction: 0x0082acb8 │ │ │ │ - rsbeq sl, lr, r8, lsr fp │ │ │ │ - rsbeq sl, lr, ip, lsr #20 │ │ │ │ + addeq sl, r2, r8, asr ip │ │ │ │ + ldrdeq sl, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sl, lr, ip, asr #19 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002fe990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175302,17 +175302,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, sl, r0, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, ip, ror #29 │ │ │ │ addseq ip, sl, r8, asr #3 │ │ │ │ - addeq sl, r2, ip, asr r9 │ │ │ │ - ldrdeq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, lr, r8, ror #15 │ │ │ │ + strdeq sl, [r2], ip │ │ │ │ + rsbeq sl, lr, r4, ror r6 │ │ │ │ + rsbeq sl, lr, r8, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002fece0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175650,33 +175650,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq fp, sl, r8, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, r8, ror #24 │ │ │ │ @ instruction: 0x009abcf8 │ │ │ │ - addeq sl, r2, ip, lsl #9 │ │ │ │ - rsbeq sl, lr, r4, lsl #4 │ │ │ │ - rsbeq sl, lr, r8, ror #6 │ │ │ │ + addeq sl, r2, ip, lsr #8 │ │ │ │ + rsbeq sl, lr, r4, lsr #3 │ │ │ │ + rsbeq sl, lr, r8, lsl #6 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq sl, r2, r8, ror #8 │ │ │ │ - rsbeq sl, lr, r0, ror #3 │ │ │ │ - rsbeq sl, lr, r4, lsr r3 │ │ │ │ + addeq sl, r2, r8, lsl #8 │ │ │ │ + rsbeq sl, lr, r0, lsl #3 │ │ │ │ + ldrdeq sl, [lr], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq sl, r2, r4, asr #8 │ │ │ │ - strheq sl, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, lr, r0, lsl #6 │ │ │ │ + addeq sl, r2, r4, ror #7 │ │ │ │ + rsbeq sl, lr, ip, asr r1 │ │ │ │ + rsbeq sl, lr, r0, lsr #5 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq sl, r2, r0, lsr #8 │ │ │ │ - @ instruction: 0x006ea198 │ │ │ │ - rsbeq sl, lr, ip, asr #5 │ │ │ │ + addeq sl, r2, r0, asr #7 │ │ │ │ + rsbeq sl, lr, r8, lsr r1 │ │ │ │ + rsbeq sl, lr, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - strdeq sl, [r2], ip │ │ │ │ - rsbeq sl, lr, r4, ror r1 │ │ │ │ - @ instruction: 0x006ea294 │ │ │ │ + umulleq sl, r2, ip, r3 │ │ │ │ + rsbeq sl, lr, r4, lsl r1 │ │ │ │ + rsbeq sl, lr, r4, lsr r2 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ff280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175937,19 +175937,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ab8d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, r8, asr #10 │ │ │ │ - rsbseq r6, r9, r8, lsr #5 │ │ │ │ + rsbseq r6, r9, r8, asr #4 │ │ │ │ addseq fp, sl, r0, lsl r8 │ │ │ │ - addeq r9, r2, r4, lsr #31 │ │ │ │ - rsbeq r9, lr, ip, lsl sp │ │ │ │ - @ instruction: 0x006e9e90 │ │ │ │ + addeq r9, r2, r4, asr #30 │ │ │ │ + strheq r9, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, lr, r0, lsr lr │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ff69c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176136,15 +176136,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r3, [sl], r4 @ │ │ │ │ - @ instruction: 0x00795f94 │ │ │ │ + rsbseq r5, r9, r4, lsr pc │ │ │ │ │ │ │ │ 002ff98c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2faba0 │ │ │ │ @@ -176293,19 +176293,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, ip, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x006e9994 │ │ │ │ @ instruction: 0x009ab2b4 │ │ │ │ - addeq r9, r2, ip, asr #20 │ │ │ │ - rsbeq r9, lr, r8, asr r9 │ │ │ │ - rsbeq r9, lr, r0, asr #15 │ │ │ │ + addeq r9, r2, ip, ror #19 │ │ │ │ + strdeq r9, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, lr, r0, ror #14 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ffbfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176353,15 +176353,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ab1f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, ip, asr #17 │ │ │ │ + rsbeq r9, lr, ip, ror #16 │ │ │ │ addseq fp, sl, r0, lsr #3 │ │ │ │ │ │ │ │ 002ffcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176397,17 +176397,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ffd74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ffd78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008298b0 │ │ │ │ - rsbeq r9, lr, r8, lsr #12 │ │ │ │ - rsbeq r9, lr, r8, ror #15 │ │ │ │ + addeq r9, r2, r0, asr r8 │ │ │ │ + rsbeq r9, lr, r8, asr #11 │ │ │ │ + rsbeq r9, lr, r8, lsl #15 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ffd7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176703,33 +176703,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r4, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, lsr #12 │ │ │ │ - rsbeq r9, lr, r4, lsl r6 │ │ │ │ - rsbeq r9, lr, r8, lsl #10 │ │ │ │ - rsbeq r9, lr, r0, ror r5 │ │ │ │ - rsbeq r9, lr, r0, asr r5 │ │ │ │ - ldrdeq r9, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r9, lr, r0, ror #8 │ │ │ │ - rsbeq r9, lr, ip, ror r4 │ │ │ │ + rsbeq r9, lr, r0, asr #11 │ │ │ │ + strheq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, lr, r8, lsr #9 │ │ │ │ + rsbeq r9, lr, r0, lsl r5 │ │ │ │ + strdeq r9, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, lr, r4, ror r4 │ │ │ │ + rsbeq r9, lr, r0, lsl #8 │ │ │ │ + rsbeq r9, lr, ip, lsl r4 │ │ │ │ @ instruction: 0x009aacd8 │ │ │ │ - addeq r9, r2, r4, ror #8 │ │ │ │ - rsbeq r9, lr, ip, asr #7 │ │ │ │ - ldrdeq r9, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r9, r2, r4, lsl #8 │ │ │ │ + rsbeq r9, lr, ip, ror #6 │ │ │ │ + rsbeq r9, lr, r8, ror r1 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq r9, r2, r0, asr #8 │ │ │ │ - strheq r9, [lr], #-20 @ 0xffffffec @ │ │ │ │ + addeq r9, r2, r0, ror #7 │ │ │ │ + rsbeq r9, lr, r4, asr r1 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq r9, r2, r8, lsl r4 │ │ │ │ - @ instruction: 0x006e939c │ │ │ │ - rsbeq r9, lr, ip, lsl #3 │ │ │ │ + @ instruction: 0x008293b8 │ │ │ │ + rsbeq r9, lr, ip, lsr r3 │ │ │ │ + rsbeq r9, lr, ip, lsr #2 │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 00300264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176816,16 +176816,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq sl, sl, ip, fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r4, lsl #6 │ │ │ │ - rsbeq r9, lr, ip, lsr r2 │ │ │ │ + rsbeq r9, lr, r4, lsr #5 │ │ │ │ + ldrdeq r9, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ umullseq sl, sl, ip, sl @ │ │ │ │ │ │ │ │ 003003dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176912,16 +176912,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r4, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006e9194 │ │ │ │ - rsbeq r9, lr, r4, asr #1 │ │ │ │ + rsbeq r9, lr, r4, lsr r1 │ │ │ │ + rsbeq r9, lr, r4, rrx │ │ │ │ addseq sl, sl, r4, lsr #18 │ │ │ │ │ │ │ │ 00300554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177321,17 +177321,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sl, sl, r0, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, sl, r0, lsl #6 │ │ │ │ - umulleq r8, r2, r4, sl │ │ │ │ - rsbeq r8, lr, ip, lsl #16 │ │ │ │ - rsbeq r8, lr, r8, asr sl │ │ │ │ + addeq r8, r2, r4, lsr sl │ │ │ │ + rsbeq r8, lr, ip, lsr #15 │ │ │ │ + strdeq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00300ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177430,19 +177430,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 300d54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sl, sl, ip, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, r0, ror #19 │ │ │ │ + rsbeq r8, lr, r0, lsl #19 │ │ │ │ addseq sl, sl, r0, asr r1 │ │ │ │ - addeq r8, r2, r4, ror #17 │ │ │ │ - rsbeq r8, lr, ip, asr r6 │ │ │ │ - rsbeq r8, lr, r4, asr #17 │ │ │ │ + addeq r8, r2, r4, lsl #17 │ │ │ │ + strdeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, lr, r4, ror #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00300d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -177705,15 +177705,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 254c8c │ │ │ │ b 301054 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, r8, asr r8 │ │ │ │ + strdeq r8, [lr], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x009a9dbc │ │ │ │ │ │ │ │ 0030118c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -177728,25 +177728,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #792] @ 3014fc │ │ │ │ ldr r2, [pc, #792] @ 301500 │ │ │ │ ldr r1, [pc, #792] @ 301504 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -177929,30 +177929,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 30153c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r9, sl, r0, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r2, ip, lsl r4 │ │ │ │ - ldrdeq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, sp, ip, lsl r3 │ │ │ │ - rsbeq r8, lr, ip, ror #7 │ │ │ │ + @ instruction: 0x008283bc │ │ │ │ + rsbeq r8, sp, r0, ror sp │ │ │ │ + strheq r9, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, lr, ip, lsl #7 │ │ │ │ @ instruction: 0x009a99dc │ │ │ │ - addeq r8, r2, r0, ror r1 │ │ │ │ - rsbeq r7, lr, r8, ror #29 │ │ │ │ - rsbeq r8, lr, r0, ror #3 │ │ │ │ + addeq r8, r2, r0, lsl r1 │ │ │ │ + rsbeq r7, lr, r8, lsl #29 │ │ │ │ + rsbeq r8, lr, r0, lsl #3 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq r8, r2, ip, asr #2 │ │ │ │ - rsbeq r7, lr, r4, asr #29 │ │ │ │ - @ instruction: 0x006e8190 │ │ │ │ + addeq r8, r2, ip, ror #1 │ │ │ │ + rsbeq r7, lr, r4, ror #28 │ │ │ │ + rsbeq r8, lr, r0, lsr r1 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq r8, r2, r8, lsr #2 │ │ │ │ - rsbeq r7, lr, r0, lsr #29 │ │ │ │ - rsbeq r8, lr, r0, asr #2 │ │ │ │ + addeq r8, r2, r8, asr #1 │ │ │ │ + rsbeq r7, lr, r0, asr #28 │ │ │ │ + rsbeq r8, lr, r0, ror #1 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00301540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178551,23 +178551,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 301ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r9, sl, r4, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, ip, lsl #2 │ │ │ │ - rsbeq r7, lr, r8, lsr pc │ │ │ │ - rsbeq r7, lr, r0, ror #29 │ │ │ │ - rsbeq r7, lr, r8, lsr #18 │ │ │ │ - rsbseq fp, r7, r8, asr #6 │ │ │ │ + rsbeq r8, lr, ip, lsr #1 │ │ │ │ + ldrdeq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, lr, r0, lsl #29 │ │ │ │ + rsbeq r7, lr, r8, asr #17 │ │ │ │ + rsbseq fp, r7, r8, ror #5 │ │ │ │ addseq r9, sl, r8, lsr r0 │ │ │ │ - addeq r7, r2, r8, ror r7 │ │ │ │ - strdeq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, lr, r8, lsl r8 │ │ │ │ + addeq r7, r2, r8, lsl r7 │ │ │ │ + @ instruction: 0x006e7490 │ │ │ │ + strheq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00301ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178594,22 +178594,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ ldr r2, [pc, #676] @ 302200 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [pc, #632] @ 302204 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -178642,15 +178642,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 254c8c │ │ │ │ ldr r1, [pc, #508] @ 302208 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, r6 │ │ │ │ beq 302190 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -178741,21 +178741,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 30221c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 30201c │ │ │ │ ldr r1, [pc, #112] @ 302220 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 3021d4 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 302224 │ │ │ │ b 302028 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @@ -178763,28 +178763,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 30222c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq r8, sl, r0, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, lr, ip, lsr #15 │ │ │ │ - @ instruction: 0x00779f94 │ │ │ │ - addeq r7, r2, r4, asr #13 │ │ │ │ - rsbeq r7, lr, r4, ror #14 │ │ │ │ - rsbeq r7, lr, r0, asr r7 │ │ │ │ - ldrdeq r7, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r7, lr, r0, lsr #12 │ │ │ │ - rsbeq r7, lr, r0, ror #11 │ │ │ │ - rsbeq r7, lr, ip, lsl #8 │ │ │ │ + rsbeq r7, lr, ip, asr #14 │ │ │ │ + rsbseq r9, r7, r4, lsr pc │ │ │ │ + addeq r7, r2, r4, ror #12 │ │ │ │ + rsbeq r7, lr, r4, lsl #14 │ │ │ │ + strdeq r7, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, lr, r8, ror r6 │ │ │ │ + rsbeq r7, lr, r0, asr #11 │ │ │ │ + rsbeq r7, lr, r0, lsl #11 │ │ │ │ + rsbeq r7, lr, ip, lsr #7 │ │ │ │ @ instruction: 0x009a8cd0 │ │ │ │ - rsbeq r7, lr, r4, asr r5 │ │ │ │ - rsbeq r7, lr, ip, asr #10 │ │ │ │ + strdeq r7, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, lr, ip, ror #9 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r7, lr, r8, lsr #3 │ │ │ │ + rsbeq r7, lr, r8, asr #2 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 00302230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -179256,17 +179256,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3029ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r0, sl, ip, asr #16 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq r6, r2, r4, lsl #25 │ │ │ │ - strdeq r6, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, lr, r4, lsl #27 │ │ │ │ + addeq r6, r2, r4, lsr #24 │ │ │ │ + @ instruction: 0x006e699c │ │ │ │ + rsbeq r6, lr, r4, lsr #26 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 003029b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179596,20 +179596,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r8, sl, r0, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r8, ror #31 │ │ │ │ - addeq r6, r2, r8, asr #18 │ │ │ │ - ldrdeq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r6, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r6, r2, r8, lsr #18 │ │ │ │ - strheq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r6, r2, r8, ror #17 │ │ │ │ + rsbeq r6, lr, r4, ror r8 │ │ │ │ + @ instruction: 0x006e6890 │ │ │ │ + addeq r6, r2, r8, asr #17 │ │ │ │ + rsbeq r6, lr, r4, asr r8 │ │ │ │ + @ instruction: 0x006e6894 │ │ │ │ │ │ │ │ 00302ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -179740,29 +179740,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, sl, r4, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r4, lsr #28 │ │ │ │ - addeq r6, r2, r4, lsl #15 │ │ │ │ - rsbeq r6, lr, r0, lsl r7 │ │ │ │ - rsbeq r6, lr, r4, ror #15 │ │ │ │ - addeq r6, r2, r0, ror #14 │ │ │ │ - rsbeq r6, lr, ip, ror #13 │ │ │ │ - rsbeq r6, lr, r0, lsr #15 │ │ │ │ - addeq r6, r2, ip, lsr r7 │ │ │ │ - rsbeq r6, lr, r8, asr #13 │ │ │ │ - rsbeq r6, lr, r4, asr r7 │ │ │ │ - addeq r6, r2, r8, lsl r7 │ │ │ │ - rsbeq r6, lr, r4, lsr #13 │ │ │ │ - rsbeq r6, lr, r0, lsl r7 │ │ │ │ - strdeq r6, [r2], r4 │ │ │ │ - rsbeq r6, lr, r0, lsl #13 │ │ │ │ - rsbseq r7, r9, r0, lsr #11 │ │ │ │ + addeq r6, r2, r4, lsr #14 │ │ │ │ + strheq r6, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, lr, r4, lsl #15 │ │ │ │ + addeq r6, r2, r0, lsl #14 │ │ │ │ + rsbeq r6, lr, ip, lsl #13 │ │ │ │ + rsbeq r6, lr, r0, asr #14 │ │ │ │ + ldrdeq r6, [r2], ip │ │ │ │ + rsbeq r6, lr, r8, ror #12 │ │ │ │ + strdeq r6, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x008266b8 │ │ │ │ + rsbeq r6, lr, r4, asr #12 │ │ │ │ + strheq r6, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + umulleq r6, r2, r4, r6 │ │ │ │ + rsbeq r6, lr, r0, lsr #12 │ │ │ │ + rsbseq r7, r9, r0, asr #10 │ │ │ │ │ │ │ │ 0030313c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -179941,36 +179941,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, sl, r4, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, ip, lsr fp │ │ │ │ - umulleq r6, r2, r8, r4 │ │ │ │ - rsbeq r6, lr, r0, lsr #8 │ │ │ │ - rsbeq r6, lr, ip, lsr #10 │ │ │ │ + addeq r6, r2, r8, lsr r4 │ │ │ │ + rsbeq r6, lr, r0, asr #7 │ │ │ │ + rsbeq r6, lr, ip, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq r6, r2, r8, ror #8 │ │ │ │ - strdeq r6, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq r6, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r6, r2, r8, lsl #8 │ │ │ │ + @ instruction: 0x006e6390 │ │ │ │ + @ instruction: 0x006e6490 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r6, r2, r4, asr #8 │ │ │ │ - rsbeq r6, lr, ip, asr #7 │ │ │ │ - rsbeq r6, lr, r4, ror #9 │ │ │ │ + addeq r6, r2, r4, ror #7 │ │ │ │ + rsbeq r6, lr, ip, ror #6 │ │ │ │ + rsbeq r6, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq r6, r2, r0, lsr #8 │ │ │ │ - rsbeq r6, lr, ip, lsr #7 │ │ │ │ - strdeq r6, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq r6, [r2], ip │ │ │ │ - rsbeq r6, lr, r4, lsl #7 │ │ │ │ - rsbeq r6, lr, r8, lsl #10 │ │ │ │ + addeq r6, r2, r0, asr #7 │ │ │ │ + rsbeq r6, lr, ip, asr #6 │ │ │ │ + @ instruction: 0x006e6490 │ │ │ │ + umulleq r6, r2, ip, r3 │ │ │ │ + rsbeq r6, lr, r4, lsr #6 │ │ │ │ + rsbeq r6, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - ldrdeq r6, [r2], r8 │ │ │ │ - rsbeq r6, lr, r0, ror #6 │ │ │ │ - rsbeq r6, lr, r8, lsl #10 │ │ │ │ + addeq r6, r2, r8, ror r3 │ │ │ │ + rsbeq r6, lr, r0, lsl #6 │ │ │ │ + rsbeq r6, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00303478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180087,36 +180087,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, sl, r8, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r0, lsl #17 │ │ │ │ - addeq r6, r2, r0, ror #3 │ │ │ │ - rsbeq r6, lr, r8, ror #2 │ │ │ │ - rsbeq r6, lr, r0, lsl r3 │ │ │ │ + addeq r6, r2, r0, lsl #3 │ │ │ │ + rsbeq r6, lr, r8, lsl #2 │ │ │ │ + strheq r6, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x008261bc │ │ │ │ - rsbeq r6, lr, r4, asr #2 │ │ │ │ - rsbeq r6, lr, r8, asr #5 │ │ │ │ + addeq r6, r2, ip, asr r1 │ │ │ │ + rsbeq r6, lr, r4, ror #1 │ │ │ │ + rsbeq r6, lr, r8, ror #4 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - umulleq r6, r2, r8, r1 │ │ │ │ - rsbeq r6, lr, r4, lsr #2 │ │ │ │ - rsbeq r6, lr, r0, lsr r2 │ │ │ │ + addeq r6, r2, r8, lsr r1 │ │ │ │ + rsbeq r6, lr, r4, asr #1 │ │ │ │ + ldrdeq r6, [lr], #-16 @ │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3036b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99c610 │ │ │ │ + b 99c5b0 │ │ │ │ addseq r6, fp, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180153,15 +180153,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 94b78c │ │ │ │ + bl 94b72c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522ea8 │ │ │ │ pop {r4, lr} │ │ │ │ b 522b60 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180196,30 +180196,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [pc, #92] @ 303878 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -180252,22 +180252,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 976cec │ │ │ │ + bl 976c8c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 959c7c │ │ │ │ + bl 959c1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 97906c │ │ │ │ + bl 97900c │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 303d98 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -180322,23 +180322,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, fp │ │ │ │ bl 253fcc │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ mov r0, r8 │ │ │ │ bl 255c40 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 95983c │ │ │ │ + bl 9597dc │ │ │ │ ldr r2, [pc, #1276] @ 303f20 │ │ │ │ ldr r3, [pc, #1252] @ 303f0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -180467,15 +180467,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 303c40 │ │ │ │ ldr r0, [pc, #760] @ 303f30 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -180553,29 +180553,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 303f3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 303f40 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 303a04 │ │ │ │ ldr r3, [pc, #408] @ 303f44 │ │ │ │ ldr r2, [pc, #408] @ 303f48 │ │ │ │ ldr r1, [pc, #408] @ 303f4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 303f50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, #0 │ │ │ │ b 303a04 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -180588,30 +180588,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 303a04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 303cf8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 303d14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 303d38 │ │ │ │ ldr r0, [pc, #260] @ 303f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ b 303d38 │ │ │ │ ldr fp, [pc, #248] @ 303f64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 303ae8 │ │ │ │ ldr r3, [pc, #232] @ 303f68 │ │ │ │ @@ -180623,15 +180623,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 303a04 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 253288 │ │ │ │ str r0, [r7] │ │ │ │ b 303b08 │ │ │ │ ldr r3, [pc, #168] @ 303f78 │ │ │ │ @@ -180643,48 +180643,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 303a04 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r4, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r8, ror #30 │ │ │ │ - addeq r5, r2, r8, ror lr │ │ │ │ - rsbeq r6, lr, r0, lsr #32 │ │ │ │ - rsbeq r5, lr, ip, lsl #31 │ │ │ │ + rsbseq r5, r4, r8, lsl #30 │ │ │ │ + addeq r5, r2, r8, lsl lr │ │ │ │ + rsbeq r5, lr, r0, asr #31 │ │ │ │ + rsbeq r5, lr, ip, lsr #30 │ │ │ │ addseq r7, sl, r0, lsl #8 │ │ │ │ ldrdeq lr, [r9], r8 @ │ │ │ │ adceq lr, r9, r4, asr #31 │ │ │ │ adceq lr, r9, r0, asr #30 │ │ │ │ - rsbeq r5, lr, r0, asr lr │ │ │ │ - rsbeq r5, lr, ip, lsl #24 │ │ │ │ - ldrdeq r5, [r2], r0 │ │ │ │ - rsbeq r5, lr, r0, ror #23 │ │ │ │ + strdeq r5, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, lr, ip, lsr #23 │ │ │ │ + addeq r5, r2, r0, ror sl │ │ │ │ + rsbeq r5, lr, r0, lsl #23 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - umulleq r5, r2, ip, sl │ │ │ │ - rsbeq r5, lr, r0, lsl #24 │ │ │ │ - rsbeq r5, lr, r8, lsr #23 │ │ │ │ + addeq r5, r2, ip, lsr sl │ │ │ │ + rsbeq r5, lr, r0, lsr #23 │ │ │ │ + rsbeq r5, lr, r8, asr #22 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r5, lr, r4, ror #23 │ │ │ │ - rsbeq r5, lr, ip, ror #22 │ │ │ │ - addeq r5, r2, r8, asr #20 │ │ │ │ - rsbeq r5, lr, r4, ror ip │ │ │ │ - addeq r5, r2, r4, ror #19 │ │ │ │ - ldrdeq r5, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r5, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r5, r2, r0, asr #19 │ │ │ │ + rsbeq r5, lr, r4, lsl #23 │ │ │ │ + rsbeq r5, lr, ip, lsl #22 │ │ │ │ + addeq r5, r2, r8, ror #19 │ │ │ │ + rsbeq r5, lr, r4, lsl ip │ │ │ │ + addeq r5, r2, r4, lsl #19 │ │ │ │ + rsbeq r5, lr, ip, ror fp │ │ │ │ + rsbeq r5, lr, r0, ror sl │ │ │ │ + addeq r5, r2, r0, ror #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r5, lr, ip, lsr fp │ │ │ │ - rsbeq r5, lr, r0, lsl #21 │ │ │ │ - addeq r5, r2, r0, ror r9 │ │ │ │ + ldrdeq r5, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r5, lr, r0, lsr #20 │ │ │ │ + addeq r5, r2, r0, lsl r9 │ │ │ │ │ │ │ │ 00303f84 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -180788,34 +180788,34 @@ │ │ │ │ 00304100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 3041a0 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -180887,42 +180887,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 706ce0 │ │ │ │ + bl 706c80 │ │ │ │ ldr r2, [pc, #96] @ 3042f8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 3042fc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r5, lr, r4, ror #16 │ │ │ │ + rsbeq r5, lr, r4, lsl #16 │ │ │ │ strdeq r5, [ip], r4 │ │ │ │ │ │ │ │ 00304300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180934,58 +180934,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b3e88 │ │ │ │ + b 9b3e28 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9b6b90 <__bss_end__@@Base+0xfdbedfc0> │ │ │ │ │ │ │ │ 0030438c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [pc, #120] @ 304428 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181062,55 +181062,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706ce0 │ │ │ │ + bl 706c80 │ │ │ │ ldr r2, [pc, #92] @ 3045a4 │ │ │ │ ldr r3, [pc, #92] @ 3045a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ addeq r5, ip, ip, asr r7 │ │ │ │ - strheq r5, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r5, lr, ip, asr r5 │ │ │ │ │ │ │ │ 003045ac : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b3e88 │ │ │ │ + b 9b3e28 │ │ │ │ │ │ │ │ 003045cc : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 304604 │ │ │ │ @@ -181157,34 +181157,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 304798 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 522e18 │ │ │ │ bl 522e30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706ce0 │ │ │ │ + bl 706c80 │ │ │ │ ldr r2, [pc, #252] @ 30479c │ │ │ │ ldr r3, [pc, #252] @ 3047a0 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ bl 414630 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 304748 │ │ │ │ ldr r3, [pc, #172] @ 3047a4 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -181224,17 +181224,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a67d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ strdeq r5, [ip], ip │ │ │ │ - rsbeq r5, lr, r0, ror r4 │ │ │ │ - addeq r5, r2, r8, asr r1 │ │ │ │ - rsbeq r5, lr, r8, ror #7 │ │ │ │ + rsbeq r5, lr, r0, lsl r4 │ │ │ │ + strdeq r5, [r2], r8 │ │ │ │ + rsbeq r5, lr, r8, lsl #7 │ │ │ │ @ instruction: 0x009a66d4 │ │ │ │ │ │ │ │ 003047b0 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -181355,22 +181355,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 304a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3048f0 │ │ │ │ ldr r3, [pc, #208] @ 304a88 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3048b4 │ │ │ │ ldr r3, [pc, #176] @ 304a7c │ │ │ │ @@ -181387,49 +181387,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3048b4 │ │ │ │ ldr r0, [pc, #88] @ 304a90 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3048f0 │ │ │ │ ldr r0, [pc, #68] @ 304a94 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3048b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ @ instruction: 0x009a65b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r6, sl, r4, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, sl, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, lr, r4, lsl #4 │ │ │ │ + rsbeq r5, lr, r4, lsr #3 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ - rsbeq r5, lr, r0, lsl r1 │ │ │ │ - rsbeq r5, lr, ip, lsr #3 │ │ │ │ - rsbeq r5, lr, r4, lsr #2 │ │ │ │ + strheq r5, [lr], #-0 @ │ │ │ │ + rsbeq r5, lr, ip, asr #2 │ │ │ │ + rsbeq r5, lr, r4, asr #1 │ │ │ │ │ │ │ │ 00304a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 304c90 │ │ │ │ @@ -181500,15 +181500,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 304cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 304c44 │ │ │ │ ldr r3, [pc, #208] @ 304cb4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -181527,50 +181527,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 304cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 304b00 │ │ │ │ ldr r0, [pc, #92] @ 304cbc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 304b00 │ │ │ │ ldr r0, [pc, #72] @ 304cc0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 304b00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq r6, sl, r0, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sl, r8, asr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, sl, ip, lsl r3 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [lr], #-12 @ │ │ │ │ + rsbeq r5, lr, ip, asr r0 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - ldrdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, lr, r8, asr r0 │ │ │ │ + rsbeq r4, lr, ip, ror pc │ │ │ │ + @ instruction: 0x006e4f9c │ │ │ │ + strdeq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 00304cc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181588,15 +181588,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 304300 │ │ │ │ @@ -181687,22 +181687,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 304eb8 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbeq r4, lr, r4, asr #15 │ │ │ │ - rsbeq r4, lr, ip, ror #30 │ │ │ │ - strdeq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, lr, ip, asr #29 │ │ │ │ - addeq r4, r2, ip, lsr sl │ │ │ │ - strheq r4, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r4, r2, r8, lsl sl │ │ │ │ - @ instruction: 0x006e4e90 │ │ │ │ + rsbeq r4, lr, r4, ror #14 │ │ │ │ + rsbeq r4, lr, ip, lsl #30 │ │ │ │ + @ instruction: 0x006e4794 │ │ │ │ + rsbeq r4, lr, ip, ror #28 │ │ │ │ + ldrdeq r4, [r2], ip │ │ │ │ + rsbeq r4, lr, r4, asr lr │ │ │ │ + @ instruction: 0x008249b8 │ │ │ │ + rsbeq r4, lr, r0, lsr lr │ │ │ │ │ │ │ │ 00304ebc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304ec0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -181739,170 +181739,170 @@ │ │ │ │ 00304eec : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304ef0 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 304f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, ip, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 304f14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, ip, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 304fac │ │ │ │ ldr r3, [pc, #124] @ 304fb0 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #96] @ 304fb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r5, [pc, #80] @ 304fb8 │ │ │ │ ldr r0, [pc, #80] @ 304fbc │ │ │ │ ldr r2, [pc, #80] @ 304fc0 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #44] @ 304fc4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d0ec │ │ │ │ - rsbeq r4, lr, ip, lsl lr │ │ │ │ + b 75d08c │ │ │ │ + strheq r4, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - strdeq r4, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00792a98 │ │ │ │ + @ instruction: 0x006e4d9c │ │ │ │ + rsbseq r2, r9, r8, lsr sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq sl, r8, r0, lsl #13 │ │ │ │ - rsbeq r4, lr, r4, ror #27 │ │ │ │ + rsbseq sl, r8, r0, lsr #12 │ │ │ │ + rsbeq r4, lr, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 30505c │ │ │ │ ldr r3, [pc, #124] @ 305060 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #96] @ 305064 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r5, [pc, #80] @ 305068 │ │ │ │ ldr r0, [pc, #80] @ 30506c │ │ │ │ ldr r2, [pc, #80] @ 305070 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #44] @ 305074 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d0ec │ │ │ │ - rsbeq r4, lr, r8, asr #27 │ │ │ │ + b 75d08c │ │ │ │ + rsbeq r4, lr, r8, ror #26 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r4, lr, r8, lsr #27 │ │ │ │ - rsbseq r2, r9, r8, ror #19 │ │ │ │ + rsbeq r4, lr, r8, asr #26 │ │ │ │ + rsbseq r2, r9, r8, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - ldrsbeq sl, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq r4, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sl, r8, r0, ror r5 │ │ │ │ + rsbeq r4, lr, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 3051f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r2, [pc, #344] @ 3051fc │ │ │ │ ldr r1, [pc, #344] @ 305200 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #320] @ 305204 │ │ │ │ ldr sl, [pc, #320] @ 305208 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305190 │ │ │ │ ldr r8, [pc, #288] @ 30520c │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 3051b0 │ │ │ │ ldr r1, [pc, #232] @ 305210 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3051c8 │ │ │ │ ldr r3, [pc, #208] @ 305214 │ │ │ │ ldr r1, [pc, #208] @ 305218 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ ldr r1, [pc, #192] @ 30521c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 3051e0 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181915,97 +181915,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 305220 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #84] @ 305224 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #64] @ 305228 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r4, r2, r8, ror r8 │ │ │ │ - rsbeq r4, sp, r8, lsl pc │ │ │ │ - rsbeq r5, sp, r4, ror #8 │ │ │ │ - rsbeq r4, lr, ip, ror sp │ │ │ │ + addeq r4, r2, r8, lsl r8 │ │ │ │ + strheq r4, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, sp, r4, lsl #8 │ │ │ │ + rsbeq r4, lr, ip, lsl sp │ │ │ │ addseq r5, sl, r8, asr sp │ │ │ │ - rsbeq r4, lr, ip, ror #26 │ │ │ │ - rsbeq lr, sp, r8, ror r3 │ │ │ │ + rsbeq r4, lr, ip, lsl #26 │ │ │ │ + rsbeq lr, sp, r8, lsl r3 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r4, lr, r0, ror sp │ │ │ │ - ldrheq ip, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - strheq r4, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - strheq r4, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r4, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, lr, r0, lsl sp │ │ │ │ + rsbseq ip, r7, r8, asr pc │ │ │ │ + rsbeq r4, lr, r0, asr ip │ │ │ │ + rsbeq r4, lr, ip, asr ip │ │ │ │ + rsbeq r4, lr, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 305370 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r2, [pc, #284] @ 305374 │ │ │ │ ldr r1, [pc, #284] @ 305378 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #260] @ 30537c │ │ │ │ ldr r9, [pc, #260] @ 305380 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305320 │ │ │ │ ldr r2, [pc, #228] @ 305384 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305340 │ │ │ │ ldr r1, [pc, #176] @ 305388 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305358 │ │ │ │ ldr r3, [pc, #152] @ 30538c │ │ │ │ ldr r1, [pc, #152] @ 305390 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ ldr r2, [pc, #132] @ 305394 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 300984 │ │ │ │ mov r0, #0 │ │ │ │ @@ -182015,139 +182015,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 305398 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #60] @ 30539c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ - addeq r4, r2, r4, asr #13 │ │ │ │ - rsbeq r4, sp, r4, ror #26 │ │ │ │ - strheq r5, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r4, lr, ip, ror #24 │ │ │ │ + addeq r4, r2, r4, ror #12 │ │ │ │ + rsbeq r4, sp, r4, lsl #26 │ │ │ │ + rsbeq r5, sp, r0, asr r2 │ │ │ │ + rsbeq r4, lr, ip, lsl #24 │ │ │ │ addseq r5, sl, r4, lsr #23 │ │ │ │ - strheq r4, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, lr, r8, lsr ip │ │ │ │ + rsbeq r4, lr, r4, asr fp │ │ │ │ + ldrdeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r4, lr, r0, asr ip │ │ │ │ - rsbeq r4, lr, r4, asr #24 │ │ │ │ - strheq r4, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, lr, r0, asr #23 │ │ │ │ + strdeq r4, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, lr, r4, ror #23 │ │ │ │ + rsbeq r4, lr, r0, asr fp │ │ │ │ + rsbeq r4, lr, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 30540c │ │ │ │ ldr r2, [pc, #84] @ 305410 │ │ │ │ ldr r1, [pc, #84] @ 305414 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r2, r0, ror #10 │ │ │ │ - @ instruction: 0x006e4a90 │ │ │ │ - rsbeq r4, lr, r4, ror sl │ │ │ │ + addeq r4, r2, r0, lsl #10 │ │ │ │ + rsbeq r4, lr, r0, lsr sl │ │ │ │ + rsbeq r4, lr, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 305484 │ │ │ │ ldr r2, [pc, #84] @ 305488 │ │ │ │ ldr r1, [pc, #84] @ 30548c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r2, r8, ror #9 │ │ │ │ - rsbeq r4, lr, r8, lsl sl │ │ │ │ - rsbeq r4, lr, r0, lsr #21 │ │ │ │ + addeq r4, r2, r8, lsl #9 │ │ │ │ + strheq r4, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, lr, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3054dc │ │ │ │ ldr r2, [pc, #52] @ 3054e0 │ │ │ │ ldr r1, [pc, #52] @ 3054e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253594 │ │ │ │ - addeq r4, r2, r0, ror r4 │ │ │ │ - rsbeq r4, lr, r0, lsr #19 │ │ │ │ - rsbeq r4, lr, r4, lsl #19 │ │ │ │ + addeq r4, r2, r0, lsl r4 │ │ │ │ + rsbeq r4, lr, r0, asr #18 │ │ │ │ + rsbeq r4, lr, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 305534 │ │ │ │ ldr r2, [pc, #52] @ 305538 │ │ │ │ ldr r1, [pc, #52] @ 30553c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253594 │ │ │ │ - addeq r4, r2, r8, lsl r4 │ │ │ │ - rsbeq r4, lr, r8, asr #18 │ │ │ │ - ldrdeq r4, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x008243b8 │ │ │ │ + rsbeq r4, lr, r8, ror #17 │ │ │ │ + rsbeq r4, lr, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 30563c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182164,23 +182164,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ace8 │ │ │ │ + bl 97ac88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3055dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 305620 │ │ │ │ ldr r2, [pc, #108] @ 305650 │ │ │ │ @@ -182200,25 +182200,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 305654 │ │ │ │ ldr r0, [pc, #44] @ 305658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ - addeq r4, r2, r4, asr #7 │ │ │ │ + addeq r4, r2, r4, ror #6 │ │ │ │ @ instruction: 0x009a58b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r0, ror #18 │ │ │ │ - ldrdeq r4, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r4, lr, r0, lsl #18 │ │ │ │ + rsbeq r4, lr, r0, ror r8 │ │ │ │ addseq r5, sl, r0, asr #16 │ │ │ │ - rsbeq r4, lr, r8, lsl r8 │ │ │ │ - rsbeq r4, lr, r4, lsr r9 │ │ │ │ + strheq r4, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3056cc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 3056d0 │ │ │ │ @@ -182226,30 +182226,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r2, r0, lsr #5 │ │ │ │ - ldrdeq r4, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r4, r2, r0, asr #4 │ │ │ │ + rsbeq r4, lr, r0, ror r7 │ │ │ │ + rsbeq r4, lr, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 305748 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 30574c │ │ │ │ @@ -182257,30 +182257,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r2, r4, lsr #4 │ │ │ │ - rsbeq r4, lr, r4, asr r7 │ │ │ │ - ldrdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r4, r2, r4, asr #3 │ │ │ │ + strdeq r4, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, lr, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 305890 │ │ │ │ ldr r3, [pc, #288] @ 305894 │ │ │ │ @@ -182298,32 +182298,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r7, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r2, [pc, #216] @ 3058a4 │ │ │ │ ldr r1, [pc, #216] @ 3058a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ace8 │ │ │ │ + bl 97ac88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 305878 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -182349,26 +182349,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3058b0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ @ instruction: 0x009a56b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, r2, r8, r1 │ │ │ │ - rsbeq r4, lr, r8, lsr #13 │ │ │ │ - strheq r4, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r4, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, sp, r0, asr #26 │ │ │ │ + addeq r4, r2, r8, lsr r1 │ │ │ │ + rsbeq r4, lr, r8, asr #12 │ │ │ │ + rsbeq r4, lr, r8, asr r6 │ │ │ │ + @ instruction: 0x006d4794 │ │ │ │ + rsbeq r4, sp, r0, ror #25 │ │ │ │ addseq r5, sl, ip, ror #11 │ │ │ │ - rsbeq r4, lr, r0, ror #13 │ │ │ │ + rsbeq r4, lr, r0, lsl #13 │ │ │ │ │ │ │ │ 003058b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182453,34 +182453,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, sl, r0, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, ip, ror #12 │ │ │ │ + rsbeq r4, lr, ip, lsl #12 │ │ │ │ addseq r5, sl, r0, asr r4 │ │ │ │ │ │ │ │ 00305a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75ab7c │ │ │ │ + bl 75ab1c │ │ │ │ ldr r1, [pc, #32] @ 305a64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758020 │ │ │ │ - bl 75ab7c │ │ │ │ + bl 757fc0 │ │ │ │ + bl 75ab1c │ │ │ │ ldr r1, [pc, #16] @ 305a68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758020 │ │ │ │ + b 757fc0 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ │ │ │ │ 00305a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -182490,16 +182490,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r3, r2, r4, ror #29 │ │ │ │ - strdeq r4, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r3, r2, r4, lsl #29 │ │ │ │ + @ instruction: 0x006e449c │ │ │ │ │ │ │ │ 00305aa8 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305ab0 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -182542,15 +182542,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 305dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #656] @ 305dc4 │ │ │ │ ldr r3, [pc, #656] @ 305dc8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182607,22 +182607,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 305ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -182671,22 +182671,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 305de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 305b74 │ │ │ │ ldr r2, [pc, #144] @ 305de8 │ │ │ │ ldr r3, [pc, #88] @ 305db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182694,41 +182694,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 305da8 │ │ │ │ ldr r0, [pc, #112] @ 305dec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #92] @ 305df0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 305c54 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, r4, lsl pc │ │ │ │ + @ instruction: 0x00823eb4 │ │ │ │ addseq r5, sl, r4, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, ip, lsl #9 │ │ │ │ - @ instruction: 0x006e4498 │ │ │ │ + rsbeq r4, lr, ip, lsr #8 │ │ │ │ + rsbeq r4, lr, r8, lsr r4 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ @ instruction: 0x009a52f0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, sl, r8, lsr #5 │ │ │ │ @ instruction: 0x000025b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r8, ror r3 │ │ │ │ + rsbeq r4, lr, r8, lsl r3 │ │ │ │ andeq r1, r0, r8, lsr #12 │ │ │ │ - ldrdeq r4, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, lr, r0, ror r2 │ │ │ │ addseq r5, sl, ip, asr #1 │ │ │ │ - rsbeq r4, lr, ip, asr #5 │ │ │ │ - rsbeq r4, lr, ip, asr r2 │ │ │ │ + rsbeq r4, lr, ip, ror #4 │ │ │ │ + strdeq r4, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 305fbc │ │ │ │ ldr ip, [pc, #432] @ 305fc0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182812,51 +182812,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 305fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 305e54 │ │ │ │ ldr r0, [pc, #64] @ 305fe4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 305e54 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, sl, r8, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, sl, r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, sl, r8, asr #31 │ │ │ │ - addeq r3, r2, r4, lsr #22 │ │ │ │ + addeq r3, r2, r4, asr #21 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r0, ror #1 │ │ │ │ - rsbeq r4, lr, r8, lsl r1 │ │ │ │ + rsbeq r4, lr, r0, lsl #1 │ │ │ │ + strheq r4, [lr], #-8 @ │ │ │ │ ldr r0, [pc, #4] @ 305ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x008c3db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 30664c │ │ │ │ mov r4, r1 │ │ │ │ @@ -182883,15 +182883,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 306668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1508] @ 30666c │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3063a8 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -182903,22 +182903,22 @@ │ │ │ │ bne 306130 │ │ │ │ bl 534be0 │ │ │ │ ldr r1, [pc, #1456] @ 306670 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 75a0cc │ │ │ │ + bl 75a06c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 306168 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #1408] @ 306674 │ │ │ │ ldr r3, [pc, #1368] @ 306650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -182928,30 +182928,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ ldr r3, [pc, #1340] @ 306678 │ │ │ │ ldr ip, [pc, #1340] @ 30667c │ │ │ │ ldr r1, [pc, #1340] @ 306680 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 306684 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3060e0 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 306620 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -182987,15 +182987,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 306694 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 3060e0 │ │ │ │ ldr r2, [pc, #1124] @ 306698 │ │ │ │ ldr r3, [pc, #1124] @ 30669c │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -183004,15 +183004,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -183028,15 +183028,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 3060e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -183065,34 +183065,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3066b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3060e0 │ │ │ │ ldr r3, [pc, #820] @ 3066b4 │ │ │ │ ldr ip, [pc, #820] @ 3066b8 │ │ │ │ ldr r1, [pc, #820] @ 3066bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3060e0 │ │ │ │ ldr r3, [pc, #784] @ 3066c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306098 │ │ │ │ ldr r3, [pc, #740] @ 3066a8 │ │ │ │ @@ -183108,21 +183108,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 3066c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306098 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 3066c8 │ │ │ │ @@ -183143,15 +183143,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 3065c8 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -183159,15 +183159,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 3065c8 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 306220 │ │ │ │ ldr r3, [pc, #484] @ 3066d0 │ │ │ │ ldr r2, [pc, #484] @ 3066d4 │ │ │ │ @@ -183176,15 +183176,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 306220 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -183207,20 +183207,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -183232,25 +183232,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 3066e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 306220 │ │ │ │ ldr r0, [pc, #236] @ 3066ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306098 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 3066f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3060e0 │ │ │ │ ldr r3, [pc, #204] @ 3066f4 │ │ │ │ ldr ip, [pc, #204] @ 3066f8 │ │ │ │ ldr r1, [pc, #204] @ 3066fc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 306700 │ │ │ │ @@ -183259,55 +183259,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq r4, sl, r0, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009a4df0 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r3, lr, r4, asr #30 │ │ │ │ - addeq r3, r2, r8, lsr #19 │ │ │ │ + rsbeq r3, lr, r4, ror #29 │ │ │ │ + addeq r3, r2, r8, asr #18 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r3, lr, r0, lsr pc │ │ │ │ + ldrdeq r3, [lr], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, r7, ip, lsl #27 │ │ │ │ + rsbseq r1, r7, ip, lsr #26 │ │ │ │ addseq r4, sl, r0, lsr sp │ │ │ │ - addeq r3, r2, r0, asr #17 │ │ │ │ - rsbeq r4, lr, r0, lsr #32 │ │ │ │ - rsbeq r3, lr, r0, asr lr │ │ │ │ + addeq r3, r2, r0, ror #16 │ │ │ │ + rsbeq r3, lr, r0, asr #31 │ │ │ │ + strdeq r3, [lr], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r3, r2, r4, lsl #16 │ │ │ │ - strheq r3, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x006e3d90 │ │ │ │ + addeq r3, r2, r4, lsr #15 │ │ │ │ + rsbeq r3, lr, r8, asr pc │ │ │ │ + rsbeq r3, lr, r0, lsr sp │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq r3, ip, r0, ror #22 │ │ │ │ - rsbeq r3, lr, r8, ror sp │ │ │ │ - @ instruction: 0x006e3f90 │ │ │ │ + rsbeq r3, lr, r8, lsl sp │ │ │ │ + rsbeq r3, lr, r0, lsr pc │ │ │ │ andeq r4, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r4, ror #29 │ │ │ │ - addeq r3, r2, ip, ror r6 │ │ │ │ - strheq r3, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, lr, r4, lsl ip │ │ │ │ + rsbeq r3, lr, r4, lsl #29 │ │ │ │ + addeq r3, r2, ip, lsl r6 │ │ │ │ + rsbeq r3, lr, ip, asr sp │ │ │ │ + strheq r3, [lr], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, r0, ror r6 │ │ │ │ - rsbeq r3, lr, r8, ror #25 │ │ │ │ + rsbeq r3, lr, r8, lsl #25 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r3, r2, r0, lsl r5 │ │ │ │ - rsbeq r3, lr, ip, lsl #26 │ │ │ │ - rsbeq r3, lr, r0, lsr #21 │ │ │ │ - addeq r3, r2, ip, lsr #8 │ │ │ │ - rsbeq r3, lr, r0, lsl #24 │ │ │ │ - strheq r3, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x008234b0 │ │ │ │ + rsbeq r3, lr, ip, lsr #25 │ │ │ │ + rsbeq r3, lr, r0, asr #20 │ │ │ │ + addeq r3, r2, ip, asr #7 │ │ │ │ + rsbeq r3, lr, r0, lsr #23 │ │ │ │ + rsbeq r3, lr, r8, asr r9 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r3, lr, r8, lsr #22 │ │ │ │ - rsbeq r3, lr, ip, ror ip │ │ │ │ - ldrdeq r3, [r2], r8 │ │ │ │ - rsbeq r3, lr, r4, asr fp │ │ │ │ - rsbeq r3, lr, r8, ror #18 │ │ │ │ + rsbeq r3, lr, r8, asr #21 │ │ │ │ + rsbeq r3, lr, ip, lsl ip │ │ │ │ + addeq r3, r2, r8, ror r3 │ │ │ │ + strdeq r3, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, lr, r8, lsl #18 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 3069ac │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -183323,27 +183323,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 3069bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #600] @ 3069c0 │ │ │ │ ldr r1, [pc, #600] @ 3069c4 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 3069c8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #564] @ 3069cc │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306870 │ │ │ │ ldr r3, [pc, #544] @ 3069d0 │ │ │ │ @@ -183354,26 +183354,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #504] @ 3069dc │ │ │ │ ldr r1, [pc, #504] @ 3069e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #468] @ 3069e4 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -183414,21 +183414,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3069f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3067a8 │ │ │ │ ldr r3, [pc, #268] @ 3069fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 30682c │ │ │ │ ldr r3, [pc, #236] @ 3069f0 │ │ │ │ @@ -183444,66 +183444,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 306a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30682c │ │ │ │ ldr r2, [pc, #156] @ 306a04 │ │ │ │ ldr r3, [pc, #72] @ 3069b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3069a8 │ │ │ │ ldr r0, [pc, #124] @ 306a08 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #108] @ 306a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3067a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, r8, ror #5 │ │ │ │ + addeq r3, r2, r8, lsl #5 │ │ │ │ @ instruction: 0x009a46f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sp, ip, lsl #17 │ │ │ │ - rsbseq fp, r1, r8, lsr #22 │ │ │ │ - rsbeq r3, lr, r0, asr fp │ │ │ │ - rsbeq ip, sp, r8, lsr #26 │ │ │ │ + rsbeq r3, sp, ip, lsr #16 │ │ │ │ + rsbseq fp, r1, r8, asr #21 │ │ │ │ + strdeq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, sp, r8, asr #25 │ │ │ │ addseq r4, sl, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ @ instruction: 0x008c35b8 │ │ │ │ addseq fp, r7, ip, asr #25 │ │ │ │ - rsbeq r3, lr, r8, lsl fp │ │ │ │ + strheq r3, [lr], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0x009a45f0 │ │ │ │ andeq r2, r0, ip, asr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r8, lsl #20 │ │ │ │ + rsbeq r3, lr, r8, lsr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, lr, r8, lsl #20 │ │ │ │ + rsbeq r3, lr, r8, lsr #19 │ │ │ │ @ instruction: 0x009a44bc │ │ │ │ - strdeq r3, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r3, lr, r0, ror r9 │ │ │ │ + @ instruction: 0x006e399c │ │ │ │ + rsbeq r3, lr, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 306a50 │ │ │ │ ldr ip, [pc, #40] @ 306a54 │ │ │ │ ldr r1, [pc, #40] @ 306a58 │ │ │ │ @@ -183512,17 +183512,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 306a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - ldrdeq r2, [r2], r4 │ │ │ │ - rsbeq r3, lr, ip, ror #18 │ │ │ │ - rsbeq r3, lr, r4, ror #10 │ │ │ │ + addeq r2, r2, r4, ror pc │ │ │ │ + rsbeq r3, lr, ip, lsl #18 │ │ │ │ + rsbeq r3, lr, r4, lsl #10 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -183684,15 +183684,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 306e18 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r3, [pc, #288] @ 306e2c │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306d64 │ │ │ │ @@ -183738,42 +183738,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306d20 │ │ │ │ ldr r0, [pc, #60] @ 306e44 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306d20 │ │ │ │ bl 306a10 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r0, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsheq r4, [sl], ip │ │ │ │ andeq r3, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r8, asr #11 │ │ │ │ - strdeq r3, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, lr, r8, ror #10 │ │ │ │ + @ instruction: 0x006e3590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 307870 │ │ │ │ ldr r1, [pc, #2576] @ 307874 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183866,26 +183866,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 307894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306ea8 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 306ec0 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 306ec0 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -183942,15 +183942,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #1 │ │ │ │ bl 41c05c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 306ec0 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183985,22 +183985,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 3075f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -184108,15 +184108,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 30786c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 3075f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 254080 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184225,15 +184225,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 3075f8 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 307680 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -184254,15 +184254,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 30717c │ │ │ │ ldr r0, [pc, #716] @ 3078a8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 306ea8 │ │ │ │ mov r3, #3 │ │ │ │ b 3075cc │ │ │ │ mov r3, #4 │ │ │ │ b 3075cc │ │ │ │ cmp ip, #0 │ │ │ │ beq 30753c │ │ │ │ @@ -184350,15 +184350,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 3076e8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3075b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -184366,15 +184366,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 30786c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 254080 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -184398,15 +184398,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 30786c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 3075f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 254080 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184421,24 +184421,24 @@ │ │ │ │ b 3075cc │ │ │ │ bl 306a10 │ │ │ │ addseq r3, sl, r4, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sl, r0, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, sl, ip, asr pc │ │ │ │ - @ instruction: 0x00822aba │ │ │ │ + addeq r2, r2, sl, asr sl │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r8, lsr #8 │ │ │ │ - @ instruction: 0x008229b4 │ │ │ │ - addeq r2, r2, r8, lsl r9 │ │ │ │ - ldrdeq r3, [lr], #-16 @ │ │ │ │ - rsbeq ip, sp, r8, lsr #7 │ │ │ │ - @ instruction: 0x006e2e98 │ │ │ │ + rsbeq r3, lr, r8, asr #7 │ │ │ │ + addeq r2, r2, r4, asr r9 │ │ │ │ + @ instruction: 0x008228b8 │ │ │ │ + rsbeq r3, lr, r0, ror r1 │ │ │ │ + rsbeq ip, sp, r8, asr #6 │ │ │ │ + rsbeq r2, lr, r8, lsr lr │ │ │ │ │ │ │ │ 003078ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -184467,15 +184467,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 307e2c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ bl 41c05c │ │ │ │ ldr r3, [pc, #1256] @ 307e30 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 307e34 │ │ │ │ @@ -184752,29 +184752,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 307e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 307a64 │ │ │ │ ldr r0, [pc, #132] @ 307e5c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 307a64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 307e60 │ │ │ │ ldr ip, [pc, #108] @ 307e64 │ │ │ │ ldr r1, [pc, #108] @ 307e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184782,33 +184782,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq r3, sl, r8, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r2, [r2], r8 │ │ │ │ - strheq r2, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, sp, r8, lsl #23 │ │ │ │ + umulleq r2, r2, r8, r0 @ │ │ │ │ + rsbeq r2, lr, r0, asr r9 │ │ │ │ + rsbeq fp, sp, r8, lsr #22 │ │ │ │ @ instruction: 0x009a34fc │ │ │ │ - rsbeq r2, lr, ip, ror #22 │ │ │ │ + rsbeq r2, lr, ip, lsl #22 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, sl, r0, lsl r1 │ │ │ │ andeq r3, r0, r8, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r2, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, lr, r4, lsl r7 │ │ │ │ - addeq r1, r2, ip, lsl #24 │ │ │ │ - rsbeq r2, lr, ip, lsl r7 │ │ │ │ - @ instruction: 0x006e219c │ │ │ │ + @ instruction: 0x006e2698 │ │ │ │ + strheq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r1, r2, ip, lsr #23 │ │ │ │ + strheq r2, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, lr, ip, lsr r1 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 00307e70 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00307e74 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -184834,15 +184834,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 307f34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 307f48 │ │ │ │ ldr r2, [pc, #76] @ 307f38 │ │ │ │ ldr r3, [pc, #56] @ 307f28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184857,19 +184857,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r2, sl, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, sl, r4, ror #30 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq fp, r1, ip, asr #18 │ │ │ │ + rsbseq fp, r1, ip, ror #17 │ │ │ │ addseq r2, sl, r8, lsr pc │ │ │ │ - rsbeq r2, lr, r0, ror r6 │ │ │ │ - rsbeq r2, lr, ip, lsl #13 │ │ │ │ - rsbeq r2, lr, ip, lsl #13 │ │ │ │ + rsbeq r2, lr, r0, lsl r6 │ │ │ │ + rsbeq r2, lr, ip, lsr #12 │ │ │ │ + rsbeq r2, lr, ip, lsr #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2fb654 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 307f3c │ │ │ │ ldr r7, [pc, #-36] @ 307f40 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -185144,29 +185144,29 @@ │ │ │ │ b 3083f4 │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, lr, ip, ror #11 │ │ │ │ - ldrdeq r2, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, lr, r4, asr #11 │ │ │ │ - rsbeq r2, lr, r8, lsl #11 │ │ │ │ - rsbeq r2, lr, ip, asr r5 │ │ │ │ - rsbeq r2, lr, r8, lsl #10 │ │ │ │ - ldrdeq r2, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r2, lr, r0, ror #8 │ │ │ │ - rsbeq r2, lr, ip, asr r4 │ │ │ │ - rsbeq r1, lr, r8, lsr #9 │ │ │ │ - @ instruction: 0x006e239c │ │ │ │ - ldrsbeq r4, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r2, lr, r0, ror #5 │ │ │ │ - rsbeq r2, lr, r4, lsr #4 │ │ │ │ - rsbeq r1, lr, r4, lsl #24 │ │ │ │ + rsbeq r2, lr, ip, lsl #11 │ │ │ │ + rsbeq r2, lr, r8, ror r5 │ │ │ │ + rsbeq r2, lr, r4, ror #10 │ │ │ │ + rsbeq r2, lr, r8, lsr #10 │ │ │ │ + strdeq r2, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, lr, r8, lsr #9 │ │ │ │ + rsbeq r2, lr, ip, ror r4 │ │ │ │ + rsbeq r2, lr, r0, lsl #8 │ │ │ │ + strdeq r2, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, lr, r8, asr #8 │ │ │ │ + rsbeq r2, lr, ip, lsr r3 │ │ │ │ + rsbseq r4, r0, r8, ror r9 │ │ │ │ + rsbeq r2, lr, r0, lsl #5 │ │ │ │ + rsbeq r2, lr, r4, asr #3 │ │ │ │ + rsbeq r1, lr, r4, lsr #23 │ │ │ │ @ instruction: 0x009a22d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2fdabc │ │ │ │ @@ -185671,35 +185671,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 308c88 │ │ │ │ ldr r4, [pc, #212] @ 308ccc │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #208] @ 308cd0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #184] @ 308cd4 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 308cd8 │ │ │ │ ldr r3, [pc, #112] @ 308cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -185722,28 +185722,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 308c44 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r4, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, lr, r8, asr r7 │ │ │ │ - ldrsheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - umulleq r0, r2, r4, lr │ │ │ │ - rsbeq r0, lr, r4, ror #13 │ │ │ │ - rsbeq r1, lr, r8, ror #20 │ │ │ │ + strdeq r0, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00773290 │ │ │ │ + addeq r0, r2, r4, lsr lr │ │ │ │ + rsbeq r0, lr, r4, lsl #13 │ │ │ │ + rsbeq r1, lr, r8, lsl #20 │ │ │ │ @ instruction: 0x009a21d8 │ │ │ │ - strdeq r0, [r2], r8 │ │ │ │ - rsbeq r1, lr, r0, lsl sl │ │ │ │ - strdeq r1, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + umulleq r0, r2, r8, sp │ │ │ │ + strheq r1, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x006e1990 │ │ │ │ │ │ │ │ 00308ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 308d68 │ │ │ │ @@ -185771,17 +185771,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 308d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldrdeq r9, [r9], ip @ │ │ │ │ - addeq r0, r2, r4, ror sp │ │ │ │ - rsbeq r1, lr, ip, ror r9 │ │ │ │ - rsbeq r1, lr, ip, lsl #19 │ │ │ │ + addeq r0, r2, r4, lsl sp │ │ │ │ + rsbeq r1, lr, ip, lsl r9 │ │ │ │ + rsbeq r1, lr, ip, lsr #18 │ │ │ │ │ │ │ │ 00308d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 308df4 │ │ │ │ @@ -185808,17 +185808,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r9, r9, ip, asr #26 │ │ │ │ - addeq r0, r2, ip, ror #25 │ │ │ │ - strdeq r1, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r1, lr, r4, lsl #18 │ │ │ │ + addeq r0, r2, ip, lsl #25 │ │ │ │ + @ instruction: 0x006e1894 │ │ │ │ + rsbeq r1, lr, r4, lsr #17 │ │ │ │ │ │ │ │ 00308e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 308ea8 │ │ │ │ @@ -185855,17 +185855,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 308eb4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ab0 │ │ │ │ adceq r9, r9, r0, asr #25 │ │ │ │ - rsbeq r1, lr, r4, ror #17 │ │ │ │ - rsbeq r1, lr, r0, ror #17 │ │ │ │ - rsbeq r1, lr, r8, lsr #17 │ │ │ │ + rsbeq r1, lr, r4, lsl #17 │ │ │ │ + rsbeq r1, lr, r0, lsl #17 │ │ │ │ + rsbeq r1, lr, r8, asr #16 │ │ │ │ │ │ │ │ 00308eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 308f6c │ │ │ │ @@ -185896,27 +185896,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 308f74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ bl 308e04 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #24] @ 308f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ adceq r9, r9, ip, lsl #24 │ │ │ │ adceq r9, r9, r0, asr #23 │ │ │ │ - @ instruction: 0x006e1890 │ │ │ │ - rsbeq r1, lr, r4, asr r8 │ │ │ │ + rsbeq r1, lr, r0, lsr r8 │ │ │ │ + strdeq r1, [lr], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00308f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 309158 │ │ │ │ @@ -185925,23 +185925,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ ldr r1, [pc, #420] @ 309164 │ │ │ │ ldr r7, [pc, #420] @ 309168 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3090e4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 309074 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -185951,49 +185951,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 309174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 309178 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3090b8 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r3, [pc, #320] @ 30917c │ │ │ │ ldr r1, [pc, #320] @ 309180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r3, [pc, #300] @ 309184 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750a8c │ │ │ │ + b 750a2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 309104 │ │ │ │ ldr r3, [pc, #260] @ 309188 │ │ │ │ ldr r2, [pc, #260] @ 30918c │ │ │ │ ldr r1, [pc, #260] @ 309190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 309178 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 309030 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 309134 │ │ │ │ @@ -186012,53 +186012,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 309198 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #120] @ 30919c │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r3, [pc, #100] @ 3091a0 │ │ │ │ ldr r1, [pc, #100] @ 3091a4 │ │ │ │ ldr r0, [pc, #100] @ 3091a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, ip, lsr #30 │ │ │ │ + rsbseq r2, r7, ip, asr #29 │ │ │ │ adceq r9, r9, ip, lsr fp │ │ │ │ - rsbeq r1, lr, r0, asr r8 │ │ │ │ - rsbeq lr, pc, ip, asr r7 @ │ │ │ │ + strdeq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq lr, [pc], #-108 @ │ │ │ │ addseq r1, sl, ip, asr lr │ │ │ │ - addeq r0, r2, r4, asr #21 │ │ │ │ - rsbeq r0, sp, r8, asr #31 │ │ │ │ - ldrsbeq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r0, r2, r4, ror #20 │ │ │ │ + rsbeq r0, sp, r8, ror #30 │ │ │ │ + rsbseq r8, r1, r8, ror lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ umlaleq r9, r9, ip, sl @ │ │ │ │ - rsbeq ip, sp, ip, ror lr │ │ │ │ + rsbeq ip, sp, ip, lsl lr │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r0, r2, r0, asr #20 │ │ │ │ - rsbeq r0, sp, r0, asr #30 │ │ │ │ - rsbseq r8, r1, r0, asr lr │ │ │ │ + addeq r0, r2, r0, ror #19 │ │ │ │ + rsbeq r0, sp, r0, ror #29 │ │ │ │ + ldrsheq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ adceq r9, r9, ip, lsl #20 │ │ │ │ - rsbeq r1, lr, ip, ror #13 │ │ │ │ - strdeq r1, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - addeq r0, r2, r8, lsl #19 │ │ │ │ - @ instruction: 0x006e1590 │ │ │ │ - strdeq r1, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, lr, ip, lsl #13 │ │ │ │ + @ instruction: 0x006e1694 │ │ │ │ + addeq r0, r2, r8, lsr #18 │ │ │ │ + rsbeq r1, lr, r0, lsr r5 │ │ │ │ + @ instruction: 0x006e1690 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186067,15 +186067,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 309214 │ │ │ │ cmp r5, #2 │ │ │ │ beq 3092d4 │ │ │ │ cmp r5, #4 │ │ │ │ beq 309250 │ │ │ │ @@ -186265,39 +186265,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r0, [r2], r8 │ │ │ │ + addeq r0, r2, r8, ror r8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r0, r2, r5, ror #16 │ │ │ │ + addeq r0, r2, r5, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 309558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ ldr r3, [pc, #32] @ 30955c │ │ │ │ ldr r1, [pc, #32] @ 309560 │ │ │ │ ldr r0, [pc, #32] @ 309564 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308d78 │ │ │ │ addeq r0, ip, r8, lsl #18 │ │ │ │ - strdeq r1, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r1, lr, r0, lsl #6 │ │ │ │ - rsbeq r1, lr, r8, lsl r3 │ │ │ │ + @ instruction: 0x006e129c │ │ │ │ + rsbeq r1, lr, r0, lsr #5 │ │ │ │ + strheq r1, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 309724 │ │ │ │ mov r3, r2 │ │ │ │ @@ -186403,15 +186403,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 309664 │ │ │ │ b 3096d0 │ │ │ │ umullseq r1, sl, r8, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r2, r0, asr #11 │ │ │ │ + addeq r0, r2, r0, ror #10 │ │ │ │ addseq r1, sl, r8, lsl #16 │ │ │ │ addseq r1, sl, r0, lsl #15 │ │ │ │ addseq r1, sl, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186513,20 +186513,20 @@ │ │ │ │ bl 4fdc30 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 3097dc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - strheq r1, [lr], #-8 @ │ │ │ │ + rsbeq r1, lr, r8, asr r0 │ │ │ │ addseq r1, sl, r0, asr #12 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq r1, lr, ip │ │ │ │ + rsbeq r0, lr, ip, lsr #31 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq r0, lr, r4, ror #31 │ │ │ │ + rsbeq r0, lr, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186562,25 +186562,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 309a58 │ │ │ │ ldr r1, [pc, #192] @ 309a5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #172] @ 309a60 │ │ │ │ ldr r1, [pc, #172] @ 309a64 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #140] @ 309a68 │ │ │ │ ldr r1, [pc, #140] @ 309a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 309a70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186598,29 +186598,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 309a80 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #64] @ 309a84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - addeq r0, r2, r0, ror #3 │ │ │ │ - rsbeq r0, sp, r0, asr #12 │ │ │ │ - ldrsbeq r8, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r0, lr, ip, lsl #18 │ │ │ │ - rsbeq r9, sp, r4, ror #21 │ │ │ │ + b 750fc8 │ │ │ │ + addeq r0, r2, r0, lsl #3 │ │ │ │ + rsbeq r0, sp, r0, ror #11 │ │ │ │ + rsbseq r8, r1, ip, ror r8 │ │ │ │ + rsbeq r0, lr, ip, lsr #17 │ │ │ │ + rsbeq r9, sp, r4, lsl #21 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq r0, lr, ip, asr lr │ │ │ │ + strdeq r0, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r0, ip, r4, lsr #8 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ @ instruction: 0x00978cf8 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186629,15 +186629,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 309adc │ │ │ │ cmp r6, #2 │ │ │ │ beq 309b1c │ │ │ │ cmp r6, #4 │ │ │ │ beq 309af8 │ │ │ │ @@ -186692,16 +186692,16 @@ │ │ │ │ b 50038c │ │ │ │ ldr r1, [pc, #16] @ 309bb0 │ │ │ │ ldr r0, [pc, #16] @ 309bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4fc714 │ │ │ │ - rsbeq r0, lr, r4, ror #25 │ │ │ │ - rsbeq r0, lr, r0, asr #25 │ │ │ │ + rsbeq r0, lr, r4, lsl #25 │ │ │ │ + rsbeq r0, lr, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -186758,29 +186758,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 309d60 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -186812,15 +186812,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187129,15 +187129,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -187145,15 +187145,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 30a23c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -187237,30 +187237,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4ffdac │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a514 │ │ │ │ @@ -187523,16 +187523,16 @@ │ │ │ │ bl 2550c4 │ │ │ │ b 30a79c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r4, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, sl, ip, lsr r7 │ │ │ │ addseq r0, sl, r0, lsr r6 │ │ │ │ - @ instruction: 0x006e0098 │ │ │ │ - rsbeq r0, lr, r8, asr #32 │ │ │ │ + rsbeq r0, lr, r8, lsr r0 │ │ │ │ + rsbeq pc, sp, r8, ror #31 │ │ │ │ addseq r0, sl, ip, asr #11 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 30a53c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 30a53c │ │ │ │ @@ -187607,15 +187607,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff6d8 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -187623,17 +187623,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4ff6d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500c08 │ │ │ │ - addeq pc, r1, r4, lsl #3 │ │ │ │ - strdeq pc, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq pc, sp, r8, asr #28 │ │ │ │ + addeq pc, r1, r4, lsr #2 │ │ │ │ + @ instruction: 0x006dfe98 │ │ │ │ + rsbeq pc, sp, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 30ab6c │ │ │ │ ldr r3, [pc, #268] @ 30ab70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187721,32 +187721,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 309bb8 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 309bb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 309bb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 30aa48 │ │ │ │ - @ instruction: 0x0081efbc │ │ │ │ - rsbeq pc, sp, r0, lsr sp @ │ │ │ │ - rsbeq pc, sp, r0, lsl #25 │ │ │ │ + addeq lr, r1, ip, asr pc │ │ │ │ + ldrdeq pc, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, sp, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 30ada0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 30ada4 │ │ │ │ @@ -187754,15 +187754,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 30adac │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 500b54 │ │ │ │ @@ -187805,27 +187805,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #152] @ 30adb8 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -187836,27 +187836,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 30adc0 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30ab8c │ │ │ │ - addeq lr, r1, r8, lsr pc │ │ │ │ - rsbeq pc, sp, ip, lsr #25 │ │ │ │ - rsbeq pc, sp, r0, lsl #24 │ │ │ │ - rsbeq pc, sp, r4, lsl #24 │ │ │ │ + ldrdeq lr, [r1], r8 │ │ │ │ + rsbeq pc, sp, ip, asr #24 │ │ │ │ + rsbeq pc, sp, r0, lsr #23 │ │ │ │ + rsbeq pc, sp, r4, lsr #23 │ │ │ │ addeq pc, fp, r8, asr #2 │ │ │ │ - rsbeq pc, sp, r4, lsl #24 │ │ │ │ - rsbeq pc, sp, r0, ror #23 │ │ │ │ - rsbeq pc, ip, ip, asr r2 @ │ │ │ │ - ldrsheq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, sp, r4, lsr #23 │ │ │ │ + rsbeq pc, sp, r0, lsl #23 │ │ │ │ + strdeq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0071749c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 30aef4 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 30aef8 │ │ │ │ @@ -187949,15 +187949,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 30af80 │ │ │ │ cmp r5, #2 │ │ │ │ beq 30afd0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -188262,20 +188262,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq pc, r9, ip, ror #24 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq pc, r9, r0, lsr #24 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - ldrdeq pc, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, sp, r8, ror r5 @ │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq pc, sp, r4, lsl #11 │ │ │ │ + rsbeq pc, sp, r4, lsr #10 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq pc, sp, r0, asr r5 @ │ │ │ │ + strdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x0099fab0 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq pc, r9, r4, ror sl @ │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 30b4a0 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -188288,33 +188288,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0081e7bc │ │ │ │ + addeq lr, r1, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 30b50c │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 30b510 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 30b510 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -188323,28 +188323,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 30b554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ ldr r3, [pc, #32] @ 30b558 │ │ │ │ ldr r1, [pc, #32] @ 30b55c │ │ │ │ ldr r0, [pc, #32] @ 30b560 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308d78 │ │ │ │ addeq lr, fp, r8, lsl #20 │ │ │ │ - rsbeq pc, sp, r8, asr #8 │ │ │ │ - rsbeq pc, sp, ip, asr #8 │ │ │ │ - rsbeq pc, sp, r0, ror #8 │ │ │ │ + rsbeq pc, sp, r8, ror #7 │ │ │ │ + rsbeq pc, sp, ip, ror #7 │ │ │ │ + rsbeq pc, sp, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -188577,28 +188577,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30ba04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b730 │ │ │ │ ldr r3, [pc, #156] @ 30ba08 │ │ │ │ ldr r2, [pc, #156] @ 30ba0c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -188612,39 +188612,39 @@ │ │ │ │ b 30b79c │ │ │ │ ldr r0, [pc, #112] @ 30ba10 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b730 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r0, lsl r8 @ │ │ │ │ @ instruction: 0x0099f7f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r4, ror #17 │ │ │ │ - rsbeq pc, sp, ip, ror #6 │ │ │ │ - rsbeq pc, sp, r4, asr r3 @ │ │ │ │ - rsbeq pc, sp, r0, asr #6 │ │ │ │ - rsbseq r2, r1, r8, ror #8 │ │ │ │ + rsbeq pc, sp, ip, lsl #6 │ │ │ │ + strdeq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, sp, r0, ror #5 │ │ │ │ + rsbseq r2, r1, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq pc, sp, r8, asr #4 │ │ │ │ + rsbeq pc, sp, r8, ror #3 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq pc, r9, r0, asr #12 │ │ │ │ - rsbeq pc, sp, ip, lsl r1 @ │ │ │ │ + strheq pc, [sp], #-12 @ │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, sp, r8, lsl #1 │ │ │ │ + rsbeq pc, sp, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - ldrdeq pc, [sp], #-4 @ │ │ │ │ - rsbeq pc, sp, ip, ror r0 @ │ │ │ │ + rsbeq pc, sp, r4, ror r0 @ │ │ │ │ + rsbeq pc, sp, ip, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188778,24 +188778,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 30bf2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bb3c │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 30bf1c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -188844,24 +188844,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 30bf34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bb3c │ │ │ │ ldr r3, [pc, #432] @ 30bf38 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -188917,69 +188917,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30bf40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bc98 │ │ │ │ ldr r0, [pc, #156] @ 30bf44 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bb3c │ │ │ │ ldr r0, [pc, #128] @ 30bf48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bc98 │ │ │ │ ldr r0, [pc, #104] @ 30bf4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bb3c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, ip, lsr r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r9, r8, lsr #6 │ │ │ │ - addeq lr, r1, r4, lsl #1 │ │ │ │ + addeq lr, r1, r4, lsr #32 │ │ │ │ addseq pc, r9, r0, ror #5 │ │ │ │ - addeq lr, r1, r6, lsr r0 │ │ │ │ + ldrdeq sp, [r1], r6 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r8, ror lr │ │ │ │ + rsbeq lr, sp, r8, lsl lr │ │ │ │ andeq r2, r0, r0, asr #26 │ │ │ │ - rsbeq lr, sp, ip, ror #25 │ │ │ │ + rsbeq lr, sp, ip, lsl #25 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq lr, sp, r8, asr #25 │ │ │ │ - rsbeq lr, sp, ip, ror ip │ │ │ │ - rsbeq lr, sp, r8, asr #25 │ │ │ │ - rsbeq lr, sp, r0, asr #23 │ │ │ │ + rsbeq lr, sp, r8, ror #24 │ │ │ │ + rsbeq lr, sp, ip, lsl ip │ │ │ │ + rsbeq lr, sp, r8, ror #24 │ │ │ │ + rsbeq lr, sp, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 30c04c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 30c050 │ │ │ │ @@ -188987,15 +188987,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #192] @ 30c058 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -189025,28 +189025,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30b564 │ │ │ │ - @ instruction: 0x0081dcb8 │ │ │ │ - rsbeq lr, sp, r0, asr #24 │ │ │ │ - rsbeq lr, sp, r8, lsl #20 │ │ │ │ - rsbeq lr, sp, r0, lsl sl │ │ │ │ + addeq sp, r1, r8, asr ip │ │ │ │ + rsbeq lr, sp, r0, ror #23 │ │ │ │ + rsbeq lr, sp, r8, lsr #19 │ │ │ │ + strheq lr, [sp], #-144 @ 0xffffff70 @ │ │ │ │ addeq sp, fp, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 30c14c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -189055,25 +189055,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 30c150 │ │ │ │ ldr r1, [pc, #196] @ 30c154 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 30c158 │ │ │ │ ldr r1, [pc, #176] @ 30c15c │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #144] @ 30c160 │ │ │ │ ldr r2, [pc, #144] @ 30c164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 30c168 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 30c16c │ │ │ │ @@ -189091,34 +189091,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #72] @ 30c180 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - @ instruction: 0x0081dbb0 │ │ │ │ - rsbeq sp, ip, ip, asr #30 │ │ │ │ - rsbseq r6, r1, r8, ror #3 │ │ │ │ - rsbeq lr, sp, r8, lsl r2 │ │ │ │ - strdeq r7, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + b 74f224 │ │ │ │ + addeq sp, r1, r0, asr fp │ │ │ │ + rsbeq sp, ip, ip, ror #29 │ │ │ │ + rsbseq r6, r1, r8, lsl #3 │ │ │ │ + strheq lr, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x006d7390 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq sp, fp, r8, lsr #28 │ │ │ │ - rsbeq lr, sp, ip, ror r8 │ │ │ │ + rsbeq lr, sp, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r6, r7, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -189219,29 +189219,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4ffdac │ │ │ │ cmp r0, #0 │ │ │ │ bne 30c2e8 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -189321,15 +189321,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -189337,15 +189337,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 30c53c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -189405,23 +189405,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 30c764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30c56c │ │ │ │ ldr r3, [pc, #292] @ 30c768 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c428 │ │ │ │ @@ -189444,64 +189444,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 30c76c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30c428 │ │ │ │ mov r9, r4 │ │ │ │ b 30c390 │ │ │ │ ldr r0, [pc, #112] @ 30c770 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30c428 │ │ │ │ ldr r0, [pc, #72] @ 30c774 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30c56c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r9, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r9, ip, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0099e9f4 │ │ │ │ - strheq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, sp, r0, asr #13 │ │ │ │ + rsbeq lr, sp, r0, asr r6 │ │ │ │ + rsbeq lr, sp, r0, ror #12 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r0, lsr #11 │ │ │ │ + rsbeq lr, sp, r0, asr #10 │ │ │ │ andeq r4, r0, r4, lsl #23 │ │ │ │ - rsbeq lr, sp, r8, ror r5 │ │ │ │ - rsbeq lr, sp, r4, asr #11 │ │ │ │ - rsbeq lr, sp, r0, ror #9 │ │ │ │ + rsbeq lr, sp, r8, lsl r5 │ │ │ │ + rsbeq lr, sp, r4, ror #10 │ │ │ │ + rsbeq lr, sp, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 30c904 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 30c908 │ │ │ │ @@ -189622,36 +189622,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 30b564 │ │ │ │ - addeq sp, r1, ip, asr #5 │ │ │ │ - rsbeq lr, sp, r4, asr r2 │ │ │ │ - rsbeq lr, sp, ip, lsl r0 │ │ │ │ + addeq sp, r1, ip, ror #4 │ │ │ │ + strdeq lr, [sp], #-20 @ 0xffffffec @ │ │ │ │ + strheq sp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 30ca0c │ │ │ │ ldr r2, [pc, #96] @ 30ca10 │ │ │ │ ldr r1, [pc, #96] @ 30ca14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fdc30 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -189659,17 +189659,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4ff6d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500c08 │ │ │ │ - addeq sp, r1, r8, ror r2 │ │ │ │ - rsbeq lr, sp, r0, lsl #4 │ │ │ │ - rsbeq sp, sp, r0, asr #31 │ │ │ │ + addeq sp, r1, r8, lsl r2 │ │ │ │ + rsbeq lr, sp, r0, lsr #3 │ │ │ │ + rsbeq sp, sp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 30cfe0 │ │ │ │ @@ -189771,24 +189771,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 30d010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30cacc │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -189857,23 +189857,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 30d020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30cacc │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 30cdc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189971,23 +189971,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30d030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30cacc │ │ │ │ cmp ip, #0 │ │ │ │ beq 30cd74 │ │ │ │ b 30ce2c │ │ │ │ ldr r2, [pc, #268] @ 30d034 │ │ │ │ ldr r3, [pc, #184] @ 30cfe4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -189999,15 +189999,15 @@ │ │ │ │ bne 30ce58 │ │ │ │ ldr r0, [pc, #236] @ 30d038 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #212] @ 30d03c │ │ │ │ ldr r3, [pc, #120] @ 30cfe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190016,15 +190016,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 30d040 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #152] @ 30d044 │ │ │ │ ldr r3, [pc, #52] @ 30cfe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190035,128 +190035,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 30cf98 │ │ │ │ addseq lr, r9, r8, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099e3d4 │ │ │ │ - addeq sp, r1, r4, ror r1 │ │ │ │ + addeq sp, r1, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r9, r0, asr r3 │ │ │ │ - strdeq sp, [r1], sp @ │ │ │ │ + umulleq sp, r1, sp, r0 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, ip, lsr #4 │ │ │ │ + rsbeq lr, sp, ip, asr #3 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ - strdeq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x006ddf90 │ │ │ │ addseq lr, r9, ip, lsl #1 │ │ │ │ @ instruction: 0x0099dff0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq sp, sp, ip, lsr #29 │ │ │ │ + rsbeq sp, sp, ip, asr #28 │ │ │ │ @ instruction: 0x0099defc │ │ │ │ - rsbeq sp, sp, r0, lsr #29 │ │ │ │ + rsbeq sp, sp, r0, asr #28 │ │ │ │ @ instruction: 0x0099debc │ │ │ │ - ldrdeq sp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, sp, r0, ror lr │ │ │ │ addseq sp, r9, r8, ror lr │ │ │ │ - rsbeq sp, sp, r8, lsr #27 │ │ │ │ + rsbeq sp, sp, r8, asr #26 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30d0c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ ldr r2, [pc, #28] @ 30d0cc │ │ │ │ ldr r1, [pc, #28] @ 30d0d0 │ │ │ │ ldr r0, [pc, #28] @ 30d0d4 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308ce8 │ │ │ │ addeq ip, fp, r0, ror #31 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq sp, sp, r0, lsr #28 │ │ │ │ - rsbeq sp, sp, ip, lsr #28 │ │ │ │ + rsbeq sp, sp, r0, asr #27 │ │ │ │ + rsbeq sp, sp, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 30d1a0 │ │ │ │ ldr r2, [pc, #176] @ 30d1a4 │ │ │ │ ldr r1, [pc, #176] @ 30d1a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #144] @ 30d1ac │ │ │ │ ldr r1, [pc, #144] @ 30d1b0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #112] @ 30d1b4 │ │ │ │ ldr r2, [pc, #112] @ 30d1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 30d1bc │ │ │ │ ldr ip, [pc, #108] @ 30d1c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 30d1c4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #76] @ 30d1c8 │ │ │ │ ldr r1, [pc, #76] @ 30d1cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - addeq ip, r1, ip, ror #22 │ │ │ │ - ldrdeq ip, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r5, r1, r8, ror r1 │ │ │ │ - rsbeq sp, sp, r4, lsr #3 │ │ │ │ - rsbeq r6, sp, ip, ror r3 │ │ │ │ + b 74f224 │ │ │ │ + addeq ip, r1, ip, lsl #22 │ │ │ │ + rsbeq ip, ip, r8, ror lr │ │ │ │ + rsbseq r5, r1, r8, lsl r1 │ │ │ │ + rsbeq sp, sp, r4, asr #2 │ │ │ │ + rsbeq r6, sp, ip, lsl r3 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq ip, fp, r0, ror #29 │ │ │ │ addseq r5, r7, r4, lsr sp │ │ │ │ @@ -190289,47 +190289,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 30d318 │ │ │ │ addseq sp, r9, r8, lsl #24 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, sp, r0, ror #24 │ │ │ │ - rsbeq sp, sp, r8, lsr ip │ │ │ │ - addeq ip, r1, ip, lsl #19 │ │ │ │ - rsbeq sp, sp, r0, lsl ip │ │ │ │ - addeq ip, r1, r4, lsr #18 │ │ │ │ - rsbseq lr, fp, r0, lsl #12 │ │ │ │ - rsbeq sp, sp, r8, lsr #23 │ │ │ │ - rsbeq sp, sp, ip, ror fp │ │ │ │ - rsbseq lr, fp, r8, lsl #11 │ │ │ │ - addeq ip, r1, r0, lsr #17 │ │ │ │ - rsbeq sp, sp, r4, lsr #22 │ │ │ │ + rsbeq sp, sp, r0, lsl #24 │ │ │ │ + ldrdeq sp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq ip, r1, ip, lsr #18 │ │ │ │ + strheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + addeq ip, r1, r4, asr #17 │ │ │ │ + rsbseq lr, fp, r0, lsr #11 │ │ │ │ + rsbeq sp, sp, r8, asr #22 │ │ │ │ + rsbeq sp, sp, ip, lsl fp │ │ │ │ + rsbseq lr, fp, r8, lsr #10 │ │ │ │ + addeq ip, r1, r0, asr #16 │ │ │ │ + rsbeq sp, sp, r4, asr #21 │ │ │ │ b 30d1d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -190354,20 +190354,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 30d574 │ │ │ │ @@ -190388,61 +190388,61 @@ │ │ │ │ bne 30d6ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30d570 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d734 │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 30d76c │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r2, [pc, #460] @ 30d770 │ │ │ │ ldr r3, [pc, #460] @ 30d774 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30d778 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ ldr ip, [pc, #308] @ 30d77c │ │ │ │ ldr r2, [pc, #308] @ 30d780 │ │ │ │ @@ -190450,24 +190450,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #276] @ 30d788 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r2, [pc, #244] @ 30d78c │ │ │ │ ldr r3, [pc, #244] @ 30d790 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 30d794 │ │ │ │ @@ -190489,18 +190489,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d558 │ │ │ │ ldr r1, [pc, #152] @ 30d798 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 30d6a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 30d79c │ │ │ │ ldr r2, [pc, #120] @ 30d7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190510,36 +190510,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 30d7ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 30d7b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq ip, r1, r4, asr #15 │ │ │ │ + addeq ip, r1, r4, ror #14 │ │ │ │ addseq sp, r9, r0, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sp, sp, ip, asr #20 │ │ │ │ - rsbeq sp, sp, r4, asr sl │ │ │ │ - rsbeq sp, sp, r8, lsr sl │ │ │ │ + rsbeq sp, sp, ip, ror #19 │ │ │ │ + strdeq sp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq sp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ addeq ip, fp, r8, lsr #21 │ │ │ │ - rsbeq sp, sp, r8, lsr #20 │ │ │ │ - rsbeq sp, sp, r0, ror #19 │ │ │ │ - addeq ip, r1, r8, lsl r6 │ │ │ │ - rsbeq ip, ip, r4, lsl #19 │ │ │ │ - rsbseq r4, r1, r4, lsr #24 │ │ │ │ + rsbeq sp, sp, r8, asr #19 │ │ │ │ rsbeq sp, sp, r0, lsl #19 │ │ │ │ + @ instruction: 0x0081c5b8 │ │ │ │ + rsbeq ip, ip, r4, lsr #18 │ │ │ │ + rsbseq r4, r1, r4, asr #23 │ │ │ │ + rsbeq sp, sp, r0, lsr #18 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sp, r9, r4, ror r7 │ │ │ │ - rsbeq sp, sp, r8, asr r8 │ │ │ │ - rsbeq sp, sp, ip, lsl r8 │ │ │ │ + strdeq sp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + strheq sp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq ip, r1, r4, lsr #10 │ │ │ │ - rsbeq sp, sp, ip, asr #15 │ │ │ │ - rsbeq sp, sp, r4, asr r8 │ │ │ │ + addeq ip, r1, r4, asr #9 │ │ │ │ + rsbeq sp, sp, ip, ror #14 │ │ │ │ + strdeq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 30d1d0 │ │ │ │ b 30d1d0 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -190556,42 +190556,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750958 │ │ │ │ - addeq ip, r1, r0, ror r4 │ │ │ │ - ldrdeq ip, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r1, r8, ror sl │ │ │ │ + b 7508f8 │ │ │ │ + addeq ip, r1, r0, lsl r4 │ │ │ │ + rsbeq ip, ip, r8, ror r7 │ │ │ │ + rsbseq r4, r1, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 30d874 │ │ │ │ ldr r2, [pc, #48] @ 30d878 │ │ │ │ ldr r1, [pc, #48] @ 30d87c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 415f3c │ │ │ │ - addeq ip, r1, ip, lsl r4 │ │ │ │ - rsbeq sp, sp, r0, asr #13 │ │ │ │ - ldrdeq sp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0081c3bc │ │ │ │ + rsbeq sp, sp, r0, ror #12 │ │ │ │ + rsbeq sp, sp, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 30db9c │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -190742,15 +190742,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 30da34 │ │ │ │ ldr r0, [pc, #212] @ 30dbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 30da20 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190787,26 +190787,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, r9, ip, ror r5 │ │ │ │ addeq ip, fp, r8, lsr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, sp, r0, asr #10 │ │ │ │ - rsbeq sp, sp, r8, lsl r6 │ │ │ │ - rsbeq sp, sp, r8, lsr #9 │ │ │ │ - rsbeq sp, sp, ip, lsr #11 │ │ │ │ - rsbeq sp, sp, r8, asr r4 │ │ │ │ - rsbeq sp, sp, ip, lsl #11 │ │ │ │ - rsbeq sp, sp, ip, lsr #10 │ │ │ │ - ldrdeq sp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq sp, sp, r0, ror #9 │ │ │ │ - addeq ip, r1, r0, ror #1 │ │ │ │ - rsbeq sp, sp, r8, lsl #7 │ │ │ │ - rsbeq sp, sp, r8, ror #9 │ │ │ │ + strheq sp, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, sp, r8, asr #8 │ │ │ │ + rsbeq sp, sp, ip, asr #10 │ │ │ │ + strdeq sp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, sp, ip, lsr #10 │ │ │ │ + rsbeq sp, sp, ip, asr #9 │ │ │ │ + rsbeq sp, sp, r4, ror r3 │ │ │ │ + rsbeq sp, sp, r0, lsl #9 │ │ │ │ + addeq ip, r1, r0, lsl #1 │ │ │ │ + rsbeq sp, sp, r8, lsr #6 │ │ │ │ + rsbeq sp, sp, r8, lsl #9 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 30dc9c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -190819,49 +190819,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 30dca8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #116] @ 30dcac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 30dcb0 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r1, [pc, #96] @ 30dcb4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r3, [pc, #80] @ 30dcb8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq ip, r1, r0, asr r0 │ │ │ │ - strheq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r4, r1, r8, asr r6 │ │ │ │ + rsbeq sp, sp, ip, ror r3 │ │ │ │ + strdeq fp, [r1], r0 │ │ │ │ + rsbeq ip, ip, r8, asr r3 │ │ │ │ + ldrsheq r4, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0x0099d1f0 │ │ │ │ - rsbeq sp, sp, r8, asr #8 │ │ │ │ - rsbeq r8, sp, ip, ror #4 │ │ │ │ + rsbeq sp, sp, r8, ror #7 │ │ │ │ + rsbeq r8, sp, ip, lsl #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 30df7c │ │ │ │ @@ -191034,37 +191034,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 30dd6c │ │ │ │ addseq sp, r9, r4, asr #2 │ │ │ │ addeq ip, fp, r4, lsl #10 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, sp, ip, lsr r1 │ │ │ │ - rsbeq sp, sp, ip, lsr #5 │ │ │ │ - rsbeq sp, sp, r8, lsl #1 │ │ │ │ - rsbeq sp, sp, ip, lsl #3 │ │ │ │ - rsbeq sp, sp, r8, lsr r0 │ │ │ │ - rsbeq sp, sp, ip, lsl #2 │ │ │ │ - ldrdeq ip, [sp], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq sp, [sp], #-12 @ │ │ │ │ + rsbeq sp, sp, ip, asr #4 │ │ │ │ + rsbeq sp, sp, r8, lsr #32 │ │ │ │ + rsbeq sp, sp, ip, lsr #2 │ │ │ │ + ldrdeq ip, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, sp, ip, lsr #1 │ │ │ │ + rsbeq ip, sp, r0, ror pc │ │ │ │ + rsbeq sp, sp, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 30e0a0 │ │ │ │ ldr r2, [pc, #224] @ 30e0a4 │ │ │ │ ldr r1, [pc, #224] @ 30e0a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #192] @ 30e0ac │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -191073,15 +191073,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30dff8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30e090 │ │ │ │ ldr r6, [pc, #108] @ 30e0b0 │ │ │ │ ldr r8, [pc, #108] @ 30e0b4 │ │ │ │ @@ -191091,48 +191091,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30e058 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30d1d0 │ │ │ │ - addeq fp, r1, r0, lsr #25 │ │ │ │ - rsbeq ip, sp, ip, lsr pc │ │ │ │ - rsbeq ip, sp, r0, asr pc │ │ │ │ + addeq fp, r1, r0, asr #24 │ │ │ │ + ldrdeq ip, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq ip, [sp], #-224 @ 0xffffff20 @ │ │ │ │ addeq ip, fp, r0, lsl r2 │ │ │ │ - addeq fp, r1, ip, lsl ip │ │ │ │ - rsbeq sp, sp, r4, rrx │ │ │ │ - rsbeq sp, sp, r8, ror r0 │ │ │ │ + @ instruction: 0x0081bbbc │ │ │ │ + rsbeq sp, sp, r4 │ │ │ │ + rsbeq sp, sp, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 30e140 │ │ │ │ ldr r2, [pc, #108] @ 30e144 │ │ │ │ ldr r1, [pc, #108] @ 30e148 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [pc, #80] @ 30e14c │ │ │ │ ldr r1, [pc, #80] @ 30e150 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 30e154 │ │ │ │ @@ -191143,47 +191143,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - addeq fp, r1, r8, lsl #23 │ │ │ │ - strdeq fp, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x00714194 │ │ │ │ + b 74f224 │ │ │ │ + addeq fp, r1, r8, lsr #22 │ │ │ │ + @ instruction: 0x006cbe94 │ │ │ │ + rsbseq r4, r1, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ @ instruction: 0x00974db8 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrdeq ip, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, sp, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e208 │ │ │ │ ldr r2, [pc, #148] @ 30e20c │ │ │ │ ldr r1, [pc, #148] @ 30e210 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #116] @ 30e214 │ │ │ │ ldr r1, [pc, #116] @ 30e218 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #84] @ 30e21c │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e220 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191194,46 +191194,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r1, r8, ror #21 │ │ │ │ - rsbeq fp, ip, r4, asr lr │ │ │ │ - ldrsheq r4, [r1], #-4 @ │ │ │ │ - rsbeq ip, sp, r0, lsr #2 │ │ │ │ - strdeq r5, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq fp, r1, r8, lsl #21 │ │ │ │ + strdeq fp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00714094 │ │ │ │ + rsbeq ip, sp, r0, asr #1 │ │ │ │ + @ instruction: 0x006d5298 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - strdeq ip, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x006dce9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e2d0 │ │ │ │ ldr r2, [pc, #148] @ 30e2d4 │ │ │ │ ldr r1, [pc, #148] @ 30e2d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #116] @ 30e2dc │ │ │ │ ldr r1, [pc, #116] @ 30e2e0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #84] @ 30e2e4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e2e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191244,21 +191244,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r1, r0, lsr #20 │ │ │ │ - rsbeq fp, ip, ip, lsl #27 │ │ │ │ - rsbseq r4, r1, ip, lsr #32 │ │ │ │ - rsbeq ip, sp, r8, asr r0 │ │ │ │ - rsbeq r5, sp, r0, lsr r2 │ │ │ │ + addeq fp, r1, r0, asr #19 │ │ │ │ + rsbeq fp, ip, ip, lsr #26 │ │ │ │ + rsbseq r3, r1, ip, asr #31 │ │ │ │ + strdeq fp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r5, [sp], #-16 @ │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq ip, sp, r8, asr lr │ │ │ │ + strdeq ip, [sp], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30e558 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -191324,30 +191324,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -191409,16 +191409,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, ip, lsl fp │ │ │ │ addseq ip, r9, ip, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, sp, ip, ror fp │ │ │ │ - rsbeq ip, sp, ip, ror sp │ │ │ │ + rsbeq ip, sp, ip, lsl fp │ │ │ │ + rsbeq ip, sp, ip, lsl sp │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ addseq ip, r9, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -191468,17 +191468,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 30e59c │ │ │ │ umullseq ip, r9, r0, r8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq ip, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - addeq fp, r1, r8, lsr r6 │ │ │ │ - rsbseq r9, r2, r4, asr r9 │ │ │ │ + @ instruction: 0x006dc894 │ │ │ │ + ldrdeq fp, [r1], r8 │ │ │ │ + ldrsheq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191493,23 +191493,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30e728 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30e6f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -191520,17 +191520,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r1, r0, ror #11 │ │ │ │ - rsbeq ip, sp, r0, lsr #20 │ │ │ │ - rsbeq ip, sp, r8, lsr #20 │ │ │ │ + addeq fp, r1, r0, lsl #11 │ │ │ │ + rsbeq ip, sp, r0, asr #19 │ │ │ │ + rsbeq ip, sp, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -191641,20 +191641,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 30e7fc │ │ │ │ @ instruction: 0x0099c6b8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, sp, r0, ror #17 │ │ │ │ - rsbeq ip, sp, r8, lsl #13 │ │ │ │ - rsbeq ip, sp, ip, asr #17 │ │ │ │ - rsbeq ip, sp, r8, asr #12 │ │ │ │ - rsbeq ip, sp, r0, ror #16 │ │ │ │ + rsbeq ip, sp, r4, ror r6 │ │ │ │ + rsbeq ip, sp, r0, lsl #17 │ │ │ │ + rsbeq ip, sp, r8, lsr #12 │ │ │ │ + rsbeq ip, sp, ip, ror #16 │ │ │ │ + rsbeq ip, sp, r8, ror #11 │ │ │ │ + rsbeq ip, sp, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 30e9bc │ │ │ │ ldr r6, [pc, #136] @ 30e9c0 │ │ │ │ ldr r5, [pc, #136] @ 30e9c4 │ │ │ │ @@ -191663,23 +191663,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30e99c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -191687,17 +191687,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq fp, r1, ip, lsr #6 │ │ │ │ - rsbeq ip, sp, ip, ror #14 │ │ │ │ - rsbeq ip, sp, r0, lsl #15 │ │ │ │ + addeq fp, r1, ip, asr #5 │ │ │ │ + rsbeq ip, sp, ip, lsl #14 │ │ │ │ + rsbeq ip, sp, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -191725,15 +191725,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -191808,15 +191808,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -191825,15 +191825,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -191954,47 +191954,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 30ec74 │ │ │ │ b 30ed28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r9, r4, lsl #8 │ │ │ │ - addeq fp, r1, r4, asr r2 │ │ │ │ - strheq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq ip, sp, r0, lsl #13 │ │ │ │ + strdeq fp, [r1], r4 │ │ │ │ + rsbeq ip, sp, r4, asr r5 │ │ │ │ + rsbeq ip, sp, r0, lsr #12 │ │ │ │ addseq ip, r9, r8, lsl #7 │ │ │ │ - rsbeq ip, sp, r8, lsl r4 │ │ │ │ - rsbeq ip, sp, r4, lsl #13 │ │ │ │ + strheq ip, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, sp, r4, lsr #12 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, ip, asr #3 │ │ │ │ - rsbeq ip, sp, r0, asr r4 │ │ │ │ + rsbeq ip, sp, ip, ror #2 │ │ │ │ + strdeq ip, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 30ef84 │ │ │ │ ldr r5, [pc, #256] @ 30ef88 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -192005,33 +192005,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #208] @ 30ef90 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 30ef38 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -192048,30 +192048,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r1, r0, ror #27 │ │ │ │ - rsbeq ip, sp, ip, lsl r2 │ │ │ │ - rsbeq ip, sp, r0, asr r1 │ │ │ │ - rsbeq ip, sp, r8, lsl #4 │ │ │ │ - addeq sl, r1, ip, lsl sp │ │ │ │ - rsbeq ip, sp, r0, ror r2 │ │ │ │ - rsbeq fp, sp, r8, asr #31 │ │ │ │ + addeq sl, r1, r0, lsl #27 │ │ │ │ + strheq ip, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq ip, [sp], #-0 @ │ │ │ │ + rsbeq ip, sp, r8, lsr #3 │ │ │ │ + @ instruction: 0x0081acbc │ │ │ │ + rsbeq ip, sp, r0, lsl r2 │ │ │ │ + rsbeq fp, sp, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 30f4d8 │ │ │ │ @@ -192095,15 +192095,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 30f300 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -192137,15 +192137,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -192160,29 +192160,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -192191,15 +192191,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30f1b8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 30f41c │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -192401,34 +192401,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30d1d0 │ │ │ │ addseq fp, r9, r8, asr lr │ │ │ │ addseq fp, r9, r4, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r1, r4, ror ip │ │ │ │ - rsbeq ip, sp, r4, lsr #1 │ │ │ │ - rsbeq fp, sp, r0, ror #31 │ │ │ │ + addeq sl, r1, r4, lsl ip │ │ │ │ + rsbeq ip, sp, r4, asr #32 │ │ │ │ + rsbeq fp, sp, r0, lsl #31 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, r8, lsr #26 │ │ │ │ - addeq sl, r1, r4, ror #20 │ │ │ │ - rsbeq ip, sp, r4, lsl r0 │ │ │ │ + rsbeq fp, sp, r8, asr #25 │ │ │ │ + addeq sl, r1, r4, lsl #20 │ │ │ │ + strheq fp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x0099bbd4 │ │ │ │ - rsbeq fp, sp, ip, asr ip │ │ │ │ + strdeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ addseq fp, r9, r0, ror #22 │ │ │ │ - rsbeq fp, sp, r0, lsl pc │ │ │ │ - rsbeq fp, sp, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r0, ror lr │ │ │ │ - rsbeq fp, sp, ip, ror #22 │ │ │ │ - addeq sl, r1, r8, lsr #17 │ │ │ │ - rsbeq fp, sp, r4, lsr #29 │ │ │ │ + strheq fp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, sp, r8, ror #22 │ │ │ │ + rsbeq fp, sp, r0, lsl lr │ │ │ │ + rsbeq fp, sp, ip, lsl #22 │ │ │ │ + addeq sl, r1, r8, asr #16 │ │ │ │ + rsbeq fp, sp, r4, asr #28 │ │ │ │ addseq fp, r9, r8, lsr #20 │ │ │ │ - strheq fp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq sl, [r1], r4 │ │ │ │ - ldrdeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq fp, sp, r4, asr sl │ │ │ │ + umulleq sl, r1, r4, r7 │ │ │ │ + rsbeq fp, sp, r4, ror sp │ │ │ │ addseq fp, r9, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 30f6d4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192458,27 +192458,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30f618 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30f5a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -192526,24 +192526,24 @@ │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30f6f8 │ │ │ │ ldr r2, [pc, #48] @ 30f6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30f678 │ │ │ │ @ instruction: 0x0099b8d0 │ │ │ │ - ldrdeq sl, [r1], ip │ │ │ │ - rsbeq fp, sp, r0, lsr #22 │ │ │ │ - rsbeq fp, sp, r4, lsr fp │ │ │ │ + addeq sl, r1, ip, ror r6 │ │ │ │ + rsbeq fp, sp, r0, asr #21 │ │ │ │ + ldrdeq fp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strheq fp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq sl, [r1], r4 │ │ │ │ - rsbeq fp, sp, r8, asr #24 │ │ │ │ - rsbeq fp, sp, r8, asr r8 │ │ │ │ - umulleq sl, r1, ip, r5 │ │ │ │ - rsbeq fp, sp, r4, asr #23 │ │ │ │ + rsbeq fp, sp, r0, asr r8 │ │ │ │ + umulleq sl, r1, r4, r5 │ │ │ │ + rsbeq fp, sp, r8, ror #23 │ │ │ │ + strdeq fp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + addeq sl, r1, ip, lsr r5 │ │ │ │ + rsbeq fp, sp, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 30fa44 │ │ │ │ tst r2, #1 │ │ │ │ @@ -192591,30 +192591,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 30f870 │ │ │ │ ldr r2, [pc, #544] @ 30fa54 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -192748,31 +192748,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 30f8a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, r4, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099b6f0 │ │ │ │ - addeq sl, r1, r4, lsl #10 │ │ │ │ + addeq sl, r1, r4, lsr #9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, ip, asr #13 │ │ │ │ - ldrdeq fp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, sp, ip, ror #12 │ │ │ │ + rsbeq fp, sp, ip, ror sl │ │ │ │ addseq fp, r9, r4, ror r5 │ │ │ │ - rsbeq fp, sp, r8, ror #11 │ │ │ │ - addeq sl, r1, ip, lsr #6 │ │ │ │ - strheq fp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x006db598 │ │ │ │ - ldrdeq sl, [r1], ip │ │ │ │ - rsbeq fp, sp, ip, lsl #19 │ │ │ │ - rsbeq fp, sp, r4, asr r5 │ │ │ │ - umulleq sl, r1, r4, r2 │ │ │ │ - rsbeq fp, sp, r8, lsl #18 │ │ │ │ - strdeq fp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq sl, r1, r0, asr #4 │ │ │ │ - ldrdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, sp, r8, lsl #11 │ │ │ │ + addeq sl, r1, ip, asr #5 │ │ │ │ + rsbeq fp, sp, r8, asr r9 │ │ │ │ + rsbeq fp, sp, r8, lsr r5 │ │ │ │ + addeq sl, r1, ip, ror r2 │ │ │ │ + rsbeq fp, sp, ip, lsr #18 │ │ │ │ + strdeq fp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + addeq sl, r1, r4, lsr r2 │ │ │ │ + rsbeq fp, sp, r8, lsr #17 │ │ │ │ + @ instruction: 0x006db49c │ │ │ │ + addeq sl, r1, r0, ror #3 │ │ │ │ + rsbeq fp, sp, r8, ror r8 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 30f700 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -192814,27 +192814,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 30fb80 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq fp, sp, r0, asr r4 │ │ │ │ │ │ │ │ 0030fb84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192854,15 +192854,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 30fc14 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 30fbc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192872,17 +192872,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq sl, [r1], r4 │ │ │ │ - strdeq fp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, sp, ip, lsl #10 │ │ │ │ + addeq sl, r1, r4, asr r0 │ │ │ │ + @ instruction: 0x006db498 │ │ │ │ + rsbeq fp, sp, ip, lsr #9 │ │ │ │ │ │ │ │ 0030fc3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 30fca4 │ │ │ │ @@ -192895,25 +192895,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sl, r1, r4 │ │ │ │ - rsbeq fp, sp, r8, ror r3 │ │ │ │ - rsbeq fp, sp, r8, lsr r4 │ │ │ │ + addeq r9, r1, r4, lsr #31 │ │ │ │ + rsbeq fp, sp, r8, lsl r3 │ │ │ │ + ldrdeq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0030fcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -192928,48 +192928,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq r9, r1, ip, lsl #31 │ │ │ │ - rsbeq fp, sp, r4, lsl #6 │ │ │ │ - rsbeq fp, sp, r4, asr #7 │ │ │ │ + addeq r9, r1, ip, lsr #30 │ │ │ │ + rsbeq fp, sp, r4, lsr #5 │ │ │ │ + rsbeq fp, sp, r4, ror #6 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 30fd88 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, fp, r0, lsr #32 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -193103,21 +193103,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 4ff7b8 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 30ff34 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr ip, [pc, #252] @ 3100c4 │ │ │ │ add ip, pc, ip │ │ │ │ b 30ff84 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr ip, [pc, #232] @ 3100c8 │ │ │ │ add ip, pc, ip │ │ │ │ b 30ff08 │ │ │ │ ldr r2, [pc, #224] @ 3100cc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193143,31 +193143,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3100dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30feec │ │ │ │ ldr r0, [pc, #84] @ 3100e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 30feec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r8, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, ip, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -193175,16 +193175,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0x00004db8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq sp, fp, r0, asr sp │ │ │ │ - rsbeq fp, sp, r0, lsl #18 │ │ │ │ - rsbeq fp, sp, ip, lsl r9 │ │ │ │ + rsbeq fp, sp, r0, lsr #17 │ │ │ │ + strheq fp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193337,15 +193337,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3102bc │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #400] @ 310500 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3102ec │ │ │ │ ldr r2, [pc, #388] @ 31050c │ │ │ │ @@ -193368,22 +193368,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 310518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3102ec │ │ │ │ ldr r2, [pc, #272] @ 31051c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3102d0 │ │ │ │ ldr r2, [pc, #240] @ 310510 │ │ │ │ @@ -193401,32 +193401,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 310520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3102d0 │ │ │ │ ldr r8, [pc, #144] @ 310524 │ │ │ │ mvn r5, #0 │ │ │ │ b 3102bc │ │ │ │ ldr r0, [pc, #136] @ 310528 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3102d0 │ │ │ │ ldr r2, [pc, #116] @ 31052c │ │ │ │ ldr r3, [pc, #56] @ 3104f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -193434,58 +193434,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3104ec │ │ │ │ ldr r0, [pc, #84] @ 310530 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, ip, lsl ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, r9, r0, lsr fp │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, ip, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, sp, r4, ror #11 │ │ │ │ + rsbeq fp, sp, r4, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r0, lsr #11 │ │ │ │ + rsbeq fp, sp, r0, asr #10 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq fp, sp, ip, lsr #11 │ │ │ │ + rsbeq fp, sp, ip, asr #10 │ │ │ │ addseq sl, r9, ip, ror #18 │ │ │ │ - rsbeq fp, sp, r8, lsr #10 │ │ │ │ + rsbeq fp, sp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 310604 │ │ │ │ ldr r2, [pc, #184] @ 310608 │ │ │ │ ldr r1, [pc, #184] @ 31060c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #152] @ 310610 │ │ │ │ ldr r1, [pc, #152] @ 310614 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #120] @ 310618 │ │ │ │ ldr r2, [pc, #120] @ 31061c │ │ │ │ ldr r3, [pc, #120] @ 310620 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -193493,31 +193493,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 310624 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #72] @ 310628 │ │ │ │ ldr r1, [pc, #72] @ 31062c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - addeq r9, r1, r8, ror r8 │ │ │ │ - rsbeq r9, ip, ip, ror sl │ │ │ │ - rsbseq r1, r1, ip, lsl sp │ │ │ │ - rsbeq sl, sp, r4, lsr fp │ │ │ │ - rsbeq sl, sp, r8, asr #22 │ │ │ │ + b 74f224 │ │ │ │ + addeq r9, r1, r8, lsl r8 │ │ │ │ + rsbeq r9, ip, ip, lsl sl │ │ │ │ + ldrheq r1, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq sl, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, sp, r8, ror #21 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq sp, fp, r0, lsr #15 │ │ │ │ addseq r3, r7, r0, ror #3 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -193596,28 +193596,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3107a8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31085c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 310924 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b40e8 │ │ │ │ + bl 9b4088 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 3107ec │ │ │ │ ldr r2, [pc, #356] @ 310928 │ │ │ │ ldr r3, [pc, #336] @ 310918 │ │ │ │ @@ -193657,15 +193657,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ b 3107a8 │ │ │ │ ldr r2, [pc, #192] @ 310934 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310750 │ │ │ │ ldr r2, [pc, #176] @ 310938 │ │ │ │ @@ -193683,45 +193683,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 310750 │ │ │ │ ldr r0, [pc, #72] @ 310944 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 310750 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r8, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, r9, r0, ror #12 │ │ │ │ addseq sl, r9, r0, lsr r6 │ │ │ │ addseq sl, r9, r0, lsl #12 │ │ │ │ andeq r4, r0, r4, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, sp, r8, lsl #3 │ │ │ │ - rsbeq fp, sp, r4, lsr #3 │ │ │ │ + rsbeq fp, sp, r8, lsr #2 │ │ │ │ + rsbeq fp, sp, r4, asr #2 │ │ │ │ ldr ip, [pc, #368] @ 310ac0 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 310ac4 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193810,15 +193810,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 310ad8 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3109cc │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - strdeq r9, [r1], r0 │ │ │ │ + umulleq r9, r1, r0, r3 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedbb588 <__bss_end__@@Base+0xfdff29b8> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -193885,17 +193885,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 310b0c │ │ │ │ addseq sl, r9, r4, lsr #6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, sp, r0, asr r3 │ │ │ │ - strdeq r9, [r1], ip │ │ │ │ - ldrheq r7, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq sl, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + umulleq r9, r1, ip, r1 │ │ │ │ + rsbseq r7, r2, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 311304 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -193905,15 +193905,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 311310 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -194337,55 +194337,55 @@ │ │ │ │ b 311284 │ │ │ │ ldr lr, [pc, #140] @ 311380 │ │ │ │ add lr, pc, lr │ │ │ │ b 311274 │ │ │ │ ldr ip, [pc, #132] @ 311384 │ │ │ │ add ip, pc, ip │ │ │ │ b 311264 │ │ │ │ - addeq r9, r1, r8, lsr #3 │ │ │ │ - rsbeq sl, sp, r8, lsr #29 │ │ │ │ - strheq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r9, r1, r8, asr #2 │ │ │ │ + rsbeq sl, sp, r8, asr #28 │ │ │ │ + rsbeq sl, sp, r8, asr lr │ │ │ │ @ instruction: 0x0099a1b4 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, sp, r4, ror #27 │ │ │ │ rsbeq sl, sp, r8, ror r1 │ │ │ │ - rsbseq r4, r4, r4, ror #12 │ │ │ │ - ldrdeq r8, [r1], r0 │ │ │ │ - rsbeq sl, sp, ip, lsr #2 │ │ │ │ - @ instruction: 0x00818fb4 │ │ │ │ - rsbeq sl, sp, r0, ror #25 │ │ │ │ - strheq sl, [sp], #-8 @ │ │ │ │ - ldrdeq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r8, r1, r4, ror sp │ │ │ │ - rsbeq sl, sp, r4, lsr fp │ │ │ │ - rsbeq r9, sp, ip, lsr #28 │ │ │ │ - rsbeq sl, sp, r8, lsr sl │ │ │ │ - rsbeq r9, sp, r4, ror #25 │ │ │ │ - rsbeq sl, ip, r8, lsr #1 │ │ │ │ - @ instruction: 0x0077d59c │ │ │ │ - rsbseq ip, r0, ip, ror #14 │ │ │ │ - rsbseq pc, r6, r0, lsr r8 @ │ │ │ │ - rsbeq sl, sp, r8, lsr r8 │ │ │ │ - strheq sl, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, sp, r4, lsl #16 │ │ │ │ - rsbseq sl, r6, ip, ror #23 │ │ │ │ - rsbeq sl, sp, ip, ror #15 │ │ │ │ - rsbeq sl, sp, r0, ror #15 │ │ │ │ - ldrdeq sl, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, sp, r4, lsl #27 │ │ │ │ + rsbeq sl, sp, r8, lsl r1 │ │ │ │ + rsbseq r4, r4, r4, lsl #12 │ │ │ │ + addeq r8, r1, r0, ror pc │ │ │ │ + rsbeq sl, sp, ip, asr #1 │ │ │ │ + addeq r8, r1, r4, asr pc │ │ │ │ + rsbeq sl, sp, r0, lsl #25 │ │ │ │ + rsbeq sl, sp, r8, asr r0 │ │ │ │ + rsbeq r9, sp, r4, ror lr │ │ │ │ + addeq r8, r1, r4, lsl sp │ │ │ │ + ldrdeq sl, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, sp, ip, asr #27 │ │ │ │ + ldrdeq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, sp, r4, lsl #25 │ │ │ │ + rsbeq sl, ip, r8, asr #32 │ │ │ │ + rsbseq sp, r7, ip, lsr r5 │ │ │ │ + rsbseq ip, r0, ip, lsl #14 │ │ │ │ + ldrsbeq pc, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq sl, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, sp, r8, asr r8 │ │ │ │ + rsbeq sl, sp, r4, lsr #15 │ │ │ │ + rsbseq sl, r6, ip, lsl #23 │ │ │ │ + rsbeq sl, sp, ip, lsl #15 │ │ │ │ + rsbeq sl, sp, r0, lsl #15 │ │ │ │ + rsbeq sl, sp, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -194403,22 +194403,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3114e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -194476,28 +194476,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b40e8 │ │ │ │ + b 9b4088 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3d40 <__bss_end__@@Base+0xfdbfb170> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -194514,22 +194514,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 31169c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -194586,15 +194586,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b40e8 │ │ │ │ + b 9b4088 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3ef8 <__bss_end__@@Base+0xfdbfb328> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194606,138 +194606,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #100] @ 3117a8 │ │ │ │ ldr r1, [pc, #100] @ 3117ac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #68] @ 3117b0 │ │ │ │ ldr r3, [pc, #68] @ 3117b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, ip, lsr #13 │ │ │ │ - strheq r8, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r0, r1, r0, asr fp │ │ │ │ - rsbeq r9, sp, r8, ror #18 │ │ │ │ - rsbeq r9, sp, ip, ror r9 │ │ │ │ + addeq r8, r1, ip, asr #12 │ │ │ │ + rsbeq r8, ip, r0, asr r8 │ │ │ │ + ldrsheq r0, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, sp, r8, lsl #18 │ │ │ │ + rsbeq r9, sp, ip, lsl r9 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq sl, sp, r8, asr r4 │ │ │ │ + strdeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311854 │ │ │ │ ldr r2, [pc, #132] @ 311858 │ │ │ │ ldr r1, [pc, #132] @ 31185c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #100] @ 311860 │ │ │ │ ldr r1, [pc, #100] @ 311864 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #68] @ 311868 │ │ │ │ ldr r3, [pc, #68] @ 31186c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r8, [r1], r4 │ │ │ │ - strdeq r8, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00710a98 │ │ │ │ - strheq r9, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, sp, r4, asr #17 │ │ │ │ + umulleq r8, r1, r4, r5 │ │ │ │ + @ instruction: 0x006c8798 │ │ │ │ + rsbseq r0, r1, r8, lsr sl │ │ │ │ + rsbeq r9, sp, r0, asr r8 │ │ │ │ + rsbeq r9, sp, r4, ror #16 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq sl, sp, r8, asr #7 │ │ │ │ + rsbeq sl, sp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 31190c │ │ │ │ ldr r2, [pc, #132] @ 311910 │ │ │ │ ldr r1, [pc, #132] @ 311914 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #100] @ 311918 │ │ │ │ ldr r1, [pc, #100] @ 31191c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #68] @ 311920 │ │ │ │ ldr r3, [pc, #68] @ 311924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, ip, lsr r5 │ │ │ │ - rsbeq r8, ip, r0, asr #14 │ │ │ │ - rsbseq r0, r1, r0, ror #19 │ │ │ │ - strdeq r9, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #16 │ │ │ │ + ldrdeq r8, [r1], ip │ │ │ │ + rsbeq r8, ip, r0, ror #13 │ │ │ │ + rsbseq r0, r1, r0, lsl #19 │ │ │ │ + @ instruction: 0x006d9798 │ │ │ │ + rsbeq r9, sp, ip, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq sl, sp, r0, asr #6 │ │ │ │ + rsbeq sl, sp, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 311b98 │ │ │ │ @@ -194866,47 +194866,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 311a88 │ │ │ │ ldr r5, [pc, #72] @ 311bc4 │ │ │ │ mvn r4, #0 │ │ │ │ b 311a74 │ │ │ │ ldr r0, [pc, #64] @ 311bc8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 311a88 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009994dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r9, r9, r8, r4 @ │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r9, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, sp, r8, asr lr │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r9, sp, r8, asr #29 │ │ │ │ + rsbeq r9, sp, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 311c98 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -194916,15 +194916,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -194950,32 +194950,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r8, [r1], ip │ │ │ │ - rsbeq r9, sp, ip, ror #29 │ │ │ │ - ldrdeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r8, r1, ip, ror r1 │ │ │ │ + rsbeq r9, sp, ip, lsl #29 │ │ │ │ + rsbeq r9, sp, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 311d88 │ │ │ │ ldr r2, [pc, #204] @ 311d8c │ │ │ │ ldr r1, [pc, #204] @ 311d90 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #172] @ 311d94 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311d4c │ │ │ │ @@ -195010,36 +195010,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 311da0 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 311cfc │ │ │ │ - addeq r8, r1, ip, lsl #2 │ │ │ │ - rsbeq r9, sp, ip, lsl #28 │ │ │ │ - rsbeq r9, sp, r0, lsr #28 │ │ │ │ + addeq r8, r1, ip, lsr #1 │ │ │ │ + rsbeq r9, sp, ip, lsr #27 │ │ │ │ + rsbeq r9, sp, r0, asr #27 │ │ │ │ addseq r9, r9, r0, asr #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, sp, ip, lsr #3 │ │ │ │ - rsbseq r6, r2, r4, lsl r2 │ │ │ │ + rsbeq r9, sp, ip, asr #2 │ │ │ │ + ldrheq r6, [r2], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 311eb8 │ │ │ │ ldr r2, [pc, #252] @ 311ebc │ │ │ │ ldr r1, [pc, #252] @ 311ec0 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #220] @ 311ec4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311e7c │ │ │ │ @@ -195050,15 +195050,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 311e4c │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 311e34 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 311e74 │ │ │ │ @@ -195086,22 +195086,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 311ed4 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 311dfc │ │ │ │ - addeq r8, r1, ip │ │ │ │ - rsbeq r9, sp, ip, lsl #26 │ │ │ │ - rsbeq r9, sp, r0, lsr #26 │ │ │ │ + addeq r7, r1, ip, lsr #31 │ │ │ │ + rsbeq r9, sp, ip, lsr #25 │ │ │ │ + rsbeq r9, sp, r0, asr #25 │ │ │ │ addseq r9, r9, r0, asr #32 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, sp, ip, ror r0 │ │ │ │ - rsbseq r6, r2, r4, ror #1 │ │ │ │ + rsbeq r9, sp, ip, lsl r0 │ │ │ │ + rsbseq r6, r2, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 31215c │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195110,15 +195110,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 312164 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 312168 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 31216c │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195131,15 +195131,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3120f4 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -195195,15 +195195,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -195227,15 +195227,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ b 312070 │ │ │ │ ldr r2, [pc, #128] @ 31217c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 312180 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195255,28 +195255,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 312190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 312194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r1], ip │ │ │ │ - ldrdeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, sp, r8, ror #23 │ │ │ │ + addeq r7, r1, ip, ror lr │ │ │ │ + rsbeq r9, sp, r4, ror fp │ │ │ │ + rsbeq r9, sp, r8, lsl #23 │ │ │ │ addseq r8, r9, r0, lsl #30 │ │ │ │ - strheq r8, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, sp, r8, asr pc │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, sp, r4, lsl #28 │ │ │ │ - rsbeq r9, sp, ip, lsr #22 │ │ │ │ - addeq r7, r1, r8, lsl #25 │ │ │ │ - @ instruction: 0x006d9990 │ │ │ │ - rsbeq r9, sp, r8, lsl #22 │ │ │ │ + rsbeq r8, sp, r4, lsr #27 │ │ │ │ + rsbeq r9, sp, ip, asr #21 │ │ │ │ + addeq r7, r1, r8, lsr #24 │ │ │ │ + rsbeq r9, sp, r0, lsr r9 │ │ │ │ + rsbeq r9, sp, r8, lsr #21 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 31221c │ │ │ │ ldr r2, [pc, #108] @ 312220 │ │ │ │ @@ -195286,15 +195286,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31220c │ │ │ │ ldr r3, [pc, #52] @ 312228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -195303,17 +195303,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311ed8 │ │ │ │ ldr r3, [pc, #24] @ 31222c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3121f8 │ │ │ │ - addeq r7, r1, ip, lsl ip │ │ │ │ - rsbeq r9, sp, r4, lsl r9 │ │ │ │ - rsbeq r9, sp, r4, lsr #18 │ │ │ │ + @ instruction: 0x00817bbc │ │ │ │ + strheq r9, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, sp, r4, asr #17 │ │ │ │ umulleq fp, fp, r0, fp @ │ │ │ │ addeq fp, fp, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3122b4 │ │ │ │ @@ -195324,15 +195324,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3122a4 │ │ │ │ ldr r3, [pc, #52] @ 3122c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -195341,17 +195341,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311ed8 │ │ │ │ ldr r3, [pc, #24] @ 3122c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 312290 │ │ │ │ - addeq r7, r1, r4, lsl #23 │ │ │ │ - rsbeq r9, sp, ip, ror r8 │ │ │ │ - rsbeq r9, sp, ip, lsl #17 │ │ │ │ + addeq r7, r1, r4, lsr #22 │ │ │ │ + rsbeq r9, sp, ip, lsl r8 │ │ │ │ + rsbeq r9, sp, ip, lsr #16 │ │ │ │ strdeq fp, [fp], r8 │ │ │ │ ldrdeq fp, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 31234c │ │ │ │ @@ -195362,15 +195362,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31233c │ │ │ │ ldr r3, [pc, #52] @ 312358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -195379,17 +195379,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311ed8 │ │ │ │ ldr r3, [pc, #24] @ 31235c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 312328 │ │ │ │ - addeq r7, r1, ip, ror #21 │ │ │ │ - rsbeq r9, sp, r4, ror #15 │ │ │ │ - strdeq r9, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r7, r1, ip, lsl #21 │ │ │ │ + rsbeq r9, sp, r4, lsl #15 │ │ │ │ + @ instruction: 0x006d9794 │ │ │ │ addeq fp, fp, r0, ror #20 │ │ │ │ addeq fp, fp, r0, asr #20 │ │ │ │ ldr r3, [pc, #248] @ 312460 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 312418 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 312398 │ │ │ │ @@ -195449,48 +195449,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 312490 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r7, r1, ip, asr #29 │ │ │ │ - rsbeq r9, sp, r4, lsl sl │ │ │ │ - rsbeq r9, sp, r0, lsr #21 │ │ │ │ - rsbeq r9, sp, r8, ror sl │ │ │ │ - rsbeq r9, sp, r0, lsr sl │ │ │ │ - rsbeq r9, sp, ip, lsr sl │ │ │ │ - strdeq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006d999c │ │ │ │ - rsbeq r9, sp, r0, asr sl │ │ │ │ - rsbeq r9, sp, r8, asr sl │ │ │ │ - rsbeq r9, sp, r8, asr #20 │ │ │ │ - rsbeq r9, sp, r4, lsl #19 │ │ │ │ + addeq r7, r1, ip, ror #28 │ │ │ │ + strheq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, sp, r0, asr #20 │ │ │ │ + rsbeq r9, sp, r8, lsl sl │ │ │ │ + ldrdeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r9, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x006d9994 │ │ │ │ + rsbeq r9, sp, ip, lsr r9 │ │ │ │ + strdeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r9, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, sp, r8, ror #19 │ │ │ │ + rsbeq r9, sp, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 3124a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ ldrdeq fp, [fp], r0 │ │ │ │ ldr r1, [pc, #8] @ 3124b8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992760 │ │ │ │ - rsbeq r8, ip, r8, lsl r1 │ │ │ │ + b 992700 │ │ │ │ + strheq r8, [ip], #-8 @ │ │ │ │ ldr r3, [pc, #28] @ 3124e0 │ │ │ │ ldr r2, [pc, #28] @ 3124e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 3124e8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r8, r9, r0, ror #18 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - strdeq r8, [ip], #-0 @ │ │ │ │ + @ instruction: 0x006c8090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 31265c │ │ │ │ mov r8, r3 │ │ │ │ @@ -195506,15 +195506,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 31266c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 312670 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #288] @ 312674 │ │ │ │ ldr r3, [pc, #288] @ 312678 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -195557,46 +195557,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31268c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312578 │ │ │ │ ldr r0, [pc, #76] @ 312690 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312578 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r8, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r1, r4, lsr sp │ │ │ │ - rsbeq r9, sp, r8, ror r9 │ │ │ │ - rsbeq r9, sp, r8, ror #18 │ │ │ │ + ldrdeq r7, [r1], r4 │ │ │ │ + rsbeq r9, sp, r8, lsl r9 │ │ │ │ + rsbeq r9, sp, r8, lsl #18 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ @ instruction: 0x009988d0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r4, lsr #17 │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d9898 │ │ │ │ - rsbeq r9, sp, r0, asr #17 │ │ │ │ + rsbeq r9, sp, r8, lsr r8 │ │ │ │ + rsbeq r9, sp, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 3127f0 │ │ │ │ ldr r2, [pc, #324] @ 3127f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -195631,15 +195631,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 312808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3126e0 │ │ │ │ ldr r3, [pc, #192] @ 31280c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3126f4 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -195653,49 +195653,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 312814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3126f4 │ │ │ │ ldr r2, [pc, #92] @ 312818 │ │ │ │ ldr r3, [pc, #52] @ 3127f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3127ec │ │ │ │ ldr r0, [pc, #60] @ 31281c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r8, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r9, r4, ror #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r8, lsr #14 │ │ │ │ - rsbeq r9, sp, ip, lsl #16 │ │ │ │ + rsbeq r9, sp, ip, lsr #15 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r8, asr #15 │ │ │ │ + rsbeq r9, sp, r8, ror #14 │ │ │ │ addseq r8, r9, r8, ror #12 │ │ │ │ - ldrdeq r9, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, sp, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 312a14 │ │ │ │ ldr r0, [pc, #476] @ 312a18 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195748,21 +195748,21 @@ │ │ │ │ beq 3129e0 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 312a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312874 │ │ │ │ ldr r3, [pc, #256] @ 312a38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312874 │ │ │ │ ldr r3, [pc, #224] @ 312a2c │ │ │ │ @@ -195778,36 +195778,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 312a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312874 │ │ │ │ ldr r2, [pc, #144] @ 312a40 │ │ │ │ ldr r3, [pc, #100] @ 312a18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312a10 │ │ │ │ ldr r0, [pc, #112] @ 312a44 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #96] @ 312a48 │ │ │ │ ldr r3, [pc, #44] @ 312a18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195821,21 +195821,21 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r9, ip, asr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r8, lsr #11 │ │ │ │ andeq r3, r0, r0, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r4, lsr r7 │ │ │ │ + ldrdeq r9, [sp], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0x000031b8 │ │ │ │ - rsbeq r9, sp, r0, asr r6 │ │ │ │ + strdeq r9, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ addseq r8, r9, r4, ror r4 │ │ │ │ - rsbeq r9, sp, r8, asr r6 │ │ │ │ + strdeq r9, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq r8, r9, ip, lsr r4 │ │ │ │ - rsbeq r9, sp, ip, lsl #13 │ │ │ │ + rsbeq r9, sp, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 312bc4 │ │ │ │ ldr lr, [pc, #348] @ 312bc8 │ │ │ │ ldr ip, [pc, #348] @ 312bcc │ │ │ │ @@ -195851,15 +195851,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #288] @ 312bd8 │ │ │ │ ldr r3, [pc, #288] @ 312bdc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -195900,48 +195900,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312ad0 │ │ │ │ ldr r0, [pc, #76] @ 312bf4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 312ad0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [r1], r8 │ │ │ │ + umulleq r7, r1, r8, r7 │ │ │ │ @ instruction: 0x009983b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r8, lsl #8 │ │ │ │ - rsbeq r9, sp, ip, lsl r4 │ │ │ │ + rsbeq r9, sp, r8, lsr #7 │ │ │ │ + strheq r9, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ addseq r8, r9, ip, ror #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, ip, asr #6 │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, lsr r5 │ │ │ │ - rsbeq r9, sp, ip, ror #10 │ │ │ │ + ldrdeq r9, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, sp, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 312ee0 │ │ │ │ @@ -196089,15 +196089,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 312c84 │ │ │ │ @@ -196122,30 +196122,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 312f28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ @ instruction: 0x009981f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008175b1 │ │ │ │ + addeq r7, r1, r1, asr r5 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r8, r9, r0, ror #2 │ │ │ │ - addeq r7, r1, r8, asr #10 │ │ │ │ + addeq r7, r1, r8, ror #9 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - strheq r9, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, sp, r4, asr r3 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq r9, sp, ip, asr r3 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ - rsbeq r9, sp, r4 │ │ │ │ + strdeq r9, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r7, r1, r8, ror r3 │ │ │ │ + rsbeq r8, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r7, r1, r0, lsr #7 │ │ │ │ - rsbeq r8, sp, ip, asr #31 │ │ │ │ + addeq r7, r1, r0, asr #6 │ │ │ │ + rsbeq r8, sp, ip, ror #30 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 313038 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196154,34 +196154,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 31303c │ │ │ │ ldr r1, [pc, #228] @ 313040 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #208] @ 313044 │ │ │ │ ldr r1, [pc, #208] @ 313048 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 31304c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #144] @ 313050 │ │ │ │ ldr r2, [pc, #144] @ 313054 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -196206,19 +196206,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r1, r0, lsr #6 │ │ │ │ - rsbeq r7, ip, r0, lsl #1 │ │ │ │ - rsbseq pc, r0, ip, lsl r3 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #4 │ │ │ │ - rsbeq r9, sp, r8, lsr #4 │ │ │ │ + addeq r7, r1, r0, asr #5 │ │ │ │ + rsbeq r7, ip, r0, lsr #32 │ │ │ │ + ldrheq pc, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, sp, ip, lsr #3 │ │ │ │ + rsbeq r9, sp, r8, asr #3 │ │ │ │ addseq r0, r7, r4, asr #26 │ │ │ │ addeq fp, fp, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -196245,15 +196245,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 31324c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 313214 │ │ │ │ ldr r8, [pc, #356] @ 313250 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -196277,34 +196277,34 @@ │ │ │ │ beq 313148 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313184 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 3130f8 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254080 │ │ │ │ b 313158 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r2, [pc, #168] @ 313254 │ │ │ │ ldr r3, [pc, #144] @ 313240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196334,27 +196334,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r1, r0, ror #3 │ │ │ │ + addeq r7, r1, r0, lsl #3 │ │ │ │ umullseq r7, r9, r8, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r8, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r8, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x006d8d94 │ │ │ │ + @ instruction: 0x006d8d94 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r8, ror ip │ │ │ │ - addeq r7, r1, r0, ror r0 │ │ │ │ - rsbeq r8, sp, r0, ror #31 │ │ │ │ - @ instruction: 0x006d8c9c │ │ │ │ + addeq r7, r1, r0, lsl r0 │ │ │ │ + rsbeq r8, sp, r0, lsl #31 │ │ │ │ + rsbeq r8, sp, ip, lsr ip │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - @ instruction: 0x006d8f9c │ │ │ │ + rsbeq r8, sp, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -196378,32 +196378,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 3133b8 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr ip, [pc, #236] @ 3133f0 │ │ │ │ ldr r2, [pc, #236] @ 3133f4 │ │ │ │ ldr r1, [pc, #236] @ 3133f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3133cc │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 31333c │ │ │ │ @@ -196444,17 +196444,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 31335c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r1, ip, asr pc │ │ │ │ - rsbeq r8, sp, r0, ror lr │ │ │ │ - rsbeq r8, sp, ip, lsl #29 │ │ │ │ + strdeq r6, [r1], ip │ │ │ │ + rsbeq r8, sp, r0, lsl lr │ │ │ │ + rsbeq r8, sp, ip, lsr #28 │ │ │ │ addseq r7, r9, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -196501,15 +196501,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 313574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r0, [pc, #152] @ 313578 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196519,45 +196519,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 313584 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #96] @ 313588 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e6d84 │ │ │ │ + bl 6e6d24 │ │ │ │ ldr r0, [pc, #88] @ 31358c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 313590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3134d8 │ │ │ │ ldr r0, [pc, #48] @ 313594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3134d8 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq r8, sp, r8, ror #26 │ │ │ │ + rsbeq r8, sp, r8, lsl #26 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r6, r1, r0, ror #26 │ │ │ │ - rsbeq r8, sp, ip, ror ip │ │ │ │ - @ instruction: 0x006d8c90 │ │ │ │ - rsbeq r8, sp, r8, asr #25 │ │ │ │ + addeq r6, r1, r0, lsl #26 │ │ │ │ + rsbeq r8, sp, ip, lsl ip │ │ │ │ + rsbeq r8, sp, r0, lsr ip │ │ │ │ + rsbeq r8, sp, r8, ror #24 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq r8, sp, r8, lsl #26 │ │ │ │ - strheq r8, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, sp, r8, lsr #25 │ │ │ │ + rsbeq r8, sp, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 313740 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 313744 │ │ │ │ @@ -196574,15 +196574,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31362c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -196590,33 +196590,33 @@ │ │ │ │ bhi 31362c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313724 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr ip, [pc, #240] @ 313748 │ │ │ │ ldr r2, [pc, #240] @ 31374c │ │ │ │ ldr r1, [pc, #240] @ 313750 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 31370c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 313690 │ │ │ │ @@ -196658,17 +196658,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 254080 │ │ │ │ b 31363c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r1, r8, lsl #24 │ │ │ │ - rsbeq r8, sp, ip, lsl fp │ │ │ │ - rsbeq r8, sp, r8, lsr fp │ │ │ │ + addeq r6, r1, r8, lsr #23 │ │ │ │ + strheq r8, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r8, [sp], #-168 @ 0xffffff58 @ │ │ │ │ addseq r7, r9, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 313854 │ │ │ │ ldr r7, [pc, #228] @ 313858 │ │ │ │ @@ -196677,15 +196677,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 313860 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #196] @ 313864 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 313834 │ │ │ │ ldr r3, [pc, #180] @ 313868 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196725,22 +196725,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 313874 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - strdeq r6, [r1], r0 │ │ │ │ - rsbeq r8, sp, r0, lsr #14 │ │ │ │ - rsbeq r8, sp, r8, lsr #14 │ │ │ │ + umulleq r6, r1, r0, sl │ │ │ │ + rsbeq r8, sp, r0, asr #13 │ │ │ │ + rsbeq r8, sp, r8, asr #13 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r7, r9, r8, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r0, lsl #28 │ │ │ │ - rsbeq r8, sp, ip, lsr sl │ │ │ │ + rsbeq r6, ip, r0, lsr #27 │ │ │ │ + ldrdeq r8, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 313990 │ │ │ │ ldr r2, [pc, #256] @ 313994 │ │ │ │ @@ -196755,15 +196755,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3138fc │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3138fc │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313908 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -196774,15 +196774,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3124a8 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 31396c │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196806,15 +196806,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 313598 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3138bc │ │ │ │ b 3138fc │ │ │ │ umullseq r7, r9, r4, r5 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r8, lsl sp │ │ │ │ + strheq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 313d80 │ │ │ │ @@ -196836,15 +196836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313acc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ ldr r9, [pc, #888] @ 313d94 │ │ │ │ ldr r8, [pc, #888] @ 313d98 │ │ │ │ ldr sl, [pc, #888] @ 313d9c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -196911,29 +196911,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313d14 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr r2, [pc, #588] @ 313da4 │ │ │ │ ldr r1, [pc, #588] @ 313da8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313cf4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313b84 │ │ │ │ @@ -196947,15 +196947,15 @@ │ │ │ │ bl 253594 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313acc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 313a3c │ │ │ │ ldr r2, [pc, #460] @ 313dac │ │ │ │ ldr r3, [pc, #416] @ 313d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -196975,28 +196975,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313d48 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr r1, [pc, #344] @ 313db0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313d28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313c80 │ │ │ │ @@ -197016,15 +197016,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 313a5c │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -197060,26 +197060,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, r9, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r9, r0, asr r4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrdeq r6, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r6, r1, r4, asr #16 │ │ │ │ - addeq r6, r1, r0, asr #16 │ │ │ │ - rsbeq r8, sp, r8, asr r7 │ │ │ │ + rsbeq r6, ip, r4, ror fp │ │ │ │ + addeq r6, r1, r4, ror #15 │ │ │ │ + addeq r6, r1, r0, ror #15 │ │ │ │ + strdeq r8, [sp], #-104 @ 0xffffff98 @ │ │ │ │ addseq r7, r9, r0, asr r3 │ │ │ │ - rsbeq r8, sp, r8, lsr #12 │ │ │ │ - rsbeq r8, sp, r4, asr #12 │ │ │ │ + rsbeq r8, sp, r8, asr #11 │ │ │ │ + rsbeq r8, sp, r4, ror #11 │ │ │ │ addseq r7, r9, r4, asr #4 │ │ │ │ - rsbeq r8, sp, r0, asr r5 │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ - rsbeq r8, sp, ip, lsr #2 │ │ │ │ - rsbeq r8, sp, r4, lsr #10 │ │ │ │ + strdeq r8, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + umulleq r6, r1, ip, r4 │ │ │ │ + rsbeq r8, sp, ip, asr #1 │ │ │ │ + rsbeq r8, sp, r4, asr #9 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 314048 │ │ │ │ @@ -197105,15 +197105,15 @@ │ │ │ │ beq 313e38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313eb4 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 313ec4 │ │ │ │ ldr r3, [pc, #504] @ 314054 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -197183,25 +197183,25 @@ │ │ │ │ b 313e70 │ │ │ │ ldr r9, [pc, #260] @ 314070 │ │ │ │ add r9, pc, r9 │ │ │ │ b 313ee0 │ │ │ │ ldr r0, [pc, #252] @ 314074 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 313e68 │ │ │ │ bl 50038c │ │ │ │ b 313f5c │ │ │ │ ldr r1, [pc, #228] @ 314078 │ │ │ │ ldr r0, [pc, #228] @ 31407c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 313e68 │ │ │ │ ldr r3, [pc, #204] @ 314080 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313ef4 │ │ │ │ ldr r3, [pc, #140] @ 314054 │ │ │ │ @@ -197217,49 +197217,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 314088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 313ef4 │ │ │ │ ldr r0, [pc, #88] @ 31408c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 313ef4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r9, r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, ip, lsr #31 │ │ │ │ - rsbeq r7, sp, r0, lsl #31 │ │ │ │ + rsbeq r7, sp, r0, lsr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x006c669c │ │ │ │ - ldrdeq r7, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, sp, r0, lsl r4 │ │ │ │ - ldrdeq r6, [r1], r0 │ │ │ │ - rsbeq r8, sp, r8, lsr #6 │ │ │ │ + rsbeq r6, ip, ip, lsr r6 │ │ │ │ + rsbeq r7, sp, ip, ror lr │ │ │ │ + strheq r8, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r6, r1, r0, ror r2 │ │ │ │ + rsbeq r8, sp, r8, asr #5 │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, r4, ror #5 │ │ │ │ - rsbeq r8, sp, r8, lsl r3 │ │ │ │ + rsbeq r8, sp, r4, lsl #5 │ │ │ │ + strheq r8, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 314358 │ │ │ │ ldr lr, [pc, #688] @ 31435c │ │ │ │ ldr ip, [pc, #688] @ 314360 │ │ │ │ @@ -197275,22 +197275,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 31436c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ cmp r0, r4 │ │ │ │ bne 314154 │ │ │ │ ldr r2, [pc, #596] @ 314370 │ │ │ │ ldr r3, [pc, #576] @ 314360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -197319,29 +197319,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3142b4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3141c4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3142a0 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #4 │ │ │ │ bne 314174 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 314174 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197361,15 +197361,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 253288 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -197417,42 +197417,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31438c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314168 │ │ │ │ ldr r0, [pc, #68] @ 314390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314168 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008161b8 │ │ │ │ + addeq r6, r1, r8, asr r1 │ │ │ │ addseq r6, r9, r0, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, sp, ip, asr #27 │ │ │ │ - rsbeq r7, sp, r0, ror #27 │ │ │ │ + rsbeq r7, sp, ip, ror #26 │ │ │ │ + rsbeq r7, sp, r0, lsl #27 │ │ │ │ addseq r6, r9, r8, lsr #26 │ │ │ │ addseq r6, r9, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x006c6398 │ │ │ │ + rsbeq r6, ip, r8, lsr r3 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, r8, rrx │ │ │ │ - @ instruction: 0x006d809c │ │ │ │ + rsbeq r8, sp, r8 │ │ │ │ + rsbeq r8, sp, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 315078 │ │ │ │ ldr r3, [pc, #3276] @ 31507c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197495,15 +197495,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 3144d0 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, r7 │ │ │ │ beq 314504 │ │ │ │ ldr r3, [pc, #3116] @ 31509c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3147fc │ │ │ │ @@ -197573,30 +197573,30 @@ │ │ │ │ beq 314588 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3147e8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ ldr r1, [pc, #2800] @ 3150a8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ b 31447c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197689,15 +197689,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 3149f8 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, r4 │ │ │ │ beq 314a08 │ │ │ │ ldr r3, [pc, #2340] @ 31509c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314b24 │ │ │ │ @@ -197732,15 +197732,15 @@ │ │ │ │ bl 254080 │ │ │ │ b 314598 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 3150b8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31447c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3148e0 │ │ │ │ ldr r3, [pc, #2160] @ 31509c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -197776,26 +197776,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 3150c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314838 │ │ │ │ ldr r0, [pc, #2020] @ 3150cc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 314784 │ │ │ │ ldr r3, [pc, #2004] @ 3150d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314520 │ │ │ │ ldr r3, [pc, #1932] @ 31509c │ │ │ │ @@ -197814,49 +197814,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 3150d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314520 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, sl │ │ │ │ beq 314618 │ │ │ │ ldr r3, [pc, #1784] @ 31509c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314784 │ │ │ │ ldr r1, [pc, #1824] @ 3150d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 3150dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314784 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 3150b0 │ │ │ │ bne 314704 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 3146fc │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -197873,29 +197873,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 314564 │ │ │ │ ldr r7, [pc, #1700] @ 3150e0 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [pc, #1684] @ 3150e4 │ │ │ │ ldr r2, [pc, #1684] @ 3150e8 │ │ │ │ ldr r1, [pc, #1684] @ 3150ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e6d84 │ │ │ │ + bl 6e6d24 │ │ │ │ b 314784 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314c60 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314c44 │ │ │ │ @@ -197919,32 +197919,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3124a8 │ │ │ │ b 3146a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 3150f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314520 │ │ │ │ ldr r0, [pc, #1520] @ 3150fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314838 │ │ │ │ ldr r0, [pc, #1508] @ 315100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314864 │ │ │ │ ldr r1, [pc, #1496] @ 315104 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 315108 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314784 │ │ │ │ ldr r3, [pc, #1468] @ 31510c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314a18 │ │ │ │ ldr r3, [pc, #1336] @ 31509c │ │ │ │ @@ -197960,22 +197960,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 315110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314a18 │ │ │ │ ldr r3, [pc, #1352] @ 315114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314628 │ │ │ │ ldr r3, [pc, #1212] @ 31509c │ │ │ │ @@ -197991,30 +197991,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 315118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314628 │ │ │ │ ldr r7, [pc, #1232] @ 31511c │ │ │ │ add r7, pc, r7 │ │ │ │ b 314aa4 │ │ │ │ ldr r0, [pc, #1224] @ 315120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314838 │ │ │ │ ldr r3, [pc, #1212] @ 315124 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314a90 │ │ │ │ ldr r3, [pc, #1056] @ 31509c │ │ │ │ @@ -198030,38 +198030,38 @@ │ │ │ │ beq 314d08 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 315128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314a90 │ │ │ │ ldr r0, [pc, #1096] @ 31512c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314a18 │ │ │ │ ldr r0, [pc, #1080] @ 315130 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314628 │ │ │ │ ldr r0, [pc, #1060] @ 315134 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314a90 │ │ │ │ ldr r2, [pc, #1044] @ 315138 │ │ │ │ ldr r3, [pc, #852] @ 31507c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -198097,44 +198097,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 314e08 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 314e18 │ │ │ │ ldr r3, [pc, #704] @ 31509c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314fb0 │ │ │ │ ldr r1, [pc, #844] @ 31513c │ │ │ │ ldr r0, [pc, #844] @ 315140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314fb0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 254080 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 314f88 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 253438 │ │ │ │ @@ -198206,28 +198206,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ mov r0, sl │ │ │ │ bl 253594 │ │ │ │ b 314564 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 31514c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 3150b0 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 253594 │ │ │ │ b 314564 │ │ │ │ @@ -198250,90 +198250,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314ec0 │ │ │ │ ldr r0, [pc, #260] @ 315154 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 314fb4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 314ec0 │ │ │ │ addseq r6, r9, r8, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r9, r8, ror #20 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, ip, asr #3 │ │ │ │ - addeq r5, r1, r0, asr #28 │ │ │ │ - rsbeq r7, sp, ip, asr #26 │ │ │ │ - addeq r5, r1, r0, lsr lr │ │ │ │ + rsbeq r6, ip, ip, ror #2 │ │ │ │ + addeq r5, r1, r0, ror #27 │ │ │ │ + rsbeq r7, sp, ip, ror #25 │ │ │ │ + ldrdeq r5, [r1], r0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r5, r1, r6, lsr #26 │ │ │ │ - strdeq r7, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r5, ip, ip, ror #30 │ │ │ │ + addeq r5, r1, r6, asr #25 │ │ │ │ + @ instruction: 0x006d7b90 │ │ │ │ + rsbeq r5, ip, ip, lsl #30 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r8, ror #12 │ │ │ │ - strheq r7, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, sp, r4, asr sl │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r0, ror #29 │ │ │ │ - rsbeq r7, sp, r0, asr pc │ │ │ │ + rsbeq r7, sp, r0, lsl #29 │ │ │ │ + strdeq r7, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r4, r0, r0, asr #20 │ │ │ │ - rsbeq r7, sp, r4, lsr #21 │ │ │ │ - addeq r5, r1, r8, lsr #17 │ │ │ │ - strdeq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - strheq r7, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - addeq r5, r1, r0, lsl r8 │ │ │ │ - rsbeq r7, sp, r8, lsr #14 │ │ │ │ - rsbeq r7, sp, r4, asr #14 │ │ │ │ + rsbeq r7, sp, r4, asr #20 │ │ │ │ + addeq r5, r1, r8, asr #16 │ │ │ │ + @ instruction: 0x006d7898 │ │ │ │ + rsbeq r7, sp, r4, asr ip │ │ │ │ + @ instruction: 0x008157b0 │ │ │ │ + rsbeq r7, sp, r8, asr #13 │ │ │ │ + rsbeq r7, sp, r4, ror #13 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq r5, ip, r4, lsl fp │ │ │ │ - rsbeq r7, sp, r4, ror #18 │ │ │ │ - rsbeq r7, sp, ip, lsl #19 │ │ │ │ - rsbeq r7, sp, r4, ror #24 │ │ │ │ - addeq r5, r1, r4, lsr r7 │ │ │ │ - rsbeq r7, sp, r4, lsl #15 │ │ │ │ + strheq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, sp, r4, lsl #18 │ │ │ │ + rsbeq r7, sp, ip, lsr #18 │ │ │ │ + rsbeq r7, sp, r4, lsl #24 │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ + rsbeq r7, sp, r4, lsr #14 │ │ │ │ andeq r1, r0, r0, asr r6 │ │ │ │ - rsbeq r7, sp, r0, ror #19 │ │ │ │ + rsbeq r7, sp, r0, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, sp, r8, lsl sl │ │ │ │ + strheq r7, [sp], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq r7, sp, r8, lsr #23 │ │ │ │ + rsbeq r7, sp, r8, asr #22 │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - rsbeq r7, sp, ip, lsr sl │ │ │ │ - rsbeq r7, sp, r4, lsl r9 │ │ │ │ - rsbeq r7, sp, ip, lsr #19 │ │ │ │ - rsbeq r7, sp, ip, lsr sl │ │ │ │ + ldrdeq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, sp, ip, asr #18 │ │ │ │ + ldrdeq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ addseq r6, r9, r0, lsl #2 │ │ │ │ - addeq r5, r1, r4, ror r4 │ │ │ │ - rsbeq r7, sp, r4, asr #9 │ │ │ │ - rsbeq r7, sp, r4, ror #13 │ │ │ │ - rsbeq r7, sp, r0, lsl #13 │ │ │ │ - rsbeq r7, sp, r0, lsr #10 │ │ │ │ + addeq r5, r1, r4, lsl r4 │ │ │ │ + rsbeq r7, sp, r4, ror #8 │ │ │ │ + rsbeq r7, sp, r4, lsl #13 │ │ │ │ + rsbeq r7, sp, r0, lsr #12 │ │ │ │ + rsbeq r7, sp, r0, asr #9 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - rsbeq r7, sp, r8, lsr r3 │ │ │ │ + ldrdeq r7, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 315450 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -198348,27 +198348,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 315460 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #680] @ 315464 │ │ │ │ ldr r1, [pc, #680] @ 315468 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 31546c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 315470 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 52259c │ │ │ │ ldr r3, [pc, #636] @ 315474 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198421,15 +198421,15 @@ │ │ │ │ bl 3124a8 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 315380 │ │ │ │ cmp r5, #1 │ │ │ │ beq 31539c │ │ │ │ mov r0, r8 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -198442,36 +198442,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 500c08 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ ldr r2, [pc, #308] @ 315488 │ │ │ │ ldr r3, [pc, #256] @ 315458 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31544c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e60d8 │ │ │ │ + b 6e6078 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 4fdc30 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 3152d0 │ │ │ │ @@ -198501,49 +198501,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 315498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315204 │ │ │ │ ldr r0, [pc, #92] @ 31549c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315204 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [r1], r4 │ │ │ │ + umulleq r5, r1, r4, r0 │ │ │ │ addseq r5, r9, r0, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r8, ror #31 │ │ │ │ - rsbeq r7, sp, r0 │ │ │ │ - ldrdeq r6, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, sp, ip, ror #25 │ │ │ │ + rsbeq r6, sp, r8, lsl #31 │ │ │ │ + rsbeq r6, sp, r0, lsr #31 │ │ │ │ + rsbeq r6, sp, r8, ror ip │ │ │ │ + rsbeq r6, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ addseq r5, r9, r0, asr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x006c5390 │ │ │ │ + rsbeq r5, ip, r0, lsr r3 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ @ instruction: 0x00995ad0 │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r4, lsr r4 │ │ │ │ - rsbeq r7, sp, r8, asr r4 │ │ │ │ + ldrdeq r7, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq r7, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 315924 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 315928 │ │ │ │ @@ -198569,26 +198569,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 315940 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #1044] @ 315944 │ │ │ │ ldr r1, [pc, #1044] @ 315948 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1008] @ 31594c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -198633,15 +198633,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 253438 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6154 │ │ │ │ + bl 6e60f4 │ │ │ │ ldr r3, [pc, #808] @ 315958 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 31595c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -198649,37 +198649,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ ldr r2, [pc, #752] @ 315960 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ ldr r2, [pc, #732] @ 315964 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ ldr r2, [pc, #712] @ 315968 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -198709,36 +198709,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 315978 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r7 │ │ │ │ bl 315158 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3157ac │ │ │ │ ldr r3, [pc, #516] @ 31597c │ │ │ │ ldr ip, [pc, #516] @ 315980 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 315984 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 315988 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #472] @ 31598c │ │ │ │ ldr r3, [pc, #368] @ 315928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198759,28 +198759,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 31599c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3157a0 │ │ │ │ ldr r3, [pc, #372] @ 3159a0 │ │ │ │ ldr ip, [pc, #372] @ 3159a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 3159a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 3159ac │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3157a0 │ │ │ │ ldr r3, [pc, #336] @ 3159b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 315588 │ │ │ │ ldr r3, [pc, #320] @ 3159b4 │ │ │ │ @@ -198795,89 +198795,89 @@ │ │ │ │ beq 31590c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3159bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315588 │ │ │ │ ldr r1, [pc, #232] @ 3159c0 │ │ │ │ ldr r3, [pc, #232] @ 3159c4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 3159c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 3159cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 3159d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 315758 │ │ │ │ ldr r0, [pc, #192] @ 3159d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315588 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r9, r8, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r9, r8, asr #18 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r4, r1, r0, ror sp │ │ │ │ - rsbeq r6, sp, r4, lsr #19 │ │ │ │ - @ instruction: 0x006d6990 │ │ │ │ + addeq r4, r1, r0, lsl sp │ │ │ │ + rsbeq r6, sp, r4, asr #18 │ │ │ │ + rsbeq r6, sp, r0, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq r6, sp, r8, asr #24 │ │ │ │ - rsbeq r6, sp, r4, ror ip │ │ │ │ + rsbeq r6, sp, r8, ror #23 │ │ │ │ + rsbeq r6, sp, r4, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r7, sp, r0, asr #7 │ │ │ │ + rsbeq r7, sp, r0, ror #6 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq r4, r1, r0, lsr fp │ │ │ │ - rsbeq r7, sp, r0, asr r2 │ │ │ │ - rsbeq r6, sp, r8, asr r7 │ │ │ │ + ldrdeq r4, [r1], r0 │ │ │ │ + strdeq r7, [sp], #-16 @ │ │ │ │ + strdeq r6, [sp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq r4, r1, r4, ror #21 │ │ │ │ - ldrdeq r7, [sp], #-16 @ │ │ │ │ - rsbeq r6, sp, r8, lsl #14 │ │ │ │ + addeq r4, r1, r4, lsl #21 │ │ │ │ + rsbeq r7, sp, r0, ror r1 │ │ │ │ + rsbeq r6, sp, r8, lsr #13 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq r5, r9, r0, ror r6 │ │ │ │ - addeq r4, r1, r0, ror #20 │ │ │ │ - rsbeq r7, sp, r8, lsl r1 │ │ │ │ - rsbeq r6, sp, r8, lsl #13 │ │ │ │ + addeq r4, r1, r0, lsl #20 │ │ │ │ + strheq r7, [sp], #-8 @ │ │ │ │ + rsbeq r6, sp, r8, lsr #12 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq r4, r1, ip, lsr #20 │ │ │ │ - rsbeq r7, sp, r0, lsl #2 │ │ │ │ - rsbeq r6, sp, r4, asr r6 │ │ │ │ + addeq r4, r1, ip, asr #19 │ │ │ │ + rsbeq r7, sp, r0, lsr #1 │ │ │ │ + strdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r6, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - strheq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r4, r1, r8, ror r9 │ │ │ │ - ldrdeq r7, [sp], #-12 @ │ │ │ │ - @ instruction: 0x006d659c │ │ │ │ + @ instruction: 0x006d6f9c │ │ │ │ + rsbeq r6, sp, r4, asr r5 │ │ │ │ + addeq r4, r1, r8, lsl r9 │ │ │ │ + rsbeq r7, sp, ip, ror r0 │ │ │ │ + rsbeq r6, sp, ip, lsr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq r6, sp, r0, ror #31 │ │ │ │ + rsbeq r6, sp, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 315bd8 │ │ │ │ ldr ip, [pc, #488] @ 315bdc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198893,25 +198893,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 315be8 │ │ │ │ ldr r3, [pc, #448] @ 315bec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #432] @ 315bf0 │ │ │ │ ldr r3, [pc, #432] @ 315bf4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 315b3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 315aac │ │ │ │ ldr r2, [pc, #392] @ 315bf8 │ │ │ │ ldr r3, [pc, #364] @ 315be0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198925,15 +198925,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315b08 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 253288 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -198943,15 +198943,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 315ac8 │ │ │ │ ldr r2, [pc, #236] @ 315bfc │ │ │ │ ldr r3, [pc, #204] @ 315be0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198981,46 +198981,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315a58 │ │ │ │ ldr r0, [pc, #76] @ 315c10 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315a58 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, r4, ror r8 │ │ │ │ + addeq r4, r1, r4, lsl r8 │ │ │ │ addseq r5, r9, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r4, ror r4 │ │ │ │ - rsbeq r6, sp, r8, lsl #9 │ │ │ │ + rsbeq r6, sp, r4, lsl r4 │ │ │ │ + rsbeq r6, sp, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq r5, r9, r4, ror #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009953b4 │ │ │ │ addseq r5, r9, r4, lsl r3 │ │ │ │ andeq r1, r0, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r8, asr #28 │ │ │ │ - rsbeq r6, sp, r0, lsl #29 │ │ │ │ + rsbeq r6, sp, r8, ror #27 │ │ │ │ + rsbeq r6, sp, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 315ec0 │ │ │ │ ldr ip, [pc, #660] @ 315ec4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -199036,22 +199036,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 315ed0 │ │ │ │ ldr r3, [pc, #620] @ 315ed4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 315ed8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e2f7c │ │ │ │ + bl 6e2f1c │ │ │ │ cmp r0, r4 │ │ │ │ bne 315cdc │ │ │ │ ldr r2, [pc, #572] @ 315edc │ │ │ │ ldr r3, [pc, #548] @ 315ec8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199081,29 +199081,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315e1c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 315d4c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315e08 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #4 │ │ │ │ bne 315cfc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 315cfc │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199121,15 +199121,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 315ee8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 253288 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -199171,43 +199171,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 315ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315cf0 │ │ │ │ ldr r0, [pc, #72] @ 315efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 315cf0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, r4, lsr r6 │ │ │ │ + ldrdeq r4, [r1], r4 @ │ │ │ │ addseq r5, r9, r8, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r8, lsr r2 │ │ │ │ - rsbeq r6, sp, ip, asr #4 │ │ │ │ + ldrdeq r6, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, sp, ip, ror #3 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq r5, r9, r4, lsr #3 │ │ │ │ addseq r5, r9, r4, lsl #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r4, ip, r8, lsl r8 │ │ │ │ + strheq r4, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r4, ror #23 │ │ │ │ - rsbeq r6, sp, r8, lsl ip │ │ │ │ + rsbeq r6, sp, r4, lsl #23 │ │ │ │ + strheq r6, [sp], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 315f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4ddb18 │ │ │ │ @@ -199217,70 +199217,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308ce8 │ │ │ │ strdeq r8, [fp], r4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq r6, sp, r4, ror #23 │ │ │ │ - ldrsbeq ip, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, sp, r4, lsl #23 │ │ │ │ + rsbseq ip, r1, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 316064 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r7, [pc, #232] @ 316068 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 316044 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 31606c │ │ │ │ ldr r2, [pc, #216] @ 316070 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #192] @ 316074 │ │ │ │ ldr r1, [pc, #192] @ 316078 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #152] @ 31607c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r1, [pc, #140] @ 316080 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 316084 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #120] @ 316088 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -199289,27 +199289,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 316090 │ │ │ │ ldr r0, [pc, #64] @ 316094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbeq r6, sp, r0, asr #23 │ │ │ │ + rsbeq r6, sp, r0, ror #22 │ │ │ │ addseq r4, r9, r8, lsr #29 │ │ │ │ - addeq r4, r1, r8, ror #9 │ │ │ │ - @ instruction: 0x006d6b98 │ │ │ │ - rsbeq r4, ip, r0, lsr #32 │ │ │ │ - ldrheq ip, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq pc, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq fp, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r4, r1, r8, lsl #9 │ │ │ │ + rsbeq r6, sp, r8, lsr fp │ │ │ │ + rsbeq r3, ip, r0, asr #31 │ │ │ │ + rsbseq ip, r0, r4, asr r2 │ │ │ │ + rsbeq pc, ip, ip, ror lr @ │ │ │ │ + @ instruction: 0x0070be98 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r4, r1, ip, lsr #8 │ │ │ │ - rsbeq r6, sp, r4, ror #21 │ │ │ │ - rsbseq r2, r3, r0, lsr #5 │ │ │ │ + addeq r4, r1, ip, asr #7 │ │ │ │ + rsbeq r6, sp, r4, lsl #21 │ │ │ │ + rsbseq r2, r3, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 31618c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199317,41 +199317,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 316190 │ │ │ │ ldr r1, [pc, #204] @ 316194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #184] @ 316198 │ │ │ │ ldr r1, [pc, #184] @ 31619c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #152] @ 3161a0 │ │ │ │ ldr r1, [pc, #152] @ 3161a4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #120] @ 3161a8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 3161ac │ │ │ │ ldr r3, [pc, #96] @ 3161b0 │ │ │ │ ldr r0, [pc, #96] @ 3161b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -199363,23 +199363,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r1, ip, asr #7 │ │ │ │ - rsbeq r3, ip, r4, lsl pc │ │ │ │ - ldrheq ip, [r0], #-16 @ │ │ │ │ - rsbeq r6, sp, r4, ror sl │ │ │ │ - @ instruction: 0x006d6a94 │ │ │ │ - strheq r4, [sp], #-16 @ │ │ │ │ - rsbeq sp, ip, r8, lsl #7 │ │ │ │ + addeq r4, r1, ip, ror #6 │ │ │ │ + strheq r3, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq ip, r0, r0, asr r1 │ │ │ │ + rsbeq r6, sp, r4, lsl sl │ │ │ │ + rsbeq r6, sp, r4, lsr sl │ │ │ │ + rsbeq r4, sp, r0, asr r1 │ │ │ │ + rsbeq sp, ip, r8, lsr #6 │ │ │ │ addseq sp, r6, r8, ror #25 │ │ │ │ - rsbeq r6, sp, r4, asr #19 │ │ │ │ + rsbeq r6, sp, r4, ror #18 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31621c │ │ │ │ @@ -199389,28 +199389,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #40] @ 316228 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e60e0 │ │ │ │ - addeq r4, r1, r8, lsr #5 │ │ │ │ - rsbeq r6, sp, r8, asr r9 │ │ │ │ - rsbeq r6, sp, r0, asr #18 │ │ │ │ - strheq r5, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + b 6e6080 │ │ │ │ + addeq r4, r1, r8, asr #4 │ │ │ │ + strdeq r6, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, sp, r0, ror #17 │ │ │ │ + rsbeq r5, sp, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 3162ec │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199419,52 +199419,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #128] @ 3162f8 │ │ │ │ ldr r1, [pc, #128] @ 3162fc │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 316300 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 316304 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750964 │ │ │ │ - addeq r4, r1, r8, lsr r2 │ │ │ │ - ldrdeq r6, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, sp, r0, asr #17 │ │ │ │ - rsbeq r3, ip, ip, asr sp │ │ │ │ - ldrsheq fp, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq fp, r0, r0, lsr ip │ │ │ │ + b 750904 │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ + rsbeq r6, sp, ip, ror r8 │ │ │ │ + rsbeq r6, sp, r0, ror #16 │ │ │ │ + strdeq r3, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x0070bf94 │ │ │ │ + ldrsbeq fp, [r0], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00316308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199504,15 +199504,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ac8ac │ │ │ │ + bl 8ac84c │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 3165c0 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 316550 │ │ │ │ ldr r3, [pc, #600] @ 316634 │ │ │ │ @@ -199520,15 +199520,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 316604 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 316360 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -199562,68 +199562,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a8d74 │ │ │ │ + bl 8a8d14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3164e4 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 316434 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ cmp r0, #0 │ │ │ │ bge 316434 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 751978 │ │ │ │ + bl 751918 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [pc, #284] @ 316638 │ │ │ │ ldr r1, [pc, #284] @ 31663c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 316640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 316368 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 751978 │ │ │ │ + bl 751918 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldr r3, [pc, #196] @ 316644 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 316648 │ │ │ │ ldr r3, [pc, #180] @ 31664c │ │ │ │ @@ -199632,31 +199632,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 316368 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldr ip, [pc, #128] @ 316650 │ │ │ │ ldr r3, [pc, #128] @ 316654 │ │ │ │ ldr r1, [pc, #128] @ 316658 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 316368 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 31665c │ │ │ │ ldr r1, [pc, #80] @ 316660 │ │ │ │ ldr r0, [pc, #80] @ 316664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199664,26 +199664,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00994afc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r9, ip, lsr #21 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r6, sp, r8, lsl r7 │ │ │ │ - rsbeq r6, sp, r8, ror #12 │ │ │ │ - @ instruction: 0x00813fb8 │ │ │ │ - rsbeq r6, sp, r8, asr #12 │ │ │ │ - strdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r3, r1, ip, asr #30 │ │ │ │ - ldrdeq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r3, r1, r8, lsl #30 │ │ │ │ - strheq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r3, [r1], r4 │ │ │ │ - rsbeq r6, sp, ip, ror r5 │ │ │ │ - strdeq r6, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r6, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, sp, r8, lsl #12 │ │ │ │ + addeq r3, r1, r8, asr pc │ │ │ │ + rsbeq r6, sp, r8, ror #11 │ │ │ │ + @ instruction: 0x006d6594 │ │ │ │ + addeq r3, r1, ip, ror #29 │ │ │ │ + rsbeq r6, sp, r0, ror r5 │ │ │ │ + addeq r3, r1, r8, lsr #29 │ │ │ │ + rsbeq r6, sp, r0, asr r5 │ │ │ │ + addeq r3, r1, r4, ror lr │ │ │ │ + rsbeq r6, sp, ip, lsl r5 │ │ │ │ + @ instruction: 0x006d659c │ │ │ │ │ │ │ │ 00316668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 3169cc │ │ │ │ @@ -199715,29 +199715,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 316878 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3168e4 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 316914 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r1, #0 │ │ │ │ bne 316948 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 316740 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r1, #0 │ │ │ │ bne 316978 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 3169d4 │ │ │ │ ldr r3, [pc, #640] @ 3169d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199752,15 +199752,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 3169c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 816c40 │ │ │ │ + bl 816be0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3168c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3167c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -199776,18 +199776,18 @@ │ │ │ │ bne 3166ec │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 3166f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 816c40 │ │ │ │ + bl 816be0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3168ac │ │ │ │ cmp r5, #0 │ │ │ │ bne 316828 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -199820,15 +199820,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ b 316744 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3169a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -199847,81 +199847,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3168a4 │ │ │ │ ldr r3, [pc, #212] @ 3169f0 │ │ │ │ ldr ip, [pc, #212] @ 3169f4 │ │ │ │ ldr lr, [pc, #212] @ 3169f8 │ │ │ │ ldr r1, [pc, #212] @ 3169fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3168a4 │ │ │ │ ldr r3, [pc, #176] @ 316a00 │ │ │ │ ldr ip, [pc, #176] @ 316a04 │ │ │ │ ldr r1, [pc, #176] @ 316a08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3168a4 │ │ │ │ ldr r3, [pc, #140] @ 316a0c │ │ │ │ ldr ip, [pc, #140] @ 316a10 │ │ │ │ ldr r1, [pc, #140] @ 316a14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3168a4 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 316828 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 316828 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ umullseq r4, r9, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009946d8 │ │ │ │ - addeq r3, r1, r0, ror #24 │ │ │ │ - ldrdeq r6, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, sp, r4, lsl #6 │ │ │ │ - strdeq r3, [r1], r0 │ │ │ │ - rsbeq r6, sp, ip, lsr #7 │ │ │ │ - @ instruction: 0x006d6298 │ │ │ │ - @ instruction: 0x00813bbc │ │ │ │ - strheq r6, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r6, sp, r4, ror #4 │ │ │ │ - addeq r3, r1, ip, lsl #23 │ │ │ │ - strheq r6, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r6, sp, r4, lsr r2 │ │ │ │ + addeq r3, r1, r0, lsl #24 │ │ │ │ + rsbeq r6, sp, ip, ror r3 │ │ │ │ + rsbeq r6, sp, r4, lsr #5 │ │ │ │ + umulleq r3, r1, r0, fp │ │ │ │ + rsbeq r6, sp, ip, asr #6 │ │ │ │ + rsbeq r6, sp, r8, lsr r2 │ │ │ │ addeq r3, r1, ip, asr fp │ │ │ │ - strheq r6, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, sp, r0, asr r3 │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r6, sp, r4, lsl #4 │ │ │ │ + addeq r3, r1, ip, lsr #22 │ │ │ │ + rsbeq r6, sp, r0, asr r3 │ │ │ │ + ldrdeq r6, [sp], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r3, [r1], ip │ │ │ │ + rsbeq r6, sp, r8, asr r3 │ │ │ │ + rsbeq r6, sp, r4, lsr #3 │ │ │ │ │ │ │ │ 00316a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -199941,67 +199941,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 813064 │ │ │ │ + bl 813004 │ │ │ │ cmp r0, r5 │ │ │ │ blt 316b58 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 316b18 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316ab0 │ │ │ │ cmp r3, r5 │ │ │ │ bne 316b78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814e54 │ │ │ │ + bl 814df4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 316b28 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 316b44 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814e5c │ │ │ │ + bl 814dfc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814b0c │ │ │ │ + bl 814aac │ │ │ │ mov r0, r6 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 80af10 │ │ │ │ + bl 80aeb0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 316abc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814b88 │ │ │ │ + bl 814b28 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 316ac8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814b88 │ │ │ │ + bl 814b28 │ │ │ │ mov r8, r0 │ │ │ │ b 316ac8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200067,27 +200067,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 316d4c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 316ca0 │ │ │ │ ldr r3, [pc, #212] @ 316d50 │ │ │ │ ldr r0, [pc, #212] @ 316d54 │ │ │ │ ldr r1, [pc, #212] @ 316d58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 316d5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -200118,27 +200118,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 316d6c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 316ca0 │ │ │ │ - umulleq r3, r1, r0, r8 │ │ │ │ - rsbeq r6, sp, ip, ror #2 │ │ │ │ - rsbeq r5, sp, r0, lsr pc │ │ │ │ + addeq r3, r1, r0, lsr r8 │ │ │ │ + rsbeq r6, sp, ip, lsl #2 │ │ │ │ + ldrdeq r5, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq r3, r1, r0, ror #16 │ │ │ │ - strdeq r6, [sp], #-12 @ │ │ │ │ - strdeq r5, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r3, r1, r0, lsl #16 │ │ │ │ + @ instruction: 0x006d609c │ │ │ │ + @ instruction: 0x006d5e9c │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r3, r1, r4, asr #15 │ │ │ │ - rsbeq r6, sp, r0, lsl #1 │ │ │ │ - rsbeq r5, sp, r0, ror #28 │ │ │ │ + addeq r3, r1, r4, ror #14 │ │ │ │ + rsbeq r6, sp, r0, lsr #32 │ │ │ │ + rsbeq r5, sp, r0, lsl #28 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00316d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200433,25 +200433,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 2550c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ ldr fp, [pc, #440] @ 317400 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 3172d0 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 3172d0 │ │ │ │ @@ -200472,15 +200472,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 3172c4 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [pc, #328] @ 317404 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 317314 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 317278 │ │ │ │ @@ -200533,46 +200533,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 31741c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317340 │ │ │ │ ldr r0, [pc, #64] @ 317420 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317340 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r0, ror #23 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ addseq r3, r9, r8, asr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r0, lsl sl │ │ │ │ - rsbeq r5, sp, r8, lsr sl │ │ │ │ + strheq r5, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00317424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -200592,15 +200592,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 816cf0 │ │ │ │ + bl 816c90 │ │ │ │ ldr r8, [pc, #800] @ 3177b4 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31752c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -200654,15 +200654,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 3174b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200722,32 +200722,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3177dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3174e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200790,31 +200790,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 3177e0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3174e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r3, r9, r4, r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r9, ip, lsr r9 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, ror #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d5794 │ │ │ │ - strdeq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, sp, r4, lsr r7 │ │ │ │ + @ instruction: 0x006d5694 │ │ │ │ │ │ │ │ 003177e4 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -200827,15 +200827,15 @@ │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 317830 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ addeq r6, fp, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -200854,15 +200854,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ad194 │ │ │ │ + bl 8ad134 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3178c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200871,17 +200871,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 253930 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3178e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99b2f8 │ │ │ │ + b 99b298 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r8, ror #11 │ │ │ │ + rsbeq r5, sp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 317a20 │ │ │ │ ldr r3, [pc, #288] @ 317a24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200937,65 +200937,65 @@ │ │ │ │ beq 317a08 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 317a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317948 │ │ │ │ ldr r0, [pc, #52] @ 317a44 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317948 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009934f8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009934d4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq r5, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, sp, r8, ror r4 │ │ │ │ + @ instruction: 0x006d5498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 317aec │ │ │ │ ldr r2, [pc, #140] @ 317af0 │ │ │ │ ldr r1, [pc, #140] @ 317af4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #112] @ 317af8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #100] @ 317afc │ │ │ │ ldr r1, [pc, #100] @ 317b00 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r2, [pc, #76] @ 317b04 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -201003,17 +201003,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, r1, r0, lsl #22 │ │ │ │ - rsbeq r2, ip, r8, ror #10 │ │ │ │ - rsbseq sl, r0, r4, lsl #16 │ │ │ │ + addeq r2, r1, r0, lsr #21 │ │ │ │ + rsbeq r2, ip, r8, lsl #10 │ │ │ │ + rsbseq sl, r0, r4, lsr #15 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ @ instruction: 0x0096c3d8 │ │ │ │ addeq r6, fp, ip, ror r9 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 317b28 │ │ │ │ @@ -201219,27 +201219,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 317fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317cbc │ │ │ │ ldr ip, [pc, #300] @ 317fb8 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 317c4c │ │ │ │ ldr ip, [pc, #268] @ 317fac │ │ │ │ @@ -201259,69 +201259,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 317fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317c4c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 317fc0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317c4c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 317fc4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 317cbc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r3, r9, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r8, ror r2 │ │ │ │ addseq r3, r9, r4, lsr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrdeq r2, [r1], r4 │ │ │ │ - @ instruction: 0x008128bc │ │ │ │ - @ instruction: 0x008127b8 │ │ │ │ - rsbeq r5, sp, ip, lsl r3 │ │ │ │ - umulleq r2, r1, r4, r7 │ │ │ │ - strdeq r5, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r2, r1, r4, ror r8 │ │ │ │ + addeq r2, r1, ip, asr r8 │ │ │ │ + addeq r2, r1, r8, asr r7 │ │ │ │ + strheq r5, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r2, r1, r4, lsr r7 │ │ │ │ + @ instruction: 0x006d5294 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r8, asr #3 │ │ │ │ + rsbeq r5, sp, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r5, sp, r0, rrx │ │ │ │ - rsbeq r5, sp, r8, lsr #1 │ │ │ │ - rsbeq r5, sp, ip, lsr #2 │ │ │ │ + rsbeq r5, sp, r0 │ │ │ │ + rsbeq r5, sp, r8, asr #32 │ │ │ │ + rsbeq r5, sp, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 31842c │ │ │ │ ldr ip, [pc, #1100] @ 318430 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -201347,15 +201347,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 318118 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -201375,21 +201375,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 318448 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 70eeb4 │ │ │ │ + bl 70ee54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318140 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #876] @ 31844c │ │ │ │ ldr r3, [pc, #844] @ 318430 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201406,47 +201406,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 318454 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 318458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3180cc │ │ │ │ mov r0, fp │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r2, [pc, #780] @ 31845c │ │ │ │ ldr r1, [pc, #780] @ 318460 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, fp │ │ │ │ bl 33fe2c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3183cc │ │ │ │ - bl 814ce4 │ │ │ │ + bl 814c84 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 813064 │ │ │ │ + bl 813004 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3180cc │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3181f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -201468,28 +201468,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 318244 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 3183d4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -201549,89 +201549,89 @@ │ │ │ │ bl 255a54 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3180d8 │ │ │ │ ldr ip, [pc, #248] @ 31847c │ │ │ │ ldr r1, [pc, #248] @ 318480 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 318484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3180cc │ │ │ │ ldr ip, [pc, #220] @ 318488 │ │ │ │ ldr r1, [pc, #220] @ 31848c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 318490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3180cc │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 3181f4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r6, r0 │ │ │ │ b 31826c │ │ │ │ ldr ip, [pc, #160] @ 318494 │ │ │ │ ldr r2, [pc, #160] @ 318498 │ │ │ │ ldr r1, [pc, #160] @ 31849c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 56f4dc │ │ │ │ b 3180cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, r4, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r0, lsr #28 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r2, r1, ip, asr #10 │ │ │ │ - strheq r5, [sp], #-8 @ │ │ │ │ - ldrdeq r5, [sp], #-0 @ │ │ │ │ + addeq r2, r1, ip, ror #9 │ │ │ │ + rsbeq r5, sp, r8, asr r0 │ │ │ │ + rsbeq r5, sp, r0, ror r0 │ │ │ │ addeq r6, fp, ip, lsl #7 │ │ │ │ addseq r2, r9, r4, asr #26 │ │ │ │ - rsbeq r5, sp, r0, lsl r0 │ │ │ │ - strdeq r4, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r4, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x006d4f90 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r5, sp, r0, rrx │ │ │ │ - rsbeq r5, sp, r4, ror r0 │ │ │ │ + rsbeq r5, sp, r0 │ │ │ │ + rsbeq r5, sp, r4, lsl r0 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r4, sp, r0, ror #27 │ │ │ │ - rsbeq r4, sp, ip, lsl #27 │ │ │ │ + rsbeq r4, sp, r0, lsl #27 │ │ │ │ + rsbeq r4, sp, ip, lsr #26 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r4, sp, r8, ror #27 │ │ │ │ - rsbeq r4, sp, r4, ror #26 │ │ │ │ + rsbeq r4, sp, r8, lsl #27 │ │ │ │ + rsbeq r4, sp, r4, lsl #26 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r2, r1, r0, ror r1 │ │ │ │ - ldrdeq r1, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r9, r0, r8, ror lr │ │ │ │ + addeq r2, r1, r0, lsl r1 │ │ │ │ + rsbeq r1, ip, r8, ror fp │ │ │ │ + rsbseq r9, r0, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 318738 │ │ │ │ mov r8, r3 │ │ │ │ @@ -201749,26 +201749,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 318760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318554 │ │ │ │ ldr r3, [pc, #148] @ 318764 │ │ │ │ ldr r1, [pc, #148] @ 318768 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -201787,34 +201787,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 318778 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318554 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, r4, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, ip, lsr r9 │ │ │ │ - addeq r2, r1, r0, asr r0 │ │ │ │ - addeq r2, r1, r8, lsr r0 │ │ │ │ + strdeq r1, [r1], r0 │ │ │ │ + ldrdeq r1, [r1], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r9, r8, asr #17 │ │ │ │ andeq r5, r0, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r0, lsr #22 │ │ │ │ - umulleq r1, r1, r8, lr @ │ │ │ │ - strdeq r4, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r1, r1, r4, ror lr │ │ │ │ - ldrdeq r4, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, sp, r0, asr #21 │ │ │ │ + addeq r1, r1, r8, lsr lr │ │ │ │ + @ instruction: 0x006d499c │ │ │ │ + addeq r1, r1, r4, lsl lr │ │ │ │ + rsbeq r4, sp, r4, ror r9 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r4, sp, ip, lsl #22 │ │ │ │ + rsbeq r4, sp, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 3188f8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -201828,29 +201828,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #304] @ 31890c │ │ │ │ ldr r3, [pc, #304] @ 318910 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 318860 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c474 │ │ │ │ + bl 70c414 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 318914 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 318900 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201887,42 +201887,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 318924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3187f4 │ │ │ │ ldr r0, [pc, #64] @ 318928 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3187f4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r1, [r1], r4 │ │ │ │ + addeq r1, r1, r4, ror sp │ │ │ │ addseq r2, r9, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r0, lsr r9 │ │ │ │ - rsbeq r4, sp, r8, asr #18 │ │ │ │ + ldrdeq r4, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r4, sp, r8, ror #17 │ │ │ │ addseq r2, r9, r8, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r9, r0, lsl #12 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d4998 │ │ │ │ - rsbeq r4, sp, ip, lsr #19 │ │ │ │ + rsbeq r4, sp, r8, lsr r9 │ │ │ │ + rsbeq r4, sp, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 31983c │ │ │ │ ldr r1, [pc, #3828] @ 319840 │ │ │ │ @@ -201996,23 +201996,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 31985c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 318c88 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 319108 │ │ │ │ @@ -202182,15 +202182,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -202198,15 +202198,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 319868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318c40 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202382,23 +202382,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 319870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fac │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 318dc8 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -202500,28 +202500,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 319878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202575,23 +202575,23 @@ │ │ │ │ beq 3197f4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 31987c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 31984c │ │ │ │ mov r9, r6 │ │ │ │ @@ -202618,25 +202618,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 319884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318de0 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 318e44 │ │ │ │ b 318bcc │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -202667,23 +202667,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 31988c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ mov r0, r2 │ │ │ │ b 318e3c │ │ │ │ ldr r3, [pc, #864] @ 319888 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -202703,23 +202703,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 319890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fac │ │ │ │ ldr r2, [pc, #704] @ 319874 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -202741,25 +202741,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 319894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318eac │ │ │ │ ldr r3, [pc, #512] @ 31984c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -202782,22 +202782,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 31989c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318cac │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 318e3c │ │ │ │ ldr r0, [pc, #424] @ 3198a0 │ │ │ │ @@ -202805,123 +202805,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318c40 │ │ │ │ ldr r0, [pc, #384] @ 3198a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fac │ │ │ │ ldr r0, [pc, #356] @ 3198a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fac │ │ │ │ ldr r0, [pc, #328] @ 3198ac │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318eac │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 318cf8 │ │ │ │ ldr r0, [pc, #288] @ 3198b0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ ldr r0, [pc, #264] @ 3198b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318cac │ │ │ │ ldr r0, [pc, #240] @ 3198b8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 318de0 │ │ │ │ ldr r0, [pc, #220] @ 3198bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ ldr r0, [pc, #196] @ 3198c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318ce8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 3198c4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 318ce8 │ │ │ │ @ instruction: 0x009924d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009924b0 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r4, lsr #17 │ │ │ │ + rsbeq r4, sp, r4, asr #16 │ │ │ │ @ instruction: 0x009921dc │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - rsbeq r4, sp, r8, ror #16 │ │ │ │ + rsbeq r4, sp, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ - rsbeq r4, sp, r8, ror r3 │ │ │ │ + rsbeq r4, sp, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, lsl r2 │ │ │ │ - strdeq r4, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r4, sp, r4, ror r0 │ │ │ │ + @ instruction: 0x006d4198 │ │ │ │ + rsbeq r4, sp, r4, lsl r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - strheq r4, [sp], #-12 @ │ │ │ │ + rsbeq r4, sp, ip, asr r0 │ │ │ │ andeq r3, r0, r0, lsr r5 │ │ │ │ - rsbeq r3, sp, r0, lsl #29 │ │ │ │ - strdeq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, sp, r0, asr #28 │ │ │ │ + rsbeq r3, sp, r0, lsr #28 │ │ │ │ + @ instruction: 0x006d3d90 │ │ │ │ + rsbeq r3, sp, r0, ror #27 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrdeq r3, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r3, sp, r0, asr pc │ │ │ │ - rsbeq r3, sp, r8, lsr #25 │ │ │ │ - rsbeq r3, sp, r0, lsl #26 │ │ │ │ + rsbeq r3, sp, ip, ror fp │ │ │ │ + strdeq r3, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, sp, r8, asr #24 │ │ │ │ + rsbeq r3, sp, r0, lsr #25 │ │ │ │ + strdeq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, sp, r4, ror fp │ │ │ │ + rsbeq r3, sp, r4, ror #21 │ │ │ │ rsbeq r3, sp, ip, asr sp │ │ │ │ - ldrdeq r3, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, sp, r4, asr #22 │ │ │ │ - strheq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, sp, ip, ror #23 │ │ │ │ + rsbeq r3, sp, ip, lsl #23 │ │ │ │ + rsbeq r3, sp, r8, ror #23 │ │ │ │ rsbeq r3, sp, r8, asr #24 │ │ │ │ - rsbeq r3, sp, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 31a87c │ │ │ │ mov r6, r3 │ │ │ │ @@ -202973,15 +202973,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 319efc │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c474 │ │ │ │ + bl 70c414 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319990 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 31a338 │ │ │ │ bhi 319bc0 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 31a22c │ │ │ │ @@ -203015,15 +203015,15 @@ │ │ │ │ bne 319e54 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 319f34 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c474 │ │ │ │ + bl 70c414 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 31992c │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -203086,30 +203086,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 31a898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319988 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 319e34 │ │ │ │ bhi 319fb0 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 31a2cc │ │ │ │ @@ -203191,25 +203191,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #2932] @ 31a89c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 31a8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be8 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 31a174 │ │ │ │ @@ -203249,25 +203249,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #2708] @ 31a8a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 31a8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319a6c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 31a774 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -203291,22 +203291,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 31a8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a49c │ │ │ │ ldr r3, [pc, #2648] @ 31a944 │ │ │ │ @@ -203347,22 +203347,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 31a8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319a54 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 31a350 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 3199f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203386,25 +203386,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #2184] @ 31a8bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 31a8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 3199f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203448,25 +203448,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #1944] @ 31a8c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 31a8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -203513,15 +203513,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 31a8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319a08 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319be8 │ │ │ │ ldr r2, [pc, #1776] @ 31a930 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -203541,15 +203541,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #1588] @ 31a8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 31a8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319d34 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -203614,25 +203614,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #1304] @ 31a8dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 31a8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -203649,15 +203649,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319988 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203669,15 +203669,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 317834 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 31a088 │ │ │ │ ldr r0, [pc, #1112] @ 31a8e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319a54 │ │ │ │ ldr r3, [pc, #1032] @ 31a8ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 31a944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -203695,22 +203695,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 31a8ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319ef0 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 2550c4 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -203737,22 +203737,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 31a8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319c5c │ │ │ │ ldr r3, [pc, #860] @ 31a930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a074 │ │ │ │ @@ -203770,25 +203770,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #708] @ 31a8f8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 31a8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a074 │ │ │ │ ldr r3, [pc, #720] @ 31a930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 319d84 │ │ │ │ ldr r3, [pc, #720] @ 31a944 │ │ │ │ @@ -203805,25 +203805,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #576] @ 31a900 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 31a904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319d84 │ │ │ │ ldr r2, [pc, #580] @ 31a930 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a2c0 │ │ │ │ ldr r2, [pc, #580] @ 31a944 │ │ │ │ @@ -203839,25 +203839,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #448] @ 31a908 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 31a90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a2c0 │ │ │ │ ldr r2, [pc, #436] @ 31a930 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -203876,25 +203876,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #308] @ 31a910 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 31a914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r2, [pc, #292] @ 31a930 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319be8 │ │ │ │ @@ -203912,112 +203912,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #172] @ 31a918 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 31a91c │ │ │ │ add r0, pc, r0 │ │ │ │ b 319d34 │ │ │ │ addseq r1, r9, ip, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r9, r4, lsr #10 │ │ │ │ @ instruction: 0x009914f0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrdeq r0, [r1], r0 @ │ │ │ │ + addeq r0, r1, r0, ror fp │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - strdeq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, sp, r0, lsr #22 │ │ │ │ - rsbeq r3, sp, r0, lsl sl │ │ │ │ - rsbeq r3, sp, r8, ror #21 │ │ │ │ - rsbeq r3, sp, r8, lsl r9 │ │ │ │ + @ instruction: 0x006d3a98 │ │ │ │ + rsbeq r3, sp, r0, asr #21 │ │ │ │ + strheq r3, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, sp, r8, lsl #21 │ │ │ │ + strheq r3, [sp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ - rsbeq r3, sp, r0, ror fp │ │ │ │ + rsbeq r3, sp, r0, lsl fp │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ - rsbeq r3, sp, ip, ror #22 │ │ │ │ - rsbeq r3, sp, r0, lsl #17 │ │ │ │ - strdeq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - strheq r3, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r3, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r0, r1, r8, asr r3 │ │ │ │ - @ instruction: 0x006d3898 │ │ │ │ - rsbeq r3, sp, r8, asr #9 │ │ │ │ - @ instruction: 0x006d3498 │ │ │ │ - ldrdeq r3, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, sp, r4, ror #6 │ │ │ │ - rsbeq r3, sp, r8, asr #5 │ │ │ │ - strheq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, sp, r0, lsr #10 │ │ │ │ + rsbeq r3, sp, ip, lsl #22 │ │ │ │ + rsbeq r3, sp, r0, lsr #16 │ │ │ │ + @ instruction: 0x006d3694 │ │ │ │ + rsbeq r3, sp, r0, asr r7 │ │ │ │ + @ instruction: 0x006d359c │ │ │ │ + strdeq r0, [r1], r8 │ │ │ │ + rsbeq r3, sp, r8, lsr r8 │ │ │ │ + rsbeq r3, sp, r8, ror #8 │ │ │ │ + rsbeq r3, sp, r8, lsr r4 │ │ │ │ + rsbeq r3, sp, ip, ror r4 │ │ │ │ + rsbeq r3, sp, r4, lsl #6 │ │ │ │ + rsbeq r3, sp, r8, ror #4 │ │ │ │ + rsbeq r3, sp, ip, asr r6 │ │ │ │ + rsbeq r3, sp, r0, asr #9 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r3, sp, r8, lsl #8 │ │ │ │ - @ instruction: 0x006d3290 │ │ │ │ - strdeq r3, [sp], #-4 @ │ │ │ │ - ldrdeq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, sp, r8, rrx │ │ │ │ - rsbeq r3, sp, r8, ror #1 │ │ │ │ - rsbeq r2, sp, r0, ror #31 │ │ │ │ - strheq r3, [sp], #-4 @ │ │ │ │ - rsbeq r2, sp, ip, asr #30 │ │ │ │ - rsbeq r3, sp, ip, lsl r0 │ │ │ │ - rsbeq r2, sp, ip, asr #29 │ │ │ │ + rsbeq r3, sp, r8, lsr #7 │ │ │ │ + rsbeq r3, sp, r0, lsr r2 │ │ │ │ + @ instruction: 0x006d3094 │ │ │ │ + rsbeq r3, sp, r4, ror r2 │ │ │ │ + rsbeq r3, sp, r8 │ │ │ │ + rsbeq r3, sp, r8, lsl #1 │ │ │ │ + rsbeq r2, sp, r0, lsl #31 │ │ │ │ + rsbeq r3, sp, r4, asr r0 │ │ │ │ + rsbeq r2, sp, ip, ror #29 │ │ │ │ + strheq r2, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, sp, ip, ror #28 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - rsbeq r2, sp, r4, lsr #26 │ │ │ │ - rsbeq r2, sp, r0, ror sp │ │ │ │ - rsbeq r2, sp, r4, asr #24 │ │ │ │ + rsbeq r2, sp, r4, asr #25 │ │ │ │ + rsbeq r2, sp, r0, lsl sp │ │ │ │ + rsbeq r2, sp, r4, ror #23 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ - strdeq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - strheq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006d2c9c │ │ │ │ + rsbeq r2, sp, r8, asr fp │ │ │ │ + rsbeq r2, sp, r8, ror lr │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq r2, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r2, sp, r4, lsr #28 │ │ │ │ - rsbeq r2, sp, r8, asr ip │ │ │ │ - rsbeq r2, sp, ip, lsl #22 │ │ │ │ - rsbeq r2, sp, r0, lsl #27 │ │ │ │ - rsbeq r2, sp, ip, asr ip │ │ │ │ - ldrdeq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r2, sp, r0, asr #21 │ │ │ │ - rsbeq r2, sp, r8, asr fp │ │ │ │ - rsbeq r2, sp, r0, lsr #21 │ │ │ │ - rsbeq r2, sp, r0, ror #23 │ │ │ │ + rsbeq r2, sp, r4, ror ip │ │ │ │ + rsbeq r2, sp, r4, asr #27 │ │ │ │ + strdeq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, sp, ip, lsr #21 │ │ │ │ + rsbeq r2, sp, r0, lsr #26 │ │ │ │ + strdeq r2, [sp], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq r2, sp, ip, ror sl │ │ │ │ + rsbeq r2, sp, ip, ror ip │ │ │ │ + rsbeq r2, sp, r0, ror #20 │ │ │ │ + strdeq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, sp, r0, asr #20 │ │ │ │ rsbeq r2, sp, r0, lsl #23 │ │ │ │ - rsbeq r2, sp, r8, asr sl │ │ │ │ - rsbeq r2, sp, r4, asr #22 │ │ │ │ - rsbeq r2, sp, r8, lsr sl │ │ │ │ - strdeq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, sp, r0, lsl #20 │ │ │ │ - strheq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r2, sp, r4, ror #19 │ │ │ │ - strheq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, sp, r4, asr #19 │ │ │ │ - ldrdeq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, sp, ip, lsl sl │ │ │ │ + rsbeq r2, sp, r0, lsr #22 │ │ │ │ + strdeq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, sp, r4, ror #21 │ │ │ │ + ldrdeq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x006d2b98 │ │ │ │ + @ instruction: 0x006d2a94 │ │ │ │ rsbeq r2, sp, r0, lsr #19 │ │ │ │ - strdeq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, sp, ip, ror sl │ │ │ │ + rsbeq r2, sp, r0, asr sl │ │ │ │ + rsbeq r2, sp, r4, lsl #19 │ │ │ │ + rsbeq r2, sp, r0, asr r9 │ │ │ │ rsbeq r2, sp, r4, ror #18 │ │ │ │ - rsbeq r2, sp, r0, lsr #20 │ │ │ │ - rsbeq r2, sp, r4, asr #18 │ │ │ │ - addeq pc, r0, r4, lsl r7 @ │ │ │ │ - rsbeq r2, sp, r4, asr fp │ │ │ │ - strheq r2, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, sp, ip, ror sl │ │ │ │ + rsbeq r2, sp, r0, asr #18 │ │ │ │ + @ instruction: 0x006d2990 │ │ │ │ + rsbeq r2, sp, ip, lsl sl │ │ │ │ + rsbeq r2, sp, r4, lsl #18 │ │ │ │ + rsbeq r2, sp, r0, asr #19 │ │ │ │ + rsbeq r2, sp, r4, ror #17 │ │ │ │ + @ instruction: 0x0080f6b4 │ │ │ │ + strdeq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, sp, r8, asr r2 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r2, sp, r4, ror r8 │ │ │ │ - strheq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, sp, ip, lsl #17 │ │ │ │ + @ instruction: 0x006d2b90 │ │ │ │ + rsbeq r2, sp, r4, lsl r8 │ │ │ │ + rsbeq r2, sp, r8, asr fp │ │ │ │ + rsbeq r2, sp, ip, lsr #16 │ │ │ │ ldr r2, [pc, #-208] @ 31a920 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a310 │ │ │ │ ldr r2, [pc, #-192] @ 31a944 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -204034,26 +204034,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 31a924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a310 │ │ │ │ ldr r3, [pc, #-340] @ 31a930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a344 │ │ │ │ ldr r3, [pc, #-340] @ 31a944 │ │ │ │ @@ -204070,25 +204070,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #-444] @ 31a928 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 31a92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a344 │ │ │ │ ldr r3, [pc, #-480] @ 31a930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a2d8 │ │ │ │ ldr r3, [pc, #-480] @ 31a944 │ │ │ │ @@ -204105,30 +204105,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #-572] @ 31a934 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 31a938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a2d8 │ │ │ │ ldr r0, [pc, #-608] @ 31a93c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a44 │ │ │ │ ldr r1, [pc, #-632] @ 31a940 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -204149,154 +204149,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 31a948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a18c │ │ │ │ ldr r0, [pc, #-772] @ 31a94c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319ef0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 31a950 │ │ │ │ ldr r0, [pc, #-792] @ 31a954 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a074 │ │ │ │ ldr r0, [pc, #-812] @ 31a958 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319c5c │ │ │ │ ldr r2, [pc, #-832] @ 31a95c │ │ │ │ ldr r0, [pc, #-832] @ 31a960 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319a6c │ │ │ │ ldr r2, [pc, #-852] @ 31a964 │ │ │ │ ldr r0, [pc, #-852] @ 31a968 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 319d84 │ │ │ │ ldr r2, [pc, #-872] @ 31a96c │ │ │ │ ldr r0, [pc, #-872] @ 31a970 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a2c0 │ │ │ │ ldr r2, [pc, #-900] @ 31a974 │ │ │ │ ldr r0, [pc, #-900] @ 31a978 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldr r2, [pc, #-928] @ 31a97c │ │ │ │ ldr r0, [pc, #-928] @ 31a980 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldr r2, [pc, #-956] @ 31a984 │ │ │ │ ldr r0, [pc, #-956] @ 31a988 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be8 │ │ │ │ ldr r0, [pc, #-980] @ 31a98c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a18c │ │ │ │ ldr r2, [pc, #-1000] @ 31a990 │ │ │ │ ldr r0, [pc, #-1000] @ 31a994 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a2d8 │ │ │ │ ldr r2, [pc, #-1020] @ 31a998 │ │ │ │ ldr r0, [pc, #-1020] @ 31a99c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be8 │ │ │ │ ldr r2, [pc, #-1044] @ 31a9a0 │ │ │ │ ldr r0, [pc, #-1044] @ 31a9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be8 │ │ │ │ ldr r2, [pc, #-1068] @ 31a9a8 │ │ │ │ ldr r0, [pc, #-1068] @ 31a9ac │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldr r0, [pc, #-1096] @ 31a9b0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a310 │ │ │ │ ldr r2, [pc, #-1120] @ 31a9b4 │ │ │ │ ldr r0, [pc, #-1120] @ 31a9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r2, [pc, #-1144] @ 31a9bc │ │ │ │ ldr r0, [pc, #-1144] @ 31a9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31a344 │ │ │ │ ldr r3, [pc, #-1164] @ 31a9c4 │ │ │ │ ldr lr, [pc, #-1164] @ 31a9c8 │ │ │ │ ldr r1, [pc, #-1164] @ 31a9cc │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 31a9d0 │ │ │ │ @@ -204314,34 +204314,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #-1244] @ 31a9d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 31a9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ ldr r2, [pc, #-1288] @ 31a9e0 │ │ │ │ ldr r0, [pc, #-1288] @ 31a9e4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a4c │ │ │ │ │ │ │ │ 0031af04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -204361,146 +204361,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 31b11c │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31af84 │ │ │ │ ldr r1, [pc, #416] @ 31b120 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33e938 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 31b0f4 │ │ │ │ ldr r1, [pc, #384] @ 31b124 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74eb60 │ │ │ │ + bl 74eb00 │ │ │ │ ldr r1, [pc, #368] @ 31b128 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ec0c │ │ │ │ + bl 74ebac │ │ │ │ ldr r1, [pc, #348] @ 31b12c │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eab0 │ │ │ │ + bl 74ea50 │ │ │ │ ldr r1, [pc, #332] @ 31b130 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea88 │ │ │ │ + bl 74ea28 │ │ │ │ ldr r1, [pc, #312] @ 31b134 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eb08 │ │ │ │ + bl 74eaa8 │ │ │ │ ldr r1, [pc, #296] @ 31b138 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eb08 │ │ │ │ + bl 74eaa8 │ │ │ │ ldr r1, [pc, #280] @ 31b13c │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eb08 │ │ │ │ + bl 74eaa8 │ │ │ │ ldr r1, [pc, #264] @ 31b140 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 31b144 │ │ │ │ - bl 74eb08 │ │ │ │ + bl 74eaa8 │ │ │ │ ldr r8, [pc, #248] @ 31b148 │ │ │ │ ldr r1, [pc, #248] @ 31b14c │ │ │ │ ldr r7, [pc, #248] @ 31b150 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #192] @ 31b154 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3402e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb64 │ │ │ │ ldr r2, [pc, #132] @ 31b158 │ │ │ │ ldr r1, [pc, #132] @ 31b15c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7576dc │ │ │ │ + b 75767c │ │ │ │ ldr r3, [pc, #100] @ 31b160 │ │ │ │ ldr r1, [pc, #100] @ 31b164 │ │ │ │ ldr r0, [pc, #100] @ 31b168 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 31b16c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, sp, ip, ror r1 │ │ │ │ @ instruction: 0x0098feb8 │ │ │ │ - ldrheq r9, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, sp, r8, ror #23 │ │ │ │ - rsbeq r8, sp, r4, asr #15 │ │ │ │ - rsbeq r2, sp, ip, asr #23 │ │ │ │ - rsbeq pc, pc, r4, lsr #5 │ │ │ │ - @ instruction: 0x006ff298 │ │ │ │ - @ instruction: 0x006d2b9c │ │ │ │ - rsbeq r2, sp, ip, lsl #23 │ │ │ │ - addeq pc, r0, r4, lsl r5 @ │ │ │ │ - rsbeq r2, sp, r0, asr r1 │ │ │ │ - rsbseq r2, r6, r0, asr #13 │ │ │ │ - rsbeq r2, sp, r4, ror #2 │ │ │ │ + rsbseq r9, r7, r8, asr r7 │ │ │ │ + @ instruction: 0x006d2b98 │ │ │ │ + rsbeq r2, sp, r8, lsl #23 │ │ │ │ + rsbeq r8, sp, r4, ror #14 │ │ │ │ + rsbeq r2, sp, ip, ror #22 │ │ │ │ + rsbeq pc, pc, r4, asr #4 │ │ │ │ + rsbeq pc, pc, r8, lsr r2 @ │ │ │ │ + rsbeq r2, sp, ip, lsr fp │ │ │ │ + rsbeq r2, sp, ip, lsr #22 │ │ │ │ + @ instruction: 0x0080f4b4 │ │ │ │ + strdeq r2, [sp], #-0 @ │ │ │ │ + rsbseq r2, r6, r0, ror #12 │ │ │ │ + rsbeq r2, sp, r4, lsl #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r2, sp, r8, lsl r0 │ │ │ │ - rsbeq r2, sp, r0, lsr r0 │ │ │ │ - addeq pc, r0, r8, ror #8 │ │ │ │ - rsbeq r2, sp, r0, lsl r0 │ │ │ │ - rsbeq r2, sp, ip, ror #20 │ │ │ │ + strheq r1, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq pc, r0, r8, lsl #8 │ │ │ │ + strheq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, sp, ip, lsl #20 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031b170 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031b178 : │ │ │ │ @@ -204528,44 +204528,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 31b258 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b048 │ │ │ │ + bl 99afe8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99f1dc │ │ │ │ + bl 99f17c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31b29c │ │ │ │ ldr r3, [pc, #188] @ 31b2bc │ │ │ │ ldr r2, [pc, #188] @ 31b2c0 │ │ │ │ ldr r1, [pc, #188] @ 31b2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812d30 │ │ │ │ + bl 812cd0 │ │ │ │ ldr r3, [pc, #144] @ 31b2c8 │ │ │ │ ldr r1, [pc, #144] @ 31b2cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33e8ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b07c │ │ │ │ + bl 99b01c │ │ │ │ ldr r2, [pc, #112] @ 31b2d0 │ │ │ │ ldr r3, [pc, #80] @ 31b2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204577,27 +204577,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 31b2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ addseq pc, r8, r8, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, r4, ror #24 │ │ │ │ - addeq pc, r0, r4, ror #6 │ │ │ │ - rsbeq lr, fp, ip, asr #27 │ │ │ │ - rsbseq r7, r0, ip, rrx │ │ │ │ + addeq pc, r0, r4, lsl #6 │ │ │ │ + rsbeq lr, fp, ip, ror #26 │ │ │ │ + rsbseq r7, r0, ip │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrsheq r9, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00779498 │ │ │ │ addseq pc, r8, r4, asr #23 │ │ │ │ - rsbeq r2, sp, ip, lsr #18 │ │ │ │ + rsbeq r2, sp, ip, asr #17 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -204631,15 +204631,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 31b428 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ ldr r4, [pc, #164] @ 31b42c │ │ │ │ ldr r9, [pc, #164] @ 31b430 │ │ │ │ ldr r8, [pc, #164] @ 31b434 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -204651,15 +204651,15 @@ │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ cmp r4, r7 │ │ │ │ bne 31b3a4 │ │ │ │ ldr r2, [pc, #88] @ 31b438 │ │ │ │ ldr r3, [pc, #64] @ 31b424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -204676,75 +204676,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r8, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r3, fp, ip, r1 │ │ │ │ @ instruction: 0x009697d4 │ │ │ │ - ldrdeq r2, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, sp, r4, ror r8 │ │ │ │ muleq r0, r4, r5 │ │ │ │ addseq pc, r8, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b470 │ │ │ │ mov r6, r1 │ │ │ │ - bl 814da8 │ │ │ │ + bl 814d48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31b48c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 255a54 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 31b508 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8140ac │ │ │ │ + bl 81404c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -204794,15 +204794,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b8b4 │ │ │ │ ldr r0, [pc, #760] @ 31b8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 31b620 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 31b628 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -204827,40 +204827,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 2550c4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b6f4 │ │ │ │ - bl 814da8 │ │ │ │ + bl 814d48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b6f4 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 31b8b8 │ │ │ │ mov r0, #20 │ │ │ │ bl 255a54 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ ldr r3, [pc, #548] @ 31b8fc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 8140ac │ │ │ │ + bl 81404c │ │ │ │ ldr r2, [pc, #516] @ 31b900 │ │ │ │ ldr r3, [pc, #480] @ 31b8e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204898,29 +204898,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 31b90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31b63c │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31b814 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r3, [pc, #256] @ 31b8ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -204945,15 +204945,15 @@ │ │ │ │ bne 31b8b4 │ │ │ │ ldr r0, [pc, #192] @ 31b914 │ │ │ │ add r0, pc, r0 │ │ │ │ b 31b600 │ │ │ │ ldr r0, [pc, #184] @ 31b918 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31b5b4 │ │ │ │ ldr r3, [pc, #144] @ 31b904 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b63c │ │ │ │ ldr r3, [pc, #104] @ 31b8f0 │ │ │ │ @@ -204963,46 +204963,46 @@ │ │ │ │ beq 31b63c │ │ │ │ b 31b778 │ │ │ │ ldr r0, [pc, #124] @ 31b91c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31b63c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 31b920 │ │ │ │ ldr r1, [pc, #96] @ 31b924 │ │ │ │ ldr r0, [pc, #96] @ 31b928 │ │ │ │ ldr r2, [pc, #96] @ 31b92c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ @ instruction: 0x0098f8d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, r4, asr #17 │ │ │ │ - addeq pc, r0, r0, asr #1 │ │ │ │ + addeq pc, r0, r0, rrx │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq pc, r8, r8, asr #16 │ │ │ │ - rsbeq r2, sp, ip, asr #14 │ │ │ │ + rsbeq r2, sp, ip, ror #13 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ addseq pc, r8, r8, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, r4, ror #9 │ │ │ │ + rsbeq r2, sp, r4, lsl #9 │ │ │ │ @ instruction: 0x0098f5f4 │ │ │ │ - rsbeq r2, sp, r4, lsr #8 │ │ │ │ - strheq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, sp, r4, asr #8 │ │ │ │ - addeq pc, r0, r8, lsl #1 │ │ │ │ - rsbeq r2, sp, r0, lsr #9 │ │ │ │ - strheq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ + rsbeq r2, sp, r8, asr r4 │ │ │ │ + rsbeq r2, sp, r4, ror #7 │ │ │ │ + addeq pc, r0, r8, lsr #32 │ │ │ │ + rsbeq r2, sp, r0, asr #8 │ │ │ │ + rsbeq r2, sp, r0, asr r4 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 31ba64 │ │ │ │ mov r8, r1 │ │ │ │ @@ -205012,35 +205012,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #244] @ 31ba70 │ │ │ │ ldr r1, [pc, #244] @ 31ba74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #212] @ 31ba78 │ │ │ │ ldr r1, [pc, #212] @ 31ba7c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 31ba80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #184] @ 31ba84 │ │ │ │ ldr r1, [pc, #184] @ 31ba88 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 31ba8c │ │ │ │ ldr r2, [pc, #176] @ 31ba90 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -205053,19 +205053,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #120] @ 31ba98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 31ba9c │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -205073,29 +205073,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, r0, r8 │ │ │ │ - rsbeq lr, fp, r8, ror r6 │ │ │ │ - rsbseq r6, r0, r4, lsl r9 │ │ │ │ - rsbeq r2, sp, r0, lsr #8 │ │ │ │ - rsbeq r2, sp, r4, lsr r4 │ │ │ │ - strheq r2, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r2, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq lr, r0, r8, lsr #31 │ │ │ │ + rsbeq lr, fp, r8, lsl r6 │ │ │ │ + ldrheq r6, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, sp, r0, asr #7 │ │ │ │ + ldrdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, sp, ip, asr r3 │ │ │ │ + rsbeq r2, sp, r0, asr r2 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ addeq r2, fp, ip, lsl fp │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x009688d8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - @ instruction: 0x006d2390 │ │ │ │ + rsbeq r2, sp, r0, lsr r3 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31baf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205131,15 +205131,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 31bba8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #0 │ │ │ │ bne 31bb84 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -205151,19 +205151,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 31bbac │ │ │ │ ldr r2, [pc, #32] @ 31bbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq lr, r0, ip, lsr #28 │ │ │ │ - rsbeq r2, sp, r8, lsr r2 │ │ │ │ - rsbeq r2, sp, r0, lsr #2 │ │ │ │ + addeq lr, r0, ip, asr #27 │ │ │ │ + ldrdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r2, sp, r8, asr #4 │ │ │ │ + rsbeq r2, sp, r8, ror #3 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 31bf14 │ │ │ │ ldr r3, [pc, #840] @ 31bf18 │ │ │ │ @@ -205181,72 +205181,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 31bf28 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 31bf2c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #756] @ 31bf28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 31bdb8 │ │ │ │ mov r0, ip │ │ │ │ - bl 814ce4 │ │ │ │ + bl 814c84 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 813064 │ │ │ │ + bl 813004 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31bd74 │ │ │ │ ldr r3, [pc, #640] @ 31bf30 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bde8 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 816474 │ │ │ │ + bl 816414 │ │ │ │ ldr ip, [pc, #612] @ 31bf34 │ │ │ │ ldr r2, [pc, #612] @ 31bf38 │ │ │ │ ldr r1, [pc, #612] @ 31bf3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -205260,15 +205260,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #496] @ 31bf4c │ │ │ │ ldr r1, [pc, #496] @ 31bf50 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -205292,15 +205292,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 31bf30 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31be64 │ │ │ │ mov r0, #0 │ │ │ │ - bl 816474 │ │ │ │ + bl 816414 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 2550c4 │ │ │ │ b 31bd28 │ │ │ │ ldr r3, [pc, #360] @ 31bf58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -205320,22 +205320,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31bf64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31bcbc │ │ │ │ ldr r3, [pc, #252] @ 31bf68 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31bdcc │ │ │ │ ldr r3, [pc, #220] @ 31bf5c │ │ │ │ @@ -205351,61 +205351,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 31bf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31bdcc │ │ │ │ ldr r0, [pc, #132] @ 31bf70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31bcbc │ │ │ │ ldr r0, [pc, #116] @ 31bf74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31bdcc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r8, asr r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r0, ip, ror #26 │ │ │ │ - rsbeq r2, sp, r8, ror r1 │ │ │ │ - rsbeq r2, sp, r8, rrx │ │ │ │ + addeq lr, r0, ip, lsl #26 │ │ │ │ + rsbeq r2, sp, r8, lsl r1 │ │ │ │ + rsbeq r2, sp, r8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq pc, r8, r4, lsl #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq lr, r0, ip, ror ip │ │ │ │ - strdeq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x00706594 │ │ │ │ addeq lr, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x006be29c │ │ │ │ - rsbseq r6, r0, ip, lsr r5 │ │ │ │ - rsbeq r2, sp, r4, ror #2 │ │ │ │ + @ instruction: 0x006be298 │ │ │ │ + rsbseq r6, r0, r4, lsr r5 │ │ │ │ + @ instruction: 0x0080ebbc │ │ │ │ + rsbeq lr, fp, ip, lsr r2 │ │ │ │ + ldrsbeq r6, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, sp, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ addseq pc, r8, r8, lsr #1 │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r4, lsl #31 │ │ │ │ + rsbeq r1, sp, r4, lsr #30 │ │ │ │ andeq r2, r0, r4, lsl #20 │ │ │ │ - rsbeq r1, sp, r4, ror pc │ │ │ │ + rsbeq r1, sp, r4, lsl pc │ │ │ │ + rsbeq r1, sp, ip, asr #29 │ │ │ │ rsbeq r1, sp, ip, lsr #30 │ │ │ │ - rsbeq r1, sp, ip, lsl #31 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 31bfbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205456,17 +205456,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r0, ip, lsr #19 │ │ │ │ - rsbeq r1, sp, r0, asr #27 │ │ │ │ - rsbeq r1, sp, r8, lsl pc │ │ │ │ + addeq lr, r0, ip, asr #18 │ │ │ │ + rsbeq r1, sp, r0, ror #26 │ │ │ │ + strheq r1, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -205571,22 +205571,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31c2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31c10c │ │ │ │ ldr r2, [pc, #92] @ 31c2b4 │ │ │ │ ldr r3, [pc, #56] @ 31c294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -205594,53 +205594,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31c28c │ │ │ │ ldr r0, [pc, #60] @ 31c2b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r8, r0, asr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r8, r0, lsl sp │ │ │ │ andeq r2, r0, r0, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r0, lsr #25 │ │ │ │ + rsbeq r1, sp, r0, asr #24 │ │ │ │ addseq lr, r8, ip, asr #23 │ │ │ │ - @ instruction: 0x006d1c9c │ │ │ │ + rsbeq r1, sp, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 31c318 │ │ │ │ ldr r2, [pc, #68] @ 31c31c │ │ │ │ ldr r1, [pc, #68] @ 31c320 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31c324 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c070 │ │ │ │ - addeq lr, r0, r8, ror r6 │ │ │ │ - rsbeq r1, sp, r4, lsl #21 │ │ │ │ - rsbeq r1, sp, r8, ror r9 │ │ │ │ + addeq lr, r0, r8, lsl r6 │ │ │ │ + rsbeq r1, sp, r4, lsr #20 │ │ │ │ + rsbeq r1, sp, r8, lsl r9 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205922,15 +205922,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31c9c4 │ │ │ │ ldr r0, [pc, #592] @ 31c9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 31c67c │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -205974,27 +205974,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 31c9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c5c8 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 31c66c │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 31c66c │ │ │ │ @@ -206037,15 +206037,15 @@ │ │ │ │ b 31c66c │ │ │ │ ldr r0, [pc, #164] @ 31ca08 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c5c8 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -206063,26 +206063,26 @@ │ │ │ │ b 31c67c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r8, r8, lsr #18 │ │ │ │ stmdacs r8, {r0} │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq lr, r0, r9, lsl #1 │ │ │ │ + addeq lr, r0, r9, lsr #32 │ │ │ │ addseq lr, r8, r0, lsr #15 │ │ │ │ addseq lr, r8, ip, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq lr, r8, r8, lsr #13 │ │ │ │ - rsbeq r1, sp, ip, ror #16 │ │ │ │ + rsbeq r1, sp, ip, lsl #16 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d1698 │ │ │ │ + rsbeq r1, sp, r8, lsr r6 │ │ │ │ addseq lr, r8, r0, lsr #10 │ │ │ │ - rsbeq r1, sp, r0, asr #13 │ │ │ │ - rsbeq r1, sp, r0, lsr r6 │ │ │ │ + rsbeq r1, sp, r0, ror #12 │ │ │ │ + ldrdeq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 31cbd4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206097,15 +206097,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 31cbe4 │ │ │ │ ldr r3, [pc, #392] @ 31cbe8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #380] @ 31cbec │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31cb24 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -206172,47 +206172,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31cc0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31cae0 │ │ │ │ ldr r0, [pc, #80] @ 31cc10 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31cae0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, ip, lsr #30 │ │ │ │ + addeq sp, r0, ip, asr #29 │ │ │ │ addseq lr, r8, r8, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r0, lsl r3 │ │ │ │ - rsbeq r1, sp, r4, lsl #4 │ │ │ │ + strheq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, sp, r4, lsr #3 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ @ instruction: 0x0098e3b4 │ │ │ │ - rsbseq r2, r4, r0, asr sp │ │ │ │ + ldrsheq r2, [r4], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r8, ip, lsr r3 │ │ │ │ - @ instruction: 0x0075f39c │ │ │ │ + rsbseq pc, r5, ip, lsr r3 @ │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d149c │ │ │ │ - strheq r1, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, sp, ip, lsr r4 │ │ │ │ + rsbeq r1, sp, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 31dbf4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206227,15 +206227,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 31dc04 │ │ │ │ ldr r3, [pc, #4000] @ 31dc08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #3988] @ 31dc0c │ │ │ │ ldr r2, [pc, #3988] @ 31dc10 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -206291,15 +206291,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccec │ │ │ │ ldr r0, [pc, #3760] @ 31dc1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccec │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d4c8 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -206327,30 +206327,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 31cf50 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d0a8 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 31cf50 │ │ │ │ ldr r3, [pc, #3748] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cfd0 │ │ │ │ ldr r0, [pc, #3560] @ 31dc20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31cfd0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -206378,29 +206378,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 31dc28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 31dc2c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 31d5b0 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -206427,15 +206427,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -206478,15 +206478,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cfd0 │ │ │ │ ldr r0, [pc, #3036] @ 31dc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31cfd0 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -206507,15 +206507,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cfd0 │ │ │ │ ldr r0, [pc, #2924] @ 31dc38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31cfd0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -206538,24 +206538,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 31dc40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cdb4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 31dc44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -206575,24 +206575,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 31dc48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce50 │ │ │ │ ldr r3, [pc, #2616] @ 31dc4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d07c │ │ │ │ @@ -206609,23 +206609,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 31dc50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d07c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -206653,24 +206653,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 31dc58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31cf68 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b43c │ │ │ │ @@ -206693,77 +206693,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 31dc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cda0 │ │ │ │ ldr r0, [pc, #2172] @ 31dc64 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31cf04 │ │ │ │ ldr r0, [pc, #2140] @ 31dc68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccec │ │ │ │ ldr r0, [pc, #2128] @ 31dc6c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cdb4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 31dc70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cda0 │ │ │ │ ldr r0, [pc, #2072] @ 31dc74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce50 │ │ │ │ ldr r0, [pc, #2044] @ 31dc78 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d07c │ │ │ │ ldr r0, [pc, #2016] @ 31dc7c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31cf68 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 31dc80 │ │ │ │ @@ -206794,22 +206794,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 31dc94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 31d5c4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -206849,15 +206849,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d588 │ │ │ │ ldr r0, [pc, #1656] @ 31dc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31d588 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31ccfc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31ccfc │ │ │ │ @@ -206917,15 +206917,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #1392] @ 31dca0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -207084,15 +207084,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #728] @ 31dca4 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e474 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -207133,15 +207133,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #532] @ 31dca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 31ccfc │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da78 │ │ │ │ @@ -207180,15 +207180,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #348] @ 31dcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31db78 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -207212,92 +207212,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 31dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31db64 │ │ │ │ - addeq sp, r0, r4, lsr #26 │ │ │ │ + addeq sp, r0, r4, asr #25 │ │ │ │ addseq lr, r8, r0, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r8, lsl #2 │ │ │ │ - strdeq r0, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, sp, r8, lsr #1 │ │ │ │ + @ instruction: 0x006d0f9c │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - umulleq sp, r0, r1, sl │ │ │ │ + addeq sp, r0, r1, lsr sl │ │ │ │ addseq lr, r8, ip, lsl r1 │ │ │ │ - rsbeq r1, sp, ip, lsr #12 │ │ │ │ - strheq r1, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, sp, ip, asr #11 │ │ │ │ + rsbeq r1, sp, r0, asr r3 │ │ │ │ andeq r2, r0, r8, asr #26 │ │ │ │ - @ instruction: 0x006d1198 │ │ │ │ - addeq sp, r0, ip, lsr r8 │ │ │ │ - addeq sp, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x006d1190 │ │ │ │ - rsbeq r1, sp, ip, lsl r1 │ │ │ │ + rsbeq r1, sp, r8, lsr r1 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ + addeq sp, r0, r4, asr #15 │ │ │ │ + rsbeq r1, sp, r0, lsr r1 │ │ │ │ + strheq r1, [sp], #-12 @ │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - strdeq r0, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x006d0f90 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r1, sp, r8, asr #1 │ │ │ │ + rsbeq r1, sp, r8, rrx │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - rsbeq r1, sp, r0, lsl #3 │ │ │ │ + rsbeq r1, sp, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r0, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r0, sp, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r1, sp, r8, lsr #1 │ │ │ │ - rsbeq r0, sp, r4, lsl sp │ │ │ │ - rsbeq r0, sp, r0, lsr #30 │ │ │ │ - rsbeq r0, sp, r8, lsl #27 │ │ │ │ - rsbeq r1, sp, ip, rrx │ │ │ │ - @ instruction: 0x006d0e98 │ │ │ │ - strheq r0, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, sp, ip, asr #27 │ │ │ │ - addeq sp, r0, ip, ror r4 │ │ │ │ - @ instruction: 0x006d0890 │ │ │ │ - rsbeq r0, sp, r4, lsl #31 │ │ │ │ + rsbeq r1, sp, r8, asr #32 │ │ │ │ + strheq r0, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, sp, r0, asr #29 │ │ │ │ + rsbeq r0, sp, r8, lsr #26 │ │ │ │ + rsbeq r1, sp, ip │ │ │ │ + rsbeq r0, sp, r8, lsr lr │ │ │ │ + rsbeq r0, sp, r4, asr pc │ │ │ │ + rsbeq r0, sp, ip, ror #26 │ │ │ │ + addeq sp, r0, ip, lsl r4 │ │ │ │ + rsbeq r0, sp, r0, lsr r8 │ │ │ │ + rsbeq r0, sp, r4, lsr #30 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r0, sp, ip, ror pc │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ - rsbeq r0, sp, r8, lsr #30 │ │ │ │ - rsbeq r0, sp, r0, lsl #29 │ │ │ │ - rsbeq r0, sp, r4, ror #27 │ │ │ │ - rsbeq r0, sp, r4, lsr #23 │ │ │ │ - rsbeq r0, sp, r8, lsl ip │ │ │ │ + rsbeq r0, sp, ip, lsl pc │ │ │ │ + addeq sp, r0, r8, ror r1 │ │ │ │ + rsbeq r0, sp, r8, asr #29 │ │ │ │ + rsbeq r0, sp, r0, lsr #28 │ │ │ │ + rsbeq r0, sp, r4, lsl #27 │ │ │ │ + rsbeq r0, sp, r4, asr #22 │ │ │ │ + strheq r0, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - rsbeq r0, sp, r8, lsr #22 │ │ │ │ - rsbeq r0, sp, ip, lsr #15 │ │ │ │ - rsbeq r0, sp, r8, lsr #18 │ │ │ │ - rsbeq r0, sp, ip, lsr #14 │ │ │ │ - rsbeq r0, sp, r0, asr #11 │ │ │ │ + rsbeq r0, sp, r8, asr #21 │ │ │ │ + rsbeq r0, sp, ip, asr #14 │ │ │ │ + rsbeq r0, sp, r8, asr #17 │ │ │ │ + rsbeq r0, sp, ip, asr #13 │ │ │ │ + rsbeq r0, sp, r0, ror #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r0, lsr r6 │ │ │ │ + ldrdeq r0, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, sp, r4, lsl r5 │ │ │ │ - rsbeq r0, sp, ip, lsr r5 │ │ │ │ - rsbeq r0, sp, r4, lsr r4 │ │ │ │ - rsbeq r0, sp, r8, ror #7 │ │ │ │ + strheq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r0, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r0, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, sp, r8, lsl #7 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - rsbeq r0, sp, r0, lsl #5 │ │ │ │ - ldrdeq r0, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r0, sp, r4, lsr r4 │ │ │ │ - rsbeq r0, sp, r8, asr #2 │ │ │ │ - rsbeq r0, sp, r4, lsl #2 │ │ │ │ + rsbeq r0, sp, r0, lsr #4 │ │ │ │ + rsbeq r0, sp, r0, ror r2 │ │ │ │ + ldrdeq r0, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, sp, r8, ror #1 │ │ │ │ + rsbeq r0, sp, r4, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r0, lsl #6 │ │ │ │ + rsbeq r0, sp, r0, lsr #5 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e344 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 31df30 │ │ │ │ @@ -207354,20 +207354,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-332] @ 31dcb8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r0, [pc, #-348] @ 31dcbc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31db64 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31de80 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -207397,15 +207397,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-496] @ 31dcc0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 31de40 │ │ │ │ mov r3, #2 │ │ │ │ b 31dd60 │ │ │ │ @@ -207477,15 +207477,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-812] @ 31dcc4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e080 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -207523,15 +207523,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 31dcc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-992] @ 31dccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -207558,28 +207558,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 31dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e018 │ │ │ │ ldr r0, [pc, #-1164] @ 31dcdc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e018 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 31d870 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 31d870 │ │ │ │ @@ -207587,15 +207587,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1224] @ 31dce0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 31ddd0 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -207606,15 +207606,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1296] @ 31dce4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 31d890 │ │ │ │ bhi 31e244 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 31e25c │ │ │ │ @@ -207672,30 +207672,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1552] @ 31dcec │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e388 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e388 │ │ │ │ ldr r3, [pc, #-1576] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1612] @ 31dcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 31dd00 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -207704,15 +207704,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1672] @ 31dcf4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e320 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -207737,21 +207737,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d5d0 │ │ │ │ ldr r0, [pc, #-1804] @ 31dcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31d5d0 │ │ │ │ ldr r0, [pc, #-1816] @ 31dcfc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31d568 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 31e3bc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 31ccfc │ │ │ │ @@ -207772,15 +207772,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31ccfc │ │ │ │ ldr r0, [pc, #-1932] @ 31dd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31ccfc │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 31da4c │ │ │ │ bhi 31e4d4 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 31da4c │ │ │ │ @@ -207809,142 +207809,142 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31e54c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r0, r0, asr r4 │ │ │ │ - rsbeq pc, ip, ip, asr r8 @ │ │ │ │ - rsbeq pc, ip, r0, asr r7 @ │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ + strdeq pc, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq pc, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 0031e550 : │ │ │ │ ldr r3, [pc, #16] @ 31e568 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r0, asr #9 │ │ │ │ + addeq ip, r0, r0, ror #8 │ │ │ │ │ │ │ │ 0031e56c : │ │ │ │ ldr r3, [pc, #20] @ 31e588 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, lsr #9 │ │ │ │ + addeq ip, r0, r4, asr #8 │ │ │ │ │ │ │ │ 0031e58c : │ │ │ │ ldr r3, [pc, #20] @ 31e5a8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, lsl #9 │ │ │ │ + addeq ip, r0, r4, lsr #8 │ │ │ │ │ │ │ │ 0031e5ac : │ │ │ │ ldr r3, [pc, #20] @ 31e5c8 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, ror #8 │ │ │ │ + addeq ip, r0, r4, lsl #8 │ │ │ │ │ │ │ │ 0031e5cc : │ │ │ │ ldr r3, [pc, #24] @ 31e5ec │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r0, asr #8 │ │ │ │ + addeq ip, r0, r0, ror #7 │ │ │ │ │ │ │ │ 0031e5f0 : │ │ │ │ ldr r3, [pc, #24] @ 31e610 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, lsl r4 │ │ │ │ + @ instruction: 0x0080c3bc │ │ │ │ │ │ │ │ 0031e614 : │ │ │ │ ldr r3, [pc, #20] @ 31e630 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ + umulleq ip, r0, ip, r3 │ │ │ │ │ │ │ │ 0031e634 : │ │ │ │ ldr r3, [pc, #20] @ 31e650 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq ip, [r0], ip @ │ │ │ │ + addeq ip, r0, ip, ror r3 │ │ │ │ │ │ │ │ 0031e654 : │ │ │ │ ldr r3, [pc, #20] @ 31e670 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0080c3bc │ │ │ │ + addeq ip, r0, ip, asr r3 │ │ │ │ │ │ │ │ 0031e674 : │ │ │ │ ldr r3, [pc, #20] @ 31e690 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq ip, r0, ip, r3 │ │ │ │ + addeq ip, r0, ip, lsr r3 │ │ │ │ │ │ │ │ 0031e694 : │ │ │ │ ldr r3, [pc, #20] @ 31e6b0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, ror r3 │ │ │ │ + addeq ip, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31e6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ umulleq pc, sl, r8, pc @ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -207972,15 +207972,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -208001,23 +208001,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 31e7c8 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r3, [pc, #460] @ 31e9bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 31e904 │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -208046,26 +208046,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 31e8ec │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ ldr r2, [pc, #272] @ 31e9c0 │ │ │ │ ldr r3, [pc, #256] @ 31e9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -208103,28 +208103,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31e9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e800 │ │ │ │ ldr r0, [pc, #76] @ 31e9d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e800 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d11ac <__bss_end__@@Base+0xfdc085dc> │ │ │ │ blcc fe9d11b0 <__bss_end__@@Base+0xfdc085e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208133,40 +208133,40 @@ │ │ │ │ addseq ip, r8, ip, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r8, r4, ror r5 │ │ │ │ blcc fe9d11cc <__bss_end__@@Base+0xfdc085fc> │ │ │ │ andeq r2, r0, r4, lsl #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, sp, r4, asr #12 │ │ │ │ - rsbeq r0, sp, ip, asr r6 │ │ │ │ + rsbeq r0, sp, r4, ror #11 │ │ │ │ + strdeq r0, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ b 31e754 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 7542b4 │ │ │ │ + bl 754254 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ead4 │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31ea6c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208174,26 +208174,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af0c8 │ │ │ │ + bl 8af068 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31eaf8 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eab0 │ │ │ │ ldr r2, [pc, #136] @ 31eb20 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ead4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e6c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -208231,27 +208231,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 31ebe8 │ │ │ │ ldr r1, [pc, #128] @ 31ebec │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 31ebf0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #92] @ 31ebf4 │ │ │ │ ldr lr, [pc, #92] @ 31ebf8 │ │ │ │ ldr r1, [pc, #92] @ 31ebfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -208262,20 +208262,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 31ec00 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - addeq ip, r0, r0, ror #22 │ │ │ │ - rsbeq fp, fp, ip, lsl #9 │ │ │ │ - rsbseq r3, r0, ip, lsr #14 │ │ │ │ - rsbeq fp, fp, r4, lsl #9 │ │ │ │ - @ instruction: 0x006bb49c │ │ │ │ + b 74f224 │ │ │ │ + addeq ip, r0, r0, lsl #22 │ │ │ │ + rsbeq fp, fp, ip, lsr #8 │ │ │ │ + rsbseq r3, r0, ip, asr #13 │ │ │ │ + rsbeq fp, fp, r4, lsr #8 │ │ │ │ + rsbeq fp, fp, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x008afab8 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ ldrheq r7, [r6], r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -208355,21 +208355,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31ea18 │ │ │ │ ldr r0, [pc, #28] @ 31ed64 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 31ecfc │ │ │ │ addseq ip, r8, ip, asr #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r4, asr #5 │ │ │ │ + rsbeq r0, sp, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -208395,15 +208395,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ecb4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31ed94 │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 31eea4 │ │ │ │ @@ -208429,15 +208429,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e6c8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208459,15 +208459,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 31ef50 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -208481,17 +208481,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq ip, [r0], r4 │ │ │ │ - rsbeq r0, sp, ip, asr #2 │ │ │ │ - rsbeq r0, sp, ip, ror #2 │ │ │ │ + addeq ip, r0, r4, ror r7 │ │ │ │ + rsbeq r0, sp, ip, ror #1 │ │ │ │ + rsbeq r0, sp, ip, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 31efc8 │ │ │ │ ldr r2, [pc, #92] @ 31efcc │ │ │ │ @@ -208499,85 +208499,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 31e6c8 │ │ │ │ - addeq ip, r0, r4, lsr r7 │ │ │ │ - strheq r0, [sp], #-0 @ │ │ │ │ - ldrdeq r0, [sp], #-0 @ │ │ │ │ + ldrdeq ip, [r0], r4 │ │ │ │ + rsbeq r0, sp, r0, asr r0 │ │ │ │ + rsbeq r0, sp, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 31f09c │ │ │ │ ldr r2, [pc, #176] @ 31f0a0 │ │ │ │ ldr r1, [pc, #176] @ 31f0a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #128] @ 31f0a8 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 31f0ac │ │ │ │ ldr r2, [pc, #92] @ 31f0b0 │ │ │ │ ldr r1, [pc, #92] @ 31f0b4 │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0080c6b4 │ │ │ │ - rsbeq r0, sp, ip, lsr #32 │ │ │ │ - rsbeq r0, sp, ip, asr #32 │ │ │ │ + addeq ip, r0, r4, asr r6 │ │ │ │ + rsbeq pc, ip, ip, asr #31 │ │ │ │ + rsbeq pc, ip, ip, ror #31 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -208589,94 +208589,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 31f20c │ │ │ │ ldr r1, [pc, #296] @ 31f210 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #276] @ 31f214 │ │ │ │ ldr r1, [pc, #276] @ 31f218 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #236] @ 31f21c │ │ │ │ ldr r3, [pc, #236] @ 31f220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 33fe2c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fd2c │ │ │ │ ldr r2, [pc, #160] @ 31f224 │ │ │ │ ldr r1, [pc, #160] @ 31f228 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #136] @ 31f22c │ │ │ │ ldr r1, [pc, #136] @ 31f230 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754bd8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 7542b4 │ │ │ │ + bl 754254 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrdeq ip, [r0], r4 │ │ │ │ - ldrdeq lr, [ip], #-0 @ │ │ │ │ - rsbeq lr, ip, r0, ror #1 │ │ │ │ - rsbeq pc, ip, ip, lsr #30 │ │ │ │ - rsbeq pc, ip, ip, asr #30 │ │ │ │ + addeq ip, r0, r4, ror r5 │ │ │ │ + rsbeq lr, ip, r0, ror r0 │ │ │ │ + rsbeq lr, ip, r0, lsl #1 │ │ │ │ + rsbeq pc, ip, ip, asr #29 │ │ │ │ + rsbeq pc, ip, ip, ror #29 │ │ │ │ addeq pc, sl, r4, lsr #10 │ │ │ │ - rsbeq pc, ip, r4, lsr #30 │ │ │ │ - rsbeq sl, fp, r4, asr lr │ │ │ │ - ldrsheq r3, [r0], #-4 @ │ │ │ │ + rsbeq pc, ip, r4, asr #29 │ │ │ │ + strdeq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00703094 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - strheq pc, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, ip, r8, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 31f348 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208703,16 +208703,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 31f358 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750960 │ │ │ │ + bl 75767c │ │ │ │ + bl 750900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f264 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -208736,23 +208736,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 31f35c │ │ │ │ ldr r0, [pc, #40] @ 31f360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31f278 │ │ │ │ addseq fp, r8, r8, asr #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, r8, lsl #8 │ │ │ │ - rsbeq sl, fp, ip, lsr #26 │ │ │ │ - rsbseq r2, r0, r8, asr #31 │ │ │ │ - addeq ip, r0, r0, ror r3 │ │ │ │ - rsbeq pc, ip, r0, lsr sp @ │ │ │ │ + addeq ip, r0, r8, lsr #7 │ │ │ │ + rsbeq sl, fp, ip, asr #25 │ │ │ │ + rsbseq r2, r0, r8, ror #30 │ │ │ │ + addeq ip, r0, r0, lsl r3 │ │ │ │ + ldrdeq pc, [ip], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -208781,16 +208781,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750960 │ │ │ │ + bl 75767c │ │ │ │ + bl 750900 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 31f39c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -208812,15 +208812,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 31f4ec │ │ │ │ ldr r0, [pc, #136] @ 31f4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31f3b0 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 31f434 │ │ │ │ @@ -208836,23 +208836,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ b 31f4a0 │ │ │ │ umullseq fp, r8, r4, sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, ip, asr #5 │ │ │ │ - strdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00702e98 │ │ │ │ - addeq ip, r0, r0, asr #4 │ │ │ │ - rsbeq pc, ip, r0, lsl #24 │ │ │ │ + addeq ip, r0, ip, ror #4 │ │ │ │ + @ instruction: 0x006bab98 │ │ │ │ + rsbseq r2, r0, r8, lsr lr │ │ │ │ + addeq ip, r0, r0, ror #3 │ │ │ │ + rsbeq pc, ip, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 31f64c │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208880,26 +208880,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 31f65c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750960 │ │ │ │ + bl 75767c │ │ │ │ + bl 750900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f524 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31f5a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e6c8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 31f598 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f63c │ │ │ │ @@ -208915,37 +208915,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e6c8 │ │ │ │ b 31f598 │ │ │ │ ldr r1, [pc, #60] @ 31f660 │ │ │ │ ldr r0, [pc, #60] @ 31f664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 31f610 │ │ │ │ addseq fp, r8, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, r4, asr #2 │ │ │ │ - rsbeq sl, fp, ip, ror #20 │ │ │ │ - rsbseq r2, r0, ip, lsl #26 │ │ │ │ - addeq ip, r0, r0, lsl #1 │ │ │ │ - rsbeq pc, ip, r0, asr #20 │ │ │ │ + addeq ip, r0, r4, ror #1 │ │ │ │ + rsbeq sl, fp, ip, lsl #20 │ │ │ │ + rsbseq r2, r0, ip, lsr #25 │ │ │ │ + addeq ip, r0, r0, lsr #32 │ │ │ │ + rsbeq pc, ip, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 31f994 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208990,16 +208990,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750960 │ │ │ │ + bl 75767c │ │ │ │ + bl 750900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f6bc │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -209032,15 +209032,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 31f6d4 │ │ │ │ ldr r1, [pc, #484] @ 31f9b8 │ │ │ │ ldr r0, [pc, #484] @ 31f9bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31f6d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -209048,15 +209048,15 @@ │ │ │ │ b 31f7bc │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 31f95c │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 31f7bc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31f7bc │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f980 │ │ │ │ @@ -209073,15 +209073,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e6c8 │ │ │ │ b 31f7bc │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209116,23 +209116,23 @@ │ │ │ │ bne 31f7bc │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ b 31f7bc │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 31f904 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 31f7bc │ │ │ │ mov r2, #1 │ │ │ │ @@ -209146,41 +209146,41 @@ │ │ │ │ b 31f888 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r8, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r8, r0, ror r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq fp, r8, r8, asr #14 │ │ │ │ - addeq fp, r0, r8, lsl #31 │ │ │ │ - strheq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r0, r4, asr fp │ │ │ │ - addeq fp, r0, ip, lsl pc │ │ │ │ - ldrdeq fp, [r0], r0 │ │ │ │ - @ instruction: 0x006cf890 │ │ │ │ + addeq fp, r0, r8, lsr #30 │ │ │ │ + rsbeq sl, fp, r4, asr r8 │ │ │ │ + ldrsheq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0080bebc │ │ │ │ + addeq fp, r0, r0, ror lr │ │ │ │ + rsbeq pc, ip, r0, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 31fa08 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ add r1, pc, #88 @ 0x58 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #64 @ 0x40 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, #10 │ │ │ │ add r4, r4, #960 @ 0x3c0 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #-8] │ │ │ │ str r2, [r4, #-4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -209192,53 +209192,53 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d2254 <__bss_end__@@Base+0xfdc09684> │ │ │ │ blcc fe9d2258 <__bss_end__@@Base+0xfdc09688> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31fa64 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ umulleq lr, sl, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #1 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #1036] @ 0x40c │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1040] @ 0x410 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #2 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #4 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #8 │ │ │ │ beq 31faf4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31fa68 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -209265,24 +209265,24 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r2, #1004 @ 0x3ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r2, #980] @ 0x3d4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fc68 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fc24 │ │ │ │ add r7, r4, #920 @ 0x398 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af0c8 │ │ │ │ + bl 8af068 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31fbcc │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ add r1, r7, r0 │ │ │ │ sub r2, r2, r0 │ │ │ │ str r2, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -209336,15 +209336,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #88] @ 31fcec │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fc68 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq 31fc00 │ │ │ │ lsr r1, r6, #5 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -209369,45 +209369,45 @@ │ │ │ │ ldr r1, [pc, #140] @ 31fd9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #112] @ 31fda0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #100] @ 31fda4 │ │ │ │ ldr r0, [pc, #100] @ 31fda8 │ │ │ │ ldr r1, [pc, #100] @ 31fdac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq fp, r0, r0, asr #20 │ │ │ │ - rsbeq sl, fp, r0, asr #5 │ │ │ │ - rsbseq r2, r0, ip, asr r5 │ │ │ │ + addeq fp, r0, r0, ror #19 │ │ │ │ + rsbeq sl, fp, r0, ror #4 │ │ │ │ + ldrsheq r2, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ muleq r0, r4, sl │ │ │ │ addeq lr, sl, r8, lsr #19 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ addseq r6, r6, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -209448,15 +209448,15 @@ │ │ │ │ ldr r4, [r5, #976] @ 0x3d0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31fe18 │ │ │ │ ldr r3, [r5, #940] @ 0x3ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 31fe18 │ │ │ │ add r0, r5, #1004 @ 0x3ec │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ ldr r2, [r5, #940] @ 0x3ac │ │ │ │ ldr r3, [r5, #972] @ 0x3cc │ │ │ │ sub r2, r2, #1 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #940] @ 0x3ac │ │ │ │ @@ -209478,54 +209478,54 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ beq 31fe18 │ │ │ │ ldr r1, [pc, #280] @ 31ffe4 │ │ │ │ ldr r0, [pc, #280] @ 31ffe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe18 │ │ │ │ ldr r3, [pc, #248] @ 31ffe0 │ │ │ │ ldr r4, [r5, #988] @ 0x3dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe18 │ │ │ │ ldr r1, [pc, #236] @ 31ffec │ │ │ │ ldr r0, [pc, #236] @ 31fff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe18 │ │ │ │ ldr r3, [pc, #196] @ 31ffe0 │ │ │ │ ldr r4, [r5, #992] @ 0x3e0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe18 │ │ │ │ ldr r1, [pc, #192] @ 31fff4 │ │ │ │ ldr r0, [pc, #192] @ 31fff8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe18 │ │ │ │ ldr r3, [pc, #144] @ 31ffe0 │ │ │ │ ldr r4, [r5, #996] @ 0x3e4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe18 │ │ │ │ ldr r1, [pc, #148] @ 31fffc │ │ │ │ ldr r0, [pc, #148] @ 320000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe18 │ │ │ │ ldr r4, [r5, #960] @ 0x3c0 │ │ │ │ b 31fe18 │ │ │ │ ldr r4, [r5, #964] @ 0x3c4 │ │ │ │ b 31fe18 │ │ │ │ ldr r1, [pc, #76] @ 31ffe0 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ @@ -209533,38 +209533,38 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 31fe14 │ │ │ │ ldr r1, [pc, #92] @ 320004 │ │ │ │ ldr r0, [pc, #92] @ 320008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe14 │ │ │ │ ldr r1, [pc, #72] @ 32000c │ │ │ │ ldr r0, [pc, #72] @ 320010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 31fe14 │ │ │ │ addseq fp, r8, ip, asr #32 │ │ │ │ - addeq fp, r0, r0, asr #18 │ │ │ │ + addeq fp, r0, r0, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq fp, r0, r4, lsl #17 │ │ │ │ - rsbeq pc, ip, ip, lsl r2 @ │ │ │ │ - addeq fp, r0, r0, asr r8 │ │ │ │ - rsbeq pc, ip, r8, lsl #4 │ │ │ │ - addeq fp, r0, ip, lsl r8 │ │ │ │ - strdeq pc, [ip], #-16 @ │ │ │ │ - addeq fp, r0, r8, ror #15 │ │ │ │ - ldrdeq pc, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq fp, r0, r8, lsr #15 │ │ │ │ + addeq fp, r0, r4, lsr #16 │ │ │ │ strheq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq fp, r0, ip, lsl #15 │ │ │ │ - rsbeq pc, ip, r8, lsl #2 │ │ │ │ + strdeq fp, [r0], r0 │ │ │ │ + rsbeq pc, ip, r8, lsr #3 │ │ │ │ + @ instruction: 0x0080b7bc │ │ │ │ + @ instruction: 0x006cf190 │ │ │ │ + addeq fp, r0, r8, lsl #15 │ │ │ │ + rsbeq pc, ip, r8, ror r1 @ │ │ │ │ + addeq fp, r0, r8, asr #14 │ │ │ │ + rsbeq pc, ip, ip, asr r1 @ │ │ │ │ + addeq fp, r0, ip, lsr #14 │ │ │ │ + rsbeq pc, ip, r8, lsr #1 │ │ │ │ ldr r3, [r0, #968] @ 0x3c8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #972] @ 0x3cc │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -209683,15 +209683,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320210 │ │ │ │ ldr r1, [pc, #1132] @ 32066c │ │ │ │ ldr r0, [pc, #1132] @ 320670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ tst r5, #16 │ │ │ │ bne 3205e8 │ │ │ │ tst r5, #32 │ │ │ │ beq 320604 │ │ │ │ ldr r3, [pc, #1204] @ 3206dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209708,24 +209708,24 @@ │ │ │ │ bcc 3200f8 │ │ │ │ ldr r3, [r4, #1000] @ 0x3e8 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 32028c │ │ │ │ add r1, pc, #976 @ 0x3d0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r5, [r4, #968] @ 0x3c8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #948 @ 0x3b4 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, #10 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #952] @ 0x3b8 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ b 3200f8 │ │ │ │ ldr r3, [pc, #1064] @ 3206dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209757,15 +209757,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320338 │ │ │ │ ldr r1, [pc, #856] @ 320680 │ │ │ │ ldr r0, [pc, #856] @ 320684 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ tst r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #936] @ 0x3a8 │ │ │ │ b 3200f8 │ │ │ │ ldr r3, [pc, #908] @ 3206dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209841,17 +209841,17 @@ │ │ │ │ ldr r1, [pc, #576] @ 3206b0 │ │ │ │ ldr r0, [pc, #576] @ 3206b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r8, [r4, #980] @ 0x3d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r3, #16 │ │ │ │ and r8, r8, #3 │ │ │ │ movne r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ @@ -209862,15 +209862,15 @@ │ │ │ │ ldr r5, [r2] │ │ │ │ ands r2, r5, #2048 @ 0x800 │ │ │ │ moveq r5, r2 │ │ │ │ beq 3204e0 │ │ │ │ ldr r0, [pc, #484] @ 3206b8 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sp │ │ │ │ bl 254080 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -209907,15 +209907,15 @@ │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r7 │ │ │ │ adc r3, r3, r9 │ │ │ │ ldr r0, [r4, #944] @ 0x3b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r1, [pc, #324] @ 3206dc │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3200f8 │ │ │ │ ldr r0, [pc, #276] @ 3206c0 │ │ │ │ ldr r1, [pc, #316] @ 3206ec │ │ │ │ @@ -209929,15 +209929,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 3206c4 │ │ │ │ ldr r0, [pc, #244] @ 3206c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [pc, #236] @ 3206dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 320790 │ │ │ │ tst r5, #32 │ │ │ │ bne 320234 │ │ │ │ @@ -209949,86 +209949,86 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320234 │ │ │ │ ldr r1, [pc, #164] @ 3206cc │ │ │ │ ldr r0, [pc, #164] @ 3206d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 320234 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d2e4c <__bss_end__@@Base+0xfdc0a27c> │ │ │ │ blcc fe9d2e50 <__bss_end__@@Base+0xfdc0a280> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sl, r8, r4, lsr #27 │ │ │ │ addseq sl, r8, r0, ror sp │ │ │ │ - addeq fp, r0, r2, ror r6 │ │ │ │ + addeq fp, r0, r2, lsl r6 │ │ │ │ addseq sl, r8, r4, lsr #26 │ │ │ │ @ instruction: 0x0098acd8 │ │ │ │ addseq sl, r8, r4, lsr #25 │ │ │ │ addseq sl, r8, ip, ror #24 │ │ │ │ - addeq fp, r0, r0, asr r5 │ │ │ │ - rsbeq lr, ip, ip, ror pc │ │ │ │ + strdeq fp, [r0], r0 │ │ │ │ + rsbeq lr, ip, ip, lsl pc │ │ │ │ addseq sl, r8, ip, asr fp │ │ │ │ - addeq fp, r0, r4, ror #8 │ │ │ │ - rsbeq lr, ip, r4, lsl #31 │ │ │ │ - addeq fp, r0, r8, lsr #8 │ │ │ │ - rsbeq lr, ip, r0, asr #27 │ │ │ │ - addseq sl, r8, r0, asr #21 │ │ │ │ + addeq fp, r0, r4, lsl #8 │ │ │ │ + rsbeq lr, ip, r4, lsr #30 │ │ │ │ addeq fp, r0, r8, asr #7 │ │ │ │ - rsbeq lr, ip, r8, lsr pc │ │ │ │ + rsbeq lr, ip, r0, ror #26 │ │ │ │ + addseq sl, r8, r0, asr #21 │ │ │ │ + addeq fp, r0, r8, ror #6 │ │ │ │ + ldrdeq lr, [ip], #-232 @ 0xffffff18 @ │ │ │ │ addseq sl, r8, r0, ror sl │ │ │ │ - addeq fp, r0, r8, ror r3 │ │ │ │ - rsbeq lr, ip, r0, lsr sp │ │ │ │ + addeq fp, r0, r8, lsl r3 │ │ │ │ + ldrdeq lr, [ip], #-192 @ 0xffffff40 @ │ │ │ │ addseq sl, r8, r4, lsr #20 │ │ │ │ - addeq fp, r0, ip, lsr #6 │ │ │ │ - strheq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + addeq fp, r0, ip, asr #5 │ │ │ │ + rsbeq lr, ip, ip, asr lr │ │ │ │ @ instruction: 0x0098a9d8 │ │ │ │ - addeq fp, r0, r0, ror #5 │ │ │ │ - rsbeq lr, ip, ip, lsl lr │ │ │ │ - ldrdeq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + addeq fp, r0, r0, lsl #5 │ │ │ │ + strheq lr, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq lr, ip, r4, ror sp │ │ │ │ @ instruction: 0x0098a8dc │ │ │ │ addseq sl, r8, r8, ror r8 │ │ │ │ - addeq fp, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x006ceb94 │ │ │ │ - addeq fp, r0, r8, lsr #2 │ │ │ │ - rsbeq lr, ip, r8, asr #23 │ │ │ │ - addeq fp, r0, r0, asr #32 │ │ │ │ - rsbeq lr, ip, ip, lsl #22 │ │ │ │ + addeq fp, r0, r0, lsr #2 │ │ │ │ + rsbeq lr, ip, r4, lsr fp │ │ │ │ + addeq fp, r0, r8, asr #1 │ │ │ │ + rsbeq lr, ip, r8, ror #22 │ │ │ │ + addeq sl, r0, r0, ror #31 │ │ │ │ + rsbeq lr, ip, ip, lsr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq fp, r0, ip │ │ │ │ - rsbeq lr, ip, r4, lsl #22 │ │ │ │ + addeq sl, r0, ip, lsr #31 │ │ │ │ + rsbeq lr, ip, r4, lsr #21 │ │ │ │ addseq sl, r8, r4, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r0, ip, asr #31 │ │ │ │ - strheq lr, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x0080afb8 │ │ │ │ - rsbeq lr, ip, r8, lsl #20 │ │ │ │ - umulleq sl, r0, ip, pc @ │ │ │ │ - rsbeq lr, ip, r4, lsl sl │ │ │ │ + addeq sl, r0, ip, ror #30 │ │ │ │ + rsbeq lr, ip, ip, asr r9 │ │ │ │ + addeq sl, r0, r8, asr pc │ │ │ │ + rsbeq lr, ip, r8, lsr #19 │ │ │ │ + addeq sl, r0, ip, lsr pc │ │ │ │ + strheq lr, [ip], #-148 @ 0xffffff6c @ │ │ │ │ ldr r1, [pc, #-60] @ 3206d4 │ │ │ │ ldr r0, [pc, #-60] @ 3206d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ tst r5, #768 @ 0x300 │ │ │ │ beq 320250 │ │ │ │ ldr r3, [pc, #-84] @ 3206dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320250 │ │ │ │ ldr r1, [pc, #-100] @ 3206e0 │ │ │ │ ldr r0, [pc, #-100] @ 3206e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 320250 │ │ │ │ ldr r2, [pc, #-120] @ 3206e8 │ │ │ │ ldr r3, [pc, #-120] @ 3206ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -210041,22 +210041,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 320478 │ │ │ │ ldr r1, [pc, #-160] @ 3206f8 │ │ │ │ ldr r0, [pc, #-160] @ 3206fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 320218 │ │ │ │ ldr r1, [pc, #-180] @ 320700 │ │ │ │ ldr r0, [pc, #-180] @ 320704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 320604 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ 320860 │ │ │ │ ldr r2, [pc, #128] @ 320864 │ │ │ │ @@ -210064,15 +210064,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #60 @ 0x3c │ │ │ │ str r2, [r0, #960] @ 0x3c0 │ │ │ │ str r2, [r0, #964] @ 0x3c4 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ @@ -210088,17 +210088,17 @@ │ │ │ │ ldr r4, [pc, #32] @ 32086c │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 31fa68 │ │ │ │ - addeq sl, r0, ip, ror #30 │ │ │ │ - rsbeq lr, ip, r8, lsl #22 │ │ │ │ - rsbeq lr, ip, r4, lsr #22 │ │ │ │ + addeq sl, r0, ip, lsl #30 │ │ │ │ + rsbeq lr, ip, r8, lsr #21 │ │ │ │ + rsbeq lr, ip, r4, asr #21 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 320930 │ │ │ │ ldr r2, [pc, #168] @ 320934 │ │ │ │ @@ -210106,51 +210106,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #120] @ 32093c │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ ldr r2, [pc, #88] @ 320940 │ │ │ │ ldr r1, [pc, #88] @ 320944 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #944] @ 0x3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r4, #1004 @ 0x3ec │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, r4, asr #29 │ │ │ │ - rsbeq lr, ip, r0, ror #20 │ │ │ │ - rsbeq lr, ip, ip, ror sl │ │ │ │ + addeq sl, r0, r4, ror #28 │ │ │ │ + rsbeq lr, ip, r0, lsl #20 │ │ │ │ + rsbeq lr, ip, ip, lsl sl │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -210162,122 +210162,122 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #336] @ 320ae4 │ │ │ │ ldr r1, [pc, #336] @ 320ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #324] @ 320aec │ │ │ │ ldr r7, [pc, #324] @ 320af0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #296] @ 320af4 │ │ │ │ ldr r1, [pc, #296] @ 320af8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754bd8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r9, r5, #1040 @ 0x410 │ │ │ │ add fp, r5, #752 @ 0x2f0 │ │ │ │ str r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 7542b4 │ │ │ │ + bl 754254 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 33fd2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r9 │ │ │ │ bl 33fd2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r9, #4 │ │ │ │ bl 33fd2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r9, #8 │ │ │ │ bl 33fd2c │ │ │ │ ldr r2, [pc, #112] @ 320afc │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33fe2c │ │ │ │ - strdeq sl, [r0], r0 │ │ │ │ - strheq lr, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, ip, r0, lsl #19 │ │ │ │ - rsbeq r9, fp, r4, asr #12 │ │ │ │ - rsbseq r1, r0, r4, ror #17 │ │ │ │ - rsbeq ip, ip, ip, lsl #16 │ │ │ │ - rsbeq ip, ip, r0, lsr #16 │ │ │ │ + umulleq sl, r0, r0, sp │ │ │ │ + rsbeq lr, ip, r0, asr r9 │ │ │ │ + rsbeq lr, ip, r0, lsr #18 │ │ │ │ + rsbeq r9, fp, r4, ror #11 │ │ │ │ + rsbseq r1, r0, r4, lsl #17 │ │ │ │ + rsbeq ip, ip, ip, lsr #15 │ │ │ │ + rsbeq ip, ip, r0, asr #15 │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ - rsbeq lr, ip, r8, asr r9 │ │ │ │ + strdeq lr, [ip], #-136 @ 0xffffff78 @ │ │ │ │ addeq sp, sl, r8, asr ip │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 320b24 │ │ │ │ ldr r3, [pc, #32] @ 320b34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sl, r0, r8, asr #25 │ │ │ │ + addeq sl, r0, r8, ror #24 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -210285,15 +210285,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 320b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sp, sl, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 320c08 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210303,15 +210303,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -210321,18 +210321,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 320bfc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7534a8 │ │ │ │ - addeq sl, r0, ip, lsr ip │ │ │ │ - rsbeq lr, ip, ip, lsr r8 │ │ │ │ - rsbeq lr, ip, r4, asr r8 │ │ │ │ + b 753448 │ │ │ │ + ldrdeq sl, [r0], ip │ │ │ │ + ldrdeq lr, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq lr, [ip], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 320e80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 320e84 │ │ │ │ @@ -210340,15 +210340,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 320e8c │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -210390,15 +210390,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 320e48 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320d4c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -210471,27 +210471,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 320d38 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320d4c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 320d38 │ │ │ │ - addeq sl, r0, r4, lsr #23 │ │ │ │ - rsbeq lr, ip, r8, asr #15 │ │ │ │ - rsbeq lr, ip, r8, ror #15 │ │ │ │ - addeq sl, r0, ip, lsr fp │ │ │ │ + addeq sl, r0, r4, asr #22 │ │ │ │ + rsbeq lr, ip, r8, ror #14 │ │ │ │ + rsbeq lr, ip, r8, lsl #15 │ │ │ │ + ldrdeq sl, [r0], ip │ │ │ │ bge fedcb944 <__bss_end__@@Base+0xfe002d74> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -210561,17 +210561,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 320fd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bge fedcba74 <__bss_end__@@Base+0xfe002ea4> │ │ │ │ - addeq sl, r0, r0, lsr r8 │ │ │ │ - rsbeq lr, ip, r0, ror #8 │ │ │ │ - rsbeq lr, ip, r0, lsl #9 │ │ │ │ + ldrdeq sl, [r0], r0 │ │ │ │ + rsbeq lr, ip, r0, lsl #8 │ │ │ │ + rsbeq lr, ip, r0, lsr #8 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 321120 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -210580,25 +210580,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 321124 │ │ │ │ ldr r1, [pc, #292] @ 321128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #272] @ 32112c │ │ │ │ ldr r1, [pc, #272] @ 321130 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #240] @ 321134 │ │ │ │ ldr r1, [pc, #240] @ 321138 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 32113c │ │ │ │ @@ -210635,44 +210635,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #112] @ 321168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, ip, ror #15 │ │ │ │ - ldrdeq r8, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r1, r0, r4, ror r2 │ │ │ │ - rsbeq lr, ip, r4, asr #7 │ │ │ │ - ldrdeq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq sl, r0, ip, lsl #15 │ │ │ │ + rsbeq r8, fp, r8, ror pc │ │ │ │ + rsbseq r1, r0, r4, lsl r2 │ │ │ │ + rsbeq lr, ip, r4, ror #6 │ │ │ │ + rsbeq lr, ip, ip, ror r3 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq lr, ip, r8, lsl #7 │ │ │ │ + rsbeq lr, ip, r8, lsr #6 │ │ │ │ addseq r5, r6, r0, lsr #2 │ │ │ │ umulleq sp, sl, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 32128c │ │ │ │ @@ -210758,28 +210758,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, ip, lsl r5 │ │ │ │ - rsbeq lr, ip, r8, asr r1 │ │ │ │ - rsbeq lr, ip, r4, asr #2 │ │ │ │ + @ instruction: 0x0080a4bc │ │ │ │ + strdeq lr, [ip], #-8 @ │ │ │ │ + rsbeq lr, ip, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 32137c │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -210788,28 +210788,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, r4, lsr #9 │ │ │ │ - rsbeq lr, ip, r0, ror #1 │ │ │ │ - rsbeq lr, ip, ip, asr #1 │ │ │ │ + addeq sl, r0, r4, asr #8 │ │ │ │ + rsbeq lr, ip, r0, lsl #1 │ │ │ │ + rsbeq lr, ip, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 32141c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 321420 │ │ │ │ @@ -210817,15 +210817,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 3213f0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -210839,32 +210839,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, r0, lsr r4 │ │ │ │ - rsbeq lr, ip, ip, asr r0 │ │ │ │ - rsbeq lr, ip, r0, ror r0 │ │ │ │ + ldrdeq sl, [r0], r0 │ │ │ │ + strdeq sp, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, ip, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 321504 │ │ │ │ ldr r2, [pc, #196] @ 321508 │ │ │ │ ldr r1, [pc, #196] @ 32150c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #164] @ 321510 │ │ │ │ ldr r8, [pc, #164] @ 321514 │ │ │ │ ldr r7, [pc, #164] @ 321518 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210872,42 +210872,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 321498 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 3214e4 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32148c │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ cmp r4, r6 │ │ │ │ bne 321498 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umulleq sl, r0, r4, r3 │ │ │ │ - rsbeq sp, ip, r0, asr #31 │ │ │ │ - ldrdeq sp, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + addeq sl, r0, r4, lsr r3 │ │ │ │ + rsbeq sp, ip, r0, ror #30 │ │ │ │ + rsbeq sp, ip, r4, ror pc │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210926,15 +210926,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 321848 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 32184c │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -210955,15 +210955,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 3216e8 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8af0e4 │ │ │ │ + bl 8af084 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 32173c │ │ │ │ mov r5, r1 │ │ │ │ b 321734 │ │ │ │ tst r5, #1 │ │ │ │ @@ -211102,21 +211102,21 @@ │ │ │ │ b 321784 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 321784 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r0, r0, lsr #5 │ │ │ │ + addeq sl, r0, r0, asr #4 │ │ │ │ @ instruction: 0x009898dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq sp, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sp, ip, r0, lsr #29 │ │ │ │ - addeq sl, r0, pc, lsr #4 │ │ │ │ - addeq sl, r0, lr, lsl r1 │ │ │ │ + rsbeq sp, ip, r4, asr lr │ │ │ │ + rsbeq sp, ip, r0, asr #28 │ │ │ │ + addeq sl, r0, pc, asr #3 │ │ │ │ + strheq sl, [r0], lr │ │ │ │ addseq r9, r8, r4, lsr r7 │ │ │ │ addseq r9, r8, r0, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 32189c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -211156,32 +211156,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b42f0 │ │ │ │ + b 9b4290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -211192,60 +211192,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 3219a4 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ tst r1, #1 │ │ │ │ bne 3219d4 │ │ │ │ tst r1, #2 │ │ │ │ beq 321a30 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321a30 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3219f4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 3219ac │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 321a1c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 3219ac │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ tst r1, #8 │ │ │ │ beq 321a44 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 321994 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 321b2c │ │ │ │ @@ -211257,30 +211257,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ ldr r2, [pc, #72] @ 321b34 │ │ │ │ ldr r3, [pc, #64] @ 321b30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -211329,47 +211329,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 321ca0 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d857c │ │ │ │ + bl 9d851c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d8584 │ │ │ │ + bl 9d8524 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d87c8 │ │ │ │ + bl 9d8768 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d89fc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 321d7c │ │ │ │ - bl 9d87c8 │ │ │ │ + bl 9d8768 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8d88 │ │ │ │ + bl 9d8d28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d8584 │ │ │ │ + bl 9d8524 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d8630 │ │ │ │ - bl 9d8d88 │ │ │ │ + bl 9d85d0 │ │ │ │ + bl 9d8d28 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ ldr r3, [pc, #304] @ 321d80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 321cb8 │ │ │ │ ldr r2, [pc, #288] @ 321d84 │ │ │ │ ldr r3, [pc, #268] @ 321d74 │ │ │ │ @@ -211412,51 +211412,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 321d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 321c5c │ │ │ │ ldr r0, [pc, #80] @ 321da0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 321c5c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009892d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009892bc │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r8, r0, asr #3 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, ip, r0, lsr #16 │ │ │ │ - rsbeq sp, ip, ip, asr r8 │ │ │ │ + rsbeq sp, ip, r0, asr #15 │ │ │ │ + strdeq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 321eec │ │ │ │ ldr r2, [pc, #304] @ 321ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211465,19 +211465,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 321e74 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -211523,29 +211523,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 321e5c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #32] @ 321ef8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 321e74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, r8, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, r8, lsr #31 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 321f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq ip, sl, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -211563,29 +211563,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 999904 │ │ │ │ + bl 9998a4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 999904 │ │ │ │ + bl 9998a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, r4 │ │ │ │ bl 321da4 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -211619,21 +211619,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ mov r0, r4 │ │ │ │ bl 321b38 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 321da4 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211655,15 +211655,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538f4 │ │ │ │ ldr r2, [pc, #80] @ 322120 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -211686,32 +211686,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 32219c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr lr, [pc, #60] @ 3221a0 │ │ │ │ ldr ip, [pc, #60] @ 3221a4 │ │ │ │ ldr r1, [pc, #60] @ 3221a8 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - strdeq r9, [r0], ip │ │ │ │ - rsbeq r7, fp, ip, lsl #29 │ │ │ │ - rsbseq r0, r0, ip, lsr #2 │ │ │ │ + b 74f224 │ │ │ │ + umulleq r9, r0, ip, r6 │ │ │ │ + rsbeq r7, fp, ip, lsr #28 │ │ │ │ + rsbseq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r4, r6, ip, lsl #11 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 3221e4 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -211746,26 +211746,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e90 │ │ │ │ + bl 999e30 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 322270 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32196c │ │ │ │ mov r0, r5 │ │ │ │ - bl 99996c │ │ │ │ + bl 99990c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 32225c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 32238c │ │ │ │ @@ -211774,40 +211774,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #196] @ 322398 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr r1, [pc, #152] @ 32239c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ ldr r0, [pc, #120] @ 3223a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 33ee30 │ │ │ │ ldr r0, [pc, #104] @ 3223a4 │ │ │ │ ldr r3, [pc, #104] @ 3223a8 │ │ │ │ @@ -211816,28 +211816,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99991c │ │ │ │ + bl 9998bc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99991c │ │ │ │ + bl 9998bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321f0c │ │ │ │ - addeq r9, r0, r4, lsr #11 │ │ │ │ - rsbeq sp, ip, ip, ror r3 │ │ │ │ - rsbseq r4, r2, r0, asr #23 │ │ │ │ + addeq r9, r0, r4, asr #10 │ │ │ │ + rsbeq sp, ip, ip, lsl r3 │ │ │ │ + rsbseq r4, r2, r0, ror #22 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -211851,46 +211851,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8afe54 │ │ │ │ + bl 8afdf4 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32241c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 322438 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 999964 │ │ │ │ + bl 999904 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 999964 │ │ │ │ + bl 999904 │ │ │ │ ldr r0, [pc, #28] @ 32246c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33eff0 │ │ │ │ - addeq r9, r0, r0, ror r4 │ │ │ │ - rsbeq sp, ip, ip, asr #4 │ │ │ │ - @ instruction: 0x00724a90 │ │ │ │ + addeq r9, r0, r0, lsl r4 │ │ │ │ + rsbeq sp, ip, ip, ror #3 │ │ │ │ + rsbseq r4, r2, r0, lsr sl │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211908,41 +211908,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 32251c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32196c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 3224bc │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 999e90 │ │ │ │ + bl 999e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322508 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99996c │ │ │ │ + bl 99990c │ │ │ │ b 322514 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -211993,15 +211993,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 3225b4 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af0c8 │ │ │ │ + bl 8af068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 322648 │ │ │ │ cmn r0, #1 │ │ │ │ bne 3225c4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -212013,15 +212013,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 322760 │ │ │ │ ldr r2, [pc, #356] @ 3227cc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 3225c4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -212029,19 +212029,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32273c │ │ │ │ mov r0, r5 │ │ │ │ - bl 999ae8 │ │ │ │ + bl 999a88 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 3225f8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -212051,15 +212051,15 @@ │ │ │ │ bne 322608 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 32196c │ │ │ │ b 322608 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -212100,26 +212100,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strdeq r9, [r0], r8 │ │ │ │ - strdeq ip, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq ip, ip, r0, asr #30 │ │ │ │ - ldrdeq r9, [r0], r4 │ │ │ │ - ldrdeq ip, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, ip, ip, lsr pc │ │ │ │ - strheq r9, [r0], r0 │ │ │ │ - strheq ip, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + umulleq r9, r0, r8, r0 │ │ │ │ + @ instruction: 0x006cce98 │ │ │ │ + rsbeq ip, ip, r0, ror #29 │ │ │ │ + addeq r9, r0, r4, ror r0 │ │ │ │ + rsbeq ip, ip, r4, ror lr │ │ │ │ ldrdeq ip, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r9, r0, ip, lsl #1 │ │ │ │ - rsbeq ip, ip, ip, lsl #29 │ │ │ │ - @ instruction: 0x006cce9c │ │ │ │ + addeq r9, r0, r0, asr r0 │ │ │ │ + rsbeq ip, ip, r0, asr lr │ │ │ │ + rsbeq ip, ip, ip, ror lr │ │ │ │ + addeq r9, r0, ip, lsr #32 │ │ │ │ + rsbeq ip, ip, ip, lsr #28 │ │ │ │ + rsbeq ip, ip, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -212160,15 +212160,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3229ac │ │ │ │ ldr r2, [pc, #284] @ 3229d0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -212197,29 +212197,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 3228c8 │ │ │ │ ldr r0, [pc, #128] @ 3229d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 322990 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322920 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 322920 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322920 │ │ │ │ ldr r0, [pc, #76] @ 3229d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -212229,19 +212229,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3229e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq ip, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, ip, ip, lsr sp │ │ │ │ - addeq r8, r0, r8, lsl #29 │ │ │ │ - rsbeq ip, ip, r4, lsl #25 │ │ │ │ - rsbeq ip, ip, ip, ror #25 │ │ │ │ + rsbeq ip, ip, r4, asr sp │ │ │ │ + ldrdeq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r8, r0, r8, lsr #28 │ │ │ │ + rsbeq ip, ip, r4, lsr #24 │ │ │ │ + rsbeq ip, ip, ip, lsl #25 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212392,15 +212392,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 322aa8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8af328 │ │ │ │ + bl 8af2c8 │ │ │ │ b 322aa8 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 322aa8 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -212410,15 +212410,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 322aa8 │ │ │ │ mov r0, r6 │ │ │ │ bl 321a58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #756] @ 322fa8 │ │ │ │ ldr r3, [pc, #724] @ 322f8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212427,24 +212427,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 999904 │ │ │ │ + bl 9998a4 │ │ │ │ b 322b9c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 322e74 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -212490,22 +212490,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 322fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 322a74 │ │ │ │ cmp r4, #0 │ │ │ │ bne 322b40 │ │ │ │ tst r3, #15 │ │ │ │ beq 322aa8 │ │ │ │ b 322b50 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -212523,15 +212523,15 @@ │ │ │ │ b 322bf0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 999904 │ │ │ │ + bl 9998a4 │ │ │ │ b 322ba4 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 322fc0 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -212560,68 +212560,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 322eac │ │ │ │ b 322b74 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999e90 │ │ │ │ + bl 999e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322f58 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99996c │ │ │ │ + bl 99990c │ │ │ │ b 322d34 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 322b50 │ │ │ │ b 322b3c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 322bf0 │ │ │ │ ldr r0, [pc, #128] @ 322fc8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 322a74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999ae8 │ │ │ │ + bl 999a88 │ │ │ │ b 322f0c │ │ │ │ ldr r3, [pc, #96] @ 322fcc │ │ │ │ ldr r1, [pc, #96] @ 322fd0 │ │ │ │ ldr r0, [pc, #96] @ 322fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 322fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r8, r8, r0, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009883d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r8, r0, r4, lsr #27 │ │ │ │ + addeq r8, r0, r4, asr #26 │ │ │ │ addseq r8, r8, r4, ror r3 │ │ │ │ addseq r8, r8, ip, asr #5 │ │ │ │ addseq r8, r8, ip, lsr #4 │ │ │ │ addseq r8, r8, r0, ror r1 │ │ │ │ addseq r8, r8, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, ip, ip, asr r9 │ │ │ │ + strdeq ip, [ip], #-140 @ 0xffffff74 @ │ │ │ │ umullseq r7, r8, r4, pc @ │ │ │ │ addseq r7, r8, ip, asr #30 │ │ │ │ - rsbeq ip, ip, ip, asr #16 │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ - rsbeq ip, ip, ip, asr #13 │ │ │ │ - rsbeq ip, ip, r8, asr #15 │ │ │ │ + rsbeq ip, ip, ip, ror #15 │ │ │ │ + addeq r8, r0, r0, ror r8 │ │ │ │ + rsbeq ip, ip, ip, ror #12 │ │ │ │ + rsbeq ip, ip, r8, ror #14 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -212738,15 +212738,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 32196c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 32307c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ b 32307c │ │ │ │ ldr r3, [pc, #412] @ 323374 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323090 │ │ │ │ ldr r3, [pc, #396] @ 323378 │ │ │ │ @@ -212762,22 +212762,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 323380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 323090 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 32327c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -212791,15 +212791,15 @@ │ │ │ │ bl 321da4 │ │ │ │ b 323258 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 32307c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 323320 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3232ec │ │ │ │ @@ -212809,31 +212809,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 3231b0 │ │ │ │ ldr r0, [pc, #168] @ 323384 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 323090 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 3232c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999ae8 │ │ │ │ + bl 999a88 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 3232b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 323388 │ │ │ │ ldr r1, [pc, #72] @ 32338c │ │ │ │ ldr r0, [pc, #72] @ 323390 │ │ │ │ @@ -212842,50 +212842,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, r8, r0, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r8, r8, ror #27 │ │ │ │ - ldrdeq r8, [r0], fp │ │ │ │ + addeq r8, r0, fp, ror r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r8, ip, lsl #27 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, ip, r0, lsl #11 │ │ │ │ - rsbeq ip, ip, ip, lsl r5 │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ - strdeq ip, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq ip, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, ip, r0, lsr #10 │ │ │ │ + strheq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + umulleq r8, r0, ip, r4 │ │ │ │ + @ instruction: 0x006cc298 │ │ │ │ + @ instruction: 0x006cc394 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 3233a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ ldrdeq fp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 323434 │ │ │ │ ldr r2, [pc, #112] @ 323438 │ │ │ │ ldr r1, [pc, #112] @ 32343c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #84] @ 323440 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #68] @ 323444 │ │ │ │ ldr r2, [pc, #68] @ 323448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -212893,17 +212893,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r0, ip, ror #9 │ │ │ │ - rsbeq r6, fp, r0, lsl #24 │ │ │ │ - rsbeq lr, pc, r0, lsr #29 │ │ │ │ + addeq r8, r0, ip, lsl #9 │ │ │ │ + rsbeq r6, fp, r0, lsr #23 │ │ │ │ + rsbeq lr, pc, r0, asr #28 │ │ │ │ addseq r3, r6, r4, asr #19 │ │ │ │ addeq fp, sl, r8, ror r6 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212915,15 +212915,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 3234dc │ │ │ │ ldr r1, [pc, #96] @ 3234e0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #76] @ 3234e4 │ │ │ │ ldr r2, [pc, #76] @ 3234e8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -212934,17 +212934,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r8, r0, r4, asr r4 │ │ │ │ - rsbeq ip, ip, r4, ror #9 │ │ │ │ - strdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r8, [r0], r4 │ │ │ │ + rsbeq ip, ip, r4, lsl #9 │ │ │ │ + @ instruction: 0x006cc49c │ │ │ │ addseq r7, r8, ip, lsl #19 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 32358c │ │ │ │ @@ -212956,15 +212956,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 323590 │ │ │ │ ldr r1, [pc, #116] @ 323594 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #92] @ 323598 │ │ │ │ ldr r2, [pc, #92] @ 32359c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -212979,17 +212979,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x008083b4 │ │ │ │ - rsbeq ip, ip, r4, asr #8 │ │ │ │ - rsbeq ip, ip, r0, ror #8 │ │ │ │ + addeq r8, r0, r4, asr r3 │ │ │ │ + rsbeq ip, ip, r4, ror #7 │ │ │ │ + rsbeq ip, ip, r0, lsl #8 │ │ │ │ addseq r7, r8, r8, ror #17 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 323634 │ │ │ │ @@ -212999,42 +212999,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 323638 │ │ │ │ ldr r1, [pc, #108] @ 32363c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #88] @ 323640 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r2, [pc, #56] @ 323644 │ │ │ │ ldr r1, [pc, #56] @ 323648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f4c8 │ │ │ │ - addeq r8, r0, r0, lsl #6 │ │ │ │ - @ instruction: 0x006cc398 │ │ │ │ - strheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r3, r2, r8, lsl #17 │ │ │ │ - rsbeq r6, fp, ip, asr #19 │ │ │ │ - rsbeq lr, pc, ip, ror #24 │ │ │ │ + b 74f468 │ │ │ │ + addeq r8, r0, r0, lsr #5 │ │ │ │ + rsbeq ip, ip, r8, lsr r3 │ │ │ │ + rsbeq ip, ip, r0, asr r3 │ │ │ │ + rsbseq r3, r2, r8, lsr #16 │ │ │ │ + rsbeq r6, fp, ip, ror #18 │ │ │ │ + rsbeq lr, pc, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 323798 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213043,28 +213043,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #268] @ 3237a4 │ │ │ │ ldr r1, [pc, #268] @ 3237a8 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750964 │ │ │ │ + bl 750904 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3236ec │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213091,42 +213091,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe2c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fd2c │ │ │ │ - addeq r8, r0, r4, asr r2 │ │ │ │ - rsbeq ip, ip, ip, ror #5 │ │ │ │ - rsbeq ip, ip, r8, lsl #6 │ │ │ │ - rsbeq r6, fp, ip, lsr r9 │ │ │ │ - ldrdeq lr, [pc], #-188 @ │ │ │ │ + strdeq r8, [r0], r4 │ │ │ │ + rsbeq ip, ip, ip, lsl #5 │ │ │ │ + rsbeq ip, ip, r8, lsr #5 │ │ │ │ + ldrdeq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, pc, ip, ror fp @ │ │ │ │ addeq fp, sl, r4, lsl #7 │ │ │ │ - rsbseq r3, r2, r0, asr #14 │ │ │ │ - rsbeq r9, ip, ip, ror sl │ │ │ │ - @ instruction: 0x006c9a90 │ │ │ │ + rsbseq r3, r2, r0, ror #13 │ │ │ │ + rsbeq r9, ip, ip, lsl sl │ │ │ │ + rsbeq r9, ip, r0, lsr sl │ │ │ │ │ │ │ │ 003237bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 3239b4 │ │ │ │ @@ -213134,143 +213134,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 3239b8 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r2, [pc, #448] @ 3239bc │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #424] @ 3239c0 │ │ │ │ ldr r6, [pc, #424] @ 3239c4 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 3239c8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 3239cc │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eab0 │ │ │ │ + bl 74ea50 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #340] @ 3239d0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eb60 │ │ │ │ + bl 74eb00 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #304] @ 3239d4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33e9d8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 7508ec │ │ │ │ + bl 75088c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #232] @ 3239d8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 3239dc │ │ │ │ ldr r6, [pc, #228] @ 3239e0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eab0 │ │ │ │ + bl 74ea50 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #184] @ 3239e4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3402e4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fa6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ bl 33feb0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq ip, [ip], #-16 @ │ │ │ │ - addeq r8, r0, ip, asr #1 │ │ │ │ - rsbeq ip, ip, r0, ror #2 │ │ │ │ - strheq r6, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, pc, ip, asr sl @ │ │ │ │ + rsbeq ip, ip, r0, asr r1 │ │ │ │ + addeq r8, r0, ip, rrx │ │ │ │ + rsbeq ip, ip, r0, lsl #2 │ │ │ │ + rsbeq r6, fp, ip, asr r7 │ │ │ │ + strdeq lr, [pc], #-156 @ │ │ │ │ addseq r7, r8, r8, ror #11 │ │ │ │ - rsbeq ip, ip, ip, lsr r1 │ │ │ │ - rsbeq fp, ip, r8, lsr #31 │ │ │ │ - rsbseq r9, r5, r0, lsr #5 │ │ │ │ - strheq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sp, ip, r8, ror #9 │ │ │ │ - ldrdeq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq ip, [ip], #-12 @ │ │ │ │ + rsbeq fp, ip, r8, asr #30 │ │ │ │ + rsbseq r9, r5, r0, asr #4 │ │ │ │ + rsbeq r9, ip, ip, asr r8 │ │ │ │ + rsbeq sp, ip, r8, lsl #9 │ │ │ │ + rsbeq r9, ip, r0, ror r8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 3239f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq fp, sl, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 323af4 │ │ │ │ @@ -213281,18 +213281,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750964 │ │ │ │ + bl 750904 │ │ │ │ ldr r7, [pc, #172] @ 323b00 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323a7c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213319,27 +213319,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 41b7a0 │ │ │ │ - addeq r7, r0, ip, asr #29 │ │ │ │ - strheq r6, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, pc, ip, asr #16 │ │ │ │ + addeq r7, r0, ip, ror #28 │ │ │ │ + rsbeq r6, fp, r0, asr r5 │ │ │ │ + rsbeq lr, pc, ip, ror #15 │ │ │ │ @ instruction: 0x009873d4 │ │ │ │ - rsbseq r3, r2, ip, asr #7 │ │ │ │ + rsbseq r3, r2, ip, ror #6 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323bf0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213348,25 +213348,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 323bf4 │ │ │ │ ldr r1, [pc, #188] @ 323bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #168] @ 323bfc │ │ │ │ ldr r1, [pc, #168] @ 323c00 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #136] @ 323c04 │ │ │ │ ldr r3, [pc, #136] @ 323c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -213378,31 +213378,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 323c14 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, r8, asr #27 │ │ │ │ - rsbeq r6, fp, r0, lsr #9 │ │ │ │ - rsbeq lr, pc, ip, lsr r7 @ │ │ │ │ - rsbeq r6, ip, ip, ror #14 │ │ │ │ - rsbeq pc, fp, r4, asr #18 │ │ │ │ + addeq r7, r0, r8, ror #26 │ │ │ │ + rsbeq r6, fp, r0, asr #8 │ │ │ │ + ldrdeq lr, [pc], #-108 @ │ │ │ │ + rsbeq r6, ip, ip, lsl #14 │ │ │ │ + rsbeq pc, fp, r4, ror #17 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ strdeq sl, [sl], r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ addseq r3, r6, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213415,23 +213415,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750ac8 │ │ │ │ + bl 75767c │ │ │ │ + bl 750a68 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ - @ instruction: 0x00807cb4 │ │ │ │ - @ instruction: 0x006b6398 │ │ │ │ - rsbeq lr, pc, r8, lsr r6 @ │ │ │ │ + b 753750 │ │ │ │ + addeq r7, r0, r4, asr ip │ │ │ │ + rsbeq r6, fp, r8, lsr r3 │ │ │ │ + ldrdeq lr, [pc], #-88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 323d08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213439,52 +213439,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 323d0c │ │ │ │ ldr r1, [pc, #104] @ 323d10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #84] @ 323d14 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r2, [pc, #56] @ 323d18 │ │ │ │ ldr r1, [pc, #56] @ 323d1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f4c8 │ │ │ │ - addeq r7, r0, ip, asr ip │ │ │ │ - strdeq fp, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, ip, r8, lsl #26 │ │ │ │ - ldrheq r3, [r2], #-16 @ │ │ │ │ - strdeq r6, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x006fe598 │ │ │ │ + b 74f468 │ │ │ │ + strdeq r7, [r0], ip │ │ │ │ + @ instruction: 0x006cbc98 │ │ │ │ + rsbeq fp, ip, r8, lsr #25 │ │ │ │ + rsbseq r3, r2, r0, asr r1 │ │ │ │ + @ instruction: 0x006b6298 │ │ │ │ + rsbeq lr, pc, r8, lsr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 323d4c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sl, sl, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323e34 │ │ │ │ ldr r2, [pc, #204] @ 323e38 │ │ │ │ @@ -213492,25 +213492,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #172] @ 323e40 │ │ │ │ ldr r1, [pc, #172] @ 323e44 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #140] @ 323e48 │ │ │ │ ldr r2, [pc, #140] @ 323e4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 323e50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -213523,31 +213523,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00807bb4 │ │ │ │ - rsbeq r6, fp, r0, ror #4 │ │ │ │ - rsbeq lr, pc, r0, lsl #10 │ │ │ │ - rsbeq r6, ip, ip, lsr #10 │ │ │ │ - rsbeq pc, fp, r4, lsl #14 │ │ │ │ + addeq r7, r0, r4, asr fp │ │ │ │ + rsbeq r6, fp, r0, lsl #4 │ │ │ │ + rsbeq lr, pc, r0, lsr #9 │ │ │ │ + rsbeq r6, ip, ip, asr #9 │ │ │ │ + rsbeq pc, fp, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq sl, sl, r0, lsl lr │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r3, r6, r4, ror #2 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -213574,16 +213574,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r7, r0, r0, ror sl │ │ │ │ - rsbeq fp, ip, ip, lsl #22 │ │ │ │ + addeq r7, r0, r0, lsl sl │ │ │ │ + rsbeq fp, ip, ip, lsr #21 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -213606,19 +213606,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ - bl 750ac8 │ │ │ │ + bl 75767c │ │ │ │ + bl 750a68 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 323f3c │ │ │ │ @@ -213626,35 +213626,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r0, r0, lsl sl │ │ │ │ - strheq r6, [fp], #-8 @ │ │ │ │ - rsbeq lr, pc, r8, asr r3 @ │ │ │ │ + @ instruction: 0x008079b0 │ │ │ │ + rsbeq r6, fp, r8, asr r0 │ │ │ │ + strdeq lr, [pc], #-40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #500] @ 3241c8 │ │ │ │ ldr r2, [pc, #500] @ 3241cc │ │ │ │ ldr r1, [pc, #500] @ 3241d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr fp, [pc, #472] @ 3241d4 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3241a0 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213671,15 +213671,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r3, [pc, #360] @ 3241dc │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -213702,18 +213702,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 750964 │ │ │ │ + bl 750904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3241b4 │ │ │ │ ldr r0, [pc, #248] @ 3241e8 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -213730,21 +213730,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -213764,23 +213764,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 32401c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 323ed8 │ │ │ │ bl 323e98 │ │ │ │ - addeq r7, r0, ip, asr #18 │ │ │ │ - rsbeq r6, ip, r0, ror #5 │ │ │ │ - strheq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r7, r0, ip, ror #17 │ │ │ │ + rsbeq r6, ip, r0, lsl #5 │ │ │ │ + rsbeq pc, fp, r8, asr r4 @ │ │ │ │ addseq r6, r8, ip, lsr #28 │ │ │ │ - rsbeq fp, ip, r0, lsr #19 │ │ │ │ - @ instruction: 0x008078b0 │ │ │ │ - rsbeq r5, fp, r0, asr pc │ │ │ │ - rsbeq lr, pc, r4, ror #3 │ │ │ │ - strdeq fp, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, ip, r0, asr #18 │ │ │ │ + addeq r7, r0, r0, asr r8 │ │ │ │ + strdeq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq lr, pc, r4, lsl #3 │ │ │ │ + @ instruction: 0x006cb898 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3242d8 │ │ │ │ ldr r2, [pc, #208] @ 3242dc │ │ │ │ @@ -213788,25 +213788,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 3242e4 │ │ │ │ ldr r1, [pc, #176] @ 3242e8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #144] @ 3242ec │ │ │ │ ldr r3, [pc, #144] @ 3242f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 3242f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -213820,31 +213820,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, r4, lsl r7 │ │ │ │ - rsbeq r5, fp, r0, asr #27 │ │ │ │ - rsbeq lr, pc, r0, rrx │ │ │ │ - rsbeq r6, ip, ip, lsl #1 │ │ │ │ - rsbeq pc, fp, r4, ror #4 │ │ │ │ + @ instruction: 0x008076b4 │ │ │ │ + rsbeq r5, fp, r0, ror #26 │ │ │ │ + rsbeq lr, pc, r0 │ │ │ │ + rsbeq r6, ip, ip, lsr #32 │ │ │ │ + rsbeq pc, fp, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq sl, sl, r4, ror r9 │ │ │ │ addseq r2, r6, ip, ror #25 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -213859,23 +213859,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 324400 │ │ │ │ cmp r8, #4 │ │ │ │ bne 324408 │ │ │ │ ldr fp, [pc, #148] @ 324418 │ │ │ │ ldr sl, [pc, #148] @ 32441c │ │ │ │ @@ -213886,22 +213886,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 7534d0 │ │ │ │ + bl 753470 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3243a0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213909,31 +213909,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 32437c │ │ │ │ bl 323e98 │ │ │ │ - addeq r7, r0, r8, lsl #12 │ │ │ │ - @ instruction: 0x006c5f9c │ │ │ │ - rsbeq pc, fp, r4, ror r1 @ │ │ │ │ + addeq r7, r0, r8, lsr #11 │ │ │ │ + rsbeq r5, ip, ip, lsr pc │ │ │ │ + rsbeq pc, fp, r4, lsl r1 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r8, ror #12 │ │ │ │ - ldrsbeq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, ip, r8, lsl #12 │ │ │ │ + rsbseq r2, r2, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 324450 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sl, sl, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 324520 │ │ │ │ ldr r2, [pc, #180] @ 324524 │ │ │ │ @@ -213941,25 +213941,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #148] @ 32452c │ │ │ │ ldr r1, [pc, #148] @ 324530 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #116] @ 324534 │ │ │ │ ldr r1, [pc, #116] @ 324538 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 32453c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -213977,20 +213977,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - addeq r7, r0, ip, lsl r5 │ │ │ │ - rsbeq r5, fp, ip, asr fp │ │ │ │ - strdeq sp, [pc], #-220 @ │ │ │ │ - rsbeq fp, ip, r0, lsr #11 │ │ │ │ - rsbeq fp, ip, r0, asr #11 │ │ │ │ + b 74f224 │ │ │ │ + @ instruction: 0x008074bc │ │ │ │ + strdeq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x006fdd9c │ │ │ │ + rsbeq fp, ip, r0, asr #10 │ │ │ │ + rsbeq fp, ip, r0, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ @ instruction: 0x00962cb4 │ │ │ │ @@ -214013,15 +214013,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #416] @ 324758 │ │ │ │ ldr r3, [pc, #416] @ 32475c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -214041,15 +214041,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324740 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b566c │ │ │ │ + b 6b560c │ │ │ │ ldr r2, [pc, #316] @ 324764 │ │ │ │ ldr r3, [pc, #288] @ 32474c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214070,15 +214070,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324740 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5600 │ │ │ │ + b 6b55a0 │ │ │ │ bl 2538f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 3245ec │ │ │ │ ldr r3, [pc, #192] @ 32476c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214098,46 +214098,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 324778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3245d0 │ │ │ │ ldr r0, [pc, #76] @ 32477c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3245d0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r0, r4, lsr #8 │ │ │ │ + addeq r7, r0, r4, asr #7 │ │ │ │ @ instruction: 0x009868b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, ip, r8, lsr #9 │ │ │ │ - rsbeq fp, ip, r8, asr #9 │ │ │ │ + rsbeq fp, ip, r8, asr #8 │ │ │ │ + rsbeq fp, ip, r8, ror #8 │ │ │ │ addseq r6, r8, ip, ror #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r8, r0, lsr r8 │ │ │ │ @ instruction: 0x009867fc │ │ │ │ @ instruction: 0x009867bc │ │ │ │ andeq r4, r0, r4, ror #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, ip, r8, asr r3 │ │ │ │ - rsbeq fp, ip, ip, ror r3 │ │ │ │ + strdeq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, ip, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 324998 │ │ │ │ ldr r3, [pc, #508] @ 32499c │ │ │ │ @@ -214154,21 +214154,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 3249a8 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #448] @ 3249ac │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324848 │ │ │ │ ldr r2, [pc, #420] @ 3249b0 │ │ │ │ ldr r3, [pc, #396] @ 32499c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -214183,52 +214183,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8af0c8 │ │ │ │ + bl 8af068 │ │ │ │ ldr r3, [pc, #340] @ 3249b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3248f4 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 324804 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #300] @ 3249b8 │ │ │ │ ldr r2, [pc, #300] @ 3249bc │ │ │ │ ldr r1, [pc, #300] @ 3249c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 324804 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b59c0 │ │ │ │ + bl 6b5960 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 324804 │ │ │ │ ldr r2, [pc, #232] @ 3249c4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 324804 │ │ │ │ ldr r3, [pc, #204] @ 3249c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324870 │ │ │ │ @@ -214246,120 +214246,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3249d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 324870 │ │ │ │ ldr r0, [pc, #88] @ 3249d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 324870 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r8, r8, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r0], r4 │ │ │ │ - rsbeq fp, ip, r8, lsr #6 │ │ │ │ - rsbeq fp, ip, r0, lsl r3 │ │ │ │ + addeq r7, r0, r4, ror r1 │ │ │ │ + rsbeq fp, ip, r8, asr #5 │ │ │ │ + strheq fp, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r6, r8, ip, lsr r6 │ │ │ │ addseq r6, r8, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r7, r0, r0, lsl #2 │ │ │ │ - rsbeq fp, ip, r0, lsr #3 │ │ │ │ - strheq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r7, r0, r0, lsr #1 │ │ │ │ + rsbeq fp, ip, r0, asr #2 │ │ │ │ + rsbeq fp, ip, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006cb19c │ │ │ │ - ldrdeq fp, [ip], #-16 @ │ │ │ │ + rsbeq fp, ip, ip, lsr r1 │ │ │ │ + rsbeq fp, ip, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 324a40 │ │ │ │ ldr r2, [pc, #76] @ 324a44 │ │ │ │ ldr r1, [pc, #76] @ 324a48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq r6, r0, r8, pc @ │ │ │ │ - rsbeq fp, ip, r8, lsr r0 │ │ │ │ - rsbeq fp, ip, r8, asr r0 │ │ │ │ + addeq r6, r0, r8, lsr pc │ │ │ │ + ldrdeq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 324a98 │ │ │ │ ldr r2, [pc, #52] @ 324a9c │ │ │ │ ldr r1, [pc, #52] @ 324aa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8af66c │ │ │ │ - addeq r6, r0, r8, lsr #30 │ │ │ │ - rsbeq fp, ip, r8, rrx │ │ │ │ - rsbeq fp, ip, r0, lsl #1 │ │ │ │ + b 8af60c │ │ │ │ + addeq r6, r0, r8, asr #29 │ │ │ │ + rsbeq fp, ip, r8 │ │ │ │ + rsbeq fp, ip, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 324aec │ │ │ │ ldr r2, [pc, #48] @ 324af0 │ │ │ │ ldr r1, [pc, #48] @ 324af4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6b586c │ │ │ │ - ldrdeq r6, [r0], r0 │ │ │ │ - rsbeq sl, ip, r0, ror pc │ │ │ │ - @ instruction: 0x006caf90 │ │ │ │ + b 6b580c │ │ │ │ + addeq r6, r0, r0, ror lr │ │ │ │ + rsbeq sl, ip, r0, lsl pc │ │ │ │ + rsbeq sl, ip, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 324b68 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 324b6c │ │ │ │ @@ -214369,60 +214369,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b59c0 │ │ │ │ + bl 6b5960 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r0, r8, ror lr │ │ │ │ - rsbeq sl, ip, ip, lsr #30 │ │ │ │ - rsbeq sl, ip, r4, lsl pc │ │ │ │ + addeq r6, r0, r8, lsl lr │ │ │ │ + rsbeq sl, ip, ip, asr #29 │ │ │ │ + strheq sl, [ip], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 324be8 │ │ │ │ ldr r2, [pc, #92] @ 324bec │ │ │ │ ldr r1, [pc, #92] @ 324bf0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324bdc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2538f4 │ │ │ │ - addeq r6, r0, r0, lsl #28 │ │ │ │ - rsbeq sl, ip, r0, asr #30 │ │ │ │ - rsbeq sl, ip, r8, asr pc │ │ │ │ + addeq r6, r0, r0, lsr #27 │ │ │ │ + rsbeq sl, ip, r0, ror #29 │ │ │ │ + strdeq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 324d50 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214438,15 +214438,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #264] @ 324d64 │ │ │ │ ldr r3, [pc, #264] @ 324d68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214461,15 +214461,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 324d4c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5730 │ │ │ │ + b 6b56d0 │ │ │ │ ldr r3, [pc, #184] @ 324d70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324c74 │ │ │ │ ldr r3, [pc, #168] @ 324d74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -214485,44 +214485,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 324d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 324c74 │ │ │ │ ldr r0, [pc, #68] @ 324d80 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 324c74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r0, r4, lsl #27 │ │ │ │ + addeq r6, r0, r4, lsr #26 │ │ │ │ addseq r6, r8, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, ip, r4, lsr #28 │ │ │ │ - strdeq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, ip, r4, asr #27 │ │ │ │ + @ instruction: 0x006cad9c │ │ │ │ addseq r6, r8, r8, asr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r8, r8, lsr #3 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, ip, r4, ror #28 │ │ │ │ - rsbeq sl, ip, r4, lsl #29 │ │ │ │ + rsbeq sl, ip, r4, lsl #28 │ │ │ │ + rsbeq sl, ip, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 324e7c │ │ │ │ ldr r2, [pc, #224] @ 324e80 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -214531,67 +214531,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #184] @ 324e88 │ │ │ │ ldr r1, [pc, #184] @ 324e8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #136] @ 324e90 │ │ │ │ ldr r1, [pc, #136] @ 324e94 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324e68 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 324e48 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8ffa04 │ │ │ │ + b 8ff9a4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8afbe8 │ │ │ │ + bl 8afb88 │ │ │ │ b 324e28 │ │ │ │ - strdeq r6, [r0], r4 │ │ │ │ - rsbeq sl, ip, ip, lsr #26 │ │ │ │ - rsbeq sl, ip, r4, asr #26 │ │ │ │ - rsbeq r5, fp, r8, lsl #4 │ │ │ │ - rsbeq sp, pc, r8, lsr #9 │ │ │ │ - rsbeq sl, ip, r0, lsr ip │ │ │ │ - rsbeq sl, ip, r0, asr ip │ │ │ │ + umulleq r6, r0, r4, fp │ │ │ │ + rsbeq sl, ip, ip, asr #25 │ │ │ │ + rsbeq sl, ip, r4, ror #25 │ │ │ │ + rsbeq r5, fp, r8, lsr #3 │ │ │ │ + rsbeq sp, pc, r8, asr #8 │ │ │ │ + ldrdeq sl, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq sl, [ip], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 324ff4 │ │ │ │ ldr r7, [pc, #324] @ 324ff8 │ │ │ │ ldr r6, [pc, #324] @ 324ffc │ │ │ │ @@ -214602,21 +214602,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 7576dc │ │ │ │ - bl 757be0 │ │ │ │ + bl 75767c │ │ │ │ + bl 757b80 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 324f6c │ │ │ │ ldr r1, [pc, #240] @ 325000 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -214625,15 +214625,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 325008 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324fb4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214651,37 +214651,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 325018 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 324f4c │ │ │ │ bl 2538f4 │ │ │ │ ldr r2, [pc, #92] @ 32501c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r6, [r0], ip │ │ │ │ - rsbeq sl, ip, ip, ror fp │ │ │ │ - @ instruction: 0x006cab9c │ │ │ │ + addeq r6, r0, ip, ror sl │ │ │ │ + rsbeq sl, ip, ip, lsl fp │ │ │ │ + rsbeq sl, ip, ip, lsr fp │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -214700,45 +214700,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr fp, [pc, #368] @ 3251e4 │ │ │ │ ldr r1, [pc, #368] @ 3251e8 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3250d8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 325198 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325178 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 325140 │ │ │ │ ldr r1, [pc, #236] @ 3251ec │ │ │ │ mov r2, #1 │ │ │ │ @@ -214749,33 +214749,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 3251f4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6b5600 │ │ │ │ + b 6b55a0 │ │ │ │ ldr ip, [pc, #176] @ 3251f8 │ │ │ │ ldr r3, [pc, #176] @ 3251fc │ │ │ │ ldr r1, [pc, #176] @ 325200 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 325204 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214783,36 +214783,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 325208 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r6, r0, r4, asr r9 │ │ │ │ - strdeq sl, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, ip, ip, lsl sl │ │ │ │ - rsbeq sl, ip, r8, ror #20 │ │ │ │ - rsbeq sl, ip, r0, lsl #21 │ │ │ │ + strdeq r6, [r0], r4 │ │ │ │ + @ instruction: 0x006ca994 │ │ │ │ + strheq sl, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, ip, r8, lsl #20 │ │ │ │ + rsbeq sl, ip, r0, lsr #20 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq sl, ip, r0, asr sl │ │ │ │ + strdeq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 325348 │ │ │ │ ldr r2, [pc, #292] @ 32534c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -214821,33 +214821,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3252e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 325304 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #212] @ 325354 │ │ │ │ ldr r1, [pc, #212] @ 325358 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 3252b0 │ │ │ │ ldr r3, [pc, #172] @ 32535c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214858,15 +214858,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 325368 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214875,41 +214875,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r6, r0, ip, ror #14 │ │ │ │ - rsbeq sl, ip, r4, lsr #17 │ │ │ │ - strheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - strheq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - ldrdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r6, r0, ip, lsl #14 │ │ │ │ + rsbeq sl, ip, r4, asr #16 │ │ │ │ + rsbeq sl, ip, ip, asr r8 │ │ │ │ + rsbeq sl, ip, r4, asr r7 │ │ │ │ + rsbeq sl, ip, r4, ror r7 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325390 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r9, sl, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -214927,17 +214927,17 @@ │ │ │ │ bne 325448 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 325464 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -214982,15 +214982,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 325574 │ │ │ │ ldr r3, [pc, #220] @ 3255c4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215001,28 +215001,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #160] @ 3255c8 │ │ │ │ ldr r2, [pc, #160] @ 3255cc │ │ │ │ ldr r1, [pc, #160] @ 3255d0 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215031,64 +215031,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 3255d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r6, r0, r8, ror #10 │ │ │ │ - rsbeq sl, ip, r8, lsr #15 │ │ │ │ + rsbeq sl, ip, r4, ror r7 │ │ │ │ + addeq r6, r0, r8, lsl #10 │ │ │ │ + rsbeq sl, ip, r8, asr #14 │ │ │ │ strdeq r9, [sl], r4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq sl, ip, r8, lsr r7 │ │ │ │ - rsbeq sl, ip, r8, lsl r7 │ │ │ │ + ldrdeq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + strheq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 325650 │ │ │ │ ldr r2, [pc, #92] @ 325654 │ │ │ │ ldr r1, [pc, #92] @ 325658 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #60] @ 32565c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #48] @ 325660 │ │ │ │ ldr r1, [pc, #48] @ 325664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f284 │ │ │ │ - addeq r6, r0, r4, lsr #8 │ │ │ │ - ldrdeq r4, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq ip, pc, ip, ror #24 │ │ │ │ + b 74f224 │ │ │ │ + addeq r6, r0, r4, asr #7 │ │ │ │ + rsbeq r4, fp, r4, ror r9 │ │ │ │ + rsbeq ip, pc, ip, lsl #24 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0x00961bb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -215098,58 +215098,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #100] @ 325710 │ │ │ │ ldr r7, [pc, #100] @ 325714 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 33fd2c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe2c │ │ │ │ - umulleq r6, r0, r4, r3 │ │ │ │ - ldrdeq sl, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq sl, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, ip, r8, lsl #22 │ │ │ │ - rsbeq r7, ip, ip, lsl fp │ │ │ │ + addeq r6, r0, r4, lsr r3 │ │ │ │ + rsbeq sl, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x006ca590 │ │ │ │ + rsbeq r7, ip, r8, lsr #21 │ │ │ │ + strheq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 32579c │ │ │ │ ldr r2, [pc, #108] @ 3257a0 │ │ │ │ ldr r1, [pc, #108] @ 3257a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -215161,17 +215161,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r0, r4, ror #5 │ │ │ │ - rsbeq sl, ip, r4, lsr #10 │ │ │ │ - rsbeq sl, ip, r4, asr #10 │ │ │ │ + addeq r6, r0, r4, lsl #5 │ │ │ │ + rsbeq sl, ip, r4, asr #9 │ │ │ │ + rsbeq sl, ip, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 325960 │ │ │ │ ldr r1, [pc, #412] @ 325964 │ │ │ │ @@ -215210,15 +215210,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 3258d4 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3258dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r2, [pc, #256] @ 32596c │ │ │ │ ldr r3, [pc, #244] @ 325964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215256,39 +215256,39 @@ │ │ │ │ bne 325940 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 325830 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8af0e4 │ │ │ │ + bl 8af084 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 325830 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 325830 │ │ │ │ ldr r1, [pc, #44] @ 325974 │ │ │ │ ldr r0, [pc, #44] @ 325978 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 325900 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r0, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r8, r0, lsr r6 │ │ │ │ @ instruction: 0x009855b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq r6, [r0], r4 │ │ │ │ - strheq sl, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r6, r0, r4, ror r0 │ │ │ │ + rsbeq sl, ip, r4, asr r3 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 3259e0 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -215305,28 +215305,28 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r0, [pc, #4] @ 3259ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ab0 │ │ │ │ - rsbeq sl, ip, r8, lsr r3 │ │ │ │ + ldrdeq sl, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ ldrb r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r9, sl, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #88] @ 325a88 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -215339,15 +215339,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 325a94 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215366,27 +215366,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #168] @ 325b84 │ │ │ │ ldr r1, [pc, #168] @ 325b88 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r5, [pc, #148] @ 325b8c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #132] @ 325b90 │ │ │ │ ldr r6, [pc, #132] @ 325b94 │ │ │ │ ldr lr, [pc, #132] @ 325b98 │ │ │ │ ldr ip, [pc, #132] @ 325b9c │ │ │ │ ldr r1, [pc, #132] @ 325ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -215397,30 +215397,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r0, #52] @ 0x34 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r0, ip, ror #31 │ │ │ │ - rsbeq r4, fp, r8, lsl r5 │ │ │ │ - strheq ip, [pc], #-120 @ │ │ │ │ - rsbeq r4, fp, r0, lsl r5 │ │ │ │ - rsbeq r4, fp, r8, lsr #10 │ │ │ │ + addeq r5, r0, ip, lsl #31 │ │ │ │ + strheq r4, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, pc, r8, asr r7 @ │ │ │ │ + strheq r4, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, fp, r8, asr #9 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ addeq r9, sl, r8, asr r2 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r2 │ │ │ │ addseq r1, r6, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -215495,110 +215495,110 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r0, #1 │ │ │ │ bl 2540b0 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 8af66c │ │ │ │ + bl 8af60c │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ tst r3, #1 │ │ │ │ bne 325d40 │ │ │ │ tst r3, #2 │ │ │ │ beq 325cf8 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 325d40 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, r5 │ │ │ │ b 325c08 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #48] @ 325d5c │ │ │ │ ldr r0, [pc, #48] @ 325d60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 325bdc │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 325d04 │ │ │ │ addseq r5, r8, r4, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq r5, r0, r4, lsl #29 │ │ │ │ - addeq r5, r0, r8, ror sp │ │ │ │ - rsbeq sl, ip, r8 │ │ │ │ + addeq r5, r0, r4, lsr #28 │ │ │ │ + addeq r5, r0, r8, lsl sp │ │ │ │ + rsbeq r9, ip, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 325db0 │ │ │ │ ldr r2, [pc, #52] @ 325db4 │ │ │ │ ldr r1, [pc, #52] @ 325db8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 999964 │ │ │ │ - addeq r5, r0, r4, lsr #26 │ │ │ │ - rsbeq r9, ip, r8, asr #31 │ │ │ │ - rsbeq r9, ip, r4, ror #31 │ │ │ │ + b 999904 │ │ │ │ + addeq r5, r0, r4, asr #25 │ │ │ │ + rsbeq r9, ip, r8, ror #30 │ │ │ │ + rsbeq r9, ip, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 325e0c │ │ │ │ ldr r2, [pc, #56] @ 325e10 │ │ │ │ ldr r1, [pc, #56] @ 325e14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7534a8 │ │ │ │ - addeq r5, r0, ip, asr #25 │ │ │ │ - rsbeq r9, ip, r0, ror pc │ │ │ │ - rsbeq r9, ip, ip, lsl #31 │ │ │ │ + b 753448 │ │ │ │ + addeq r5, r0, ip, ror #24 │ │ │ │ + rsbeq r9, ip, r0, lsl pc │ │ │ │ + rsbeq r9, ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 325e9c │ │ │ │ ldr r2, [pc, #108] @ 325ea0 │ │ │ │ ldr r1, [pc, #108] @ 325ea4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #976 @ 0x3d0 │ │ │ │ str r1, [r0, #960] @ 0x3c0 │ │ │ │ @@ -215608,18 +215608,18 @@ │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #984 @ 0x3d8 │ │ │ │ strb r1, [r4, #992] @ 0x3e0 │ │ │ │ bl 2550c4 │ │ │ │ add r0, r4, #996 @ 0x3e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 999904 │ │ │ │ - addeq r5, r0, r0, ror ip │ │ │ │ - rsbeq r9, ip, r0, lsl pc │ │ │ │ - rsbeq r9, ip, ip, lsr #30 │ │ │ │ + b 9998a4 │ │ │ │ + addeq r5, r0, r0, lsl ip │ │ │ │ + strheq r9, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, ip, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 325f68 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -215627,52 +215627,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 325f6c │ │ │ │ ldr r1, [pc, #152] @ 325f70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #132] @ 325f74 │ │ │ │ ldr r2, [pc, #132] @ 325f78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #88] @ 325f7c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe2c │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fd2c │ │ │ │ - addeq r5, r0, r4, ror #23 │ │ │ │ - rsbeq r7, ip, r0, ror #5 │ │ │ │ - strdeq r7, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, ip, r4, lsl #29 │ │ │ │ - rsbeq r9, ip, r4, asr lr │ │ │ │ + addeq r5, r0, r4, lsl #23 │ │ │ │ + rsbeq r7, ip, r0, lsl #5 │ │ │ │ + @ instruction: 0x006c7290 │ │ │ │ + rsbeq r9, ip, r4, lsr #28 │ │ │ │ + strdeq r9, [ip], #-212 @ 0xffffff2c @ │ │ │ │ addeq r8, sl, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #244] @ 32608c │ │ │ │ ldr r2, [pc, #244] @ 326090 │ │ │ │ @@ -215680,35 +215680,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #8 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99991c │ │ │ │ + bl 9998bc │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #184] @ 326098 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, ip} │ │ │ │ add r7, r4, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, r6 │ │ │ │ bne 326034 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -215724,26 +215724,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r0, r8, lsl #22 │ │ │ │ - rsbeq r9, ip, ip, lsr #27 │ │ │ │ - rsbeq r9, ip, r0, asr #27 │ │ │ │ + addeq r5, r0, r8, lsr #21 │ │ │ │ + rsbeq r9, ip, ip, asr #26 │ │ │ │ + rsbeq r9, ip, r0, ror #26 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ ldrb r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -215754,20 +215754,20 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ strb r2, [r3, #984] @ 0x3d8 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ands r1, r1, #3 │ │ │ │ beq 3260f0 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r0, [pc, #8] @ 3260f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ab0 │ │ │ │ - b 7534a8 │ │ │ │ - rsbeq r9, ip, r4, lsr ip │ │ │ │ + b 753448 │ │ │ │ + ldrdeq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #376] @ 326288 │ │ │ │ mov r4, r2 │ │ │ │ add r7, r2, #928 @ 0x3a0 │ │ │ │ @@ -215777,20 +215777,20 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ add r5, r4, #996 @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3261a0 │ │ │ │ ldr r2, [pc, #300] @ 326290 │ │ │ │ ldr r3, [pc, #292] @ 32628c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -215803,69 +215803,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 999ec0 │ │ │ │ + bl 999e60 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999be8 │ │ │ │ + bl 999b88 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8af0c8 │ │ │ │ + bl 8af068 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge 326254 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326200 │ │ │ │ ldr r2, [pc, #172] @ 326294 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff90 │ │ │ │ + bl 8aff30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e90 │ │ │ │ + bl 999e30 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r4, #960] @ 0x3c0 │ │ │ │ biceq r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ tst r3, #1 │ │ │ │ bne 326274 │ │ │ │ tst r3, #2 │ │ │ │ beq 326238 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 326274 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 32615c │ │ │ │ mov r0, r5 │ │ │ │ - bl 999904 │ │ │ │ + bl 9998a4 │ │ │ │ b 32615c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999c98 │ │ │ │ + bl 999c38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e80 │ │ │ │ + bl 999e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326200 │ │ │ │ b 3261e0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 32615c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, ip, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r0, asr #25 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ mov r2, r0 │ │ │ │ @@ -215928,80 +215928,80 @@ │ │ │ │ tst ip, #2 │ │ │ │ beq 3263a0 │ │ │ │ ldrb r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3263a0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 326308 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 326308 │ │ │ │ str ip, [r0, #976] @ 0x3d0 │ │ │ │ b 326308 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ b 326308 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r7, r4, #996 @ 0x3e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r1 │ │ │ │ - bl 999eac │ │ │ │ + bl 999e4c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ beq 326420 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999a04 │ │ │ │ + bl 9999a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e90 │ │ │ │ + bl 999e30 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orrne r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ strne r3, [r4, #960] @ 0x3c0 │ │ │ │ adds r2, r6, #100 @ 0x64 │ │ │ │ adc r3, r8, #0 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 326308 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999eac │ │ │ │ + bl 999e4c │ │ │ │ ldr r3, [pc, #88] @ 326488 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ beq 3263e8 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #72] @ 326494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 3263e8 │ │ │ │ ldr r1, [pc, #56] @ 326498 │ │ │ │ ldr r0, [pc, #56] @ 32649c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 326308 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, ip, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r8, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r8, r4, lsl fp │ │ │ │ - addeq r5, r0, r9, lsr r7 │ │ │ │ - rsbeq r9, ip, r0, asr #18 │ │ │ │ - addeq r5, r0, r4, asr #12 │ │ │ │ - rsbeq r9, ip, r4, asr #18 │ │ │ │ + ldrdeq r5, [r0], r9 │ │ │ │ + rsbeq r9, ip, r0, ror #17 │ │ │ │ + addeq r5, r0, r4, ror #11 │ │ │ │ + rsbeq r9, ip, r4, ror #17 │ │ │ │ │ │ │ │ 003264a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #224] @ 326598 │ │ │ │ @@ -216010,29 +216010,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r4, [pc, #184] @ 32659c │ │ │ │ ldr r2, [pc, #184] @ 3265a0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #180] @ 3265a4 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #160] @ 3265a8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #144] @ 3265ac │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33e9d8 │ │ │ │ ldr r3, [pc, #124] @ 3265b0 │ │ │ │ @@ -216044,36 +216044,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33feb0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fa6c │ │ │ │ ldr r2, [pc, #56] @ 3265b4 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7576dc │ │ │ │ - strheq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r5, r0, r0, asr #11 │ │ │ │ - rsbeq r6, ip, r0, asr #25 │ │ │ │ - ldrdeq r6, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + b 75767c │ │ │ │ + rsbeq r9, ip, ip, asr r8 │ │ │ │ + addeq r5, r0, r0, ror #10 │ │ │ │ + rsbeq r6, ip, r0, ror #24 │ │ │ │ + rsbeq r6, ip, r0, ror ip │ │ │ │ addseq r4, r8, ip, lsl r9 │ │ │ │ - rsbseq r6, r5, r8, lsr #12 │ │ │ │ + rsbseq r6, r5, r8, asr #11 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrdeq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, ip, r8, ror r7 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -216088,15 +216088,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 326640 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216137,23 +216137,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 3266f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r9, ip, r0, lsr #14 │ │ │ │ + rsbeq r9, ip, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr ip, [pc, #1704] @ 326db8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1700] @ 326dbc │ │ │ │ @@ -216234,15 +216234,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 326904 │ │ │ │ cmp r7, #1 │ │ │ │ beq 32691c │ │ │ │ ldr r0, [pc, #1400] @ 326dcc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov sl, #0 │ │ │ │ mov r3, sl │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216270,15 +216270,15 @@ │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 326d68 │ │ │ │ ldr r0, [pc, #1268] @ 326dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r5, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3267a0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216288,15 +216288,15 @@ │ │ │ │ strd r2, [r4, #8] │ │ │ │ b 3267a0 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ strb sl, [sp, #72] @ 0x48 │ │ │ │ - bl 8af0e4 │ │ │ │ + bl 8af084 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326864 │ │ │ │ cmp r7, #0 │ │ │ │ bne 326c48 │ │ │ │ ands sl, fp, #1 │ │ │ │ beq 326c5c │ │ │ │ @@ -216330,15 +216330,15 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [pc, #1016] @ 326ddc │ │ │ │ strb sl, [sp, #68] @ 0x44 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [r6, ip] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ @@ -216346,15 +216346,15 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [pc, #956] @ 326de0 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 252f94 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 326d8c │ │ │ │ orrs r3, r5, r8 │ │ │ │ @@ -216433,29 +216433,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 326e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32682c │ │ │ │ ldr r0, [pc, #604] @ 326e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32685c │ │ │ │ ldr r3, [pc, #584] @ 326e0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216473,31 +216473,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ lsr r2, r5, #24 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 326e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32685c │ │ │ │ ldr r0, [pc, #452] @ 326e14 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32685c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -216505,39 +216505,39 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ sub r2, r2, #64 @ 0x40 │ │ │ │ orrs r2, r2, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ beq 326cfc │ │ │ │ ldr r2, [pc, #324] @ 326dfc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 326864 │ │ │ │ ldr r0, [pc, #332] @ 326e18 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 326864 │ │ │ │ ldr r0, [pc, #312] @ 326e1c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ lsr r1, r5, #24 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32682c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub r2, r2, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ bne 326cb0 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -216550,70 +216550,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 8af0e4 │ │ │ │ + bl 8af084 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326864 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #172] @ 326e20 │ │ │ │ mov r2, r7 │ │ │ │ lsr r1, r5, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32685c │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253930 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #120] @ 326e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, sl │ │ │ │ bl 255670 │ │ │ │ addseq r4, r8, r0, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r4, ror #13 │ │ │ │ addseq r4, r8, ip, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r9, ip, ip, lsl #13 │ │ │ │ + rsbeq r9, ip, ip, lsr #12 │ │ │ │ addseq r4, r8, r8, ror #10 │ │ │ │ - rsbeq r9, ip, r8, ror #13 │ │ │ │ + rsbeq r9, ip, r8, lsl #13 │ │ │ │ adceq ip, r7, ip, lsr r2 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbseq r9, fp, r4, asr #2 │ │ │ │ + rsbseq r9, fp, r4, ror #1 │ │ │ │ addseq r3, r9, r0, asr #4 │ │ │ │ - rsbseq r7, r0, r8, lsl #7 │ │ │ │ - rsbseq r7, r0, ip, lsl #7 │ │ │ │ + rsbseq r7, r0, r8, lsr #6 │ │ │ │ + rsbseq r7, r0, ip, lsr #6 │ │ │ │ @ instruction: 0x009931d4 │ │ │ │ addseq r4, r8, ip, lsr r3 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, ip, ip, ror r2 │ │ │ │ - rsbeq r9, ip, ip, asr r3 │ │ │ │ + rsbeq r9, ip, ip, lsl r2 │ │ │ │ + strdeq r9, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ - rsbeq r9, ip, r8, ror #5 │ │ │ │ - @ instruction: 0x006c9290 │ │ │ │ - strdeq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, ip, ip, ror r1 │ │ │ │ - rsbeq r9, ip, r4, lsl #4 │ │ │ │ - strdeq r9, [ip], #-8 @ │ │ │ │ + rsbeq r9, ip, r8, lsl #5 │ │ │ │ + rsbeq r9, ip, r0, lsr r2 │ │ │ │ + @ instruction: 0x006c9194 │ │ │ │ + rsbeq r9, ip, ip, lsl r1 │ │ │ │ + rsbeq r9, ip, r4, lsr #3 │ │ │ │ + @ instruction: 0x006c9098 │ │ │ │ cmp r2, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -216653,15 +216653,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #276] @ 326ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #260] @ 326ff4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216677,15 +216677,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #192] @ 326ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #176] @ 327000 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216720,22 +216720,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, ip, ip, ror #2 │ │ │ │ + rsbeq r9, ip, ip, lsl #2 │ │ │ │ strdeq fp, [r7], r0 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #2 │ │ │ │ - rsbeq r9, ip, r8, lsr #2 │ │ │ │ + rsbeq r9, ip, r0, asr #1 │ │ │ │ + rsbeq r9, ip, r8, asr #1 │ │ │ │ umlaleq fp, r7, r0, ip │ │ │ │ - rsbeq r9, ip, r8, ror #1 │ │ │ │ - rsbeq r9, ip, ip, ror #1 │ │ │ │ - rsbeq r9, ip, r4, ror #1 │ │ │ │ + rsbeq r9, ip, r8, lsl #1 │ │ │ │ + rsbeq r9, ip, ip, lsl #1 │ │ │ │ + rsbeq r9, ip, r4, lsl #1 │ │ │ │ adceq fp, r7, r4, lsl #24 │ │ │ │ ldrdeq fp, [r7], r8 @ │ │ │ │ │ │ │ │ 00327010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216795,15 +216795,15 @@ │ │ │ │ strd r2, [r5, #240] @ 0xf0 │ │ │ │ strd r2, [r4], #208 @ 0xd0 │ │ │ │ ldr r3, [fp, r0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8af8d4 │ │ │ │ + bl 8af874 │ │ │ │ ldr r3, [pc, #244] @ 32720c │ │ │ │ ldr r2, [pc, #244] @ 327210 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #236] @ 327214 │ │ │ │ ldr r3, [pc, #236] @ 327218 │ │ │ │ mov r0, r4 │ │ │ │ @@ -216811,33 +216811,33 @@ │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ ldr r3, [pc, #196] @ 32721c │ │ │ │ ldr r2, [pc, #196] @ 327220 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216853,31 +216853,31 @@ │ │ │ │ orrs r0, r6, r1 │ │ │ │ beq 3271ec │ │ │ │ adds ip, r4, #8 │ │ │ │ adc r0, r3, #0 │ │ │ │ b 32706c │ │ │ │ ldr r0, [pc, #52] @ 327228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ addseq r3, r8, ip, ror #27 │ │ │ │ adceq fp, r7, r0, asr fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - rsbeq r8, ip, r8, lsr #30 │ │ │ │ + rsbeq r8, ip, r8, asr #29 │ │ │ │ umulleq r7, sl, ip, ip │ │ │ │ ldrdeq fp, [r7], ip @ │ │ │ │ - rsbeq r8, ip, ip, ror #28 │ │ │ │ + rsbeq r8, ip, ip, lsl #28 │ │ │ │ ldr r0, [pc, #4] @ 327238 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, sl, r8, lsl #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32724c │ │ │ │ add r0, pc, r0 │ │ │ │ b 33eff0 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -216898,15 +216898,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #1044] @ 3276c8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -216998,15 +216998,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -217021,15 +217021,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldr r3, [pc, #588] @ 3276f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -217044,15 +217044,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -217081,28 +217081,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldr r3, [pc, #376] @ 32770c │ │ │ │ ldr ip, [pc, #376] @ 327710 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 327714 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3273f8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217114,28 +217114,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32771c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldr r3, [pc, #264] @ 327720 │ │ │ │ ldr ip, [pc, #264] @ 327724 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 327728 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -217154,110 +217154,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 327730 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3273a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - umulleq r4, r0, r8, r8 │ │ │ │ + addeq r4, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x00983bb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, ip, lsl lr │ │ │ │ - strdeq r8, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r8, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x006c8d9c │ │ │ │ addseq r3, r8, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ addseq r3, r8, r8, ror sl │ │ │ │ - addeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r8, ip, r0, asr #25 │ │ │ │ - @ instruction: 0x006c8c9c │ │ │ │ - umulleq r4, r0, r0, r6 │ │ │ │ - rsbeq r8, ip, r4, lsr #25 │ │ │ │ - rsbeq r8, ip, r0, asr #24 │ │ │ │ + addeq r4, r0, ip, lsl #13 │ │ │ │ + rsbeq r8, ip, r0, ror #24 │ │ │ │ + rsbeq r8, ip, ip, lsr ip │ │ │ │ + addeq r4, r0, r0, lsr r6 │ │ │ │ + rsbeq r8, ip, r4, asr #24 │ │ │ │ + rsbeq r8, ip, r0, ror #23 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ - addeq r4, r0, r4, lsr r6 │ │ │ │ - rsbeq r8, ip, ip, lsl #25 │ │ │ │ - rsbeq r8, ip, r4, ror #23 │ │ │ │ - addeq r4, r0, r0, lsr #11 │ │ │ │ - rsbeq r8, ip, r4, lsr #24 │ │ │ │ - rsbeq r8, ip, r0, asr fp │ │ │ │ - addeq r4, r0, ip, ror #10 │ │ │ │ - @ instruction: 0x006c8c9c │ │ │ │ - rsbeq r8, ip, ip, lsl fp │ │ │ │ + ldrdeq r4, [r0], r4 @ │ │ │ │ + rsbeq r8, ip, ip, lsr #24 │ │ │ │ + rsbeq r8, ip, r4, lsl #23 │ │ │ │ + addeq r4, r0, r0, asr #10 │ │ │ │ rsbeq r8, ip, r4, asr #23 │ │ │ │ - rsbeq r8, ip, ip, asr #21 │ │ │ │ - addeq r4, r0, r8, ror #9 │ │ │ │ - strdeq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006c8a98 │ │ │ │ - rsbeq r8, ip, r0, ror #22 │ │ │ │ - rsbeq r8, ip, ip, lsr #20 │ │ │ │ + strdeq r8, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r0, ip, lsl #10 │ │ │ │ + rsbeq r8, ip, ip, lsr ip │ │ │ │ + strheq r8, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r8, ip, r4, ror #22 │ │ │ │ + rsbeq r8, ip, ip, ror #20 │ │ │ │ + addeq r4, r0, r8, lsl #9 │ │ │ │ + @ instruction: 0x006c8b90 │ │ │ │ + rsbeq r8, ip, r8, lsr sl │ │ │ │ + rsbeq r8, ip, r0, lsl #22 │ │ │ │ + rsbeq r8, ip, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3277d4 │ │ │ │ ldr r2, [pc, #136] @ 3277d8 │ │ │ │ ldr r1, [pc, #136] @ 3277dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [pc, #104] @ 3277e0 │ │ │ │ ldr r3, [pc, #104] @ 3277e4 │ │ │ │ ldr r1, [pc, #104] @ 3277e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3277ec │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008043bc │ │ │ │ - rsbeq r2, fp, r8, ror r8 │ │ │ │ - rsbeq sl, pc, r8, lsl fp @ │ │ │ │ + addeq r4, r0, ip, asr r3 │ │ │ │ + rsbeq r2, fp, r8, lsl r8 │ │ │ │ + strheq sl, [pc], #-168 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq pc, r5, ip, asr sp @ │ │ │ │ - strheq r8, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, ip, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 327924 │ │ │ │ ldr r2, [pc, #284] @ 327928 │ │ │ │ ldr r1, [pc, #284] @ 32792c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3278e0 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3278c0 │ │ │ │ @@ -217274,28 +217274,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -217313,23 +217313,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 327938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - strdeq r4, [r0], ip │ │ │ │ - rsbeq r8, ip, ip, ror r8 │ │ │ │ - @ instruction: 0x006c889c │ │ │ │ - addeq r4, r0, r0, lsl #4 │ │ │ │ - strheq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r8, ip, r4, asr r9 │ │ │ │ + umulleq r4, r0, ip, r2 │ │ │ │ + rsbeq r8, ip, ip, lsl r8 │ │ │ │ + rsbeq r8, ip, ip, lsr r8 │ │ │ │ + addeq r4, r0, r0, lsr #3 │ │ │ │ + rsbeq r8, ip, r0, asr r7 │ │ │ │ + strdeq r8, [ip], #-132 @ 0xffffff7c @ │ │ │ │ ldr r0, [pc, #4] @ 327948 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, sl, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 327d84 │ │ │ │ ldr lr, [pc, #1056] @ 327d88 │ │ │ │ @@ -217344,15 +217344,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #1004] @ 327d98 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327ba8 │ │ │ │ @@ -217370,24 +217370,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 32d3a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 327c74 │ │ │ │ ldr r9, [pc, #916] @ 327da0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 327da4 │ │ │ │ ldr r1, [pc, #908] @ 327da8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 327dac │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -217456,15 +217456,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 327dc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #604] @ 327dc8 │ │ │ │ ldr r3, [pc, #540] @ 327d8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217491,15 +217491,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 327dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 3279d4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 327b34 │ │ │ │ @@ -217523,168 +217523,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b34 │ │ │ │ ldr r3, [pc, #360] @ 327de4 │ │ │ │ ldr ip, [pc, #360] @ 327de8 │ │ │ │ ldr r1, [pc, #360] @ 327dec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b64 │ │ │ │ ldr r3, [pc, #320] @ 327df0 │ │ │ │ ldr ip, [pc, #320] @ 327df4 │ │ │ │ ldr r1, [pc, #320] @ 327df8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b64 │ │ │ │ ldr ip, [pc, #284] @ 327dfc │ │ │ │ ldr r1, [pc, #284] @ 327e00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b34 │ │ │ │ ldr ip, [pc, #252] @ 327e04 │ │ │ │ ldr r1, [pc, #252] @ 327e08 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b34 │ │ │ │ ldr ip, [pc, #216] @ 327e0c │ │ │ │ ldr r1, [pc, #216] @ 327e10 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b64 │ │ │ │ ldr ip, [pc, #184] @ 327e14 │ │ │ │ ldr r1, [pc, #184] @ 327e18 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 327b34 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r0, r8, ror #3 │ │ │ │ + addeq r4, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x009834b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, r8, lsr #18 │ │ │ │ - rsbeq r8, ip, ip, lsr r9 │ │ │ │ + rsbeq r8, ip, r8, asr #17 │ │ │ │ + ldrdeq r8, [ip], #-140 @ 0xffffff74 @ │ │ │ │ addseq r3, r8, ip, ror r4 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ - addeq r4, r0, r0, asr r1 │ │ │ │ - rsbeq r2, fp, r0, lsr #11 │ │ │ │ - strdeq r2, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r8, ip, r8, ror #18 │ │ │ │ - ldrdeq r5, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x009921b0 │ │ │ │ + strdeq r4, [r0], r0 │ │ │ │ + rsbeq r2, fp, r0, asr #10 │ │ │ │ + @ instruction: 0x006b2a94 │ │ │ │ rsbeq r8, ip, r8, lsl #18 │ │ │ │ - strdeq r8, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, ip, r8, lsr #15 │ │ │ │ - rsbeq r8, ip, ip, lsl #15 │ │ │ │ + rsbeq r5, sp, ip, ror pc │ │ │ │ + @ instruction: 0x009921b0 │ │ │ │ + rsbeq r8, ip, r8, lsr #17 │ │ │ │ + @ instruction: 0x006c889c │ │ │ │ + rsbeq r8, ip, r8, asr #14 │ │ │ │ + rsbeq r8, ip, ip, lsr #14 │ │ │ │ @ instruction: 0x009832b8 │ │ │ │ - rsbeq r8, ip, r8, lsr #15 │ │ │ │ - strdeq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r8, ip, r8, asr #14 │ │ │ │ + @ instruction: 0x006c8698 │ │ │ │ addseq r2, r9, r8, ror r0 │ │ │ │ - rsbeq r8, ip, ip, asr #15 │ │ │ │ - rsbeq r8, ip, r0, lsr #15 │ │ │ │ - rsbeq r8, ip, r4, lsl #13 │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ - strheq r8, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, ip, r0, asr r6 │ │ │ │ - addeq r3, r0, r4, lsr #29 │ │ │ │ - @ instruction: 0x006c869c │ │ │ │ - rsbeq r8, ip, ip, lsl r6 │ │ │ │ - ldrdeq r8, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r8, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, ip, r8, ror #13 │ │ │ │ - rsbeq r8, ip, ip, asr #11 │ │ │ │ + rsbeq r8, ip, ip, ror #14 │ │ │ │ + rsbeq r8, ip, r0, asr #14 │ │ │ │ + rsbeq r8, ip, r4, lsr #12 │ │ │ │ + addeq r3, r0, r8, ror lr │ │ │ │ + rsbeq r8, ip, r8, asr r5 │ │ │ │ strdeq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, ip, r0, lsr #11 │ │ │ │ - strheq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, ip, r8, ror r5 │ │ │ │ + addeq r3, r0, r4, asr #28 │ │ │ │ + rsbeq r8, ip, ip, lsr r6 │ │ │ │ + strheq r8, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, ip, ip, ror r6 │ │ │ │ + @ instruction: 0x006c8594 │ │ │ │ + rsbeq r8, ip, r8, lsl #13 │ │ │ │ + rsbeq r8, ip, ip, ror #10 │ │ │ │ + @ instruction: 0x006c8590 │ │ │ │ + rsbeq r8, ip, r0, asr #10 │ │ │ │ + rsbeq r8, ip, r0, asr r6 │ │ │ │ + rsbeq r8, ip, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 327eb0 │ │ │ │ ldr r2, [pc, #124] @ 327eb4 │ │ │ │ ldr r1, [pc, #124] @ 327eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #92] @ 327ebc │ │ │ │ ldr r1, [pc, #92] @ 327ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 327ec4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r3, r0, r4, lsr #26 │ │ │ │ - @ instruction: 0x006b2190 │ │ │ │ - rsbeq sl, pc, r0, lsr r4 @ │ │ │ │ + addeq r3, r0, r4, asr #25 │ │ │ │ + rsbeq r2, fp, r0, lsr r1 │ │ │ │ + ldrdeq sl, [pc], #-48 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq pc, r5, ip, asr #15 │ │ │ │ - rsbeq r8, ip, r4, lsr #11 │ │ │ │ + rsbeq r8, ip, r4, asr #10 │ │ │ │ ldr r0, [pc, #4] @ 327ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ ldrdeq r6, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -217714,15 +217714,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 327f6c │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 327f48 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 9988a0 │ │ │ │ + bl 998840 │ │ │ │ add r4, r4, #1 │ │ │ │ b 327ef4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 3280b8 │ │ │ │ @@ -217731,36 +217731,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #268] @ 3280c4 │ │ │ │ ldr r1, [pc, #268] @ 3280c8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #232] @ 3280cc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 33fe2c │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -217798,20 +217798,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550c4 │ │ │ │ b 328080 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 328078 │ │ │ │ - addeq r3, r0, r4, lsr #24 │ │ │ │ - rsbeq r5, ip, ip, lsl r2 │ │ │ │ - rsbeq r5, ip, r0, lsr r2 │ │ │ │ - rsbeq r8, ip, r0, asr #9 │ │ │ │ - ldrdeq r8, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r8, ip, r8, asr #9 │ │ │ │ + addeq r3, r0, r4, asr #23 │ │ │ │ + strheq r5, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r5, [ip], #-16 @ │ │ │ │ + rsbeq r8, ip, r0, ror #8 │ │ │ │ + rsbeq r8, ip, r8, ror r4 │ │ │ │ + rsbeq r8, ip, r8, ror #8 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 328134 │ │ │ │ ldr r2, [pc, #72] @ 328138 │ │ │ │ @@ -217819,27 +217819,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #40] @ 328140 │ │ │ │ ldr r1, [pc, #40] @ 328144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - addeq r3, r0, r8, asr #21 │ │ │ │ - ldrdeq r1, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq sl, pc, ip, ror r1 @ │ │ │ │ + b 74f224 │ │ │ │ + addeq r3, r0, r8, ror #20 │ │ │ │ + rsbeq r1, fp, ip, ror lr │ │ │ │ + rsbeq sl, pc, ip, lsl r1 @ │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x0095f5d4 │ │ │ │ │ │ │ │ 00328148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217882,25 +217882,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 33feb0 │ │ │ │ ldr r6, [pc, #120] @ 32826c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70d778 │ │ │ │ + bl 70d718 │ │ │ │ cmp r0, #0 │ │ │ │ beq 328230 │ │ │ │ ldr r3, [pc, #100] @ 328270 │ │ │ │ ldr r1, [pc, #100] @ 328274 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 328250 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -217910,19 +217910,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 328278 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75a6f4 │ │ │ │ + b 75a694 │ │ │ │ addseq r2, r8, r4, lsr ip │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x007b9c9c │ │ │ │ - ldrheq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, fp, ip, lsr ip │ │ │ │ + rsbseq r9, r5, ip, asr lr │ │ │ │ │ │ │ │ 0032827c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 3284c4 │ │ │ │ @@ -217943,15 +217943,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 33f980 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 328320 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9994fc │ │ │ │ + bl 99949c │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 3284ac │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -217975,19 +217975,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 328468 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 33feb0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70d778 │ │ │ │ + bl 70d718 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32843c │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32844c │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -218007,45 +218007,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 328400 │ │ │ │ - bl 706d08 │ │ │ │ + bl 706ca8 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 32844c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70d7a4 │ │ │ │ + bl 70d744 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3283e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 32833c │ │ │ │ ldr r0, [pc, #120] @ 3284cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r2, [pc, #96] @ 3284d0 │ │ │ │ ldr r3, [pc, #84] @ 3284c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -218059,23 +218059,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 3284d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r8, ip, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, ip, lsl #1 │ │ │ │ + rsbeq r8, ip, ip, lsr #32 │ │ │ │ @ instruction: 0x009829b4 │ │ │ │ - rsbeq r8, ip, ip │ │ │ │ + rsbeq r7, ip, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -218160,15 +218160,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 32888c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328864 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -218211,15 +218211,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 32857c │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 328614 │ │ │ │ @@ -218283,15 +218283,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3286d0 │ │ │ │ ldr r0, [pc, #116] @ 3288a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r1, [pc, #96] @ 3288a0 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -218307,19 +218307,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 252fdc │ │ │ │ b 328644 │ │ │ │ addseq r2, r8, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r7, ip, r4, ror #26 │ │ │ │ + rsbeq r7, ip, r4, lsl #26 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x00004ebc │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r7, ip, r8, asr #25 │ │ │ │ + rsbeq r7, ip, r8, ror #24 │ │ │ │ │ │ │ │ 003288a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -218337,15 +218337,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -218395,15 +218395,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 3289f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 328b58 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 328aec │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -218435,15 +218435,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 328a84 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328940 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -218472,15 +218472,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ b 328a90 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 328a2c │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -218517,17 +218517,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328bd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r3, r0, r8, lsr r0 │ │ │ │ - rsbeq r7, ip, ip, lsr #19 │ │ │ │ - ldrdeq r7, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r2, [r0], r8 │ │ │ │ + rsbeq r7, ip, ip, asr #18 │ │ │ │ + rsbeq r7, ip, r0, ror r9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00328bdc : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 328ce8 │ │ │ │ @@ -218593,18 +218593,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r2, r8, r8, lsr r2 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r7, ip, r0, lsl #17 │ │ │ │ - addeq r2, r0, ip, lsl pc │ │ │ │ - @ instruction: 0x006c7890 │ │ │ │ - strheq r7, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, ip, r0, lsr #16 │ │ │ │ + @ instruction: 0x00802ebc │ │ │ │ + rsbeq r7, ip, r0, lsr r8 │ │ │ │ + rsbeq r7, ip, r4, asr r8 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00328d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218618,15 +218618,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 3288a8 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218638,17 +218638,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328da8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r4, ror #28 │ │ │ │ - ldrdeq r7, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, ip, r0, lsl #16 │ │ │ │ + addeq r2, r0, r4, lsl #28 │ │ │ │ + rsbeq r7, ip, ip, ror r7 │ │ │ │ + rsbeq r7, ip, r0, lsr #15 │ │ │ │ │ │ │ │ 00328dac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -218679,17 +218679,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328e44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328e48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r8, asr #27 │ │ │ │ - rsbeq r7, ip, ip, lsr r7 │ │ │ │ - rsbeq r7, ip, r0, ror #14 │ │ │ │ + addeq r2, r0, r8, ror #26 │ │ │ │ + ldrdeq r7, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, ip, r0, lsl #14 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00328e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218725,17 +218725,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r8, lsl sp │ │ │ │ - @ instruction: 0x006c7690 │ │ │ │ - strheq r7, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00802cb8 │ │ │ │ + rsbeq r7, ip, r0, lsr r6 │ │ │ │ + rsbeq r7, ip, r4, asr r6 │ │ │ │ │ │ │ │ 00328ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218745,21 +218745,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3288a8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218777,17 +218777,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9db7b0 <__bss_end__@@Base+0xfdc12be0> │ │ │ │ ... │ │ │ │ blcc fe9db7bc <__bss_end__@@Base+0xfdc12bec> │ │ │ │ - addeq r2, r0, r0, ror #24 │ │ │ │ - ldrdeq r7, [ip], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r2, r0, r0, lsl #24 │ │ │ │ + rsbeq r7, ip, r4, ror r5 │ │ │ │ + @ instruction: 0x006c7598 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00328fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218817,17 +218817,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 329058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00802bb4 │ │ │ │ - rsbeq r7, ip, ip, lsr #10 │ │ │ │ - rsbeq r7, ip, r0, asr r5 │ │ │ │ + addeq r2, r0, r4, asr fp │ │ │ │ + rsbeq r7, ip, ip, asr #9 │ │ │ │ + strdeq r7, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 0032905c : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00329064 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218857,15 +218857,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32910c │ │ │ │ mov r5, #0 │ │ │ │ b 329100 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3284d8 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218887,17 +218887,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 329158 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32915c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00802ab4 │ │ │ │ - rsbeq r7, ip, r8, lsr #8 │ │ │ │ - rsbeq r7, ip, ip, asr #8 │ │ │ │ + addeq r2, r0, r4, asr sl │ │ │ │ + rsbeq r7, ip, r8, asr #7 │ │ │ │ + rsbeq r7, ip, ip, ror #7 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218965,15 +218965,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 329308 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 3292e4 │ │ │ │ @@ -219000,95 +219000,95 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq r2, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x006c7294 │ │ │ │ - rsbeq r7, ip, ip, asr #5 │ │ │ │ + addeq r2, r0, r0, asr #17 │ │ │ │ + rsbeq r7, ip, r4, lsr r2 │ │ │ │ + rsbeq r7, ip, ip, ror #4 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - strdeq r2, [r0], ip │ │ │ │ - rsbeq r7, ip, r4, ror r2 │ │ │ │ - strheq r7, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + umulleq r2, r0, ip, r8 │ │ │ │ + rsbeq r7, ip, r4, lsl r2 │ │ │ │ + rsbeq r7, ip, r8, asr r2 │ │ │ │ │ │ │ │ 00329328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 329358 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253594 │ │ │ │ ldr r0, [pc, #4] @ 329370 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r5, sl, r0, lsr #23 │ │ │ │ │ │ │ │ 00329374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #64] @ 3293e4 │ │ │ │ ldr r2, [pc, #64] @ 3293e8 │ │ │ │ ldr r1, [pc, #64] @ 3293ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addeq r2, r0, ip, lsl #18 │ │ │ │ - rsbeq r7, ip, r8, lsr #5 │ │ │ │ - strheq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r2, r0, ip, lsr #17 │ │ │ │ + rsbeq r7, ip, r8, asr #4 │ │ │ │ + rsbeq r7, ip, ip, asr r2 │ │ │ │ │ │ │ │ 003293f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #96] @ 32947c │ │ │ │ ldr r2, [pc, #96] @ 329480 │ │ │ │ ldr r1, [pc, #96] @ 329484 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32945c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -219098,17 +219098,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r2, r0, r4, r8 │ │ │ │ - rsbeq r7, ip, r0, lsr r2 │ │ │ │ - rsbeq r7, ip, r4, asr #4 │ │ │ │ + addeq r2, r0, r4, lsr r8 │ │ │ │ + ldrdeq r7, [ip], #-16 @ │ │ │ │ + rsbeq r7, ip, r4, ror #3 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 3295c4 │ │ │ │ @@ -219182,19 +219182,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r8, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006c719c │ │ │ │ - @ instruction: 0x006c7194 │ │ │ │ - rsbeq r7, ip, ip, ror r1 │ │ │ │ - rsbeq r6, ip, r0, ror #29 │ │ │ │ - rsbeq r4, sp, r0, asr r5 │ │ │ │ + rsbeq r7, ip, ip, lsr r1 │ │ │ │ + rsbeq r7, ip, r4, lsr r1 │ │ │ │ + rsbeq r7, ip, ip, lsl r1 │ │ │ │ + rsbeq r6, ip, r0, lsl #29 │ │ │ │ + strdeq r4, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ addseq r1, r8, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 329714 │ │ │ │ mov r3, r1 │ │ │ │ @@ -219266,18 +219266,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r0, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, ip, r4, asr r0 │ │ │ │ - rsbeq r7, ip, r4, asr #32 │ │ │ │ - rsbeq r6, ip, r8, lsl #27 │ │ │ │ - rsbeq r4, sp, r8, ror #7 │ │ │ │ + strdeq r6, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, ip, r4, ror #31 │ │ │ │ + rsbeq r6, ip, r8, lsr #26 │ │ │ │ + rsbeq r4, sp, r8, lsl #7 │ │ │ │ addseq r1, r8, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 32986c │ │ │ │ @@ -219320,15 +219320,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3297f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 329858 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329860 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 3297b8 │ │ │ │ @@ -219345,15 +219345,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99ab10 │ │ │ │ + bl 99aab0 │ │ │ │ b 3297f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009816d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r8, r8, lsl #12 │ │ │ │ @@ -219452,42 +219452,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 329a68 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 329a6c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #60] @ 329a70 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ addseq r1, r8, ip, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r8, r8, asr r5 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrdeq r6, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, ip, ip, ror #27 │ │ │ │ + rsbeq r6, ip, r0, ror sl │ │ │ │ + rsbeq r6, ip, ip, lsl #27 │ │ │ │ addseq r0, r9, ip, lsl r3 │ │ │ │ - ldrdeq r6, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r6, ip, r0, ror sp │ │ │ │ addseq r1, r8, r8, ror #8 │ │ │ │ - rsbeq r6, ip, ip, asr #25 │ │ │ │ - rsbeq r6, ip, r8, lsr #26 │ │ │ │ - ldrdeq r6, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, ip, ip, ror #24 │ │ │ │ + rsbeq r6, ip, r8, asr #25 │ │ │ │ + rsbeq r6, ip, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 329fb8 │ │ │ │ ldr r3, [pc, #1324] @ 329fbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219503,15 +219503,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 329fcc │ │ │ │ @@ -219667,15 +219667,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -219778,87 +219778,87 @@ │ │ │ │ bl 255c40 │ │ │ │ ldr r1, [pc, #232] @ 329ff4 │ │ │ │ ldr r0, [pc, #232] @ 329ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ mov r3, #0 │ │ │ │ b 329d8c │ │ │ │ ldr r0, [pc, #196] @ 329ffc │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #168] @ 32a000 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 32a004 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r1, [pc, #124] @ 32a008 │ │ │ │ ldr r0, [pc, #124] @ 32a00c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ umullseq r1, r8, r8, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r0, r0, lsr #4 │ │ │ │ - ldrdeq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r2, r0, r0, asr #3 │ │ │ │ + rsbeq r6, ip, r8, ror ip │ │ │ │ + rsbeq r6, ip, r8, asr ip │ │ │ │ addseq r1, r8, r4, lsr r3 │ │ │ │ - ldrdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r6, ip, r0, ror ip │ │ │ │ + rsbeq r9, ip, r0, ror r7 │ │ │ │ + rsbeq r6, ip, r0, lsl ip │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x006c6c90 │ │ │ │ - rsbeq r6, ip, ip, lsl #20 │ │ │ │ + rsbeq r6, ip, r0, lsr ip │ │ │ │ + rsbeq r6, ip, ip, lsr #19 │ │ │ │ @ instruction: 0x0098fff4 │ │ │ │ - strdeq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq lr, r9, r8, lsl #20 │ │ │ │ + @ instruction: 0x006d3c9c │ │ │ │ + rsbseq lr, r9, r8, lsr #19 │ │ │ │ addseq r0, r8, r0, ror #30 │ │ │ │ - addeq r1, r0, r0, asr #27 │ │ │ │ - rsbeq r6, ip, r0, lsr #17 │ │ │ │ - rsbeq r6, ip, r8, asr #17 │ │ │ │ - rsbeq r6, ip, r4, lsl #18 │ │ │ │ - strheq r6, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r1, r0, r0, asr #26 │ │ │ │ - rsbeq r6, ip, r4, asr #16 │ │ │ │ + addeq r1, r0, r0, ror #26 │ │ │ │ + rsbeq r6, ip, r0, asr #16 │ │ │ │ + rsbeq r6, ip, r8, ror #16 │ │ │ │ + rsbeq r6, ip, r4, lsr #17 │ │ │ │ + rsbeq r6, ip, r4, asr r8 │ │ │ │ + addeq r1, r0, r0, ror #25 │ │ │ │ + rsbeq r6, ip, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32a130 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32a070 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a0c8 │ │ │ │ @@ -219877,20 +219877,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 33b98c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32a140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r3, [pc, #116] @ 32a144 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -219912,22 +219912,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 32a154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq r4, sl, r4, lsl pc │ │ │ │ - addeq r1, r0, r0, asr #24 │ │ │ │ - rsbeq pc, sl, r4, asr #30 │ │ │ │ - rsbeq r8, pc, r4, ror #3 │ │ │ │ - rsbeq r6, ip, r8, ror #15 │ │ │ │ + addeq r1, r0, r0, ror #23 │ │ │ │ + rsbeq pc, sl, r4, ror #29 │ │ │ │ + rsbeq r8, pc, r4, lsl #3 │ │ │ │ + rsbeq r6, ip, r8, lsl #15 │ │ │ │ addeq r4, sl, ip, ror #28 │ │ │ │ - @ instruction: 0x00801bb4 │ │ │ │ - rsbeq r6, ip, r8, ror #14 │ │ │ │ - rsbeq ip, fp, r8, lsr #30 │ │ │ │ + addeq r1, r0, r4, asr fp │ │ │ │ + rsbeq r6, ip, r8, lsl #14 │ │ │ │ + rsbeq ip, fp, r8, asr #29 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 32a21c │ │ │ │ ldr r2, [pc, #172] @ 32a220 │ │ │ │ @@ -219935,15 +219935,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 32a224 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32a1fc │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 32a1c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219970,17 +219970,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r0, asr fp │ │ │ │ - strdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, ip, r4, lsl r6 │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ + @ instruction: 0x006c6594 │ │ │ │ + strheq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 32a488 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -219992,15 +219992,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3281c4 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -220052,15 +220052,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -220125,23 +220125,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r0, r8, ror sl │ │ │ │ - rsbeq r6, ip, r8, lsl r5 │ │ │ │ - rsbeq r6, ip, r4, lsr r5 │ │ │ │ - rsbeq r6, ip, r8, ror #7 │ │ │ │ - rsbeq r6, ip, r8, lsr #2 │ │ │ │ - rsbseq r1, r5, ip, asr #23 │ │ │ │ - ldrdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq lr, r9, ip, asr #8 │ │ │ │ + addeq r1, r0, r8, lsl sl │ │ │ │ + strheq r6, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r6, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, ip, r8, lsl #7 │ │ │ │ + rsbeq r6, ip, r8, asr #1 │ │ │ │ + rsbseq r1, r5, ip, ror #22 │ │ │ │ + rsbeq r6, ip, r4, ror r5 │ │ │ │ + @ instruction: 0x006d3698 │ │ │ │ + rsbseq lr, r9, ip, ror #7 │ │ │ │ │ │ │ │ 0032a4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -220237,21 +220237,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f91c │ │ │ │ bl 3403c0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 750cb8 │ │ │ │ + bl 750c58 │ │ │ │ ldr r2, [pc, #204] @ 32a718 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 32a71c │ │ │ │ @@ -220282,28 +220282,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 32a728 │ │ │ │ ldr r2, [pc, #72] @ 32a72c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, r8, r0, asr r9 │ │ │ │ - strdeq r1, [r0], r0 │ │ │ │ + umulleq r1, r0, r0, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r5, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, ip, r4, lsl #7 │ │ │ │ - rsbeq r6, ip, ip, ror #6 │ │ │ │ - rsbseq r1, fp, ip, lsl #10 │ │ │ │ - rsbeq r5, ip, ip, ror #28 │ │ │ │ - strdeq r6, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, ip, r0, lsr lr │ │ │ │ + rsbeq r6, ip, ip, asr r3 │ │ │ │ + rsbeq r5, ip, r0, asr lr │ │ │ │ + rsbeq r6, ip, r4, lsr #6 │ │ │ │ + rsbeq r6, ip, ip, lsl #6 │ │ │ │ + rsbseq r1, fp, ip, lsr #9 │ │ │ │ + rsbeq r5, ip, ip, lsl #28 │ │ │ │ + @ instruction: 0x006c6290 │ │ │ │ + ldrdeq r5, [ip], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ umullseq r0, r8, r0, r7 │ │ │ │ - rsbeq r6, ip, r8, lsr #3 │ │ │ │ - strdeq r6, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r6, ip, r8, asr #2 │ │ │ │ + @ instruction: 0x006c619c │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -220349,17 +220349,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 73a384 │ │ │ │ + bl 73a324 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73363c │ │ │ │ + bl 7335dc │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r8, ip, ror #12 │ │ │ │ @@ -220404,26 +220404,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32a8f0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r6, [ip], #-20 @ 0xffffffec @ │ │ │ │ - addeq r1, r0, ip, lsr #9 │ │ │ │ - rsbeq r6, ip, r0, asr #3 │ │ │ │ + @ instruction: 0x006c6194 │ │ │ │ + addeq r1, r0, ip, asr #8 │ │ │ │ + rsbeq r6, ip, r0, ror #2 │ │ │ │ │ │ │ │ 0032a8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -220537,17 +220537,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32aac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008012bc │ │ │ │ - ldrdeq r5, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, ip, r0, lsr #32 │ │ │ │ + addeq r1, r0, ip, asr r2 │ │ │ │ + rsbeq r5, ip, r4, ror pc │ │ │ │ + rsbeq r5, ip, r0, asr #31 │ │ │ │ │ │ │ │ 0032aacc : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32aae4 │ │ │ │ @@ -220610,15 +220610,15 @@ │ │ │ │ 0032aba4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32abbc │ │ │ │ bx r3 │ │ │ │ - b 700160 │ │ │ │ + b 700100 │ │ │ │ │ │ │ │ 0032abc0 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32abd8 │ │ │ │ @@ -220636,24 +220636,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 32ac30 │ │ │ │ ldr r2, [pc, #48] @ 32ac34 │ │ │ │ ldr r1, [pc, #48] @ 32ac38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r1, [pc, #28] @ 32ac3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74f284 │ │ │ │ + b 74f224 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r5, ip, r8, ror #29 │ │ │ │ + rsbeq r5, ip, r8, lsl #29 │ │ │ │ addseq ip, r5, r8, lsr #26 │ │ │ │ │ │ │ │ 0032ac40 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -220672,28 +220672,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - addeq r1, r0, r4, ror #1 │ │ │ │ - rsbeq r5, ip, r0, lsl #29 │ │ │ │ - strdeq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r1, r0, r4, lsl #1 │ │ │ │ + rsbeq r5, ip, r0, lsr #28 │ │ │ │ + @ instruction: 0x006c5d98 │ │ │ │ │ │ │ │ 0032aca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758214 │ │ │ │ + b 7581b4 │ │ │ │ │ │ │ │ 0032accc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 32ad94 │ │ │ │ @@ -220703,16 +220703,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 7501d8 │ │ │ │ + bl 75767c │ │ │ │ + bl 750178 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 32ad6c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32ad4c │ │ │ │ @@ -220738,17 +220738,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 56869c │ │ │ │ b 32ad18 │ │ │ │ - addeq r1, r0, ip, ror r0 │ │ │ │ - rsbeq pc, sl, r0, ror #5 │ │ │ │ - rsbeq r7, pc, r8, lsl #11 │ │ │ │ + addeq r1, r0, ip, lsl r0 │ │ │ │ + rsbeq pc, sl, r0, lsl #5 │ │ │ │ + rsbeq r7, pc, r8, lsr #10 │ │ │ │ addeq r4, sl, ip, lsr #4 │ │ │ │ │ │ │ │ 0032ada4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220768,16 +220768,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ - bl 7501d8 │ │ │ │ + bl 75767c │ │ │ │ + bl 750178 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ae34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -220786,93 +220786,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 32ae58 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 568988 │ │ │ │ - addeq r0, r0, ip, ror pc │ │ │ │ - rsbeq pc, sl, r8, ror #3 │ │ │ │ - rsbeq r7, pc, r8, lsl #9 │ │ │ │ + addeq r0, r0, ip, lsl pc │ │ │ │ + rsbeq pc, sl, r8, lsl #3 │ │ │ │ + rsbeq r7, pc, r8, lsr #8 │ │ │ │ addeq r4, sl, r0, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 32ae68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq r4, [sl], r4 @ │ │ │ │ │ │ │ │ 0032ae6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #56] @ 32aed0 │ │ │ │ ldr r2, [pc, #56] @ 32aed4 │ │ │ │ ldr r1, [pc, #56] @ 32aed8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r0, r0, ip, lsl pc │ │ │ │ - rsbeq r5, ip, r0, lsl sp │ │ │ │ - rsbeq r5, ip, ip, lsr #26 │ │ │ │ + @ instruction: 0x00800ebc │ │ │ │ + strheq r5, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, ip, ip, asr #25 │ │ │ │ │ │ │ │ 0032aedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 32af6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32af50 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #84] @ 32af70 │ │ │ │ ldr r2, [pc, #84] @ 32af74 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r5, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - umulleq r0, r0, ip, lr @ │ │ │ │ - rsbeq r5, ip, r8, lsl #25 │ │ │ │ + rsbeq r5, ip, ip, ror ip │ │ │ │ + addeq r0, r0, ip, lsr lr │ │ │ │ + rsbeq r5, ip, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -220933,15 +220933,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 32b11c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7535b0 │ │ │ │ + bl 753550 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32b110 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 32b0ec │ │ │ │ @@ -220953,15 +220953,15 @@ │ │ │ │ bl 253300 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b22c │ │ │ │ + bl 75b1cc │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 32b0a8 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -220981,19 +220981,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32b150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbeq r5, ip, r4, lsr #23 │ │ │ │ - rsbeq r5, ip, r0, lsl #22 │ │ │ │ - addeq r0, r0, ip, lsr #25 │ │ │ │ - strheq r5, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r5, ip, r4, asr #22 │ │ │ │ + rsbeq r5, ip, r0, lsr #21 │ │ │ │ + addeq r0, r0, ip, asr #24 │ │ │ │ + rsbeq r5, ip, r8, asr sl │ │ │ │ + @ instruction: 0x006c5a94 │ │ │ │ │ │ │ │ 0032b154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -221059,15 +221059,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ mov r0, sl │ │ │ │ bl 253594 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32b230 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -221090,22 +221090,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq pc, r7, r8, asr ip @ │ │ │ │ - rsbeq r5, ip, r4, ror #20 │ │ │ │ + rsbeq r5, ip, r4, lsl #20 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq r5, ip, ip, lsr #20 │ │ │ │ - rsbseq sl, r5, ip, lsr r2 │ │ │ │ - @ instruction: 0x006c599c │ │ │ │ - addeq r0, r0, ip, lsl #22 │ │ │ │ - rsbeq r5, ip, r8, lsl r9 │ │ │ │ - @ instruction: 0x006c5994 │ │ │ │ + rsbeq r5, ip, ip, asr #19 │ │ │ │ + ldrsbeq sl, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, ip, ip, lsr r9 │ │ │ │ + addeq r0, r0, ip, lsr #21 │ │ │ │ + strheq r5, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, ip, r4, lsr r9 │ │ │ │ │ │ │ │ 0032b304 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 32b19c │ │ │ │ │ │ │ │ 0032b310 : │ │ │ │ @@ -221175,36 +221175,36 @@ │ │ │ │ beq 32b438 │ │ │ │ ldr r3, [pc, #88] @ 32b460 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253594 │ │ │ │ ldr r1, [pc, #48] @ 32b464 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b3dc │ │ │ │ ldr r0, [pc, #40] @ 32b468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 751158 │ │ │ │ + bl 7510f8 │ │ │ │ ldr r1, [pc, #32] @ 32b46c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b22c │ │ │ │ + bl 75b1cc │ │ │ │ b 32b400 │ │ │ │ addseq pc, r7, r8, asr sl @ │ │ │ │ - rsbeq r5, ip, r4, lsr #17 │ │ │ │ + rsbeq r5, ip, r4, asr #16 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, ip, r0, lsr #16 │ │ │ │ - rsbeq r5, ip, r0, asr r8 │ │ │ │ - rsbeq r5, ip, ip, asr #16 │ │ │ │ + rsbeq r5, ip, r0, asr #15 │ │ │ │ + strdeq r5, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, ip, ip, ror #15 │ │ │ │ │ │ │ │ 0032b470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221213,29 +221213,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 32b4dc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b4e0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b48c │ │ │ │ - strdeq r5, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, ip, ip, ror r7 │ │ │ │ + @ instruction: 0x006c5794 │ │ │ │ + rsbeq r5, ip, ip, lsl r7 │ │ │ │ │ │ │ │ 0032b4e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -221248,22 +221248,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75befc │ │ │ │ + bl 75be9c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32b54c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32b3b0 │ │ │ │ @@ -221273,16 +221273,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b594 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b50c │ │ │ │ - rsbeq r5, ip, r0, ror r7 │ │ │ │ - rsbeq r5, ip, r8, asr #13 │ │ │ │ + rsbeq r5, ip, r0, lsl r7 │ │ │ │ + rsbeq r5, ip, r8, ror #12 │ │ │ │ │ │ │ │ 0032b598 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32b3b0 │ │ │ │ │ │ │ │ @@ -221312,15 +221312,15 @@ │ │ │ │ bl 253300 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75cf8c │ │ │ │ + bl 75cf2c │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b5ec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221338,15 +221338,15 @@ │ │ │ │ bl 253300 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75cf8c │ │ │ │ + bl 75cf2c │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b654 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221368,42 +221368,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, ip, r4, lsr r6 │ │ │ │ - rsbeq r5, ip, r0, lsr #13 │ │ │ │ - rsbeq r5, ip, r8, lsl #12 │ │ │ │ - rsbeq r5, ip, r8, lsr r6 │ │ │ │ + ldrdeq r5, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, ip, r0, asr #12 │ │ │ │ + rsbeq r5, ip, r8, lsr #11 │ │ │ │ + ldrdeq r5, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #4] @ 32b718 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r3, sl, r8, ror r9 │ │ │ │ │ │ │ │ 0032b71c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #96] @ 32b7a8 │ │ │ │ ldr r2, [pc, #96] @ 32b7ac │ │ │ │ ldr r1, [pc, #96] @ 32b7b0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b788 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221413,37 +221413,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r0, ror #13 │ │ │ │ - rsbeq r5, ip, r8, asr r5 │ │ │ │ - rsbeq r5, ip, ip, ror #10 │ │ │ │ + addeq r0, r0, r0, lsl #13 │ │ │ │ + strdeq r5, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, ip, ip, lsl #10 │ │ │ │ │ │ │ │ 0032b7b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #96] @ 32b840 │ │ │ │ ldr r2, [pc, #96] @ 32b844 │ │ │ │ ldr r1, [pc, #96] @ 32b848 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b820 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221453,37 +221453,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r8, asr #12 │ │ │ │ - rsbeq r5, ip, r0, asr #9 │ │ │ │ - ldrdeq r5, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r0, r0, r8, ror #11 │ │ │ │ + rsbeq r5, ip, r0, ror #8 │ │ │ │ + rsbeq r5, ip, r4, ror r4 │ │ │ │ │ │ │ │ 0032b84c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #96] @ 32b8d8 │ │ │ │ ldr r2, [pc, #96] @ 32b8dc │ │ │ │ ldr r1, [pc, #96] @ 32b8e0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b8b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221493,37 +221493,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008005b0 │ │ │ │ - rsbeq r5, ip, r8, lsr #8 │ │ │ │ - rsbeq r5, ip, ip, lsr r4 │ │ │ │ + addeq r0, r0, r0, asr r5 │ │ │ │ + rsbeq r5, ip, r8, asr #7 │ │ │ │ + ldrdeq r5, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 0032b8e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #96] @ 32b970 │ │ │ │ ldr r2, [pc, #96] @ 32b974 │ │ │ │ ldr r1, [pc, #96] @ 32b978 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b950 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221533,17 +221533,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r8, lsl r5 │ │ │ │ - @ instruction: 0x006c5390 │ │ │ │ - rsbeq r5, ip, r4, lsr #7 │ │ │ │ + @ instruction: 0x008004b8 │ │ │ │ + rsbeq r5, ip, r0, lsr r3 │ │ │ │ + rsbeq r5, ip, r4, asr #6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32ba14 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -221581,16 +221581,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32ba34 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r0, r5, ip, lsr #9 │ │ │ │ + rsbseq r0, r5, r4, ror r4 │ │ │ │ + rsbseq r0, r5, ip, asr #8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32ba60 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -221648,16 +221648,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bb40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r5, r8, asr #7 │ │ │ │ - rsbseq r0, r5, r0, lsr #7 │ │ │ │ + rsbseq r0, r5, r8, ror #6 │ │ │ │ + rsbseq r0, r5, r0, asr #6 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -221985,15 +221985,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ adceq r6, r7, ip, asr ip │ │ │ │ @ instruction: 0x0097eeb4 │ │ │ │ umullseq sp, r8, r8, sp │ │ │ │ addseq sp, r8, r8, lsl #26 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r4, ip, r0, ror ip │ │ │ │ + rsbeq r4, ip, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -222015,22 +222015,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 32c180 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 706378 │ │ │ │ + bl 706318 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70c3a4 │ │ │ │ + bl 70c344 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 56f50c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ mov r5, r0 │ │ │ │ bl 5453a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c148 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222131,15 +222131,15 @@ │ │ │ │ bne 32c408 │ │ │ │ cmp ip, #0 │ │ │ │ beq 32c284 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c460 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -222148,15 +222148,15 @@ │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c43c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 7191f8 │ │ │ │ + bl 719198 │ │ │ │ ldr r3, [pc, #556] @ 32c544 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c284 │ │ │ │ ldr r3, [pc, #540] @ 32c548 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -222182,26 +222182,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 32c554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32c284 │ │ │ │ ldr r2, [pc, #392] @ 32c558 │ │ │ │ ldr r3, [pc, #360] @ 32c53c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -222247,15 +222247,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 718e4c │ │ │ │ + bl 718dec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -222267,15 +222267,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 718a5c │ │ │ │ + bl 7189fc │ │ │ │ b 32c2f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 253594 │ │ │ │ b 32c454 │ │ │ │ mov r0, ip │ │ │ │ bl 253594 │ │ │ │ b 32c430 │ │ │ │ @@ -222283,28 +222283,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 32c284 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098dadc │ │ │ │ @ instruction: 0x0097ebd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0097ebbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, ip, r0, asr #18 │ │ │ │ + rsbeq r4, ip, r0, ror #17 │ │ │ │ addseq lr, r7, r4, asr sl │ │ │ │ - rsbeq r4, ip, r0, lsr #16 │ │ │ │ + rsbeq r4, ip, r0, asr #15 │ │ │ │ │ │ │ │ 0032c560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222399,22 +222399,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 32c6fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsheq pc, [pc], #-112 @ │ │ │ │ - strdeq r4, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r4, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r4, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, ip, r4, asr r7 │ │ │ │ - rsbeq r4, ip, r0, lsr #14 │ │ │ │ - rsbeq r4, ip, r4, ror #13 │ │ │ │ - rsbeq r4, ip, ip, asr #14 │ │ │ │ + @ instruction: 0x007ff790 │ │ │ │ + @ instruction: 0x006c469c │ │ │ │ + @ instruction: 0x006c4698 │ │ │ │ + @ instruction: 0x006c469c │ │ │ │ + strdeq r4, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, ip, r0, asr #13 │ │ │ │ + rsbeq r4, ip, r4, lsl #13 │ │ │ │ + rsbeq r4, ip, ip, ror #13 │ │ │ │ │ │ │ │ 0032c700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -222457,15 +222457,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 32c964 │ │ │ │ ldr r2, [pc, #432] @ 32c968 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ bl 253fcc │ │ │ │ ldr r2, [pc, #408] @ 32c96c │ │ │ │ ldr r3, [pc, #384] @ 32c958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -222490,15 +222490,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 32c7c4 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 32c79c │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 32c79c │ │ │ │ @@ -222535,57 +222535,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 32c7cc │ │ │ │ ldr r2, [pc, #128] @ 32c988 │ │ │ │ ldr r3, [pc, #128] @ 32c98c │ │ │ │ ldr r1, [pc, #128] @ 32c990 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 32c994 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 32c7c4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 32c998 │ │ │ │ ldr r3, [pc, #96] @ 32c99c │ │ │ │ ldr r1, [pc, #96] @ 32c9a0 │ │ │ │ ldr r2, [pc, #96] @ 32c9a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32c830 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq pc, pc, r0, lsr #13 │ │ │ │ - rsbeq r4, ip, r4, ror r6 │ │ │ │ + rsbeq r4, ip, r0, ror r6 │ │ │ │ + rsbseq pc, pc, r0, asr #12 │ │ │ │ + rsbeq r4, ip, r4, lsl r6 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq lr, r7, r0, asr r6 │ │ │ │ - rsbeq r4, ip, ip, lsr r6 │ │ │ │ - rsbseq pc, pc, r0, lsr r6 @ │ │ │ │ - rsbeq r4, ip, r8, lsl #12 │ │ │ │ - rsbeq r4, ip, r4, ror r5 │ │ │ │ - rsbseq pc, pc, r4, ror r5 @ │ │ │ │ - rsbeq r4, ip, ip, asr #10 │ │ │ │ - rsbeq r4, ip, r8, ror r5 │ │ │ │ - rsbseq pc, pc, r0, asr #10 │ │ │ │ - rsbeq r4, ip, r0, lsl r5 │ │ │ │ + ldrdeq r4, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq pc, [pc], #-80 @ │ │ │ │ + rsbeq r4, ip, r8, lsr #11 │ │ │ │ + rsbeq r4, ip, r4, lsl r5 │ │ │ │ + rsbseq pc, pc, r4, lsl r5 @ │ │ │ │ + rsbeq r4, ip, ip, ror #9 │ │ │ │ + rsbeq r4, ip, r8, lsl r5 │ │ │ │ + rsbseq pc, pc, r0, ror #9 │ │ │ │ + strheq r4, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r4, ip, ip, lsl r5 │ │ │ │ - rsbseq pc, pc, r0, lsl r5 @ │ │ │ │ - rsbeq r4, ip, r8, ror #9 │ │ │ │ + strheq r4, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq pc, [pc], #-64 @ │ │ │ │ + rsbeq r4, ip, r8, lsl #9 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0032c9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222722,21 +222722,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 25534c <__printf_chk@plt> │ │ │ │ b 32cb7c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strheq r9, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, fp, r8, asr r4 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ addseq lr, r7, r8, lsl r3 │ │ │ │ - rsbeq r4, ip, r4, lsl #7 │ │ │ │ - rsbeq r4, ip, r0, lsl r3 │ │ │ │ - rsbeq r4, ip, ip, lsr r3 │ │ │ │ - strdeq r4, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, ip, r4, lsr #6 │ │ │ │ + strheq r4, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r4, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006c4298 │ │ │ │ │ │ │ │ 0032cbf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222828,15 +222828,15 @@ │ │ │ │ b 32ccd0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, r8, asr #3 │ │ │ │ addseq lr, r7, ip, lsr r1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r4, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, ip, ip, ror r1 │ │ │ │ │ │ │ │ 0032cd80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32cfb0 │ │ │ │ @@ -222975,19 +222975,19 @@ │ │ │ │ bl 253594 │ │ │ │ b 32cf50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, r4, ror r0 │ │ │ │ addseq lr, r7, r0, asr #32 │ │ │ │ - rsbeq r4, ip, ip, asr #1 │ │ │ │ - @ instruction: 0x000045b4 │ │ │ │ rsbeq r4, ip, ip, rrx │ │ │ │ - rsbeq r4, ip, r8 │ │ │ │ - rsbeq r4, ip, ip, lsr r0 │ │ │ │ + @ instruction: 0x000045b4 │ │ │ │ + rsbeq r4, ip, ip │ │ │ │ + rsbeq r3, ip, r8, lsr #31 │ │ │ │ + ldrdeq r3, [ip], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 0032cfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -223005,26 +223005,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 32d368 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7510f8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 751098 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #812] @ 32d36c │ │ │ │ ldr r2, [pc, #812] @ 32d370 │ │ │ │ ldr r1, [pc, #812] @ 32d374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -223212,28 +223212,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32c1c4 │ │ │ │ b 32d318 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r8, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, r4, lsl #28 │ │ │ │ - rsbseq lr, pc, r0, lsl lr @ │ │ │ │ - rsbeq ip, sl, r4, ror pc │ │ │ │ - rsbeq sp, sl, r0, asr #9 │ │ │ │ + ldrheq lr, [pc], #-208 @ │ │ │ │ + rsbeq ip, sl, r4, lsl pc │ │ │ │ + rsbeq sp, sl, r0, ror #8 │ │ │ │ umlaleq r5, r7, r0, sl │ │ │ │ - rsbseq sp, r5, r4, lsl #18 │ │ │ │ - rsbeq r3, ip, ip, asr #29 │ │ │ │ + rsbseq sp, r5, r4, lsr #17 │ │ │ │ + rsbeq r3, ip, ip, ror #28 │ │ │ │ adceq r5, r7, r4, ror #19 │ │ │ │ - rsbeq r3, ip, r8, ror #28 │ │ │ │ + rsbeq r3, ip, r8, lsl #28 │ │ │ │ @ instruction: 0x0097dbdc │ │ │ │ adceq r5, r7, r4, lsr #18 │ │ │ │ - rsbeq r3, ip, r0, lsr #27 │ │ │ │ + rsbeq r3, ip, r0, asr #26 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq r3, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, ip, r0, lsl sp │ │ │ │ + @ instruction: 0x006c3c98 │ │ │ │ + strheq r3, [ip], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0032d3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223312,15 +223312,15 @@ │ │ │ │ bl 2557fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253fcc │ │ │ │ cmp r4, #0 │ │ │ │ blt 32d534 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 32d534 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32d568 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223339,15 +223339,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 709158 │ │ │ │ + bl 7090f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d4ac │ │ │ │ b 32d534 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -223442,25 +223442,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 7510f8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 751098 │ │ │ │ + bl 757b80 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 32d8c8 │ │ │ │ ldr r1, [pc, #464] @ 32d8cc │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255844 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -223562,25 +223562,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, ip, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r8, ror #14 │ │ │ │ - rsbeq ip, sl, r4, asr #17 │ │ │ │ - rsbeq ip, sl, r0, lsl lr │ │ │ │ + rsbseq lr, pc, r8, lsl #14 │ │ │ │ + rsbeq ip, sl, r4, ror #16 │ │ │ │ + strheq ip, [sl], #-208 @ 0xffffff30 @ │ │ │ │ adceq r5, r7, r8, lsr r4 │ │ │ │ - rsbeq r3, ip, r4, ror #17 │ │ │ │ + rsbeq r3, ip, r4, lsl #17 │ │ │ │ @ instruction: 0x00a753b8 │ │ │ │ @ instruction: 0x0097d5fc │ │ │ │ - rsbeq r3, ip, r0, lsl #16 │ │ │ │ + rsbeq r3, ip, r0, lsr #15 │ │ │ │ adceq r5, r7, r8, asr #6 │ │ │ │ - rsbeq r3, ip, r4, ror #15 │ │ │ │ - rsbeq r3, ip, ip, lsl #11 │ │ │ │ + rsbeq r3, ip, r4, lsl #15 │ │ │ │ + rsbeq r3, ip, ip, lsr #10 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0032d8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -223619,15 +223619,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq sp, [pc], #-8 @ │ │ │ │ + rsbeq sp, pc, r8, asr r0 @ │ │ │ │ │ │ │ │ 0032d9a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -224148,20 +224148,20 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [r7], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, r8, asr r0 │ │ │ │ addseq sp, r7, r8, lsl r0 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r3, ip, r8, ror r1 │ │ │ │ - rsbeq r3, ip, ip, ror #2 │ │ │ │ - rsbeq r3, ip, r8, ror r0 │ │ │ │ - strdeq r2, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r3, ip, r8, lsl r1 │ │ │ │ + rsbeq r3, ip, ip, lsl #2 │ │ │ │ + rsbeq r3, ip, r8, lsl r0 │ │ │ │ + @ instruction: 0x006c2f98 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r2, ip, r8, lsl pc │ │ │ │ + strheq r2, [ip], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 0032e1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224940,15 +224940,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f224 │ │ │ │ cmp r7, fp │ │ │ │ bcc 32f1d4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -225159,20 +225159,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 32ee80 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 32f15c │ │ │ │ b 32ee94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -225199,15 +225199,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 718a5c │ │ │ │ + bl 7189fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ee20 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 255ab4 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 253594 │ │ │ │ @@ -225306,29 +225306,29 @@ │ │ │ │ addseq ip, r7, r0, asr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq ip, r7, r8, r9 │ │ │ │ addseq ip, r7, r4, lsl #18 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, ip │ │ │ │ - rsbeq r2, ip, r0, lsr #14 │ │ │ │ - rsbeq r2, ip, r8, asr #13 │ │ │ │ - @ instruction: 0x007fcf94 │ │ │ │ - rsbeq r2, ip, r8, ror #5 │ │ │ │ - rsbeq r2, ip, r4, lsr #6 │ │ │ │ + rsbeq r2, ip, r0, asr #13 │ │ │ │ + rsbeq r2, ip, r8, ror #12 │ │ │ │ + rsbseq ip, pc, r4, lsr pc @ │ │ │ │ + rsbeq r2, ip, r8, lsl #5 │ │ │ │ + rsbeq r2, ip, r4, asr #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r1, ip, ip, ror #19 │ │ │ │ + rsbeq r1, ip, ip, lsl #19 │ │ │ │ bge fedd9e94 <__bss_end__@@Base+0xfe0112c4> │ │ │ │ bge fedd9e9c <__bss_end__@@Base+0xfe0112cc> │ │ │ │ - rsbseq ip, pc, r4, asr r1 @ │ │ │ │ - rsbeq r1, ip, r8, lsr #9 │ │ │ │ - rsbeq r1, ip, r4, ror #9 │ │ │ │ + ldrsheq ip, [pc], #-4 @ │ │ │ │ + rsbeq r1, ip, r8, asr #8 │ │ │ │ + rsbeq r1, ip, r4, lsl #9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r1, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, ip, r0, ror r2 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 32f594 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 32f404 │ │ │ │ @@ -225810,15 +225810,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33018c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 33012c │ │ │ │ @@ -226135,23 +226135,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 32fc30 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -226185,15 +226185,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 718a5c │ │ │ │ + bl 7189fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fbc4 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 255ab4 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 253594 │ │ │ │ @@ -226579,19 +226579,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 254e3c │ │ │ │ mvn fp, #0 │ │ │ │ b 32e518 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbseq fp, pc, r4, asr #14 │ │ │ │ - @ instruction: 0x006c0a94 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ rsbseq fp, pc, r4, ror #13 │ │ │ │ - rsbeq r0, ip, r0, lsr sl │ │ │ │ + rsbeq r0, ip, r4, lsr sl │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + rsbseq fp, pc, r4, lsl #13 │ │ │ │ + ldrdeq r0, [ip], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 003307bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -226682,15 +226682,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, ip, lsl #18 │ │ │ │ + rsbeq r0, ip, ip, lsr #17 │ │ │ │ │ │ │ │ 00330930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226708,15 +226708,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r0, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, ip, r4, asr r8 │ │ │ │ │ │ │ │ 00330990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 330c10 │ │ │ │ @@ -226749,29 +226749,29 @@ │ │ │ │ bne 3309f8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330adc │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70d7a4 │ │ │ │ + bl 70d744 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 330a5c │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 706d08 │ │ │ │ + bl 706ca8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 330a04 │ │ │ │ cmp r9, #0 │ │ │ │ bne 330c04 │ │ │ │ ldr r0, [pc, #412] @ 330c1c │ │ │ │ mov r1, #0 │ │ │ │ @@ -226800,15 +226800,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 330af4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 330b04 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 330a1c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -226824,49 +226824,49 @@ │ │ │ │ beq 330bec │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330bf8 │ │ │ │ ldr r0, [pc, #216] @ 330c28 │ │ │ │ ldr r9, [pc, #216] @ 330c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 330a1c │ │ │ │ mov r9, #1 │ │ │ │ b 330af4 │ │ │ │ ldr r0, [pc, #96] @ 330c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r0, [pc, #88] @ 330c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ace8 │ │ │ │ + bl 99ac88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330b3c │ │ │ │ ldr r1, [pc, #68] @ 330c38 │ │ │ │ add r1, pc, r1 │ │ │ │ b 330b48 │ │ │ │ ldr r1, [pc, #60] @ 330c3c │ │ │ │ @@ -226877,20 +226877,20 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r8, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r8, ip, asr #6 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r7, r0, lsr r1 │ │ │ │ addseq sl, r7, r0, lsl #7 │ │ │ │ - rsbeq r0, ip, r8, lsr #16 │ │ │ │ - rsbeq r0, ip, ip, asr #16 │ │ │ │ - rsbeq r0, ip, r8, asr r6 │ │ │ │ - rsbeq r0, ip, r0, ror r6 │ │ │ │ - rsbeq r0, ip, r8, lsr #12 │ │ │ │ - rsbeq r0, ip, ip, lsl r6 │ │ │ │ + rsbeq r0, ip, r8, asr #15 │ │ │ │ + rsbeq r0, ip, ip, ror #15 │ │ │ │ + strdeq r0, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, ip, r0, lsl r6 │ │ │ │ + rsbeq r0, ip, r8, asr #11 │ │ │ │ + strheq r0, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 00330c40 : │ │ │ │ ldr r3, [pc, #16] @ 330c58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227357,15 +227357,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 330f64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00979fbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, ip, ror #28 │ │ │ │ addseq r9, r7, r4, ror #30 │ │ │ │ - rsbseq sl, pc, sl, asr #30 │ │ │ │ + rsbseq sl, pc, sl, ror #29 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ addseq r9, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00331390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -227793,17 +227793,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 331a38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 331a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq sl, pc, ip, lsr r4 @ │ │ │ │ - rsbeq pc, fp, r0, asr #19 │ │ │ │ - ldrdeq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq sl, [pc], #-60 @ │ │ │ │ + rsbeq pc, fp, r0, ror #18 │ │ │ │ + rsbeq pc, fp, r4, ror r9 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00331a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -227849,15 +227849,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 331bfc │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -227874,55 +227874,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 71471c │ │ │ │ + bl 7146bc │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 331ba0 │ │ │ │ ldr r1, [pc, #196] @ 331c4c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 705358 │ │ │ │ + bl 7052f8 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 331c18 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 331ac4 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 331ac4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 331c50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 331ac4 │ │ │ │ ldr r3, [pc, #80] @ 331c54 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ b 331b24 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 331c58 │ │ │ │ ldr r1, [pc, #56] @ 331c5c │ │ │ │ ldr r0, [pc, #56] @ 331c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -227933,17 +227933,17 @@ │ │ │ │ addseq r9, r7, r4, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r7, ip, ror #6 │ │ │ │ addseq r9, r7, r8, asr r3 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbseq sl, pc, r0, lsr r2 @ │ │ │ │ - rsbeq r5, fp, r0, lsr r6 │ │ │ │ - rsbeq r5, fp, r4, asr #12 │ │ │ │ + ldrsbeq sl, [pc], #-16 @ │ │ │ │ + ldrdeq r5, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, fp, r4, ror #11 │ │ │ │ │ │ │ │ 00331c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 331d9c │ │ │ │ @@ -227959,15 +227959,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 331da4 │ │ │ │ ldr r8, [pc, #256] @ 331da8 │ │ │ │ ldr r6, [pc, #256] @ 331dac │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 331ce4 │ │ │ │ - bl 706da8 │ │ │ │ + bl 706d48 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253d20 │ │ │ │ @@ -227987,15 +227987,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 253d20 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 331ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9814dc │ │ │ │ + bl 98147c │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 331d44 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 253138 │ │ │ │ mov r0, r4 │ │ │ │ @@ -228016,21 +228016,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253d20 │ │ │ │ b 331cd8 │ │ │ │ - rsbseq sl, r4, r8, asr #4 │ │ │ │ + rsbseq sl, r4, r8, ror #3 │ │ │ │ umullseq r8, r8, ip, r0 @ │ │ │ │ - rsbeq pc, fp, r0, lsr #15 │ │ │ │ - rsbeq pc, fp, r0, ror r7 @ │ │ │ │ - rsbeq pc, fp, r0, asr r7 @ │ │ │ │ - rsbseq r0, r5, r4, ror pc │ │ │ │ - rsbeq r3, sp, r8, lsr #30 │ │ │ │ + rsbeq pc, fp, r0, asr #14 │ │ │ │ + rsbeq pc, fp, r0, lsl r7 @ │ │ │ │ + strdeq pc, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r0, r5, r4, lsl pc │ │ │ │ + rsbeq r3, sp, r8, asr #29 │ │ │ │ │ │ │ │ 00331db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -228100,40 +228100,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 331f40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72a6f8 │ │ │ │ + bl 72a698 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 331ed0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9132b4 │ │ │ │ - rsbeq pc, fp, r8, lsr #11 │ │ │ │ - strheq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ + b 913254 │ │ │ │ + rsbeq pc, fp, r8, asr #10 │ │ │ │ + rsbeq pc, fp, r4, asr r5 @ │ │ │ │ │ │ │ │ 00331f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 332220 │ │ │ │ @@ -228171,15 +228171,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 33222c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ cmp r7, #0 │ │ │ │ beq 332210 │ │ │ │ ldr r9, [pc, #556] @ 332230 │ │ │ │ ldr r8, [pc, #556] @ 332234 │ │ │ │ ldr sl, [pc, #556] @ 332238 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -228213,129 +228213,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 332210 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3320d0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 33223c │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33201c │ │ │ │ ldr r1, [pc, #328] @ 332240 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332028 │ │ │ │ ldr r1, [pc, #300] @ 332244 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332034 │ │ │ │ ldr r1, [pc, #272] @ 332248 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332040 │ │ │ │ ldr r1, [pc, #244] @ 33224c │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33204c │ │ │ │ ldr r1, [pc, #216] @ 332250 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332058 │ │ │ │ ldr r1, [pc, #188] @ 332254 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332064 │ │ │ │ ldr r1, [pc, #160] @ 332258 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332070 │ │ │ │ ldr r1, [pc, #132] @ 33225c │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33207c │ │ │ │ ldr r1, [pc, #104] @ 332260 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 332088 │ │ │ │ mov r0, r7 │ │ │ │ - bl 913c0c │ │ │ │ + bl 913bac │ │ │ │ b 331fa0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, ip, ror lr │ │ │ │ - rsbeq pc, fp, r4, lsr #9 │ │ │ │ - @ instruction: 0x006bf49c │ │ │ │ - rsbeq pc, fp, r8, lsr #9 │ │ │ │ - strheq pc, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq pc, fp, r8, lsl #8 │ │ │ │ - rsbeq pc, fp, r4, lsl #8 │ │ │ │ - strdeq pc, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, fp, ip, ror #7 │ │ │ │ - rsbeq pc, fp, r4, ror #7 │ │ │ │ - ldrdeq pc, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq pc, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq pc, fp, r8, asr #7 │ │ │ │ - rsbeq pc, fp, r0, asr #7 │ │ │ │ + rsbeq pc, fp, r4, asr #8 │ │ │ │ + rsbeq pc, fp, ip, lsr r4 @ │ │ │ │ + rsbeq pc, fp, r8, asr #8 │ │ │ │ + rsbeq pc, fp, ip, asr r4 @ │ │ │ │ + rsbeq pc, fp, r8, lsr #7 │ │ │ │ + rsbeq pc, fp, r4, lsr #7 │ │ │ │ + @ instruction: 0x006bf39c │ │ │ │ + @ instruction: 0x006bf394 │ │ │ │ + rsbeq pc, fp, ip, lsl #7 │ │ │ │ + rsbeq pc, fp, r4, lsl #7 │ │ │ │ + rsbeq pc, fp, r8, ror r3 @ │ │ │ │ + rsbeq pc, fp, r0, ror r3 @ │ │ │ │ + rsbeq pc, fp, r8, ror #6 │ │ │ │ + rsbeq pc, fp, r0, ror #6 │ │ │ │ │ │ │ │ 00332264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 332514 │ │ │ │ @@ -228369,101 +228369,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 332410 │ │ │ │ ldr r2, [pc, #572] @ 332530 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 332534 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332478 │ │ │ │ ldr r2, [pc, #540] @ 332538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 33253c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332490 │ │ │ │ ldr r2, [pc, #508] @ 332540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 332544 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332484 │ │ │ │ ldr r2, [pc, #476] @ 332548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 33254c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3323b4 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33249c │ │ │ │ ldr r2, [pc, #432] @ 332550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 332554 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r1, [pc, #400] @ 332558 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978e5c │ │ │ │ + bl 978dfc │ │ │ │ ldr r1, [pc, #372] @ 33255c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253594 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97906c │ │ │ │ + bl 97900c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3324a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 981398 │ │ │ │ + bl 981338 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c41ec │ │ │ │ + bl 8c418c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3322ec │ │ │ │ ldr r2, [pc, #236] @ 332560 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3322f4 │ │ │ │ @@ -228478,17 +228478,17 @@ │ │ │ │ b 332344 │ │ │ │ ldr r2, [pc, #204] @ 332570 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3323a0 │ │ │ │ ldr r1, [pc, #196] @ 332574 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 913af8 │ │ │ │ + bl 913a98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #164] @ 332578 │ │ │ │ ldr r3, [pc, #64] @ 332518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228506,99 +228506,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, r4, ror fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - strdeq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq pc, fp, r0, lsl #6 │ │ │ │ + @ instruction: 0x006bf290 │ │ │ │ + rsbeq pc, fp, r0, lsr #5 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ - ldrsbeq ip, [r6], #-12 @ │ │ │ │ - strdeq pc, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq ip, [r6], #-4 @ │ │ │ │ - rsbeq pc, fp, r0, ror #5 │ │ │ │ - rsbseq ip, r6, ip, lsl #1 │ │ │ │ - rsbeq pc, fp, r4, asr #5 │ │ │ │ - rsbseq ip, r6, r4, rrx │ │ │ │ - rsbeq pc, fp, ip, lsr #5 │ │ │ │ - rsbseq ip, r6, r0, lsr r0 │ │ │ │ - rsbeq pc, fp, r8, lsl #5 │ │ │ │ - rsbeq pc, fp, ip, ror r2 @ │ │ │ │ - rsbeq pc, fp, r8, ror #4 │ │ │ │ - rsbeq r0, fp, r4, asr #20 │ │ │ │ - rsbeq r0, fp, r8, lsr sl │ │ │ │ - rsbeq r0, fp, ip, lsr #20 │ │ │ │ - rsbeq r0, fp, r0, lsr #20 │ │ │ │ - rsbeq r0, fp, r4, lsl sl │ │ │ │ - rsbseq fp, sl, r0, asr #29 │ │ │ │ + rsbseq ip, r6, ip, ror r0 │ │ │ │ + @ instruction: 0x006bf298 │ │ │ │ + rsbseq ip, r6, r4, asr r0 │ │ │ │ + rsbeq pc, fp, r0, lsl #5 │ │ │ │ + rsbseq ip, r6, ip, lsr #32 │ │ │ │ + rsbeq pc, fp, r4, ror #4 │ │ │ │ + rsbseq ip, r6, r4 │ │ │ │ + rsbeq pc, fp, ip, asr #4 │ │ │ │ + ldrsbeq fp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, fp, r8, lsr #4 │ │ │ │ + rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #4 │ │ │ │ + rsbeq r0, fp, r4, ror #19 │ │ │ │ + ldrdeq r0, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, fp, ip, asr #19 │ │ │ │ + rsbeq r0, fp, r0, asr #19 │ │ │ │ + strheq r0, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, sl, r0, ror #28 │ │ │ │ addseq r8, r7, r0, asr r9 │ │ │ │ │ │ │ │ 0033257c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 3341e8 │ │ │ │ ldr r1, [pc, #112] @ 332610 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3325f4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3325e8 │ │ │ │ ldr r2, [pc, #72] @ 332614 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 332618 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9135f0 │ │ │ │ + b 913590 │ │ │ │ ldr r2, [pc, #44] @ 33261c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3325cc │ │ │ │ ldr r1, [pc, #36] @ 332620 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9135f0 │ │ │ │ - rsbeq pc, fp, r8, asr #1 │ │ │ │ - rsbeq r2, fp, r8, lsl #25 │ │ │ │ - ldrheq r5, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, r7, r4, lsl #20 │ │ │ │ - rsbeq pc, fp, r8, ror r0 @ │ │ │ │ + b 913590 │ │ │ │ + rsbeq pc, fp, r8, rrx │ │ │ │ + rsbeq r2, fp, r8, lsr #24 │ │ │ │ + rsbseq r5, r0, r4, asr r9 │ │ │ │ + rsbseq pc, r7, r4, lsr #19 │ │ │ │ + rsbeq pc, fp, r8, lsl r0 @ │ │ │ │ │ │ │ │ 00332624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 334254 │ │ │ │ ldr r1, [pc, #28] @ 332664 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 913538 │ │ │ │ - rsbseq r5, r0, r4, asr #18 │ │ │ │ + b 9134d8 │ │ │ │ + rsbseq r5, r0, r4, ror #17 │ │ │ │ │ │ │ │ 00332668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 332734 │ │ │ │ @@ -228623,17 +228623,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 33273c │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r5 │ │ │ │ - bl 913c68 │ │ │ │ + bl 913c08 │ │ │ │ ldr r2, [pc, #76] @ 332740 │ │ │ │ ldr r3, [pc, #64] @ 332738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -228646,15 +228646,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r8, lsr #31 │ │ │ │ + rsbeq lr, fp, r8, asr #30 │ │ │ │ addseq r8, r7, r0, lsr r7 │ │ │ │ │ │ │ │ 00332744 : │ │ │ │ mov r0, #0 │ │ │ │ b 3342b4 │ │ │ │ │ │ │ │ 0033274c : │ │ │ │ @@ -228675,31 +228675,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ ldr r1, [pc, #232] @ 33288c │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #212] @ 332890 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72a6f8 │ │ │ │ + bl 72a698 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 332868 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -228730,24 +228730,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 332898 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332824 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009786b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r8, asr #13 │ │ │ │ - rsbseq r5, r1, r0, lsr #15 │ │ │ │ - rsbseq ip, r2, ip, lsr #9 │ │ │ │ + rsbseq r5, r4, r8, ror #12 │ │ │ │ + rsbseq r5, r1, r0, asr #14 │ │ │ │ + rsbseq ip, r2, ip, asr #8 │ │ │ │ @ instruction: 0x009785f8 │ │ │ │ - rsbeq lr, fp, ip, lsr #28 │ │ │ │ + rsbeq lr, fp, ip, asr #27 │ │ │ │ │ │ │ │ 0033289c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 33297c │ │ │ │ @@ -228759,25 +228759,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ ldr r1, [pc, #156] @ 332988 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #140] @ 33298c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 515e60 │ │ │ │ @@ -228800,17 +228800,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r0, lsl #11 │ │ │ │ - rsbseq r5, r1, ip, asr r6 │ │ │ │ - rsbseq ip, r2, r8, ror #6 │ │ │ │ + rsbseq r5, r4, r0, lsr #10 │ │ │ │ + ldrsheq r5, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, r2, r8, lsl #6 │ │ │ │ addseq r8, r7, r8, ror #9 │ │ │ │ │ │ │ │ 00332994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228909,15 +228909,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 332b90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983670 │ │ │ │ + bl 983610 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 512c50 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ @@ -228937,15 +228937,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, r2, r0, lsl #25 │ │ │ │ + rsbseq sp, r2, r0, lsr #24 │ │ │ │ @ instruction: 0x009782dc │ │ │ │ │ │ │ │ 00332b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -228983,71 +228983,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 333068 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333008 │ │ │ │ ldr r1, [pc, #1040] @ 33306c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #1028] @ 333070 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #1012] @ 333074 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #996] @ 333078 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #980] @ 33307c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #964] @ 333080 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 332fcc │ │ │ │ ldr r2, [pc, #936] @ 333084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 333088 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 332fc0 │ │ │ │ ldr r2, [pc, #908] @ 33308c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 333090 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 332c08 │ │ │ │ mov r0, r8 │ │ │ │ - bl 914284 │ │ │ │ + bl 914224 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #860] @ 333094 │ │ │ │ ldr r3, [pc, #792] @ 333054 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229066,166 +229066,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 333068 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 332ff0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332fd8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332d10 │ │ │ │ ldr r1, [pc, #700] @ 333098 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332d10 │ │ │ │ ldr r2, [pc, #632] @ 333068 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 332ffc │ │ │ │ ldr r1, [pc, #640] @ 33309c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #628] @ 3330a0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #612] @ 3330a4 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #596] @ 3330a8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #580] @ 3330ac │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #564] @ 3330b0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #548] @ 3330b4 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #532] @ 3330b8 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332d10 │ │ │ │ ldr r2, [pc, #428] @ 333068 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333014 │ │ │ │ ldr r1, [pc, #468] @ 3330bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #456] @ 3330c0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #440] @ 3330c4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #424] @ 3330c8 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332d10 │ │ │ │ ldr r2, [pc, #304] @ 333068 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333020 │ │ │ │ ldr r1, [pc, #360] @ 3330cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #348] @ 3330d0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #332] @ 3330d4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #316] @ 3330d8 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #300] @ 3330dc │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332d10 │ │ │ │ ldr r2, [pc, #280] @ 3330e0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332d00 │ │ │ │ ldr r2, [pc, #272] @ 3330e4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332cdc │ │ │ │ ldr r1, [pc, #264] @ 3330e8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 332db8 │ │ │ │ ldr r3, [pc, #244] @ 3330ec │ │ │ │ add r3, pc, r3 │ │ │ │ b 332da0 │ │ │ │ ldr r3, [pc, #236] @ 3330f0 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332e14 │ │ │ │ @@ -229246,57 +229246,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq r8, r7, r4, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, r4, asr #4 │ │ │ │ - rsbseq r9, pc, r0, ror #5 │ │ │ │ - strheq lr, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq lr, fp, ip, ror #22 │ │ │ │ - ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq lr, fp, r4, asr sl │ │ │ │ - rsbeq lr, fp, r0, ror #20 │ │ │ │ - rsbeq lr, fp, ip, asr sl │ │ │ │ - rsbeq lr, fp, r8, asr sl │ │ │ │ + rsbseq r9, pc, r0, lsl #5 │ │ │ │ rsbeq lr, fp, r4, asr sl │ │ │ │ - rsbeq lr, fp, r0, asr sl │ │ │ │ - ldrsheq fp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq lr, fp, r8, lsr sl │ │ │ │ - ldrsbeq fp, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, fp, r8, lsr #20 │ │ │ │ + rsbeq lr, fp, ip, lsl #22 │ │ │ │ + ldrdeq r3, [r0], -ip │ │ │ │ + strdeq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, fp, r0, lsl #20 │ │ │ │ + strdeq lr, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq lr, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0076b694 │ │ │ │ + ldrdeq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, r6, r0, ror r6 │ │ │ │ + rsbeq lr, fp, r8, asr #19 │ │ │ │ addseq r8, r7, ip, ror #1 │ │ │ │ - rsbeq lr, fp, r0, lsr r9 │ │ │ │ + ldrdeq lr, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, fp, r4, lsr r8 │ │ │ │ + strheq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, fp, ip, asr #16 │ │ │ │ + rsbeq lr, fp, r4, lsr #17 │ │ │ │ + rsbeq lr, fp, r4, lsr r8 │ │ │ │ @ instruction: 0x006be894 │ │ │ │ - rsbeq lr, fp, r8, lsl r9 │ │ │ │ - rsbeq lr, fp, ip, lsr #17 │ │ │ │ - rsbeq lr, fp, r4, lsl #18 │ │ │ │ @ instruction: 0x006be894 │ │ │ │ - strdeq lr, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq lr, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, fp, r8, ror #16 │ │ │ │ - rsbeq lr, fp, r8, asr #15 │ │ │ │ - rsbeq lr, fp, ip, asr #16 │ │ │ │ - strdeq lr, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq lr, fp, r8, lsl #16 │ │ │ │ + rsbeq lr, fp, r8, ror #14 │ │ │ │ rsbeq lr, fp, ip, ror #15 │ │ │ │ - rsbeq lr, fp, ip, asr #14 │ │ │ │ - ldrdeq lr, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, fp, r4, ror r7 │ │ │ │ - rsbeq lr, fp, r0, asr r7 │ │ │ │ - rsbeq lr, fp, ip, asr r7 │ │ │ │ - strdeq pc, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, sl, r4, ror #29 │ │ │ │ - rsbeq lr, fp, r4, ror #14 │ │ │ │ - ldrsbeq r8, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r8, r4, r4, asr #29 │ │ │ │ - ldrheq r8, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r8, r4, ip, lsr #29 │ │ │ │ - rsbseq r8, r4, r0, lsr #29 │ │ │ │ - rsbseq r8, pc, r0, lsr #29 │ │ │ │ - rsbeq lr, fp, r4, asr r7 │ │ │ │ + @ instruction: 0x006be790 │ │ │ │ + rsbeq lr, fp, ip, lsl #15 │ │ │ │ + rsbeq lr, fp, ip, ror #13 │ │ │ │ + rsbeq lr, fp, r0, ror r7 │ │ │ │ + rsbeq lr, fp, r4, lsl r7 │ │ │ │ + strdeq lr, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x006afe90 │ │ │ │ + rsbeq pc, sl, r4, lsl #29 │ │ │ │ + rsbeq lr, fp, r4, lsl #14 │ │ │ │ + rsbseq r8, r4, r0, ror lr │ │ │ │ + rsbseq r8, r4, r4, ror #28 │ │ │ │ + rsbseq r8, r4, r8, asr lr │ │ │ │ + rsbseq r8, r4, ip, asr #28 │ │ │ │ + rsbseq r8, r4, r0, asr #28 │ │ │ │ + rsbseq r8, pc, r0, asr #28 │ │ │ │ + strdeq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0033310c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229315,20 +229315,20 @@ │ │ │ │ bl 334524 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33316c │ │ │ │ ldr r1, [pc, #112] @ 3331d0 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581140 │ │ │ │ mov r0, r4 │ │ │ │ - bl 913594 │ │ │ │ + bl 913534 │ │ │ │ ldr r2, [pc, #76] @ 3331d4 │ │ │ │ ldr r3, [pc, #64] @ 3331cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -229341,15 +229341,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r0, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r8, lsr #28 │ │ │ │ + rsbseq r4, r0, r8, asr #27 │ │ │ │ umullseq r7, r7, ip, ip @ │ │ │ │ │ │ │ │ 003331d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229368,20 +229368,20 @@ │ │ │ │ bl 334354 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33324c │ │ │ │ ldr r1, [pc, #148] @ 3332c0 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33329c │ │ │ │ mov r0, r4 │ │ │ │ - bl 913d20 │ │ │ │ + bl 913cc0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581140 │ │ │ │ ldr r2, [pc, #100] @ 3332c4 │ │ │ │ ldr r3, [pc, #88] @ 3332bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229398,22 +229398,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 3332c8 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 333244 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r8, lsl #11 │ │ │ │ + rsbeq lr, fp, r8, lsr #10 │ │ │ │ addseq r7, r7, r4, asr #23 │ │ │ │ - rsbeq lr, fp, r4, lsr #10 │ │ │ │ + rsbeq lr, fp, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 333500 │ │ │ │ @@ -229424,94 +229424,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 333508 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ ldr r6, [pc, #492] @ 33350c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33348c │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ bl 255844 │ │ │ │ ldr r3, [pc, #456] @ 333510 │ │ │ │ ldr r1, [pc, #456] @ 333514 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 333518 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ ldr r1, [pc, #412] @ 33351c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ ldr r1, [pc, #392] @ 333520 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ ldr r1, [pc, #372] @ 333524 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ ldr r1, [pc, #352] @ 333528 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 3333f8 │ │ │ │ mov r0, sp │ │ │ │ - bl 99ab5c │ │ │ │ + bl 99aafc │ │ │ │ ldr r2, [pc, #300] @ 33352c │ │ │ │ ldr r1, [pc, #300] @ 333530 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a86c │ │ │ │ + bl 75a80c │ │ │ │ ldr r1, [pc, #280] @ 333534 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75e404 │ │ │ │ + bl 75e3a4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97e580 │ │ │ │ + bl 97e520 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c41ec │ │ │ │ + bl 8c418c │ │ │ │ mov r0, r8 │ │ │ │ - bl 97906c │ │ │ │ + bl 97900c │ │ │ │ cmp r4, #0 │ │ │ │ beq 333478 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3334e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229536,43 +229536,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985518 │ │ │ │ + bl 9854b8 │ │ │ │ b 333478 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 33353c │ │ │ │ ldr r1, [pc, #84] @ 333540 │ │ │ │ ldr r0, [pc, #84] @ 333544 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r7, r7, r4, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r8, asr r2 │ │ │ │ + strdeq r7, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ addseq r7, r7, r8, lsl #22 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r4, r4, r4, lsl #22 │ │ │ │ - rsbeq lr, fp, r4, lsr #17 │ │ │ │ - ldrheq r5, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r3, r1, r4, lsl #11 │ │ │ │ - @ instruction: 0x006be898 │ │ │ │ - strdeq r0, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq lr, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r0, r5, r0, asr #24 │ │ │ │ - ldrdeq lr, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r4, r4, lsr #21 │ │ │ │ + rsbeq lr, fp, r4, asr #16 │ │ │ │ + rsbseq r5, r2, r8, asr r8 │ │ │ │ + rsbseq r3, r1, r4, lsr #10 │ │ │ │ + rsbeq lr, fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x006e0294 │ │ │ │ + rsbeq lr, fp, ip, ror r3 │ │ │ │ + rsbseq r0, r5, r0, ror #23 │ │ │ │ + rsbeq lr, fp, r4, ror r3 │ │ │ │ umullseq r7, r7, r0, r9 @ │ │ │ │ - rsbseq r8, pc, ip, lsl #20 │ │ │ │ - rsbeq ip, sl, r4, lsl #9 │ │ │ │ - @ instruction: 0x006ac49c │ │ │ │ + rsbseq r8, pc, ip, lsr #19 │ │ │ │ + rsbeq ip, sl, r4, lsr #8 │ │ │ │ + rsbeq ip, sl, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 333704 │ │ │ │ ldr r4, [pc, #420] @ 333708 │ │ │ │ ldr r3, [pc, #420] @ 33370c │ │ │ │ @@ -229582,37 +229582,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 333624 │ │ │ │ ldr r7, [pc, #368] @ 333710 │ │ │ │ ldr r2, [pc, #368] @ 333714 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 333718 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #324] @ 33371c │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 333668 │ │ │ │ mov r0, r8 │ │ │ │ @@ -229638,23 +229638,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r1, [pc, #172] @ 333724 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253d20 │ │ │ │ b 333624 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r1, [pc, #144] @ 333728 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253d20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -229677,57 +229677,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 253d20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 3336bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r0, asr #17 │ │ │ │ - @ instruction: 0x006be290 │ │ │ │ + rsbeq lr, fp, r0, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, pc, r8, asr r9 @ │ │ │ │ - rsbeq lr, fp, r8, asr r2 │ │ │ │ + ldrsheq r8, [pc], #-136 @ │ │ │ │ + strdeq lr, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq lr, fp, r4, asr #4 │ │ │ │ + rsbeq lr, fp, r4, ror #3 │ │ │ │ @ instruction: 0x009777f8 │ │ │ │ - rsbeq lr, fp, ip, ror #3 │ │ │ │ - rsbeq lr, fp, r8, lsr #3 │ │ │ │ - rsbeq lr, fp, r0, lsr #3 │ │ │ │ + rsbeq lr, fp, ip, lsl #3 │ │ │ │ + rsbeq lr, fp, r8, asr #2 │ │ │ │ + rsbeq lr, fp, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 33380c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3337cc │ │ │ │ ldr r5, [pc, #164] @ 333810 │ │ │ │ ldr r2, [pc, #164] @ 333814 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #116] @ 333818 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3337ec │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -229735,26 +229735,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r1, [pc, #32] @ 33381c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253d20 │ │ │ │ b 3337cc │ │ │ │ - strheq lr, [fp], #-4 @ │ │ │ │ - rsbseq r8, pc, ip, lsl #15 │ │ │ │ - @ instruction: 0x006be090 │ │ │ │ - rsbeq lr, fp, ip, ror r0 │ │ │ │ - @ instruction: 0x006be090 │ │ │ │ + rsbeq lr, fp, r4, asr r0 │ │ │ │ + rsbseq r8, pc, ip, lsr #14 │ │ │ │ + rsbeq lr, fp, r0, lsr r0 │ │ │ │ + rsbeq lr, fp, ip, lsl r0 │ │ │ │ + rsbeq lr, fp, r0, lsr r0 │ │ │ │ │ │ │ │ 00333820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 333a08 │ │ │ │ @@ -229767,46 +229767,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 333a1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 700168 │ │ │ │ + bl 700108 │ │ │ │ ldr ip, [pc, #348] @ 333a20 │ │ │ │ ldr r3, [pc, #348] @ 333a24 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ ldr r3, [pc, #312] @ 333a28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3339c0 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -229815,15 +229815,15 @@ │ │ │ │ bl 253288 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75b4d4 │ │ │ │ + bl 75b474 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229873,17 +229873,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, ip, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, pc, r8, lsr #13 │ │ │ │ - rsbeq r6, sl, r0, ror #14 │ │ │ │ - rsbeq r6, sl, ip, lsr #25 │ │ │ │ + rsbseq r8, pc, r8, asr #12 │ │ │ │ + rsbeq r6, sl, r0, lsl #14 │ │ │ │ + rsbeq r6, sl, ip, asr #24 │ │ │ │ umullseq r7, r7, r8, r5 @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ addseq r7, r7, ip, asr r4 │ │ │ │ │ │ │ │ 00333a30 : │ │ │ │ @@ -229892,15 +229892,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 333c48 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75802c │ │ │ │ + bl 757fcc │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 333c40 │ │ │ │ ldr r9, [pc, #484] @ 333c4c │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -229946,15 +229946,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 758ddc │ │ │ │ + bl 758d7c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 333b50 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ @@ -230017,16 +230017,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 333c18 │ │ │ │ - rsbeq r6, sl, r4, asr #21 │ │ │ │ - @ instruction: 0x006b6298 │ │ │ │ + rsbeq r6, sl, r4, ror #20 │ │ │ │ + rsbeq r6, fp, r8, lsr r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00333c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -230047,26 +230047,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 253288 │ │ │ │ ldr r5, [pc, #88] @ 333d04 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 700168 │ │ │ │ + bl 700108 │ │ │ │ ldr ip, [pc, #76] @ 333d08 │ │ │ │ ldr r3, [pc, #76] @ 333d0c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9786ec │ │ │ │ + bl 97868c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230085,29 +230085,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 333de0 │ │ │ │ ldr r4, [pc, #180] @ 333de4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 333d98 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3377c4 │ │ │ │ @@ -230115,52 +230115,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 333dec │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, pc, r8, asr #3 │ │ │ │ - rsbeq r6, sl, r8, lsl #5 │ │ │ │ - ldrdeq r6, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sp, fp, r0, lsr #22 │ │ │ │ - rsbeq sp, fp, ip, asr sl │ │ │ │ + rsbseq r8, pc, r8, ror #2 │ │ │ │ + rsbeq r6, sl, r8, lsr #4 │ │ │ │ + rsbeq r6, sl, ip, ror r7 │ │ │ │ + rsbeq sp, fp, r0, asr #21 │ │ │ │ + strdeq sp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 00333df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7519e4 │ │ │ │ + bl 751984 │ │ │ │ cmp r0, #0 │ │ │ │ bne 333e5c │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr ip, [pc, #128] @ 333ea8 │ │ │ │ ldr r2, [pc, #128] @ 333eac │ │ │ │ ldr r1, [pc, #128] @ 333eb0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33a6f8 │ │ │ │ ldr r3, [pc, #80] @ 333eb4 │ │ │ │ ldr ip, [pc, #80] @ 333eb8 │ │ │ │ @@ -230168,50 +230168,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, pc, ip, asr #1 │ │ │ │ - rsbeq r6, sl, ip, lsl #3 │ │ │ │ - ldrdeq r6, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r8, pc, ip, lsl #1 │ │ │ │ - rsbeq sp, fp, r4, lsl #21 │ │ │ │ - @ instruction: 0x006bd994 │ │ │ │ + rsbseq r8, pc, ip, rrx │ │ │ │ + rsbeq r6, sl, ip, lsr #2 │ │ │ │ + rsbeq r6, sl, r4, ror r6 │ │ │ │ + rsbseq r8, pc, ip, lsr #32 │ │ │ │ + rsbeq sp, fp, r4, lsr #20 │ │ │ │ + rsbeq sp, fp, r4, lsr r9 │ │ │ │ │ │ │ │ 00333ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 333f54 │ │ │ │ ldr r3, [pc, #124] @ 333f58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75bc10 │ │ │ │ + bl 75bbb0 │ │ │ │ ldr r1, [pc, #96] @ 333f5c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ ldr r2, [pc, #76] @ 333f60 │ │ │ │ ldr r3, [pc, #64] @ 333f58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -230239,25 +230239,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3341b4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a38 │ │ │ │ ldr r4, [pc, #556] @ 3341b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr ip, [pc, #544] @ 3341bc │ │ │ │ ldr r2, [pc, #544] @ 3341c0 │ │ │ │ ldr r1, [pc, #544] @ 3341c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3341a0 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 3341c8 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -230347,19 +230347,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 33405c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9132b4 │ │ │ │ + bl 913254 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9814dc │ │ │ │ + bl 98147c │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 33416c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 253138 │ │ │ │ mov r0, r4 │ │ │ │ @@ -230376,27 +230376,27 @@ │ │ │ │ bl 253d20 │ │ │ │ b 3340a8 │ │ │ │ ldr r1, [pc, #60] @ 3341e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d20 │ │ │ │ b 33414c │ │ │ │ - rsbseq r7, r4, r8, asr #30 │ │ │ │ + rsbseq r7, r4, r8, ror #29 │ │ │ │ umullseq r6, r7, ip, lr │ │ │ │ - rsbseq r7, pc, r8, asr pc @ │ │ │ │ - rsbeq r6, sl, r8, lsl r0 │ │ │ │ - rsbeq r6, sl, r0, ror #10 │ │ │ │ - rsbeq sp, fp, r8, asr r9 │ │ │ │ + ldrsheq r7, [pc], #-232 @ │ │ │ │ + strheq r5, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, sl, r0, lsl #10 │ │ │ │ + strdeq sp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq sp, fp, r0, lsl r9 │ │ │ │ - rsbeq sp, fp, r0, lsl r9 │ │ │ │ - rsbseq sl, sl, r4, lsr #6 │ │ │ │ - rsbeq sp, fp, ip, ror r8 │ │ │ │ - rsbeq sp, fp, r0, ror #16 │ │ │ │ - rsbeq sp, fp, r8, lsl #15 │ │ │ │ + strheq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + strheq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sl, sl, r4, asr #5 │ │ │ │ + rsbeq sp, fp, ip, lsl r8 │ │ │ │ + rsbeq sp, fp, r0, lsl #16 │ │ │ │ + rsbeq sp, fp, r8, lsr #14 │ │ │ │ │ │ │ │ 003341e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -230406,26 +230406,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 334250 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72f4e0 │ │ │ │ + bl 72f480 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r6, r7, ip, lsl ip │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - ldrsheq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00711b9c │ │ │ │ │ │ │ │ 00334254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -230434,15 +230434,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3342ac │ │ │ │ ldr r3, [pc, #52] @ 3342b0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a12fc │ │ │ │ + bl 9a129c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230477,50 +230477,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r7, [pc], #-176 @ │ │ │ │ - rsbeq sp, fp, r4, lsl #13 │ │ │ │ - strdeq sp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x007f7b90 │ │ │ │ + rsbeq sp, fp, r4, lsr #12 │ │ │ │ + @ instruction: 0x006bd498 │ │ │ │ │ │ │ │ 00334350 : │ │ │ │ b 3935c4 │ │ │ │ │ │ │ │ 00334354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr ip, [pc, #104] @ 3343e8 │ │ │ │ ldr r2, [pc, #104] @ 3343ec │ │ │ │ ldr r1, [pc, #104] @ 3343f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3935cc │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -230531,26 +230531,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r4, ror fp @ │ │ │ │ - rsbeq r5, sl, r0, lsr ip │ │ │ │ - rsbeq r6, sl, ip, ror r1 │ │ │ │ + rsbseq r7, pc, r4, lsl fp @ │ │ │ │ + ldrdeq r5, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r6, sl, ip, lsl r1 │ │ │ │ │ │ │ │ 003343f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 715d08 │ │ │ │ + bl 715ca8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9814dc │ │ │ │ + bl 98147c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253138 │ │ │ │ mov r0, r5 │ │ │ │ @@ -230564,65 +230564,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3344a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75ab7c │ │ │ │ + bl 75ab1c │ │ │ │ ldr r1, [pc, #68] @ 3344ac │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758020 │ │ │ │ + bl 757fc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9814dc │ │ │ │ + bl 98147c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334490 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253138 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r4, r4, ror sl │ │ │ │ + rsbseq r7, r4, r4, lsl sl │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 003344b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 33451c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75ab7c │ │ │ │ + bl 75ab1c │ │ │ │ ldr r1, [pc, #68] @ 334520 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758020 │ │ │ │ + bl 757fc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9814dc │ │ │ │ + bl 98147c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334504 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253138 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r4, r0, lsl #20 │ │ │ │ + rsbseq r7, r4, r0, lsr #19 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00334524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230630,32 +230630,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 3345f4 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3345c0 │ │ │ │ ldr ip, [pc, #144] @ 3345f8 │ │ │ │ ldr r2, [pc, #144] @ 3345fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 253288 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 9a12fc │ │ │ │ + bl 9a129c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230667,28 +230667,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 334608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 33460c │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3345a0 │ │ │ │ - rsbeq sp, fp, ip, ror r4 │ │ │ │ - rsbseq r7, r4, r8, ror r9 │ │ │ │ - @ instruction: 0x007f7990 │ │ │ │ - rsbeq sp, fp, r8, ror r4 │ │ │ │ - strdeq sp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r7, pc, r4, lsr #18 │ │ │ │ - rsbeq sp, fp, r0, lsr #4 │ │ │ │ + rsbeq sp, fp, ip, lsl r4 │ │ │ │ + rsbseq r7, r4, r8, lsl r9 │ │ │ │ + rsbseq r7, pc, r0, lsr r9 @ │ │ │ │ + rsbeq sp, fp, r8, lsl r4 │ │ │ │ + @ instruction: 0x006bd39c │ │ │ │ + rsbseq r7, pc, r4, asr #17 │ │ │ │ + rsbeq sp, fp, r0, asr #3 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 334620 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sl, r9, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 334bcc │ │ │ │ ldr r2, [pc, #1424] @ 334bd0 │ │ │ │ @@ -230696,15 +230696,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 334bd8 │ │ │ │ ldr r9, [pc, #1388] @ 334bdc │ │ │ │ ldr r2, [pc, #1388] @ 334be0 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -230722,517 +230722,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 334bf0 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1316] @ 334bf4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 334bf8 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1300] @ 334bfc │ │ │ │ ldr r2, [pc, #1300] @ 334c00 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1276] @ 334c04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 334c08 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1260] @ 334c0c │ │ │ │ ldr r2, [pc, #1260] @ 334c10 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1236] @ 334c14 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 334c18 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1220] @ 334c1c │ │ │ │ ldr r2, [pc, #1220] @ 334c20 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1196] @ 334c24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 334c28 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1180] @ 334c2c │ │ │ │ ldr r2, [pc, #1180] @ 334c30 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1156] @ 334c34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 334c38 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1140] @ 334c3c │ │ │ │ ldr r2, [pc, #1140] @ 334c40 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #1116] @ 334c44 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1100] @ 334c48 │ │ │ │ ldr r2, [pc, #1100] @ 334c4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 334c50 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #1060] @ 334c54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #1044] @ 334c58 │ │ │ │ ldr r6, [pc, #1044] @ 334c5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 334c60 │ │ │ │ ldr r3, [pc, #1036] @ 334c64 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #1004] @ 334c68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #988] @ 334c6c │ │ │ │ ldr r6, [pc, #988] @ 334c70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 334c74 │ │ │ │ ldr r3, [pc, #980] @ 334c78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #948] @ 334c7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #932] @ 334c80 │ │ │ │ ldr r6, [pc, #932] @ 334c84 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 334c88 │ │ │ │ ldr r3, [pc, #924] @ 334c8c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #892] @ 334c90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 334c94 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #876] @ 334c98 │ │ │ │ ldr r2, [pc, #876] @ 334c9c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #852] @ 334ca0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 334ca4 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #836] @ 334ca8 │ │ │ │ ldr r2, [pc, #836] @ 334cac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r2, [pc, #812] @ 334cb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 334cb4 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #796] @ 334cb8 │ │ │ │ ldr r2, [pc, #796] @ 334cbc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r2, [pc, #772] @ 334cc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #756] @ 334cc4 │ │ │ │ ldr r2, [pc, #756] @ 334cc8 │ │ │ │ ldr r1, [pc, #756] @ 334ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 334cd0 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r3, [pc, #736] @ 334cd4 │ │ │ │ ldr r2, [pc, #736] @ 334cd8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r2, [pc, #712] @ 334cdc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 334ce0 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #696] @ 334ce4 │ │ │ │ ldr r2, [pc, #696] @ 334ce8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r2, [pc, #672] @ 334cec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 334cf0 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #656] @ 334cf4 │ │ │ │ ldr r2, [pc, #656] @ 334cf8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #632] @ 334cfc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 334d00 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #616] @ 334d04 │ │ │ │ ldr r2, [pc, #616] @ 334d08 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c780 │ │ │ │ + bl 75c720 │ │ │ │ ldr r2, [pc, #592] @ 334d0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r6, [pc, #576] @ 334d10 │ │ │ │ ldr r3, [pc, #576] @ 334d14 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75b25c │ │ │ │ + bl 75b1fc │ │ │ │ ldr r2, [pc, #544] @ 334d18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 334d1c │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r3, [pc, #528] @ 334d20 │ │ │ │ ldr r2, [pc, #528] @ 334d24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #504] @ 334d28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r6, [pc, #488] @ 334d2c │ │ │ │ ldr r0, [pc, #488] @ 334d30 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b25c │ │ │ │ + bl 75b1fc │ │ │ │ ldr r2, [pc, #452] @ 334d34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d0ec │ │ │ │ + bl 75d08c │ │ │ │ ldr r6, [pc, #436] @ 334d38 │ │ │ │ ldr r0, [pc, #436] @ 334d3c │ │ │ │ ldr r3, [pc, #436] @ 334d40 │ │ │ │ ldr r2, [pc, #436] @ 334d44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr r2, [pc, #400] @ 334d48 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75d0ec │ │ │ │ - rsbseq r7, pc, r4, lsr #19 │ │ │ │ - rsbeq r5, sl, r4, ror r9 │ │ │ │ - rsbeq r5, sl, r0, asr #29 │ │ │ │ - rsbseq pc, r1, r4, lsl ip @ │ │ │ │ + b 75d08c │ │ │ │ + rsbseq r7, pc, r4, asr #18 │ │ │ │ + rsbeq r5, sl, r4, lsl r9 │ │ │ │ + rsbeq r5, sl, r0, ror #28 │ │ │ │ + ldrheq pc, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - rsbeq sp, fp, r0, asr #8 │ │ │ │ + rsbeq sp, fp, r0, ror #7 │ │ │ │ umullseq r6, r7, r4, r7 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq sp, fp, r0, lsr r3 │ │ │ │ - rsbeq sp, fp, r4, lsr r3 │ │ │ │ + ldrdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - rsbeq sp, fp, r8, lsl r3 │ │ │ │ - rsbeq fp, fp, r4, asr sp │ │ │ │ + strheq sp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - strdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq pc, r4, ip, asr #3 │ │ │ │ + @ instruction: 0x006bd290 │ │ │ │ + rsbseq pc, r4, ip, ror #2 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldrdeq sp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, fp, r0, lsl #6 │ │ │ │ + rsbeq sp, fp, r4, ror r2 │ │ │ │ + rsbeq sp, fp, r0, lsr #5 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - strheq sp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sp, fp, r4, asr #5 │ │ │ │ + rsbeq sp, fp, r8, asr r2 │ │ │ │ + rsbeq sp, fp, r4, ror #4 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, r8, lsr #5 │ │ │ │ + rsbeq sp, fp, r8, asr #4 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - rsbeq sp, fp, r4, lsr #5 │ │ │ │ + rsbeq sp, fp, r4, asr #4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r0, lsr #5 │ │ │ │ + rsbeq sp, fp, r0, asr #4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r8, lsr #5 │ │ │ │ - rsbeq sp, fp, r8, lsl #5 │ │ │ │ + rsbeq sp, fp, r8, asr #4 │ │ │ │ + rsbeq sp, fp, r8, lsr #4 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - rsbeq r5, sl, r4, ror #18 │ │ │ │ + rsbeq r5, sl, r4, lsl #18 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - rsbeq sp, fp, ip, ror r2 │ │ │ │ - rsbeq sp, fp, r4, asr r2 │ │ │ │ + rsbeq sp, fp, ip, lsl r2 │ │ │ │ + strdeq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - rsbeq sp, fp, ip, asr r2 │ │ │ │ + strdeq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, r4, ror #4 │ │ │ │ - rsbseq sl, r5, r8, lsl #26 │ │ │ │ + rsbeq sp, fp, r4, lsl #4 │ │ │ │ + rsbseq sl, r5, r8, lsr #25 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - rsbeq sp, fp, r8, asr #4 │ │ │ │ - rsbeq sp, fp, r8, ror #4 │ │ │ │ + rsbeq sp, fp, r8, ror #3 │ │ │ │ + rsbeq sp, fp, r8, lsl #4 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - rsbeq sp, fp, r4, asr r2 │ │ │ │ - rsbeq sp, fp, r8, ror r2 │ │ │ │ + strdeq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, fp, r8, lsl r2 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - rsbeq sp, fp, r4, ror #4 │ │ │ │ - rsbeq sp, fp, r4, ror r2 │ │ │ │ + rsbeq sp, fp, r4, lsl #4 │ │ │ │ + rsbeq sp, fp, r4, lsl r2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - rsbeq sp, fp, ip, asr r2 │ │ │ │ + strdeq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - rsbeq sp, fp, r4, ror #4 │ │ │ │ - rsbseq r0, r5, r4, lsl sl │ │ │ │ + rsbeq sp, fp, r4, lsl #4 │ │ │ │ + ldrheq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - rsbeq sp, fp, r8, lsr r2 │ │ │ │ - rsbeq sp, fp, r8, asr #4 │ │ │ │ + ldrdeq sp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, fp, r8, ror #3 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sp, fp, r0, lsr r2 │ │ │ │ - rsbeq sp, fp, ip, asr #4 │ │ │ │ + ldrdeq sp, [fp], #-16 @ │ │ │ │ + rsbeq sp, fp, ip, ror #3 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq sp, fp, r4, lsr r2 │ │ │ │ - rsbeq sp, fp, r0, lsr r2 │ │ │ │ + ldrdeq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq sp, [fp], #-16 @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbeq sp, fp, ip, lsl r2 │ │ │ │ - rsbeq sp, fp, r8, lsr r2 │ │ │ │ + strheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq sp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq sp, fp, r8, lsr #4 │ │ │ │ - rsbeq sp, fp, r0, asr #4 │ │ │ │ + rsbeq sp, fp, r8, asr #3 │ │ │ │ + rsbeq sp, fp, r0, ror #3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r0, lsr r2 │ │ │ │ - rsbeq r5, fp, r4, lsl sl │ │ │ │ + ldrdeq sp, [fp], #-16 @ │ │ │ │ + strheq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq sp, fp, r4, lsl r2 │ │ │ │ - rsbeq ip, sp, r8, lsl #16 │ │ │ │ + strheq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq ip, sp, r8, lsr #15 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq sp, fp, r4, lsr #4 │ │ │ │ - rsbeq sp, fp, r4, lsr #4 │ │ │ │ + rsbeq sp, fp, r4, asr #3 │ │ │ │ + rsbeq sp, fp, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75bc10 │ │ │ │ + bl 75bbb0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75b8c4 │ │ │ │ + bl 75b864 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 334d9c │ │ │ │ ldr r1, [pc, #100] @ 334dec │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75b600 │ │ │ │ + b 75b5a0 │ │ │ │ ldr r3, [pc, #76] @ 334df0 │ │ │ │ ldr ip, [pc, #76] @ 334df4 │ │ │ │ ldr r1, [pc, #76] @ 334df8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, fp, r0, lsl #31 │ │ │ │ - rsbseq r7, pc, ip, lsr r2 @ │ │ │ │ - rsbeq sp, fp, r4, rrx │ │ │ │ - rsbeq sp, fp, r8, asr #32 │ │ │ │ + rsbeq ip, fp, r0, lsr #30 │ │ │ │ + ldrsbeq r7, [pc], #-28 @ │ │ │ │ + rsbeq sp, fp, r4 │ │ │ │ + rsbeq ip, fp, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 334f54 │ │ │ │ ldr r2, [pc, #320] @ 334f58 │ │ │ │ ldr r1, [pc, #320] @ 334f5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757be8 │ │ │ │ + bl 757b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334e98 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bf8 │ │ │ │ + bl 757b98 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 334f0c │ │ │ │ bl 2548f0 │ │ │ │ cmp r0, #7 │ │ │ │ bls 334f30 │ │ │ │ ldr r1, [pc, #164] @ 334f60 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -231270,41 +231270,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 334f70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r7, pc, ip, asr #3 │ │ │ │ - rsbeq r5, sl, r0, lsr #3 │ │ │ │ - rsbeq r5, sl, ip, ror #13 │ │ │ │ - rsbseq ip, r2, r4, lsl #29 │ │ │ │ - rsbseq ip, r2, r0, lsr lr │ │ │ │ - rsbseq r7, pc, ip, lsr #1 │ │ │ │ - strheq ip, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, fp, ip, ror #29 │ │ │ │ + rsbseq r7, pc, ip, ror #2 │ │ │ │ + rsbeq r5, sl, r0, asr #2 │ │ │ │ + rsbeq r5, sl, ip, lsl #13 │ │ │ │ + rsbseq ip, r2, r4, lsr #28 │ │ │ │ + ldrsbeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r7, pc, ip, asr #32 │ │ │ │ + rsbeq ip, fp, r4, asr lr │ │ │ │ + rsbeq ip, fp, ip, lsl #29 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #184] @ 335058 │ │ │ │ ldr r2, [pc, #184] @ 33505c │ │ │ │ ldr r1, [pc, #184] @ 335060 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253594 │ │ │ │ @@ -231335,17 +231335,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, pc, r4, asr #32 │ │ │ │ - rsbeq r5, sl, r4, lsl r0 │ │ │ │ - rsbeq r5, sl, ip, asr r5 │ │ │ │ + rsbseq r6, pc, r4, ror #31 │ │ │ │ + strheq r4, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3350c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3350cc │ │ │ │ @@ -231353,27 +231353,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r4, ror #30 │ │ │ │ - rsbeq r4, sl, r0, lsr pc │ │ │ │ - rsbeq r5, sl, ip, ror r4 │ │ │ │ + rsbseq r6, pc, r4, lsl #30 │ │ │ │ + ldrdeq r4, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, sl, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335138 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 33513c │ │ │ │ @@ -231381,53 +231381,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-228 @ │ │ │ │ - rsbeq r4, sl, r0, asr #29 │ │ │ │ - rsbeq r5, sl, ip, lsl #8 │ │ │ │ + @ instruction: 0x007f6e94 │ │ │ │ + rsbeq r4, sl, r0, ror #28 │ │ │ │ + rsbeq r5, sl, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3351a0 │ │ │ │ ldr r2, [pc, #68] @ 3351a4 │ │ │ │ ldr r1, [pc, #68] @ 3351a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsl #29 │ │ │ │ - rsbeq r4, sl, r4, asr lr │ │ │ │ - rsbeq r5, sl, r0, lsr #7 │ │ │ │ + rsbseq r6, pc, r8, lsr #28 │ │ │ │ + strdeq r4, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, sl, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335210 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335214 │ │ │ │ @@ -231435,79 +231435,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, ip, lsl lr @ │ │ │ │ - rsbeq r4, sl, r8, ror #27 │ │ │ │ - rsbeq r5, sl, r4, lsr r3 │ │ │ │ + ldrheq r6, [pc], #-220 @ │ │ │ │ + rsbeq r4, sl, r8, lsl #27 │ │ │ │ + ldrdeq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335278 │ │ │ │ ldr r2, [pc, #68] @ 33527c │ │ │ │ ldr r1, [pc, #68] @ 335280 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r6, [pc], #-208 @ │ │ │ │ - rsbeq r4, sl, ip, ror sp │ │ │ │ - rsbeq r5, sl, r8, asr #5 │ │ │ │ + rsbseq r6, pc, r0, asr sp @ │ │ │ │ + rsbeq r4, sl, ip, lsl sp │ │ │ │ + rsbeq r5, sl, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3352e0 │ │ │ │ ldr r2, [pc, #68] @ 3352e4 │ │ │ │ ldr r1, [pc, #68] @ 3352e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, asr #26 │ │ │ │ - rsbeq r4, sl, r4, lsl sp │ │ │ │ - rsbeq r5, sl, r0, ror #4 │ │ │ │ + rsbseq r6, pc, r8, ror #25 │ │ │ │ + strheq r4, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, sl, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335350 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335354 │ │ │ │ @@ -231515,79 +231515,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [pc], #-204 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #25 │ │ │ │ - strdeq r5, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r6, pc, ip, ror ip @ │ │ │ │ + rsbeq r4, sl, r8, asr #24 │ │ │ │ + @ instruction: 0x006a5194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3353b8 │ │ │ │ ldr r2, [pc, #68] @ 3353bc │ │ │ │ ldr r1, [pc, #68] @ 3353c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, ror ip @ │ │ │ │ - rsbeq r4, sl, ip, lsr ip │ │ │ │ - rsbeq r5, sl, r8, lsl #3 │ │ │ │ + rsbseq r6, pc, r0, lsl ip @ │ │ │ │ + ldrdeq r4, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, sl, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335420 │ │ │ │ ldr r2, [pc, #68] @ 335424 │ │ │ │ ldr r1, [pc, #68] @ 335428 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsl #24 │ │ │ │ - ldrdeq r4, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, sl, r0, lsr #2 │ │ │ │ + rsbseq r6, pc, r8, lsr #23 │ │ │ │ + rsbeq r4, sl, r4, ror fp │ │ │ │ + rsbeq r5, sl, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335490 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335494 │ │ │ │ @@ -231595,160 +231595,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f6b9c │ │ │ │ - rsbeq r4, sl, r8, ror #22 │ │ │ │ - strheq r5, [sl], #-4 @ │ │ │ │ + rsbseq r6, pc, ip, lsr fp @ │ │ │ │ + rsbeq r4, sl, r8, lsl #22 │ │ │ │ + rsbeq r5, sl, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3354f8 │ │ │ │ ldr r2, [pc, #68] @ 3354fc │ │ │ │ ldr r1, [pc, #68] @ 335500 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, lsr fp @ │ │ │ │ - strdeq r4, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r5, sl, r8, asr #32 │ │ │ │ + ldrsbeq r6, [pc], #-160 @ │ │ │ │ + @ instruction: 0x006a4a9c │ │ │ │ + rsbeq r4, sl, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #332] @ 33567c │ │ │ │ ldr r2, [pc, #332] @ 335680 │ │ │ │ ldr r1, [pc, #332] @ 335684 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 33560c │ │ │ │ ldr r0, [pc, #292] @ 335688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r1, [pc, #284] @ 33568c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 759c6c │ │ │ │ + bl 759c0c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3355ac │ │ │ │ ldr r1, [pc, #256] @ 335690 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75a01c │ │ │ │ + bl 759fbc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 3355d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7583a4 │ │ │ │ + bl 758344 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 75bc10 │ │ │ │ + bl 75bbb0 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75b22c │ │ │ │ + bl 75b1cc │ │ │ │ ldr r1, [pc, #168] @ 335694 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 759e28 │ │ │ │ + bl 759dc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 335620 │ │ │ │ mov r4, #0 │ │ │ │ b 3355ac │ │ │ │ ldr r0, [pc, #132] @ 335698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ mov r5, r0 │ │ │ │ b 335588 │ │ │ │ ldr r2, [pc, #116] @ 33569c │ │ │ │ ldr r1, [pc, #116] @ 3356a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 3356a4 │ │ │ │ ldr r3, [pc, #104] @ 3356a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75d250 │ │ │ │ + bl 75d1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335604 │ │ │ │ ldr r1, [pc, #72] @ 3356ac │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r4, r0 │ │ │ │ b 3355ac │ │ │ │ - ldrheq r6, [pc], #-164 @ │ │ │ │ - rsbeq r4, sl, r4, lsl #21 │ │ │ │ - ldrdeq r4, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq ip, fp, r4, lsl #18 │ │ │ │ - rsbeq ip, fp, r8, lsl #18 │ │ │ │ - ldrheq r2, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, pc, r4, asr sl @ │ │ │ │ + rsbeq r4, sl, r4, lsr #20 │ │ │ │ + rsbeq r4, sl, r0, ror pc │ │ │ │ + rsbeq ip, fp, r4, lsr #17 │ │ │ │ rsbeq ip, fp, r8, lsr #17 │ │ │ │ - rsbeq ip, fp, r4, ror r8 │ │ │ │ - rsbseq r6, pc, r0, asr #19 │ │ │ │ - strheq sl, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - strheq ip, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r2, r4, ip, asr r8 │ │ │ │ + rsbeq ip, fp, r8, asr #16 │ │ │ │ + rsbeq ip, fp, r4, lsl r8 │ │ │ │ + rsbseq r6, pc, r0, ror #18 │ │ │ │ + rsbeq sl, sl, r4, asr r3 │ │ │ │ + rsbeq ip, fp, ip, asr r7 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - strdeq r4, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x006b4e94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335718 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 33571c │ │ │ │ @@ -231756,55 +231756,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r8, lsl r9 @ │ │ │ │ - rsbeq r4, sl, r4, ror #17 │ │ │ │ - rsbeq r4, sl, r0, lsr lr │ │ │ │ + ldrheq r6, [pc], #-136 @ │ │ │ │ + rsbeq r4, sl, r4, lsl #17 │ │ │ │ + ldrdeq r4, [sl], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 335784 │ │ │ │ ldr r2, [pc, #72] @ 335788 │ │ │ │ ldr r1, [pc, #72] @ 33578c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsr #17 │ │ │ │ - rsbeq r4, sl, r4, ror r8 │ │ │ │ - rsbeq r4, sl, r0, asr #27 │ │ │ │ + rsbseq r6, pc, r8, asr #16 │ │ │ │ + rsbeq r4, sl, r4, lsl r8 │ │ │ │ + rsbeq r4, sl, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3357f8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3357fc │ │ │ │ @@ -231812,55 +231812,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r8, lsr r8 @ │ │ │ │ - rsbeq r4, sl, r4, lsl #16 │ │ │ │ - rsbeq r4, sl, r0, asr sp │ │ │ │ + ldrsbeq r6, [pc], #-120 @ │ │ │ │ + rsbeq r4, sl, r4, lsr #15 │ │ │ │ + strdeq r4, [sl], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 335864 │ │ │ │ ldr r2, [pc, #72] @ 335868 │ │ │ │ ldr r1, [pc, #72] @ 33586c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, asr #15 │ │ │ │ - @ instruction: 0x006a4794 │ │ │ │ - rsbeq r4, sl, r0, ror #25 │ │ │ │ + rsbseq r6, pc, r8, ror #14 │ │ │ │ + rsbeq r4, sl, r4, lsr r7 │ │ │ │ + rsbeq r4, sl, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3358dc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3358e0 │ │ │ │ @@ -231868,29 +231868,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r8, asr r7 @ │ │ │ │ - rsbeq r4, sl, r4, lsr #14 │ │ │ │ - rsbeq r4, sl, r0, ror ip │ │ │ │ + ldrsheq r6, [pc], #-104 @ │ │ │ │ + rsbeq r4, sl, r4, asr #13 │ │ │ │ + rsbeq r4, sl, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 3359b8 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -231906,26 +231906,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #124] @ 3359cc │ │ │ │ ldr r3, [pc, #124] @ 3359d0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b340 │ │ │ │ + bl 91b2e0 │ │ │ │ ldr r2, [pc, #88] @ 3359d4 │ │ │ │ ldr r3, [pc, #64] @ 3359c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231935,19 +231935,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r8, ror #13 │ │ │ │ + rsbseq r6, pc, r8, lsl #13 │ │ │ │ addseq r5, r7, r0, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r4, ror #23 │ │ │ │ - @ instruction: 0x006a4690 │ │ │ │ + rsbeq r4, sl, r4, lsl #23 │ │ │ │ + rsbeq r4, sl, r0, lsr r6 │ │ │ │ @ instruction: 0x009754d4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r5, r7, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231967,24 +231967,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ ldr r2, [pc, #80] @ 335ab8 │ │ │ │ ldr r3, [pc, #64] @ 335aac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231994,19 +231994,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r6, [pc], #-88 @ │ │ │ │ + @ instruction: 0x007f6598 │ │ │ │ addseq r5, r7, r0, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r4, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r4, sl, r0, lsr #11 │ │ │ │ + @ instruction: 0x006a4a94 │ │ │ │ + rsbeq r4, sl, r0, asr #10 │ │ │ │ @ instruction: 0x009753bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 335b94 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -232024,24 +232024,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ ldr r2, [pc, #92] @ 335ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 335b9c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232054,19 +232054,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, lsl r5 @ │ │ │ │ + ldrheq r6, [pc], #-68 @ │ │ │ │ addseq r5, r7, ip, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r0, lsl sl │ │ │ │ - strheq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r4, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, sl, ip, asr r4 │ │ │ │ @ instruction: 0x009752dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 335c94 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -232084,31 +232084,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 912fa4 │ │ │ │ + bl 912f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335c50 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 25de40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 912a5c │ │ │ │ + bl 9129fc │ │ │ │ ldr r2, [pc, #80] @ 335ca8 │ │ │ │ ldr r3, [pc, #64] @ 335c9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232118,19 +232118,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, lsr #8 │ │ │ │ + rsbseq r6, pc, r4, asr #7 │ │ │ │ addseq r5, r7, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r0, lsr #18 │ │ │ │ - rsbeq r4, sl, ip, asr #7 │ │ │ │ + rsbeq r4, sl, r0, asr #17 │ │ │ │ + rsbeq r4, sl, ip, ror #6 │ │ │ │ addseq r5, r7, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335cf8 │ │ │ │ ldr r2, [pc, #52] @ 335cfc │ │ │ │ @@ -232138,221 +232138,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r0, lsr #6 │ │ │ │ - rsbeq r4, sl, ip, ror #5 │ │ │ │ - rsbeq r4, sl, r8, lsr r8 │ │ │ │ + rsbseq r6, pc, r0, asr #5 │ │ │ │ + rsbeq r4, sl, ip, lsl #5 │ │ │ │ + ldrdeq r4, [sl], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335d50 │ │ │ │ ldr r2, [pc, #52] @ 335d54 │ │ │ │ ldr r1, [pc, #52] @ 335d58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r8, asr #5 │ │ │ │ - @ instruction: 0x006a4294 │ │ │ │ - rsbeq r4, sl, r0, ror #15 │ │ │ │ + rsbseq r6, pc, r8, ror #4 │ │ │ │ + rsbeq r4, sl, r4, lsr r2 │ │ │ │ + rsbeq r4, sl, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335da8 │ │ │ │ ldr r2, [pc, #52] @ 335dac │ │ │ │ ldr r1, [pc, #52] @ 335db0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r0, ror r2 @ │ │ │ │ - rsbeq r4, sl, ip, lsr r2 │ │ │ │ - rsbeq r4, sl, r8, lsl #15 │ │ │ │ + rsbseq r6, pc, r0, lsl r2 @ │ │ │ │ + ldrdeq r4, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, sl, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e00 │ │ │ │ ldr r2, [pc, #52] @ 335e04 │ │ │ │ ldr r1, [pc, #52] @ 335e08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r8, lsl r2 @ │ │ │ │ - rsbeq r4, sl, r4, ror #3 │ │ │ │ - rsbeq r4, sl, r0, lsr r7 │ │ │ │ + ldrheq r6, [pc], #-24 @ │ │ │ │ + rsbeq r4, sl, r4, lsl #3 │ │ │ │ + ldrdeq r4, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e58 │ │ │ │ ldr r2, [pc, #52] @ 335e5c │ │ │ │ ldr r1, [pc, #52] @ 335e60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r0, asr #3 │ │ │ │ - rsbeq r4, sl, ip, lsl #3 │ │ │ │ - ldrdeq r4, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r6, pc, r0, ror #2 │ │ │ │ + rsbeq r4, sl, ip, lsr #2 │ │ │ │ + rsbeq r4, sl, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335eb0 │ │ │ │ ldr r2, [pc, #52] @ 335eb4 │ │ │ │ ldr r1, [pc, #52] @ 335eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r8, ror #2 │ │ │ │ - rsbeq r4, sl, r4, lsr r1 │ │ │ │ - rsbeq r4, sl, r0, lsl #13 │ │ │ │ + rsbseq r6, pc, r8, lsl #2 │ │ │ │ + ldrdeq r4, [sl], #-4 @ │ │ │ │ + rsbeq r4, sl, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f08 │ │ │ │ ldr r2, [pc, #52] @ 335f0c │ │ │ │ ldr r1, [pc, #52] @ 335f10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r0, lsl r1 @ │ │ │ │ - ldrdeq r4, [sl], #-12 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #12 │ │ │ │ + ldrheq r6, [pc], #-0 @ │ │ │ │ + rsbeq r4, sl, ip, ror r0 │ │ │ │ + rsbeq r4, sl, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f60 │ │ │ │ ldr r2, [pc, #52] @ 335f64 │ │ │ │ ldr r1, [pc, #52] @ 335f68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - ldrheq r6, [pc], #-8 @ │ │ │ │ - rsbeq r4, sl, r4, lsl #1 │ │ │ │ - ldrdeq r4, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r6, pc, r8, asr r0 @ │ │ │ │ + rsbeq r4, sl, r4, lsr #32 │ │ │ │ + rsbeq r4, sl, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335fb8 │ │ │ │ ldr r2, [pc, #52] @ 335fbc │ │ │ │ ldr r1, [pc, #52] @ 335fc0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r0, rrx │ │ │ │ - rsbeq r4, sl, ip, lsr #32 │ │ │ │ - rsbeq r4, sl, r8, ror r5 │ │ │ │ + rsbseq r6, pc, r0 │ │ │ │ + rsbeq r3, sl, ip, asr #31 │ │ │ │ + rsbeq r4, sl, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 336014 │ │ │ │ ldr r2, [pc, #56] @ 336018 │ │ │ │ ldr r1, [pc, #56] @ 33601c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ - rsbseq r6, pc, r8 │ │ │ │ - ldrdeq r3, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, sl, r0, lsr #10 │ │ │ │ + rsbseq r5, pc, r8, lsr #31 │ │ │ │ + rsbeq r3, sl, r4, ror pc │ │ │ │ + rsbeq r4, sl, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 336124 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -232369,30 +232369,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91b754 │ │ │ │ + bl 91b6f4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 336100 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3360c0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 91433c │ │ │ │ + bl 9142dc │ │ │ │ ldr r2, [pc, #112] @ 336138 │ │ │ │ ldr r3, [pc, #96] @ 33612c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232407,22 +232407,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 25d51c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3360c0 │ │ │ │ - bl 91433c │ │ │ │ + bl 9142dc │ │ │ │ b 3360c0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [pc], #-240 @ │ │ │ │ + rsbseq r5, pc, r0, asr pc @ │ │ │ │ @ instruction: 0x00974dd8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, lsr #9 │ │ │ │ - rsbeq r3, sl, r8, asr pc │ │ │ │ + rsbeq r4, sl, ip, asr #8 │ │ │ │ + strdeq r3, [sl], #-232 @ 0xffffff18 @ │ │ │ │ addseq r4, r7, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 3362a4 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -232439,15 +232439,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #276] @ 3362b8 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -232488,15 +232488,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91ba60 │ │ │ │ + bl 91ba00 │ │ │ │ ldr r2, [pc, #88] @ 3362c0 │ │ │ │ ldr r3, [pc, #64] @ 3362ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232506,19 +232506,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007f5e94 │ │ │ │ + rsbseq r5, pc, r4, lsr lr @ │ │ │ │ @ instruction: 0x00974cbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006a4390 │ │ │ │ - rsbeq r3, sl, ip, lsr lr │ │ │ │ + rsbeq r4, sl, r0, lsr r3 │ │ │ │ + ldrdeq r3, [sl], #-220 @ 0xffffff24 @ │ │ │ │ addseq r4, r7, r0, lsl #25 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0x00974bbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -232538,15 +232538,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -232564,17 +232564,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 336340 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 912fa4 │ │ │ │ + bl 912f44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 912a5c │ │ │ │ + bl 9129fc │ │ │ │ ldr r2, [pc, #84] @ 3363f4 │ │ │ │ ldr r3, [pc, #68] @ 3363e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232585,19 +232585,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsl #26 │ │ │ │ + rsbseq r5, pc, ip, lsr #25 │ │ │ │ addseq r4, r7, r4, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r4, lsl #4 │ │ │ │ - strheq r3, [sl], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, sl, r4, lsr #3 │ │ │ │ + rsbeq r3, sl, r0, asr ip │ │ │ │ addseq r4, r7, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33646c │ │ │ │ ldr r2, [pc, #92] @ 336470 │ │ │ │ @@ -232605,32 +232605,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336450 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r5, [pc], #-180 @ │ │ │ │ - rsbeq r3, sl, r0, lsr #23 │ │ │ │ - rsbeq r4, sl, ip, ror #1 │ │ │ │ + rsbseq r5, pc, r4, ror fp @ │ │ │ │ + rsbeq r3, sl, r0, asr #22 │ │ │ │ + rsbeq r4, sl, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3364f0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3364f4 │ │ │ │ @@ -232638,32 +232638,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r0, asr fp @ │ │ │ │ - rsbeq r3, sl, ip, lsl fp │ │ │ │ - rsbeq r4, sl, r8, rrx │ │ │ │ + ldrsheq r5, [pc], #-160 @ │ │ │ │ + strheq r3, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, sl, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336574 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336578 │ │ │ │ @@ -232671,32 +232671,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, ip, asr #21 │ │ │ │ - @ instruction: 0x006a3a98 │ │ │ │ - rsbeq r3, sl, r4, ror #31 │ │ │ │ + rsbseq r5, pc, ip, ror #20 │ │ │ │ + rsbeq r3, sl, r8, lsr sl │ │ │ │ + rsbeq r3, sl, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3365f8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3365fc │ │ │ │ @@ -232704,32 +232704,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r8, asr #20 │ │ │ │ - rsbeq r3, sl, r4, lsl sl │ │ │ │ - rsbeq r3, sl, r0, ror #30 │ │ │ │ + rsbseq r5, pc, r8, ror #19 │ │ │ │ + strheq r3, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, sl, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33667c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336680 │ │ │ │ @@ -232737,32 +232737,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r4, asr #19 │ │ │ │ - @ instruction: 0x006a3990 │ │ │ │ - ldrdeq r3, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, pc, r4, ror #18 │ │ │ │ + rsbeq r3, sl, r0, lsr r9 │ │ │ │ + rsbeq r3, sl, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336700 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336704 │ │ │ │ @@ -232770,32 +232770,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r0, asr #18 │ │ │ │ - rsbeq r3, sl, ip, lsl #18 │ │ │ │ - rsbeq r3, sl, r8, asr lr │ │ │ │ + rsbseq r5, pc, r0, ror #17 │ │ │ │ + rsbeq r3, sl, ip, lsr #17 │ │ │ │ + strdeq r3, [sl], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336784 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336788 │ │ │ │ @@ -232803,32 +232803,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r5, [pc], #-140 @ │ │ │ │ - rsbeq r3, sl, r8, lsl #17 │ │ │ │ - ldrdeq r3, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, pc, ip, asr r8 @ │ │ │ │ + rsbeq r3, sl, r8, lsr #16 │ │ │ │ + rsbeq r3, sl, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336808 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33680c │ │ │ │ @@ -232836,32 +232836,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r8, lsr r8 @ │ │ │ │ - rsbeq r3, sl, r4, lsl #16 │ │ │ │ - rsbeq r3, sl, r0, asr sp │ │ │ │ + ldrsbeq r5, [pc], #-120 @ │ │ │ │ + rsbeq r3, sl, r4, lsr #15 │ │ │ │ + strdeq r3, [sl], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33688c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336890 │ │ │ │ @@ -232869,32 +232869,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r5, [pc], #-116 @ │ │ │ │ - rsbeq r3, sl, r0, lsl #15 │ │ │ │ - rsbeq r3, sl, ip, asr #25 │ │ │ │ + rsbseq r5, pc, r4, asr r7 @ │ │ │ │ + rsbeq r3, sl, r0, lsr #14 │ │ │ │ + rsbeq r3, sl, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 336928 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -232903,15 +232903,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 501f88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336908 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -232923,32 +232923,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, ip, lsr #14 │ │ │ │ - rsbeq r3, sl, r0, asr #24 │ │ │ │ - strdeq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, pc, ip, asr #13 │ │ │ │ + rsbeq r3, sl, r0, ror #23 │ │ │ │ + @ instruction: 0x006a3694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 3369ec │ │ │ │ ldr r2, [pc, #160] @ 3369f0 │ │ │ │ ldr r1, [pc, #160] @ 3369f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253594 │ │ │ │ @@ -232972,17 +232972,17 @@ │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253594 │ │ │ │ - @ instruction: 0x007f5698 │ │ │ │ - rsbeq r3, sl, r4, ror #12 │ │ │ │ - strheq r3, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r3, sl, r4, lsl #12 │ │ │ │ + rsbeq r3, sl, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 336afc │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -232991,15 +232991,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 336b04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #196] @ 336b08 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336aac │ │ │ │ @@ -233031,30 +233031,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r5, [pc], #-88 @ │ │ │ │ - rsbeq r3, sl, r4, ror #21 │ │ │ │ - @ instruction: 0x006a3598 │ │ │ │ - rsbeq ip, fp, ip, asr r6 │ │ │ │ - rsbeq fp, fp, r0, lsl r5 │ │ │ │ - rsbeq fp, fp, r4, lsl #8 │ │ │ │ - rsbeq fp, fp, r8, lsr r3 │ │ │ │ + rsbseq r5, pc, r8, ror r5 @ │ │ │ │ + rsbeq r3, sl, r4, lsl #21 │ │ │ │ + rsbeq r3, sl, r8, lsr r5 │ │ │ │ + strdeq ip, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq fp, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq fp, fp, r4, lsr #7 │ │ │ │ + ldrdeq fp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 336c94 │ │ │ │ ldr ip, [pc, #356] @ 336c98 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233081,39 +233081,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91b340 │ │ │ │ + bl 91b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c40 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c0c │ │ │ │ mov r1, r4 │ │ │ │ bl 51302c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336c08 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9142e0 │ │ │ │ + bl 914280 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 336c4c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c30 │ │ │ │ mov r1, r4 │ │ │ │ bl 51302c │ │ │ │ @@ -233123,15 +233123,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 334f78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253f84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #92] @ 336cb0 │ │ │ │ ldr r3, [pc, #64] @ 336c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233146,17 +233146,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009742f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r7, ip, asr #5 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r3, sl, r4, lsr r4 │ │ │ │ - rsbseq r5, pc, r4, ror #8 │ │ │ │ - rsbeq r3, sl, r0, lsl #19 │ │ │ │ + ldrdeq r3, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, pc, r4, lsl #8 │ │ │ │ + rsbeq r3, sl, r0, lsr #18 │ │ │ │ @ instruction: 0x009741d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 336f48 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -233173,15 +233173,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -233297,15 +233297,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b754 │ │ │ │ + bl 91b6f4 │ │ │ │ ldr r2, [pc, #88] @ 336f64 │ │ │ │ ldr r3, [pc, #64] @ 336f50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233315,19 +233315,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsl r3 @ │ │ │ │ + ldrheq r5, [pc], #-44 @ │ │ │ │ addseq r4, r7, r4, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sl, r8, lsl r8 │ │ │ │ - rsbeq r3, sl, r4, asr #5 │ │ │ │ + strheq r3, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, sl, r4, ror #4 │ │ │ │ addseq r4, r7, r0, asr #1 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r3, r7, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233347,24 +233347,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 3371e0 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 255a54 │ │ │ │ @@ -233390,20 +233390,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 3371f0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c6b4 │ │ │ │ + bl 75c654 │ │ │ │ ldr r2, [pc, #372] @ 3371f4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cf18 │ │ │ │ + bl 75ceb8 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -233454,56 +233454,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 337204 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c6b4 │ │ │ │ + bl 75c654 │ │ │ │ ldr r2, [pc, #136] @ 337208 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 33720c │ │ │ │ - bl 75cf18 │ │ │ │ + bl 75ceb8 │ │ │ │ ldr r3, [pc, #120] @ 337210 │ │ │ │ ldr r2, [pc, #120] @ 337214 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c540 │ │ │ │ + bl 75c4e0 │ │ │ │ ldr r2, [pc, #96] @ 337218 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cf18 │ │ │ │ + bl 75ceb8 │ │ │ │ b 337030 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, rrx │ │ │ │ + rsbseq r5, pc, r8 │ │ │ │ umullseq r3, r7, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sl, ip, lsl r0 │ │ │ │ - rsbeq r3, sl, r8, ror #10 │ │ │ │ + strheq r2, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, sl, r8, lsl #10 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq sl, fp, r0, lsr #30 │ │ │ │ + rsbeq sl, fp, r0, asr #29 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq sl, fp, r4, lsl #30 │ │ │ │ + rsbeq sl, fp, r4, lsr #29 │ │ │ │ addseq r3, r7, r8, lsl sp │ │ │ │ - @ instruction: 0x006bad98 │ │ │ │ + rsbeq sl, fp, r8, lsr sp │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - rsbeq sl, fp, r8, ror sp │ │ │ │ - @ instruction: 0x006bad98 │ │ │ │ + rsbeq sl, fp, r8, lsl sp │ │ │ │ + rsbeq sl, fp, r8, lsr sp │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq sl, fp, ip, lsl #27 │ │ │ │ + rsbeq sl, fp, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 3375c8 │ │ │ │ ldr ip, [pc, #916] @ 3375cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233533,32 +233533,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91ba60 │ │ │ │ + bl 91ba00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3373bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 3375e4 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -233599,18 +233599,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3373b4 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 914398 │ │ │ │ + bl 914338 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #536] @ 3375e8 │ │ │ │ ldr r3, [pc, #504] @ 3375cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233662,15 +233662,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 3375f8 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373b8 │ │ │ │ ldr r1, [pc, #308] @ 3375fc │ │ │ │ ldr r3, [pc, #308] @ 337600 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 337604 │ │ │ │ @@ -233680,28 +233680,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 337608 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373b8 │ │ │ │ ldr r3, [pc, #252] @ 33760c │ │ │ │ ldr ip, [pc, #252] @ 337610 │ │ │ │ ldr r1, [pc, #252] @ 337614 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 337618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373b8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 33761c │ │ │ │ ldr r1, [pc, #212] @ 337620 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233710,15 +233710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 337628 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373b8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 33762c │ │ │ │ ldr r1, [pc, #160] @ 337630 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233727,46 +233727,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 337638 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00973bf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r7, r8, asr #23 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r4, pc, r8, ror #26 │ │ │ │ - rsbeq r2, sl, r4, lsr sp │ │ │ │ - rsbeq r3, sl, ip, ror r2 │ │ │ │ + rsbseq r4, pc, r8, lsl #26 │ │ │ │ + ldrdeq r2, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, sl, ip, lsl r2 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq r3, r7, r4, asr sl │ │ │ │ - rsbeq sl, fp, r8, asr #22 │ │ │ │ - rsbseq r4, pc, r8, asr fp @ │ │ │ │ - rsbeq sl, fp, r0, asr r9 │ │ │ │ + rsbeq sl, fp, r8, ror #21 │ │ │ │ + ldrsheq r4, [pc], #-168 @ │ │ │ │ + strdeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq sl, fp, ip, lsl #22 │ │ │ │ - rsbseq r4, pc, r4, lsl fp @ │ │ │ │ - rsbeq sl, fp, r8, lsl #18 │ │ │ │ + rsbeq sl, fp, ip, lsr #21 │ │ │ │ + ldrheq r4, [pc], #-164 @ │ │ │ │ + rsbeq sl, fp, r8, lsr #17 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - ldrsbeq r4, [pc], #-160 @ │ │ │ │ - ldrdeq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r4, pc, r0, ror sl @ │ │ │ │ + rsbeq sl, fp, ip, ror fp │ │ │ │ + rsbeq sl, fp, r4, ror r8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - strheq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x006ba898 │ │ │ │ - @ instruction: 0x007f4a90 │ │ │ │ + rsbeq sl, fp, ip, asr sl │ │ │ │ + rsbeq sl, fp, r8, lsr r8 │ │ │ │ + rsbseq r4, pc, r0, lsr sl @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq sl, fp, r0, ror #21 │ │ │ │ - rsbeq sl, fp, r4, asr r8 │ │ │ │ - rsbseq r4, pc, ip, asr #20 │ │ │ │ + rsbeq sl, fp, r0, lsl #21 │ │ │ │ + strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, pc, ip, ror #19 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 0033763c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233794,27 +233794,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 337738 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337720 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ - bl 757c08 │ │ │ │ + bl 757b6c │ │ │ │ + bl 757ba8 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 337720 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7573f0 │ │ │ │ + bl 757390 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3376dc │ │ │ │ @@ -233827,31 +233827,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, fp, r0, lsr #22 │ │ │ │ + rsbeq r5, fp, r0, asr #21 │ │ │ │ │ │ │ │ 0033773c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 757c08 │ │ │ │ + bl 757ba8 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3377ac │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7573f0 │ │ │ │ + bl 757390 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337768 │ │ │ │ @@ -233872,25 +233872,25 @@ │ │ │ │ 003377c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #300] @ 337914 │ │ │ │ ldr r2, [pc, #300] @ 337918 │ │ │ │ ldr r1, [pc, #300] @ 33791c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3378f0 │ │ │ │ @@ -233919,15 +233919,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 255874 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3378a0 │ │ │ │ - bl 75b4d4 │ │ │ │ + bl 75b474 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 255a54 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -233950,38 +233950,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq r4, [pc], #-124 @ │ │ │ │ - rsbeq r2, sl, ip, asr #15 │ │ │ │ - rsbeq r2, sl, r8, lsl sp │ │ │ │ + @ instruction: 0x007f479c │ │ │ │ + rsbeq r2, sl, ip, ror #14 │ │ │ │ + strheq r2, [sl], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 00337920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 337f80 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #1584] @ 337f84 │ │ │ │ ldr r1, [pc, #1584] @ 337f88 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 337f00 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 337f64 │ │ │ │ @@ -234197,40 +234197,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 337f98 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 337c88 │ │ │ │ ldr r3, [pc, #676] @ 337f9c │ │ │ │ ldr ip, [pc, #676] @ 337fa0 │ │ │ │ ldr r1, [pc, #676] @ 337fa4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 337fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 337c88 │ │ │ │ ldr r3, [pc, #644] @ 337fac │ │ │ │ ldr ip, [pc, #644] @ 337fb0 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 337fb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234242,15 +234242,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 337fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234262,15 +234262,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 337fd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234282,15 +234282,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 337fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234302,15 +234302,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234322,15 +234322,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 338000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234339,80 +234339,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 338008 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 33800c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 337c88 │ │ │ │ ldr r3, [pc, #224] @ 338010 │ │ │ │ ldr r4, [pc, #224] @ 338014 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 338018 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 33801c │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 337c88 │ │ │ │ ldr r1, [pc, #180] @ 338020 │ │ │ │ ldr r0, [pc, #180] @ 338024 │ │ │ │ ldr r2, [pc, #180] @ 338028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsr #13 │ │ │ │ - rsbeq r2, sl, r4, ror #12 │ │ │ │ - rsbeq r2, sl, ip, lsr #23 │ │ │ │ - rsbseq r4, pc, r0, lsr #6 │ │ │ │ - rsbeq sl, fp, r0, ror r5 │ │ │ │ - rsbeq sl, fp, ip, lsl r1 │ │ │ │ + rsbseq r4, pc, r4, asr #12 │ │ │ │ + rsbeq r2, sl, r4, lsl #12 │ │ │ │ + rsbeq r2, sl, ip, asr #22 │ │ │ │ + rsbseq r4, pc, r0, asr #5 │ │ │ │ + rsbeq sl, fp, r0, lsl r5 │ │ │ │ + strheq sl, [fp], #-12 @ │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq r4, pc, r8, ror #5 │ │ │ │ - rsbeq sl, fp, r8, asr r4 │ │ │ │ - strdeq sl, [fp], #-0 @ │ │ │ │ + rsbseq r4, pc, r8, lsl #5 │ │ │ │ + strdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x006ba090 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - ldrheq r4, [pc], #-36 @ │ │ │ │ - rsbeq sl, fp, r4, lsr r4 │ │ │ │ - rsbeq sl, fp, r0, asr #1 │ │ │ │ - rsbseq r4, pc, r4, ror #4 │ │ │ │ - rsbeq sl, fp, r0, lsl #8 │ │ │ │ - rsbeq sl, fp, ip, rrx │ │ │ │ + rsbseq r4, pc, r4, asr r2 @ │ │ │ │ + ldrdeq sl, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, fp, r0, rrx │ │ │ │ + rsbseq r4, pc, r4, lsl #4 │ │ │ │ + rsbeq sl, fp, r0, lsr #7 │ │ │ │ + rsbeq sl, fp, ip │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq r4, pc, r4, lsl r2 @ │ │ │ │ - rsbeq sl, fp, ip, asr #7 │ │ │ │ - rsbeq sl, fp, ip, lsl r0 │ │ │ │ + ldrheq r4, [pc], #-20 @ │ │ │ │ + rsbeq sl, fp, ip, ror #6 │ │ │ │ + strheq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq r4, pc, r4, asr #3 │ │ │ │ - @ instruction: 0x006ba398 │ │ │ │ - rsbeq r9, fp, ip, asr #31 │ │ │ │ + rsbseq r4, pc, r4, ror #2 │ │ │ │ + rsbeq sl, fp, r8, lsr r3 │ │ │ │ + rsbeq r9, fp, ip, ror #30 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq r4, pc, r4, ror r1 @ │ │ │ │ - rsbeq sl, fp, r4, ror #6 │ │ │ │ - rsbeq r9, fp, r0, lsl #31 │ │ │ │ - rsbseq r4, pc, r4, lsr #2 │ │ │ │ - rsbeq sl, fp, r0, lsr r3 │ │ │ │ - rsbeq r9, fp, ip, lsr #30 │ │ │ │ + rsbseq r4, pc, r4, lsl r1 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #6 │ │ │ │ + rsbeq r9, fp, r0, lsr #30 │ │ │ │ + rsbseq r4, pc, r4, asr #1 │ │ │ │ + ldrdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, fp, ip, asr #29 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq sl, fp, r8, lsl #4 │ │ │ │ - rsbeq r9, fp, r8, ror #29 │ │ │ │ + rsbeq sl, fp, r8, lsr #3 │ │ │ │ + rsbeq r9, fp, r8, lsl #29 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq r4, pc, ip, lsr #1 │ │ │ │ - ldrdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, ip, lsr #29 │ │ │ │ + rsbseq r4, pc, ip, asr #32 │ │ │ │ + rsbeq sl, fp, r0, ror r2 │ │ │ │ + rsbeq r9, fp, ip, asr #28 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq r9, fp, r8, lsl #29 │ │ │ │ - rsbeq sl, fp, ip, asr #3 │ │ │ │ + rsbeq r9, fp, r8, lsr #28 │ │ │ │ + rsbeq sl, fp, ip, ror #2 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0033802c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234420,25 +234420,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 33807c │ │ │ │ ldr r2, [pc, #52] @ 338080 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75c60c │ │ │ │ + bl 75c5ac │ │ │ │ ldr r2, [pc, #28] @ 338084 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75d0ec │ │ │ │ - rsbeq sp, sl, r8, ror lr │ │ │ │ + b 75d08c │ │ │ │ + rsbeq sp, sl, r8, lsl lr │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq sl, fp, r8, lsl #4 │ │ │ │ + rsbeq sl, fp, r8, lsr #3 │ │ │ │ │ │ │ │ 00338088 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00338090 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -234478,22 +234478,22 @@ │ │ │ │ bl 56f50c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 338130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ - rsbeq sl, fp, r0, lsl #3 │ │ │ │ + rsbeq sl, fp, r0, lsr #2 │ │ │ │ │ │ │ │ 00338134 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33814c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234532,23 +234532,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #2840] @ 338d00 │ │ │ │ ldr r1, [pc, #2840] @ 338d04 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5a9a64 │ │ │ │ ldr r3, [pc, #2804] @ 338d08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234562,15 +234562,15 @@ │ │ │ │ beq 338498 │ │ │ │ ldr r3, [pc, #2764] @ 338d10 │ │ │ │ ldr r1, [pc, #2764] @ 338d14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 338544 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338288 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234583,42 +234583,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3384f4 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338380 │ │ │ │ ldr r7, [pc, #2672] @ 338d18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 338d1c │ │ │ │ ldr r1, [pc, #2660] @ 338d20 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 757c08 │ │ │ │ + bl 757ba8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 338330 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 338310 │ │ │ │ b 338cb4 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 338a8c │ │ │ │ mov r0, r9 │ │ │ │ - bl 7573f0 │ │ │ │ + bl 757390 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338300 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338a8c │ │ │ │ ldr r5, [pc, #2540] @ 338d24 │ │ │ │ @@ -234627,77 +234627,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338cd0 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 338380 │ │ │ │ ldr r0, [pc, #2488] @ 338d30 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338400 │ │ │ │ ldr r0, [pc, #2464] @ 338d34 │ │ │ │ ldr r2, [pc, #2464] @ 338d38 │ │ │ │ ldr r1, [pc, #2464] @ 338d3c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 338d40 │ │ │ │ ldr r1, [pc, #2428] @ 338d44 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 338d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7570c4 │ │ │ │ + bl 757064 │ │ │ │ ldr r1, [pc, #2400] @ 338d4c │ │ │ │ ldr r0, [pc, #2400] @ 338d50 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7570c4 │ │ │ │ + bl 757064 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #2372] @ 338d54 │ │ │ │ ldr r2, [pc, #2372] @ 338d58 │ │ │ │ ldr r1, [pc, #2372] @ 338d5c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 338d60 │ │ │ │ - bl 757938 │ │ │ │ - bl 72f5e0 │ │ │ │ + bl 7578d8 │ │ │ │ + bl 72f580 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 751a08 │ │ │ │ + bl 7519a8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #2312] @ 338d64 │ │ │ │ ldr r3, [pc, #2192] @ 338cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234716,17 +234716,17 @@ │ │ │ │ beq 338264 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 338264 │ │ │ │ bl 3399ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 338264 │ │ │ │ - bl 75bc10 │ │ │ │ + bl 75bbb0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 758fbc │ │ │ │ + bl 758f5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 338b78 │ │ │ │ ldr r3, [pc, #2192] @ 338d68 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -234745,46 +234745,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 338d70 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 338d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 338454 │ │ │ │ ldr r3, [pc, #2092] @ 338d78 │ │ │ │ ldr ip, [pc, #2092] @ 338d7c │ │ │ │ ldr r1, [pc, #2092] @ 338d80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 338d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 338534 │ │ │ │ mov r0, #0 │ │ │ │ bl 253a38 │ │ │ │ ldr r7, [pc, #2052] @ 338d88 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #2036] @ 338d8c │ │ │ │ ldr r1, [pc, #2036] @ 338d90 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234947,25 +234947,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 253138 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 338288 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #1364] @ 338db8 │ │ │ │ ldr r2, [pc, #1364] @ 338dbc │ │ │ │ ldr r1, [pc, #1364] @ 338dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 338db4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -235030,18 +235030,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d20 │ │ │ │ b 3386f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 338dc8 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r0, [pc, #1052] @ 338dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ b 33883c │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 338818 │ │ │ │ mov r1, #0 │ │ │ │ b 3389ec │ │ │ │ @@ -235060,15 +235060,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 3389d0 │ │ │ │ ldr r0, [pc, #952] @ 338dd0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r1, [pc, #932] @ 338dd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d20 │ │ │ │ b 3387c0 │ │ │ │ @@ -235089,69 +235089,69 @@ │ │ │ │ b 33873c │ │ │ │ ldr r1, [pc, #868] @ 338de4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d20 │ │ │ │ b 338710 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 6ffbf4 │ │ │ │ + bl 6ffb94 │ │ │ │ ldr r3, [pc, #844] @ 338de8 │ │ │ │ ldr ip, [pc, #844] @ 338dec │ │ │ │ ldr r1, [pc, #844] @ 338df0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 338df4 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 338bc4 │ │ │ │ ldr r1, [pc, #792] @ 338df8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b5c │ │ │ │ ldr sl, [pc, #764] @ 338dfc │ │ │ │ ldr r9, [pc, #764] @ 338e00 │ │ │ │ ldr r7, [pc, #764] @ 338e04 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 6ffbf4 │ │ │ │ + bl 6ffb94 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338b14 │ │ │ │ ldr r1, [pc, #676] @ 338e08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ mov r0, fp │ │ │ │ bl 253594 │ │ │ │ b 338534 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 338e0c │ │ │ │ ldr r2, [pc, #648] @ 338e10 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -235159,29 +235159,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 338e18 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [pc, #616] @ 338e1c │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ b 338534 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 6ffbf4 │ │ │ │ + bl 6ffb94 │ │ │ │ ldr r1, [pc, #588] @ 338e20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ b 338b6c │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -235209,22 +235209,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 338954 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 338e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r1, [pc, #396] @ 338e2c │ │ │ │ ldr r0, [pc, #396] @ 338e30 │ │ │ │ ldr r2, [pc, #396] @ 338e34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -235244,113 +235244,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umullseq r2, r7, ip, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r7, r4, ror ip │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r3, pc, r0, lsl lr @ │ │ │ │ - ldrdeq r1, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r2, sl, r0, lsr #6 │ │ │ │ + ldrheq r3, [pc], #-208 @ │ │ │ │ + rsbeq r1, sl, r4, ror sp │ │ │ │ + rsbeq r2, sl, r0, asr #5 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r3, r4, lsl #24 │ │ │ │ - rsbseq r3, pc, ip, lsr sp @ │ │ │ │ - rsbeq r1, sl, r4, lsl #26 │ │ │ │ - rsbeq r2, sl, r0, asr r2 │ │ │ │ - rsbseq r3, pc, ip, lsr #25 │ │ │ │ - rsbeq r1, sl, ip, asr #25 │ │ │ │ - rsbeq sl, fp, r8, asr #26 │ │ │ │ - @ instruction: 0x006ba39c │ │ │ │ - rsbseq r3, pc, r0, asr ip @ │ │ │ │ - rsbeq r1, sl, r0, lsr #24 │ │ │ │ - rsbeq r2, sl, ip, ror #2 │ │ │ │ - rsbseq ip, r3, r8, lsl r6 │ │ │ │ - rsbeq sl, fp, ip, ror #6 │ │ │ │ - @ instruction: 0x006b479c │ │ │ │ - rsbeq sl, fp, r4, asr r3 │ │ │ │ - strheq r3, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsbeq r3, [pc], #-180 @ │ │ │ │ - ldrdeq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r5, r4, ip, lsl #24 │ │ │ │ + rsbseq pc, r3, r4, lsr #23 │ │ │ │ + ldrsbeq r3, [pc], #-204 @ │ │ │ │ + rsbeq r1, sl, r4, lsr #25 │ │ │ │ + strdeq r2, [sl], #-16 @ │ │ │ │ + rsbseq r3, pc, ip, asr #24 │ │ │ │ + rsbeq r1, sl, ip, ror #24 │ │ │ │ + rsbeq sl, fp, r8, ror #25 │ │ │ │ + rsbeq sl, fp, ip, lsr r3 │ │ │ │ + ldrsheq r3, [pc], #-176 @ │ │ │ │ + rsbeq r1, sl, r0, asr #23 │ │ │ │ + rsbeq r2, sl, ip, lsl #2 │ │ │ │ + ldrheq ip, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sl, fp, ip, lsl #6 │ │ │ │ + rsbeq r4, fp, ip, lsr r7 │ │ │ │ + strdeq sl, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, fp, r0, asr sp │ │ │ │ + rsbseq r3, pc, r4, ror fp @ │ │ │ │ + rsbeq r9, fp, r8, ror r9 │ │ │ │ + rsbseq r5, r4, ip, lsr #23 │ │ │ │ muleq r0, r1, r6 │ │ │ │ addseq r2, r7, r8, asr #19 │ │ │ │ strdeq sl, [r6], r0 @ │ │ │ │ - strheq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r9, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, fp, r8, asr sp │ │ │ │ + rsbeq r9, fp, r8, ror r8 │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - @ instruction: 0x007f3a94 │ │ │ │ - rsbeq r9, fp, r8, lsr #27 │ │ │ │ - @ instruction: 0x006b989c │ │ │ │ + rsbseq r3, pc, r4, lsr sl @ │ │ │ │ + rsbeq r9, fp, r8, asr #26 │ │ │ │ + rsbeq r9, fp, ip, lsr r8 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbseq r3, pc, r8, ror #20 │ │ │ │ - rsbeq r1, sl, r4, lsr #20 │ │ │ │ - rsbeq r1, sl, r0, ror pc │ │ │ │ - rsbeq r9, fp, r4, lsr #29 │ │ │ │ - @ instruction: 0x0074389c │ │ │ │ - strheq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, fp, r0, asr sp │ │ │ │ - rsbeq r9, fp, r4, lsr sp │ │ │ │ - rsbeq r9, fp, ip, lsl sp │ │ │ │ - rsbeq r9, fp, r0, lsl #26 │ │ │ │ - rsbeq r9, fp, r4, ror #25 │ │ │ │ + rsbseq r3, pc, r8, lsl #20 │ │ │ │ + rsbeq r1, sl, r4, asr #19 │ │ │ │ + rsbeq r1, sl, r0, lsl pc │ │ │ │ + rsbeq r9, fp, r4, asr #28 │ │ │ │ + rsbseq r3, r4, ip, lsr r8 │ │ │ │ + rsbeq pc, sl, ip, asr r6 @ │ │ │ │ + strdeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r9, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r9, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, fp, r0, lsr #25 │ │ │ │ + rsbeq r9, fp, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbseq r3, pc, r0, lsl #15 │ │ │ │ - rsbeq r1, sl, r0, asr r7 │ │ │ │ - @ instruction: 0x006a1c9c │ │ │ │ - ldrdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r9, fp, r0, lsr #23 │ │ │ │ - rsbeq r9, fp, r0, asr #23 │ │ │ │ - strheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq pc, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, sl, r0, asr #5 │ │ │ │ - rsbeq pc, sl, ip, lsr #5 │ │ │ │ - @ instruction: 0x006af298 │ │ │ │ - rsbeq pc, sl, r4, lsl #5 │ │ │ │ - rsbseq r3, pc, r4, asr #10 │ │ │ │ - rsbeq r9, fp, ip, lsl ip │ │ │ │ - rsbeq r9, fp, r8, asr #6 │ │ │ │ + rsbseq r3, pc, r0, lsr #14 │ │ │ │ + strdeq r1, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, sl, ip, lsr ip │ │ │ │ + rsbeq r9, fp, r0, ror sl │ │ │ │ + rsbeq r9, fp, r0, asr #22 │ │ │ │ + rsbeq r9, fp, r0, ror #22 │ │ │ │ + rsbeq r9, fp, r4, asr sl │ │ │ │ + rsbeq pc, sl, r4, ror r2 @ │ │ │ │ + rsbeq pc, sl, r0, ror #4 │ │ │ │ + rsbeq pc, sl, ip, asr #4 │ │ │ │ + rsbeq pc, sl, r8, lsr r2 @ │ │ │ │ + rsbeq pc, sl, r4, lsr #4 │ │ │ │ + rsbseq r3, pc, r4, ror #9 │ │ │ │ + strheq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, fp, r8, ror #5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq r9, fp, r0, lsl ip │ │ │ │ - ldrheq r3, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq pc, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r4, r2, r0, lsl #20 │ │ │ │ - rsbseq r5, sl, ip, lsl #16 │ │ │ │ - rsbseq r3, pc, r8, asr r4 @ │ │ │ │ - strheq r9, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, fp, r4, asr r2 │ │ │ │ + strheq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, r4, ip, asr r3 │ │ │ │ + @ instruction: 0x006af198 │ │ │ │ + rsbseq r4, r2, r0, lsr #19 │ │ │ │ + rsbseq r5, sl, ip, lsr #15 │ │ │ │ + ldrsheq r3, [pc], #-56 @ │ │ │ │ + rsbeq r9, fp, r0, asr r7 │ │ │ │ + strdeq r9, [fp], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - rsbeq r9, fp, ip, ror #15 │ │ │ │ - rsbeq r9, fp, r4, lsl #22 │ │ │ │ - rsbeq r9, fp, r8, lsr #19 │ │ │ │ - rsbeq r9, fp, ip, lsl #17 │ │ │ │ - rsbeq r9, fp, r4, asr r1 │ │ │ │ - @ instruction: 0x006b9790 │ │ │ │ + rsbeq r9, fp, ip, lsl #15 │ │ │ │ + rsbeq r9, fp, r4, lsr #21 │ │ │ │ + rsbeq r9, fp, r8, asr #18 │ │ │ │ + rsbeq r9, fp, ip, lsr #16 │ │ │ │ + strdeq r9, [fp], #-4 @ │ │ │ │ + rsbeq r9, fp, r0, lsr r7 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - rsbeq r9, fp, r8, lsr r1 │ │ │ │ - ldrdeq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r9, [fp], #-8 @ │ │ │ │ + rsbeq r9, fp, r8, ror r9 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - rsbeq r9, fp, ip, lsl r1 │ │ │ │ - rsbeq r9, fp, r8, lsr #20 │ │ │ │ + strheq r9, [fp], #-12 @ │ │ │ │ + rsbeq r9, fp, r8, asr #19 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00338e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 338eb0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99cc28 │ │ │ │ + bl 99cbc8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 7519e4 │ │ │ │ + bl 751984 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -235358,15 +235358,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq r9, r6, r0, ror #26 │ │ │ │ │ │ │ │ 00338eb4 : │ │ │ │ - b 99cc58 │ │ │ │ + b 99cbf8 │ │ │ │ │ │ │ │ 00338eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 338fb0 │ │ │ │ @@ -235391,22 +235391,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 33ee30 │ │ │ │ ldr r4, [pc, #144] @ 338fc0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 751a08 │ │ │ │ + bl 7519a8 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 750b00 │ │ │ │ + bl 750aa0 │ │ │ │ bl 3403c0 │ │ │ │ bl 33f1e8 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99cc94 │ │ │ │ + bl 99cc34 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338f7c │ │ │ │ ldr r3, [pc, #80] @ 338fb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -235438,58 +235438,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 339080 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 339044 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #128] @ 339084 │ │ │ │ ldr r2, [pc, #128] @ 339088 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 339078 │ │ │ │ ldr r1, [pc, #64] @ 33908c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 33905c │ │ │ │ - rsbseq pc, r9, r8, ror #27 │ │ │ │ - ldrheq r3, [pc], #-16 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #4 │ │ │ │ + rsbseq pc, r9, r8, lsl #27 │ │ │ │ + rsbseq r3, pc, r0, asr r1 @ │ │ │ │ + rsbeq sl, fp, r8, lsr #3 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 33909c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r6, r9, ip, asr r0 │ │ │ │ │ │ │ │ 003390a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235502,25 +235502,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75ab7c │ │ │ │ + bl 75ab1c │ │ │ │ ldr r1, [pc, #160] @ 339190 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339154 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #124] @ 339194 │ │ │ │ ldr r3, [pc, #112] @ 33918c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235540,42 +235540,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339110 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r8, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r1, r7, ip, lsl #26 │ │ │ │ - rsbseq r3, pc, r0, asr r0 @ │ │ │ │ - ldrdeq sl, [fp], #-8 @ │ │ │ │ - rsbeq sl, fp, r0, asr #1 │ │ │ │ + ldrsheq r2, [pc], #-240 @ │ │ │ │ + rsbeq sl, fp, r8, ror r0 │ │ │ │ + rsbeq sl, fp, r0, rrx │ │ │ │ ldr r0, [pc, #4] @ 3391b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r5, r9, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 33924c │ │ │ │ ldr r2, [pc, #128] @ 339250 │ │ │ │ ldr r1, [pc, #128] @ 339254 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #100] @ 339258 │ │ │ │ ldr r1, [pc, #100] @ 33925c │ │ │ │ ldr ip, [pc, #100] @ 339260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -235592,20 +235592,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, pc, r4 │ │ │ │ - rsbeq r0, sl, r4, ror #27 │ │ │ │ - rsbeq r1, sl, r0, lsr r3 │ │ │ │ + rsbseq r2, pc, r4, lsr #31 │ │ │ │ + rsbeq r0, sl, r4, lsl #27 │ │ │ │ + ldrdeq r1, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq sl, fp, ip, asr r0 │ │ │ │ - rsbseq r9, r4, r4, ror #21 │ │ │ │ + strdeq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, r4, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -235613,42 +235613,42 @@ │ │ │ │ beq 339294 │ │ │ │ bl 25ce54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3392f4 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3392b8 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3392e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 339308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #16] @ 33930c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ - rsbeq r9, fp, r0, lsr #31 │ │ │ │ - rsbeq r9, fp, r0, ror pc │ │ │ │ + rsbeq r9, fp, r0, asr #30 │ │ │ │ + rsbeq r9, fp, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 339838 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -235662,24 +235662,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #1236] @ 339844 │ │ │ │ ldr r2, [pc, #1236] @ 339848 │ │ │ │ ldr r1, [pc, #1236] @ 33984c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -235747,15 +235747,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33951c │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 339774 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -235771,15 +235771,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #836] @ 339868 │ │ │ │ ldr r3, [pc, #792] @ 339840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235818,38 +235818,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33963c │ │ │ │ ldr r7, [pc, #680] @ 339874 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3397b8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758214 │ │ │ │ + bl 7581b4 │ │ │ │ ldr r1, [pc, #644] @ 339878 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a6f4 │ │ │ │ + bl 75a694 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 33987c │ │ │ │ ldr r2, [pc, #616] @ 339880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 339884 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235860,28 +235860,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 33951c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 33951c │ │ │ │ ldr r3, [pc, #508] @ 339888 │ │ │ │ ldr ip, [pc, #508] @ 33988c │ │ │ │ ldr r1, [pc, #508] @ 339890 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33951c │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 339710 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -235893,15 +235893,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33951c │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3396d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -235919,118 +235919,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3395b0 │ │ │ │ ldr r0, [pc, #320] @ 3398a4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 3395b0 │ │ │ │ ldr r3, [pc, #300] @ 3398a8 │ │ │ │ ldr ip, [pc, #300] @ 3398ac │ │ │ │ ldr r1, [pc, #300] @ 3398b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33951c │ │ │ │ ldr r0, [pc, #264] @ 3398b4 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 33951c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 3398b8 │ │ │ │ ldr ip, [pc, #244] @ 3398bc │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 3398c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33951c │ │ │ │ ldr r3, [pc, #204] @ 3398c4 │ │ │ │ ldr r0, [pc, #204] @ 3398c8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 3398cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [pc, #168] @ 3398d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a0ec │ │ │ │ + bl 99a08c │ │ │ │ b 33951c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00971af8 │ │ │ │ addseq r1, r7, r8, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r2, pc, r0, lsl #29 │ │ │ │ - rsbeq r0, sl, r8, asr #24 │ │ │ │ - @ instruction: 0x006a1190 │ │ │ │ - rsbseq r2, pc, r8, asr sp @ │ │ │ │ - rsbeq r9, fp, r4, ror #30 │ │ │ │ - rsbeq r9, fp, ip, lsr lr │ │ │ │ - ldrsheq r2, [pc], #-204 @ │ │ │ │ - strdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r9, fp, r4, ror #27 │ │ │ │ + rsbseq r2, pc, r0, lsr #28 │ │ │ │ + rsbeq r0, sl, r8, ror #23 │ │ │ │ + rsbeq r1, sl, r0, lsr r1 │ │ │ │ + ldrsheq r2, [pc], #-200 @ │ │ │ │ + rsbeq r9, fp, r4, lsl #30 │ │ │ │ + ldrdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x007f2c9c │ │ │ │ + @ instruction: 0x006b9d9c │ │ │ │ + rsbeq r9, fp, r4, lsl #27 │ │ │ │ addseq r1, r7, r0, lsl #18 │ │ │ │ adceq r9, r6, ip, ror #12 │ │ │ │ adceq r9, r6, r0, asr #12 │ │ │ │ - rsbeq r0, fp, ip, lsl #31 │ │ │ │ - rsbseq lr, r3, r8, asr r8 │ │ │ │ - rsbseq r2, pc, r0, ror #23 │ │ │ │ - rsbeq r9, fp, r4, lsl pc │ │ │ │ + rsbeq r0, fp, ip, lsr #30 │ │ │ │ + ldrsheq lr, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, pc, r0, lsl #23 │ │ │ │ + strheq r9, [fp], #-228 @ 0xffffff1c @ │ │ │ │ adceq r9, r6, ip, lsl #11 │ │ │ │ - rsbseq r2, pc, r0, ror #22 │ │ │ │ - @ instruction: 0x006b9c90 │ │ │ │ - rsbeq r9, fp, ip, asr #24 │ │ │ │ - rsbseq r2, pc, ip, lsl #22 │ │ │ │ - rsbeq r9, fp, ip, asr #26 │ │ │ │ - strdeq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, pc, r0, lsl #22 │ │ │ │ + rsbeq r9, fp, r0, lsr ip │ │ │ │ + rsbeq r9, fp, ip, ror #23 │ │ │ │ + rsbseq r2, pc, ip, lsr #21 │ │ │ │ + rsbeq r9, fp, ip, ror #25 │ │ │ │ + @ instruction: 0x006b9b98 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbeq r9, fp, ip, ror sp │ │ │ │ - rsbseq r2, pc, r0, ror sl @ │ │ │ │ - strheq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, fp, ip, lsl sp │ │ │ │ + rsbseq r2, pc, r0, lsl sl @ │ │ │ │ rsbeq r9, fp, ip, asr fp │ │ │ │ - rsbeq r9, fp, r8, lsl ip │ │ │ │ - rsbseq r2, pc, r4, lsr #20 │ │ │ │ - rsbeq r9, fp, ip, asr sp │ │ │ │ - rsbeq r9, fp, r0, lsl fp │ │ │ │ - ldrsheq r2, [pc], #-144 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #25 │ │ │ │ - ldrdeq r9, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x006b9c98 │ │ │ │ + strdeq r9, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, pc, r4, asr #19 │ │ │ │ + strdeq r9, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x007f2990 │ │ │ │ + rsbeq r9, fp, r0, lsr #24 │ │ │ │ + rsbeq r9, fp, ip, ror sl │ │ │ │ + rsbeq r9, fp, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7160b8 │ │ │ │ + bl 716058 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7160b0 │ │ │ │ + bl 716050 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7160a0 │ │ │ │ + bl 716040 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339924 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236043,21 +236043,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7160b8 │ │ │ │ + bl 716058 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7160b0 │ │ │ │ + bl 716050 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7160a0 │ │ │ │ + bl 716040 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339990 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236177,15 +236177,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33a220 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a084 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -236222,29 +236222,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #1548] @ 33a230 │ │ │ │ ldr lr, [pc, #1548] @ 33a234 │ │ │ │ ldr r1, [pc, #1548] @ 33a238 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #1508] @ 33a23c │ │ │ │ ldr r3, [pc, #1460] @ 33a210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236263,42 +236263,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #1412] @ 33a24c │ │ │ │ ldr lr, [pc, #1412] @ 33a250 │ │ │ │ ldr r1, [pc, #1412] @ 33a254 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #1372] @ 33a258 │ │ │ │ ldr ip, [pc, #1372] @ 33a25c │ │ │ │ ldr r1, [pc, #1372] @ 33a260 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -236380,15 +236380,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 33a274 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -236432,15 +236432,15 @@ │ │ │ │ beq 339ef8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8bf4 │ │ │ │ + bl 9d8b94 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 33a278 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -236504,54 +236504,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #508] @ 33a288 │ │ │ │ ldr ip, [pc, #508] @ 33a28c │ │ │ │ ldr r1, [pc, #508] @ 33a290 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33a294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 339e68 │ │ │ │ ldr r3, [pc, #464] @ 33a298 │ │ │ │ ldr ip, [pc, #464] @ 33a29c │ │ │ │ ldr r1, [pc, #464] @ 33a2a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #428] @ 33a2a4 │ │ │ │ ldr ip, [pc, #428] @ 33a2a8 │ │ │ │ ldr r1, [pc, #428] @ 33a2ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33a2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r3, [pc, #396] @ 33a2b4 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 33a2b8 │ │ │ │ ldr r1, [pc, #384] @ 33a2bc │ │ │ │ @@ -236559,15 +236559,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r2, [pc, #268] @ 33a274 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33a2c0 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -236580,15 +236580,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 33a2cc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33a2d0 │ │ │ │ @@ -236601,69 +236601,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 33a2dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 339c50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r2, [pc], #-96 @ │ │ │ │ - rsbeq r9, fp, r4, asr #22 │ │ │ │ - @ instruction: 0x006b9790 │ │ │ │ + rsbseq r2, pc, r0, asr r6 @ │ │ │ │ + rsbeq r9, fp, r4, ror #21 │ │ │ │ + rsbeq r9, fp, r0, lsr r7 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsheq r2, [pc], #-92 @ │ │ │ │ - strdeq r9, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, fp, r0, ror #13 │ │ │ │ - rsbseq r2, pc, ip, asr #11 │ │ │ │ - rsbeq r9, fp, r0, lsr r9 │ │ │ │ - rsbeq r9, fp, ip, lsr #13 │ │ │ │ + @ instruction: 0x007f259c │ │ │ │ + @ instruction: 0x006b9b94 │ │ │ │ + rsbeq r9, fp, r0, lsl #13 │ │ │ │ + rsbseq r2, pc, ip, ror #10 │ │ │ │ + ldrdeq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, fp, ip, asr #12 │ │ │ │ addseq r1, r7, ip, asr #3 │ │ │ │ - rsbseq r2, pc, r4, asr r5 @ │ │ │ │ - rsbeq r9, fp, r0, ror #18 │ │ │ │ - rsbeq r9, fp, r4, asr #12 │ │ │ │ - rsbseq r2, pc, r4, lsr #10 │ │ │ │ - strdeq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, fp, r4, lsl r6 │ │ │ │ - ldrsheq r2, [pc], #-64 @ │ │ │ │ - rsbeq r9, fp, ip, lsl #17 │ │ │ │ - ldrdeq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq r2, [pc], #-68 @ │ │ │ │ + rsbeq r9, fp, r0, lsl #18 │ │ │ │ + rsbeq r9, fp, r4, ror #11 │ │ │ │ + rsbseq r2, pc, r4, asr #9 │ │ │ │ + @ instruction: 0x006b9890 │ │ │ │ + strheq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x007f2490 │ │ │ │ + rsbeq r9, fp, ip, lsr #16 │ │ │ │ + rsbeq r9, fp, r4, ror r5 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x007f2190 │ │ │ │ - rsbeq r9, fp, ip, asr #11 │ │ │ │ - rsbeq r9, fp, r0, lsl #5 │ │ │ │ - rsbseq r2, pc, r0, ror #2 │ │ │ │ - strheq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r9, fp, ip, asr #4 │ │ │ │ + rsbseq r2, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r9, fp, ip, ror #10 │ │ │ │ + rsbeq r9, fp, r0, lsr #4 │ │ │ │ + rsbseq r2, pc, r0, lsl #2 │ │ │ │ + rsbeq r9, fp, r8, asr r6 │ │ │ │ + rsbeq r9, fp, ip, ror #3 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq r2, pc, r4, lsr #2 │ │ │ │ - rsbeq r9, fp, ip, ror r5 │ │ │ │ - rsbeq r9, fp, r4, lsl r2 │ │ │ │ - ldrsheq r2, [pc], #-4 @ │ │ │ │ - rsbeq r9, fp, r8, ror #12 │ │ │ │ - rsbeq r9, fp, r0, ror #3 │ │ │ │ + rsbseq r2, pc, r4, asr #1 │ │ │ │ + rsbeq r9, fp, ip, lsl r5 │ │ │ │ + strheq r9, [fp], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x007f2094 │ │ │ │ + rsbeq r9, fp, r8, lsl #12 │ │ │ │ + rsbeq r9, fp, r0, lsl #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, fp, r8, ror r6 │ │ │ │ - ldrheq r2, [pc], #-12 @ │ │ │ │ - rsbeq r9, fp, r4, lsr #3 │ │ │ │ - rsbseq r2, pc, r8, rrx │ │ │ │ - rsbeq r9, fp, r8, lsr #13 │ │ │ │ - rsbeq r9, fp, r8, asr #2 │ │ │ │ + rsbeq r9, fp, r8, lsl r6 │ │ │ │ + rsbseq r2, pc, ip, asr r0 @ │ │ │ │ + rsbeq r9, fp, r4, asr #2 │ │ │ │ + rsbseq r2, pc, r8 │ │ │ │ + rsbeq r9, fp, r8, asr #12 │ │ │ │ + rsbeq r9, fp, r8, ror #1 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - strdeq r9, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r9, [fp], #-8 @ │ │ │ │ - rsbseq r2, pc, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x006b949c │ │ │ │ + @ instruction: 0x006b9098 │ │ │ │ + ldrheq r1, [pc], #-244 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033a2e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -236759,15 +236759,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 33a678 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 33a67c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -236777,15 +236777,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 33a688 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 33a68c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236796,15 +236796,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 33a69c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236815,15 +236815,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 33a6a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 33a6ac │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236839,15 +236839,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 33a6bc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a474 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33a6c0 │ │ │ │ ldr r3, [pc, #248] @ 33a6c4 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 33a6c8 │ │ │ │ @@ -236856,26 +236856,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a474 │ │ │ │ ldr r1, [pc, #200] @ 33a6cc │ │ │ │ ldr r3, [pc, #200] @ 33a6d0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33a6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 33a6d8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a474 │ │ │ │ ldr r3, [pc, #172] @ 33a6dc │ │ │ │ ldr r1, [pc, #172] @ 33a6e0 │ │ │ │ ldr r0, [pc, #172] @ 33a6e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 33a6e8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236887,48 +236887,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33a6f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007f1d9c │ │ │ │ - rsbeq r9, fp, r8, ror r4 │ │ │ │ - rsbeq r8, fp, r0, lsl #29 │ │ │ │ + rsbseq r1, pc, ip, lsr sp @ │ │ │ │ + rsbeq r9, fp, r8, lsl r4 │ │ │ │ + rsbeq r8, fp, r0, lsr #28 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq r1, pc, r0, asr sp @ │ │ │ │ - rsbeq r9, fp, r4, lsl #8 │ │ │ │ - rsbeq r8, fp, r8, lsr lr │ │ │ │ + ldrsheq r1, [pc], #-192 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #7 │ │ │ │ + ldrdeq r8, [fp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq r1, pc, r8, lsl #26 │ │ │ │ - rsbeq r9, fp, r8, asr r4 │ │ │ │ - rsbeq r8, fp, ip, ror #27 │ │ │ │ + rsbseq r1, pc, r8, lsr #25 │ │ │ │ + strdeq r9, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, fp, ip, lsl #27 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - ldrheq r1, [pc], #-200 @ │ │ │ │ - strheq r9, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, fp, r0, lsr #27 │ │ │ │ + rsbseq r1, pc, r8, asr ip @ │ │ │ │ + rsbeq r9, fp, r4, asr r4 │ │ │ │ + rsbeq r8, fp, r0, asr #26 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq r9, fp, r0, ror #9 │ │ │ │ - rsbseq r1, pc, r8, ror #24 │ │ │ │ - rsbeq r8, fp, r4, asr sp │ │ │ │ + rsbeq r9, fp, r0, lsl #9 │ │ │ │ + rsbseq r1, pc, r8, lsl #24 │ │ │ │ + strdeq r8, [fp], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq r9, fp, r8, ror #9 │ │ │ │ - rsbseq r1, pc, r0, lsr #24 │ │ │ │ - rsbeq r8, fp, ip, lsl #26 │ │ │ │ - rsbeq r9, fp, r0, lsr r4 │ │ │ │ - rsbseq r1, pc, r4, ror #23 │ │ │ │ - rsbeq r8, fp, ip, asr #25 │ │ │ │ - andeq r0, r0, fp, lsr #3 │ │ │ │ + rsbeq r9, fp, r8, lsl #9 │ │ │ │ rsbseq r1, pc, r0, asr #23 │ │ │ │ rsbeq r8, fp, ip, lsr #25 │ │ │ │ - rsbeq r9, fp, r0, lsl #7 │ │ │ │ + ldrdeq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r1, pc, r4, lsl #23 │ │ │ │ + rsbeq r8, fp, ip, ror #24 │ │ │ │ + andeq r0, r0, fp, lsr #3 │ │ │ │ + rsbseq r1, pc, r0, ror #22 │ │ │ │ + rsbeq r8, fp, ip, asr #24 │ │ │ │ + rsbeq r9, fp, r0, lsr #6 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x007f1b9c │ │ │ │ - rsbeq r8, fp, ip, lsl #25 │ │ │ │ - rsbeq r9, fp, ip, lsr #6 │ │ │ │ + rsbseq r1, pc, ip, lsr fp @ │ │ │ │ + rsbeq r8, fp, ip, lsr #24 │ │ │ │ + rsbeq r9, fp, ip, asr #5 │ │ │ │ │ │ │ │ 0033a6f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -237022,15 +237022,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 33aa7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -237040,27 +237040,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r3, [pc, #432] @ 33aa8c │ │ │ │ ldr ip, [pc, #432] @ 33aa90 │ │ │ │ ldr r1, [pc, #432] @ 33aa94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 33aa98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 33a980 │ │ │ │ ldr r4, [pc, #392] @ 33aa9c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 33aaa0 │ │ │ │ ldr ip, [pc, #388] @ 33aaa4 │ │ │ │ @@ -237071,27 +237071,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r3, [pc, #340] @ 33aaac │ │ │ │ ldr ip, [pc, #340] @ 33aab0 │ │ │ │ ldr r1, [pc, #340] @ 33aab4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r4, [pc, #304] @ 33aab8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 33a914 │ │ │ │ ldr r3, [pc, #296] @ 33aabc │ │ │ │ ldr r4, [pc, #296] @ 33aac0 │ │ │ │ ldr r1, [pc, #296] @ 33aac4 │ │ │ │ @@ -237100,92 +237100,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r3, [pc, #252] @ 33aac8 │ │ │ │ ldr ip, [pc, #252] @ 33aacc │ │ │ │ ldr r1, [pc, #252] @ 33aad0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 33aad4 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r3, [pc, #212] @ 33aad8 │ │ │ │ ldr ip, [pc, #212] @ 33aadc │ │ │ │ ldr r1, [pc, #212] @ 33aae0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 33aae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ ldr r3, [pc, #180] @ 33aae8 │ │ │ │ ldr ip, [pc, #180] @ 33aaec │ │ │ │ ldr r1, [pc, #180] @ 33aaf0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33a888 │ │ │ │ bl 2554b4 │ │ │ │ - rsbseq r1, pc, r4, asr #21 │ │ │ │ - rsbseq r1, pc, ip, lsl #19 │ │ │ │ - rsbeq r9, fp, r4, lsr #5 │ │ │ │ - rsbeq r8, fp, r4, ror sl │ │ │ │ + rsbseq r1, pc, r4, ror #20 │ │ │ │ + rsbseq r1, pc, ip, lsr #18 │ │ │ │ + rsbeq r9, fp, r4, asr #4 │ │ │ │ + rsbeq r8, fp, r4, lsl sl │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq r1, pc, r0, asr #18 │ │ │ │ - rsbeq r8, fp, ip, lsl #21 │ │ │ │ - rsbeq r8, fp, r0, lsr sl │ │ │ │ - rsbseq r1, pc, r0, lsl r9 @ │ │ │ │ - rsbeq r8, fp, ip, asr sl │ │ │ │ + rsbseq r1, pc, r0, ror #17 │ │ │ │ + rsbeq r8, fp, ip, lsr #20 │ │ │ │ + ldrdeq r8, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrheq r1, [pc], #-128 @ │ │ │ │ strdeq r8, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x006b899c │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq sl, r4, ip, ror #2 │ │ │ │ - rsbseq r1, pc, ip, asr #17 │ │ │ │ - rsbeq r9, fp, ip, lsl r2 │ │ │ │ - strheq r8, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x007f1894 │ │ │ │ - rsbeq r9, fp, r4, lsl r2 │ │ │ │ - rsbeq r8, fp, r4, lsl #19 │ │ │ │ - rsbseq sl, r4, r4, lsl #2 │ │ │ │ - rsbseq r1, pc, r4, asr r8 @ │ │ │ │ - rsbeq r9, fp, r8, lsr r2 │ │ │ │ - rsbeq r8, fp, r8, lsr r9 │ │ │ │ - rsbseq r1, pc, r0, lsr #16 │ │ │ │ - rsbeq r9, fp, ip, lsl #5 │ │ │ │ - rsbeq r8, fp, r0, lsl #18 │ │ │ │ + rsbseq sl, r4, ip, lsl #2 │ │ │ │ + rsbseq r1, pc, ip, ror #16 │ │ │ │ + strheq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, fp, r0, asr r9 │ │ │ │ + rsbseq r1, pc, r4, lsr r8 @ │ │ │ │ + strheq r9, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, fp, r4, lsr #18 │ │ │ │ + rsbseq sl, r4, r4, lsr #1 │ │ │ │ + ldrsheq r1, [pc], #-116 @ │ │ │ │ + ldrdeq r9, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r8, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, pc, r0, asr #15 │ │ │ │ + rsbeq r9, fp, ip, lsr #4 │ │ │ │ + rsbeq r8, fp, r0, lsr #17 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r1, pc, r8, ror #15 │ │ │ │ - rsbeq r9, fp, r0, lsr r2 │ │ │ │ - ldrdeq r8, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, pc, r8, lsl #15 │ │ │ │ + ldrdeq r9, [fp], #-16 @ │ │ │ │ + rsbeq r8, fp, r4, ror r8 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - ldrheq r1, [pc], #-116 @ │ │ │ │ - ldrdeq r9, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x006b8898 │ │ │ │ + rsbseq r1, pc, r4, asr r7 @ │ │ │ │ + rsbeq r9, fp, r8, ror r1 │ │ │ │ + rsbeq r8, fp, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 33aca8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -237203,36 +237203,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 976cec │ │ │ │ + bl 976c8c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 917f10 │ │ │ │ + bl 917eb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97906c │ │ │ │ + bl 97900c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 33ac9c │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 33abfc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ac44 │ │ │ │ - bl 91364c │ │ │ │ + bl 9135ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33ac90 │ │ │ │ ldr r2, [pc, #248] @ 33acbc │ │ │ │ ldr r3, [pc, #232] @ 33acb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237250,20 +237250,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 33aba0 │ │ │ │ ldr r1, [pc, #176] @ 33acc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e200 │ │ │ │ + bl 99e1a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98c0f8 │ │ │ │ + bl 98c098 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33ac5c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33abac │ │ │ │ mov r1, r0 │ │ │ │ @@ -237279,31 +237279,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 33ac34 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ mvn r0, #0 │ │ │ │ b 33abbc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, pc, r8, ror #13 │ │ │ │ + rsbseq r1, pc, r8, lsl #13 │ │ │ │ addseq r0, r7, r0, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r9, r4, asr #19 │ │ │ │ - rsbeq pc, r9, r8, ror r4 @ │ │ │ │ + rsbeq pc, r9, r4, ror #18 │ │ │ │ + rsbeq pc, r9, r8, lsl r4 @ │ │ │ │ addseq r0, r7, r0, ror #4 │ │ │ │ - rsbeq sl, ip, r4, lsl #11 │ │ │ │ - rsbeq r9, fp, ip, rrx │ │ │ │ - rsbeq r8, fp, r4, ror r6 │ │ │ │ + rsbeq sl, ip, r4, lsr #10 │ │ │ │ + rsbeq r9, fp, ip │ │ │ │ + rsbeq r8, fp, r4, lsl r6 │ │ │ │ │ │ │ │ 0033accc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 33b19c │ │ │ │ @@ -237311,24 +237311,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #1176] @ 33b1a4 │ │ │ │ ldr r2, [pc, #1176] @ 33b1a8 │ │ │ │ ldr r1, [pc, #1176] @ 33b1ac │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33b1b0 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 33ad98 │ │ │ │ @@ -237408,15 +237408,15 @@ │ │ │ │ bl 255a54 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33b068 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -237430,15 +237430,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3380b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -237563,37 +237563,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b068 │ │ │ │ b 33af18 │ │ │ │ ldr r0, [pc, #216] @ 33b1c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #196] @ 33b1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #180] @ 33b1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33b1d0 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r0, [pc, #140] @ 33b1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ ldr r3, [pc, #124] @ 33b1d8 │ │ │ │ ldr r1, [pc, #124] @ 33b1dc │ │ │ │ ldr r0, [pc, #124] @ 33b1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33b1e4 │ │ │ │ @@ -237608,58 +237608,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33b1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, r7, r0, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, pc, r4, ror #9 │ │ │ │ - rsbeq pc, r9, r8, lsr #5 │ │ │ │ - strdeq pc, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r1, pc, r4, lsl #9 │ │ │ │ + rsbeq pc, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x0069f794 │ │ │ │ ldrsheq r0, [r7], r0 @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ adceq r7, r6, r4, lsr lr │ │ │ │ umlaleq r7, r6, r4, sp │ │ │ │ @ instruction: 0x0096fdb4 │ │ │ │ - rsbeq r8, fp, ip, lsl #26 │ │ │ │ - rsbeq r8, fp, r8, lsl ip │ │ │ │ - rsbeq r8, fp, r8, asr sp │ │ │ │ - rsbeq r8, fp, r4, lsr ip │ │ │ │ - rsbeq r8, fp, r4, ror #24 │ │ │ │ - @ instruction: 0x007f1094 │ │ │ │ - rsbeq r8, fp, r0, lsl #3 │ │ │ │ - rsbeq r8, fp, ip, lsl #23 │ │ │ │ + rsbeq r8, fp, ip, lsr #25 │ │ │ │ + strheq r8, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r8, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r8, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, fp, r4, lsl #24 │ │ │ │ + rsbseq r1, pc, r4, lsr r0 @ │ │ │ │ + rsbeq r8, fp, r0, lsr #2 │ │ │ │ + rsbeq r8, fp, ip, lsr #22 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r1, pc, r0, ror r0 @ │ │ │ │ - rsbeq r8, fp, ip, asr r1 │ │ │ │ - rsbeq r8, fp, r4, lsr #23 │ │ │ │ + rsbseq r1, pc, r0, lsl r0 @ │ │ │ │ + strdeq r8, [fp], #-12 @ │ │ │ │ + rsbeq r8, fp, r4, asr #22 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0033b1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 33b248 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c348 │ │ │ │ + bl 99c2e8 │ │ │ │ ldr r4, [pc, #40] @ 33b24c │ │ │ │ ldr r3, [pc, #40] @ 33b250 │ │ │ │ ldr r1, [pc, #40] @ 33b254 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99fbb0 │ │ │ │ - rsbseq sl, r4, r4, lsr r2 │ │ │ │ + b 99fb50 │ │ │ │ + ldrsbeq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x0096fbfc │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0033b258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237675,15 +237675,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 75a0cc │ │ │ │ + bl 75a06c │ │ │ │ cmn r0, #1 │ │ │ │ beq 33b338 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237704,15 +237704,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33b390 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237720,29 +237720,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b2c4 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75a01c │ │ │ │ + bl 759fbc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x0096fbb4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r8, fp, r8, ror #24 │ │ │ │ - ldrsheq r0, [pc], #-236 @ │ │ │ │ - strdeq r8, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r7, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, fp, r8, lsl #24 │ │ │ │ + @ instruction: 0x007f0e9c │ │ │ │ + @ instruction: 0x006b8b98 │ │ │ │ + rsbeq r7, fp, ip, ror pc │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033b394 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237797,15 +237797,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33b3fc │ │ │ │ - bl 914284 │ │ │ │ + bl 914224 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 33b4dc │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -237885,17 +237885,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 33b5ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - ldrsheq r0, [pc], #-221 @ │ │ │ │ - rsbseq r0, pc, r0, lsr ip @ │ │ │ │ - rsbeq r7, fp, r8, lsl sp │ │ │ │ + @ instruction: 0x007f0d9d │ │ │ │ + ldrsbeq r0, [pc], #-176 @ │ │ │ │ + strheq r7, [fp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033b5f0 : │ │ │ │ ldr r2, [pc, #80] @ 33b648 │ │ │ │ ldr r3, [pc, #80] @ 33b64c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237912,15 +237912,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33b650 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e48c │ │ │ │ + b 71e42c │ │ │ │ addseq pc, r6, ip, lsr #16 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033b654 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -237938,15 +237938,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 33b6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e48c │ │ │ │ + b 71e42c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0033b6ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238106,74 +238106,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 33b8e8 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #68] @ 33b97c │ │ │ │ ldr r2, [pc, #68] @ 33b980 │ │ │ │ ldr r1, [pc, #68] @ 33b984 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 33b988 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b8fc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33b8b0 │ │ │ │ b 33b8fc │ │ │ │ - ldrsbeq r9, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r6, r6, ip, lsl #26 │ │ │ │ - ldrheq r0, [pc], #-152 @ │ │ │ │ - @ instruction: 0x0069e694 │ │ │ │ - rsbeq r6, lr, r8, lsr #11 │ │ │ │ + rsbseq r9, r5, r8, ror pc │ │ │ │ + rsbseq r6, r6, ip, lsr #25 │ │ │ │ + rsbseq r0, pc, r8, asr r9 @ │ │ │ │ + rsbeq lr, r9, r4, lsr r6 │ │ │ │ + rsbeq r6, lr, r8, asr #10 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0033b98c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #88] @ 33ba08 │ │ │ │ ldr r2, [pc, #88] @ 33ba0c │ │ │ │ ldr r1, [pc, #88] @ 33ba10 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33b9f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757bcc │ │ │ │ - rsbseq r0, pc, r0, asr #18 │ │ │ │ - rsbeq lr, r9, ip, lsl r6 │ │ │ │ - strheq r6, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + b 757b6c │ │ │ │ + rsbseq r0, pc, r0, ror #17 │ │ │ │ + strheq lr, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, lr, ip, asr r8 │ │ │ │ │ │ │ │ 0033ba14 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 32aedc │ │ │ │ │ │ │ │ @@ -238228,40 +238228,40 @@ │ │ │ │ 0033badc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r7, [pc, #156] @ 33bb9c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bb7c │ │ │ │ ldr r4, [pc, #132] @ 33bba0 │ │ │ │ ldr r2, [pc, #132] @ 33bba4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bb7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -238270,54 +238270,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq lr, r9, r4, lsl sl │ │ │ │ - ldrsheq r0, [pc], #-124 @ │ │ │ │ - rsbeq lr, r9, r0, lsr #9 │ │ │ │ + strheq lr, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x007f079c │ │ │ │ + rsbeq lr, r9, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 33bd14 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #316] @ 33bd18 │ │ │ │ ldr r1, [pc, #316] @ 33bd1c │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33bce0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 33bcac │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 33bc5c │ │ │ │ mov r0, r8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #252] @ 33bd20 │ │ │ │ ldr r1, [pc, #252] @ 33bd24 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bc90 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238329,72 +238329,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 33badc │ │ │ │ cmp r0, #0 │ │ │ │ bne 33bc90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr ip, [pc, #104] @ 33bd34 │ │ │ │ ldr r1, [pc, #104] @ 33bd38 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 33bd00 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr ip, [pc, #76] @ 33bd3c │ │ │ │ ldr r1, [pc, #76] @ 33bd40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33bc8c │ │ │ │ - rsbseq r0, pc, ip, asr #14 │ │ │ │ - strdeq lr, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x006e6694 │ │ │ │ - rsbeq r5, fp, r0, lsl #1 │ │ │ │ - @ instruction: 0x006b5094 │ │ │ │ - rsbseq r0, pc, ip, lsr #13 │ │ │ │ - rsbeq r8, fp, r0, ror #5 │ │ │ │ - @ instruction: 0x006b8298 │ │ │ │ - rsbeq r8, fp, ip, lsr #5 │ │ │ │ - rsbeq r8, fp, ip, lsr r2 │ │ │ │ - rsbeq r8, fp, r4, lsr r2 │ │ │ │ - rsbeq r8, fp, r8, lsl r2 │ │ │ │ + rsbseq r0, pc, ip, ror #13 │ │ │ │ + @ instruction: 0x0069e394 │ │ │ │ + rsbeq r6, lr, r4, lsr r6 │ │ │ │ + rsbeq r5, fp, r0, lsr #32 │ │ │ │ + rsbeq r5, fp, r4, lsr r0 │ │ │ │ + rsbseq r0, pc, ip, asr #12 │ │ │ │ + rsbeq r8, fp, r0, lsl #5 │ │ │ │ + rsbeq r8, fp, r8, lsr r2 │ │ │ │ + rsbeq r8, fp, ip, asr #4 │ │ │ │ + ldrdeq r8, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r8, [fp], #-20 @ 0xffffffec @ │ │ │ │ + strheq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 0033bd44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33bba8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33bda4 │ │ │ │ @@ -238406,56 +238406,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 33be2c │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bd84 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 33be30 │ │ │ │ ldr r5, [pc, #100] @ 33be34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bd84 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq lr, r9, r4, ror #14 │ │ │ │ - rsbseq r0, pc, ip, asr #10 │ │ │ │ - strdeq lr, [r9], #-16 @ │ │ │ │ + rsbeq lr, r9, r4, lsl #14 │ │ │ │ + rsbseq r0, pc, ip, ror #9 │ │ │ │ + @ instruction: 0x0069e190 │ │ │ │ │ │ │ │ 0033be38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750fdc │ │ │ │ + bl 750f7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33be74 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238488,25 +238488,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0033bed8 : │ │ │ │ mov r0, r1 │ │ │ │ - b 750ac8 │ │ │ │ + b 750a68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74eed0 │ │ │ │ + bl 74ee70 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 33bf70 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -238524,15 +238524,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 33bfe8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238544,29 +238544,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x006b8098 │ │ │ │ - rsbseq r0, pc, r0, ror #8 │ │ │ │ - rsbeq r8, fp, r4, asr #32 │ │ │ │ - rsbeq r8, fp, ip, asr r0 │ │ │ │ - rsbseq r0, pc, r8, lsl r4 @ │ │ │ │ - rsbeq r8, fp, r0 │ │ │ │ + rsbeq r8, fp, r8, lsr r0 │ │ │ │ + rsbseq r0, pc, r0, lsl #8 │ │ │ │ + rsbeq r7, fp, r4, ror #31 │ │ │ │ + strdeq r7, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r0, [pc], #-56 @ │ │ │ │ + rsbeq r7, fp, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 33c348 │ │ │ │ mov r7, r3 │ │ │ │ @@ -238587,27 +238587,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, sl │ │ │ │ bne 33c0e8 │ │ │ │ ldr r2, [pc, #688] @ 33c35c │ │ │ │ ldr r3, [pc, #668] @ 33c34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238633,93 +238633,93 @@ │ │ │ │ bl 33bee0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33c0a4 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 33c184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81648c │ │ │ │ + bl 81642c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e80b4 │ │ │ │ + bl 7e8054 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33c0a4 │ │ │ │ - bl 7e9e04 │ │ │ │ + bl 7e9da4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 33c170 │ │ │ │ ldr r2, [pc, #524] @ 33c360 │ │ │ │ ldr r1, [pc, #524] @ 33c364 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812ff8 │ │ │ │ + bl 812f98 │ │ │ │ b 33c0a4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33c1c0 │ │ │ │ - bl 81275c │ │ │ │ + bl 8126fc │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c1cc │ │ │ │ mov r1, r8 │ │ │ │ - bl 813168 │ │ │ │ + bl 813108 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33c2ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 253594 │ │ │ │ b 33c0a4 │ │ │ │ bl 253594 │ │ │ │ str sl, [r7] │ │ │ │ b 33c0a4 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e80b4 │ │ │ │ + bl 7e8054 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c250 │ │ │ │ - bl 7e9e04 │ │ │ │ + bl 7e9da4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c308 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812368 │ │ │ │ + bl 812308 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 812e5c │ │ │ │ + bl 812dfc │ │ │ │ cmp r0, #0 │ │ │ │ blt 33c244 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33c254 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813168 │ │ │ │ + bl 813108 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33c2b0 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8173e8 │ │ │ │ + bl 817388 │ │ │ │ b 33c1b4 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [pc, #260] @ 33c368 │ │ │ │ ldr r2, [pc, #260] @ 33c36c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -238728,21 +238728,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 33c370 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ cmp r6, #0 │ │ │ │ bne 33c244 │ │ │ │ b 33c1b4 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 812c08 │ │ │ │ + bl 812ba8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c2d0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c310 │ │ │ │ ldr r3, [pc, #156] @ 33c374 │ │ │ │ @@ -238752,50 +238752,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, sl │ │ │ │ b 33c2a0 │ │ │ │ - bl 9af910 │ │ │ │ + bl 9af8b0 │ │ │ │ b 33c1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33c380 │ │ │ │ ldr r2, [pc, #100] @ 33c384 │ │ │ │ ldr r1, [pc, #100] @ 33c388 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33c300 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007f0390 │ │ │ │ - rsbeq r6, lr, ip, lsr #4 │ │ │ │ - rsbeq sp, r9, ip, lsl #31 │ │ │ │ + rsbseq r0, pc, r0, lsr r3 @ │ │ │ │ + rsbeq r6, lr, ip, asr #3 │ │ │ │ + rsbeq sp, r9, ip, lsr #30 │ │ │ │ addseq lr, r6, r8, ror sp │ │ │ │ - ldrdeq r7, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, fp, r8, asr #28 │ │ │ │ - rsbseq r0, pc, r0, asr r1 @ │ │ │ │ - strdeq r7, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r7, fp, r4, lsl sp │ │ │ │ - ldrsbeq r0, [pc], #-8 @ │ │ │ │ - rsbeq r7, fp, r4, lsr lr │ │ │ │ + rsbeq r7, fp, r8, ror lr │ │ │ │ + rsbeq r7, fp, r8, ror #27 │ │ │ │ + ldrsheq r0, [pc], #-0 @ │ │ │ │ + @ instruction: 0x006b7d98 │ │ │ │ strheq r7, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x007f0098 │ │ │ │ - rsbeq r7, fp, r8, ror #26 │ │ │ │ - rsbeq r7, fp, r4, ror ip │ │ │ │ + rsbseq r0, pc, r8, ror r0 @ │ │ │ │ + ldrdeq r7, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, fp, r4, asr ip │ │ │ │ + rsbseq r0, pc, r8, lsr r0 @ │ │ │ │ + rsbeq r7, fp, r8, lsl #26 │ │ │ │ + rsbeq r7, fp, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -238840,35 +238840,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33c4fc │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c508 │ │ │ │ mov r0, r7 │ │ │ │ bl 255844 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #112] @ 33c530 │ │ │ │ ldr r3, [pc, #104] @ 33c52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238884,25 +238884,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 33c534 │ │ │ │ add r7, pc, r7 │ │ │ │ b 33c48c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c48c │ │ │ │ - bl 7e83b8 │ │ │ │ + bl 7e8358 │ │ │ │ mov r7, r0 │ │ │ │ b 33c48c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r4, ror #18 │ │ │ │ - rsbseq pc, r3, r4, asr #19 │ │ │ │ + rsbseq pc, r3, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 33c624 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238911,15 +238911,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c614 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238927,15 +238927,15 @@ │ │ │ │ bl 255844 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #96] @ 33c62c │ │ │ │ ldr r3, [pc, #88] @ 33c628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238957,16 +238957,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 33c634 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c59c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r8, asr r8 │ │ │ │ - ldrheq pc, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq pc, r3, ip, lsr #17 │ │ │ │ + rsbseq pc, r3, r8, asr r8 @ │ │ │ │ + rsbseq pc, r3, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33c708 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238975,27 +238975,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c6f8 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 255844 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #84] @ 33c710 │ │ │ │ ldr r3, [pc, #76] @ 33c70c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239014,24 +239014,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 33c714 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c68c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r8, ror #14 │ │ │ │ - rsbseq pc, r3, r8, asr #15 │ │ │ │ + rsbseq pc, r3, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8afe54 │ │ │ │ + b 8afdf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33c910 │ │ │ │ ldr ip, [pc, #444] @ 33c914 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239053,27 +239053,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, r8 │ │ │ │ bne 33c828 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #308] @ 33c920 │ │ │ │ ldr r3, [pc, #292] @ 33c914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239096,69 +239096,69 @@ │ │ │ │ bl 33bee0 │ │ │ │ cmp r0, r8 │ │ │ │ beq 33c7d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 33c8d4 │ │ │ │ - bl 8bb8e0 │ │ │ │ + bl 8bb880 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33c894 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8af8d4 │ │ │ │ + bl 8af874 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c8e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253594 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 33c7e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [pc, #128] @ 33c924 │ │ │ │ ldr ip, [pc, #128] @ 33c928 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33c92c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33c930 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33c87c │ │ │ │ bl 253594 │ │ │ │ str r7, [r9] │ │ │ │ b 33c7d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r1, [pc, #68] @ 33c934 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a050 │ │ │ │ + bl 999ff0 │ │ │ │ b 33c87c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096e6d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r0, lsr #13 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq lr, r6, r8, lsr r6 │ │ │ │ - rsbseq pc, lr, ip, lsl #22 │ │ │ │ - strheq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq pc, lr, ip, lsr #21 │ │ │ │ + rsbeq r7, fp, r4, asr r7 │ │ │ │ + @ instruction: 0x006b7690 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - rsbeq r7, fp, r4, asr r8 │ │ │ │ + strdeq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 33cad0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -239168,24 +239168,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, r6 │ │ │ │ beq 33ca54 │ │ │ │ bl 2534e0 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -239210,15 +239210,15 @@ │ │ │ │ beq 33ca98 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 33caa0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98b0d0 │ │ │ │ + bl 98b070 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33cac4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 33cac4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -239246,15 +239246,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ca18 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e96c │ │ │ │ + bl 74e90c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253594 │ │ │ │ b 33ca54 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 33caa0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, asr #9 │ │ │ │ @@ -239272,15 +239272,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 33cbec │ │ │ │ @@ -239304,15 +239304,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 255034 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r2, [pc, #72] @ 33cbf0 │ │ │ │ ldr r3, [pc, #60] @ 33cbe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239324,15 +239324,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r0, lsr r6 │ │ │ │ + ldrdeq r7, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ addseq lr, r6, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -239351,29 +239351,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, r5 │ │ │ │ bne 33ccec │ │ │ │ ldr r2, [pc, #388] @ 33ce28 │ │ │ │ ldr r3, [pc, #380] @ 33ce24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239438,15 +239438,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e96c │ │ │ │ + bl 74e90c │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 253594 │ │ │ │ b 33cc9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -239462,23 +239462,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33cdd0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r0, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r0, lsl #3 │ │ │ │ - rsbeq r7, fp, r4, lsr #7 │ │ │ │ - rsbeq r7, fp, r4, lsr #3 │ │ │ │ - rsbseq pc, lr, r0, asr #11 │ │ │ │ + rsbeq r7, fp, r4, asr #6 │ │ │ │ + rsbeq r7, fp, r4, asr #2 │ │ │ │ + rsbseq pc, lr, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33cf08 │ │ │ │ mov r4, r1 │ │ │ │ @@ -239487,23 +239487,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33cebc │ │ │ │ mov r1, r7 │ │ │ │ bl 501f88 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -239542,24 +239542,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ bl 50209c │ │ │ │ bl 255844 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #72] @ 33cfd4 │ │ │ │ ldr r3, [pc, #64] @ 33cfd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239591,15 +239591,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ ldr r3, [pc, #256] @ 33d124 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -239628,15 +239628,15 @@ │ │ │ │ bl 255034 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33d0f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r2, [pc, #116] @ 33d12c │ │ │ │ ldr r3, [pc, #100] @ 33d120 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239658,20 +239658,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 33d13c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, r6, r8, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, fp, ip, asr r1 │ │ │ │ + rsbeq r7, fp, r4, ror r1 │ │ │ │ + strdeq r7, [fp], #-12 @ │ │ │ │ addseq sp, r6, ip, ror #26 │ │ │ │ - ldrheq pc, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, fp, r0, lsr #29 │ │ │ │ - rsbeq r7, fp, ip, asr #1 │ │ │ │ + rsbseq pc, lr, r8, asr r2 @ │ │ │ │ + rsbeq r6, fp, r0, asr #28 │ │ │ │ + rsbeq r7, fp, ip, rrx │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 33d27c │ │ │ │ @@ -239682,25 +239682,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c1e4 │ │ │ │ + bl 97c184 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d1c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d20c │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 33d284 │ │ │ │ @@ -239717,50 +239717,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 33d288 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33d28c │ │ │ │ ldr r1, [pc, #108] @ 33d290 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #84] @ 33d294 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 33d1c4 │ │ │ │ ldr ip, [pc, #64] @ 33d298 │ │ │ │ ldr r1, [pc, #64] @ 33d29c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33d2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33d1c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r4, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r6, r4, asr ip │ │ │ │ - rsbseq pc, lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x0069cd9c │ │ │ │ - rsbeq sp, r9, r8, ror #5 │ │ │ │ - rsbeq r6, fp, ip, asr #31 │ │ │ │ - strheq r6, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r6, fp, ip, asr #26 │ │ │ │ + rsbseq pc, lr, r8, asr #2 │ │ │ │ + rsbeq ip, r9, ip, lsr sp │ │ │ │ + rsbeq sp, r9, r8, lsl #5 │ │ │ │ + rsbeq r6, fp, ip, ror #30 │ │ │ │ + rsbeq r6, fp, ip, asr pc │ │ │ │ + rsbeq r6, fp, ip, ror #25 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 33d378 │ │ │ │ @@ -239770,30 +239770,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97b71c │ │ │ │ + bl 97b6bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d330 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bedb4 │ │ │ │ + bl 9bed54 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33d380 │ │ │ │ ldr r3, [pc, #64] @ 33d37c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239826,28 +239826,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d448 │ │ │ │ ldr r2, [pc, #528] @ 33d61c │ │ │ │ ldr r3, [pc, #520] @ 33d618 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239864,15 +239864,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b4ac │ │ │ │ + bl 98b44c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d540 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33d4b0 │ │ │ │ ldr r3, [pc, #416] @ 33d620 │ │ │ │ @@ -239881,23 +239881,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #408] @ 33d62c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 253594 │ │ │ │ b 33d404 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b4ac │ │ │ │ + bl 98b44c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d570 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 33d478 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -239931,82 +239931,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #236] @ 33d644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #232] @ 33d648 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33d4a4 │ │ │ │ ldr r1, [pc, #212] @ 33d64c │ │ │ │ ldr r3, [pc, #212] @ 33d650 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #204] @ 33d654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #200] @ 33d658 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33d4a4 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98aefc │ │ │ │ + bl 98ae9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d4a4 │ │ │ │ ldr r1, [pc, #152] @ 33d65c │ │ │ │ ldr r3, [pc, #152] @ 33d660 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #144] @ 33d664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 33d668 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33d4a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 33d66c │ │ │ │ ldr r1, [pc, #116] @ 33d670 │ │ │ │ ldr r0, [pc, #116] @ 33d674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sp, r6, ip, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r6, r8, lsl sl │ │ │ │ - rsbseq lr, lr, r8, lsr pc │ │ │ │ - rsbeq r6, fp, ip, asr #29 │ │ │ │ - rsbeq r6, fp, ip, lsl fp │ │ │ │ + ldrsbeq lr, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, fp, ip, ror #28 │ │ │ │ + strheq r6, [fp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - @ instruction: 0x007eee94 │ │ │ │ - rsbeq r6, fp, r8, lsl #27 │ │ │ │ - ldrdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, fp, r4, lsl #26 │ │ │ │ - rsbseq lr, lr, r8, ror #28 │ │ │ │ - rsbeq r6, fp, r8, asr #20 │ │ │ │ + rsbseq lr, lr, r4, lsr lr │ │ │ │ + rsbeq r6, fp, r8, lsr #26 │ │ │ │ + rsbeq r6, fp, r8, ror sp │ │ │ │ + rsbeq r6, fp, r4, lsr #25 │ │ │ │ + rsbseq lr, lr, r8, lsl #28 │ │ │ │ + rsbeq r6, fp, r8, ror #19 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbeq r6, fp, r8, lsl #26 │ │ │ │ - rsbseq lr, lr, r8, lsr lr │ │ │ │ - rsbeq r6, fp, r8, lsl sl │ │ │ │ + rsbeq r6, fp, r8, lsr #25 │ │ │ │ + ldrsbeq lr, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r6, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - rsbeq r6, fp, ip, asr sp │ │ │ │ - rsbseq lr, lr, ip, ror #27 │ │ │ │ - rsbeq r6, fp, ip, asr #19 │ │ │ │ + strdeq r6, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq lr, lr, ip, lsl #27 │ │ │ │ + rsbeq r6, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ - rsbseq lr, lr, r0, asr #27 │ │ │ │ - strheq r6, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r6, fp, r8, asr #25 │ │ │ │ + rsbseq lr, lr, r0, ror #26 │ │ │ │ + rsbeq r6, fp, r4, asr ip │ │ │ │ + rsbeq r6, fp, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33d90c │ │ │ │ mov r6, r1 │ │ │ │ @@ -240019,27 +240019,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979e54 │ │ │ │ + bl 979df4 │ │ │ │ cmp r0, r4 │ │ │ │ beq 33d760 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d870 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -240053,18 +240053,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #472] @ 33d920 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a104 │ │ │ │ + bl 97a0a4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #428] @ 33d924 │ │ │ │ ldr r3, [pc, #404] @ 33d910 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240082,15 +240082,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d754 │ │ │ │ ldr r1, [pc, #336] @ 33d928 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240123,21 +240123,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 33d754 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74e96c │ │ │ │ + bl 74e90c │ │ │ │ b 33d754 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b3c0 │ │ │ │ + bl 97b360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d754 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 33d754 │ │ │ │ @@ -240153,41 +240153,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #104] @ 33d940 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33d754 │ │ │ │ ldr r5, [pc, #84] @ 33d944 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d724 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 33d854 │ │ │ │ ldr r5, [pc, #68] @ 33d948 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d8a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r8, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r8, lsl #25 │ │ │ │ - rsbeq r6, fp, r4, lsl #25 │ │ │ │ - rsbeq r6, fp, r4, ror #16 │ │ │ │ + rsbseq lr, lr, r8, lsr #24 │ │ │ │ + rsbeq r6, fp, r4, lsr #24 │ │ │ │ + rsbeq r6, fp, r4, lsl #16 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ addseq sp, r6, ip, lsr #13 │ │ │ │ - rsbeq r6, fp, r8, lsr #23 │ │ │ │ - rsbeq r6, fp, r4, lsl #23 │ │ │ │ - rsbeq r6, fp, r8, ror #21 │ │ │ │ - ldrsheq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, sl, r4, lsl #20 │ │ │ │ - ldrdeq r6, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, fp, r8, asr #22 │ │ │ │ + rsbeq r6, fp, r4, lsr #22 │ │ │ │ + rsbeq r6, fp, r8, lsl #21 │ │ │ │ + @ instruction: 0x007eea98 │ │ │ │ + rsbeq r5, sl, r4, lsr #19 │ │ │ │ + rsbeq r6, fp, r4, ror r6 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ - rsbseq sp, r4, ip, lsr #20 │ │ │ │ - rsbseq sp, r4, r8, lsl sl │ │ │ │ + rsbseq sp, r4, ip, asr #19 │ │ │ │ + ldrheq sp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 33db44 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240197,24 +240197,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, r7 │ │ │ │ bne 33da04 │ │ │ │ ldr r2, [pc, #388] @ 33db4c │ │ │ │ ldr r3, [pc, #380] @ 33db48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240245,15 +240245,15 @@ │ │ │ │ beq 33da60 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e96c │ │ │ │ + bl 74e90c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 253594 │ │ │ │ b 33d9c0 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -240326,25 +240326,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c1e4 │ │ │ │ + bl 97c184 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dbf0 │ │ │ │ ldr r2, [pc, #176] @ 33dc80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 33dc74 │ │ │ │ @@ -240385,15 +240385,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 33dbf0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ @ instruction: 0x0096d2b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq lr, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, lr, r8, asr r7 │ │ │ │ addseq sp, r6, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 33dd94 │ │ │ │ @@ -240404,15 +240404,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 33dd9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -240424,15 +240424,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c1e4 │ │ │ │ + bl 97c184 │ │ │ │ ldr r2, [pc, #120] @ 33dda0 │ │ │ │ ldr r3, [pc, #108] @ 33dd98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240456,15 +240456,15 @@ │ │ │ │ b 33dd00 │ │ │ │ mov ip, #4 │ │ │ │ b 33dd00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq sp, r6, ip, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq lr, [lr], #-98 @ 0xffffff9e @ │ │ │ │ + rsbseq lr, lr, r2, asr r6 │ │ │ │ ldrsheq sp, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33ded8 │ │ │ │ @@ -240475,25 +240475,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c1e4 │ │ │ │ + bl 97c184 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33de44 │ │ │ │ ldr r2, [pc, #188] @ 33dee0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 33ded4 │ │ │ │ @@ -240537,15 +240537,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 33de44 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq sp, r6, r0, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r0, ror r5 │ │ │ │ + rsbseq lr, lr, r0, lsl r5 │ │ │ │ @ instruction: 0x0096cfd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 33dffc │ │ │ │ @@ -240556,15 +240556,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33e004 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -240576,15 +240576,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c1e4 │ │ │ │ + bl 97c184 │ │ │ │ ldr r2, [pc, #128] @ 33e008 │ │ │ │ ldr r3, [pc, #116] @ 33e000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240610,15 +240610,15 @@ │ │ │ │ b 33df60 │ │ │ │ mov ip, #1 │ │ │ │ b 33df60 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq ip, r6, ip, lsl pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, pc, asr r4 │ │ │ │ + ldrsheq lr, [lr], #-63 @ 0xffffffc1 @ │ │ │ │ umullseq ip, r6, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33e128 │ │ │ │ @@ -240629,35 +240629,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e0b4 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33e130 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e0f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a13b0 │ │ │ │ + bl 9a1350 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33e104 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #120] @ 33e134 │ │ │ │ ldr r3, [pc, #108] @ 33e12c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240672,28 +240672,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a10c4 │ │ │ │ + bl 9a1064 │ │ │ │ b 33e0ac │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e96c │ │ │ │ + bl 74e90c │ │ │ │ b 33e0ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096cdf4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, fp, r4, ror #6 │ │ │ │ + rsbeq r6, fp, r4, lsl #6 │ │ │ │ addseq ip, r6, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33e200 │ │ │ │ @@ -240703,30 +240703,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2550c4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a1224 │ │ │ │ + bl 9a11c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r2, [pc, #72] @ 33e208 │ │ │ │ ldr r3, [pc, #64] @ 33e204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240742,25 +240742,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r6, r4, ror #24 │ │ │ │ ldr r1, [pc, #4] @ 33e218 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75a310 │ │ │ │ - ldrdeq r6, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + b 75a2b0 │ │ │ │ + rsbeq r6, fp, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 95508c │ │ │ │ + bl 95502c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -240778,27 +240778,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 95750c │ │ │ │ + bl 9574ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e2e0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 95508c │ │ │ │ + bl 95502c │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33e330 │ │ │ │ ldr r3, [pc, #64] @ 33e32c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240822,29 +240822,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 95750c │ │ │ │ + b 9574ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33e3e4 │ │ │ │ ldr r2, [pc, #92] @ 33e400 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -240865,16 +240865,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33e404 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 254db8 │ │ │ │ - rsbeq r6, fp, r8, asr r0 │ │ │ │ - rsbeq r6, fp, r8 │ │ │ │ + strdeq r5, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, fp, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33e4a4 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33e4a8 │ │ │ │ @@ -240883,40 +240883,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e484 │ │ │ │ - bl 7d8090 │ │ │ │ + bl 7d8030 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 817cdc │ │ │ │ + b 817c7c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007edf94 │ │ │ │ - rsbeq r3, lr, r4, asr #28 │ │ │ │ - rsbeq fp, r9, r4, lsr #23 │ │ │ │ + rsbseq sp, lr, r4, lsr pc │ │ │ │ + rsbeq r3, lr, r4, ror #27 │ │ │ │ + rsbeq fp, r9, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 33e61c │ │ │ │ mov r5, r1 │ │ │ │ @@ -240925,15 +240925,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74e958 │ │ │ │ + bl 74e8f8 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -240972,15 +240972,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 255034 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba8c │ │ │ │ + bl 97ba2c │ │ │ │ ldr r2, [pc, #124] @ 33e634 │ │ │ │ ldr r3, [pc, #100] @ 33e620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241002,22 +241002,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, r6, r0, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, lr, r0, ror lr │ │ │ │ - rsbeq r5, fp, r4, ror #26 │ │ │ │ - strheq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, fp, r8, lsr #29 │ │ │ │ + rsbseq sp, lr, r0, lsl lr │ │ │ │ + rsbeq r5, fp, r4, lsl #26 │ │ │ │ + rsbeq r5, fp, r4, asr sp │ │ │ │ + rsbeq r5, fp, r8, asr #28 │ │ │ │ addseq ip, r6, ip, ror #16 │ │ │ │ - ldrheq sp, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, fp, ip, lsr #25 │ │ │ │ - rsbeq r5, fp, r0, asr #25 │ │ │ │ + rsbseq sp, lr, r8, asr sp │ │ │ │ + rsbeq r5, fp, ip, asr #24 │ │ │ │ + rsbeq r5, fp, r0, ror #24 │ │ │ │ │ │ │ │ 0033e644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -241066,15 +241066,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -241084,22 +241084,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 33e720 │ │ │ │ - rsbseq sp, lr, r4, asr #25 │ │ │ │ - rsbeq r5, fp, r4, ror #26 │ │ │ │ - rsbeq r5, fp, ip, lsr #17 │ │ │ │ - rsbseq sp, lr, r0, ror ip │ │ │ │ - rsbeq r5, fp, r8, ror #25 │ │ │ │ - rsbeq r5, fp, ip, asr r8 │ │ │ │ + rsbseq sp, lr, r4, ror #24 │ │ │ │ + rsbeq r5, fp, r4, lsl #26 │ │ │ │ + rsbeq r5, fp, ip, asr #16 │ │ │ │ + rsbseq sp, lr, r0, lsl ip │ │ │ │ + rsbeq r5, fp, r8, lsl #25 │ │ │ │ + strdeq r5, [fp], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 0033e784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241143,15 +241143,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33e8a4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 759c6c │ │ │ │ + bl 759c0c │ │ │ │ ldr r2, [pc, #84] @ 33e8a8 │ │ │ │ ldr r3, [pc, #64] @ 33e898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241164,15 +241164,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r0, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, fp, r4, ror #18 │ │ │ │ + rsbeq r5, fp, r4, lsl #18 │ │ │ │ @ instruction: 0x0096c5f4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0x0096c5d0 │ │ │ │ │ │ │ │ 0033e8ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241181,80 +241181,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33e904 │ │ │ │ mov r0, r4 │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e910 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 759c6c │ │ │ │ + b 759c0c │ │ │ │ ldr r2, [pc, #40] @ 33e934 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e8ec │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e8ec │ │ │ │ - bl 7e83b8 │ │ │ │ + bl 7e8358 │ │ │ │ mov r2, r0 │ │ │ │ b 33e8ec │ │ │ │ - ldrheq sp, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sp, r3, ip, asr r5 │ │ │ │ │ │ │ │ 0033e938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 33e9cc │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 33e99c │ │ │ │ mov r0, r4 │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e9a8 │ │ │ │ ldr r3, [pc, #76] @ 33e9d0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 759c6c │ │ │ │ + b 759c0c │ │ │ │ ldr r2, [pc, #48] @ 33e9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e97c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e97c │ │ │ │ - bl 7e83b8 │ │ │ │ + bl 7e8358 │ │ │ │ mov r2, r0 │ │ │ │ b 33e97c │ │ │ │ @ instruction: 0x0096c4d0 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r4, lsr #10 │ │ │ │ + rsbseq sp, r3, r4, asr #9 │ │ │ │ │ │ │ │ 0033e9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33ea50 │ │ │ │ @@ -241266,33 +241266,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ea2c │ │ │ │ ldr r3, [pc, #68] @ 33ea54 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 759c6c │ │ │ │ + b 759c0c │ │ │ │ ldr r2, [pc, #48] @ 33ea58 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ea08 │ │ │ │ ldr r3, [pc, #40] @ 33ea5c │ │ │ │ ldr r1, [pc, #40] @ 33ea60 │ │ │ │ ldr r0, [pc, #40] @ 33ea64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 33ea68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, r6, r0, lsr r4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r0, lsr #9 │ │ │ │ - rsbseq sp, lr, r4, lsl #19 │ │ │ │ - rsbeq r5, fp, ip, ror #10 │ │ │ │ - rsbeq r5, fp, r4, asr sl │ │ │ │ + rsbseq sp, r3, r0, asr #8 │ │ │ │ + rsbseq sp, lr, r4, lsr #18 │ │ │ │ + rsbeq r5, fp, ip, lsl #10 │ │ │ │ + strdeq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ │ │ │ │ 0033ea6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241305,22 +241305,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33eac0 │ │ │ │ ldr r3, [pc, #36] @ 33eac8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 759c6c │ │ │ │ + b 759c0c │ │ │ │ ldr r2, [pc, #16] @ 33eacc │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ea9c │ │ │ │ bl 256098 │ │ │ │ umullseq ip, r6, ip, r3 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, ip, lsl #8 │ │ │ │ + rsbseq sp, r3, ip, lsr #7 │ │ │ │ │ │ │ │ 0033ead0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241340,15 +241340,15 @@ │ │ │ │ beq 33ebc0 │ │ │ │ ldr r3, [pc, #168] @ 33ebcc │ │ │ │ ldr r1, [pc, #168] @ 33ebd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 759c6c │ │ │ │ + bl 759c0c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 33eb6c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -241358,94 +241358,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 33ebd4 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758fbc │ │ │ │ + bl 758f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eb44 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74eb60 │ │ │ │ + bl 74eb00 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 256098 │ │ │ │ - ldrsheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00720e94 │ │ │ │ addseq ip, r6, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, fp, r8, lsl #19 │ │ │ │ - rsbeq r2, sp, r4, lsr #8 │ │ │ │ + rsbeq r5, fp, r8, lsr #18 │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 33ebe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r0, r9, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33ec5c │ │ │ │ ldr r2, [pc, #88] @ 33ec60 │ │ │ │ ldr r1, [pc, #88] @ 33ec64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #60] @ 33ec68 │ │ │ │ ldr r3, [pc, #60] @ 33ec6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r0, ror #17 │ │ │ │ - rsbeq fp, r9, r4, ror #7 │ │ │ │ - strdeq fp, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, lr, r0, lsl #17 │ │ │ │ + rsbeq fp, r9, r4, lsl #7 │ │ │ │ + @ instruction: 0x0069b39c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 33ed24 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ ldr ip, [pc, #136] @ 33ed28 │ │ │ │ ldr r2, [pc, #136] @ 33ed2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ecd4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 33ecf4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241464,17 +241464,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r5, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq sp, lr, ip, asr #16 │ │ │ │ - rsbeq r5, fp, r8, lsr #27 │ │ │ │ + rsbeq r5, fp, r8, asr sp │ │ │ │ + rsbseq sp, lr, ip, ror #15 │ │ │ │ + rsbeq r5, fp, r8, asr #26 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33ed90 │ │ │ │ ldr r2, [pc, #68] @ 33ed94 │ │ │ │ @@ -241482,26 +241482,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007ed79c │ │ │ │ - strdeq r5, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, fp, r0, ror #25 │ │ │ │ + rsbseq sp, lr, ip, lsr r7 │ │ │ │ + @ instruction: 0x006b5c94 │ │ │ │ + rsbeq r5, fp, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 33ee24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33ee28 │ │ │ │ @@ -241509,15 +241509,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #1 │ │ │ │ beq 33edf8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -241528,133 +241528,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, r0, lsr r7 │ │ │ │ - rsbeq r5, fp, r8, lsl #25 │ │ │ │ - rsbeq r5, fp, r4, ror ip │ │ │ │ + ldrsbeq sp, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, fp, r8, lsr #24 │ │ │ │ + rsbeq r5, fp, r4, lsl ip │ │ │ │ │ │ │ │ 0033ee30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 33eef4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r8, [pc, #148] @ 33eef8 │ │ │ │ ldr r2, [pc, #148] @ 33eefc │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 33ef00 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33eeb4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751cd8 │ │ │ │ + b 751c78 │ │ │ │ ldr r6, [pc, #72] @ 33ef04 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r2, [pc, #56] @ 33ef08 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751cd8 │ │ │ │ - strdeq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, lr, r8, lsl #13 │ │ │ │ - ldrdeq r5, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + b 751c78 │ │ │ │ + @ instruction: 0x006b5b98 │ │ │ │ + rsbseq sp, lr, r8, lsr #12 │ │ │ │ + rsbeq r5, fp, ip, ror fp │ │ │ │ adceq r3, r6, ip, asr sp │ │ │ │ - rsbeq r5, fp, r4, lsr #23 │ │ │ │ - rsbeq r5, fp, r8, lsr #23 │ │ │ │ + rsbeq r5, fp, r4, asr #22 │ │ │ │ + rsbeq r5, fp, r8, asr #22 │ │ │ │ │ │ │ │ 0033ef0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33efd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r8, [pc, #156] @ 33efdc │ │ │ │ ldr r2, [pc, #156] @ 33efe0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33efe4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33ef98 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751cd8 │ │ │ │ + b 751c78 │ │ │ │ ldr r6, [pc, #72] @ 33efe8 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r2, [pc, #56] @ 33efec │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751cd8 │ │ │ │ - rsbeq r5, fp, ip, lsl fp │ │ │ │ - rsbseq sp, lr, ip, lsr #11 │ │ │ │ - rsbeq r5, fp, r8, lsl #22 │ │ │ │ + b 751c78 │ │ │ │ + strheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, lr, ip, asr #10 │ │ │ │ + rsbeq r5, fp, r8, lsr #21 │ │ │ │ adceq r3, r6, r0, lsl #25 │ │ │ │ - rsbeq r5, fp, r0, asr #21 │ │ │ │ - rsbeq r5, fp, r4, asr #21 │ │ │ │ + rsbeq r5, fp, r0, ror #20 │ │ │ │ + rsbeq r5, fp, r4, ror #20 │ │ │ │ │ │ │ │ 0033eff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 33f1ac │ │ │ │ @@ -241670,24 +241670,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 33f168 │ │ │ │ ldr r7, [pc, #372] @ 33f1b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 33f1bc │ │ │ │ ldr r1, [pc, #360] @ 33f1c0 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #336] @ 33f1c4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -241699,28 +241699,28 @@ │ │ │ │ beq 33f0f0 │ │ │ │ ldr r5, [pc, #288] @ 33f1c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f134 │ │ │ │ mov r1, r4 │ │ │ │ - bl 751d40 │ │ │ │ + bl 751ce0 │ │ │ │ ldr r2, [pc, #264] @ 33f1cc │ │ │ │ ldr r3, [pc, #236] @ 33f1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33f1a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7583a4 │ │ │ │ + b 758344 │ │ │ │ ldr r2, [pc, #216] @ 33f1d0 │ │ │ │ ldr r3, [pc, #184] @ 33f1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241734,55 +241734,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33f1d4 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r2, [pc, #136] @ 33f1d8 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r0, [r5] │ │ │ │ b 33f0b4 │ │ │ │ ldr r4, [pc, #108] @ 33f1dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr r3, [pc, #96] @ 33f1e0 │ │ │ │ ldr r2, [pc, #96] @ 33f1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 33f03c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r6], r0 @ │ │ │ │ addseq fp, r6, r4, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, lr, r4, lsr #9 │ │ │ │ - @ instruction: 0x0069af9c │ │ │ │ - strheq sl, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq sp, lr, r4, asr #8 │ │ │ │ + rsbeq sl, r9, ip, lsr pc │ │ │ │ + rsbeq sl, r9, r4, asr pc │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r3, r6, r8, lsr fp │ │ │ │ addseq fp, r6, r0, ror #26 │ │ │ │ addseq fp, r6, ip, lsr #26 │ │ │ │ - rsbeq r5, fp, r4, lsr #18 │ │ │ │ - rsbeq r5, fp, r8, lsr #18 │ │ │ │ - strdeq r5, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sp, lr, ip, ror #6 │ │ │ │ - rsbeq r5, fp, r8, ror #17 │ │ │ │ + rsbeq r5, fp, r4, asr #17 │ │ │ │ + rsbeq r5, fp, r8, asr #17 │ │ │ │ + @ instruction: 0x006b5894 │ │ │ │ + rsbseq sp, lr, ip, lsl #6 │ │ │ │ + rsbeq r5, fp, r8, lsl #17 │ │ │ │ │ │ │ │ 0033f1e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f26c │ │ │ │ @@ -241791,37 +241791,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f224 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751cd8 │ │ │ │ + b 751c78 │ │ │ │ ldr r6, [pc, #68] @ 33f270 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr ip, [pc, #56] @ 33f274 │ │ │ │ ldr r2, [pc, #56] @ 33f278 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751cd8 │ │ │ │ + b 751c78 │ │ │ │ ldrdeq r3, [r6], ip @ │ │ │ │ - rsbeq r5, fp, r8, lsr r8 │ │ │ │ - ldrheq sp, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, fp, r0, lsr r8 │ │ │ │ + ldrdeq r5, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sp, lr, r0, asr r2 │ │ │ │ + ldrdeq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 0033f27c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f300 │ │ │ │ @@ -241830,37 +241830,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f2b8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751d40 │ │ │ │ + b 751ce0 │ │ │ │ ldr r6, [pc, #68] @ 33f304 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr ip, [pc, #56] @ 33f308 │ │ │ │ ldr r2, [pc, #56] @ 33f30c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751d40 │ │ │ │ + b 751ce0 │ │ │ │ adceq r3, r6, r8, asr #18 │ │ │ │ - rsbeq r5, fp, r4, lsr #15 │ │ │ │ - rsbseq sp, lr, ip, lsl r2 │ │ │ │ - @ instruction: 0x006b579c │ │ │ │ + rsbeq r5, fp, r4, asr #14 │ │ │ │ + ldrheq sp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, fp, ip, lsr r7 │ │ │ │ │ │ │ │ 0033f310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f394 │ │ │ │ @@ -241869,52 +241869,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f34c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752f30 │ │ │ │ + b 752ed0 │ │ │ │ ldr r6, [pc, #68] @ 33f398 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758c0c │ │ │ │ + bl 758bac │ │ │ │ ldr ip, [pc, #56] @ 33f39c │ │ │ │ ldr r2, [pc, #56] @ 33f3a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752f30 │ │ │ │ + b 752ed0 │ │ │ │ @ instruction: 0x00a638b4 │ │ │ │ - rsbeq r5, fp, r0, lsl r7 │ │ │ │ - rsbseq sp, lr, r8, lsl #3 │ │ │ │ - rsbeq r5, fp, r8, lsl #14 │ │ │ │ + strheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sp, lr, r8, lsr #2 │ │ │ │ + rsbeq r5, fp, r8, lsr #13 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33f420 │ │ │ │ ldr r2, [pc, #96] @ 33f424 │ │ │ │ ldr r1, [pc, #96] @ 33f428 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #68] @ 33f42c │ │ │ │ ldr r3, [pc, #68] @ 33f430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -241923,58 +241923,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r8, ror r1 │ │ │ │ - rsbeq sl, r9, ip, lsl #24 │ │ │ │ - rsbeq r2, lr, ip, lsr #29 │ │ │ │ + rsbseq sp, lr, r8, lsl r1 │ │ │ │ + rsbeq sl, r9, ip, lsr #23 │ │ │ │ + rsbeq r2, lr, ip, asr #28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, fp, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f4a8 │ │ │ │ ldr r2, [pc, #92] @ 33f4ac │ │ │ │ ldr r1, [pc, #92] @ 33f4b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33f4b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #64] @ 33f4b8 │ │ │ │ ldr r3, [pc, #64] @ 33f4bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq sp, [lr], #-0 @ │ │ │ │ - rsbeq sl, r9, r8, ror fp │ │ │ │ - rsbeq r2, lr, ip, lsl #21 │ │ │ │ + @ instruction: 0x007ed090 │ │ │ │ + rsbeq sl, r9, r8, lsl fp │ │ │ │ + rsbeq r2, lr, ip, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33f4d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ addeq pc, r8, r4, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33f610 │ │ │ │ ldr r6, [pc, #292] @ 33f614 │ │ │ │ @@ -241985,23 +241985,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f558 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33f584 │ │ │ │ @@ -242047,29 +242047,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33f624 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253300 │ │ │ │ - rsbseq sp, lr, r0, asr r0 │ │ │ │ - strheq sp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, sl, ip, asr #25 │ │ │ │ - rsbeq r1, fp, r0, lsl r2 │ │ │ │ - ldrdeq r5, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r5, fp, r4, lsr #9 │ │ │ │ + ldrsheq ip, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, sl, r8, asr ip │ │ │ │ + rsbeq sp, sl, ip, ror #24 │ │ │ │ + strheq r1, [fp], #-16 @ │ │ │ │ + rsbeq r5, fp, r4, ror r4 │ │ │ │ + rsbeq r5, fp, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 33f690 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f678 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -242078,44 +242078,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33f694 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758014 │ │ │ │ - rsbeq sp, sl, r8, lsl #23 │ │ │ │ + b 757fb4 │ │ │ │ + rsbeq sp, sl, r8, lsr #22 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33f6f8 │ │ │ │ ldr r2, [pc, #72] @ 33f6fc │ │ │ │ ldr r1, [pc, #72] @ 33f700 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, lr, r8, lsl #29 │ │ │ │ - rsbeq sl, r9, ip, lsl r9 │ │ │ │ - strheq r2, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq ip, lr, r8, lsr #28 │ │ │ │ + strheq sl, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, lr, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33f7d4 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -242125,54 +242125,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 33f7dc │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33f7b4 │ │ │ │ ldr r3, [pc, #128] @ 33f7e0 │ │ │ │ ldr r9, [pc, #128] @ 33f7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 33f778 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, lr, r4, lsr #28 │ │ │ │ - rsbeq sp, sl, ip, lsl #21 │ │ │ │ - rsbeq sp, sl, r8, ror sl │ │ │ │ - rsbseq ip, r3, r4, ror #14 │ │ │ │ - rsbeq r5, fp, ip, asr #6 │ │ │ │ + rsbseq ip, lr, r4, asr #27 │ │ │ │ + rsbeq sp, sl, ip, lsr #20 │ │ │ │ + rsbeq sp, sl, r8, lsl sl │ │ │ │ + rsbseq ip, r3, r4, lsl #14 │ │ │ │ + rsbeq r5, fp, ip, ror #5 │ │ │ │ │ │ │ │ 0033f7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33f8f0 │ │ │ │ @@ -242183,30 +242183,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 751158 │ │ │ │ + bl 7510f8 │ │ │ │ ldr r1, [pc, #200] @ 33f8fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f8bc │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33f900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 751158 │ │ │ │ + bl 7510f8 │ │ │ │ ldr r1, [pc, #164] @ 33f904 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f8d4 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 33f908 │ │ │ │ ldr r3, [pc, #112] @ 33f8f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242224,29 +242224,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 33f90c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ b 33f84c │ │ │ │ ldr r1, [pc, #52] @ 33f910 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758014 │ │ │ │ + bl 757fb4 │ │ │ │ b 33f878 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r6, r0, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, sl, r4, lsr #11 │ │ │ │ - @ instruction: 0x006ad99c │ │ │ │ - rsbeq r5, fp, r8, lsl #5 │ │ │ │ - rsbeq sp, sl, r0, ror r9 │ │ │ │ + rsbeq lr, sl, r4, asr #10 │ │ │ │ + rsbeq sp, sl, ip, lsr r9 │ │ │ │ + rsbeq r5, fp, r8, lsr #4 │ │ │ │ + rsbeq sp, sl, r0, lsl r9 │ │ │ │ addseq fp, r6, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033f914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -242258,27 +242258,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 33f97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253300 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758fbc │ │ │ │ + bl 758f5c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r5, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r1, fp, ip, asr #6 │ │ │ │ + rsbeq r5, fp, r4, asr r1 │ │ │ │ + rsbeq r1, fp, ip, ror #5 │ │ │ │ │ │ │ │ 0033f980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f9f4 │ │ │ │ @@ -242288,32 +242288,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #56] @ 33fa00 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b470 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, r0, lsr #23 │ │ │ │ - rsbeq sl, r9, r4, lsr #12 │ │ │ │ - rsbeq r2, lr, r4, asr #17 │ │ │ │ - rsbeq r5, fp, r0, lsr #2 │ │ │ │ + rsbseq ip, lr, r0, asr #22 │ │ │ │ + rsbeq sl, r9, r4, asr #11 │ │ │ │ + rsbeq r2, lr, r4, ror #16 │ │ │ │ + rsbeq r5, fp, r0, asr #1 │ │ │ │ │ │ │ │ 0033fa04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 33fa5c │ │ │ │ @@ -242323,56 +242323,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #28] @ 33fa68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b470 │ │ │ │ - rsbseq ip, lr, ip, lsl fp │ │ │ │ - rsbeq sl, r9, r8, lsr #11 │ │ │ │ - rsbeq r2, lr, r8, asr #16 │ │ │ │ - @ instruction: 0x006b509c │ │ │ │ + ldrheq ip, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r9, r8, asr #10 │ │ │ │ + rsbeq r2, lr, r8, ror #15 │ │ │ │ + rsbeq r5, fp, ip, lsr r0 │ │ │ │ │ │ │ │ 0033fa6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 33fb34 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #152] @ 33fb38 │ │ │ │ ldr r1, [pc, #152] @ 33fb3c │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 33fb40 │ │ │ │ ldr r1, [pc, #128] @ 33fb44 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #96] @ 33fb48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b3b0 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242386,20 +242386,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq ip, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sp, sl, r0, lsl r7 │ │ │ │ - rsbeq sp, sl, r4, lsr #14 │ │ │ │ - rsbeq sl, r9, r4, lsl r5 │ │ │ │ - strheq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r4, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, lr, r0, asr sl │ │ │ │ + strheq sp, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, sl, r4, asr #13 │ │ │ │ + strheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, lr, r4, asr r7 │ │ │ │ + @ instruction: 0x006b4f9c │ │ │ │ │ │ │ │ 0033fb4c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242428,44 +242428,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fc00 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ b 33fbc0 │ │ │ │ ldr r3, [pc, #28] @ 33fc38 │ │ │ │ ldr r1, [pc, #28] @ 33fc3c │ │ │ │ ldr r0, [pc, #28] @ 33fc40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r0, lsr #18 │ │ │ │ - ldrdeq r4, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, fp, r0, ror #29 │ │ │ │ + rsbseq ip, lr, r0, asr #17 │ │ │ │ + rsbeq r4, fp, r0, ror lr │ │ │ │ + rsbeq r4, fp, r0, lsl #29 │ │ │ │ │ │ │ │ 0033fc44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -242486,46 +242486,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fce8 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ b 33fca0 │ │ │ │ ldr r3, [pc, #28] @ 33fd20 │ │ │ │ ldr r1, [pc, #28] @ 33fd24 │ │ │ │ ldr r0, [pc, #28] @ 33fd28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r8, lsr r8 │ │ │ │ - rsbeq r4, fp, r8, ror #27 │ │ │ │ - strdeq r4, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq ip, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, fp, r8, lsl #27 │ │ │ │ + @ instruction: 0x006b4d98 │ │ │ │ │ │ │ │ 0033fd2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33fd88 │ │ │ │ @@ -242535,26 +242535,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #32] @ 33fd94 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b19c │ │ │ │ - ldrsheq ip, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r9, r0, lsl #5 │ │ │ │ - rsbeq r2, lr, r0, lsr #10 │ │ │ │ - rsbeq r4, fp, r4, ror sp │ │ │ │ + @ instruction: 0x007ec794 │ │ │ │ + rsbeq sl, r9, r0, lsr #4 │ │ │ │ + rsbeq r2, lr, r0, asr #9 │ │ │ │ + rsbeq r4, fp, r4, lsl sp │ │ │ │ │ │ │ │ 0033fd98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 33fe1c │ │ │ │ @@ -242567,33 +242567,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #32] @ 33fe28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32b5a8 │ │ │ │ - rsbseq ip, lr, ip, lsl #15 │ │ │ │ - rsbeq sl, r9, ip, lsl r2 │ │ │ │ - strheq r2, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r4, fp, r4, ror #25 │ │ │ │ + rsbseq ip, lr, ip, lsr #14 │ │ │ │ + strheq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, lr, ip, asr r4 │ │ │ │ + rsbeq r4, fp, r4, lsl #25 │ │ │ │ │ │ │ │ 0033fe2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242618,17 +242618,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33feac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrheq ip, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, fp, r4, ror #24 │ │ │ │ - @ instruction: 0x006b4c90 │ │ │ │ + rsbseq ip, lr, r4, asr r6 │ │ │ │ + rsbeq r4, fp, r4, lsl #24 │ │ │ │ + rsbeq r4, fp, r0, lsr ip │ │ │ │ │ │ │ │ 0033feb0 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 33fed4 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -242645,17 +242645,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ff10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r0, asr r6 │ │ │ │ - rsbeq r4, fp, r0, lsl #24 │ │ │ │ - rsbeq r4, fp, ip, asr #24 │ │ │ │ + ldrsheq ip, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, fp, r0, lsr #23 │ │ │ │ + rsbeq r4, fp, ip, ror #23 │ │ │ │ │ │ │ │ 0033ff14 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -242681,17 +242681,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ff98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r8, asr #11 │ │ │ │ - rsbeq r4, fp, r8, ror fp │ │ │ │ - rsbeq r4, fp, r0, ror #23 │ │ │ │ + rsbseq ip, lr, r8, ror #10 │ │ │ │ + rsbeq r4, fp, r8, lsl fp │ │ │ │ + rsbeq r4, fp, r0, lsl #23 │ │ │ │ │ │ │ │ 0033ff9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242703,15 +242703,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r4, [pc, #480] @ 3401cc │ │ │ │ ldr r2, [pc, #480] @ 3401d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 3401d4 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242719,33 +242719,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 3401d8 │ │ │ │ ldr r9, [pc, #452] @ 3401dc │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #436] @ 3401e0 │ │ │ │ ldr r1, [pc, #436] @ 3401e4 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 340154 │ │ │ │ ldr r3, [pc, #396] @ 3401e8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 3400f8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -242785,38 +242785,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 340078 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 340144 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ b 340078 │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ b 340120 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253288 │ │ │ │ ldr r2, [pc, #136] @ 3401f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 3401f4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [pc, #104] @ 3401f8 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340054 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3401fc │ │ │ │ @@ -242826,29 +242826,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq sl, r6, ip, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, lr, r4, asr r5 │ │ │ │ - strheq sp, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq sp, [sl], #-16 @ │ │ │ │ + ldrsheq ip, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, sl, ip, asr r1 │ │ │ │ + rsbeq sp, sl, r0, ror r1 │ │ │ │ adceq r2, r6, ip, asr #23 │ │ │ │ addseq sl, r6, ip, lsl #28 │ │ │ │ - rsbeq r9, r9, r4, lsr #31 │ │ │ │ - rsbeq r2, lr, ip, asr #4 │ │ │ │ + rsbeq r9, r9, r4, asr #30 │ │ │ │ + rsbeq r2, lr, ip, ror #3 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq sl, r6, ip, ror #26 │ │ │ │ - rsbeq r4, fp, r4, lsl sl │ │ │ │ - rsbeq r4, fp, ip, lsl r9 │ │ │ │ + strheq r4, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + strheq r4, [fp], #-140 @ 0xffffff74 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x007ec394 │ │ │ │ - rsbeq r4, fp, r4, asr #18 │ │ │ │ - rsbeq r4, fp, r4, asr r9 │ │ │ │ + rsbseq ip, lr, r4, lsr r3 │ │ │ │ + rsbeq r4, fp, r4, ror #17 │ │ │ │ + strdeq r4, [fp], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 00340208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 3402c4 │ │ │ │ @@ -242858,53 +242858,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3402cc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #128] @ 3402d0 │ │ │ │ ldr r7, [pc, #128] @ 3402d4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 34027c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750964 │ │ │ │ + b 750904 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253288 │ │ │ │ ldr r2, [pc, #72] @ 3402d8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3402dc │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [pc, #40] @ 3402e0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340268 │ │ │ │ - rsbseq ip, lr, r0, lsr #6 │ │ │ │ - rsbeq r9, r9, r0, lsr #27 │ │ │ │ - rsbeq r2, lr, r8, asr #32 │ │ │ │ + rsbseq ip, lr, r0, asr #5 │ │ │ │ + rsbeq r9, r9, r0, asr #26 │ │ │ │ + rsbeq r1, lr, r8, ror #31 │ │ │ │ umlaleq r2, r6, r0, r9 │ │ │ │ addseq sl, r6, ip, asr #23 │ │ │ │ - rsbeq r4, fp, ip, ror #17 │ │ │ │ - strdeq r4, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r4, fp, ip, lsl #17 │ │ │ │ + @ instruction: 0x006b4794 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 003402e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242915,53 +242915,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3403a8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #128] @ 3403ac │ │ │ │ ldr r7, [pc, #128] @ 3403b0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 340358 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750a8c │ │ │ │ + b 750a2c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253288 │ │ │ │ ldr r2, [pc, #72] @ 3403b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3403b8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [pc, #40] @ 3403bc │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340344 │ │ │ │ - rsbseq ip, lr, r4, asr #4 │ │ │ │ - rsbeq r9, r9, r4, asr #25 │ │ │ │ - rsbeq r1, lr, ip, ror #30 │ │ │ │ + rsbseq ip, lr, r4, ror #3 │ │ │ │ + rsbeq r9, r9, r4, ror #24 │ │ │ │ + rsbeq r1, lr, ip, lsl #30 │ │ │ │ @ instruction: 0x00a628b4 │ │ │ │ @ instruction: 0x0096aaf0 │ │ │ │ - rsbeq r4, fp, r0, lsl r8 │ │ │ │ - rsbeq r4, fp, r8, lsl r7 │ │ │ │ + strheq r4, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + strheq r4, [fp], #-104 @ 0xffffff98 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 003403c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242986,31 +242986,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 340474 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 340478 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r6, r8, lsl #16 │ │ │ │ addseq sl, r6, r4, asr #20 │ │ │ │ - rsbeq r4, fp, r0, ror #14 │ │ │ │ - rsbeq r4, fp, r8, ror r6 │ │ │ │ + rsbeq r4, fp, r0, lsl #14 │ │ │ │ + rsbeq r4, fp, r8, lsl r6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 0034047c : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3404b4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -243061,15 +243061,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340554 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ ldrdeq lr, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 340670 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243086,24 +243086,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 340680 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3405f8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 34063c │ │ │ │ @@ -243130,25 +243130,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3405f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, lr, r4, rrx │ │ │ │ + rsbseq ip, lr, r4 │ │ │ │ addseq sl, r6, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, ip, lsr #12 │ │ │ │ - rsbeq r4, fp, r8, lsl r6 │ │ │ │ + rsbeq r4, fp, ip, asr #11 │ │ │ │ + strheq r4, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq sl, r6, r4, lsr #16 │ │ │ │ - rsbeq r4, fp, ip, lsr #11 │ │ │ │ - rsbeq r4, fp, ip, lsl #11 │ │ │ │ + rsbeq r4, fp, ip, asr #10 │ │ │ │ + rsbeq r4, fp, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 340764 │ │ │ │ ldr r2, [pc, #188] @ 340768 │ │ │ │ ldr r1, [pc, #188] @ 34076c │ │ │ │ @@ -243156,15 +243156,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r6, [pc, #152] @ 340770 │ │ │ │ ldr r1, [pc, #152] @ 340774 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243173,59 +243173,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 340778 │ │ │ │ ldr r3, [pc, #124] @ 34077c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ ldr ip, [pc, #100] @ 340780 │ │ │ │ ldr r3, [pc, #100] @ 340784 │ │ │ │ ldr r1, [pc, #100] @ 340788 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 758e64 │ │ │ │ + bl 758e04 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, ip, lsr pc │ │ │ │ - rsbeq r9, r9, ip, lsl r9 │ │ │ │ - strheq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq lr, r4, r4, lsr #30 │ │ │ │ - rsbeq r4, fp, r8, lsr #10 │ │ │ │ + ldrsbeq fp, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + strheq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, lr, ip, asr fp │ │ │ │ + rsbseq lr, r4, r4, asr #29 │ │ │ │ + rsbeq r4, fp, r8, asr #9 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r4, fp, ip, ror #9 │ │ │ │ + rsbeq r4, fp, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 340804 │ │ │ │ ldr r2, [pc, #96] @ 340808 │ │ │ │ ldr r1, [pc, #96] @ 34080c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #68] @ 340810 │ │ │ │ ldr r3, [pc, #68] @ 340814 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -243234,17 +243234,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, ip, lsr lr │ │ │ │ - rsbeq r4, fp, r0, lsl r4 │ │ │ │ - rsbeq r4, fp, r4, lsr #8 │ │ │ │ + ldrsbeq fp, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r4, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, fp, r4, asr #7 │ │ │ │ addseq sl, r6, r8, asr r6 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 3408e0 │ │ │ │ @@ -243262,24 +243262,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ ldr r2, [pc, #80] @ 3408f4 │ │ │ │ ldr r3, [pc, #64] @ 3408e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243289,19 +243289,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq fp, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq fp, lr, r8, asr sp │ │ │ │ addseq sl, r6, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r0, lsl #7 │ │ │ │ - rsbeq r4, fp, r4, ror #6 │ │ │ │ + rsbeq r4, fp, r0, lsr #6 │ │ │ │ + rsbeq r4, fp, r4, lsl #6 │ │ │ │ addseq sl, r6, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 3409c0 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -243318,24 +243318,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ ldr r2, [pc, #80] @ 3409d4 │ │ │ │ ldr r3, [pc, #64] @ 3409c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243345,19 +243345,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq fp, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, lr, r8, ror ip │ │ │ │ addseq sl, r6, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r0, lsr #5 │ │ │ │ - rsbeq r4, fp, r4, lsl #5 │ │ │ │ + rsbeq r4, fp, r0, asr #4 │ │ │ │ + rsbeq r4, fp, r4, lsr #4 │ │ │ │ addseq sl, r6, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 340aac │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -243374,24 +243374,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a7e0 │ │ │ │ + bl 97a780 │ │ │ │ ldr r2, [pc, #92] @ 340ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 340ab4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243404,82 +243404,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq fp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x007ebb98 │ │ │ │ addseq sl, r6, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r0, asr #3 │ │ │ │ - rsbeq r4, fp, r4, lsr #3 │ │ │ │ + rsbeq r4, fp, r0, ror #2 │ │ │ │ + rsbeq r4, fp, r4, asr #2 │ │ │ │ addseq sl, r6, r4, asr #7 │ │ │ │ ldr r0, [pc, #4] @ 340ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ umulleq lr, r8, r4, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 340b2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 340b14 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r2, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, fp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 340bb0 │ │ │ │ ldr r2, [pc, #104] @ 340bb4 │ │ │ │ ldr r1, [pc, #104] @ 340bb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #76] @ 340bbc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #60] @ 340bc0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, ip, asr #21 │ │ │ │ - rsbeq r9, r9, ip, ror r4 │ │ │ │ - rsbeq r1, lr, ip, lsl r7 │ │ │ │ + rsbseq fp, lr, ip, ror #20 │ │ │ │ + rsbeq r9, r9, ip, lsl r4 │ │ │ │ + strheq r1, [lr], #-108 @ 0xffffff94 @ │ │ │ │ addseq r7, r4, r8, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 340ce8 │ │ │ │ @@ -243497,26 +243497,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 340cf8 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 340c9c │ │ │ │ ldr r1, [pc, #184] @ 340cfc │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758020 │ │ │ │ + bl 757fc0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 340ccc │ │ │ │ ldr r2, [pc, #156] @ 340d00 │ │ │ │ ldr r3, [pc, #136] @ 340cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243537,47 +243537,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 340c5c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 340d0c │ │ │ │ ldr r0, [pc, #56] @ 340d10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq fp, lr, r8, lsr sl │ │ │ │ + ldrsbeq fp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ addseq sl, r6, r8, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r4, lsr #32 │ │ │ │ - rsbeq r4, fp, ip │ │ │ │ + rsbeq r3, fp, r4, asr #31 │ │ │ │ + rsbeq r3, fp, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ addseq sl, r6, r0, asr #3 │ │ │ │ - strheq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x006b3f9c │ │ │ │ - rsbeq r3, fp, r4, ror pc │ │ │ │ - rsbeq r3, fp, r4, lsr #31 │ │ │ │ + rsbeq r3, fp, r8, asr pc │ │ │ │ + rsbeq r3, fp, ip, lsr pc │ │ │ │ + rsbeq r3, fp, r4, lsl pc │ │ │ │ + rsbeq r3, fp, r4, asr #30 │ │ │ │ │ │ │ │ 00340d14 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340d18 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340d1c : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, r8, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 340dac │ │ │ │ mov r4, r1 │ │ │ │ @@ -243585,15 +243585,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 340db4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -243602,17 +243602,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, ip, lsr r9 │ │ │ │ - rsbeq r3, fp, r8, asr #30 │ │ │ │ - rsbeq r3, fp, r4, ror #30 │ │ │ │ + ldrsbeq fp, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, fp, r8, ror #29 │ │ │ │ + rsbeq r3, fp, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 340e9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -243620,39 +243620,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 340ea0 │ │ │ │ ldr r1, [pc, #188] @ 340ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #168] @ 340ea8 │ │ │ │ ldr r1, [pc, #168] @ 340eac │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #136] @ 340eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #120] @ 340eb4 │ │ │ │ ldr r1, [pc, #120] @ 340eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #92] @ 340ebc │ │ │ │ ldr r2, [pc, #92] @ 340ec0 │ │ │ │ ldr r3, [pc, #92] @ 340ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -243662,19 +243662,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, r0, asr #17 │ │ │ │ - strdeq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x006e1490 │ │ │ │ - rsbeq r3, fp, r4, asr #29 │ │ │ │ - ldrdeq r3, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, lr, r0, ror #16 │ │ │ │ + @ instruction: 0x00699194 │ │ │ │ + rsbeq r1, lr, r0, lsr r4 │ │ │ │ + rsbeq r3, fp, r4, ror #28 │ │ │ │ + rsbeq r3, fp, r0, ror lr │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq lr, r8, r4, asr r6 │ │ │ │ addseq r7, r4, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -243686,110 +243686,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 340f30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, r8, lsr #15 │ │ │ │ - strheq r3, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq r3, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, lr, r8, asr #14 │ │ │ │ + rsbeq r3, fp, r4, asr sp │ │ │ │ + rsbeq r3, fp, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 340f98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 340f9c │ │ │ │ ldr r1, [pc, #72] @ 340fa0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, r8, lsr r7 │ │ │ │ - rsbeq r3, fp, r4, asr #26 │ │ │ │ - rsbeq r3, fp, r0, ror #26 │ │ │ │ + ldrsbeq fp, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, fp, r4, ror #25 │ │ │ │ + rsbeq r3, fp, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 340ff4 │ │ │ │ ldr r2, [pc, #56] @ 340ff8 │ │ │ │ ldr r1, [pc, #56] @ 340ffc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 341158 │ │ │ │ - rsbseq fp, lr, ip, asr #13 │ │ │ │ - ldrdeq r3, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - strdeq r3, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, lr, ip, ror #12 │ │ │ │ + rsbeq r3, fp, r8, ror ip │ │ │ │ + @ instruction: 0x006b3c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 341070 │ │ │ │ ldr r2, [pc, #88] @ 341074 │ │ │ │ ldr r1, [pc, #88] @ 341078 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, r0, ror r6 │ │ │ │ - rsbeq r3, fp, ip, ror ip │ │ │ │ - @ instruction: 0x006b3c98 │ │ │ │ + rsbseq fp, lr, r0, lsl r6 │ │ │ │ + rsbeq r3, fp, ip, lsl ip │ │ │ │ + rsbeq r3, fp, r8, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -243831,15 +243831,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 341154 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -243924,15 +243924,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [pc, #964] @ 341674 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -244165,24 +244165,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 3415d4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r9, r6, ip, lsl #25 │ │ │ │ - rsbeq r3, fp, r0, ror #22 │ │ │ │ + rsbeq r3, fp, r0, lsl #22 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq fp, lr, r0, lsr #2 │ │ │ │ + rsbseq fp, lr, r0, asr #1 │ │ │ │ addseq r9, r6, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, fp, r4, rrx │ │ │ │ + rsbeq r3, fp, r4 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 3416e0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 341690 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -244643,23 +244643,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 341df4 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, fp, r0, asr sp │ │ │ │ + strdeq r0, [fp], #-192 @ 0xffffff40 @ │ │ │ │ addeq sp, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -244728,15 +244728,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 71a1e0 │ │ │ │ + bl 71a180 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 341fc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -244772,15 +244772,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a258 │ │ │ │ + bl 71a1f8 │ │ │ │ b 341f80 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r6, r8, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ umullseq r8, r6, ip, lr │ │ │ │ @@ -244817,15 +244817,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a258 │ │ │ │ + bl 71a1f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -244902,33 +244902,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 342208 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, fp, ip, lsr #24 │ │ │ │ + rsbeq r2, fp, ip, asr #23 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq r2, fp, r8, lsl ip │ │ │ │ - @ instruction: 0x006b2b9c │ │ │ │ - rsbseq sl, lr, ip, lsl #14 │ │ │ │ - rsbeq r2, fp, ip, ror fp │ │ │ │ + strheq r2, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, fp, ip, lsr fp │ │ │ │ + rsbseq sl, lr, ip, lsr #13 │ │ │ │ + rsbeq r2, fp, ip, lsl fp │ │ │ │ ldr r0, [pc, #4] @ 342218 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sp, r8, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3422ac │ │ │ │ mov r5, r1 │ │ │ │ @@ -244937,15 +244937,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #84] @ 3422b8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -244958,17 +244958,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007ea694 │ │ │ │ - rsbeq r2, fp, r0, asr fp │ │ │ │ - rsbeq r2, fp, r0, asr #22 │ │ │ │ + rsbseq sl, lr, r4, lsr r6 │ │ │ │ + strdeq r2, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, fp, r0, ror #21 │ │ │ │ strdeq sp, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 342344 │ │ │ │ ldr r2, [pc, #112] @ 342348 │ │ │ │ @@ -244976,15 +244976,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #80] @ 342350 │ │ │ │ ldr lr, [pc, #80] @ 342354 │ │ │ │ ldr ip, [pc, #80] @ 342358 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244995,69 +244995,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 34235c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - ldrsheq sl, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r7, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x006dff90 │ │ │ │ + b 74f224 │ │ │ │ + @ instruction: 0x007ea59c │ │ │ │ + @ instruction: 0x00697c90 │ │ │ │ + rsbeq pc, sp, r0, lsr pc @ │ │ │ │ addeq sp, r8, r8, asr r2 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsbeq r2, fp, r8, lsr #21 │ │ │ │ + rsbeq r2, fp, r8, asr #20 │ │ │ │ addseq r5, r4, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3423b8 │ │ │ │ ldr r2, [pc, #64] @ 3423bc │ │ │ │ ldr r1, [pc, #64] @ 3423c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, lr, r4, asr r5 │ │ │ │ - rsbeq r2, fp, r4, lsl sl │ │ │ │ - rsbeq r2, fp, r8, lsl #20 │ │ │ │ + ldrsheq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + strheq r2, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, fp, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 342410 │ │ │ │ ldr r2, [pc, #52] @ 342414 │ │ │ │ ldr r1, [pc, #52] @ 342418 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3420a8 │ │ │ │ - ldrsheq sl, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq r2, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, fp, r4, lsr #19 │ │ │ │ + @ instruction: 0x007ea490 │ │ │ │ + rsbeq r2, fp, r0, asr r9 │ │ │ │ + rsbeq r2, fp, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -253562,23 +253562,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 34a940 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d648 │ │ │ │ + b 70d5e8 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 34a918 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34a914 │ │ │ │ @@ -253588,15 +253588,15 @@ │ │ │ │ b 34a918 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 7060cc │ │ │ │ + bl 70606c │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34a9ac │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -253604,21 +253604,21 @@ │ │ │ │ beq 34a9e0 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34aa44 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a46c │ │ │ │ + b 70a40c │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34a9ac │ │ │ │ tst r1, #2 │ │ │ │ bne 34a9ac │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -253635,40 +253635,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34a8d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34a8d4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a46c │ │ │ │ + b 70a40c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34a9b8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ b 34a9b8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34aa20 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ b 34aa20 │ │ │ │ ldr r3, [pc, #100] @ 34ab18 │ │ │ │ ldr r2, [pc, #100] @ 34ab1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -253681,25 +253681,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 34ab20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r6, r0, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - strdeq sl, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x006aa294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -253713,15 +253713,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 34ab88 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34abf4 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -253732,23 +253732,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 34ab68 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 34ab88 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -253783,15 +253783,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34ac4c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -253830,26 +253830,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34acf8 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 34ad7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, r8, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 34ae70 │ │ │ │ ldr r2, [pc, #216] @ 34ae74 │ │ │ │ @@ -253857,25 +253857,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #184] @ 34ae7c │ │ │ │ ldr r1, [pc, #184] @ 34ae80 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #152] @ 34ae84 │ │ │ │ ldr r2, [pc, #152] @ 34ae88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 34ae8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 34ae90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -253892,34 +253892,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, lr, r0, asr lr │ │ │ │ - rsbeq pc, r8, r0, lsr r2 @ │ │ │ │ - ldrdeq r7, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq pc, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r8, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, sl, r8, lsr #32 │ │ │ │ + ldrsheq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq pc, [r8], #-16 @ │ │ │ │ + rsbeq r7, sp, r0, ror r4 │ │ │ │ + @ instruction: 0x0069f49c │ │ │ │ + rsbeq r8, r9, r4, ror r6 │ │ │ │ + rsbeq r9, sl, r8, asr #31 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq sl, sl, ip, lsr #32 │ │ │ │ + rsbeq r9, sl, ip, asr #31 │ │ │ │ addeq r4, r8, r8, asr #15 │ │ │ │ addseq sp, r3, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -253999,22 +253999,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 34b3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 34af10 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34aefc │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -254113,15 +254113,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 34b3c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34aef0 │ │ │ │ ldr r0, [pc, #548] @ 34b3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 34aef0 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -254185,15 +254185,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 34b3c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34aef0 │ │ │ │ ldr r0, [pc, #264] @ 34b3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 34aef0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 34b318 │ │ │ │ bhi 34b188 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 34b318 │ │ │ │ bhi 34b398 │ │ │ │ @@ -254213,55 +254213,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34aefc │ │ │ │ ldr r0, [pc, #164] @ 34b3e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 34af10 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34aefc │ │ │ │ ldr r3, [pc, #88] @ 34b3c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34aef0 │ │ │ │ ldr r0, [pc, #104] @ 34b3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 34aef0 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34aefc │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 34b308 │ │ │ │ b 34b19c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r5, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r5, r0, asr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r5, ip, lsl #30 │ │ │ │ - rsbseq r1, lr, r0, ror r9 │ │ │ │ + rsbseq r1, lr, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006a9e98 │ │ │ │ + rsbeq r9, sl, r8, lsr lr │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq r1, lr, sl, asr #16 │ │ │ │ - ldrsbeq r1, [lr], #-115 @ 0xffffff8d @ │ │ │ │ - rsbeq r9, sl, ip, lsl #25 │ │ │ │ - rsbeq r9, sl, ip, lsl #23 │ │ │ │ - @ instruction: 0x006a9b98 │ │ │ │ - rsbeq r9, sl, r4, lsl #22 │ │ │ │ + rsbseq r1, lr, sl, ror #15 │ │ │ │ + rsbseq r1, lr, r3, ror r7 │ │ │ │ + rsbeq r9, sl, ip, lsr #24 │ │ │ │ + rsbeq r9, sl, ip, lsr #22 │ │ │ │ + rsbeq r9, sl, r8, lsr fp │ │ │ │ + rsbeq r9, sl, r4, lsr #21 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -255167,20 +255167,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 34c244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r8, sl, r8, lsl #26 │ │ │ │ - rsbeq r8, sl, ip, lsl sp │ │ │ │ - ldrsbeq r0, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, sl, r4, ror #25 │ │ │ │ - rsbeq r8, sl, r0, lsl sp │ │ │ │ + @ instruction: 0x007e099c │ │ │ │ + rsbeq r8, sl, r8, lsr #25 │ │ │ │ + strheq r8, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r0, lr, r8, ror r9 │ │ │ │ + rsbeq r8, sl, r4, lsl #25 │ │ │ │ + strheq r8, [sl], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -258916,18 +258916,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34fd34 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34fd5c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -258952,15 +258952,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 34fcb8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ b 34fcb8 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -261439,15 +261439,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 3524c0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352434 │ │ │ │ ldr r0, [pc, #148] @ 3524c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261459,33 +261459,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 3524c0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352434 │ │ │ │ ldr r0, [pc, #72] @ 3524c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 352434 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ umullseq r8, r5, ip, sl │ │ │ │ - rsbseq sl, sp, sp, lsl r6 │ │ │ │ + ldrheq sl, [sp], #-93 @ 0xffffffa3 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, sl, r0, lsr #22 │ │ │ │ - ldrdeq r2, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, sl, r0, asr #21 │ │ │ │ + rsbeq r2, sl, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 35263c │ │ │ │ mov r8, r3 │ │ │ │ @@ -284076,47 +284076,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 36865c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3683d0 │ │ │ │ ldr r0, [pc, #80] @ 368660 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3683d0 │ │ │ │ ldr r0, [pc, #60] @ 368664 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3683b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r0, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, ip, r4, asr #12 │ │ │ │ + rsbseq r4, ip, r4, ror #11 │ │ │ │ addseq r2, r4, r8, lsr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r4, ip, asr #20 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r8, r0, lsr #19 │ │ │ │ - rsbeq ip, r8, r8, asr #19 │ │ │ │ - rsbeq ip, r8, r0, asr r9 │ │ │ │ + rsbeq ip, r8, r0, asr #18 │ │ │ │ + rsbeq ip, r8, r8, ror #18 │ │ │ │ + strdeq ip, [r8], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -284231,22 +284231,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 368868 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 368800 │ │ │ │ ldr r0, [pc, #28] @ 36886c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 368800 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 368348 │ │ │ │ b 368804 │ │ │ │ @ instruction: 0x009426d8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - strheq ip, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, r8, r8, asr r7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 368ab0 │ │ │ │ mov lr, ip │ │ │ │ @@ -285138,22 +285138,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3696fc │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -285198,15 +285198,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 369678 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ b 36969c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3697c4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -285437,15 +285437,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36a74c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369948 │ │ │ │ ldr r0, [pc, #3112] @ 36a750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 369948 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 36996c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 36a754 │ │ │ │ @@ -285506,15 +285506,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -285540,15 +285540,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36a74c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369948 │ │ │ │ ldr r0, [pc, #2720] @ 36a764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 369948 │ │ │ │ mov r7, #3 │ │ │ │ b 369a80 │ │ │ │ tst r8, #8 │ │ │ │ bne 369f3c │ │ │ │ ldr r3, [pc, #2692] @ 36a768 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -285606,41 +285606,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 369e64 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -285696,15 +285696,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36a74c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369948 │ │ │ │ ldr r0, [pc, #2120] @ 36a77c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 369948 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 36a354 │ │ │ │ ldr r3, [pc, #2100] @ 36a780 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -285875,15 +285875,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -285896,15 +285896,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 36a7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369a64 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 36a538 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -285967,15 +285967,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36a74c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369948 │ │ │ │ ldr r0, [pc, #1088] @ 36a7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 369948 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36a7b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -286112,22 +286112,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369a64 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 369e78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -286149,15 +286149,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 369ea0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2b3708 │ │ │ │ @@ -286215,45 +286215,45 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009414f4 │ │ │ │ addseq r1, r4, r0, lsr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r9, r3, r4, lsl r1 │ │ │ │ strdeq r5, [r6], r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - strdeq fp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0068b690 │ │ │ │ @ instruction: 0x009412d8 │ │ │ │ adceq r9, r3, r8 │ │ │ │ strdeq r5, [r6], r4 │ │ │ │ @ instruction: 0x009411b0 │ │ │ │ - rsbeq fp, r8, r4, lsl #9 │ │ │ │ + rsbeq fp, r8, r4, lsr #8 │ │ │ │ adceq r8, r3, r0, lsl #30 │ │ │ │ addeq r5, r6, r0, ror #17 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r0, r4, ip, lsr #30 │ │ │ │ - rsbeq fp, r8, r0, asr #4 │ │ │ │ + rsbeq fp, r8, r0, ror #3 │ │ │ │ umlaleq r8, r3, r8, ip │ │ │ │ addeq r5, r6, r0, ror r6 │ │ │ │ adceq r8, r3, r8, asr #23 │ │ │ │ @ instruction: 0x008655b4 │ │ │ │ addseq r0, r4, r8, ror sp │ │ │ │ addeq r5, r6, r4, lsr #9 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sl, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, r8, r4, ror sp │ │ │ │ adceq r8, r3, r8, lsl r9 │ │ │ │ addeq r5, r6, r4, lsl #6 │ │ │ │ addeq r5, r6, r0, ror #5 │ │ │ │ - rsbeq sl, r8, r8, lsr lr │ │ │ │ + ldrdeq sl, [r8], #-216 @ 0xffffff28 @ │ │ │ │ addeq r5, r6, r0, ror #4 │ │ │ │ umulleq r5, r6, r8, r1 │ │ │ │ - rsbeq sl, r8, r8, lsl fp │ │ │ │ - ldrsbeq r2, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sl, r8, r0, ror #15 │ │ │ │ - rsbeq sl, r8, r4, asr #21 │ │ │ │ + strheq sl, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r2, ip, r8, ror r4 │ │ │ │ + rsbeq sl, r8, r0, lsl #15 │ │ │ │ + rsbeq sl, r8, r4, ror #20 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36ac04 │ │ │ │ ldr r3, [pc, #1052] @ 36ac08 │ │ │ │ @@ -286334,15 +286334,15 @@ │ │ │ │ bne 36ab64 │ │ │ │ ldr r0, [pc, #780] @ 36ac28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [pc, #756] @ 36ac2c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 36ac30 │ │ │ │ @@ -286440,22 +286440,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 36ac48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36a82c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 36ab68 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 36ab68 │ │ │ │ @@ -286501,15 +286501,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 36a948 │ │ │ │ ldr r0, [pc, #144] @ 36ac54 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36a82c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 36ab30 │ │ │ │ b 36a948 │ │ │ │ ldr r3, [pc, #64] @ 36ac2c │ │ │ │ @@ -286520,31 +286520,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 36a948 │ │ │ │ addseq r0, r4, ip, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r4, ip, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, ip, r1, asr #3 │ │ │ │ + rsbseq r2, ip, r1, ror #2 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r0, r4, ip, lsr #10 │ │ │ │ - @ instruction: 0x0068a99c │ │ │ │ + rsbeq sl, r8, ip, lsr r9 │ │ │ │ andeq r2, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x009404d4 │ │ │ │ addseq r0, r4, r4, ror r4 │ │ │ │ addseq r0, r4, r4, lsr r4 │ │ │ │ addseq r0, r4, r8, asr #7 │ │ │ │ andeq r3, r0, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r8, ip, asr r7 │ │ │ │ + strdeq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x009402dc │ │ │ │ addseq r0, r4, r4, lsr #5 │ │ │ │ - rsbeq sl, r8, r4, asr #13 │ │ │ │ + rsbeq sl, r8, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 36b3cc │ │ │ │ ldr r3, [pc, #1884] @ 36b3d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286605,22 +286605,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 36b3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36acb0 │ │ │ │ ldr r3, [pc, #1620] @ 36b3e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36acd0 │ │ │ │ ldr r2, [pc, #1612] @ 36b3f4 │ │ │ │ @@ -286634,15 +286634,15 @@ │ │ │ │ bne 36ae48 │ │ │ │ ldr r0, [pc, #1580] @ 36b3f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #1556] @ 36b3fc │ │ │ │ ldr r3, [pc, #1508] @ 36b3d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -287012,28 +287012,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36ae0c │ │ │ │ b 36ae48 │ │ │ │ ldr r0, [pc, #180] @ 36b478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36acb0 │ │ │ │ @ instruction: 0x009401b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r0, r4, r4, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, ip, r4, asr sp │ │ │ │ + ldrsheq r1, [ip], #-196 @ 0xffffff3c @ │ │ │ │ addseq r0, r4, ip, asr #2 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r8, ip, lsl r2 │ │ │ │ + strheq sl, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r0, r4, ip, ror r0 │ │ │ │ - rsbeq sl, r8, r0, lsr #10 │ │ │ │ + rsbeq sl, r8, r0, asr #9 │ │ │ │ addseq r0, r4, ip, lsr r0 │ │ │ │ addseq r0, r4, r0 │ │ │ │ @ instruction: 0x0093ffd0 │ │ │ │ addseq pc, r3, r0, lsr #31 │ │ │ │ addseq pc, r3, r0, ror pc @ │ │ │ │ addseq pc, r3, r0, asr #30 │ │ │ │ addseq pc, r3, r0, lsl pc @ │ │ │ │ @@ -287057,15 +287057,15 @@ │ │ │ │ @ instruction: 0x0093fbb0 │ │ │ │ addseq pc, r3, r0, lsl #23 │ │ │ │ addseq pc, r3, r0, asr fp @ │ │ │ │ addseq pc, r3, r0, lsr #22 │ │ │ │ @ instruction: 0x0093faf0 │ │ │ │ addseq pc, r3, r0, asr #21 │ │ │ │ umullseq pc, r3, r0, sl @ │ │ │ │ - rsbeq r9, r8, r8, lsl ip │ │ │ │ + strheq r9, [r8], #-184 @ 0xffffff48 @ │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -287122,15 +287122,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70bd04 │ │ │ │ + b 70bca4 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 36b558 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34acb4 │ │ │ │ @@ -287200,15 +287200,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 36b77c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -287238,27 +287238,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70bd04 │ │ │ │ + b 70bca4 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36b72c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34acb4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ac10 │ │ │ │ addseq pc, r3, r8, ror #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r9, r8, r4, ror ip │ │ │ │ + rsbeq r9, r8, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36bd74 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -287481,15 +287481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36ba84 │ │ │ │ ldr r0, [pc, #676] @ 36bdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov r0, r5 │ │ │ │ bl 34a96c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 36b7d8 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -287602,28 +287602,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 36bdd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36b830 │ │ │ │ ldr r0, [pc, #172] @ 36bdd4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36b830 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 254080 │ │ │ │ @@ -287637,34 +287637,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 36b7d8 │ │ │ │ addseq pc, r3, r4, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r3, r8, asr r6 @ │ │ │ │ addseq pc, r3, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, ip, r2, asr #4 │ │ │ │ - rsbseq r1, ip, r8, asr r2 │ │ │ │ + rsbseq r1, ip, r2, ror #3 │ │ │ │ + ldrsheq r1, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq pc, r3, r8, asr #10 │ │ │ │ - ldrsheq r1, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x007c1198 │ │ │ │ @ instruction: 0x0093f4b4 │ │ │ │ addseq pc, r3, r4, asr #7 │ │ │ │ - rsbseq r1, ip, r5, lsr #1 │ │ │ │ + rsbseq r1, ip, r5, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq pc, r3, ip, lsr r3 @ │ │ │ │ - strheq r9, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, r8, r0, asr r8 │ │ │ │ addseq pc, r3, r8, asr #5 │ │ │ │ - rsbeq r9, r8, r0, ror r8 │ │ │ │ + rsbeq r9, r8, r0, lsl r8 │ │ │ │ muleq r0, ip, r6 │ │ │ │ addseq pc, r3, r8, asr #4 │ │ │ │ @ instruction: 0x0093f1bc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r8, r0, asr #12 │ │ │ │ - rsbeq r9, r8, r4, ror #12 │ │ │ │ + rsbeq r9, r8, r0, ror #11 │ │ │ │ + rsbeq r9, r8, r4, lsl #12 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 36bdf8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -287747,153 +287747,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70cd64 │ │ │ │ + bl 70cd04 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 36c214 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r3, [pc, #656] @ 36c218 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 36c21c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36c220 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cbac │ │ │ │ ldr r3, [pc, #372] @ 36c224 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70cd64 │ │ │ │ + bl 70cd04 │ │ │ │ ldr r3, [pc, #308] @ 36c228 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70cd64 │ │ │ │ + bl 70cd04 │ │ │ │ ldr r3, [pc, #252] @ 36c22c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, sl │ │ │ │ - bl 70cd64 │ │ │ │ + bl 70cd04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 36c1e4 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -287929,22 +287929,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ adceq r6, r3, r8, asr #27 │ │ │ │ addeq r3, r6, r0, ror #13 │ │ │ │ - rsbeq r9, r8, r8, lsl r5 │ │ │ │ strheq r9, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq r9, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r9, r8, ip, ror #8 │ │ │ │ - rsbeq r9, r8, r4, lsl r4 │ │ │ │ - rsbeq r9, r8, r0, asr #7 │ │ │ │ - @ instruction: 0x00689390 │ │ │ │ - rsbeq r9, r8, r8, ror #6 │ │ │ │ + rsbeq r9, r8, r8, asr r4 │ │ │ │ + rsbeq r9, r8, ip, asr r4 │ │ │ │ + rsbeq r9, r8, ip, lsl #8 │ │ │ │ + strheq r9, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r8, r0, ror #6 │ │ │ │ + rsbeq r9, r8, r0, lsr r3 │ │ │ │ + rsbeq r9, r8, r8, lsl #6 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -287960,27 +287960,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #456] @ 36c470 │ │ │ │ ldr r1, [pc, #456] @ 36c474 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -288020,41 +288020,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 36c478 │ │ │ │ ldr r1, [pc, #272] @ 36c47c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2b38a8 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 36c480 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7a0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 36c2fc │ │ │ │ @@ -288069,32 +288069,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 36c488 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007c0990 │ │ │ │ - rsbeq r8, r8, ip, lsl #25 │ │ │ │ - rsbeq r6, r8, r0, asr #13 │ │ │ │ - rsbeq lr, r7, r8, lsl r0 │ │ │ │ - rsbeq r7, r7, ip, ror #3 │ │ │ │ - rsbeq sp, r6, r0, ror ip │ │ │ │ - rsbeq r5, fp, r0, lsl pc │ │ │ │ - rsbeq r9, r8, r4, lsr #2 │ │ │ │ - rsbeq r9, r8, ip, ror r0 │ │ │ │ + rsbseq r0, ip, r0, lsr r9 │ │ │ │ + rsbeq r8, r8, ip, lsr #24 │ │ │ │ + rsbeq r6, r8, r0, ror #12 │ │ │ │ + strheq sp, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r7, ip, lsl #3 │ │ │ │ + rsbeq sp, r6, r0, lsl ip │ │ │ │ + strheq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r8, r4, asr #1 │ │ │ │ + rsbeq r9, r8, ip, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 36c4d8 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 36c4b8 │ │ │ │ @@ -288161,20 +288161,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 36c5c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r3, r6, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 36c6b0 │ │ │ │ ldr r2, [pc, #204] @ 36c6b4 │ │ │ │ @@ -288182,37 +288182,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #172] @ 36c6bc │ │ │ │ ldr r1, [pc, #172] @ 36c6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 36c6c4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #136] @ 36c6c8 │ │ │ │ ldr r1, [pc, #136] @ 36c6cc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #104] @ 36c6d0 │ │ │ │ ldr r1, [pc, #104] @ 36c6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -288225,35 +288225,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x007c069c │ │ │ │ - rsbeq sp, r6, r0, ror #19 │ │ │ │ - rsbeq r5, fp, r0, lsl #25 │ │ │ │ - strheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r6, r7, ip, lsl #29 │ │ │ │ + rsbseq r0, ip, ip, lsr r6 │ │ │ │ + rsbeq sp, r6, r0, lsl #19 │ │ │ │ + rsbeq r5, fp, r0, lsr #24 │ │ │ │ + rsbeq sp, r7, r4, asr ip │ │ │ │ + rsbeq r6, r7, ip, lsr #28 │ │ │ │ addseq lr, r3, r4, lsl #16 │ │ │ │ - rsbeq ip, r7, r8, lsl sp │ │ │ │ - strdeq ip, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + strheq ip, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0067cc9c │ │ │ │ addeq r3, r6, r4, lsl #17 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ muleq r0, r4, r7 │ │ │ │ ldr r3, [pc, #20] @ 36c6f8 │ │ │ │ ldr r2, [pc, #20] @ 36c6fc │ │ │ │ ldr r1, [pc, #20] @ 36c700 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75c6b4 │ │ │ │ + b 75c654 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - @ instruction: 0x00688f98 │ │ │ │ + rsbeq r8, r8, r8, lsr pc │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36c778 │ │ │ │ @@ -288352,49 +288352,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #120] @ 36c930 │ │ │ │ ldr r1, [pc, #120] @ 36c934 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #88] @ 36c938 │ │ │ │ ldr r3, [pc, #88] @ 36c93c │ │ │ │ ldr r1, [pc, #88] @ 36c940 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #48] @ 36c944 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - ldrsheq r0, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sp, r6, ip, lsr r7 │ │ │ │ - ldrdeq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r7, r8, lsl #20 │ │ │ │ - rsbeq r6, r7, r0, ror #23 │ │ │ │ + b 750fc8 │ │ │ │ + @ instruction: 0x007c0394 │ │ │ │ + ldrdeq sp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, fp, ip, ror r9 │ │ │ │ + rsbeq sp, r7, r8, lsr #19 │ │ │ │ + rsbeq r6, r7, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ @ instruction: 0x0091bfd8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -288405,62 +288405,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #148] @ 36ca20 │ │ │ │ ldr r1, [pc, #148] @ 36ca24 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #116] @ 36ca28 │ │ │ │ ldr r1, [pc, #116] @ 36ca2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 36ca30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #72] @ 36ca34 │ │ │ │ ldr r2, [pc, #72] @ 36ca38 │ │ │ │ ldr r1, [pc, #72] @ 36ca3c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75c780 │ │ │ │ - rsbseq r0, ip, r0, lsr #6 │ │ │ │ - rsbeq sp, r6, r8, ror #12 │ │ │ │ - rsbeq r5, fp, r8, lsl #18 │ │ │ │ - rsbeq sp, r7, r4, lsr r9 │ │ │ │ - rsbeq r6, r7, ip, lsl #22 │ │ │ │ + b 75c720 │ │ │ │ + rsbseq r0, ip, r0, asr #5 │ │ │ │ + rsbeq sp, r6, r8, lsl #12 │ │ │ │ + rsbeq r5, fp, r8, lsr #17 │ │ │ │ + ldrdeq sp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, r7, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq fp, r1, r0, lsl pc │ │ │ │ - ldrdeq r8, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r8, r4, ror ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r8, r8, ip, lsl #25 │ │ │ │ + rsbeq r8, r8, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 36cac8 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -288468,135 +288468,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 36cad0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #76] @ 36cad4 │ │ │ │ ldr r1, [pc, #76] @ 36cad8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r0, ip, r0, lsr r2 │ │ │ │ - rsbeq sp, r7, r4, asr r8 │ │ │ │ - rsbeq r6, r7, r8, lsr #20 │ │ │ │ - rsbeq r8, r8, r8, lsr #24 │ │ │ │ - rsbeq r8, r8, ip, lsr ip │ │ │ │ + ldrsbeq r0, [ip], #-16 @ │ │ │ │ + strdeq sp, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r6, r7, r8, asr #19 │ │ │ │ + rsbeq r8, r8, r8, asr #23 │ │ │ │ + ldrdeq r8, [r8], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36cb5c │ │ │ │ ldr r2, [pc, #104] @ 36cb60 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36cb64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #72] @ 36cb68 │ │ │ │ ldr r1, [pc, #72] @ 36cb6c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007c0194 │ │ │ │ - strheq sp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x00676994 │ │ │ │ - @ instruction: 0x00688b90 │ │ │ │ - rsbeq r8, r8, r4, lsr #23 │ │ │ │ + rsbseq r0, ip, r4, lsr r1 │ │ │ │ + rsbeq sp, r7, ip, asr r7 │ │ │ │ + rsbeq r6, r7, r4, lsr r9 │ │ │ │ + rsbeq r8, r8, r0, lsr fp │ │ │ │ + rsbeq r8, r8, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36cbdc │ │ │ │ ldr r2, [pc, #84] @ 36cbe0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36cbe4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #52] @ 36cbe8 │ │ │ │ ldr r1, [pc, #52] @ 36cbec │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 372780 │ │ │ │ - rsbseq r0, ip, r0, lsl #2 │ │ │ │ - rsbeq sp, r7, r8, lsr #14 │ │ │ │ - rsbeq r6, r7, r0, lsl #18 │ │ │ │ - strdeq r8, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r8, r8, r0, lsl fp │ │ │ │ + rsbseq r0, ip, r0, lsr #1 │ │ │ │ + rsbeq sp, r7, r8, asr #13 │ │ │ │ + rsbeq r6, r7, r0, lsr #17 │ │ │ │ + @ instruction: 0x00688a9c │ │ │ │ + strheq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 36ccc0 │ │ │ │ ldr r2, [pc, #184] @ 36ccc4 │ │ │ │ ldr r1, [pc, #184] @ 36ccc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2b3c54 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 36cc94 │ │ │ │ tst r3, #8 │ │ │ │ bne 36ccac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288604,26 +288604,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36cc74 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d208 │ │ │ │ - rsbseq r0, ip, ip, ror r0 │ │ │ │ - @ instruction: 0x00688a98 │ │ │ │ - rsbeq r8, r8, r8, lsr #21 │ │ │ │ + b 70d1a8 │ │ │ │ + rsbseq r0, ip, ip, lsl r0 │ │ │ │ + rsbeq r8, r8, r8, lsr sl │ │ │ │ + rsbeq r8, r8, r8, asr #20 │ │ │ │ │ │ │ │ 0036cccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36ce5c │ │ │ │ @@ -288641,38 +288641,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [pc, #284] @ 36ce64 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ cmp fp, #0 │ │ │ │ bne 36cdbc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36ce0c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288689,20 +288689,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cd9c │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -288717,19 +288717,19 @@ │ │ │ │ bl 341d94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d1ec │ │ │ │ + b 70d18c │ │ │ │ addeq r3, r6, r0, lsl #4 │ │ │ │ - rsbeq r8, r8, r4, ror #19 │ │ │ │ - rsbeq r8, r8, r4, lsr #19 │ │ │ │ - rsbeq r8, r8, r0, asr #18 │ │ │ │ + rsbeq r8, r8, r4, lsl #19 │ │ │ │ + rsbeq r8, r8, r4, asr #18 │ │ │ │ + rsbeq r8, r8, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 36cfec │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 36cff0 │ │ │ │ @@ -288738,15 +288738,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 36cff8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288765,15 +288765,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 36d000 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b38a8 │ │ │ │ ldr r3, [pc, #204] @ 36d004 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -288787,15 +288787,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 36d008 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -288818,22 +288818,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 41b7a0 │ │ │ │ - ldrsheq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r8, ip, lsl r8 │ │ │ │ - rsbeq r8, r8, r0, lsr r8 │ │ │ │ + @ instruction: 0x007bfd9c │ │ │ │ + strheq r8, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r8, [r8], #-112 @ 0xffffff90 @ │ │ │ │ addseq sp, r3, r8, ror #30 │ │ │ │ - ldrdeq sp, [r6], #-0 @ │ │ │ │ - rsbeq r5, fp, r0, ror r3 │ │ │ │ + rsbeq sp, r6, r0, ror r0 │ │ │ │ + rsbeq r5, fp, r0, lsl r3 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - strheq r8, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r8, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 36d1c8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 36d1cc │ │ │ │ @@ -288842,15 +288842,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 36d1d4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288882,15 +288882,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 36d1d8 │ │ │ │ ldr r1, [pc, #256] @ 36d1dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b38a8 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -288912,15 +288912,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -288937,22 +288937,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41b7a0 │ │ │ │ - rsbseq pc, fp, ip, asr ip @ │ │ │ │ - rsbeq r8, r8, ip, ror r6 │ │ │ │ - @ instruction: 0x00688690 │ │ │ │ + ldrsheq pc, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r8, ip, lsl r6 │ │ │ │ + rsbeq r8, r8, r0, lsr r6 │ │ │ │ addseq sp, r3, r8, asr #27 │ │ │ │ - rsbeq ip, r6, r0, lsl #30 │ │ │ │ - rsbeq r5, fp, r0, lsr #3 │ │ │ │ + rsbeq ip, r6, r0, lsr #29 │ │ │ │ + rsbeq r5, fp, r0, asr #2 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - ldrdeq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, r8, r4, ror r5 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 36d244 │ │ │ │ cmp r1, #10 │ │ │ │ beq 36d224 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 36d254 │ │ │ │ @@ -289025,15 +289025,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36d32c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r2, r6, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36d64c │ │ │ │ ldr r2, [pc, #772] @ 36d650 │ │ │ │ @@ -289113,28 +289113,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70c250 │ │ │ │ + bl 70c1f0 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70c334 │ │ │ │ + bl 70c2d4 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 36d504 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -289188,15 +289188,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b0edc │ │ │ │ @@ -289248,25 +289248,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 36d760 │ │ │ │ ldr r1, [pc, #176] @ 36d764 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #144] @ 36d768 │ │ │ │ ldr r1, [pc, #144] @ 36d76c │ │ │ │ ldr r3, [pc, #144] @ 36d770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289280,35 +289280,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, fp, r4, asr r6 @ │ │ │ │ - rsbeq ip, r6, r4, asr #18 │ │ │ │ - rsbeq r4, fp, r4, ror #23 │ │ │ │ - rsbeq ip, r7, r0, lsl ip │ │ │ │ - rsbeq r5, r7, r8, ror #27 │ │ │ │ + ldrsheq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, r6, r4, ror #17 │ │ │ │ + rsbeq r4, fp, r4, lsl #23 │ │ │ │ + strheq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, r7, r8, lsl #27 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r2, r6, ip, ror #18 │ │ │ │ - rsbeq r8, r8, r0, asr #32 │ │ │ │ + rsbeq r7, r8, r0, ror #31 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0091b5bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36d810 │ │ │ │ @@ -289318,41 +289318,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 36d81c │ │ │ │ ldr r2, [pc, #84] @ 36d820 │ │ │ │ ldr r1, [pc, #84] @ 36d824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75c6b4 │ │ │ │ + bl 75c654 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, fp, r4, asr #10 │ │ │ │ - rsbeq ip, r7, r8, lsl fp │ │ │ │ - strdeq r5, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq pc, fp, r4, ror #9 │ │ │ │ + strheq ip, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00675c90 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strheq r7, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r8, r4, asr lr │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36d89c │ │ │ │ @@ -289393,15 +289393,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr fp, [pc, #832] @ 36dc34 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 36dba0 │ │ │ │ @@ -289433,15 +289433,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b38a8 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 36dc48 │ │ │ │ ldr r2, [pc, #672] @ 36dc4c │ │ │ │ @@ -289450,67 +289450,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ ldr r3, [pc, #632] @ 36dc50 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #580] @ 36dc54 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #536] @ 36dc58 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36dc5c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -289529,44 +289529,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 36dc68 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #340] @ 36dc6c │ │ │ │ ldr r1, [pc, #340] @ 36dc70 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 41ae40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dbb0 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70bc24 │ │ │ │ + b 70bbc4 │ │ │ │ ldr ip, [pc, #268] @ 36dc74 │ │ │ │ ldr r2, [pc, #268] @ 36dc78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289599,41 +289599,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 341d94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ b 36dae0 │ │ │ │ - rsbseq pc, fp, r4, lsr #8 │ │ │ │ - rsbeq r7, r8, r4, lsl #29 │ │ │ │ - rsbeq r5, r8, r8, asr #4 │ │ │ │ + rsbseq pc, fp, r4, asr #7 │ │ │ │ + rsbeq r7, r8, r4, lsr #28 │ │ │ │ + rsbeq r5, r8, r8, ror #3 │ │ │ │ addseq sp, r3, r4, lsr r5 │ │ │ │ - rsbseq pc, fp, r8, ror r3 @ │ │ │ │ - rsbeq r4, fp, r0, lsl #18 │ │ │ │ - rsbeq ip, r6, r0, ror #12 │ │ │ │ + rsbseq pc, fp, r8, lsl r3 @ │ │ │ │ + rsbeq r4, fp, r0, lsr #17 │ │ │ │ + rsbeq ip, r6, r0, lsl #12 │ │ │ │ ldrdeq r2, [r6], ip │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r7, r8, r0, lsl lr │ │ │ │ - rsbeq r7, r8, r4, lsl sp │ │ │ │ - strdeq r7, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r7, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + strheq r7, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00687c94 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq r7, r8, ip, ror sp │ │ │ │ - ldrsheq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, r6, r4, ror #9 │ │ │ │ - rsbeq r4, fp, r4, lsl #15 │ │ │ │ - rsbeq r5, r7, r0, ror #18 │ │ │ │ - rsbeq r9, r9, r0, lsl #24 │ │ │ │ - rsbeq r7, r8, r0, lsr ip │ │ │ │ + rsbeq r7, r8, ip, lsl sp │ │ │ │ + @ instruction: 0x007bf198 │ │ │ │ + rsbeq ip, r6, r4, lsl #9 │ │ │ │ + rsbeq r4, fp, r4, lsr #14 │ │ │ │ + rsbeq r5, r7, r0, lsl #18 │ │ │ │ + rsbeq r9, r9, r0, lsr #23 │ │ │ │ + ldrdeq r7, [r8], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r7, r8, r8, asr #23 │ │ │ │ + rsbeq r7, r8, r8, ror #22 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r7, r8, r4, lsl #23 │ │ │ │ - rsbeq r7, r8, r0, lsl ip │ │ │ │ + rsbeq r7, r8, r4, lsr #22 │ │ │ │ + strheq r7, [r8], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36dcf4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -289642,75 +289642,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, fp, r0, lsr r0 @ │ │ │ │ - @ instruction: 0x00687a98 │ │ │ │ - rsbeq r4, r8, ip, asr lr │ │ │ │ + ldrsbeq lr, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, r8, r8, lsr sl │ │ │ │ + strdeq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36dd5c │ │ │ │ ldr r2, [pc, #68] @ 36dd60 │ │ │ │ ldr r1, [pc, #68] @ 36dd64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, fp, r4, asr #31 │ │ │ │ - rsbeq r7, r8, ip, lsr #20 │ │ │ │ - strdeq r4, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq lr, fp, r4, ror #30 │ │ │ │ + rsbeq r7, r8, ip, asr #19 │ │ │ │ + @ instruction: 0x00684d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36ddb4 │ │ │ │ ldr r2, [pc, #52] @ 36ddb8 │ │ │ │ ldr r1, [pc, #52] @ 36ddbc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b3c54 │ │ │ │ - rsbseq lr, fp, ip, asr pc │ │ │ │ - rsbeq r7, r8, r4, asr #19 │ │ │ │ - rsbeq r4, r8, r8, lsl #27 │ │ │ │ + ldrsheq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r7, r8, r4, ror #18 │ │ │ │ + rsbeq r4, r8, r8, lsr #26 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 36df70 │ │ │ │ ldr r2, [pc, #404] @ 36df74 │ │ │ │ @@ -289769,15 +289769,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36df40 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r2, [pc, #168] @ 36df7c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36df74 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -289801,27 +289801,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ b 36decc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ blcc fea20770 <__bss_end__@@Base+0xfdc57ba0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sp, r3, r8, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, fp, r0 │ │ │ │ + rsbseq lr, fp, r0, lsr #31 │ │ │ │ addseq ip, r3, r4, asr #30 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -290390,22 +290390,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36e9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36e7cc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -290466,28 +290466,28 @@ │ │ │ │ b 36e7b8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36e7b8 │ │ │ │ ldr r0, [pc, #60] @ 36e9d0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36e7cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093c6dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r3, r0, asr #13 │ │ │ │ - ldrsbeq lr, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, fp, r0, ror r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r3, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, r0, lsr #31 │ │ │ │ - rsbeq r6, r8, r4, asr #29 │ │ │ │ + rsbeq r6, r8, r0, asr #30 │ │ │ │ + rsbeq r6, r8, r4, ror #28 │ │ │ │ │ │ │ │ 0036e9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36eb5c │ │ │ │ @@ -290564,41 +290564,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36eb80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36ea70 │ │ │ │ ldr r0, [pc, #60] @ 36eb84 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 36ea70 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r3, ip, lsl r4 │ │ │ │ - rsbseq lr, fp, r0, asr #7 │ │ │ │ + rsbseq lr, fp, r0, ror #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r3, ip, lsr #7 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, ip, asr #26 │ │ │ │ - rsbeq r6, r8, r8, ror #26 │ │ │ │ + rsbeq r6, r8, ip, ror #25 │ │ │ │ + rsbeq r6, r8, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -290626,17 +290626,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36ebd8 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36ec38 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d208 │ │ │ │ + bl 70d1a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36ebb8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -290661,30 +290661,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36ed80 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 706ce0 │ │ │ │ + bl 706c80 │ │ │ │ ldr r2, [pc, #248] @ 36eda4 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290726,18 +290726,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36edb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbeq r6, r8, r8, asr ip │ │ │ │ - rsbseq lr, fp, r4, ror r0 │ │ │ │ - rsbeq r6, r8, r4, asr #22 │ │ │ │ - rsbeq r6, r8, r4, asr fp │ │ │ │ + strdeq r6, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq lr, fp, r4, lsl r0 │ │ │ │ + rsbeq r6, r8, r4, ror #21 │ │ │ │ + strdeq r6, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -290748,22 +290748,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36ee50 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36ee50 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -291091,15 +291091,15 @@ │ │ │ │ bgt 36f1b8 │ │ │ │ b 36f2ec │ │ │ │ mov r0, #0 │ │ │ │ b 36f2f0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093bcb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, fp, ip, ror #24 │ │ │ │ + rsbseq sp, fp, ip, lsl #24 │ │ │ │ adceq r3, r3, r0, lsr #22 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq fp, r3, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -291135,15 +291135,15 @@ │ │ │ │ bls 36f4dc │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36f430 │ │ │ │ ldr r2, [pc, #244] @ 36f51c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -291447,44 +291447,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36f950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f708 │ │ │ │ ldr r0, [pc, #68] @ 36f954 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f708 │ │ │ │ addseq fp, r3, r8, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r3, r0, lsl #15 │ │ │ │ addseq fp, r3, r0, ror r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, fp, fp, ror r6 │ │ │ │ + rsbseq sp, fp, fp, lsl r6 │ │ │ │ @ instruction: 0x0093b6d4 │ │ │ │ addseq fp, r3, r8, ror r6 │ │ │ │ addseq fp, r3, r4, asr #11 │ │ │ │ andeq r3, r0, ip, ror #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, ip, lsl r0 │ │ │ │ - rsbeq r6, r8, r8, lsr r0 │ │ │ │ + strheq r5, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r5, [r8], #-248 @ 0xffffff08 @ │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36f9a8 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -291553,15 +291553,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2550c4 │ │ │ │ - bl 715ca0 │ │ │ │ + bl 715c40 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36fbe0 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36fc4c │ │ │ │ @@ -291705,15 +291705,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36fd44 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fba0 │ │ │ │ ldr r3, [pc, #828] @ 370048 │ │ │ │ @@ -291883,32 +291883,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36ff64 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36fba0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b2514 │ │ │ │ b 36fba0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d78dc │ │ │ │ + bl 9d787c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b246c │ │ │ │ b 36fe28 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36fd5c │ │ │ │ @@ -291917,19 +291917,19 @@ │ │ │ │ bne 36fd5c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fdac │ │ │ │ b 36fda0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093b3d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r8, r0, ror #29 │ │ │ │ + rsbeq r5, r8, r0, lsl #29 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq fp, r3, ip, ror r2 │ │ │ │ - rsbeq r5, r8, r0, ror #26 │ │ │ │ - rsbeq r5, r8, r0, ror #24 │ │ │ │ + rsbeq r5, r8, r0, lsl #26 │ │ │ │ + rsbeq r5, r8, r0, lsl #24 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 00370050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -292166,22 +292166,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3704f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3700c0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 370150 │ │ │ │ bne 3700ec │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -292204,35 +292204,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36f520 │ │ │ │ ldr r0, [pc, #88] @ 3704fc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3700c0 │ │ │ │ @ instruction: 0x0093adb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq sl, r3, ip, sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq ip, fp, r9, asr #25 │ │ │ │ + rsbseq ip, fp, r9, ror #24 │ │ │ │ addseq sl, r3, r0, lsr sp │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ umullseq sl, r3, r4, ip │ │ │ │ - rsbseq ip, fp, r8, lsr #24 │ │ │ │ + rsbseq ip, fp, r8, asr #23 │ │ │ │ addseq sl, r3, r4, lsl ip │ │ │ │ - rsbseq ip, fp, ip, asr fp │ │ │ │ + ldrsheq ip, [fp], #-172 @ 0xffffff54 @ │ │ │ │ addseq sl, r3, r0, lsr #23 │ │ │ │ - rsbseq ip, fp, r4, asr fp │ │ │ │ + ldrsheq ip, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r8, ip, ror r5 │ │ │ │ + rsbeq r5, r8, ip, lsl r5 │ │ │ │ @ instruction: 0x0093a9b4 │ │ │ │ - rsbeq r5, r8, r4, lsr r5 │ │ │ │ + ldrdeq r5, [r8], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3705e4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -292473,15 +292473,15 @@ │ │ │ │ bgt 370758 │ │ │ │ b 370874 │ │ │ │ mov r0, #0 │ │ │ │ b 370878 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, ip, asr #13 │ │ │ │ + rsbseq ip, fp, ip, ror #12 │ │ │ │ adceq r2, r3, r8, lsl #11 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292600,15 +292600,15 @@ │ │ │ │ bgt 37095c │ │ │ │ b 370a70 │ │ │ │ mov r0, #0 │ │ │ │ b 370a74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r4, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, r8, asr #9 │ │ │ │ + rsbseq ip, fp, r8, ror #8 │ │ │ │ adceq r2, r3, ip, ror r3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292737,15 +292737,15 @@ │ │ │ │ bgt 370b58 │ │ │ │ b 370c94 │ │ │ │ mov r0, #0 │ │ │ │ b 370c98 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, ip, asr #5 │ │ │ │ + rsbseq ip, fp, ip, ror #4 │ │ │ │ adceq r2, r3, r8, lsl #3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, lsl #3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 370e68 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -292844,15 +292844,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2b3ff4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 715ca0 │ │ │ │ + bl 715c40 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253858 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253858 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -292939,15 +292939,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 371600 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b3ff4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -293011,15 +293011,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 370fb8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 370fb8 │ │ │ │ @@ -293098,15 +293098,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 371e50 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -293239,31 +293239,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 370f24 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 37134c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #2412] @ 371e50 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 371600 │ │ │ │ mov sl, #1 │ │ │ │ b 371014 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #2360] @ 371e50 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b3ff4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -293748,23 +293748,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70c334 │ │ │ │ + bl 70c2d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70c334 │ │ │ │ + bl 70c2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 371d20 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -293839,34 +293839,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c250 │ │ │ │ + bl 70c1f0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 371b1c │ │ │ │ addseq r9, r3, r0, lsr #31 │ │ │ │ addseq r9, r3, ip, lsr #30 │ │ │ │ addseq r9, r3, r4, ror #28 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r9, r3, r0, asr r8 │ │ │ │ - rsbseq fp, fp, r6, lsl r7 │ │ │ │ - rsbseq fp, fp, r0, asr #11 │ │ │ │ + ldrheq fp, [fp], #-102 @ 0xffffff9a @ │ │ │ │ + rsbseq fp, fp, r0, ror #10 │ │ │ │ addeq lr, r5, r4, ror r6 │ │ │ │ addeq lr, r5, r8, asr r3 │ │ │ │ addseq r8, r3, r0, lsl pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq sl, fp, r4, lsl lr │ │ │ │ - ldrheq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq sl, fp, r4, ror #24 │ │ │ │ - rsbeq r3, r8, r4, lsr r7 │ │ │ │ - rsbeq r3, r8, r0, ror #16 │ │ │ │ + ldrheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, fp, r4, asr ip │ │ │ │ + rsbseq sl, fp, r4, lsl #24 │ │ │ │ + ldrdeq r3, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, r8, r0, lsl #16 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2533a8 │ │ │ │ mov r7, #1 │ │ │ │ @@ -293878,15 +293878,15 @@ │ │ │ │ b 371b1c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c334 │ │ │ │ + bl 70c2d4 │ │ │ │ mov r1, r0 │ │ │ │ b 371cfc │ │ │ │ cmp r8, #0 │ │ │ │ blt 371f04 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -294195,15 +294195,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, ip, lsl #21 │ │ │ │ + rsbseq sl, fp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3721dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294320,15 +294320,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -294388,29 +294388,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ b 3725a8 │ │ │ │ ldr lr, [pc, #40] @ 3726ec │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 37252c │ │ │ │ - rsbseq sl, fp, r8, lsl #18 │ │ │ │ - rsbseq sl, fp, r8, lsl #17 │ │ │ │ - rsbseq sl, fp, r0, lsr #15 │ │ │ │ - rsbseq sl, fp, ip, lsr r7 │ │ │ │ + rsbseq sl, fp, r8, lsr #17 │ │ │ │ + rsbseq sl, fp, r8, lsr #16 │ │ │ │ + rsbseq sl, fp, r0, asr #14 │ │ │ │ + ldrsbeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ b 3723e8 │ │ │ │ │ │ │ │ 003726f4 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -294438,21 +294438,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00372760 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70bc24 │ │ │ │ + b 70bbc4 │ │ │ │ │ │ │ │ 00372770 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70bc24 │ │ │ │ + b 70bbc4 │ │ │ │ │ │ │ │ 00372780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -294670,41 +294670,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372b04 │ │ │ │ ldr r0, [pc, #504] @ 372cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 717b58 │ │ │ │ + bl 717af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372ca4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 372cf0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70632c │ │ │ │ + bl 7062cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 372c28 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372c70 │ │ │ │ mov r0, r8 │ │ │ │ bl 56f470 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9cb118 │ │ │ │ + bl 9cb0b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r3, [pc, #396] @ 372cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 372cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -294718,23 +294718,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372c54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 372c38 │ │ │ │ - bl 700160 │ │ │ │ + bl 700100 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70bc24 │ │ │ │ + bl 70bbc4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 372d08 │ │ │ │ ldr r3, [pc, #248] @ 372ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -294748,15 +294748,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 372ab8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ mov r0, #0 │ │ │ │ b 372bdc │ │ │ │ ldr r2, [pc, #204] @ 372d0c │ │ │ │ ldr r3, [pc, #204] @ 372d10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -294775,79 +294775,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r0 │ │ │ │ b 372b48 │ │ │ │ ldr r3, [pc, #124] @ 372d28 │ │ │ │ ldr ip, [pc, #124] @ 372d2c │ │ │ │ ldr r1, [pc, #124] @ 372d30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 372d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 372c30 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r3, ip, ror #6 │ │ │ │ addseq r8, r3, r4, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r3, r0, ror r4 │ │ │ │ adceq r0, r3, r8, asr #5 │ │ │ │ - rsbeq r2, r8, r4, lsr #30 │ │ │ │ - strdeq r2, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r8, r4, asr #29 │ │ │ │ + @ instruction: 0x00682e94 │ │ │ │ addeq sp, r5, ip, asr #11 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ addseq r8, r3, r0, asr #4 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq sl, fp, r4, lsl #3 │ │ │ │ - rsbeq r7, r6, r8, asr #6 │ │ │ │ - strdeq pc, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sl, fp, ip, asr #2 │ │ │ │ - rsbeq r2, r8, r0, ror sp │ │ │ │ - rsbeq r2, r8, r8, lsl ip │ │ │ │ + rsbseq sl, fp, r4, lsr #2 │ │ │ │ + rsbeq r7, r6, r8, ror #5 │ │ │ │ + @ instruction: 0x006af598 │ │ │ │ + rsbseq sl, fp, ip, ror #1 │ │ │ │ + rsbeq r2, r8, r0, lsl sp │ │ │ │ + strheq r2, [r8], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 00372d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7510f8 │ │ │ │ + bl 751098 │ │ │ │ ldr r3, [pc, #192] @ 372e28 │ │ │ │ ldr r2, [pc, #192] @ 372e2c │ │ │ │ ldr r1, [pc, #192] @ 372e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #164] @ 372e34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ cmp r0, #0 │ │ │ │ beq 372e18 │ │ │ │ ldr r3, [pc, #148] @ 372e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 372e3c │ │ │ │ @@ -294862,36 +294862,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cd64 │ │ │ │ + bl 70cd04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 372e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 372da8 │ │ │ │ - @ instruction: 0x007ba094 │ │ │ │ - rsbeq r7, r6, ip, asr #4 │ │ │ │ - @ instruction: 0x00667798 │ │ │ │ - rsbeq r1, r8, ip, ror r4 │ │ │ │ + rsbseq sl, fp, r4, lsr r0 │ │ │ │ + rsbeq r7, r6, ip, ror #3 │ │ │ │ + rsbeq r7, r6, r8, lsr r7 │ │ │ │ + rsbeq r1, r8, ip, lsl r4 │ │ │ │ umulleq sp, r5, r0, r3 │ │ │ │ addeq sp, r5, ip, ror r3 │ │ │ │ - rsbeq r2, r8, r8, lsl #25 │ │ │ │ + rsbeq r2, r8, r8, lsr #24 │ │ │ │ addeq sp, r5, r4, lsl r3 │ │ │ │ │ │ │ │ 00372e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -294923,45 +294923,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cbac │ │ │ │ cmp r9, #0 │ │ │ │ bne 372f98 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 372f54 │ │ │ │ ldr r0, [pc, #236] @ 372fec │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7016ac │ │ │ │ + bl 70164c │ │ │ │ ldr r2, [pc, #208] @ 372ff0 │ │ │ │ ldr r3, [pc, #192] @ 372fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 372fdc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 372ff4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7017ac │ │ │ │ + b 70174c │ │ │ │ ldr r2, [pc, #156] @ 372ff8 │ │ │ │ ldr r3, [pc, #132] @ 372fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -294980,31 +294980,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7016ac │ │ │ │ + bl 70164c │ │ │ │ mov r0, r5 │ │ │ │ - bl 701740 │ │ │ │ + bl 7016e0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7017ac │ │ │ │ + bl 70174c │ │ │ │ b 372eec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00937fb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r2, r8, r0, ror #22 │ │ │ │ + rsbeq r2, r8, r0, lsl #22 │ │ │ │ addseq r7, r3, r4, lsl #30 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq r7, r3, r8, asr #29 │ │ │ │ - rsbeq r2, sp, ip, ror #26 │ │ │ │ + rsbeq r2, sp, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3730d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -295057,15 +295057,15 @@ │ │ │ │ adceq r0, r3, r0, ror #5 │ │ │ │ addseq r7, r3, ip, ror #27 │ │ │ │ adceq r0, r3, r0, lsr #5 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq r0, r3, ip, lsr r2 │ │ │ │ - b 9a11f0 │ │ │ │ + b 9a1190 │ │ │ │ │ │ │ │ 003730f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -295193,17 +295193,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3732f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq r0, r3, ip, lsr #1 │ │ │ │ - rsbseq r9, fp, ip, ror #24 │ │ │ │ - rsbeq r2, r8, r0, ror #15 │ │ │ │ - strdeq r2, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r9, fp, ip, lsl #24 │ │ │ │ + rsbeq r2, r8, r0, lsl #15 │ │ │ │ + @ instruction: 0x00682798 │ │ │ │ │ │ │ │ 003732fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3733b8 │ │ │ │ @@ -295246,17 +295246,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ adceq pc, r2, r4, ror #31 │ │ │ │ - rsbseq r9, fp, r4, lsr #23 │ │ │ │ - rsbeq r2, r8, r8, lsl r7 │ │ │ │ - rsbeq r2, r8, ip, asr #14 │ │ │ │ + rsbseq r9, fp, r4, asr #22 │ │ │ │ + strheq r2, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, r8, ip, ror #13 │ │ │ │ │ │ │ │ 003733c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 373444 │ │ │ │ @@ -295311,15 +295311,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 37357c │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75768c │ │ │ │ + bl 75762c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 373580 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -295364,18 +295364,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fa974 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fa974 │ │ │ │ - @ instruction: 0x0067f594 │ │ │ │ - rsbeq r2, r8, r0, asr r6 │ │ │ │ - rsbeq r2, r8, r4, lsl r6 │ │ │ │ - ldrdeq r2, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, r7, r4, lsr r5 @ │ │ │ │ + strdeq r2, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq r2, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, r8, ip, ror r5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -295449,15 +295449,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3736d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq ip, r5, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -295544,15 +295544,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f664 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 37393c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36df98 │ │ │ │ @@ -295591,15 +295591,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37387c │ │ │ │ ldr r0, [pc, #120] @ 373978 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37379c │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37379c │ │ │ │ mov fp, #16 │ │ │ │ @@ -295610,24 +295610,24 @@ │ │ │ │ b 37379c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36df98 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f664 │ │ │ │ b 37385c │ │ │ │ addseq r7, r3, r4, lsr #14 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r8, ip, lsr #4 │ │ │ │ + rsbeq r2, r8, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 373ae4 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -295799,35 +295799,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #188] @ 373d10 │ │ │ │ ldr r1, [pc, #188] @ 373d14 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #156] @ 373d18 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #140] @ 373d1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 373d20 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -295846,58 +295846,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, ip, asr r9 │ │ │ │ - rsbeq r6, r6, r0, lsr #7 │ │ │ │ - rsbeq lr, sl, r0, asr #12 │ │ │ │ - rsbeq r6, r7, r8, ror #12 │ │ │ │ - rsbeq pc, r6, ip, lsr r8 @ │ │ │ │ + ldrsheq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r6, r6, r0, asr #6 │ │ │ │ + rsbeq lr, sl, r0, ror #11 │ │ │ │ + rsbeq r6, r7, r8, lsl #12 │ │ │ │ + ldrdeq pc, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r5, r1, r0, lsl #18 │ │ │ │ - rsbeq r1, r8, r8, ror lr │ │ │ │ + rsbeq r1, r8, r8, lsl lr │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 373d44 │ │ │ │ ldr r1, [pc, #12] @ 373d48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75cf18 │ │ │ │ - rsbeq r1, r8, r8, lsl lr │ │ │ │ - rsbeq r1, r8, r8, lsr lr │ │ │ │ + b 75ceb8 │ │ │ │ + strheq r1, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r1, [r8], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 373da8 │ │ │ │ ldr r2, [pc, #68] @ 373dac │ │ │ │ ldr r1, [pc, #68] @ 373db0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b3c54 │ │ │ │ - rsbseq r9, fp, r4, lsr #16 │ │ │ │ - rsbeq r1, r8, ip, lsl #28 │ │ │ │ - rsbeq r1, r8, r0, lsr #28 │ │ │ │ + rsbseq r9, fp, r4, asr #15 │ │ │ │ + rsbeq r1, r8, ip, lsr #27 │ │ │ │ + rsbeq r1, r8, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 374204 │ │ │ │ ldr lr, [pc, #1080] @ 374208 │ │ │ │ ldr ip, [pc, #1080] @ 37420c │ │ │ │ @@ -295913,15 +295913,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #1020] @ 374218 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3741cc │ │ │ │ @@ -295936,15 +295936,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 374224 │ │ │ │ beq 3741f4 │ │ │ │ ldr r0, [pc, #956] @ 374228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37422c │ │ │ │ ldr r1, [pc, #932] @ 374224 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -296004,15 +296004,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b38a8 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -296031,87 +296031,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #608] @ 374254 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37a398 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37c0f4 │ │ │ │ ldr r0, [pc, #580] @ 374258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r2, [pc, #572] @ 37425c │ │ │ │ ldr r1, [pc, #572] @ 374260 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37a454 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #508] @ 374264 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 374268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #472] @ 37426c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ ldr r2, [pc, #444] @ 374270 │ │ │ │ ldr r3, [pc, #444] @ 374274 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #408] @ 374278 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -296129,36 +296129,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ b 373ee0 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 373ec4 │ │ │ │ ldr r0, [pc, #244] @ 374280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 373ec4 │ │ │ │ ldr r3, [pc, #224] @ 374284 │ │ │ │ ldr ip, [pc, #224] @ 374288 │ │ │ │ ldr r1, [pc, #224] @ 37428c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 373ee0 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 374224 │ │ │ │ ldr r3, [pc, #76] @ 37422c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -296166,68 +296166,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 373e90 │ │ │ │ ldr r2, [pc, #52] @ 37422c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 373e98 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r9, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, fp, ip, asr r7 │ │ │ │ addseq r7, r3, ip, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r8, ip, lsl #27 │ │ │ │ - rsbeq r1, r8, r0, lsr #27 │ │ │ │ + rsbeq r1, r8, ip, lsr #26 │ │ │ │ + rsbeq r1, r8, r0, asr #26 │ │ │ │ addseq r7, r3, ip │ │ │ │ - rsbeq r1, r8, r8, ror #26 │ │ │ │ - rsbeq r1, r8, ip, asr sp │ │ │ │ + rsbeq r1, r8, r8, lsl #26 │ │ │ │ + strdeq r1, [r8], #-204 @ 0xffffff34 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r1, r8, ip, asr #26 │ │ │ │ + rsbeq r1, r8, ip, ror #25 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r6, r3, ip, lsr pc │ │ │ │ - rsbseq r9, fp, ip, lsr #12 │ │ │ │ - rsbeq r6, r6, r0, ror r0 │ │ │ │ - rsbeq lr, sl, r0, lsl r3 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xfffff5d4 │ │ │ │ rsbseq r9, fp, ip, asr #11 │ │ │ │ rsbeq r6, r6, r0, lsl r0 │ │ │ │ - rsbeq lr, sl, r4, lsr #5 │ │ │ │ - rsbeq r1, r8, r0, ror ip │ │ │ │ - strheq r0, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r0, r8, r0, lsr #25 │ │ │ │ - strheq r0, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, sl, r0, lsl #29 │ │ │ │ + strheq lr, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + rsbseq r9, fp, ip, ror #10 │ │ │ │ + strheq r5, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, sl, r4, asr #4 │ │ │ │ + rsbeq r1, r8, r0, lsl ip │ │ │ │ + rsbeq r0, r8, r0, asr ip │ │ │ │ + rsbeq r0, r8, r0, asr #24 │ │ │ │ + rsbeq r0, r8, r0, asr ip │ │ │ │ + rsbeq sp, sl, r0, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addeq ip, r5, r4, ror r2 │ │ │ │ - strheq r1, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r8, ip, ror fp │ │ │ │ + rsbeq r1, r8, r8, asr fp │ │ │ │ + rsbeq r1, r8, ip, lsl fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r9, fp, r0, ror #7 │ │ │ │ rsbeq r1, r8, r4, asr sl │ │ │ │ - rsbeq r1, r8, r8, lsr sl │ │ │ │ + rsbseq r9, fp, r0, lsl #7 │ │ │ │ + strdeq r1, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r1, [r8], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 374330 │ │ │ │ ldr r2, [pc, #136] @ 374334 │ │ │ │ ldr r1, [pc, #136] @ 374338 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -296241,30 +296241,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, fp, r0, ror #5 │ │ │ │ - rsbeq r1, r8, r0, asr #17 │ │ │ │ - rsbeq r1, r8, r0, ror #17 │ │ │ │ + rsbseq r9, fp, r0, lsl #5 │ │ │ │ + rsbeq r1, r8, r0, ror #16 │ │ │ │ + rsbeq r1, r8, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #60] @ 37439c │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -296354,28 +296354,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 375024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37459c │ │ │ │ ldr r3, [pc, #2800] @ 375028 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 374da0 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -296577,15 +296577,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37501c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 374474 │ │ │ │ ldr r0, [pc, #2028] @ 37505c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 374474 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3747d4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -296796,15 +296796,15 @@ │ │ │ │ b 37447c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 37447c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 37447c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -297024,15 +297024,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 375080 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37459c │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -297065,46 +297065,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r6, r3, ip, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r3, ip, asr #20 │ │ │ │ - rsbseq r8, fp, r4, lsr fp │ │ │ │ + ldrsbeq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r8, r8, lsl #15 │ │ │ │ + rsbeq r1, r8, r8, lsr #14 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r6, r3, r0, lsl #17 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, r2, asr #19 │ │ │ │ - rsbseq r8, fp, r4, asr #19 │ │ │ │ + rsbseq r8, fp, r2, ror #18 │ │ │ │ + rsbseq r8, fp, r4, ror #18 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq r8, fp, r4, ror #19 │ │ │ │ + rsbseq r8, fp, r4, lsl #19 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r1, r8, r8, lsl r4 │ │ │ │ + strheq r1, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq r8, fp, r0, lsr r5 │ │ │ │ + ldrsbeq r8, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - ldrsheq r8, [fp], #-50 @ 0xffffffce @ │ │ │ │ - rsbseq r8, fp, r0, lsr r7 │ │ │ │ - rsbeq r8, r7, r0, ror r2 │ │ │ │ - rsbeq r0, r8, r0, lsl #27 │ │ │ │ - rsbseq r8, fp, r0, lsr #11 │ │ │ │ - rsbeq r7, r7, ip, lsr pc │ │ │ │ - rsbeq r7, r7, r0, asr pc │ │ │ │ + @ instruction: 0x007b8392 │ │ │ │ + ldrsbeq r8, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r7, r0, lsl r2 │ │ │ │ + rsbeq r0, r8, r0, lsr #26 │ │ │ │ + rsbseq r8, fp, r0, asr #10 │ │ │ │ + ldrdeq r7, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 376078 │ │ │ │ @@ -298041,27 +298041,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 376128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 375168 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37510c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -298102,15 +298102,15 @@ │ │ │ │ beq 375320 │ │ │ │ b 375778 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37510c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr r2, [pc, #228] @ 376134 │ │ │ │ ldr r3, [pc, #40] @ 37607c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298123,22 +298123,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r3, r4, asr #26 │ │ │ │ addseq r5, r3, r0, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq r8, fp, r6, rrx │ │ │ │ + rsbseq r8, fp, r6 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, r0, ror r0 │ │ │ │ - rsbseq r8, fp, r2, lsl r1 │ │ │ │ - ldrheq r8, [fp], #-22 @ 0xffffffea @ │ │ │ │ + rsbseq r8, fp, r0, lsl r0 │ │ │ │ + ldrheq r8, [fp], #-2 @ │ │ │ │ + rsbseq r8, fp, r6, asr r1 │ │ │ │ addseq r5, r3, ip, lsr #22 │ │ │ │ - rsbseq r8, fp, ip, ror #2 │ │ │ │ + rsbseq r8, fp, ip, lsl #2 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r5, r3, ip, lsl #20 │ │ │ │ addseq r5, r3, r0, ror r9 │ │ │ │ addseq r5, r3, r0, asr #14 │ │ │ │ addseq r5, r3, ip, asr #13 │ │ │ │ addseq r5, r3, r8, ror r6 │ │ │ │ @@ -298159,33 +298159,33 @@ │ │ │ │ @ instruction: 0x009351d4 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r5, r3, r0, lsl r1 │ │ │ │ addseq r4, r3, r8, ror #31 │ │ │ │ andeq r2, r0, ip, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r7, r8, lsl #27 │ │ │ │ + rsbeq pc, r7, r8, lsr #26 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r4, r3, r0, lsr #28 │ │ │ │ @ instruction: 0x00934dd4 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r4, r3, r0, lsr #20 │ │ │ │ - rsbeq pc, r7, r8, ror r8 @ │ │ │ │ + rsbeq pc, r7, r8, lsl r8 @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r4, r3, r8, lsr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, ip, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r7, r8, lsr #13 │ │ │ │ - @ instruction: 0x007b6e9c │ │ │ │ - rsbseq r6, fp, r0, lsr #28 │ │ │ │ - rsbeq r6, r7, r0, ror #18 │ │ │ │ - ldrsheq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00676794 │ │ │ │ - rsbeq r6, r7, r8, lsr #15 │ │ │ │ + rsbeq pc, r7, r8, asr #12 │ │ │ │ + rsbseq r6, fp, ip, lsr lr │ │ │ │ + rsbseq r6, fp, r0, asr #27 │ │ │ │ + rsbeq r6, r7, r0, lsl #18 │ │ │ │ + @ instruction: 0x007b6d98 │ │ │ │ + rsbeq r6, r7, r4, lsr r7 │ │ │ │ + rsbeq r6, r7, r8, asr #14 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 376138 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -298394,15 +298394,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 376140 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 375168 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 376144 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 370050 │ │ │ │ @@ -298518,15 +298518,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 375778 │ │ │ │ ldr r0, [pc, #-1380] @ 376158 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37510c │ │ │ │ ldr r3, [pc, #-1416] @ 37615c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -298666,15 +298666,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37715c │ │ │ │ ldr r0, [pc, #2204] @ 3771a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [pc, #2176] @ 377198 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3769c4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 376e00 │ │ │ │ @@ -298714,15 +298714,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37715c │ │ │ │ ldr r0, [pc, #2028] @ 3771ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 376904 │ │ │ │ ldr r0, [pc, #2020] @ 3771b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 376924 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -298755,15 +298755,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3771b8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [pc, #1820] @ 377198 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 376924 │ │ │ │ cmp sl, #0 │ │ │ │ bne 376a1c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -299130,15 +299130,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ b 376bb0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 253168 │ │ │ │ mov r9, r0 │ │ │ │ @@ -299148,15 +299148,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70bd04 │ │ │ │ + bl 70bca4 │ │ │ │ b 376dd8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -299211,51 +299211,51 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addseq r4, r3, r0, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r3, r4, lsl r6 │ │ │ │ - ldrsbeq r6, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, fp, r4, ror sp │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, r4, asr #10 │ │ │ │ - rsbeq pc, r7, r4, ror #9 │ │ │ │ + rsbeq pc, r7, r4, lsl #9 │ │ │ │ @ instruction: 0x009344f0 │ │ │ │ addseq r4, r3, r8, lsl #9 │ │ │ │ - rsbeq pc, r7, r4, lsl r4 @ │ │ │ │ - ldrdeq pc, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq pc, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r7, ip, ror r3 @ │ │ │ │ addseq r4, r3, ip, ror #7 │ │ │ │ - strheq pc, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r7, ip, asr r3 @ │ │ │ │ addseq r4, r3, ip, lsl r0 │ │ │ │ - @ instruction: 0x0067ef98 │ │ │ │ + rsbeq lr, r7, r8, lsr pc │ │ │ │ addseq r3, r3, r4, lsr #31 │ │ │ │ - rsbeq lr, r7, r8, ror #30 │ │ │ │ - rsbseq r6, fp, r8, lsr #9 │ │ │ │ - rsbeq r5, r7, r4, ror #30 │ │ │ │ + rsbeq lr, r7, r8, lsl #30 │ │ │ │ + rsbseq r6, fp, r8, asr #8 │ │ │ │ + rsbeq r5, r7, r4, lsl #30 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003771d8 : │ │ │ │ ldr r0, [pc, #4] @ 3771e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq r4, r0, r8, ror #25 │ │ │ │ + rsbseq r4, r0, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 37721c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ umulleq r9, r5, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 37728c │ │ │ │ mov r4, r1 │ │ │ │ @@ -299263,30 +299263,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 377294 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, fp, ip, ror #7 │ │ │ │ - rsbeq r9, r7, r0, lsl r4 │ │ │ │ - rsbeq r9, r7, r4, lsr #8 │ │ │ │ + rsbseq r6, fp, ip, lsl #7 │ │ │ │ + strheq r9, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r9, r7, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 329064 │ │ │ │ @@ -299325,32 +299325,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #60] @ 377398 │ │ │ │ ldr r1, [pc, #60] @ 37739c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #40] @ 3773a0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f284 │ │ │ │ - ldrsheq r6, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00662c98 │ │ │ │ - rsbeq sl, sl, r4, lsr pc │ │ │ │ + b 74f224 │ │ │ │ + @ instruction: 0x007b629c │ │ │ │ + rsbeq r2, r6, r8, lsr ip │ │ │ │ + ldrdeq sl, [sl], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ addseq r2, r1, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299362,71 +299362,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #392] @ 377578 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 37757c │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #348] @ 377580 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 377584 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #312] @ 377588 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r3, [pc, #248] @ 37758c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 377590 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 32922c │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -299456,29 +299456,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 377560 │ │ │ │ ldr r2, [pc, #68] @ 377594 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e7c8 │ │ │ │ - bl 718088 │ │ │ │ + b 70e768 │ │ │ │ + bl 718028 │ │ │ │ mov r1, r0 │ │ │ │ b 377548 │ │ │ │ - rsbseq r6, fp, r0, ror r2 │ │ │ │ - rsbeq lr, r7, r4, ror sl │ │ │ │ - rsbeq lr, r7, r8, lsl #21 │ │ │ │ - rsbeq lr, r7, r4, ror sl │ │ │ │ + rsbseq r6, fp, r0, lsl r2 │ │ │ │ + rsbeq lr, r7, r4, lsl sl │ │ │ │ + rsbeq lr, r7, r8, lsr #20 │ │ │ │ + rsbeq lr, r7, r4, lsl sl │ │ │ │ addseq r3, r3, r8, lsl sl │ │ │ │ - rsbeq lr, r7, ip, asr sl │ │ │ │ - rsbseq r5, r5, ip, ror #10 │ │ │ │ + strdeq lr, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r5, ip, lsl #10 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq r5, r5, r0, asr r4 │ │ │ │ + ldrsheq r5, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3776c0 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -299562,15 +299562,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 377760 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 377748 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -299583,33 +299583,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 377764 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ - rsbseq r5, fp, r4, asr pc │ │ │ │ - rsbeq lr, r7, r4, asr #14 │ │ │ │ - rsbeq lr, r7, r4, lsl #15 │ │ │ │ - rsbeq lr, r7, r0, asr r7 │ │ │ │ + ldrsheq r5, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r7, r4, ror #13 │ │ │ │ + rsbeq lr, r7, r4, lsr #14 │ │ │ │ + strdeq lr, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3777e8 │ │ │ │ ldr r2, [pc, #104] @ 3777ec │ │ │ │ ldr r1, [pc, #104] @ 3777f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -299619,17 +299619,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, ip, lsr #29 │ │ │ │ - rsbeq lr, r7, ip, lsr #13 │ │ │ │ - rsbeq lr, r7, r0, asr #13 │ │ │ │ + rsbseq r5, fp, ip, asr #28 │ │ │ │ + rsbeq lr, r7, ip, asr #12 │ │ │ │ + rsbeq lr, r7, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 377890 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -299638,15 +299638,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 377898 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 37785c │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -299661,17 +299661,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r4, lsr #28 │ │ │ │ - rsbeq lr, r7, r8, lsr r6 │ │ │ │ - rsbeq lr, r7, r4, lsl r6 │ │ │ │ + rsbseq r5, fp, r4, asr #27 │ │ │ │ + ldrdeq lr, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq lr, [r7], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3779bc │ │ │ │ ldr r7, [pc, #264] @ 3779c0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -299680,47 +299680,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #224] @ 3779c8 │ │ │ │ ldr r1, [pc, #224] @ 3779cc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #184] @ 3779d0 │ │ │ │ ldr r1, [pc, #184] @ 3779d4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r2, [pc, #152] @ 3779d8 │ │ │ │ ldr r1, [pc, #152] @ 3779dc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fd2c │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -299730,29 +299730,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe2c │ │ │ │ - rsbseq r5, fp, ip, ror sp │ │ │ │ - @ instruction: 0x0067e594 │ │ │ │ - rsbeq lr, r7, ip, ror #10 │ │ │ │ - rsbeq r5, r7, r4, asr #17 │ │ │ │ - ldrdeq r5, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r7, ip, asr #10 │ │ │ │ - strheq lr, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, r7, r0, asr #10 │ │ │ │ - @ instruction: 0x0067e598 │ │ │ │ + rsbseq r5, fp, ip, lsl sp │ │ │ │ + rsbeq lr, r7, r4, lsr r5 │ │ │ │ + rsbeq lr, r7, ip, lsl #10 │ │ │ │ + rsbeq r5, r7, r4, ror #16 │ │ │ │ + rsbeq r5, r7, r4, ror r8 │ │ │ │ + rsbeq lr, r7, ip, ror #9 │ │ │ │ + rsbeq lr, r7, r4, asr r5 │ │ │ │ + rsbeq lr, r7, r0, ror #9 │ │ │ │ + rsbeq lr, r7, r8, lsr r5 │ │ │ │ addeq r8, r5, r4, lsl #20 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -299760,15 +299760,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 377dc8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -299791,27 +299791,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r7, [pc, #812] @ 377dd0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 377acc │ │ │ │ ldr r3, [pc, #788] @ 377dd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299821,15 +299821,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 71471c │ │ │ │ + bl 7146bc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 377c18 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -299842,17 +299842,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7181e4 │ │ │ │ + bl 718184 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 377da4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -299873,69 +299873,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [r9] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b90 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 377ddc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 377b90 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377ca8 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377ca8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 7178dc │ │ │ │ + bl 71787c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 254080 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 377da4 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 377b98 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b98 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 377ddc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 377b98 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b2c │ │ │ │ mov r0, sl │ │ │ │ - bl 709158 │ │ │ │ + bl 7090f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377c30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 377b2c │ │ │ │ ldr r3, [pc, #264] @ 377de0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299971,27 +299971,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 377df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 377ce4 │ │ │ │ ldr r0, [pc, #96] @ 377df4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 377ce4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 377df8 │ │ │ │ ldr r1, [pc, #76] @ 377dfc │ │ │ │ ldr r0, [pc, #76] @ 377e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -300005,19 +300005,19 @@ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ addseq r3, r3, r0, lsl #5 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0067e194 │ │ │ │ - strheq lr, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, fp, r0, lsl #17 │ │ │ │ - rsbeq pc, r6, r4, lsr #9 │ │ │ │ - strheq pc, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, r7, r4, lsr r1 │ │ │ │ + rsbeq lr, r7, r8, asr r1 │ │ │ │ + rsbseq r5, fp, r0, lsr #16 │ │ │ │ + rsbeq pc, r6, r4, asr #8 │ │ │ │ + rsbeq pc, r6, r8, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 378018 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -300027,30 +300027,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 377e70 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 377ea8 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -300080,15 +300080,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 378008 │ │ │ │ @@ -300119,15 +300119,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 377ec8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 377298 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -300143,17 +300143,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 377ff0 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 377ff0 │ │ │ │ - rsbseq r5, fp, r4, lsl r8 │ │ │ │ - rsbeq lr, r7, ip, lsr #32 │ │ │ │ - rsbeq lr, r7, r8 │ │ │ │ + ldrheq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r7, ip, asr #31 │ │ │ │ + rsbeq sp, r7, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 37842c │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -300235,15 +300235,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -300311,15 +300311,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 718658 │ │ │ │ + bl 7185f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -300346,15 +300346,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3781fc │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -300408,15 +300408,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 378158 │ │ │ │ bge fee22ee0 <__bss_end__@@Base+0xfe05a310> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 378440 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r8, r5, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #12 │ │ │ │ orr r1, r1, r3, lsl #20 │ │ │ │ @@ -300466,15 +300466,15 @@ │ │ │ │ ldr r1, [pc, #968] @ 3788d8 │ │ │ │ ldr r0, [pc, #968] @ 3788dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 378540 │ │ │ │ ldr r3, [pc, #928] @ 3788d4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 37873c │ │ │ │ mov r0, #0 │ │ │ │ @@ -300489,15 +300489,15 @@ │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 378540 │ │ │ │ ldr r1, [pc, #876] @ 3788e0 │ │ │ │ ldr r0, [pc, #876] @ 3788e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 378540 │ │ │ │ subs r2, r3, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3784f4 │ │ │ │ subs r1, r3, #260 @ 0x104 │ │ │ │ @@ -300605,15 +300605,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #424] @ 3788ec │ │ │ │ ldr r0, [pc, #424] @ 3788f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 378540 │ │ │ │ add ip, ip, ip, lsl #3 │ │ │ │ add ip, r0, ip, lsl #3 │ │ │ │ ldr r0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r1, [ip, #972] @ 0x3cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -300627,15 +300627,15 @@ │ │ │ │ ldr r1, [pc, #352] @ 3788f4 │ │ │ │ ldr r0, [pc, #352] @ 3788f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 378540 │ │ │ │ ldr r2, [pc, #324] @ 3788fc │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 3784f4 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ @@ -300703,24 +300703,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009329bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r5, fp, r4, lsr #4 │ │ │ │ - ldrdeq sp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r5, fp, r0, asr #3 │ │ │ │ - rsbeq sp, r7, r4, lsr #21 │ │ │ │ - rsbseq r5, fp, ip, lsl #2 │ │ │ │ - ldrsheq r4, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, r7, r8, ror #16 │ │ │ │ - rsbseq r4, fp, r0, lsr #31 │ │ │ │ - rsbeq sp, r7, r0, lsr r8 │ │ │ │ - rsbseq r4, fp, r6, lsr #30 │ │ │ │ + rsbseq r5, fp, r4, asr #3 │ │ │ │ + rsbeq sp, r7, ip, ror sl │ │ │ │ + rsbseq r5, fp, r0, ror #2 │ │ │ │ + rsbeq sp, r7, r4, asr #20 │ │ │ │ + rsbseq r5, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x007b4f90 │ │ │ │ + rsbeq sp, r7, r8, lsl #16 │ │ │ │ + rsbseq r4, fp, r0, asr #30 │ │ │ │ + ldrdeq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r4, fp, r6, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #1896] @ 379080 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1892] @ 379084 │ │ │ │ @@ -300829,15 +300829,15 @@ │ │ │ │ ldr r0, [pc, #1516] @ 3790a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ subs r0, r2, #264 @ 0x108 │ │ │ │ sbc r6, r6, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs r6, r6, #0 │ │ │ │ bcs 378af8 │ │ │ │ ldr r1, [pc, #1468] @ 3790ac │ │ │ │ lsr r1, r1, r0 │ │ │ │ @@ -300861,15 +300861,15 @@ │ │ │ │ ldr r0, [pc, #1404] @ 3790b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r4, r5, r4, lsl #3 │ │ │ │ str r1, [r4, #976] @ 0x3d0 │ │ │ │ str lr, [r4, #980] @ 0x3d4 │ │ │ │ b 378a38 │ │ │ │ subs r0, r2, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ @@ -300967,25 +300967,25 @@ │ │ │ │ ldr r3, [pc, #1004] @ 3790d0 │ │ │ │ add r6, r5, r4, lsl #3 │ │ │ │ bics r3, r3, r7 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ and r8, r7, #32768 @ 0x8000 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ beq 378d1c │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 378fc0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378a38 │ │ │ │ cmp r0, #0 │ │ │ │ str r1, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301043,15 +301043,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ lsl sl, r3, sl │ │ │ │ asr fp, sl, #31 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r8, #1016] @ 0x3f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str ip, [r8, #984] @ 0x3d8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ bic r7, r7, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -301083,20 +301083,20 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ mov ip, #1 │ │ │ │ ldrd r0, [r7] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {sl, fp, ip} │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ ldr r0, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r1, [r8, #1012] @ 0x3f4 │ │ │ │ adds r0, sl, r0 │ │ │ │ adc r1, fp, r1 │ │ │ │ str r0, [r8, #1008] @ 0x3f0 │ │ │ │ str r1, [r8, #1012] @ 0x3f4 │ │ │ │ ldr r2, [r7] │ │ │ │ @@ -301146,39 +301146,39 @@ │ │ │ │ ldr r7, [r3, #952] @ 0x3b8 │ │ │ │ mov r2, #3 │ │ │ │ bic r7, r7, #2 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378df4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 378d24 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ mla r6, r4, r6, r5 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r7, r6, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r7] │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov sl, r8 │ │ │ │ add r8, r6, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 718c78 │ │ │ │ + bl 718c18 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, sl │ │ │ │ str r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r6, #1000] @ 0x3e8 │ │ │ │ @@ -301198,29 +301198,29 @@ │ │ │ │ str r3, [r6, #996] @ 0x3e4 │ │ │ │ b 378f54 │ │ │ │ addseq r2, r3, r8, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r3, ip, ror #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r2, r3, r8, lsr r4 │ │ │ │ - rsbseq r4, fp, r4, lsr #26 │ │ │ │ - rsbeq sp, r7, r0, ror #11 │ │ │ │ + rsbseq r4, fp, r4, asr #25 │ │ │ │ + rsbeq sp, r7, r0, lsl #11 │ │ │ │ addseq r2, r3, r4, ror #7 │ │ │ │ umullseq r2, r3, r0, r3 │ │ │ │ - rsbseq r4, fp, ip, ror ip │ │ │ │ - rsbeq sp, r7, r4, lsl #11 │ │ │ │ + rsbseq r4, fp, ip, lsl ip │ │ │ │ + rsbeq sp, r7, r4, lsr #10 │ │ │ │ andeq r0, r1, r1, lsl #2 │ │ │ │ addseq r2, r3, r0, lsl r3 │ │ │ │ - ldrsheq r4, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x0067d490 │ │ │ │ + @ instruction: 0x007b4b9c │ │ │ │ + rsbeq sp, r7, r0, lsr r4 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - rsbseq r4, fp, r0, lsl #23 │ │ │ │ + rsbseq r4, fp, r0, lsr #22 │ │ │ │ addseq r2, r3, r8, lsr #3 │ │ │ │ - @ instruction: 0x007b4a94 │ │ │ │ - rsbeq sp, r7, ip, lsl #6 │ │ │ │ + rsbseq r4, fp, r4, lsr sl │ │ │ │ + rsbeq sp, r7, ip, lsr #5 │ │ │ │ andmi r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 379148 │ │ │ │ ldr r2, [pc, #92] @ 37914c │ │ │ │ @@ -301228,33 +301228,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #60] @ 379154 │ │ │ │ ldr r3, [pc, #60] @ 379158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, fp, r4, asr #12 │ │ │ │ - ldrdeq r0, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, sl, ip, ror r1 │ │ │ │ - rsbeq ip, r7, ip, asr #30 │ │ │ │ + rsbseq r4, fp, r4, ror #11 │ │ │ │ + rsbeq r0, r6, ip, ror lr │ │ │ │ + rsbeq r9, sl, ip, lsl r1 │ │ │ │ + rsbeq ip, r7, ip, ror #29 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ 37925c │ │ │ │ ldr r8, [pc, #232] @ 379260 │ │ │ │ @@ -301264,15 +301264,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #136 @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #456 @ 0x1c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [pc, #184] @ 379268 │ │ │ │ mov r8, #1048576 @ 0x100000 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #176] @ 37926c │ │ │ │ ldr r8, [pc, #176] @ 379270 │ │ │ │ @@ -301282,118 +301282,118 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ bl 33fe2c │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ add r5, r5, #952 @ 0x3b8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 33fd2c │ │ │ │ cmp r4, r5 │ │ │ │ bne 379210 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r4, fp, r0, asr #11 │ │ │ │ - rsbeq ip, r7, ip, lsl pc │ │ │ │ - strdeq ip, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r4, fp, r0, ror #10 │ │ │ │ + strheq ip, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0067ce98 │ │ │ │ umulleq r7, r5, ip, r2 │ │ │ │ - rsbeq r3, r7, ip, ror #31 │ │ │ │ - rsbeq r4, r7, r0 │ │ │ │ + rsbeq r3, r7, ip, lsl #31 │ │ │ │ + rsbeq r3, r7, r0, lsr #31 │ │ │ │ ldr r0, [pc, #4] @ 379280 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, r5, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 379328 │ │ │ │ ldr r2, [pc, #140] @ 37932c │ │ │ │ ldr r1, [pc, #140] @ 379330 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #112] @ 379334 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #96] @ 379338 │ │ │ │ ldr r2, [pc, #96] @ 37933c │ │ │ │ ldr r1, [pc, #96] @ 379340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #64] @ 379344 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r4, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r6, r8, lsr #26 │ │ │ │ - rsbeq r8, sl, r8, asr #31 │ │ │ │ + rsbseq r4, fp, ip, asr r5 │ │ │ │ + rsbeq r0, r6, r8, asr #25 │ │ │ │ + rsbeq r8, sl, r8, ror #30 │ │ │ │ addseq r0, r1, ip, ror r4 │ │ │ │ addeq r7, r5, r0, ror #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsbeq ip, r7, r8, lsr #27 │ │ │ │ + rsbeq ip, r7, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3793fc │ │ │ │ ldr r2, [pc, #156] @ 379400 │ │ │ │ ldr r1, [pc, #156] @ 379404 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r0, #1248 @ 0x4e0 │ │ │ │ str r3, [r0, #1176] @ 0x498 │ │ │ │ str r3, [r0, #1180] @ 0x49c │ │ │ │ str r3, [r0, #1184] @ 0x4a0 │ │ │ │ @@ -301416,17 +301416,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r4, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, r7, r4, asr #26 │ │ │ │ - rsbeq ip, r7, r0, ror #26 │ │ │ │ + @ instruction: 0x007b449c │ │ │ │ + rsbeq ip, r7, r4, ror #25 │ │ │ │ + rsbeq ip, r7, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #336] @ 379570 │ │ │ │ ldr r5, [pc, #336] @ 379574 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -301435,15 +301435,15 @@ │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ ldr r2, [pc, #292] @ 37957c │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r9, [pc, #284] @ 379580 │ │ │ │ ldr sl, [pc, #284] @ 379584 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301453,34 +301453,34 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r5, [sp] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ bl 33fe2c │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3794fc │ │ │ │ add r5, r6, #920 @ 0x398 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ bl 33fd2c │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ bcc 3794c8 │ │ │ │ @@ -301492,40 +301492,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #92] @ 379594 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b154 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r6, #1040 @ 0x410 │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 32b304 │ │ │ │ - rsbseq r4, fp, r0, asr #8 │ │ │ │ - rsbeq ip, r7, r4, lsr #25 │ │ │ │ - rsbeq ip, r7, r0, lsl #25 │ │ │ │ + rsbseq r4, fp, r0, ror #7 │ │ │ │ + rsbeq ip, r7, r4, asr #24 │ │ │ │ + rsbeq ip, r7, r0, lsr #24 │ │ │ │ addeq r7, r5, r8, asr r0 │ │ │ │ - rsbeq r3, r7, r4, asr #26 │ │ │ │ - rsbeq r3, r7, r8, asr sp │ │ │ │ - rsbseq r4, fp, r8, asr r3 │ │ │ │ - rsbeq r0, r6, ip, asr #21 │ │ │ │ - rsbeq r8, sl, ip, ror #26 │ │ │ │ + rsbeq r3, r7, r4, ror #25 │ │ │ │ + strdeq r3, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r4, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, r6, ip, ror #20 │ │ │ │ + rsbeq r8, sl, ip, lsl #26 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #644] @ 379834 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -301543,15 +301543,15 @@ │ │ │ │ ldr r2, [pc, #604] @ 379840 │ │ │ │ ldr r1, [pc, #604] @ 379844 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #588] @ 379848 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r4, #65 @ 0x41 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bcc 37962c │ │ │ │ ldr r3, [pc, #568] @ 37984c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -301657,59 +301657,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379664 │ │ │ │ ldr r1, [pc, #112] @ 379868 │ │ │ │ ldr r0, [pc, #112] @ 37986c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379620 │ │ │ │ ldr r0, [pc, #84] @ 379870 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379664 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r4, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, fp, r0, asr r2 │ │ │ │ addseq r1, r3, r0, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, asr #21 │ │ │ │ - rsbeq ip, r7, r4, ror #21 │ │ │ │ + rsbeq ip, r7, ip, ror #20 │ │ │ │ + rsbeq ip, r7, r4, lsl #21 │ │ │ │ addseq r1, r3, r0, lsr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrheq r4, [fp], #-16 @ │ │ │ │ + rsbseq r4, fp, r0, asr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009317b8 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, lsl r9 │ │ │ │ - rsbseq r4, fp, r8, rrx │ │ │ │ - rsbeq ip, r7, r0, ror #17 │ │ │ │ - rsbeq ip, r7, r0, lsr #18 │ │ │ │ + strheq ip, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, fp, r8 │ │ │ │ + rsbeq ip, r7, r0, lsl #17 │ │ │ │ + rsbeq ip, r7, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #920] @ 379c24 │ │ │ │ ldr r3, [r0, #1252] @ 0x4e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -301737,15 +301737,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 379bdc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r9, lsl #2] │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr r0, [fp, #1228] @ 0x4cc │ │ │ │ ldr r1, [fp, #1204] @ 0x4b4 │ │ │ │ ldr r2, [fp, #1212] @ 0x4bc │ │ │ │ ldr sl, [fp, #1176] @ 0x498 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -301859,15 +301859,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, #1 │ │ │ │ ands r3, r4, r9, lsl r5 │ │ │ │ movne r8, #1 │ │ │ │ moveq r8, #0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ mov r1, r8 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 379b4c │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r5, r5, #1 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -301908,55 +301908,55 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 379c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379af8 │ │ │ │ ldr r0, [pc, #100] @ 379c48 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3798f4 │ │ │ │ cmp lr, #0 │ │ │ │ beq 379920 │ │ │ │ b 3798f4 │ │ │ │ ldr r0, [pc, #72] @ 379c4c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379af8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 256120 │ │ │ │ umullseq r1, r3, r4, r5 │ │ │ │ addseq r1, r3, ip, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r3, r0, lsl r3 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r7, r8, lsl #11 │ │ │ │ - rsbeq ip, r7, ip, asr #11 │ │ │ │ + rsbeq ip, r7, ip, asr r5 │ │ │ │ + rsbeq ip, r7, r8, lsr #10 │ │ │ │ + rsbeq ip, r7, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #580] @ 379eb0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -301973,15 +301973,15 @@ │ │ │ │ ldr r2, [pc, #548] @ 379ec0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #520] @ 379ec4 │ │ │ │ ldr r3, [pc, #520] @ 379ec8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302074,57 +302074,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379cd4 │ │ │ │ ldr r1, [pc, #112] @ 379ee4 │ │ │ │ ldr r0, [pc, #112] @ 379ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379cfc │ │ │ │ ldr r0, [pc, #84] @ 379eec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379cd4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009311b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r3, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq ip, r7, ip, lsr #8 │ │ │ │ - rsbeq ip, r7, r4, lsl r4 │ │ │ │ + rsbseq r3, fp, r0, ror fp │ │ │ │ + rsbeq ip, r7, ip, asr #7 │ │ │ │ + strheq ip, [r7], #-52 @ 0xffffffcc @ │ │ │ │ addseq r1, r3, r8, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r1, r3, r0, lsr #2 │ │ │ │ - rsbseq r3, fp, sp, ror #21 │ │ │ │ + rsbseq r3, fp, sp, lsl #21 │ │ │ │ andeq r4, r0, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r4, lsr #7 │ │ │ │ - rsbseq r3, fp, ip, ror #19 │ │ │ │ - strdeq ip, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r7, r8, lsr #7 │ │ │ │ + rsbeq ip, r7, r4, asr #6 │ │ │ │ + rsbseq r3, fp, ip, lsl #19 │ │ │ │ + @ instruction: 0x0067c398 │ │ │ │ + rsbeq ip, r7, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 37a0c0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -302140,15 +302140,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #380] @ 37a0d4 │ │ │ │ ldr r3, [pc, #380] @ 37a0d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302206,57 +302206,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 37a0ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379f70 │ │ │ │ ldr r0, [pc, #108] @ 37a0f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 379f70 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 37a0f4 │ │ │ │ ldr r1, [pc, #80] @ 37a0f8 │ │ │ │ ldr r0, [pc, #80] @ 37a0fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 37a100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r3, fp, r8, asr r9 │ │ │ │ + ldrsheq r3, [fp], #-136 @ 0xffffff78 @ │ │ │ │ addseq r0, r3, r8, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0067c19c │ │ │ │ - rsbeq ip, r7, r8, ror r1 │ │ │ │ + rsbeq ip, r7, ip, lsr r1 │ │ │ │ + rsbeq ip, r7, r8, lsl r1 │ │ │ │ addseq r0, r3, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, ip, asr lr │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r0, lsr #4 │ │ │ │ - rsbeq ip, r7, ip, lsr r2 │ │ │ │ - ldrheq r3, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq ip, r7, ip, lsr r2 │ │ │ │ - rsbeq ip, r7, r0, asr r2 │ │ │ │ + rsbeq ip, r7, r0, asr #3 │ │ │ │ + ldrdeq ip, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r3, fp, r8, asr r7 │ │ │ │ + ldrdeq ip, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq ip, [r7], #-16 @ │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 37a130 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ @@ -302279,24 +302279,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #132] @ 37a20c │ │ │ │ ldr r1, [pc, #132] @ 37a210 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 37a1e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -302313,30 +302313,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, fp, r4, lsl #15 │ │ │ │ - rsbeq pc, r5, r4, ror lr @ │ │ │ │ - rsbeq r8, sl, r4, lsl r1 │ │ │ │ - rsbeq sl, r7, ip, lsr fp │ │ │ │ - rsbeq ip, r7, ip, lsl r2 │ │ │ │ + rsbseq r3, fp, r4, lsr #14 │ │ │ │ + rsbeq pc, r5, r4, lsl lr @ │ │ │ │ + strheq r8, [sl], #-4 @ │ │ │ │ + ldrdeq sl, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + strheq ip, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37a240 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r6, r5, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 37a308 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -302345,54 +302345,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37a30c │ │ │ │ ldr r1, [pc, #156] @ 37a310 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #136] @ 37a314 │ │ │ │ ldr r1, [pc, #136] @ 37a318 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37a31c │ │ │ │ ldr r1, [pc, #100] @ 37a320 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #64] @ 37a324 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, fp, r8, lsl #13 │ │ │ │ - rsbeq pc, r5, r8, ror #26 │ │ │ │ - rsbeq r8, sl, r4 │ │ │ │ - rsbeq sl, r7, r4, lsr sl │ │ │ │ - rsbeq sl, r7, r8, asr #20 │ │ │ │ - strdeq ip, [r7], #-8 @ │ │ │ │ + rsbseq r3, fp, r8, lsr #12 │ │ │ │ + rsbeq pc, r5, r8, lsl #26 │ │ │ │ + rsbeq r7, sl, r4, lsr #31 │ │ │ │ + ldrdeq sl, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, r7, r8, ror #19 │ │ │ │ + @ instruction: 0x0067c098 │ │ │ │ @ instruction: 0x0090f8d4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302427,24 +302427,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 37a444 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d1e8 │ │ │ │ + bl 74d188 │ │ │ │ ldr ip, [pc, #124] @ 37a448 │ │ │ │ ldr r2, [pc, #124] @ 37a44c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #96] @ 37a450 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -302460,17 +302460,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq ip, r7, r0 │ │ │ │ - rsbseq r3, fp, r8, lsl r5 │ │ │ │ - rsbeq sl, r7, ip, ror #17 │ │ │ │ + rsbeq fp, r7, r0, lsr #31 │ │ │ │ + ldrheq r3, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r7, ip, lsl #17 │ │ │ │ addeq r6, r5, r4, ror #2 │ │ │ │ │ │ │ │ 0037a454 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -302508,23 +302508,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 37a58c │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -302546,17 +302546,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r3, fp, r4, lsr #8 │ │ │ │ - rsbeq sl, r7, r0, lsl #16 │ │ │ │ - rsbeq sl, r7, r8, lsl #16 │ │ │ │ + rsbseq r3, fp, r4, asr #7 │ │ │ │ + rsbeq sl, r7, r0, lsr #15 │ │ │ │ + rsbeq sl, r7, r8, lsr #15 │ │ │ │ │ │ │ │ 0037a590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302607,15 +302607,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ │ │ │ │ 0037a66c : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302640,15 +302640,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ │ │ │ │ 0037a6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37a8e4 │ │ │ │ @@ -302673,20 +302673,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a7a8 │ │ │ │ ldr r2, [pc, #364] @ 37a8fc │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302748,51 +302748,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #120] @ 37a910 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37a914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a79c │ │ │ │ ldr r1, [pc, #76] @ 37a918 │ │ │ │ ldr r0, [pc, #76] @ 37a91c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a79c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, ip, lsl #14 │ │ │ │ - rsbseq r3, fp, r8, lsr #3 │ │ │ │ - rsbeq sl, r7, r8, lsl #11 │ │ │ │ - @ instruction: 0x0067a59c │ │ │ │ + rsbseq r3, fp, r8, asr #2 │ │ │ │ + rsbeq sl, r7, r8, lsr #10 │ │ │ │ + rsbeq sl, r7, ip, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, r0, lsr r6 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r4, r8, lsr r0 │ │ │ │ - rsbeq fp, r7, r4, lsl #22 │ │ │ │ - rsbseq r9, r4, r4 │ │ │ │ - rsbeq fp, r7, r0, lsl fp │ │ │ │ + ldrsbeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, r7, r4, lsr #21 │ │ │ │ + rsbseq r8, r4, r4, lsr #31 │ │ │ │ + strheq fp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 37ab74 │ │ │ │ ldr r3, [pc, #568] @ 37ab78 │ │ │ │ @@ -302839,20 +302839,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ab10 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37aac8 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a9e4 │ │ │ │ ldr r2, [pc, #364] @ 37ab94 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302878,25 +302878,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 37aba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37a9c0 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 37aba8 │ │ │ │ ldr r3, [pc, #160] @ 37ab78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -302930,33 +302930,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 37a980 │ │ │ │ mov r5, #1 │ │ │ │ b 37aacc │ │ │ │ ldr r0, [pc, #76] @ 37abac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37a9c0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009304b4 │ │ │ │ - rsbeq fp, r7, r8, ror #20 │ │ │ │ - rsbseq r5, r6, ip, lsl #31 │ │ │ │ - rsbseq r2, fp, r4, asr #30 │ │ │ │ - rsbeq sl, r7, ip, lsl r3 │ │ │ │ - rsbeq sl, r7, r0, lsr r3 │ │ │ │ + rsbeq fp, r7, r8, lsl #20 │ │ │ │ + rsbseq r5, r6, ip, lsr #30 │ │ │ │ + rsbseq r2, fp, r4, ror #29 │ │ │ │ + strheq sl, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq sl, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, lsl #18 │ │ │ │ + rsbeq fp, r7, r0, lsr #17 │ │ │ │ addseq r0, r3, r0, asr r3 │ │ │ │ - rsbeq fp, r7, r0, lsl #17 │ │ │ │ + rsbeq fp, r7, r0, lsr #16 │ │ │ │ │ │ │ │ 0037abb0 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 37a920 │ │ │ │ │ │ │ │ 0037abb8 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -302995,20 +302995,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 37aca4 │ │ │ │ ldr r3, [pc, #336] @ 37adc4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -303065,48 +303065,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37add8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ac80 │ │ │ │ mov r0, r4 │ │ │ │ b 37acbc │ │ │ │ ldr r0, [pc, #68] @ 37addc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ac80 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, ip, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, r4, lsr #4 │ │ │ │ - rsbseq r2, fp, r4, asr #25 │ │ │ │ - rsbeq sl, r7, r4, lsr #1 │ │ │ │ - strheq sl, [r7], #-8 @ │ │ │ │ + rsbseq r2, fp, r4, ror #24 │ │ │ │ + rsbeq sl, r7, r4, asr #32 │ │ │ │ + rsbeq sl, r7, r8, asr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, r0, ror #2 │ │ │ │ andeq r5, r0, ip, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, ip, lsl #13 │ │ │ │ - rsbeq fp, r7, r4, lsr #13 │ │ │ │ + rsbeq fp, r7, ip, lsr #12 │ │ │ │ + rsbeq fp, r7, r4, asr #12 │ │ │ │ │ │ │ │ 0037ade0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303117,25 +303117,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #340] @ 37af80 │ │ │ │ ldr r2, [pc, #340] @ 37af84 │ │ │ │ ldr r1, [pc, #340] @ 37af88 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r6, [pc, #312] @ 37af8c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37af6c │ │ │ │ ldr r2, [pc, #296] @ 37af90 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -303182,48 +303182,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37afa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37ae74 │ │ │ │ ldr r0, [pc, #80] @ 37afa8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37ae74 │ │ │ │ mvn r0, #0 │ │ │ │ b 37ae84 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r2, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, r7, ip, lsl #29 │ │ │ │ - rsbeq r9, r7, r0, lsr #29 │ │ │ │ + rsbseq r2, fp, r4, asr sl │ │ │ │ + rsbeq r9, r7, ip, lsr #28 │ │ │ │ + rsbeq r9, r7, r0, asr #28 │ │ │ │ @ instruction: 0x0092ffd4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq pc, r2, r8, pc @ │ │ │ │ andeq r2, r0, r8, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r8, lsr #10 │ │ │ │ - rsbeq fp, r7, r0, asr r5 │ │ │ │ + rsbeq fp, r7, r8, asr #9 │ │ │ │ + strdeq fp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 0037afac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37b148 │ │ │ │ @@ -303257,25 +303257,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #260] @ 37b158 │ │ │ │ ldr r2, [pc, #260] @ 37b15c │ │ │ │ ldr r1, [pc, #260] @ 37b160 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b000 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -303304,44 +303304,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37b174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37b004 │ │ │ │ ldr r0, [pc, #68] @ 37b178 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37b004 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, asr #28 │ │ │ │ addseq pc, r2, r8, lsl lr @ │ │ │ │ - rsbseq r2, fp, ip, lsl #17 │ │ │ │ - rsbeq r9, r7, r4, ror #24 │ │ │ │ - rsbeq r9, r7, r8, ror ip │ │ │ │ + rsbseq r2, fp, ip, lsr #16 │ │ │ │ + rsbeq r9, r7, r4, lsl #24 │ │ │ │ + rsbeq r9, r7, r8, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, asr #7 │ │ │ │ - rsbeq fp, r7, r4, ror #7 │ │ │ │ + rsbeq fp, r7, r0, ror #6 │ │ │ │ + rsbeq fp, r7, r4, lsl #7 │ │ │ │ │ │ │ │ 0037b17c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 37b330 │ │ │ │ @@ -303361,20 +303361,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 37b340 │ │ │ │ ldr r7, [pc, #372] @ 37b344 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b228 │ │ │ │ ldr r2, [pc, #312] @ 37b348 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -303421,53 +303421,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [pc, #128] @ 37b35c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37b360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b220 │ │ │ │ ldr r1, [pc, #84] @ 37b364 │ │ │ │ ldr r0, [pc, #84] @ 37b368 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b220 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r2, r0, ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, ror ip @ │ │ │ │ - rsbseq r2, fp, r8, lsl r7 │ │ │ │ - strdeq r9, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r7, ip, lsl #22 │ │ │ │ + ldrheq r2, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00679a98 │ │ │ │ + rsbeq r9, r7, ip, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r8, ror #23 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r4, r4, asr r4 │ │ │ │ - rsbeq fp, r7, r4, asr #1 │ │ │ │ - rsbseq r2, r4, r8, lsl r4 │ │ │ │ - rsbeq fp, r7, ip, asr #1 │ │ │ │ + ldrsheq r2, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, r7, r4, rrx │ │ │ │ + ldrheq r2, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq fp, r7, ip, rrx │ │ │ │ │ │ │ │ 0037b36c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37b4cc │ │ │ │ @@ -303496,15 +303496,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37b4c8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ ldr r2, [pc, #224] @ 37b4e0 │ │ │ │ ldr r3, [pc, #204] @ 37b4d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303535,128 +303535,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b3c8 │ │ │ │ ldr r0, [pc, #56] @ 37b4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b3c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, asr sl @ │ │ │ │ addseq pc, r2, r4, lsr #20 │ │ │ │ andeq r3, r0, r4, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0067b09c │ │ │ │ - rsbeq fp, r7, r0, lsr #1 │ │ │ │ + rsbeq fp, r7, ip, lsr r0 │ │ │ │ + rsbeq fp, r7, r0, asr #32 │ │ │ │ │ │ │ │ 0037b4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r1, [pc, #84] @ 37b570 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74eab0 │ │ │ │ + bl 74ea50 │ │ │ │ ldr ip, [pc, #68] @ 37b574 │ │ │ │ ldr r2, [pc, #68] @ 37b578 │ │ │ │ ldr r1, [pc, #68] @ 37b57c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq pc, sp, r0, asr #21 │ │ │ │ - ldrheq r2, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r9, r7, ip, lsl #15 │ │ │ │ - rsbeq r9, r7, r0, lsr #15 │ │ │ │ + rsbeq pc, sp, r0, ror #20 │ │ │ │ + rsbseq r2, fp, r0, asr r3 │ │ │ │ + rsbeq r9, r7, ip, lsr #14 │ │ │ │ + rsbeq r9, r7, r0, asr #14 │ │ │ │ │ │ │ │ 0037b580 : │ │ │ │ - b 750a8c │ │ │ │ + b 750a2c │ │ │ │ │ │ │ │ 0037b584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r1, [pc, #124] @ 37b62c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 37b630 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74eab0 │ │ │ │ + bl 74ea50 │ │ │ │ ldr ip, [pc, #104] @ 37b634 │ │ │ │ ldr r2, [pc, #104] @ 37b638 │ │ │ │ ldr r1, [pc, #104] @ 37b63c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #72] @ 37b640 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq pc, sp, ip, lsr #20 │ │ │ │ + rsbeq pc, sp, ip, asr #19 │ │ │ │ addseq pc, r2, ip, ror #16 │ │ │ │ - rsbseq r2, fp, r4, lsl r3 │ │ │ │ - rsbeq r9, r7, ip, ror #13 │ │ │ │ - strdeq r9, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq r2, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r7, ip, lsl #13 │ │ │ │ + @ instruction: 0x0067969c │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 37b788 │ │ │ │ ldr r2, [pc, #300] @ 37b78c │ │ │ │ @@ -303715,41 +303715,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37b698 │ │ │ │ ldr r0, [pc, #60] @ 37b7b0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37b698 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsr #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, lsl #15 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r4, r5, r8, lsl pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsr #28 │ │ │ │ - rsbeq sl, r7, r4, asr #28 │ │ │ │ + rsbeq sl, r7, r8, asr #27 │ │ │ │ + rsbeq sl, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 37b90c │ │ │ │ ldr ip, [pc, #320] @ 37b910 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -303805,84 +303805,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b80c │ │ │ │ ldr r0, [pc, #68] @ 37b930 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b80c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, asr r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsr r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r0, lsl r6 @ │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsl #26 │ │ │ │ - rsbeq sl, r7, r4, lsr #26 │ │ │ │ + rsbeq sl, r7, r8, lsr #25 │ │ │ │ + rsbeq sl, r7, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 37b944 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, r5, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 37b9b8 │ │ │ │ ldr r2, [pc, #88] @ 37b9bc │ │ │ │ ldr r1, [pc, #88] @ 37b9c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #60] @ 37b9c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, fp, r0, ror #31 │ │ │ │ - rsbeq lr, r5, ip, ror #12 │ │ │ │ - rsbeq r6, sl, ip, lsl #18 │ │ │ │ - rsbeq sl, r7, r4, asr #25 │ │ │ │ + rsbseq r1, fp, r0, lsl #31 │ │ │ │ + rsbeq lr, r5, ip, lsl #12 │ │ │ │ + rsbeq r6, sl, ip, lsr #17 │ │ │ │ + rsbeq sl, r7, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 37ba84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -303890,25 +303890,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37ba88 │ │ │ │ ldr r1, [pc, #148] @ 37ba8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #128] @ 37ba90 │ │ │ │ ldr r1, [pc, #128] @ 37ba94 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #96] @ 37ba98 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37a398 │ │ │ │ ldr r1, [pc, #76] @ 37ba9c │ │ │ │ @@ -303922,20 +303922,20 @@ │ │ │ │ bl 32b154 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32b304 │ │ │ │ - rsbseq r1, fp, r8, ror #30 │ │ │ │ - rsbeq lr, r5, r4, ror #11 │ │ │ │ - rsbeq r6, sl, r0, lsl #17 │ │ │ │ - rsbeq sl, r7, ip, asr #24 │ │ │ │ - rsbeq sl, r7, ip, asr ip │ │ │ │ - rsbeq sl, r7, r0, asr ip │ │ │ │ + rsbseq r1, fp, r8, lsl #30 │ │ │ │ + rsbeq lr, r5, r4, lsl #11 │ │ │ │ + rsbeq r6, sl, r0, lsr #16 │ │ │ │ + rsbeq sl, r7, ip, ror #23 │ │ │ │ + strdeq sl, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sl, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 0037baa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -304196,22 +304196,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37c084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 37bbfc │ │ │ │ ldr r3, [pc, #400] @ 37c088 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -304229,22 +304229,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37c08c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bcbc │ │ │ │ ldr r3, [pc, #280] @ 37c090 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bdf8 │ │ │ │ @@ -304261,69 +304261,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37c094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37bdf8 │ │ │ │ ldr r0, [pc, #160] @ 37c098 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bd38 │ │ │ │ ldr r0, [pc, #140] @ 37c09c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bcbc │ │ │ │ ldr r0, [pc, #120] @ 37c0a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37bdf8 │ │ │ │ bl 2554b4 │ │ │ │ addseq pc, r2, ip, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, asr r3 @ │ │ │ │ addseq pc, r2, r4, ror #5 │ │ │ │ - rsbseq r1, fp, r4, lsr #27 │ │ │ │ + rsbseq r1, fp, r4, asr #26 │ │ │ │ addseq pc, r2, ip, asr #4 │ │ │ │ addseq pc, r2, r8, lsl #4 │ │ │ │ @ instruction: 0x0092f1d8 │ │ │ │ addseq pc, r2, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, lsr r1 @ │ │ │ │ addseq pc, r2, ip, asr #1 │ │ │ │ addseq pc, r2, r4, lsr #1 │ │ │ │ addseq pc, r2, r0, ror r0 @ │ │ │ │ @ instruction: 0x0092efd8 │ │ │ │ andeq r3, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, asr r8 │ │ │ │ + strdeq sl, [r7], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #24 │ │ │ │ - rsbeq sl, r7, r0, lsl #15 │ │ │ │ + rsbeq sl, r7, r0, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ - rsbeq sl, r7, ip, lsr #13 │ │ │ │ - rsbeq sl, r7, ip, ror #14 │ │ │ │ - rsbeq sl, r7, r0, lsl #14 │ │ │ │ - @ instruction: 0x0067a694 │ │ │ │ + rsbeq sl, r7, ip, asr #12 │ │ │ │ + rsbeq sl, r7, ip, lsl #14 │ │ │ │ + rsbeq sl, r7, r0, lsr #13 │ │ │ │ + rsbeq sl, r7, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 37baa0 │ │ │ │ @@ -304335,15 +304335,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ │ │ │ │ 0037c0f4 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -304438,50 +304438,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c1e0 │ │ │ │ ldr r0, [pc, #72] @ 37c310 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c1e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r2, r8, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r8, ror ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, ip, lsr ip │ │ │ │ andeq r2, r0, r8, lsl r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, ip, lsl #12 │ │ │ │ - rsbeq sl, r7, r0, lsl #13 │ │ │ │ + rsbeq sl, r7, ip, lsr #11 │ │ │ │ + rsbeq sl, r7, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37c454 │ │ │ │ ldr lr, [pc, #296] @ 37c458 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -304538,40 +304538,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c368 │ │ │ │ ldr r0, [pc, #56] @ 37c478 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c368 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092eaf8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092ead8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r4, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0067a59c │ │ │ │ - rsbeq sl, r7, r0, asr #11 │ │ │ │ + rsbeq sl, r7, ip, lsr r5 │ │ │ │ + rsbeq sl, r7, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -304621,15 +304621,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37c610 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37c5e4 │ │ │ │ ldr r3, [pc, #632] @ 37c7ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c5e4 │ │ │ │ @@ -304646,22 +304646,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37c7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [pc, #528] @ 37c7fc │ │ │ │ ldr r3, [pc, #492] @ 37c7dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304703,22 +304703,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37c808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c52c │ │ │ │ ldr r1, [pc, #300] @ 37c800 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37c784 │ │ │ │ ldr r1, [pc, #264] @ 37c7f0 │ │ │ │ @@ -304736,26 +304736,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37c80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c778 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37c564 │ │ │ │ @@ -304767,43 +304767,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37c650 │ │ │ │ b 37c56c │ │ │ │ ldr r0, [pc, #108] @ 37c810 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c75c │ │ │ │ ldr r0, [pc, #92] @ 37c814 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c52c │ │ │ │ ldr r0, [pc, #76] @ 37c818 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37c5e4 │ │ │ │ addseq lr, r2, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, ip, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092e8f0 │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, asr #9 │ │ │ │ + rsbeq sl, r7, r8, ror #8 │ │ │ │ addseq lr, r2, r8, lsr r8 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, ror #17 │ │ │ │ - rsbeq sl, r7, ip, lsr r4 │ │ │ │ - ldrdeq sl, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sl, r7, r8, asr #5 │ │ │ │ - rsbeq sl, r7, r8, ror r3 │ │ │ │ - rsbeq sl, r7, ip, lsl #6 │ │ │ │ + ldrdeq sl, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r7, r4, ror r2 │ │ │ │ + rsbeq sl, r7, r8, ror #4 │ │ │ │ + rsbeq sl, r7, r8, lsl r3 │ │ │ │ + rsbeq sl, r7, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37c900 │ │ │ │ mov r7, r1 │ │ │ │ @@ -304853,17 +304853,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 253138 │ │ │ │ - rsbeq sl, r7, ip, lsl r3 │ │ │ │ - rsbeq sl, r7, r0, lsl r3 │ │ │ │ - rsbeq sl, r7, r8, lsl r3 │ │ │ │ + strheq sl, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq sl, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq sl, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37cd14 │ │ │ │ ldr r3, [pc, #1008] @ 37cd18 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -305005,24 +305005,24 @@ │ │ │ │ beq 37cca4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37cd4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ca4c │ │ │ │ ldr r3, [pc, #444] @ 37cd50 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c9b4 │ │ │ │ ldr r3, [pc, #412] @ 37cd44 │ │ │ │ @@ -305039,25 +305039,25 @@ │ │ │ │ beq 37ccc8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37cd54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr ip, [r4] │ │ │ │ b 37c9b4 │ │ │ │ ldr r3, [pc, #308] @ 37cd58 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37caac │ │ │ │ @@ -305075,75 +305075,75 @@ │ │ │ │ beq 37ccec │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37cd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37caac │ │ │ │ ldr r0, [pc, #180] @ 37cd60 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ca4c │ │ │ │ ldr r0, [pc, #148] @ 37cd64 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr ip, [r4] │ │ │ │ b 37c9b4 │ │ │ │ ldr r0, [pc, #116] @ 37cd68 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37caac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092e4fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r4, ror #9 │ │ │ │ - rsbeq sl, r7, r8, lsl r2 │ │ │ │ - rsbseq r1, fp, r0, ror r0 │ │ │ │ - strdeq sl, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq sl, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, fp, r0, lsl r0 │ │ │ │ + @ instruction: 0x0067a19c │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r8, asr #8 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsl r0 │ │ │ │ + strheq r9, [r7], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sl, r7, r0, lsl #2 │ │ │ │ + rsbeq sl, r7, r0, lsr #1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - strheq r9, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, r7, r8, asr #30 │ │ │ │ - rsbeq sl, r7, r4, lsr #1 │ │ │ │ - strheq r9, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r7, ip, asr pc │ │ │ │ + rsbeq r9, r7, r8, ror #29 │ │ │ │ + rsbeq sl, r7, r4, asr #32 │ │ │ │ + rsbeq r9, r7, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -305169,18 +305169,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ addseq lr, r2, ip, asr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - strdeq r9, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00679f94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37cf74 │ │ │ │ ldr ip, [pc, #348] @ 37cf78 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305240,51 +305240,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37cf98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ce64 │ │ │ │ ldr r0, [pc, #76] @ 37cf9c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ce64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092dff4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092dfb8 │ │ │ │ andeq r1, r0, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r3, r5, ip, asr #15 │ │ │ │ + rsbeq r9, r7, ip, asr lr │ │ │ │ strheq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, r7, ip, lsl pc │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d0c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305458,15 +305458,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37d360 │ │ │ │ ldr r8, [pc, #480] @ 37d450 │ │ │ │ mov r9, r4 │ │ │ │ b 37d2a0 │ │ │ │ - bl 814120 │ │ │ │ + bl 8140c0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37d2c8 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -305556,45 +305556,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37d470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d210 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37d474 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d210 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq sp, r2, r4, lsl #22 │ │ │ │ - bl 87d868 │ │ │ │ + bl 87d868 │ │ │ │ @ instruction: 0x0092dabc │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, asr #21 │ │ │ │ - rsbeq r9, r7, r0, ror #21 │ │ │ │ + rsbeq r9, r7, r0, ror #20 │ │ │ │ + rsbeq r9, r7, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37d7a0 │ │ │ │ ldr r3, [pc, #784] @ 37d7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305684,40 +305684,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37d7b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d6f0 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 519ef0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37d4dc │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 814ba4 │ │ │ │ + bl 814b44 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37d684 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37d6c4 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 814c50 │ │ │ │ + bl 814bf0 │ │ │ │ b 37d4d0 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -305769,44 +305769,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d5f8 │ │ │ │ ldr r0, [pc, #64] @ 37d7c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d5f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq sp, r2, r4, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r8, ror #18 │ │ │ │ addseq sp, r2, r0, asr #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, r7, r0, lsl #16 │ │ │ │ + rsbeq r9, r7, r0, ror r7 │ │ │ │ + rsbeq r9, r7, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37d91c │ │ │ │ mov r7, r3 │ │ │ │ @@ -305826,15 +305826,15 @@ │ │ │ │ beq 37d838 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -305846,15 +305846,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 719928 │ │ │ │ + bl 7198c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -305880,15 +305880,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ str r7, [r4] │ │ │ │ b 37d8bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -305952,15 +305952,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37d9b4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -305986,15 +305986,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37d9bc │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -306011,23 +306011,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37d9a4 │ │ │ │ ldr r0, [pc, #416] @ 37dcac │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mvn r0, #0 │ │ │ │ b 37d9c0 │ │ │ │ ldr r0, [pc, #388] @ 37dcb0 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 37db1c │ │ │ │ ldr r3, [pc, #364] @ 37dcb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d9a4 │ │ │ │ ldr r3, [pc, #348] @ 37dcb8 │ │ │ │ @@ -306048,23 +306048,23 @@ │ │ │ │ beq 37dc68 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37dcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d9a4 │ │ │ │ ldr r3, [pc, #216] @ 37dcb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d9bc │ │ │ │ ldr r3, [pc, #216] @ 37dcc8 │ │ │ │ @@ -306085,52 +306085,52 @@ │ │ │ │ beq 37dc80 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37dccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d9bc │ │ │ │ ldr r0, [pc, #96] @ 37dcd0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d9a4 │ │ │ │ ldr r0, [pc, #76] @ 37dcd4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37d9bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092d4dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092d4b0 │ │ │ │ addseq sp, r2, ip, asr r4 │ │ │ │ - rsbeq r9, r7, ip, lsr #9 │ │ │ │ - rsbeq r9, r7, ip, ror r5 │ │ │ │ + rsbeq r9, r7, ip, asr #8 │ │ │ │ + rsbeq r9, r7, ip, lsl r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, lsr r4 │ │ │ │ + ldrdeq r9, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ - @ instruction: 0x0067949c │ │ │ │ - rsbeq r9, r7, r8, ror #7 │ │ │ │ - rsbeq r9, r7, ip, asr #9 │ │ │ │ + rsbeq r9, r7, ip, lsr r4 │ │ │ │ + rsbeq r9, r7, r8, lsl #7 │ │ │ │ + rsbeq r9, r7, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37e524 │ │ │ │ @@ -306180,15 +306180,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37e538 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37e53c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1912] @ 37e540 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -306215,15 +306215,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719928 │ │ │ │ + bl 7198c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e44c │ │ │ │ @@ -306272,15 +306272,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ ldr r2, [pc, #1552] @ 37e548 │ │ │ │ ldr r3, [pc, #1516] @ 37e528 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306431,24 +306431,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37e558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df08 │ │ │ │ ldr r3, [pc, #892] @ 37e55c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -306468,24 +306468,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37e560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37ddf4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -306512,26 +306512,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37e568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mvn r4, #0 │ │ │ │ b 37df30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37ddf4 │ │ │ │ b 37e28c │ │ │ │ ldr r1, [pc, #564] @ 37e56c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306557,53 +306557,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37e570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df08 │ │ │ │ ldr r0, [pc, #392] @ 37e574 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e264 │ │ │ │ ldr r0, [pc, #376] @ 37e578 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df08 │ │ │ │ ldr r0, [pc, #332] @ 37e57c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df08 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -306631,64 +306631,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37e584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e31c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37e588 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e31c │ │ │ │ ldr r0, [pc, #120] @ 37e58c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e31c │ │ │ │ addseq sp, r2, ip, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsheq sp, [r2], r0 │ │ │ │ - rsbseq pc, sl, ip, ror ip @ │ │ │ │ - rsbeq r4, sl, ip, lsr r1 │ │ │ │ - rsbeq ip, r5, ip, lsr #4 │ │ │ │ + rsbseq pc, sl, ip, lsl ip @ │ │ │ │ + ldrdeq r4, [sl], #-12 @ │ │ │ │ + rsbeq ip, r5, ip, asr #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq ip, r2, ip, ror #29 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, ror #2 │ │ │ │ + rsbeq r9, r7, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ - rsbeq r8, r7, r8, asr #30 │ │ │ │ + rsbeq r8, r7, r8, ror #29 │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ - rsbeq r8, r7, r4, ror #29 │ │ │ │ + rsbeq r8, r7, r4, lsl #29 │ │ │ │ muleq r0, r8, ip │ │ │ │ - strdeq r8, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, r7, r8, ror #27 │ │ │ │ - rsbeq r9, r7, ip, lsr #32 │ │ │ │ - rsbeq r8, r7, r4, asr pc │ │ │ │ + @ instruction: 0x00678f9c │ │ │ │ + rsbeq r8, r7, r8, lsl #27 │ │ │ │ + rsbeq r8, r7, ip, asr #31 │ │ │ │ + strdeq r8, [r7], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ - rsbeq r8, r7, r0, asr #27 │ │ │ │ - rsbeq r8, r7, r8, asr sp │ │ │ │ - ldrdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, r7, r0, ror #26 │ │ │ │ + strdeq r8, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r7, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -306756,33 +306756,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37e7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e620 │ │ │ │ ldr r0, [pc, #228] @ 37e7d8 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e620 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37e620 │ │ │ │ ldr r3, [pc, #184] @ 37e7dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -306802,43 +306802,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e620 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37e7e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e620 │ │ │ │ addseq ip, r2, r8, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r0, lsr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092c7fc │ │ │ │ andeq r4, r0, r4, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r0, asr lr │ │ │ │ - rsbeq r8, r7, r0, lsl #29 │ │ │ │ + strdeq r8, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ - rsbeq r8, r7, ip, lsl #26 │ │ │ │ - rsbeq r8, r7, r4, asr #26 │ │ │ │ + rsbeq r8, r7, ip, lsr #25 │ │ │ │ + rsbeq r8, r7, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -307027,30 +307027,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ecd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e998 │ │ │ │ ldr r1, [pc, #400] @ 37ecd4 │ │ │ │ ldr r3, [pc, #344] @ 37eca0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -307129,46 +307129,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37e998 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r0, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r4, ror #11 │ │ │ │ - rsbeq r8, r7, r4, asr ip │ │ │ │ - rsbeq ip, sl, r8, lsr #1 │ │ │ │ + strdeq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq ip, sl, r8, asr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r2, r0, lsl r4 │ │ │ │ - ldrsheq fp, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - strheq fp, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x0071b89c │ │ │ │ + rsbeq fp, sl, r8, asr pc │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, r5, r8, asr #16 │ │ │ │ + rsbeq ip, r5, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r8, lsr #21 │ │ │ │ - addseq ip, r2, r0, ror #5 │ │ │ │ - ldrsbeq fp, [r1], #-124 @ 0xffffff84 @ │ │ │ │ rsbeq r8, r7, r8, asr #20 │ │ │ │ - rsbseq fp, r1, r0, asr #15 │ │ │ │ - rsbeq r8, r7, ip, lsr #20 │ │ │ │ - rsbseq fp, r1, r0, ror r7 │ │ │ │ - rsbeq fp, sl, ip, lsr #28 │ │ │ │ - rsbeq r8, r7, r4, asr #19 │ │ │ │ - rsbeq r8, r7, r8, asr #19 │ │ │ │ - strheq r8, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, sl, r4, lsl #28 │ │ │ │ - @ instruction: 0x0067899c │ │ │ │ - rsbeq r8, r7, r0, lsr #19 │ │ │ │ - rsbeq sp, pc, r0, ror #4 │ │ │ │ - rsbeq r8, r7, r0, lsr #19 │ │ │ │ + addseq ip, r2, r0, ror #5 │ │ │ │ + rsbseq fp, r1, ip, ror r7 │ │ │ │ + rsbeq r8, r7, r8, ror #19 │ │ │ │ + rsbseq fp, r1, r0, ror #14 │ │ │ │ + rsbeq r8, r7, ip, asr #19 │ │ │ │ + rsbseq fp, r1, r0, lsl r7 │ │ │ │ + rsbeq fp, sl, ip, asr #27 │ │ │ │ + rsbeq r8, r7, r4, ror #18 │ │ │ │ + rsbeq r8, r7, r8, ror #18 │ │ │ │ + rsbeq r8, r7, r0, asr r9 │ │ │ │ + rsbeq fp, sl, r4, lsr #27 │ │ │ │ + rsbeq r8, r7, ip, lsr r9 │ │ │ │ + rsbeq r8, r7, r0, asr #18 │ │ │ │ + rsbeq sp, pc, r0, lsl #4 │ │ │ │ + rsbeq r8, r7, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37ef28 │ │ │ │ ldr r3, [pc, #512] @ 37ef2c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307277,42 +307277,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37ef48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ee00 │ │ │ │ ldr r0, [pc, #60] @ 37ef4c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ee00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [r2], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r0, lsr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r2, r8, lsl r0 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r0, ror r7 │ │ │ │ - @ instruction: 0x00678790 │ │ │ │ + rsbeq r8, r7, r0, lsl r7 │ │ │ │ + rsbeq r8, r7, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37f138 │ │ │ │ ldr r1, [pc, #464] @ 37f13c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307373,28 +307373,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37f14c │ │ │ │ ldr r0, [pc, #256] @ 37f150 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ ldr r2, [pc, #232] @ 37f154 │ │ │ │ ldr r3, [pc, #204] @ 37f13c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f134 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ ldr r3, [pc, #184] @ 37f158 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37efa0 │ │ │ │ ldr r3, [pc, #168] @ 37f15c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307411,43 +307411,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37f164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37efa0 │ │ │ │ ldr r0, [pc, #68] @ 37f168 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37efa0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092bebc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq fp, r2, ip, lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r2, r8, lsr #28 │ │ │ │ - ldrdeq r8, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r7, r4, ror r6 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ @ instruction: 0x0092bdb8 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, r7, r8, asr r5 │ │ │ │ + rsbeq r8, r7, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -307542,15 +307542,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 719928 │ │ │ │ + bl 7198c8 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37f740 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -307573,15 +307573,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ b 37f20c │ │ │ │ ldr r2, [pc, #3472] @ 380120 │ │ │ │ ldr r3, [pc, #3456] @ 380114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -307647,15 +307647,15 @@ │ │ │ │ beq 37f35c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 380124 │ │ │ │ ldr r0, [pc, #3208] @ 380128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r3, [pc, #3172] @ 38011c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f20c │ │ │ │ @@ -307677,24 +307677,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 380130 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f20c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37ce00 │ │ │ │ ldr r3, [pc, #2996] @ 38011c │ │ │ │ @@ -307722,27 +307722,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 380138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r3, [pc, #2824] @ 38011c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f20c │ │ │ │ @@ -307763,15 +307763,15 @@ │ │ │ │ beq 3800f8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 380140 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f530 │ │ │ │ ldr r3, [pc, #2696] @ 38011c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307795,15 +307795,15 @@ │ │ │ │ beq 380430 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 380148 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f530 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fb38 │ │ │ │ @@ -307842,15 +307842,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 380150 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f530 │ │ │ │ ldr r3, [pc, #2436] @ 380154 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -307886,29 +307886,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 38015c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37f448 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -307982,29 +307982,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 380164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f35c │ │ │ │ ldr r2, [pc, #1836] @ 380168 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -308030,29 +308030,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 38016c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37c81c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -308278,27 +308278,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 380178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fcc4 │ │ │ │ b 37fcf0 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308310,15 +308310,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 38017c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r3, [pc, #620] @ 380180 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380608 │ │ │ │ @@ -308337,30 +308337,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 380184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe0c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -308400,15 +308400,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308419,97 +308419,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 38018c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fe0c │ │ │ │ ldr r0, [pc, #200] @ 380190 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f20c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 380194 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r0, [pc, #152] @ 380198 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f20c │ │ │ │ addseq fp, r2, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r2, r4, ror ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq fp, r2, r4, sl │ │ │ │ - rsbseq lr, sl, r4, asr #10 │ │ │ │ - rsbeq r8, r7, ip, asr r7 │ │ │ │ + rsbseq lr, sl, r4, ror #9 │ │ │ │ + strdeq r8, [r7], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ - rsbeq r8, r7, ip, lsl #4 │ │ │ │ + rsbeq r8, r7, ip, lsr #3 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - rsbeq r8, r7, r4, ror #6 │ │ │ │ + rsbeq r8, r7, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ - rsbeq r8, r7, r0, asr #3 │ │ │ │ + rsbeq r8, r7, r0, ror #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x00678098 │ │ │ │ + rsbeq r8, r7, r8, lsr r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r0, lsl r1 │ │ │ │ + strheq r8, [r7], #-0 @ │ │ │ │ andeq r4, r0, ip, lsl #6 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ - strdeq r8, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00678990 │ │ │ │ andeq r2, r0, ip, asr r2 │ │ │ │ - rsbeq r8, r7, ip, asr #32 │ │ │ │ + rsbeq r7, r7, ip, ror #31 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r0, asr r0 │ │ │ │ + strdeq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ andeq r4, r0, r0, asr r4 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq r7, r7, ip, ror #26 │ │ │ │ - strdeq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r7, ip, lsl #26 │ │ │ │ + @ instruction: 0x00678390 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ - rsbeq r8, r7, r8, ror #1 │ │ │ │ + rsbeq r8, r7, r8, lsl #1 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - rsbeq r8, r7, r0, asr #1 │ │ │ │ - rsbeq r7, r7, r8, lsr #13 │ │ │ │ - ldrdeq r7, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x00677790 │ │ │ │ + rsbeq r8, r7, r0, rrx │ │ │ │ + rsbeq r7, r7, r8, asr #12 │ │ │ │ + rsbeq r7, r7, r8, ror r8 │ │ │ │ + rsbeq r7, r7, r0, lsr r7 │ │ │ │ andeq r1, r0, r0, ror #19 │ │ │ │ - rsbeq r7, r7, ip, asr #25 │ │ │ │ + rsbeq r7, r7, ip, ror #24 │ │ │ │ andeq r5, r0, ip, ror #2 │ │ │ │ - rsbeq r7, r7, r4, asr fp │ │ │ │ - rsbeq r7, r7, r0, ror #25 │ │ │ │ - rsbeq r7, r7, r4, ror #11 │ │ │ │ - rsbeq r7, r7, r0, asr #7 │ │ │ │ - ldrdeq r7, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r7, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, r7, r0, lsl #25 │ │ │ │ + rsbeq r7, r7, r4, lsl #11 │ │ │ │ + rsbeq r7, r7, r0, ror #6 │ │ │ │ + rsbeq r7, r7, r0, ror r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - strdeq r7, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00677790 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r7, r7, r0, lsl r8 │ │ │ │ - strdeq r7, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r7, r7, r8, lsr #11 │ │ │ │ - rsbeq r7, r7, r8, asr #12 │ │ │ │ - @ instruction: 0x0067789c │ │ │ │ + strheq r7, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00677494 │ │ │ │ + rsbeq r7, r7, r8, asr #10 │ │ │ │ + rsbeq r7, r7, r8, ror #11 │ │ │ │ + rsbeq r7, r7, ip, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, lsl fp │ │ │ │ - strheq r7, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, r7, r8, asr #19 │ │ │ │ - strdeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r7, r7, r0, ror #11 │ │ │ │ - @ instruction: 0x00677694 │ │ │ │ - rsbeq r7, r7, r0, lsl sl │ │ │ │ - rsbeq r7, r7, r4, asr r2 │ │ │ │ + strheq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r7, r4, asr r8 │ │ │ │ + rsbeq r7, r7, r8, ror #18 │ │ │ │ + @ instruction: 0x00677a9c │ │ │ │ + rsbeq r7, r7, r0, lsl #11 │ │ │ │ + rsbeq r7, r7, r4, lsr r6 │ │ │ │ + strheq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r7, [r7], #-20 @ 0xffffffec @ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd50 │ │ │ │ ldr r3, [pc, #-128] @ 38019c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -308530,26 +308530,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3801a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd50 │ │ │ │ ldr r3, [pc, #-284] @ 3801a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308571,33 +308571,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3801a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd40 │ │ │ │ ldr r0, [pc, #-424] @ 3801ac │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -308628,38 +308628,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3801b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fb00 │ │ │ │ ldr r0, [pc, #-644] @ 3801b4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f20c │ │ │ │ ldr r0, [pc, #-664] @ 3801b8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f20c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 380480 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -308685,26 +308685,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3801c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd10 │ │ │ │ ldr r3, [pc, #-872] @ 3801c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308726,46 +308726,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3801c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37fd40 │ │ │ │ b 3802b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3801cc │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r0, [pc, #-1060] @ 3801d0 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37f35c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308778,22 +308778,22 @@ │ │ │ │ b 37fff0 │ │ │ │ ldr r0, [pc, #-1136] @ 3801d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37feb8 │ │ │ │ ldr r0, [pc, #-1164] @ 3801d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37fd50 │ │ │ │ b 380214 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -308815,81 +308815,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3801e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fbdc │ │ │ │ ldr r0, [pc, #-1336] @ 3801e8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd50 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3801ec │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37ffb0 │ │ │ │ ldr r0, [pc, #-1392] @ 3801f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fbdc │ │ │ │ ldr r0, [pc, #-1416] @ 3801f4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd00 │ │ │ │ ldr r0, [pc, #-1440] @ 3801f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fd30 │ │ │ │ ldr r0, [pc, #-1464] @ 3801fc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fe0c │ │ │ │ ldr r0, [pc, #-1508] @ 380200 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 37fb00 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 380a4c │ │ │ │ @@ -309022,41 +309022,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3809c8 │ │ │ │ ldr r0, [pc, #72] @ 380a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3809c8 │ │ │ │ ldr r0, [pc, #60] @ 380a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3809c8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37f16c │ │ │ │ b 3809a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r7, r4, lsr #18 │ │ │ │ - rsbeq r7, r7, r4, ror #18 │ │ │ │ + rsbeq r7, r7, r4, asr #17 │ │ │ │ + rsbeq r7, r7, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37f16c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -309145,25 +309145,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 38117c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b64 │ │ │ │ ldr r3, [pc, #1328] @ 381180 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309181,25 +309181,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 381184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380b64 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 380bac │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 380bac │ │ │ │ @@ -309255,28 +309255,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 381194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380c3c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 380d64 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 380d64 │ │ │ │ @@ -309336,26 +309336,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3811a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380d64 │ │ │ │ ldr r3, [pc, #596] @ 3811a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -309374,61 +309374,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3811a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380c3c │ │ │ │ mov fp, r7 │ │ │ │ b 380c48 │ │ │ │ ldr r0, [pc, #452] @ 3811ac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380b64 │ │ │ │ ldr r0, [pc, #424] @ 3811b0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380c3c │ │ │ │ ldr r0, [pc, #400] @ 3811b4 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380fcc │ │ │ │ ldr r0, [pc, #372] @ 3811b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380c3c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 380d70 │ │ │ │ cmp r7, #0 │ │ │ │ beq 380b64 │ │ │ │ ldr r3, [pc, #316] @ 3811bc │ │ │ │ @@ -309447,15 +309447,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3811c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 380f3c │ │ │ │ mov fp, r7 │ │ │ │ b 380bb8 │ │ │ │ ldr r3, [pc, #152] @ 381178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309463,63 +309463,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3811c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380bac │ │ │ │ ldr r0, [pc, #136] @ 3811c8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38112c │ │ │ │ addseq sl, r2, r8, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r2, r4, asr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq pc, r4, ip, fp @ │ │ │ │ - rsbseq ip, sl, ip, asr #28 │ │ │ │ + rsbseq ip, sl, ip, ror #27 │ │ │ │ @ instruction: 0x0092a2b8 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, ror #16 │ │ │ │ + rsbeq r7, r7, r8, lsl #16 │ │ │ │ andeq r4, r0, r8, lsr #21 │ │ │ │ - rsbeq r7, r7, r8, lsr sl │ │ │ │ + ldrdeq r7, [r7], #-152 @ 0xffffff68 @ │ │ │ │ addeq pc, r4, r8, lsl #19 │ │ │ │ - rsbseq ip, sl, r1, lsr ip │ │ │ │ + ldrsbeq ip, [sl], #-177 @ 0xffffff4f @ │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - rsbeq r7, r7, r8, ror #15 │ │ │ │ + rsbeq r7, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r7, r7, r0, lsl #12 │ │ │ │ + rsbeq r7, r7, r0, lsr #11 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r7, r7, ip, lsr #13 │ │ │ │ - rsbeq r7, r7, r0, asr r7 │ │ │ │ - rsbeq r7, r7, r8, ror #9 │ │ │ │ - @ instruction: 0x00677698 │ │ │ │ - rsbeq r7, r7, r0, ror #11 │ │ │ │ + rsbeq r7, r7, ip, asr #12 │ │ │ │ + strdeq r7, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, r7, r8, lsl #9 │ │ │ │ + rsbeq r7, r7, r8, lsr r6 │ │ │ │ + rsbeq r7, r7, r0, lsl #11 │ │ │ │ andeq r3, r0, r0, lsr fp │ │ │ │ - ldrdeq r7, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r7, r7, r4, asr #5 │ │ │ │ - rsbeq r7, r7, r8, lsl #6 │ │ │ │ + rsbeq r7, r7, r8, ror r4 │ │ │ │ + rsbeq r7, r7, r4, ror #4 │ │ │ │ + rsbeq r7, r7, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3813d8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3813dc │ │ │ │ @@ -309606,28 +309606,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3813f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381268 │ │ │ │ ldr r3, [pc, #116] @ 3813fc │ │ │ │ ldr ip, [pc, #116] @ 381400 │ │ │ │ ldr r1, [pc, #116] @ 381404 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 381408 │ │ │ │ @@ -309640,31 +309640,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381268 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, ip, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00929bfc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00929bb4 │ │ │ │ andeq r2, r0, r0, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r0, lsl r4 │ │ │ │ - rsbseq ip, sl, r4, asr r6 │ │ │ │ - rsbeq r7, r7, r8, ror #7 │ │ │ │ - ldrdeq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq ip, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r7, r8, lsl #7 │ │ │ │ + rsbeq r5, r7, r8, ror r7 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, lsl r4 │ │ │ │ + strheq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -309700,37 +309700,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #76] @ 38150c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq pc, r4, r4, lsl r2 @ │ │ │ │ - rsbeq r7, r7, r4, ror #6 │ │ │ │ - rsbeq r7, r7, r0, asr #6 │ │ │ │ + rsbeq r7, r7, r4, lsl #6 │ │ │ │ + rsbeq r7, r7, r0, ror #5 │ │ │ │ │ │ │ │ 00381510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309768,15 +309768,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 381590 │ │ │ │ ldr r0, [pc, #212] @ 38168c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75369c │ │ │ │ + bl 75363c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 381654 │ │ │ │ ldr sl, [pc, #184] @ 381690 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -309823,17 +309823,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ ldrdeq pc, [r4], r0 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq ip, sl, r0, ror r3 │ │ │ │ - strdeq r5, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x00677194 │ │ │ │ + rsbseq ip, sl, r0, lsl r3 │ │ │ │ + @ instruction: 0x00675498 │ │ │ │ + rsbeq r7, r7, r4, lsr r1 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003816a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309847,15 +309847,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389be8 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389be8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3816d0 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253594 │ │ │ │ @@ -309939,39 +309939,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3818b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381760 │ │ │ │ ldr r0, [pc, #52] @ 3818b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381760 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009296fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009296dc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r2, ip, asr r6 │ │ │ │ andeq r4, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r6, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, r7, ip, asr #31 │ │ │ │ + rsbeq r6, r7, r0, asr pc │ │ │ │ + rsbeq r6, r7, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 382218 │ │ │ │ ldr r1, [pc, #2372] @ 38221c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310051,15 +310051,15 @@ │ │ │ │ bne 381dd8 │ │ │ │ ldr r0, [pc, #2096] @ 382238 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #2072] @ 38223c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310082,28 +310082,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 382248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381988 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 381964 │ │ │ │ @@ -310173,25 +310173,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 382260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381920 │ │ │ │ mov r0, r7 │ │ │ │ bl 381710 │ │ │ │ b 381b98 │ │ │ │ ldr r3, [pc, #1568] @ 382264 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -310210,27 +310210,27 @@ │ │ │ │ beq 3820c8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 382268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [pc, #1436] @ 38226c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3820f0 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -310357,21 +310357,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #936] @ 382294 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38197c │ │ │ │ ldr r3, [pc, #912] @ 382298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381988 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310386,34 +310386,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38229c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381988 │ │ │ │ ldr r0, [pc, #780] @ 3822a0 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381920 │ │ │ │ ldr r3, [pc, #756] @ 3822a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 381fc8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -310439,75 +310439,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3822ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381e8c │ │ │ │ ldr r0, [pc, #584] @ 3822b0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381988 │ │ │ │ ldr r0, [pc, #544] @ 3822b4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381988 │ │ │ │ tst r9, #15 │ │ │ │ bne 381d4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d1a4 │ │ │ │ b 381d4c │ │ │ │ ldr r0, [pc, #488] @ 3822b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381cc8 │ │ │ │ bl 37d104 │ │ │ │ b 381db4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 381fd4 │ │ │ │ b 381e8c │ │ │ │ ldr r0, [pc, #436] @ 3822bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381e8c │ │ │ │ ldr r2, [pc, #260] @ 38222c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 3822c0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -310518,15 +310518,15 @@ │ │ │ │ beq 382168 │ │ │ │ ldr r0, [pc, #368] @ 3822c4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381988 │ │ │ │ ldr r3, [pc, #332] @ 3822c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310543,81 +310543,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3822cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381a30 │ │ │ │ ldr r0, [pc, #208] @ 3822d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 381a30 │ │ │ │ addseq r9, r2, r0, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq ip, sl, r0, asr #32 │ │ │ │ + rsbseq fp, sl, r0, ror #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ umullseq r9, r2, r4, r4 │ │ │ │ addseq r9, r2, r0, asr #8 │ │ │ │ - rsbeq r6, r7, r8, ror #29 │ │ │ │ + rsbeq r6, r7, r8, lsl #29 │ │ │ │ addeq lr, r4, r8, lsl #25 │ │ │ │ andeq r1, r0, ip, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, ip, asr pc │ │ │ │ + strdeq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ umulleq lr, r4, r0, fp │ │ │ │ - rsbseq fp, sl, sl, asr #28 │ │ │ │ - rsbeq ip, sl, r4, lsr #8 │ │ │ │ - ldrdeq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, sl, sl, ror #27 │ │ │ │ + rsbeq ip, sl, r4, asr #7 │ │ │ │ + rsbeq r6, r7, r4, ror ip │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - rsbeq r6, r7, r0, asr ip │ │ │ │ + strdeq r6, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r4, asr #15 │ │ │ │ - strdeq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq fp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00676d94 │ │ │ │ + rsbseq fp, sl, r8, ror ip │ │ │ │ addseq r9, r2, r8, lsr #2 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, r8, rrx │ │ │ │ addseq r9, r2, ip │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r8, r2, r4, asr #31 │ │ │ │ addseq r8, r2, r0, lsl #31 │ │ │ │ - rsbeq r6, r7, ip, lsr sp │ │ │ │ - rsbeq r6, r7, r0, ror sp │ │ │ │ + ldrdeq r6, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, r7, r0, lsl sp │ │ │ │ andeq r3, r0, r8, asr lr │ │ │ │ - rsbeq r6, r7, r8, lsr sp │ │ │ │ - rsbeq r6, r7, r4, lsr #18 │ │ │ │ - rsbseq fp, sl, r6, lsl sl │ │ │ │ + ldrdeq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, r7, r4, asr #17 │ │ │ │ + ldrheq fp, [sl], #-150 @ 0xffffff6a @ │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ - strdeq r6, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, r7, r0, lsl #20 │ │ │ │ - rsbeq r6, r7, ip, ror ip │ │ │ │ - rsbeq r6, r7, r4, lsr sl │ │ │ │ - rsbeq r6, r7, r0, lsr #21 │ │ │ │ + @ instruction: 0x00676a94 │ │ │ │ + rsbeq r6, r7, r0, lsr #19 │ │ │ │ + rsbeq r6, r7, ip, lsl ip │ │ │ │ + ldrdeq r6, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r7, r0, asr #20 │ │ │ │ addeq lr, r4, r8, ror r5 │ │ │ │ - rsbeq r6, r7, r8, asr #15 │ │ │ │ + rsbeq r6, r7, r8, ror #14 │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ - rsbeq r6, r7, r8, lsl #15 │ │ │ │ - ldrdeq r6, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, r7, r8, lsr #14 │ │ │ │ + rsbeq r6, r7, r0, ror r7 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 382324 │ │ │ │ @@ -310676,15 +310676,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3823d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, r4, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 3825c8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -310700,30 +310700,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 3825d8 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 3825dc │ │ │ │ ldr r1, [pc, #408] @ 3825e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 381510 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -310801,24 +310801,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 3825e8 │ │ │ │ ldr r0, [pc, #52] @ 3825ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq fp, sl, r8, lsr #12 │ │ │ │ + rsbseq fp, sl, r8, asr #11 │ │ │ │ addseq r8, r2, r4, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r7, r8, lsr #25 │ │ │ │ - @ instruction: 0x00676c90 │ │ │ │ - @ instruction: 0x00657b94 │ │ │ │ - rsbeq pc, r9, r4, lsr lr @ │ │ │ │ + rsbeq r6, r7, r8, asr #24 │ │ │ │ + rsbeq r6, r7, r0, lsr ip │ │ │ │ + rsbeq r7, r5, r4, lsr fp │ │ │ │ + ldrdeq pc, [r9], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0x009288b8 │ │ │ │ - rsbeq r6, r7, ip, lsr #22 │ │ │ │ - rsbeq r8, r6, r8, lsl #19 │ │ │ │ + rsbeq r6, r7, ip, asr #21 │ │ │ │ + rsbeq r8, r6, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 3826d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -310826,25 +310826,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 3826d8 │ │ │ │ ldr r1, [pc, #188] @ 3826dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #168] @ 3826e0 │ │ │ │ ldr r1, [pc, #168] @ 3826e4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #136] @ 3826e8 │ │ │ │ ldr r3, [pc, #136] @ 3826ec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 3826f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -310856,31 +310856,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 3826fc │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, r4, lsr #8 │ │ │ │ - strheq r7, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, r9, r8, asr ip @ │ │ │ │ - rsbeq r7, r6, r8, lsl #25 │ │ │ │ - rsbeq r0, r6, r0, ror #28 │ │ │ │ + rsbseq fp, sl, r4, asr #7 │ │ │ │ + rsbeq r7, r5, ip, asr r9 │ │ │ │ + strdeq pc, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r6, r8, lsr #24 │ │ │ │ + rsbeq r0, r6, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ umulleq lr, r4, r0, r2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310916,132 +310916,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 3827b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 381710 │ │ │ │ - rsbseq fp, sl, ip, lsr #5 │ │ │ │ - rsbeq r6, r7, r4, lsr r9 │ │ │ │ - rsbeq r6, r7, ip, asr #18 │ │ │ │ + rsbseq fp, sl, ip, asr #4 │ │ │ │ + ldrdeq r6, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, r7, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 38280c │ │ │ │ ldr r2, [pc, #64] @ 382810 │ │ │ │ ldr r1, [pc, #64] @ 382814 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 415f3c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3816a8 │ │ │ │ - rsbseq fp, sl, r8, asr r2 │ │ │ │ - rsbeq r6, r7, r0, ror #17 │ │ │ │ - strdeq r6, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq fp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, r7, r0, lsl #17 │ │ │ │ + @ instruction: 0x00676898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 3828c8 │ │ │ │ ldr r2, [pc, #152] @ 3828cc │ │ │ │ ldr r1, [pc, #152] @ 3828d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #120] @ 3828d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7534d0 │ │ │ │ + bl 753470 │ │ │ │ ldr r2, [pc, #88] @ 3828d8 │ │ │ │ ldr r1, [pc, #88] @ 3828dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 38146c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq fp, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r6, r7, r8, ror r8 │ │ │ │ - @ instruction: 0x00676890 │ │ │ │ + @ instruction: 0x007ab194 │ │ │ │ + rsbeq r6, r7, r8, lsl r8 │ │ │ │ + rsbeq r6, r7, r0, lsr r8 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r7, r5, r8, asr r7 │ │ │ │ - strdeq pc, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r7, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0069f994 │ │ │ │ ldr r0, [pc, #4] @ 3828ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, r4, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 382960 │ │ │ │ ldr r2, [pc, #88] @ 382964 │ │ │ │ ldr r1, [pc, #88] @ 382968 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382940 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 52259c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, sl, ip, ror #2 │ │ │ │ - rsbeq r6, r7, r8, ror #15 │ │ │ │ - rsbeq r6, r7, r0, lsl #16 │ │ │ │ + rsbseq fp, sl, ip, lsl #2 │ │ │ │ + rsbeq r6, r7, r8, lsl #15 │ │ │ │ + rsbeq r6, r7, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 382a30 │ │ │ │ ldr r3, [pc, #172] @ 382a34 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -311085,15 +311085,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r2, ip, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r7, r0, asr r7 │ │ │ │ + strdeq r6, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ addseq r8, r2, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 382ab4 │ │ │ │ ldr r2, [pc, #92] @ 382ab8 │ │ │ │ @@ -311101,32 +311101,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 382ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #64] @ 382ac4 │ │ │ │ ldr r3, [pc, #64] @ 382ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, sl, r0, lsr #32 │ │ │ │ - rsbeq r7, r5, ip, ror #10 │ │ │ │ - rsbeq pc, r9, r0, lsl #9 │ │ │ │ + rsbseq sl, sl, r0, asr #31 │ │ │ │ + rsbeq r7, r5, ip, lsl #10 │ │ │ │ + rsbeq pc, r9, r0, lsr #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00382acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -311136,27 +311136,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 382b2c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, r7, r0, lsr #12 │ │ │ │ + rsbeq r6, r7, r0, asr #11 │ │ │ │ │ │ │ │ 00382b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -311165,50 +311165,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 382bd4 │ │ │ │ ldr r0, [pc, #124] @ 382be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r1, [pc, #116] @ 382be8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74eb60 │ │ │ │ + bl 74eb00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812d30 │ │ │ │ + bl 812cd0 │ │ │ │ ldr r3, [pc, #92] @ 382bec │ │ │ │ ldr r1, [pc, #92] @ 382bf0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33e8ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750a8c │ │ │ │ + bl 750a2c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 382b68 │ │ │ │ @ instruction: 0x009282d4 │ │ │ │ - rsbeq r6, r7, r0, asr #11 │ │ │ │ - @ instruction: 0x006a2794 │ │ │ │ + rsbeq r6, r7, r0, ror #10 │ │ │ │ + rsbeq r2, sl, r4, lsr r7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r1, r1, r0, lsr #23 │ │ │ │ - rsbeq r6, r7, r4, asr r5 │ │ │ │ + rsbseq r1, r1, r0, asr #22 │ │ │ │ + strdeq r6, [r7], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00382bf8 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311241,15 +311241,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sp, r4, r0, lsl sp │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38d8e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -311260,25 +311260,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #108] @ 382d4c │ │ │ │ ldr r1, [pc, #108] @ 382d50 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #76] @ 382d54 │ │ │ │ ldr ip, [pc, #76] @ 382d58 │ │ │ │ ldr r3, [pc, #76] @ 382d5c │ │ │ │ ldr r1, [pc, #76] @ 382d60 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -311286,23 +311286,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - ldrsbeq sl, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r7, r5, r4, lsl r3 │ │ │ │ - strheq pc, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, r7, r0, asr r4 │ │ │ │ - rsbeq r6, r7, r8, ror #8 │ │ │ │ + b 74f224 │ │ │ │ + rsbseq sl, sl, r4, ror sp │ │ │ │ + strheq r7, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r9, r4, asr r5 @ │ │ │ │ + strdeq r6, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, r7, r8, lsl #8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r1, r1, r0, lsr #20 │ │ │ │ - rsbeq r6, r7, r4, asr #8 │ │ │ │ + rsbseq r1, r1, r0, asr #19 │ │ │ │ + rsbeq r6, r7, r4, ror #7 │ │ │ │ @ instruction: 0x009078f4 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311410,22 +311410,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9adcac │ │ │ │ + bl 9adc4c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 813d84 │ │ │ │ + b 813d24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -311441,15 +311441,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -311483,25 +311483,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 3830a0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3830a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9aa8c8 │ │ │ │ + bl 9aa868 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253594 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 383080 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9be6fc │ │ │ │ + bl 9be69c │ │ │ │ b 382ff8 │ │ │ │ ldr r3, [pc, #60] @ 3830c4 │ │ │ │ ldr r1, [pc, #60] @ 3830c8 │ │ │ │ ldr r0, [pc, #60] @ 3830cc │ │ │ │ ldr r2, [pc, #60] @ 3830d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -311512,21 +311512,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3830dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq sl, sl, r8, lsl #21 │ │ │ │ - ldrdeq r6, [r7], #-16 @ │ │ │ │ - ldrdeq r6, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, sl, r8, lsr #20 │ │ │ │ + rsbeq r6, r7, r0, ror r1 │ │ │ │ + rsbeq r6, r7, ip, ror r1 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sl, sl, ip, ror #20 │ │ │ │ - strdeq r6, [r7], #-16 @ │ │ │ │ - rsbeq r6, r7, r4, lsl #4 │ │ │ │ + rsbseq sl, sl, ip, lsl #20 │ │ │ │ + @ instruction: 0x00676190 │ │ │ │ + rsbeq r6, r7, r4, lsr #3 │ │ │ │ │ │ │ │ 003830e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -311600,45 +311600,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 383290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 383164 │ │ │ │ ldr r0, [pc, #64] @ 383294 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 383164 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00927cfc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00927cb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, ip, lsr #1 │ │ │ │ - strdeq r6, [r7], #-8 @ │ │ │ │ + rsbeq r6, r7, ip, asr #32 │ │ │ │ + @ instruction: 0x00676098 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3832b0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3832c8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -311651,15 +311651,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 814e5c │ │ │ │ + bl 814dfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -311711,15 +311711,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9af910 │ │ │ │ + bl 9af8b0 │ │ │ │ ldr r1, [pc, #192] @ 38349c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5ac07c │ │ │ │ b 383370 │ │ │ │ ldr r0, [pc, #176] @ 3834a0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -311740,42 +311740,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3834ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38335c │ │ │ │ ldr r0, [pc, #56] @ 3834b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38335c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r4, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r0, ror #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, ip, lsr pc │ │ │ │ - rsbeq r5, r7, ip, ror pc │ │ │ │ + ldrdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r7, ip, lsl pc │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -311791,19 +311791,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 383520 │ │ │ │ ldr r0, [pc, #28] @ 383524 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae9fc │ │ │ │ - rsbeq r5, r7, r4, lsr pc │ │ │ │ + b 9ae99c │ │ │ │ + ldrdeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -311875,16 +311875,16 @@ │ │ │ │ @ instruction: 0x009278bc │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq sl, sl, r4, asr #10 │ │ │ │ - rsbeq r5, r7, ip, ror #28 │ │ │ │ + rsbseq sl, sl, r4, ror #9 │ │ │ │ + rsbeq r5, r7, ip, lsl #28 │ │ │ │ │ │ │ │ 00383668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312009,31 +312009,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3838f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3836d0 │ │ │ │ ldr r0, [pc, #84] @ 3838fc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3836d0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r0, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, r0, asr #14 │ │ │ │ @@ -312043,16 +312043,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, r4, asr r6 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r4, ror #23 │ │ │ │ - rsbeq r5, r7, r0, lsr ip │ │ │ │ + rsbeq r5, r7, r4, lsl #23 │ │ │ │ + ldrdeq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -312084,15 +312084,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 383a04 │ │ │ │ @@ -312131,17 +312131,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x009274f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r8, asr #9 │ │ │ │ - rsbseq sl, sl, r4, ror #1 │ │ │ │ - rsbeq r5, r7, r8, lsr #16 │ │ │ │ - rsbeq r5, r7, ip, ror #21 │ │ │ │ + rsbseq sl, sl, r4, lsl #1 │ │ │ │ + rsbeq r5, r7, r8, asr #15 │ │ │ │ + rsbeq r5, r7, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 383aa0 │ │ │ │ @@ -312186,15 +312186,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383c78 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383b40 │ │ │ │ - bl 814120 │ │ │ │ + bl 8140c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 383b64 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -312289,41 +312289,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 383b28 │ │ │ │ ldr r0, [pc, #60] @ 383d38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 383b28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r4, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ @ instruction: 0x009271f8 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, ip, asr r8 │ │ │ │ - rsbeq r5, r7, ip, ror #16 │ │ │ │ + strdeq r5, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r5, r7, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383f70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312337,17 +312337,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383f28 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 383ed4 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 383ee4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -312367,48 +312367,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 383dbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383f34 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383f34 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r3, [pc, #268] @ 383f78 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 8141e8 │ │ │ │ + bl 814188 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 383f7c │ │ │ │ ldr r3, [pc, #212] @ 383f74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -312418,17 +312418,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383e94 │ │ │ │ ldr r2, [pc, #128] @ 383f80 │ │ │ │ @@ -312442,17 +312442,17 @@ │ │ │ │ bne 383f6c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5ac008 │ │ │ │ cmp r1, #0 │ │ │ │ bge 383d9c │ │ │ │ b 383ee0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #5 │ │ │ │ - bl 80b2e0 │ │ │ │ + bl 80b280 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 383ee4 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -312479,41 +312479,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 813d54 │ │ │ │ + bl 813cf4 │ │ │ │ ldr r0, [pc, #164] @ 384070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8167ec │ │ │ │ + bl 81678c │ │ │ │ ldr r3, [pc, #144] @ 384074 │ │ │ │ ldr r2, [pc, #144] @ 384078 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 38407c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #104] @ 384080 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 384084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -312524,18 +312524,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strdeq ip, [r4], r4 │ │ │ │ - rsbseq r9, sl, r4, lsr fp │ │ │ │ - rsbeq r5, r5, ip, ror #31 │ │ │ │ - rsbeq lr, r9, ip, lsl #5 │ │ │ │ - rsbeq r5, r7, r8, ror #10 │ │ │ │ + ldrsbeq r9, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r5, r5, ip, lsl #31 │ │ │ │ + rsbeq lr, r9, ip, lsr #4 │ │ │ │ + rsbeq r5, r7, r8, lsl #10 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00384088 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 3840d4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -312561,15 +312561,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -312582,15 +312582,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -312605,15 +312605,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 384288 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -312626,15 +312626,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -312656,15 +312656,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 384234 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r8, ror #23 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -312814,33 +312814,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38457c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3843a8 │ │ │ │ ldr r0, [pc, #92] @ 384580 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3843a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq r6, r2, r0, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r8, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @@ -312850,16 +312850,16 @@ │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r0, lsl #1 │ │ │ │ - rsbeq r5, r7, ip, asr #1 │ │ │ │ + rsbeq r5, r7, r0, lsr #32 │ │ │ │ + rsbeq r5, r7, ip, rrx │ │ │ │ │ │ │ │ 00384584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312976,31 +312976,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3847f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3845ec │ │ │ │ ldr r0, [pc, #84] @ 3847f8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3845ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r4, ror #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r2, r4, lsr #16 │ │ │ │ @@ -313010,16 +313010,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r6, r2, r4, asr #14 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r4, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r7, r0, asr lr │ │ │ │ + @ instruction: 0x00674e9c │ │ │ │ │ │ │ │ 003847fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -313125,25 +313125,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 384a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 384858 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 384858 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 384930 │ │ │ │ @@ -313151,15 +313151,15 @@ │ │ │ │ b 384858 │ │ │ │ ldr r0, [pc, #92] @ 384a6c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 384858 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ @ instruction: 0x009265f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r0, ror #11 │ │ │ │ addseq r6, r2, r4, asr #11 │ │ │ │ @@ -313169,16 +313169,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r8, lsl sp │ │ │ │ - rsbeq r4, r7, r4, asr #26 │ │ │ │ + strheq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, r7, r4, ror #25 │ │ │ │ │ │ │ │ 00384a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -313298,24 +313298,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 384d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 384b10 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384bf0 │ │ │ │ b 384afc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -313340,46 +313340,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 384d88 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 384b10 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384d4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 384d38 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384d3c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 384afc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384d24 │ │ │ │ b 384d3c │ │ │ │ addseq r6, r2, r8, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r8, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x007a8f94 │ │ │ │ addseq r6, r2, r0, ror #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r2, ip, lsl #6 │ │ │ │ andeq r2, r0, r8, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq r5, r3, ip, ror #21 │ │ │ │ - rsbeq r4, r7, r0, lsr #22 │ │ │ │ - rsbeq r4, r7, r0, lsl #22 │ │ │ │ + rsbeq r4, r7, r0, asr #21 │ │ │ │ + rsbeq r4, r7, r0, lsr #21 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -313418,15 +313418,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313471,15 +313471,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 384ed0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313642,15 +313642,15 @@ │ │ │ │ bne 385348 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3852ac │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -313665,35 +313665,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #448] @ 3853f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8140ac │ │ │ │ + bl 81404c │ │ │ │ ldr r2, [pc, #400] @ 3853fc │ │ │ │ ldr r3, [pc, #380] @ 3853ec │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -313725,31 +313725,31 @@ │ │ │ │ beq 3852f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 385338 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r2, [pc, #248] @ 385404 │ │ │ │ ldr r3, [pc, #220] @ 3853ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3853e4 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 80b2e0 │ │ │ │ + b 80b280 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3852fc │ │ │ │ ldr r3, [pc, #184] @ 385408 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38519c │ │ │ │ ldr r3, [pc, #168] @ 38540c │ │ │ │ @@ -313766,44 +313766,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 385414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3851a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 385418 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38519c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00925cd8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00925cb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00925bb8 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r5, r2, r8, lsl fp │ │ │ │ andeq r2, r0, r4, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r8, lsl #9 │ │ │ │ - rsbeq r4, r7, r8, lsr #9 │ │ │ │ + rsbeq r4, r7, r8, lsr #8 │ │ │ │ + rsbeq r4, r7, r8, asr #8 │ │ │ │ │ │ │ │ 0038541c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -314022,15 +314022,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314260,15 +314260,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 385b74 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 385928 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314484,15 +314484,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 814e54 │ │ │ │ + bl 814df4 │ │ │ │ ldr r2, [pc, #964] @ 38629c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 3862a0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -314652,15 +314652,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 254080 │ │ │ │ b 385be0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314876,15 +314876,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 254080 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 38634c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -315253,15 +315253,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 38668c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 3866d0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3868f4 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 3869d8 │ │ │ │ @@ -315300,19 +315300,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 386b64 │ │ │ │ b 386a50 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r7, sl, ip, asr #7 │ │ │ │ - ldrheq r7, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, sl, ip, ror #6 │ │ │ │ + rsbseq r7, sl, r8, asr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - ldrsheq r7, [sl], #-16 @ │ │ │ │ + @ instruction: 0x007a7190 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00386bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -315345,21 +315345,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -315478,15 +315478,15 @@ │ │ │ │ bl 253288 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 816474 │ │ │ │ + bl 816414 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -315500,15 +315500,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 814038 │ │ │ │ + bl 813fd8 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -315520,15 +315520,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 813da8 │ │ │ │ + b 813d48 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 387224 │ │ │ │ @@ -315563,15 +315563,15 @@ │ │ │ │ bne 38717c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 387080 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -315586,21 +315586,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #540] @ 387234 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -315642,28 +315642,28 @@ │ │ │ │ beq 3870c4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 38716c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r2, [pc, #352] @ 387240 │ │ │ │ ldr r3, [pc, #324] @ 387228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387220 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b2e0 │ │ │ │ + b 80b280 │ │ │ │ ldr r1, [pc, #304] @ 387244 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -315682,15 +315682,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 387220 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3870d0 │ │ │ │ ldr r3, [pc, #200] @ 38724c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386f80 │ │ │ │ ldr r3, [pc, #184] @ 387250 │ │ │ │ @@ -315707,31 +315707,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 387258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 386f84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 38725c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 386f80 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r2, ip, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00923ef4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -315739,16 +315739,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r3, r2, r4, asr #26 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r3, r2, r0, ror #25 │ │ │ │ andeq r4, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r7, r0, asr r6 │ │ │ │ + rsbeq r2, r7, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387288 │ │ │ │ @@ -315935,15 +315935,15 @@ │ │ │ │ beq 387578 │ │ │ │ ldr r3, [pc, #448] @ 387710 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387638 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 81482c │ │ │ │ + bl 8147cc │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3876e0 │ │ │ │ ldr r2, [pc, #404] @ 387714 │ │ │ │ ldr r3, [pc, #388] @ 387708 │ │ │ │ @@ -315978,23 +315978,23 @@ │ │ │ │ beq 3876b0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 387724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387518 │ │ │ │ ldr r3, [pc, #232] @ 387728 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38755c │ │ │ │ @@ -316011,32 +316011,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38772c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38755c │ │ │ │ ldr r0, [pc, #120] @ 387730 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387518 │ │ │ │ ldr r0, [pc, #96] @ 387734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38755c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 387738 │ │ │ │ ldr r1, [pc, #80] @ 38773c │ │ │ │ ldr r0, [pc, #80] @ 387740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 387744 │ │ │ │ @@ -316048,22 +316048,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r2, r0, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r2, r4, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r7, r4, ror #5 │ │ │ │ + rsbeq r2, r7, r4, lsl #5 │ │ │ │ andeq r3, r0, ip, lsl #22 │ │ │ │ - rsbeq r2, r7, r0, lsr #6 │ │ │ │ - strheq r2, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, r7, r0, asr #6 │ │ │ │ - rsbseq r6, sl, ip, lsr #8 │ │ │ │ - rsbeq r1, r7, r0, ror fp │ │ │ │ - rsbeq r2, r7, r8, asr r3 │ │ │ │ + rsbeq r2, r7, r0, asr #5 │ │ │ │ + rsbeq r2, r7, r8, asr r2 │ │ │ │ + rsbeq r2, r7, r0, ror #5 │ │ │ │ + rsbseq r6, sl, ip, asr #7 │ │ │ │ + rsbeq r1, r7, r0, lsl fp │ │ │ │ + strdeq r2, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 3877ac │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -316149,15 +316149,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 387860 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 387860 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 003878c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -316264,15 +316264,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00387a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316280,25 +316280,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 814ba4 │ │ │ │ + bl 814b44 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 387af0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 387b2c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 814c50 │ │ │ │ + bl 814bf0 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -316315,17 +316315,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 387bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ tst r8, #8 │ │ │ │ bne 387bb4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 387bc0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -316346,43 +316346,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 387abc │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 387abc │ │ │ │ mov r0, r5 │ │ │ │ bl 3879b0 │ │ │ │ b 387abc │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38cc54 │ │ │ │ b 387abc │ │ │ │ - rsbseq r6, sl, r4 │ │ │ │ - rsbeq r1, r7, r8, asr #14 │ │ │ │ - rsbeq r1, r7, ip, asr #30 │ │ │ │ + rsbseq r5, sl, r4, lsr #31 │ │ │ │ + rsbeq r1, r7, r8, ror #13 │ │ │ │ + rsbeq r1, r7, ip, ror #29 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387c74 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387c20 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316395,15 +316395,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 387a74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387c08 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -316432,26 +316432,26 @@ │ │ │ │ bl 385070 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #52] @ 387d5c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 814250 │ │ │ │ + bl 8141f0 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316540,15 +316540,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 387dec │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 814e5c │ │ │ │ + bl 814dfc │ │ │ │ ldr r3, [pc, #332] @ 38800c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316558,15 +316558,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 387dec │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 387e30 │ │ │ │ mov r1, #0 │ │ │ │ - bl 814e5c │ │ │ │ + bl 814dfc │ │ │ │ ldr r3, [pc, #264] @ 388010 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 387ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -316621,19 +316621,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 387e30 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 387e30 │ │ │ │ b 387dec │ │ │ │ - rsbseq r5, sl, r6, lsr #26 │ │ │ │ - rsbseq r5, sl, fp, lsl #26 │ │ │ │ + rsbseq r5, sl, r6, asr #25 │ │ │ │ + rsbseq r5, sl, fp, lsr #25 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r5, sl, r4, ror ip │ │ │ │ + rsbseq r5, sl, r4, lsl ip │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316662,17 +316662,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -316713,15 +316713,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 3881d4 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -316732,21 +316732,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 388118 │ │ │ │ blx r3 │ │ │ │ b 388118 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #24] @ 3881d8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -316883,15 +316883,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 388640 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 3885ec │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -316998,38 +316998,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388790 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3879b0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ b 388508 │ │ │ │ mov r0, r4 │ │ │ │ bl 3879b0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r2, [pc, #520] @ 38880c │ │ │ │ ldr r3, [pc, #472] @ 3887e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388790 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b2e0 │ │ │ │ + b 80b280 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3884fc │ │ │ │ cmp r3, #2 │ │ │ │ bne 388340 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 388460 │ │ │ │ @@ -317068,26 +317068,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3883f4 │ │ │ │ ldr r2, [pc, #224] @ 388814 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3883f4 │ │ │ │ @@ -317104,15 +317104,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 38882c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3883f4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 388830 │ │ │ │ ldr r1, [pc, #148] @ 388834 │ │ │ │ ldr r0, [pc, #148] @ 388838 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317131,37 +317131,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r2, r2, r0, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r2, ip, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r2, r8, lsl #21 │ │ │ │ - rsbseq r5, sl, r8, asr #14 │ │ │ │ + rsbseq r5, sl, r8, ror #13 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r2, r2, r8, ror r9 │ │ │ │ addseq r2, r2, r4, lsl r9 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r2, r2, r4, ror r8 │ │ │ │ addseq r2, r2, r0, lsr #16 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r1, r7, ip, asr #7 │ │ │ │ + rsbeq r1, r7, ip, ror #6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r7, r0, asr #7 │ │ │ │ + rsbeq r1, r7, r0, ror #6 │ │ │ │ @ instruction: 0x00931fd0 │ │ │ │ - rsbeq r1, r7, ip, lsr #7 │ │ │ │ - rsbseq r5, sl, r8, ror r3 │ │ │ │ - strheq r0, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r7, r8, lsl #6 │ │ │ │ + rsbeq r1, r7, ip, asr #6 │ │ │ │ + rsbseq r5, sl, r8, lsl r3 │ │ │ │ + rsbeq r0, r7, ip, asr sl │ │ │ │ + rsbeq r1, r7, r8, lsr #5 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r5, sl, r4, asr r3 │ │ │ │ - @ instruction: 0x00670a98 │ │ │ │ - rsbeq r1, r7, ip, asr #5 │ │ │ │ + ldrsheq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r7, r8, lsr sl │ │ │ │ + rsbeq r1, r7, ip, ror #4 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -317179,17 +317179,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 385070 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -317216,15 +317216,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 0038894c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -317277,22 +317277,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #156] @ 388af4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 38894c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -317361,15 +317361,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 388cb4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -317440,17 +317440,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ umullseq r2, r2, r0, r2 @ │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ - rsbseq r4, sl, r0, lsl #29 │ │ │ │ - rsbeq r0, r7, r4, asr #11 │ │ │ │ - strheq r0, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r4, sl, r0, lsr #28 │ │ │ │ + rsbeq r0, r7, r4, ror #10 │ │ │ │ + rsbeq r0, r7, r4, asr lr │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -317520,22 +317520,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #152] @ 388ebc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 38894c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -317718,15 +317718,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3890d4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 389000 │ │ │ │ ldr r2, [pc, #220] @ 3891fc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388f30 │ │ │ │ @@ -317743,30 +317743,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 389208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 388f30 │ │ │ │ ldr r0, [pc, #108] @ 38920c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 388f30 │ │ │ │ ldr r3, [pc, #84] @ 389210 │ │ │ │ ldr r1, [pc, #84] @ 389214 │ │ │ │ ldr r0, [pc, #84] @ 389218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38921c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -317781,19 +317781,19 @@ │ │ │ │ addseq r1, r2, r0, ror lr │ │ │ │ addeq r7, r4, r4, asr #19 │ │ │ │ addseq r1, r2, ip, ror #26 │ │ │ │ addseq r1, r2, r4, asr #26 │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r0, r7, ip, lsr #20 │ │ │ │ - rsbseq r4, sl, r8, asr r9 │ │ │ │ - @ instruction: 0x0067009c │ │ │ │ - rsbeq r0, r7, r0, asr #20 │ │ │ │ + @ instruction: 0x00670994 │ │ │ │ + rsbeq r0, r7, ip, asr #19 │ │ │ │ + ldrsheq r4, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r0, r7, ip, lsr r0 │ │ │ │ + rsbeq r0, r7, r0, ror #19 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00389220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -317860,15 +317860,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r2, [pc, #484] @ 38952c │ │ │ │ ldr r3, [pc, #460] @ 389518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -317958,47 +317958,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 389540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38928c │ │ │ │ ldr r0, [pc, #72] @ 389544 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38928c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r8, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r8, asr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, sl, r9, ror #16 │ │ │ │ + rsbseq r4, sl, r9, lsl #16 │ │ │ │ addseq r1, r2, r4, lsr fp │ │ │ │ @ instruction: 0x00921adc │ │ │ │ andeq r4, r0, r0, ror #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ umullseq r1, r3, r4, r2 │ │ │ │ - rsbeq r0, r7, ip, asr #14 │ │ │ │ - @ instruction: 0x00670790 │ │ │ │ + rsbeq r0, r7, ip, ror #13 │ │ │ │ + rsbeq r0, r7, r0, lsr r7 │ │ │ │ │ │ │ │ 00389548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -318017,15 +318017,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 3895b8 │ │ │ │ ldr r2, [pc, #372] @ 389710 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 389668 │ │ │ │ - bl 814120 │ │ │ │ + bl 8140c0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -318087,42 +318087,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 389728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3895a8 │ │ │ │ ldr r0, [pc, #60] @ 38972c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3895a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009218b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r4, lsr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r2, r8, lsr #16 │ │ │ │ @ instruction: 0x009217f8 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r4, lsl #12 │ │ │ │ - rsbeq r0, r7, r8, lsl r6 │ │ │ │ + rsbeq r0, r7, r4, lsr #11 │ │ │ │ + strheq r0, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 00389730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -318140,15 +318140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 813fc0 │ │ │ │ + bl 813f60 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -318167,51 +318167,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 389910 │ │ │ │ - bl 8ac074 │ │ │ │ + bl 8ac014 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389998 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 814da8 │ │ │ │ + bl 814d48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3899cc │ │ │ │ ldr r1, [pc, #496] @ 389a0c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8133f0 │ │ │ │ + bl 813390 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 389934 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3898d0 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389904 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ mov r0, r4 │ │ │ │ bl 383ad8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813880 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 389a10 │ │ │ │ ldr r3, [pc, #360] @ 389a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318234,23 +318234,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 254080 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389870 │ │ │ │ - bl 98a654 │ │ │ │ + bl 98a5f4 │ │ │ │ mov r2, r0 │ │ │ │ b 389870 │ │ │ │ ldr r1, [pc, #256] @ 389a18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8133f0 │ │ │ │ + bl 813390 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 38983c │ │ │ │ ldr r3, [pc, #224] @ 389a1c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -318281,47 +318281,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 389a34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mvn r0, #0 │ │ │ │ b 389890 │ │ │ │ ldr r3, [pc, #100] @ 389a38 │ │ │ │ ldr ip, [pc, #100] @ 389a3c │ │ │ │ ldr r1, [pc, #100] @ 389a40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 389a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3899c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009216d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r7, r4, ip, lsr #3 │ │ │ │ addseq r1, r2, ip, lsl #11 │ │ │ │ - rsbeq r0, r7, r4, lsr #9 │ │ │ │ + rsbeq r0, r7, r4, asr #8 │ │ │ │ strheq r7, [r4], r0 │ │ │ │ - rsbeq r0, r7, ip, lsr #8 │ │ │ │ - rsbeq r0, r7, r8, lsl r4 │ │ │ │ - rsbeq r0, r7, ip, ror #7 │ │ │ │ - rsbseq r4, sl, r4, ror r1 │ │ │ │ - rsbeq r0, r7, ip, ror r3 │ │ │ │ - strheq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, r7, ip, asr #7 │ │ │ │ + strheq r0, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, r7, ip, lsl #7 │ │ │ │ + rsbseq r4, sl, r4, lsl r1 │ │ │ │ + rsbeq r0, r7, ip, lsl r3 │ │ │ │ + rsbeq pc, r6, r4, asr r8 @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r4, sl, ip, lsr r1 │ │ │ │ - rsbeq r0, r7, r4, ror r3 │ │ │ │ - rsbeq pc, r6, r0, lsl #17 │ │ │ │ + ldrsbeq r4, [sl], #-12 @ │ │ │ │ + rsbeq r0, r7, r4, lsl r3 │ │ │ │ + rsbeq pc, r6, r0, lsr #16 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00389a48 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318366,38 +318366,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 389bb8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9aa834 │ │ │ │ + bl 9aa7d4 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 2550c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 816474 │ │ │ │ + bl 816414 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 2550c4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #116] @ 389bbc │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 383ad8 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 389ae0 │ │ │ │ @@ -318424,49 +318424,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ │ │ │ │ 00389be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389c18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9aa8c8 │ │ │ │ + bl 9aa868 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aa8c8 │ │ │ │ + b 9aa868 │ │ │ │ │ │ │ │ 00389c2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d8524 │ │ │ │ + bl 7d84c4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389c54 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -318630,17 +318630,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 389bc4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 389f94 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r2, [pc, #380] @ 38a09c │ │ │ │ ldr r3, [pc, #356] @ 38a088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318664,17 +318664,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 389d74 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389fb8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ b 389f18 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 389e10 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -318706,45 +318706,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38a0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 389e28 │ │ │ │ ldr r0, [pc, #72] @ 38a0b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 389e28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r2], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r8, asr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r0, r2, r0, lsl #31 │ │ │ │ addseq r0, r2, r4, lsl #30 │ │ │ │ - rsbseq r3, sl, r4, asr #27 │ │ │ │ + rsbseq r3, sl, r4, ror #26 │ │ │ │ andeq r4, r0, ip, lsl pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq pc, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r7, r4, lsr r0 │ │ │ │ + @ instruction: 0x0066ff9c │ │ │ │ + ldrdeq pc, [r6], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -318782,15 +318782,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8ac48c │ │ │ │ + bl 8ac42c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -318887,41 +318887,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a240 │ │ │ │ ldr r0, [pc, #60] @ 38a368 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a240 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r2, r4, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r2, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r2, r8, lsr #23 │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq pc, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq pc, r6, r0, lsl #28 │ │ │ │ + rsbeq pc, r6, r0, ror sp @ │ │ │ │ + rsbeq pc, r6, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38a480 │ │ │ │ @@ -319021,29 +319021,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389bc4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 38a4d0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8ac69c │ │ │ │ + bl 8ac63c │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 38a4d0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 38a4e8 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38a510 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8ac074 │ │ │ │ + bl 8ac014 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a1e8 │ │ │ │ @@ -319082,34 +319082,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 38a6c0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38ab70 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38a958 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 38a894 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38a80c │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b2e0 │ │ │ │ + bl 80b280 │ │ │ │ ldr r2, [pc, #2012] @ 38ae38 │ │ │ │ ldr r3, [pc, #1992] @ 38ae28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319121,17 +319121,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38a1e8 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 389c84 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319225,21 +319225,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 38a690 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 38a654 │ │ │ │ ldr r2, [pc, #1496] @ 38ae44 │ │ │ │ ldr r3, [pc, #1464] @ 38ae28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319258,15 +319258,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 38a84c │ │ │ │ b 38a69c │ │ │ │ ldr r3, [pc, #1388] @ 38ae48 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319286,22 +319286,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38ae54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a5d8 │ │ │ │ ldr r3, [pc, #1272] @ 38ae58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a630 │ │ │ │ ldr r3, [pc, #1240] @ 38ae4c │ │ │ │ @@ -319318,22 +319318,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38ae5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a630 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38acb0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -319377,22 +319377,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38ae68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 38a6e4 │ │ │ │ ldr r3, [pc, #916] @ 38ae6c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -319411,31 +319411,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38ae70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a7b4 │ │ │ │ ldr r0, [pc, #796] @ 38ae74 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a5d8 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38ac78 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -319448,21 +319448,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38ad34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38ae78 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -319478,35 +319478,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 38a734 │ │ │ │ ldr r0, [pc, #588] @ 38ae7c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a630 │ │ │ │ ldr r0, [pc, #572] @ 38ae80 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 38a804 │ │ │ │ ldr r0, [pc, #544] @ 38ae84 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a7b4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b2e0 │ │ │ │ + bl 80b280 │ │ │ │ ldr r2, [pc, #504] @ 38ae88 │ │ │ │ ldr r3, [pc, #404] @ 38ae28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319532,23 +319532,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38ae90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a9e0 │ │ │ │ ldr r3, [pc, #344] @ 38ae94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38abb8 │ │ │ │ ldr r3, [pc, #252] @ 38ae4c │ │ │ │ @@ -319564,33 +319564,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38ae98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38abb8 │ │ │ │ ldr r0, [pc, #228] @ 38ae9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38a9e0 │ │ │ │ ldr r0, [pc, #208] @ 38aea0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38abb8 │ │ │ │ ldr r3, [pc, #192] @ 38aea4 │ │ │ │ ldr r1, [pc, #192] @ 38aea8 │ │ │ │ ldr r0, [pc, #192] @ 38aeac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38aeb0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319614,41 +319614,41 @@ │ │ │ │ addseq r0, r2, r8, asr #15 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r0, r2, r8, ror #13 │ │ │ │ @ instruction: 0x009205b8 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, r8, lsl r8 @ │ │ │ │ + strheq pc, [r6], #-120 @ 0xffffff88 @ │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq pc, r6, r8, lsl #17 │ │ │ │ + rsbeq pc, r6, r8, lsr #16 │ │ │ │ addseq r0, r2, ip, lsl #8 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ - rsbeq pc, r6, r0, ror r8 @ │ │ │ │ + rsbeq pc, r6, r0, lsl r8 @ │ │ │ │ andeq r2, r0, ip, asr r4 │ │ │ │ - rsbeq pc, r6, ip, asr r7 @ │ │ │ │ - rsbeq pc, r6, r8, ror #12 │ │ │ │ + strdeq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r6, r8, lsl #12 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbeq pc, r6, r0, asr r6 @ │ │ │ │ - rsbeq pc, r6, r0, asr #14 │ │ │ │ - rsbeq pc, r6, r4, lsl #13 │ │ │ │ + strdeq pc, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r6, r0, ror #13 │ │ │ │ + rsbeq pc, r6, r4, lsr #12 │ │ │ │ umullseq r0, r2, r4, r1 │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ - rsbeq pc, r6, ip, lsl #14 │ │ │ │ + rsbeq pc, r6, ip, lsr #13 │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ - rsbeq pc, r6, r4, ror r4 @ │ │ │ │ - ldrdeq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, r6, ip, ror #8 │ │ │ │ - rsbseq r2, sl, r4, asr #30 │ │ │ │ - rsbeq pc, r6, r4, ror #11 │ │ │ │ - rsbeq pc, r6, r0, lsl r6 @ │ │ │ │ + rsbeq pc, r6, r4, lsl r4 @ │ │ │ │ + rsbeq pc, r6, r4, ror r6 @ │ │ │ │ + rsbeq pc, r6, ip, lsl #8 │ │ │ │ + rsbseq r2, sl, r4, ror #29 │ │ │ │ + rsbeq pc, r6, r4, lsl #11 │ │ │ │ + strheq pc, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r2, sl, r0, lsr #30 │ │ │ │ - rsbeq pc, r6, r0, asr #11 │ │ │ │ - rsbeq pc, r6, ip, asr #11 │ │ │ │ + rsbseq r2, sl, r0, asr #29 │ │ │ │ + rsbeq pc, r6, r0, ror #10 │ │ │ │ + rsbeq pc, r6, ip, ror #10 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38b1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319687,21 +319687,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38b1b0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38b1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319782,37 +319782,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38b1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38afe0 │ │ │ │ b 38af2c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38b1d4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38b124 │ │ │ │ ldr r3, [pc, #120] @ 38b1d8 │ │ │ │ ldr r1, [pc, #120] @ 38b1dc │ │ │ │ ldr r0, [pc, #120] @ 38b1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38b1e4 │ │ │ │ @@ -319834,26 +319834,26 @@ │ │ │ │ addseq pc, r1, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r1, r0, lsl #29 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq pc, r1, r0, lsl #28 │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r4, r4, asr #21 │ │ │ │ - rsbseq r1, r4, r0, ror #17 │ │ │ │ + rsbseq r7, r4, r4, ror #20 │ │ │ │ + rsbseq r1, r4, r0, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq pc, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq pc, r6, r4, ror #7 │ │ │ │ - rsbseq r2, sl, r8, asr #23 │ │ │ │ - rsbeq pc, r6, r8, ror #4 │ │ │ │ - strdeq pc, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r6, ip, asr r3 @ │ │ │ │ + rsbeq pc, r6, r4, lsl #7 │ │ │ │ + rsbseq r2, sl, r8, ror #22 │ │ │ │ + rsbeq pc, r6, r8, lsl #4 │ │ │ │ + @ instruction: 0x0066f394 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r2, sl, r4, lsr #23 │ │ │ │ - rsbeq pc, r6, r4, asr #4 │ │ │ │ - ldrdeq pc, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, sl, r4, asr #22 │ │ │ │ + rsbeq pc, r6, r4, ror #3 │ │ │ │ + rsbeq pc, r6, r0, ror r3 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -320161,21 +320161,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38b71c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b0b4 │ │ │ │ + bl 80b054 │ │ │ │ ldr r1, [pc, #48] @ 38b734 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -320813,15 +320813,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38a1e8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8ac074 │ │ │ │ + bl 8ac014 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -321364,17 +321364,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38c6e0 │ │ │ │ @ instruction: 0x0091e7dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r8, lsl #15 │ │ │ │ addseq lr, r1, r8, lsr r7 │ │ │ │ - strheq r0, [pc], #-156 @ │ │ │ │ - strdeq sp, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r9, r0, asr r4 @ │ │ │ │ + rsbeq r0, pc, ip, asr r9 @ │ │ │ │ + @ instruction: 0x0066d590 │ │ │ │ + strdeq pc, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x0091e4bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -321420,17 +321420,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38cb88 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38caf8 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38cb78 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -321447,17 +321447,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38cb74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a570 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38cb48 │ │ │ │ ldr r2, [pc, #292] @ 38cc38 │ │ │ │ ldr r3, [pc, #272] @ 38cc28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -321506,42 +321506,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38cc4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38ca80 │ │ │ │ ldr r0, [pc, #60] @ 38cc50 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38ca80 │ │ │ │ addseq lr, r1, r0, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r0, asr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r1, r0, ror #6 │ │ │ │ addseq lr, r1, r0, lsl r3 │ │ │ │ @ instruction: 0x0091e2d4 │ │ │ │ andeq r3, r0, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, ip, lsl #19 │ │ │ │ - rsbeq sp, r6, r8, lsr #19 │ │ │ │ + rsbeq sp, r6, ip, lsr #18 │ │ │ │ + rsbeq sp, r6, r8, asr #18 │ │ │ │ │ │ │ │ 0038cc54 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38cc68 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 38a1e8 │ │ │ │ @@ -321611,15 +321611,15 @@ │ │ │ │ bne 38cd08 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38cd08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ac074 │ │ │ │ + bl 8ac014 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd08 │ │ │ │ ldr r3, [pc, #1012] @ 38d180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cdd8 │ │ │ │ @@ -321670,15 +321670,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38ce04 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389bc4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ac074 │ │ │ │ + bl 8ac014 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd4c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cd4c │ │ │ │ cmp r3, #1 │ │ │ │ beq 38d018 │ │ │ │ @@ -321742,50 +321742,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38d1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cccc │ │ │ │ ldr r3, [pc, #496] @ 38d1a8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cccc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9bc2d4 │ │ │ │ + bl 9bc274 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38d0ac │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 253138 │ │ │ │ b 38cccc │ │ │ │ ldr r0, [pc, #420] @ 38d1ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38cfa4 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a1e8 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -321807,22 +321807,22 @@ │ │ │ │ beq 38d13c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38d1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38ce14 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38cff0 │ │ │ │ ldr r3, [pc, #220] @ 38d19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321841,35 +321841,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38d1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38cff0 │ │ │ │ ldr r0, [pc, #120] @ 38d1bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38ce14 │ │ │ │ ldr r0, [pc, #104] @ 38d1c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38cff0 │ │ │ │ umullseq lr, r1, r8, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r4, lsl #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, r4, r0, lsr r7 │ │ │ │ addseq lr, r1, r4, lsl r1 │ │ │ │ @@ -321878,22 +321878,22 @@ │ │ │ │ addseq lr, r1, r4, asr #32 │ │ │ │ @ instruction: 0x0091dff8 │ │ │ │ addseq sp, r1, r4, lsl #31 │ │ │ │ addseq sp, r1, r4, lsr #30 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, r4, asr #12 │ │ │ │ + rsbeq sp, r6, r4, ror #11 │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ - rsbeq sp, r6, r0, lsl r6 │ │ │ │ + strheq sp, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, r8, asr r6 │ │ │ │ - rsbeq sp, r6, r8, lsr #12 │ │ │ │ - rsbeq sp, r6, r4, lsl r5 │ │ │ │ - strheq sp, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sp, r6, r4, lsr r5 │ │ │ │ + rsbeq sp, r6, r8, asr #11 │ │ │ │ + strheq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, r6, ip, asr r5 │ │ │ │ + ldrdeq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 0038d1c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -321910,20 +321910,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38d234 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, r4, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38d424 │ │ │ │ ldr r5, [pc, #468] @ 38d428 │ │ │ │ @@ -321934,23 +321934,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38d310 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38d3a0 │ │ │ │ @@ -321963,15 +321963,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322005,29 +322005,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 38d2f4 │ │ │ │ ldr r3, [pc, #156] @ 38d444 │ │ │ │ ldr lr, [pc, #156] @ 38d448 │ │ │ │ ldr r1, [pc, #156] @ 38d44c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322038,30 +322038,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 38d2f4 │ │ │ │ - ldrdeq fp, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq fp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r0, sl, r8, lsl fp │ │ │ │ - strheq sp, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sp, r6, r4, asr r4 │ │ │ │ - ldrsheq r0, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq sp, r6, r0, lsl #8 │ │ │ │ - rsbeq sp, r6, r8, lsr #7 │ │ │ │ - rsbseq r0, sl, r8, asr #19 │ │ │ │ - @ instruction: 0x0066d394 │ │ │ │ - rsbeq sp, r6, ip, ror #6 │ │ │ │ - rsbseq r0, sl, r4, ror r9 │ │ │ │ - rsbeq sp, r6, ip, ror r3 │ │ │ │ - rsbeq sp, r6, r4, lsr #6 │ │ │ │ + rsbeq fp, r6, ip, ror lr │ │ │ │ + @ instruction: 0x0066be94 │ │ │ │ + ldrheq r0, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r6, ip, asr r4 │ │ │ │ + strdeq sp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x007a0998 │ │ │ │ + rsbeq sp, r6, r0, lsr #7 │ │ │ │ + rsbeq sp, r6, r8, asr #6 │ │ │ │ + rsbseq r0, sl, r8, ror #18 │ │ │ │ + rsbeq sp, r6, r4, lsr r3 │ │ │ │ + rsbeq sp, r6, ip, lsl #6 │ │ │ │ + rsbseq r0, sl, r4, lsl r9 │ │ │ │ + rsbeq sp, r6, ip, lsl r3 │ │ │ │ + rsbeq sp, r6, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38d4e0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -322072,32 +322072,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38d4ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75932c │ │ │ │ + bl 7592cc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75a01c │ │ │ │ + bl 759fbc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq sp, r6, r8, lsl r3 │ │ │ │ - ldrheq r5, [r5], #-84 @ 0xffffffac @ │ │ │ │ + strheq sp, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r5, r4, asr r5 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38d598 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -322106,25 +322106,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38d59c │ │ │ │ ldr r1, [pc, #128] @ 38d5a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #108] @ 38d5a4 │ │ │ │ ldr r1, [pc, #108] @ 38d5a8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #76] @ 38d5ac │ │ │ │ ldr ip, [pc, #76] @ 38d5b0 │ │ │ │ ldr r3, [pc, #76] @ 38d5b4 │ │ │ │ ldr r1, [pc, #76] @ 38d5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322132,23 +322132,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - rsbseq r0, sl, r0, ror r8 │ │ │ │ - strheq ip, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, r9, r8, asr sp │ │ │ │ - strdeq fp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, r6, r0, lsl ip │ │ │ │ + b 74f224 │ │ │ │ + rsbseq r0, sl, r0, lsl r8 │ │ │ │ + rsbeq ip, r4, ip, asr sl │ │ │ │ + strdeq r4, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0066bb98 │ │ │ │ + strheq fp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq r7, r0, r8, asr #3 │ │ │ │ - rsbeq sp, r6, r0, asr #4 │ │ │ │ + rsbseq r7, r0, r8, ror #2 │ │ │ │ + rsbeq sp, r6, r0, ror #3 │ │ │ │ umulleq sp, pc, ip, lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38d61c │ │ │ │ mov r4, r1 │ │ │ │ @@ -322158,40 +322158,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97b3c0 │ │ │ │ - @ instruction: 0x007a0794 │ │ │ │ - rsbeq fp, r6, r8, ror #22 │ │ │ │ - rsbeq fp, r6, r8, asr #22 │ │ │ │ + b 97b360 │ │ │ │ + rsbseq r0, sl, r4, lsr r7 │ │ │ │ + rsbeq fp, r6, r8, lsl #22 │ │ │ │ + rsbeq fp, r6, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d6a4 │ │ │ │ ldr r2, [pc, #100] @ 38d6a8 │ │ │ │ ldr r1, [pc, #100] @ 38d6ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [pc, #68] @ 38d6b0 │ │ │ │ ldr r1, [pc, #68] @ 38d6b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -322199,21 +322199,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - rsbseq r0, sl, r4, lsr r7 │ │ │ │ - rsbeq ip, r4, r4, lsl #19 │ │ │ │ - rsbeq r4, r9, r4, lsr #24 │ │ │ │ + b 74f224 │ │ │ │ + ldrsbeq r0, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r4, r4, lsr #18 │ │ │ │ + rsbeq r4, r9, r4, asr #23 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, r0, lsr #27 │ │ │ │ - @ instruction: 0x0066ba90 │ │ │ │ + rsbeq fp, r6, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38d768 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -322221,25 +322221,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38d76c │ │ │ │ ldr r1, [pc, #132] @ 38d770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #112] @ 38d774 │ │ │ │ ldr r1, [pc, #112] @ 38d778 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #80] @ 38d77c │ │ │ │ ldr r1, [pc, #80] @ 38d780 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38d784 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -322248,24 +322248,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38d788 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - rsbseq r0, sl, r4, lsr #13 │ │ │ │ - strdeq ip, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, r9, ip, lsl #23 │ │ │ │ - rsbeq fp, r6, ip, lsr #20 │ │ │ │ - rsbeq fp, r6, r4, asr #20 │ │ │ │ + b 74f224 │ │ │ │ + rsbseq r0, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x0064c890 │ │ │ │ + rsbeq r4, r9, ip, lsr #22 │ │ │ │ + rsbeq fp, r6, ip, asr #19 │ │ │ │ + rsbeq fp, r6, r4, ror #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq sp, [pc], ip │ │ │ │ - ldrsheq r6, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq sp, r6, r4, ror r0 │ │ │ │ + @ instruction: 0x00706f9c │ │ │ │ + rsbeq sp, r6, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38d8c0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322281,24 +322281,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97b3c0 │ │ │ │ + bl 97b360 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38d858 │ │ │ │ ldr r2, [pc, #180] @ 38d8d4 │ │ │ │ ldr r3, [pc, #164] @ 38d8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -322316,15 +322316,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5132d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38d87c │ │ │ │ mov r0, r7 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 38d818 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38d870 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322335,22 +322335,22 @@ │ │ │ │ bl 5134d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38d870 │ │ │ │ ldr r2, [pc, #36] @ 38d8dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 38d8a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r0, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r0, sl, r4, ror r5 │ │ │ │ addseq sp, r1, r0, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r4, lsl #19 │ │ │ │ - rsbeq fp, r6, r4, ror #18 │ │ │ │ + rsbeq fp, r6, r4, lsr #18 │ │ │ │ + rsbeq fp, r6, r4, lsl #18 │ │ │ │ addseq sp, r1, r4, lsl #12 │ │ │ │ - rsbeq ip, r6, ip, lsr pc │ │ │ │ - rsbeq ip, r6, ip, lsr #30 │ │ │ │ + ldrdeq ip, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r6, ip, asr #29 │ │ │ │ │ │ │ │ 0038d8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -322416,33 +322416,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9af910 │ │ │ │ + bl 9af8b0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812368 │ │ │ │ + bl 812308 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 813168 │ │ │ │ + bl 813108 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d914 │ │ │ │ ldr r3, [pc, #396] @ 38dbe4 │ │ │ │ ldr r1, [pc, #396] @ 38dbe8 │ │ │ │ ldr r0, [pc, #396] @ 38dbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -322492,15 +322492,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322511,15 +322511,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322535,30 +322535,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38dab8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 255844 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38daac │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x007a0394 │ │ │ │ - rsbeq ip, r6, r8, lsl #28 │ │ │ │ - rsbeq ip, r6, r4, asr #26 │ │ │ │ - rsbseq r0, sl, ip, lsl r3 │ │ │ │ - rsbeq ip, r6, ip, asr #25 │ │ │ │ - rsbeq r9, r5, r4, lsr #14 │ │ │ │ - rsbeq ip, r6, r4, lsl sp │ │ │ │ - strdeq ip, [r6], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r0, sl, r4, ror #4 │ │ │ │ - rsbeq ip, r6, ip, ror #25 │ │ │ │ - rsbeq ip, r6, r4, lsl ip │ │ │ │ - rsbseq r0, sl, r8, lsl r2 │ │ │ │ - rsbeq ip, r6, r8, asr #25 │ │ │ │ - rsbeq ip, r6, r8, asr #23 │ │ │ │ - rsbeq ip, r6, r8, lsr ip │ │ │ │ - rsbeq ip, r6, r4, lsr ip │ │ │ │ + rsbseq r0, sl, r4, lsr r3 │ │ │ │ + rsbeq ip, r6, r8, lsr #27 │ │ │ │ + rsbeq ip, r6, r4, ror #25 │ │ │ │ + ldrheq r0, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq ip, r6, ip, ror #24 │ │ │ │ + rsbeq r9, r5, r4, asr #13 │ │ │ │ + strheq ip, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0066cc90 │ │ │ │ + rsbseq r0, sl, r4, lsl #4 │ │ │ │ + rsbeq ip, r6, ip, lsl #25 │ │ │ │ + strheq ip, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq ip, r6, r8, ror #24 │ │ │ │ + rsbeq ip, r6, r8, ror #22 │ │ │ │ + ldrdeq ip, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq ip, [r6], #-180 @ 0xffffff4c @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38d8e0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38d8e0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -322759,19 +322759,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 38df64 │ │ │ │ ldr r0, [pc, #32] @ 38df68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, sl, ip, lsr r0 │ │ │ │ - rsbseq pc, r9, ip, lsr #30 │ │ │ │ - rsbseq pc, r9, r0, asr #29 │ │ │ │ - rsbeq ip, r6, r8, lsr #18 │ │ │ │ - rsbeq ip, r6, r4, lsr r9 │ │ │ │ + ldrsbeq pc, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r9, ip, asr #29 │ │ │ │ + rsbseq pc, r9, r0, ror #28 │ │ │ │ + rsbeq ip, r6, r8, asr #17 │ │ │ │ + ldrdeq ip, [r6], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 38e100 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322852,37 +322852,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38e020 │ │ │ │ ldr r0, [pc, #48] @ 38e124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38e020 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r1, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r1, r4, asr lr │ │ │ │ @ instruction: 0x0091cdfc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq ip, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq ip, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r6, r8, asr r7 │ │ │ │ + rsbeq ip, r6, r4, ror r7 │ │ │ │ │ │ │ │ 0038e128 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -322898,51 +322898,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 38e1a0 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 38e184 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [pc, #96] @ 38e210 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 38e1e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b3f50 │ │ │ │ + b 9b3ef0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [pc, #36] @ 38e214 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 38e1c8 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -323318,21 +323318,21 @@ │ │ │ │ beq 38e8c0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 38e924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38e664 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 38e868 │ │ │ │ cmp r1, #0 │ │ │ │ blt 38e700 │ │ │ │ @@ -323373,15 +323373,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 38e700 │ │ │ │ ldr r0, [pc, #96] @ 38e928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38e664 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ ldr r3, [pc, #76] @ 38e92c │ │ │ │ ldr r1, [pc, #76] @ 38e930 │ │ │ │ ldr r0, [pc, #76] @ 38e934 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323389,26 +323389,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq ip, r1, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r1, r0, lsl r8 │ │ │ │ - rsbseq pc, r9, r8, lsl #15 │ │ │ │ - rsbseq pc, r9, r4, asr #14 │ │ │ │ + rsbseq pc, r9, r8, lsr #14 │ │ │ │ + rsbseq pc, r9, r4, ror #13 │ │ │ │ addseq ip, r1, ip, ror #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r6, r4, ror #1 │ │ │ │ - rsbeq ip, r6, r0, asr r0 │ │ │ │ - rsbseq pc, r9, r0, lsr #10 │ │ │ │ - rsbeq fp, r6, r4, lsl #31 │ │ │ │ - rsbeq ip, r6, r8, asr #32 │ │ │ │ + rsbeq ip, r6, r4, lsl #1 │ │ │ │ + strdeq fp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq pc, r9, r0, asr #9 │ │ │ │ + rsbeq fp, r6, r4, lsr #30 │ │ │ │ + rsbeq fp, r6, r8, ror #31 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0038e93c : │ │ │ │ cmp r2, #0 │ │ │ │ ble 38e994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -323470,15 +323470,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -323504,15 +323504,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323571,15 +323571,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ebc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r3, r4, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 38ecd0 │ │ │ │ ldr r2, [pc, #240] @ 38ecd4 │ │ │ │ @@ -323587,35 +323587,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #208] @ 38ecdc │ │ │ │ ldr r1, [pc, #208] @ 38ece0 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 38ece4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #172] @ 38ece8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 38ecec │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #148] @ 38ecf0 │ │ │ │ ldr lr, [pc, #148] @ 38ecf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 38ecf8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -323639,19 +323639,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq pc, r9, r8, ror r3 @ │ │ │ │ - rsbeq fp, r4, r8, ror #7 │ │ │ │ - rsbeq r3, r9, r8, lsl #13 │ │ │ │ - rsbeq sp, r5, r0, ror r5 │ │ │ │ - rsbeq sp, r5, ip, lsl #11 │ │ │ │ + rsbseq pc, r9, r8, lsl r3 @ │ │ │ │ + rsbeq fp, r4, r8, lsl #7 │ │ │ │ + rsbeq r3, r9, r8, lsr #12 │ │ │ │ + rsbeq sp, r5, r0, lsl r5 │ │ │ │ + rsbeq sp, r5, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq sp, pc, ip, lsr #9 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq r3, r4, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -323669,42 +323669,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e5cc8 │ │ │ │ - rsbseq pc, r9, r8, lsr r2 @ │ │ │ │ - rsbeq fp, r6, r8, ror #25 │ │ │ │ - rsbeq fp, r6, r8, lsl #26 │ │ │ │ + b 6e5c68 │ │ │ │ + ldrsbeq pc, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq fp, r6, r8, lsl #25 │ │ │ │ + rsbeq fp, r6, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 38ee40 │ │ │ │ ldr r2, [pc, #172] @ 38ee44 │ │ │ │ ldr r1, [pc, #172] @ 38ee48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ee30 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -323731,17 +323731,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253594 │ │ │ │ - rsbseq pc, r9, r8, asr #3 │ │ │ │ - rsbeq fp, r6, ip, ror ip │ │ │ │ - @ instruction: 0x0066bc9c │ │ │ │ + rsbseq pc, r9, r8, ror #2 │ │ │ │ + rsbeq fp, r6, ip, lsl ip │ │ │ │ + rsbeq fp, r6, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 38eef4 │ │ │ │ ldr r2, [pc, #144] @ 38eef8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -323749,15 +323749,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 38eefc │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 38eeb0 │ │ │ │ b 38eedc │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -323776,44 +323776,44 @@ │ │ │ │ b 254080 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2550c4 │ │ │ │ - ldrsheq pc, [r9], #-12 @ │ │ │ │ - rsbeq fp, r6, r8, lsr #23 │ │ │ │ - rsbeq fp, r6, r8, asr #23 │ │ │ │ + @ instruction: 0x0079f09c │ │ │ │ + rsbeq fp, r6, r8, asr #22 │ │ │ │ + rsbeq fp, r6, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 38efb8 │ │ │ │ ldr r6, [pc, #160] @ 38efbc │ │ │ │ ldr r5, [pc, #160] @ 38efc0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38ef98 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -323825,44 +323825,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r9, r0, asr #32 │ │ │ │ - strdeq fp, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r6, r4, lsl fp │ │ │ │ + rsbseq lr, r9, r0, ror #31 │ │ │ │ + @ instruction: 0x0066ba98 │ │ │ │ + strheq fp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 38f074 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #136] @ 38f078 │ │ │ │ ldr r1, [pc, #136] @ 38f07c │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #112] @ 38f080 │ │ │ │ ldr r1, [pc, #112] @ 38f084 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f054 │ │ │ │ @@ -323872,47 +323872,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, r0, lsl #31 │ │ │ │ - rsbeq fp, r6, ip, lsr #20 │ │ │ │ - rsbeq fp, r6, ip, asr #20 │ │ │ │ - rsbeq sp, r5, r0, ror r1 │ │ │ │ - rsbeq sp, r5, ip, lsl #3 │ │ │ │ + rsbseq lr, r9, r0, lsr #30 │ │ │ │ + rsbeq fp, r6, ip, asr #19 │ │ │ │ + rsbeq fp, r6, ip, ror #19 │ │ │ │ + rsbeq sp, r5, r0, lsl r1 │ │ │ │ + rsbeq sp, r5, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 38f14c │ │ │ │ ldr r6, [pc, #172] @ 38f150 │ │ │ │ ldr r5, [pc, #172] @ 38f154 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ tst r7, #4 │ │ │ │ beq 38f12c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38f12c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -323926,73 +323926,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrheq lr, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r6, ip, ror #18 │ │ │ │ - rsbeq fp, r6, r8, lsl #19 │ │ │ │ + rsbseq lr, r9, r8, asr lr │ │ │ │ + rsbeq fp, r6, ip, lsl #18 │ │ │ │ + rsbeq fp, r6, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 38f224 │ │ │ │ ldr r9, [pc, #180] @ 38f228 │ │ │ │ ldr r6, [pc, #180] @ 38f22c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #132] @ 38f230 │ │ │ │ ldr r1, [pc, #132] @ 38f234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f204 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e554c │ │ │ │ + bl 6e54ec │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e60d8 │ │ │ │ - rsbseq lr, r9, r8, ror #27 │ │ │ │ - rsbeq fp, r6, r0, lsr #17 │ │ │ │ - strheq fp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq ip, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq ip, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + b 6e6078 │ │ │ │ + rsbseq lr, r9, r8, lsl #27 │ │ │ │ + rsbeq fp, r6, r0, asr #16 │ │ │ │ + rsbeq fp, r6, ip, asr r8 │ │ │ │ + rsbeq ip, r5, ip, ror pc │ │ │ │ + @ instruction: 0x0065cf98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 38f3c4 │ │ │ │ ldr r3, [pc, #372] @ 38f3c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324004,56 +324004,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 38f320 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f308 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38f370 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -324065,15 +324065,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 254080 │ │ │ │ mov r6, #8 │ │ │ │ b 38f2f0 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ ldr r2, [pc, #84] @ 38f3d8 │ │ │ │ ldr r3, [pc, #64] @ 38f3c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324086,17 +324086,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091bbd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq lr, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r6, r0, lsr #15 │ │ │ │ - ldrdeq fp, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x0079ec98 │ │ │ │ + rsbeq fp, r6, r0, asr #14 │ │ │ │ + rsbeq fp, r6, r8, ror r7 │ │ │ │ addseq fp, r1, r0, lsr #21 │ │ │ │ │ │ │ │ 0038f3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324143,26 +324143,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 38f59c │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e89d0 │ │ │ │ + bl 6e8970 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f480 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 38f4e0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e3774 │ │ │ │ + bl 6e3714 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 38f4bc │ │ │ │ ldr r3, [pc, #512] @ 38f6e8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -324190,17 +324190,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5990 │ │ │ │ + bl 6e5930 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 38f4fc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -324212,19 +324212,19 @@ │ │ │ │ beq 38f53c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 38f5ec │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e42c0 │ │ │ │ + bl 6e4260 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 38f53c │ │ │ │ @@ -324261,51 +324261,51 @@ │ │ │ │ beq 38f6a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 38f708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 38f4fc │ │ │ │ ldr r2, [pc, #100] @ 38f70c │ │ │ │ ldr r3, [pc, #52] @ 38f6e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38f6d8 │ │ │ │ ldr r0, [pc, #68] @ 38f710 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r8, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r1, r8, lsl sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r1, r0, lsr #18 │ │ │ │ - rsbseq lr, r9, r8, lsl sl │ │ │ │ - rsbeq ip, r5, r4, lsr ip │ │ │ │ - rsbeq ip, r5, r0, asr ip │ │ │ │ + ldrheq lr, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq ip, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq ip, [r5], #-176 @ 0xffffff50 @ │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r4, asr #7 │ │ │ │ + rsbeq fp, r6, r4, ror #6 │ │ │ │ addseq fp, r1, ip, ror r7 │ │ │ │ - rsbeq fp, r6, r4, asr #7 │ │ │ │ + rsbeq fp, r6, r4, ror #6 │ │ │ │ │ │ │ │ 0038f714 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f740 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -324383,16 +324383,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umullseq fp, r1, r4, r6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq lr, r9, r8, lsl #15 │ │ │ │ - ldrdeq fp, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, r9, r8, lsr #14 │ │ │ │ + rsbeq fp, r6, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 38fa8c │ │ │ │ ldr r3, [pc, #532] @ 38fa90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324405,39 +324405,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #460] @ 38faa0 │ │ │ │ ldr r1, [pc, #460] @ 38faa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f944 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -324480,27 +324480,27 @@ │ │ │ │ bne 38f9a8 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 38fa68 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6154 │ │ │ │ + bl 6e60f4 │ │ │ │ ldr r2, [pc, #196] @ 38faac │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ ldr r2, [pc, #180] @ 38fab0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e54a0 │ │ │ │ + bl 6e5440 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 38fab4 │ │ │ │ ldr r3, [pc, #112] @ 38fa90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -324512,40 +324512,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 38fa14 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 38fab8 │ │ │ │ ldr r1, [pc, #72] @ 38fabc │ │ │ │ ldr r0, [pc, #72] @ 38fac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 38fac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq fp, r1, ip, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq lr, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq fp, r6, r8, ror r1 │ │ │ │ - @ instruction: 0x0066b198 │ │ │ │ - strheq ip, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq ip, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r5, r0, r8, lsl pc │ │ │ │ + rsbseq lr, r9, r0, ror r6 │ │ │ │ + rsbeq fp, r6, r8, lsl r1 │ │ │ │ + rsbeq fp, r6, r8, lsr r1 │ │ │ │ + rsbeq ip, r5, r4, asr r8 │ │ │ │ + rsbeq ip, r5, r0, ror r8 │ │ │ │ + ldrheq r5, [r0], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq fp, r1, r8, lsl #8 │ │ │ │ - rsbseq lr, r9, ip, ror #9 │ │ │ │ - rsbeq fp, r6, r4, asr r0 │ │ │ │ - rsbeq fp, r6, r8, rrx │ │ │ │ + rsbseq lr, r9, ip, lsl #9 │ │ │ │ + strdeq sl, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, r6, r8 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0038fac8 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -324624,33 +324624,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, ip, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r5, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00705c94 │ │ │ │ addseq fp, r1, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 38fc58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r2, r4, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 390008 │ │ │ │ mov r6, r2 │ │ │ │ @@ -324667,27 +324667,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #856] @ 39001c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 390020 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 390024 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -324766,15 +324766,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 390044 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r3, [pc, #504] @ 390048 │ │ │ │ ldr r2, [pc, #504] @ 39004c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -324817,15 +324817,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 390044 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 97867c │ │ │ │ + bl 97861c │ │ │ │ ldr r2, [pc, #320] @ 39005c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -324879,40 +324879,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 38f3dc │ │ │ │ b 38fd50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r4, ror r3 │ │ │ │ + rsbseq lr, r9, r4, lsl r3 │ │ │ │ addseq fp, r1, r4, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, lsl #27 │ │ │ │ - rsbeq sl, r6, r0, lsl #29 │ │ │ │ - rsbeq sl, r6, r4, ror sp │ │ │ │ + rsbeq sl, r6, r8, lsr #26 │ │ │ │ + rsbeq sl, r6, r0, lsr #28 │ │ │ │ + rsbeq sl, r6, r4, lsl sp │ │ │ │ addseq fp, r1, r8, asr #2 │ │ │ │ - ldrsheq lr, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, r9, r8, asr #5 │ │ │ │ + @ instruction: 0x0079e290 │ │ │ │ + rsbseq lr, r9, r8, ror #4 │ │ │ │ addseq fp, r1, ip, asr #1 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq lr, r9, r8, lsr #3 │ │ │ │ - rsbeq sl, r6, ip, ror #25 │ │ │ │ - rsbseq lr, r9, r4, asr #3 │ │ │ │ - rsbseq lr, r9, r4, lsr #2 │ │ │ │ + rsbseq lr, r9, r8, asr #2 │ │ │ │ + rsbeq sl, r6, ip, lsl #25 │ │ │ │ + rsbseq lr, r9, r4, ror #2 │ │ │ │ + rsbseq lr, r9, r4, asr #1 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ - rsbeq sl, r6, r0, asr #24 │ │ │ │ - ldrheq lr, [r9], #-8 @ │ │ │ │ + rsbeq sl, r6, r0, ror #23 │ │ │ │ + rsbseq lr, r9, r8, asr r0 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq lr, r9, ip, asr r0 │ │ │ │ - rsbseq lr, r9, r8, lsr r0 │ │ │ │ + ldrsheq sp, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq sp, [r9], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390138 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -324920,31 +324920,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39013c │ │ │ │ ldr r1, [pc, #160] @ 390140 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #140] @ 390144 │ │ │ │ ldr r1, [pc, #140] @ 390148 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #108] @ 39014c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r0, [pc, #88] @ 390150 │ │ │ │ ldr r1, [pc, #88] @ 390154 │ │ │ │ ldr r2, [pc, #88] @ 390158 │ │ │ │ ldr r3, [pc, #88] @ 39015c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324955,19 +324955,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, ror pc │ │ │ │ - rsbeq r9, r4, ip, lsr pc │ │ │ │ - ldrdeq r2, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, r6, ip, asr r9 │ │ │ │ - rsbeq sl, r6, ip, ror r9 │ │ │ │ + rsbseq sp, r9, r0, lsl pc │ │ │ │ + ldrdeq r9, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r9, r8, ror r1 │ │ │ │ + strdeq sl, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, r6, ip, lsl r9 │ │ │ │ addeq ip, pc, r8, lsr #1 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -324979,25 +324979,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #32] @ 3901c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - rsbseq sp, r9, ip, ror lr │ │ │ │ - rsbeq r9, r4, r0, asr lr │ │ │ │ - strdeq r2, [r9], #-0 @ │ │ │ │ + b 74f224 │ │ │ │ + rsbseq sp, r9, ip, lsl lr │ │ │ │ + strdeq r9, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00692090 │ │ │ │ addeq fp, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 390220 │ │ │ │ ldr r2, [pc, #64] @ 390224 │ │ │ │ @@ -325005,25 +325005,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #32] @ 39022c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - rsbseq sp, r9, r4, lsl lr │ │ │ │ - rsbeq r9, r4, r8, ror #27 │ │ │ │ - rsbeq r2, r9, r8, lsl #1 │ │ │ │ + b 74f224 │ │ │ │ + ldrheq sp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r4, r8, lsl #27 │ │ │ │ + rsbeq r2, r9, r8, lsr #32 │ │ │ │ addeq fp, pc, ip, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 3902e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -325038,15 +325038,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 38f3dc │ │ │ │ ldr r2, [pc, #80] @ 3902f4 │ │ │ │ ldr r3, [pc, #64] @ 3902e8 │ │ │ │ @@ -325061,84 +325061,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sp, r9, r0, asr sp │ │ │ │ addseq sl, r1, r8, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - ldrdeq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, r6, r4, asr r7 │ │ │ │ + rsbeq sl, r6, r4, ror r7 │ │ │ │ addseq sl, r1, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 390340 │ │ │ │ ldr r2, [pc, #48] @ 390344 │ │ │ │ ldr r1, [pc, #48] @ 390348 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b7c94 │ │ │ │ - rsbseq sp, r9, r0, ror #25 │ │ │ │ - rsbeq sl, r6, r4, lsl #14 │ │ │ │ - rsbeq sl, r6, r8, lsl #16 │ │ │ │ + rsbseq sp, r9, r0, lsl #25 │ │ │ │ + rsbeq sl, r6, r4, lsr #13 │ │ │ │ + rsbeq sl, r6, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3903b0 │ │ │ │ ldr r2, [pc, #76] @ 3903b4 │ │ │ │ ldr r1, [pc, #76] @ 3903b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 3903a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7ba0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7c2c │ │ │ │ - rsbseq sp, r9, ip, lsl #25 │ │ │ │ - rsbeq sl, r6, ip, lsr #13 │ │ │ │ - strheq sl, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, r9, ip, lsr #24 │ │ │ │ + rsbeq sl, r6, ip, asr #12 │ │ │ │ + rsbeq sl, r6, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 390450 │ │ │ │ ldr r2, [pc, #124] @ 390454 │ │ │ │ ldr r1, [pc, #124] @ 390458 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b04 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -325153,17 +325153,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b7cfc │ │ │ │ - rsbseq sp, r9, ip, lsl ip │ │ │ │ - rsbeq sl, r6, r0, asr #12 │ │ │ │ - rsbeq sl, r6, r4, asr #14 │ │ │ │ + ldrheq sp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r6, r0, ror #11 │ │ │ │ + rsbeq sl, r6, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 3905e0 │ │ │ │ ldr r2, [pc, #364] @ 3905e4 │ │ │ │ ldr r3, [pc, #364] @ 3905e8 │ │ │ │ @@ -325178,26 +325178,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #308] @ 3905f4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 3905f8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #272] @ 3905fc │ │ │ │ ldr r1, [pc, #272] @ 390600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -325253,20 +325253,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r8, ror fp │ │ │ │ + rsbseq sp, r9, r8, lsl fp │ │ │ │ addseq sl, r1, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, ip, lsl #11 │ │ │ │ - rsbeq sl, r6, r4, lsl #13 │ │ │ │ - rsbeq sl, r6, r0, lsl #11 │ │ │ │ + rsbeq sl, r6, ip, lsr #10 │ │ │ │ + rsbeq sl, r6, r4, lsr #12 │ │ │ │ + rsbeq sl, r6, r0, lsr #10 │ │ │ │ addseq sl, r1, r0, asr r9 │ │ │ │ addeq r1, r4, r4, ror #17 │ │ │ │ umullseq sl, r2, ip, r2 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, lsl #17 │ │ │ │ @@ -325280,15 +325280,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 390700 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 390704 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 3906b4 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -325323,20 +325323,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, asr #19 │ │ │ │ - rsbeq sl, r6, r0, ror #7 │ │ │ │ - rsbeq sl, r6, ip, ror #9 │ │ │ │ + rsbseq sp, r9, r0, ror #18 │ │ │ │ + rsbeq sl, r6, r0, lsl #7 │ │ │ │ + rsbeq sl, r6, ip, lsl #9 │ │ │ │ addseq sl, r1, r8, asr #15 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strheq sl, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r6, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 3908a0 │ │ │ │ ldr r1, [pc, #376] @ 3908a4 │ │ │ │ ldr r2, [pc, #376] @ 3908a8 │ │ │ │ @@ -325351,24 +325351,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #320] @ 3908b4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #288] @ 3908b8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325429,23 +325429,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 3908cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 3907bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r4, asr #17 │ │ │ │ + rsbseq sp, r9, r4, ror #16 │ │ │ │ @ instruction: 0x0091a6f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sl, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r6, ip, asr #7 │ │ │ │ - rsbeq sl, r6, r4, asr #5 │ │ │ │ + rsbeq sl, r6, r8, ror r2 │ │ │ │ + rsbeq sl, r6, ip, ror #6 │ │ │ │ + rsbeq sl, r6, r4, ror #4 │ │ │ │ addeq r1, r4, r8, lsr r6 │ │ │ │ addseq r9, r2, r0, ror #31 │ │ │ │ - rsbseq sp, r9, ip, lsr #16 │ │ │ │ + rsbseq sp, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x0091a5d8 │ │ │ │ addseq r9, r2, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -325463,24 +325463,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #320] @ 390a74 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #288] @ 390a78 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325541,23 +325541,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 390a8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 390980 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r4, lsl #14 │ │ │ │ + rsbseq sp, r9, r4, lsr #13 │ │ │ │ addseq sl, r1, r4, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, lsl r1 │ │ │ │ - rsbeq sl, r6, ip, lsl #4 │ │ │ │ - rsbeq sl, r6, r4, lsl #2 │ │ │ │ + strheq sl, [r6], #-8 @ │ │ │ │ + rsbeq sl, r6, ip, lsr #3 │ │ │ │ + rsbeq sl, r6, r4, lsr #1 │ │ │ │ addeq r1, r4, r8, ror r4 │ │ │ │ addseq r9, r2, r0, lsr #28 │ │ │ │ - rsbseq sp, r9, r8, ror #12 │ │ │ │ + rsbseq sp, r9, r8, lsl #12 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, lsl r4 │ │ │ │ addseq r9, r2, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -325575,24 +325575,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #452] @ 390cb8 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #420] @ 390cbc │ │ │ │ ldr r1, [pc, #420] @ 390cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 390cc4 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -325686,30 +325686,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r8, asr #10 │ │ │ │ + rsbseq sp, r9, r8, ror #9 │ │ │ │ addseq sl, r1, r0, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r8, asr pc │ │ │ │ - rsbeq sl, r6, ip, asr #32 │ │ │ │ - rsbeq r9, r6, r0, asr pc │ │ │ │ + strdeq r9, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r6, ip, ror #31 │ │ │ │ + strdeq r9, [r6], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x008412b8 │ │ │ │ addseq r9, r2, r4, ror ip │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq sl, r1, r0, asr #3 │ │ │ │ ldr r0, [pc, #4] @ 390ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r1, r4, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390db0 │ │ │ │ ldr r2, [pc, #176] @ 390db4 │ │ │ │ @@ -325717,33 +325717,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #144] @ 390dbc │ │ │ │ ldr r1, [pc, #144] @ 390dc0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #112] @ 390dc4 │ │ │ │ ldr r1, [pc, #112] @ 390dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #88] @ 390dcc │ │ │ │ ldr r2, [pc, #88] @ 390dd0 │ │ │ │ ldr r3, [pc, #88] @ 390dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -325753,19 +325753,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079d390 │ │ │ │ - rsbeq r9, r6, r0, lsl sp │ │ │ │ - rsbeq r9, r6, r0, lsr sp │ │ │ │ - rsbeq r9, r4, r8, lsr #5 │ │ │ │ - rsbeq r1, r9, r8, asr #10 │ │ │ │ + rsbseq sp, r9, r0, lsr r3 │ │ │ │ + strheq r9, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r9, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r4, r8, asr #4 │ │ │ │ + rsbeq r1, r9, r8, ror #9 │ │ │ │ addeq r1, r4, r0, asr #3 │ │ │ │ addeq fp, pc, ip, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -325777,15 +325777,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 390e44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325793,22 +325793,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253fcc │ │ │ │ - rsbseq sp, r9, r4, lsr #5 │ │ │ │ - rsbeq r9, r6, r0, lsr #24 │ │ │ │ - rsbeq r9, r6, ip, lsl lr │ │ │ │ + rsbseq sp, r9, r4, asr #4 │ │ │ │ + rsbeq r9, r6, r0, asr #23 │ │ │ │ + strheq r9, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 390fa8 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -325823,15 +325823,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -325879,45 +325879,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254e3c │ │ │ │ b 390f40 │ │ │ │ ldr r0, [pc, #36] @ 390fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254e3c │ │ │ │ b 390f40 │ │ │ │ - rsbseq sp, r9, r0, lsl r2 │ │ │ │ + ldrheq sp, [r9], #-16 @ │ │ │ │ addseq r9, r1, r8, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r0, ror fp │ │ │ │ - rsbeq r9, r6, ip, ror #26 │ │ │ │ + rsbeq r9, r6, r0, lsl fp │ │ │ │ + rsbeq r9, r6, ip, lsl #26 │ │ │ │ @ instruction: 0x00919edc │ │ │ │ - rsbeq r9, r6, r0, ror #25 │ │ │ │ - rsbeq r9, r6, r0, lsr #25 │ │ │ │ + rsbeq r9, r6, r0, lsl #25 │ │ │ │ + rsbeq r9, r6, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 391018 │ │ │ │ ldr r2, [pc, #56] @ 39101c │ │ │ │ ldr r1, [pc, #56] @ 391020 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #24] @ 391024 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38fac8 │ │ │ │ - ldrheq sp, [r9], #-4 @ │ │ │ │ - rsbeq r9, r6, r0, lsr sl │ │ │ │ - rsbeq r9, r6, r0, asr sl │ │ │ │ + rsbseq sp, r9, r4, asr r0 │ │ │ │ + ldrdeq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ strdeq r2, [r1], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39112c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -325933,15 +325933,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -325976,19 +325976,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r8, asr r0 │ │ │ │ + ldrsheq ip, [r9], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x00919dd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r9, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r9, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, r6, r8, asr r9 │ │ │ │ + rsbeq r9, r6, r8, ror r9 │ │ │ │ addseq r9, r1, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 391274 │ │ │ │ @@ -326053,25 +326053,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ bl 38f768 │ │ │ │ b 3911e8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r1, r4, lsr ip │ │ │ │ - rsbseq ip, r9, ip, asr lr │ │ │ │ - ldrdeq r9, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r9, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq ip, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, r6, r4, ror r7 │ │ │ │ + @ instruction: 0x00669794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39178c │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -326088,26 +326088,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #1192] @ 3917a0 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2550c4 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -326191,15 +326191,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 38f714 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 391670 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326268,15 +326268,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r8 │ │ │ │ bl 38f768 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39165c │ │ │ │ add r5, r5, #1 │ │ │ │ b 3914f8 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ @@ -326286,15 +326286,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 253fcc │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 3917d8 │ │ │ │ ldr r3, [pc, #368] @ 391794 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -326318,27 +326318,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 3914cc │ │ │ │ ldr r1, [pc, #356] @ 3917dc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ b 391618 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 3917e0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a82c │ │ │ │ + bl 99a7cc │ │ │ │ b 391618 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -326355,74 +326355,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 3917e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 391618 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 3917ec │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 3917f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 391608 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 3917f4 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 3917f8 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ b 391608 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq ip, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x0079cd94 │ │ │ │ addseq r9, r1, ip, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r4, asr r7 │ │ │ │ - rsbeq r9, r6, r4, asr #18 │ │ │ │ - rsbeq r9, r6, r8, asr #14 │ │ │ │ + strdeq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r9, r6, r4, ror #17 │ │ │ │ + rsbeq r9, r6, r8, ror #13 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq ip, r9, ip, lsr #24 │ │ │ │ - rsbeq r9, r6, r8, lsr #11 │ │ │ │ - rsbeq r9, r6, r8, asr #11 │ │ │ │ - ldrsbeq ip, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq ip, r9, ip, asr #23 │ │ │ │ + rsbeq r9, r6, r8, asr #10 │ │ │ │ + rsbeq r9, r6, r8, ror #10 │ │ │ │ + rsbseq ip, r9, ip, ror fp │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq r9, r6, r4, ror r4 │ │ │ │ - rsbeq r9, r6, r0, lsr #9 │ │ │ │ - rsbeq r2, r5, r8, asr #16 │ │ │ │ - rsbeq r9, r6, r8, lsr #13 │ │ │ │ + rsbeq r9, r6, r4, lsl r4 │ │ │ │ + rsbeq r9, r6, r0, asr #8 │ │ │ │ + rsbeq r2, r5, r8, ror #15 │ │ │ │ + rsbeq r9, r6, r8, asr #12 │ │ │ │ addseq r9, r1, r4, lsl #16 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - strdeq r9, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq r9, [r6], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00669590 │ │ │ │ - rsbeq r2, r5, ip, lsl r7 │ │ │ │ + @ instruction: 0x00669598 │ │ │ │ rsbeq r9, r6, r4, asr r5 │ │ │ │ - rsbeq r9, r6, r4, ror r5 │ │ │ │ - rsbeq r9, r6, ip, lsr #10 │ │ │ │ + rsbeq r9, r6, r0, lsr r5 │ │ │ │ + strheq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r9, r6, r4, lsl r5 │ │ │ │ + rsbeq r9, r6, ip, asr #9 │ │ │ │ ldr r0, [pc, #4] @ 391808 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r0, r4, ip, ror r7 │ │ │ │ │ │ │ │ 0039180c : │ │ │ │ bx lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326433,15 +326433,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39184c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r0, r4, ip, ror #14 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -326462,15 +326462,15 @@ │ │ │ │ beq 391890 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ mvn r3, #0 │ │ │ │ b 3918a4 │ │ │ │ mov r3, #0 │ │ │ │ b 3918a4 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326506,15 +326506,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 391850 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 391850 │ │ │ │ - rsbseq ip, r9, ip, lsl #16 │ │ │ │ + rsbseq ip, r9, ip, lsr #15 │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 39199c │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -326536,27 +326536,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 391a14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #40] @ 391a18 │ │ │ │ ldr r1, [pc, #40] @ 391a1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - rsbseq ip, r9, r4, lsr r7 │ │ │ │ - rsbeq r8, r4, r4, lsl #12 │ │ │ │ - rsbeq r0, r9, r4, lsr #17 │ │ │ │ + b 74f224 │ │ │ │ + ldrsbeq ip, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r4, r4, lsr #11 │ │ │ │ + rsbeq r0, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, pc, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 391b14 │ │ │ │ @@ -326569,15 +326569,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 391ad4 │ │ │ │ ldr r2, [pc, #160] @ 391b20 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -326587,15 +326587,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326603,28 +326603,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 391b24 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r9, r8, asr #13 │ │ │ │ - rsbeq r9, r6, r0, asr #5 │ │ │ │ - ldrdeq r9, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq ip, r9, r8, ror #12 │ │ │ │ + rsbeq r9, r6, r0, ror #4 │ │ │ │ + rsbeq r9, r6, r4, ror r2 │ │ │ │ addeq r0, r4, r0, lsr r5 │ │ │ │ - rsbeq r9, r6, r4, asr r2 │ │ │ │ + strdeq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 391bfc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326632,59 +326632,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 391c00 │ │ │ │ ldr r1, [pc, #172] @ 391c04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #152] @ 391c08 │ │ │ │ ldr r1, [pc, #152] @ 391c0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 391c10 │ │ │ │ ldr r7, [pc, #140] @ 391c14 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #112] @ 391c18 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b154 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 33fd2c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe2c │ │ │ │ - rsbseq ip, r9, r4, asr #11 │ │ │ │ - strheq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r6, r4, asr #3 │ │ │ │ - rsbeq r8, r4, r4, ror #8 │ │ │ │ - rsbeq r0, r9, r4, lsl #14 │ │ │ │ - rsbeq fp, r5, r0, lsr r6 │ │ │ │ - rsbeq fp, r5, r4, asr #12 │ │ │ │ + rsbseq ip, r9, r4, ror #10 │ │ │ │ + rsbeq r9, r6, r4, asr r1 │ │ │ │ + rsbeq r9, r6, r4, ror #2 │ │ │ │ + rsbeq r8, r4, r4, lsl #8 │ │ │ │ + rsbeq r0, r9, r4, lsr #13 │ │ │ │ + ldrdeq fp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, r5, r4, ror #11 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 00391c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326742,22 +326742,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 391d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 391c7c │ │ │ │ ldr r2, [pc, #96] @ 391da0 │ │ │ │ ldr r3, [pc, #64] @ 391d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -326765,28 +326765,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 391d74 │ │ │ │ ldr r0, [pc, #64] @ 391da4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr r7 │ │ │ │ addseq r9, r1, ip, asr #3 │ │ │ │ @ instruction: 0x009191d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r1, r0, lsr #3 │ │ │ │ andeq r3, r0, r4, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r6, ip, asr r0 │ │ │ │ + strdeq r8, [r6], #-252 @ 0xffffff04 @ │ │ │ │ addseq r9, r1, r4, ror #1 │ │ │ │ - rsbeq r9, r6, ip, asr r0 │ │ │ │ + strdeq r8, [r6], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00391da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 391eec │ │ │ │ @@ -326847,41 +326847,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 391e08 │ │ │ │ ldr r0, [pc, #60] @ 391f18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 391e08 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a115b4 │ │ │ │ addseq r9, r1, ip, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, r1, ip, ror r5 │ │ │ │ addseq r9, r1, r4 │ │ │ │ andeq r1, r0, r0, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r6, r0, lsr #30 │ │ │ │ - rsbeq r8, r6, r4, asr #30 │ │ │ │ + rsbeq r8, r6, r0, asr #29 │ │ │ │ + rsbeq r8, r6, r4, ror #29 │ │ │ │ │ │ │ │ 00391f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 392050 │ │ │ │ @@ -326936,68 +326936,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 392074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r5] │ │ │ │ b 391f74 │ │ │ │ ldr r0, [pc, #60] @ 392078 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r5] │ │ │ │ b 391f74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00918ef0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00918ed0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, r1, r8, lsr #8 │ │ │ │ addseq r8, r1, r8, lsr #29 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r6, r8, lsr #28 │ │ │ │ - rsbeq r8, r6, ip, asr #28 │ │ │ │ + rsbeq r8, r6, r8, asr #27 │ │ │ │ + rsbeq r8, r6, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3920a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x0083ffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 39212c │ │ │ │ ldr r2, [pc, #104] @ 392130 │ │ │ │ ldr r1, [pc, #104] @ 392134 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #76] @ 392138 │ │ │ │ ldr lr, [pc, #76] @ 39213c │ │ │ │ ldr ip, [pc, #76] @ 392140 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -327007,19 +327007,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 392144 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - rsbseq ip, r9, r0, lsl #1 │ │ │ │ - rsbeq r7, r4, r4, lsl #30 │ │ │ │ - rsbeq r0, r9, r4, lsr #3 │ │ │ │ - rsbeq r8, r6, r8, asr #27 │ │ │ │ + b 74f224 │ │ │ │ + rsbseq ip, r9, r0, lsr #32 │ │ │ │ + rsbeq r7, r4, r4, lsr #29 │ │ │ │ + rsbeq r0, r9, r4, asr #2 │ │ │ │ + rsbeq r8, r6, r8, ror #26 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq sl, pc, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -327033,49 +327033,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 750b4c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #228] @ 39228c │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 392234 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 75352c │ │ │ │ + bl 7534cc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 392290 │ │ │ │ @@ -327085,46 +327085,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq fp, r9, r8, ror #31 │ │ │ │ - rsbeq sp, r5, r8, ror r2 │ │ │ │ - rsbeq sp, r5, ip, lsl #5 │ │ │ │ - rsbeq r8, r6, r0, lsl sp │ │ │ │ - rsbseq fp, r9, r8, lsl #30 │ │ │ │ - @ instruction: 0x00668c9c │ │ │ │ - rsbeq r8, r6, r0, lsl #25 │ │ │ │ + rsbseq fp, r9, r8, lsl #31 │ │ │ │ + rsbeq sp, r5, r8, lsl r2 │ │ │ │ + rsbeq sp, r5, ip, lsr #4 │ │ │ │ + strheq r8, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #29 │ │ │ │ + rsbeq r8, r6, ip, lsr ip │ │ │ │ + rsbeq r8, r6, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #92] @ 39231c │ │ │ │ ldr r2, [pc, #92] @ 392320 │ │ │ │ ldr r1, [pc, #92] @ 392324 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3922fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -327132,17 +327132,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r8, lsl #29 │ │ │ │ - rsbeq sp, r5, r4, lsl r1 │ │ │ │ - rsbeq sp, r5, ip, lsr #2 │ │ │ │ + rsbseq fp, r9, r8, lsr #28 │ │ │ │ + strheq sp, [r5], #-4 @ │ │ │ │ + rsbeq sp, r5, ip, asr #1 │ │ │ │ │ │ │ │ 00392328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3923f8 │ │ │ │ @@ -327152,15 +327152,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3923fc │ │ │ │ ldr r1, [pc, #164] @ 392400 │ │ │ │ ldr r3, [pc, #164] @ 392404 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3923d8 │ │ │ │ ldr r8, [pc, #140] @ 392408 │ │ │ │ ldr r7, [pc, #140] @ 39240c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -327170,15 +327170,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3923d8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 39238c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -327189,47 +327189,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r9, ip, lsl #28 │ │ │ │ - rsbeq r7, r4, ip, ror ip │ │ │ │ - @ instruction: 0x0068fb90 │ │ │ │ + rsbseq fp, r9, ip, lsr #27 │ │ │ │ + rsbeq r7, r4, ip, lsl ip │ │ │ │ + rsbeq pc, r8, r0, lsr fp @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sp, r5, r8, rrx │ │ │ │ - rsbeq sp, r5, r0, lsl #1 │ │ │ │ + rsbeq sp, r5, r8 │ │ │ │ + rsbeq sp, r5, r0, lsr #32 │ │ │ │ │ │ │ │ 00392410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 392470 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, r6, ip, ror sl │ │ │ │ + rsbeq r8, r6, ip, lsl sl │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3924c8 │ │ │ │ ldr r1, [pc, #136] @ 392514 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327262,15 +327262,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3924c8 │ │ │ │ b 3924c4 │ │ │ │ - rsbseq fp, r9, r0, lsr #26 │ │ │ │ + rsbseq fp, r9, r0, asr #25 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -327287,15 +327287,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 39257c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq pc, r3, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 392654 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327304,25 +327304,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 392658 │ │ │ │ ldr r1, [pc, #172] @ 39265c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #152] @ 392660 │ │ │ │ ldr r1, [pc, #152] @ 392664 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #120] @ 392668 │ │ │ │ ldr r1, [pc, #120] @ 39266c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 392670 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 392674 │ │ │ │ @@ -327342,24 +327342,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r4, lsl ip │ │ │ │ - rsbeq r7, r4, ip, lsr #20 │ │ │ │ - rsbeq pc, r8, r8, asr #25 │ │ │ │ - strdeq r7, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq r0, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq fp, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, r4, ip, asr #19 │ │ │ │ + rsbeq pc, r8, r8, ror #24 │ │ │ │ + @ instruction: 0x00657c98 │ │ │ │ + rsbeq r0, r5, r0, ror lr │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq pc, r3, r8, asr #21 │ │ │ │ - rsbeq r8, r6, ip, ror #17 │ │ │ │ + rsbeq r8, r6, ip, lsl #17 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 392700 │ │ │ │ mov r1, #1 │ │ │ │ @@ -327459,19 +327459,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3927b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3927ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 392b78 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -327488,15 +327488,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 392b88 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -327541,79 +327541,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #544] @ 392b9c │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #504] @ 392ba0 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #456] @ 392ba4 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #408] @ 392ba8 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #356] @ 392bac │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -327644,15 +327644,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 392bb4 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr ip, [pc, #160] @ 392bb8 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -327671,30 +327671,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r9, r4, asr r9 │ │ │ │ + ldrsheq fp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0x009185b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0066869c │ │ │ │ - rsbeq r8, r6, r8, lsr #13 │ │ │ │ + rsbeq r8, r6, ip, lsr r6 │ │ │ │ + rsbeq r8, r6, r8, asr #12 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq pc, r3, r0, lsr #15 │ │ │ │ - strdeq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r8, [r6], #-84 @ 0xffffffac @ │ │ │ │ - strheq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0x00668598 │ │ │ │ - rsbeq r8, r6, r0, ror r5 │ │ │ │ - rsbeq r8, r6, r8, asr #10 │ │ │ │ - rsbeq r7, r4, r0, ror #9 │ │ │ │ - rsbeq pc, r8, r0, lsl #15 │ │ │ │ + rsbeq r8, r6, r4, ror r5 │ │ │ │ + rsbeq r8, r6, r8, asr r5 │ │ │ │ + rsbeq r8, r6, r8, lsr r5 │ │ │ │ + rsbeq r8, r6, r0, lsl r5 │ │ │ │ + rsbeq r8, r6, r8, ror #9 │ │ │ │ + rsbeq r7, r4, r0, lsl #9 │ │ │ │ + rsbeq pc, r8, r0, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r8, r1, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -327708,25 +327708,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392328 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 392cc0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #308] @ 392d4c │ │ │ │ ldr r2, [pc, #308] @ 392d50 │ │ │ │ ldr r1, [pc, #308] @ 392d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 392d20 │ │ │ │ cmp r3, #3 │ │ │ │ bne 392d04 │ │ │ │ @@ -327786,19 +327786,19 @@ │ │ │ │ beq 392cc0 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 392cc4 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 392ca4 │ │ │ │ - @ instruction: 0x0079b590 │ │ │ │ - strheq ip, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq ip, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, r9, r0, lsr r5 │ │ │ │ + rsbeq ip, r5, ip, asr r7 │ │ │ │ + rsbeq ip, r5, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 392f70 │ │ │ │ ldr r4, [pc, #512] @ 392f74 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -327809,49 +327809,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #460] @ 392f7c │ │ │ │ ldr r1, [pc, #460] @ 392f80 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #436] @ 392f84 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 392f88 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #416] @ 392f8c │ │ │ │ ldr r1, [pc, #416] @ 392f90 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 392f94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #384] @ 392f98 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 392f58 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -327925,50 +327925,50 @@ │ │ │ │ b 392ed4 │ │ │ │ ldr r0, [pc, #60] @ 392f9c │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, ip, lsr r4 │ │ │ │ - rsbeq r7, r4, r8, asr r2 │ │ │ │ - strdeq pc, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq ip, r5, r0, lsr r6 │ │ │ │ - rsbeq r8, r6, r0, lsl #2 │ │ │ │ - rsbeq pc, r8, r8, lsl r1 @ │ │ │ │ + ldrsbeq fp, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r7, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0068f494 │ │ │ │ + ldrdeq ip, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r6, r0, lsr #1 │ │ │ │ + strheq pc, [r8], #-8 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r7, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r5, ip, lsr #13 │ │ │ │ - rsbeq r8, r6, ip, lsr #2 │ │ │ │ - rsbeq r8, r6, r4, lsr #2 │ │ │ │ - rsbeq r8, r6, r4, asr #32 │ │ │ │ + rsbeq r7, r5, r4, ror r4 │ │ │ │ + rsbeq r0, r5, ip, asr #12 │ │ │ │ + rsbeq r8, r6, ip, asr #1 │ │ │ │ + rsbeq r8, r6, r4, asr #1 │ │ │ │ + rsbeq r7, r6, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 392328 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393028 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #104] @ 393048 │ │ │ │ ldr r2, [pc, #104] @ 39304c │ │ │ │ ldr r1, [pc, #104] @ 393050 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393028 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -327979,40 +327979,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r8, asr #3 │ │ │ │ - strdeq ip, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq ip, r5, ip, lsl #8 │ │ │ │ + rsbseq fp, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x0065c394 │ │ │ │ + rsbeq ip, r5, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 392328 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3930e8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #120] @ 393108 │ │ │ │ ldr r2, [pc, #120] @ 39310c │ │ │ │ ldr r1, [pc, #120] @ 393110 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3930e8 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -328027,17 +328027,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq fp, r9, r8, lsl r1 │ │ │ │ - rsbeq ip, r5, r4, asr #6 │ │ │ │ - rsbeq ip, r5, ip, asr r3 │ │ │ │ + ldrheq fp, [r9], #-8 @ │ │ │ │ + rsbeq ip, r5, r4, ror #5 │ │ │ │ + strdeq ip, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -328060,25 +328060,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392328 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3931e4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #108] @ 393204 │ │ │ │ ldr r2, [pc, #108] @ 393208 │ │ │ │ ldr r1, [pc, #108] @ 39320c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3931e4 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -328090,17 +328090,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r0, lsl r0 │ │ │ │ - rsbeq ip, r5, ip, lsr r2 │ │ │ │ - rsbeq ip, r5, r4, asr r2 │ │ │ │ + ldrheq sl, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq ip, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq ip, [r5], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -328111,25 +328111,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392328 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3932a4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #136] @ 3932ec │ │ │ │ ldr r2, [pc, #136] @ 3932f0 │ │ │ │ ldr r1, [pc, #136] @ 3932f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3932a4 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -328148,17 +328148,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r4, asr #30 │ │ │ │ - rsbeq ip, r5, r0, ror r1 │ │ │ │ - rsbeq ip, r5, r4, lsl #3 │ │ │ │ + rsbseq sl, r9, r4, ror #29 │ │ │ │ + rsbeq ip, r5, r0, lsl r1 │ │ │ │ + rsbeq ip, r5, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -328181,25 +328181,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392328 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3933e8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr ip, [pc, #180] @ 393430 │ │ │ │ ldr r2, [pc, #180] @ 393434 │ │ │ │ ldr r1, [pc, #180] @ 393438 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3933dc │ │ │ │ cmp r3, #3 │ │ │ │ bne 393408 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -328229,17 +328229,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sl, r9, ip, lsr #28 │ │ │ │ - rsbeq ip, r5, r8, asr r0 │ │ │ │ - rsbeq ip, r5, r0, ror r0 │ │ │ │ + rsbseq sl, r9, ip, asr #27 │ │ │ │ + strdeq fp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r5, r0, lsl r0 │ │ │ │ │ │ │ │ 0039343c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393440 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -328252,18 +328252,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 393478 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 99a690 │ │ │ │ - rsbeq r7, r6, r8, lsr #23 │ │ │ │ - rsbseq sl, r9, r0, lsr #28 │ │ │ │ - rsbeq r7, r6, r0, lsl #23 │ │ │ │ + b 99a630 │ │ │ │ + rsbeq r7, r6, r8, asr #22 │ │ │ │ + rsbseq sl, r9, r0, asr #27 │ │ │ │ + rsbeq r7, r6, r0, lsr #22 │ │ │ │ │ │ │ │ 0039347c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3934dc │ │ │ │ @@ -328273,26 +328273,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sl, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, r6, r0, ror #22 │ │ │ │ - rsbeq r7, r6, r8, lsr fp │ │ │ │ + rsbseq sl, r9, ip, ror sp │ │ │ │ + rsbeq r7, r6, r0, lsl #22 │ │ │ │ + ldrdeq r7, [r6], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003934e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 393548 │ │ │ │ @@ -328302,58 +328302,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, r9, r0, ror sp │ │ │ │ - strdeq r7, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r6, ip, asr #21 │ │ │ │ + rsbseq sl, r9, r0, lsl sp │ │ │ │ + @ instruction: 0x00667a94 │ │ │ │ + rsbeq r7, r6, ip, ror #20 │ │ │ │ │ │ │ │ 00393554 : │ │ │ │ ldr r3, [pc, #36] @ 393580 │ │ │ │ ldr ip, [pc, #36] @ 393584 │ │ │ │ ldr r1, [pc, #36] @ 393588 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 99a690 │ │ │ │ - rsbseq sl, r9, ip, lsl sp │ │ │ │ - @ instruction: 0x00667a98 │ │ │ │ - rsbeq r7, r6, r4, ror sl │ │ │ │ + b 99a630 │ │ │ │ + ldrheq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, r6, r8, lsr sl │ │ │ │ + rsbeq r7, r6, r4, lsl sl │ │ │ │ │ │ │ │ 0039358c : │ │ │ │ ldr r3, [pc, #36] @ 3935b8 │ │ │ │ ldr ip, [pc, #36] @ 3935bc │ │ │ │ ldr r1, [pc, #36] @ 3935c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 99a690 │ │ │ │ - rsbseq sl, r9, r4, ror #25 │ │ │ │ - rsbeq r7, r6, r0, ror #20 │ │ │ │ - rsbeq r7, r6, ip, lsr sl │ │ │ │ + b 99a630 │ │ │ │ + rsbseq sl, r9, r4, lsl #25 │ │ │ │ + rsbeq r7, r6, r0, lsl #20 │ │ │ │ + ldrdeq r7, [r6], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 003935c4 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003935cc : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -328365,15 +328365,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003935e0 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3935f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, r3, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -328466,27 +328466,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ b 393684 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 393684 │ │ │ │ ldr r5, [pc, #24] @ 3937b8 │ │ │ │ mov r6, #0 │ │ │ │ b 393684 │ │ │ │ addseq r7, r1, r0, ror #15 │ │ │ │ - rsbseq sl, r9, r8, asr ip │ │ │ │ - rsbseq sl, r9, r5, asr ip │ │ │ │ + ldrsheq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq sl, [r9], #-181 @ 0xffffff4b @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, ip, asr #17 │ │ │ │ + rsbeq r7, r6, ip, ror #16 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 393904 │ │ │ │ ldr r3, [pc, #304] @ 393908 │ │ │ │ @@ -328496,15 +328496,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -328528,56 +328528,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 393914 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 99226c │ │ │ │ + bl 99220c │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 992c18 │ │ │ │ + bl 992bb8 │ │ │ │ ldr r2, [pc, #124] @ 393918 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 993a04 │ │ │ │ + bl 9939a4 │ │ │ │ ldr r2, [pc, #100] @ 39391c │ │ │ │ ldr r3, [pc, #100] @ 393920 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41b7a0 │ │ │ │ - rsbeq r7, r6, r4, asr r8 │ │ │ │ - @ instruction: 0x0079ab9c │ │ │ │ - rsbeq r7, r6, ip, lsr r8 │ │ │ │ + strdeq r7, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sl, r9, ip, lsr fp │ │ │ │ + ldrdeq r7, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq lr, r3, r0, ror r9 │ │ │ │ - rsbeq r7, r6, ip, ror r7 │ │ │ │ + rsbeq r7, r6, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3939e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -328585,25 +328585,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3939ec │ │ │ │ ldr r1, [pc, #156] @ 3939f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #136] @ 3939f4 │ │ │ │ ldr r1, [pc, #136] @ 3939f8 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #104] @ 3939fc │ │ │ │ ldr r3, [pc, #104] @ 393a00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 393a04 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328619,19 +328619,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, ip, lsr sl │ │ │ │ - rsbeq r6, r4, r8, lsl #13 │ │ │ │ - rsbeq lr, r8, r4, lsr #18 │ │ │ │ - rsbeq r6, r5, r4, asr r9 │ │ │ │ - rsbeq pc, r4, ip, lsr #22 │ │ │ │ + ldrsbeq sl, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, r4, r8, lsr #12 │ │ │ │ + rsbeq lr, r8, r4, asr #17 │ │ │ │ + strdeq r6, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, r4, ip, asr #21 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -328704,23 +328704,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 393e4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d8fcc │ │ │ │ + bl 9d8f6c │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 992d7c │ │ │ │ + bl 992d1c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 393e50 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992760 │ │ │ │ + b 992700 │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328764,16 +328764,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41641c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 393e08 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d8fcc │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d8f6c │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328798,23 +328798,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #408] @ 393e58 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328885,32 +328885,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d8f4 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d9004 │ │ │ │ + bl 9d8fa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d8f4 │ │ │ │ addseq r7, r1, r4, ror #7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, r8, lsl #10 │ │ │ │ + rsbeq r7, r6, r8, lsr #9 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - ldrheq sl, [r9], #-122 @ 0xffffff86 @ │ │ │ │ + rsbseq sl, r9, sl, asr r7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -328954,51 +328954,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 393ed0 │ │ │ │ umullseq r6, r1, ip, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq r7, r6, r4, lsr r1 │ │ │ │ + ldrdeq r7, [r6], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 393fa8 │ │ │ │ ldr r2, [pc, #84] @ 393fac │ │ │ │ ldr r1, [pc, #84] @ 393fb0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #52] @ 393fb4 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 75ce08 │ │ │ │ - rsbseq sl, r9, ip, lsl r4 │ │ │ │ - rsbeq r7, r6, r4, asr #1 │ │ │ │ - ldrdeq r7, [r6], #-0 @ │ │ │ │ - rsbeq r7, r6, r8, lsl #2 │ │ │ │ + b 75cda8 │ │ │ │ + ldrheq sl, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r6, r4, rrx │ │ │ │ + rsbeq r7, r6, r0, ror r0 │ │ │ │ + rsbeq r7, r6, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 394084 │ │ │ │ ldr r3, [pc, #180] @ 394088 │ │ │ │ ldr r1, [pc, #180] @ 39408c │ │ │ │ @@ -329006,15 +329006,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #144] @ 394090 │ │ │ │ ldr r3, [pc, #144] @ 394094 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -329026,33 +329026,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 394098 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992d7c │ │ │ │ + bl 992d1c │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 993e9c │ │ │ │ + bl 993e3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 992d20 │ │ │ │ + bl 992cc0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9922c4 │ │ │ │ + bl 992264 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 415f3c │ │ │ │ - rsbeq r7, r6, ip, asr #32 │ │ │ │ - @ instruction: 0x0079a39c │ │ │ │ - rsbeq r7, r6, r8, asr #32 │ │ │ │ + rsbeq r6, r6, ip, ror #31 │ │ │ │ + rsbseq sl, r9, ip, lsr r3 │ │ │ │ + rsbeq r6, r6, r8, ror #31 │ │ │ │ addseq r6, r1, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329098,15 +329098,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39420c │ │ │ │ ldr r1, [pc, #272] @ 394268 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ cmp r4, #0 │ │ │ │ beq 394180 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 394170 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -329117,19 +329117,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 394270 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 394274 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d9004 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d8fa4 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3940ec │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 514c6c │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -329144,38 +329144,38 @@ │ │ │ │ bl 41d8f4 │ │ │ │ bl 514d10 │ │ │ │ b 3940ec │ │ │ │ ldr r1, [pc, #100] @ 394278 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 39427c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992760 │ │ │ │ + bl 992700 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41641c │ │ │ │ b 394204 │ │ │ │ addseq r6, r1, r0, ror sp │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, r6, r4, asr #30 │ │ │ │ - rsbeq r6, r6, r4, asr pc │ │ │ │ + rsbeq r6, r6, r4, ror #29 │ │ │ │ + strdeq r6, [r6], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq r6, r6, ip, asr #29 │ │ │ │ - @ instruction: 0x00666e94 │ │ │ │ + rsbeq r6, r6, ip, ror #28 │ │ │ │ + rsbeq r6, r6, r4, lsr lr │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq r6, r6, ip, lsl #28 │ │ │ │ + rsbeq r6, r6, ip, lsr #27 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3944c0 │ │ │ │ @@ -329216,15 +329216,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -329234,15 +329234,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3943cc │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329291,40 +329291,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 394350 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d8f4 │ │ │ │ ldr r0, [pc, #48] @ 3944c8 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39430c │ │ │ │ ldr r0, [pc, #28] @ 3944cc │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 394438 │ │ │ │ addseq r6, r1, r4, lsl #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r6, r6, r0, lsl #24 │ │ │ │ - rsbeq r6, r6, r8, ror #23 │ │ │ │ + rsbeq r6, r6, r0, lsr #23 │ │ │ │ + rsbeq r6, r6, r8, lsl #23 │ │ │ │ ldr r1, [sp] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ cmpeq r2, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ bne 3944f8 │ │ │ │ @@ -329336,15 +329336,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 394520 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ addeq sp, r3, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 3945e4 │ │ │ │ ldr r2, [pc, #168] @ 3945e8 │ │ │ │ @@ -329352,25 +329352,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #136] @ 3945f0 │ │ │ │ ldr r1, [pc, #136] @ 3945f4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #104] @ 3945f8 │ │ │ │ ldr r1, [pc, #104] @ 3945fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #92] @ 394600 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ @@ -329386,19 +329386,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, ip, asr lr │ │ │ │ - rsbeq r5, r4, ip, lsl #21 │ │ │ │ - rsbeq sp, r8, ip, lsr #26 │ │ │ │ - rsbeq r5, r4, r8, lsl #21 │ │ │ │ - rsbeq r5, r4, r0, lsr #21 │ │ │ │ + ldrsheq r9, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, r4, ip, lsr #20 │ │ │ │ + rsbeq sp, r8, ip, asr #25 │ │ │ │ + rsbeq r5, r4, r8, lsr #20 │ │ │ │ + rsbeq r5, r4, r0, asr #20 │ │ │ │ addeq sp, r3, ip, lsl #26 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329408,15 +329408,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #106 @ 0x6a │ │ │ │ bl 2550c4 │ │ │ │ mov r3, #1 │ │ │ │ @@ -329425,17 +329425,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r9, r0, lsl #27 │ │ │ │ - @ instruction: 0x00666a90 │ │ │ │ - rsbeq r6, r6, r0, lsl fp │ │ │ │ + rsbseq r9, r9, r0, lsr #26 │ │ │ │ + rsbeq r6, r6, r0, lsr sl │ │ │ │ + strheq r6, [r6], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #400] @ 394834 │ │ │ │ ldr r8, [pc, #400] @ 394838 │ │ │ │ ldr r7, [pc, #400] @ 39483c │ │ │ │ @@ -329445,30 +329445,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r9, r0 │ │ │ │ bl 414630 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #336] @ 394840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75bcdc │ │ │ │ + bl 75bc7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3947e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3947e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 39472c │ │ │ │ ldrb r3, [r5, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 39477c │ │ │ │ @@ -329480,15 +329480,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -329526,40 +329526,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq r9, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, r6, r0, lsl sl │ │ │ │ - @ instruction: 0x00666a98 │ │ │ │ - ldrdeq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r9, r9, ip, asr ip │ │ │ │ - rsbeq r6, r6, ip, lsl #20 │ │ │ │ - rsbeq r6, r6, r0, ror #19 │ │ │ │ - @ instruction: 0x0066699c │ │ │ │ - rsbeq r6, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x00799c98 │ │ │ │ + strheq r6, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, r6, r8, lsr sl │ │ │ │ + rsbeq r7, lr, r8, ror r7 │ │ │ │ + ldrsheq r9, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r6, ip, lsr #19 │ │ │ │ + rsbeq r6, r6, r0, lsl #19 │ │ │ │ + rsbeq r6, r6, ip, lsr r9 │ │ │ │ + rsbeq r6, r6, r4, asr #18 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ ldrdeq lr, [r0], r4 @ │ │ │ │ - rsbseq r9, r9, r4, lsr #23 │ │ │ │ - rsbeq r6, r6, r4, asr r9 │ │ │ │ - rsbeq r6, r6, r4, lsl #18 │ │ │ │ - rsbeq r6, r6, r4, ror #17 │ │ │ │ + rsbseq r9, r9, r4, asr #22 │ │ │ │ + strdeq r6, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, r6, r4, lsr #17 │ │ │ │ + rsbeq r6, r6, r4, lsl #17 │ │ │ │ ldr r0, [pc, #4] @ 39487c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ umulleq sp, r3, r0, sl │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -329594,15 +329594,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cfdc │ │ │ │ + bl 70cf7c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -329641,15 +329641,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ b 3949ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 394d24 │ │ │ │ ldr r2, [pc, #804] @ 394d28 │ │ │ │ @@ -329657,15 +329657,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #772] @ 394d30 │ │ │ │ ldr ip, [pc, #772] @ 394d34 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -329678,28 +329678,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #696] @ 394d38 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -329726,15 +329726,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 394b84 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f5c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 394d00 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 394cac │ │ │ │ ldr r2, [pc, #500] @ 394d4c │ │ │ │ @@ -329834,15 +329834,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 394d5c │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ b 394ae4 │ │ │ │ ldr r3, [pc, #88] @ 394d60 │ │ │ │ @@ -329850,32 +329850,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 394d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 394d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r6, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r6, ip, asr #15 │ │ │ │ + rsbseq r9, r9, ip, ror r9 │ │ │ │ + rsbeq r6, r6, r8, asr r7 │ │ │ │ + rsbeq r6, r6, ip, ror #14 │ │ │ │ ldrdeq sp, [r3], r0 │ │ │ │ - strheq r6, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r6, ip, ror r7 │ │ │ │ - rsbseq sp, r1, ip, lsl #17 │ │ │ │ - rsbeq r6, r6, ip, lsr #13 │ │ │ │ - rsbeq pc, r6, ip, ror #19 │ │ │ │ - strdeq r6, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, r6, r8, asr r7 │ │ │ │ + rsbeq r6, r6, ip, lsl r7 │ │ │ │ + rsbseq sp, r1, ip, lsr #16 │ │ │ │ + rsbeq r6, r6, ip, asr #12 │ │ │ │ + rsbeq pc, r6, ip, lsl #19 │ │ │ │ + @ instruction: 0x00666694 │ │ │ │ bge fee3f800 <__bss_end__@@Base+0xfe076c30> │ │ │ │ addeq sp, r3, r8, lsr #15 │ │ │ │ - rsbeq r6, r6, r8, lsr r6 │ │ │ │ - rsbeq r6, r6, r0, asr #10 │ │ │ │ - rsbeq r6, r6, r0, lsr r5 │ │ │ │ - ldrsbeq r9, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, r0, r0, ror #13 │ │ │ │ + ldrdeq r6, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r6, r0, ror #9 │ │ │ │ + ldrdeq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r9, r8, ror r6 │ │ │ │ + rsbeq r6, r6, r0, asr r4 │ │ │ │ + rsbseq r9, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 394e4c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -329884,25 +329884,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 394e50 │ │ │ │ ldr r1, [pc, #180] @ 394e54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #160] @ 394e58 │ │ │ │ ldr r1, [pc, #160] @ 394e5c │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 394e60 │ │ │ │ ldr r3, [pc, #128] @ 394e64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 394e68 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -329916,31 +329916,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 394e70 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #60] @ 394e74 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f284 │ │ │ │ - rsbseq r9, r9, ip, asr r6 │ │ │ │ - rsbeq r5, r4, ip, lsr r2 │ │ │ │ - ldrdeq sp, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r5, r8, lsl #10 │ │ │ │ - rsbeq lr, r4, r0, ror #13 │ │ │ │ + b 74f224 │ │ │ │ + ldrsheq r9, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r5, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r8, r8, ror r4 │ │ │ │ + rsbeq r5, r5, r8, lsr #9 │ │ │ │ + rsbeq lr, r4, r0, lsl #13 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq r6, r6, r4, lsr #8 │ │ │ │ + rsbeq r6, r6, r4, asr #7 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r7, pc, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -329949,28 +329949,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 394ee8 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cd50 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -330057,15 +330057,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3950c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 394880 │ │ │ │ b 395088 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 253594 │ │ │ │ @@ -330073,25 +330073,25 @@ │ │ │ │ beq 3950b0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 395074 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f4f4 │ │ │ │ + bl 98f494 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 395074 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253594 │ │ │ │ - @ instruction: 0x00799398 │ │ │ │ - rsbeq r6, r6, r4, ror r1 │ │ │ │ - rsbeq r6, r6, r8, lsl #3 │ │ │ │ + rsbseq r9, r9, r8, lsr r3 │ │ │ │ + rsbeq r6, r6, r4, lsl r1 │ │ │ │ + rsbeq r6, r6, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -330170,15 +330170,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3952c0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39525c │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330205,22 +330205,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cfdc │ │ │ │ + bl 70cf7c │ │ │ │ b 395254 │ │ │ │ - ldrsbeq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r5, r6, ip, lsr #31 │ │ │ │ - rsbeq r5, r6, r0, asr #31 │ │ │ │ + rsbseq r9, r9, r4, ror r1 │ │ │ │ + rsbeq r5, r6, ip, asr #30 │ │ │ │ + rsbeq r5, r6, r0, ror #30 │ │ │ │ ldr r0, [pc, #4] @ 3952d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq sp, r3, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 395434 │ │ │ │ ldr r2, [pc, #328] @ 395438 │ │ │ │ @@ -330228,15 +330228,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 39543c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3953c8 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -330259,39 +330259,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr ip, [pc, #176] @ 395444 │ │ │ │ ldr r2, [pc, #176] @ 395448 │ │ │ │ ldr r1, [pc, #176] @ 39544c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33fe2c │ │ │ │ ldr ip, [pc, #128] @ 395450 │ │ │ │ ldr r1, [pc, #128] @ 395454 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330300,54 +330300,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 39545c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3953ec │ │ │ │ - rsbseq r9, r9, r4, lsr r1 │ │ │ │ - rsbeq r5, r6, r0, ror #30 │ │ │ │ - rsbeq r5, r6, r4, ror pc │ │ │ │ + ldrsbeq r9, [r9], #-4 @ │ │ │ │ + rsbeq r5, r6, r0, lsl #30 │ │ │ │ + rsbeq r5, r6, r4, lsl pc │ │ │ │ addeq sp, r3, r0, asr #32 │ │ │ │ - @ instruction: 0x00799094 │ │ │ │ - rsbeq r7, r5, r4, lsl lr │ │ │ │ - rsbeq r7, r5, r8, lsr #28 │ │ │ │ - ldrdeq r5, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - strheq r5, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r5, r6, r8, ror lr │ │ │ │ + rsbseq r9, r9, r4, lsr r0 │ │ │ │ + strheq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r5, r8, asr #27 │ │ │ │ + rsbeq r5, r6, r0, ror lr │ │ │ │ + rsbeq r5, r6, ip, asr lr │ │ │ │ + rsbeq r5, r6, r4, asr lr │ │ │ │ + rsbeq r5, r6, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3954c0 │ │ │ │ ldr r2, [pc, #72] @ 3954c4 │ │ │ │ ldr r1, [pc, #72] @ 3954c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #40] @ 3954cc │ │ │ │ ldr r1, [pc, #40] @ 3954d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f284 │ │ │ │ - ldrheq r8, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, r4, r0, asr fp │ │ │ │ - strdeq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + b 74f224 │ │ │ │ + rsbseq r8, r9, r0, asr pc │ │ │ │ + strdeq r4, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x0068cd90 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r7, pc, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 395590 │ │ │ │ @@ -330358,15 +330358,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 395594 │ │ │ │ ldr r2, [pc, #148] @ 395598 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 39559c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #128] @ 3955a0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 395550 │ │ │ │ mov r0, #0 │ │ │ │ @@ -330380,29 +330380,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3955a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, r0, asr #30 │ │ │ │ - rsbeq r5, r6, r8, ror sp │ │ │ │ - rsbeq r5, r6, r0, asr sp │ │ │ │ + rsbseq r8, r9, r0, ror #29 │ │ │ │ + rsbeq r5, r6, r8, lsl sp │ │ │ │ + strdeq r5, [r6], #-192 @ 0xffffff40 @ │ │ │ │ addseq r5, r1, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r5, r6, r8, lsl #27 │ │ │ │ + rsbeq r5, r6, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 395674 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -330411,15 +330411,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 395678 │ │ │ │ ldr r2, [pc, #164] @ 39567c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 395680 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #144] @ 395684 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 395624 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -330437,29 +330437,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 395688 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, ip, ror #28 │ │ │ │ - rsbeq r5, r6, r4, lsr #25 │ │ │ │ - rsbeq r5, r6, ip, ror ip │ │ │ │ + rsbseq r8, r9, ip, lsl #28 │ │ │ │ + rsbeq r5, r6, r4, asr #24 │ │ │ │ + rsbeq r5, r6, ip, lsl ip │ │ │ │ addseq r5, r1, r4, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r5, r6, r4, ror #25 │ │ │ │ + rsbeq r5, r6, r4, lsl #25 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -330501,21 +330501,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 522ffc │ │ │ │ pop {r4, lr} │ │ │ │ b 522a40 │ │ │ │ ldr r0, [pc, #28] @ 395768 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 395718 │ │ │ │ addseq r5, r1, r0, ror r7 │ │ │ │ ldrdeq sp, [r0], r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ adceq sp, r0, r4, ror ip │ │ │ │ - rsbeq r5, r6, r4, lsr #24 │ │ │ │ + rsbeq r5, r6, r4, asr #23 │ │ │ │ │ │ │ │ 0039576c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -330524,31 +330524,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3957cc │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r5, r0, ror r5 │ │ │ │ addeq ip, r3, r4, ror ip │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3957e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq ip, r3, r0, ror #24 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 3958a4 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -330578,15 +330578,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 3958bc │ │ │ │ ldr r0, [pc, #84] @ 3958c0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 5231fc │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 5231fc │ │ │ │ pop {r4, lr} │ │ │ │ @@ -330594,16 +330594,16 @@ │ │ │ │ b 522aa4 │ │ │ │ addseq r5, r1, ip, lsr #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r4, lsl #24 │ │ │ │ - rsbeq r5, r6, r8, lsl fp │ │ │ │ + rsbseq r8, r9, r4, lsr #23 │ │ │ │ + strheq r5, [r6], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 39596c │ │ │ │ ldr r6, [pc, #144] @ 395970 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -330612,105 +330612,105 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #104] @ 395978 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #56] @ 39597c │ │ │ │ ldr r1, [pc, #56] @ 395980 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe2c │ │ │ │ - @ instruction: 0x00798b98 │ │ │ │ - rsbeq r5, r6, ip, ror #21 │ │ │ │ - strheq r5, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, r9, r8, lsr fp │ │ │ │ + rsbeq r5, r6, ip, lsl #21 │ │ │ │ + rsbeq r5, r6, ip, asr sl │ │ │ │ addeq ip, r3, ip, lsr #22 │ │ │ │ - rsbeq r7, r5, r0, ror r8 │ │ │ │ - rsbeq r7, r5, r4, lsl #17 │ │ │ │ + rsbeq r7, r5, r0, lsl r8 │ │ │ │ + rsbeq r7, r5, r4, lsr #16 │ │ │ │ │ │ │ │ 00395984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395a44 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r7, [pc, #148] @ 395a48 │ │ │ │ ldr r6, [pc, #148] @ 395a4c │ │ │ │ ldr r5, [pc, #148] @ 395a50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395a54 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #104] @ 395a58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3402e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, r6, r4, lsr sl │ │ │ │ - ldrheq r8, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq r7, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, r5, r8, lsl #16 │ │ │ │ + ldrdeq r5, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, r9, ip, asr sl │ │ │ │ + @ instruction: 0x00657794 │ │ │ │ + rsbeq r7, r5, r8, lsr #15 │ │ │ │ addseq r5, r1, r8, asr #8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 395a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq ip, r3, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #196] @ 395b48 │ │ │ │ ldr r5, [pc, #196] @ 395b4c │ │ │ │ @@ -330719,37 +330719,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #57 @ 0x39 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #160] @ 395b54 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #108] @ 395b58 │ │ │ │ ldr r1, [pc, #108] @ 395b5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, sl │ │ │ │ bl 33fe2c │ │ │ │ ldr r2, [pc, #76] @ 395b60 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ mov r0, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #-1073741824 @ 0xc0000000 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -330759,20 +330759,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, r6, r0, lsl #19 │ │ │ │ - rsbseq r8, r9, r0, lsr sl │ │ │ │ - rsbeq r5, r6, r8, asr #18 │ │ │ │ + rsbeq r5, r6, r0, lsr #18 │ │ │ │ + ldrsbeq r8, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r5, r6, r8, ror #17 │ │ │ │ addeq ip, r3, ip, ror #19 │ │ │ │ - rsbeq r7, r5, r8, asr #13 │ │ │ │ - ldrdeq r7, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, r5, r8, ror #12 │ │ │ │ + rsbeq r7, r5, r8, ror r6 │ │ │ │ andhi r0, r6, r0 │ │ │ │ ldr r1, [pc, #224] @ 395c4c │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ bcc 395bb4 │ │ │ │ @@ -330785,15 +330785,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #176] @ 395c54 │ │ │ │ ldr r0, [pc, #176] @ 395c58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr ip, [pc, #160] @ 395c5c │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #12 │ │ │ │ bhi 395b7c │ │ │ │ ldrsb ip, [ip, r2] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -330826,17 +330826,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x009152b4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, ip, lsl r9 │ │ │ │ - rsbeq sl, r5, r0, lsl #4 │ │ │ │ - rsbseq r8, r9, ip, ror #17 │ │ │ │ + ldrheq r8, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, r5, r0, lsr #3 │ │ │ │ + rsbseq r8, r9, ip, lsl #17 │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #240] @ 395d60 │ │ │ │ add r3, pc, r3 │ │ │ │ bcc 395ca0 │ │ │ │ ldr r1, [pc, #232] @ 395d64 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -330885,116 +330885,116 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 395d6c │ │ │ │ ldr r0, [pc, #56] @ 395d70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009151b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, sp, lsl #16 │ │ │ │ - rsbseq r8, r9, ip, lsl #15 │ │ │ │ - rsbeq r5, r6, r8, ror #13 │ │ │ │ + rsbseq r8, r9, sp, lsr #15 │ │ │ │ + rsbseq r8, r9, ip, lsr #14 │ │ │ │ + rsbeq r5, r6, r8, lsl #13 │ │ │ │ │ │ │ │ 00395d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395e34 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r7, [pc, #148] @ 395e38 │ │ │ │ ldr r6, [pc, #148] @ 395e3c │ │ │ │ ldr r5, [pc, #148] @ 395e40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395e44 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #104] @ 395e48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3402e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, r6, ip, ror r6 │ │ │ │ - rsbseq r8, r9, r8, lsl r7 │ │ │ │ - rsbeq r7, r5, r4, lsl #8 │ │ │ │ - rsbeq r7, r5, r8, lsl r4 │ │ │ │ + rsbeq r5, r6, ip, lsl r6 │ │ │ │ + ldrheq r8, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, r5, r4, lsr #7 │ │ │ │ + strheq r7, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r5, r1, r8, asr r0 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 395e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ @ instruction: 0x0083c6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 395ec4 │ │ │ │ ldr r2, [pc, #76] @ 395ec8 │ │ │ │ ldr r1, [pc, #76] @ 395ecc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #48] @ 395ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #36] @ 395ed4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f284 │ │ │ │ - rsbseq r8, r9, ip, asr #13 │ │ │ │ - rsbeq r4, r4, r4, asr r1 │ │ │ │ - rsbeq ip, r8, ip, ror #7 │ │ │ │ + b 74f224 │ │ │ │ + rsbseq r8, r9, ip, ror #12 │ │ │ │ + strdeq r4, [r4], #-4 @ │ │ │ │ + rsbeq ip, r8, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ strdeq r6, [pc], r8 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -331002,35 +331002,35 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr ip, [r4, #932] @ 0x3a4 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r4, #928 @ 0x3a0 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ sbc ip, r1, ip │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ str r5, [r4, #928] @ 0x3a0 │ │ │ │ str r7, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r3, r0 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -331066,23 +331066,23 @@ │ │ │ │ tst r1, #256 @ 0x100 │ │ │ │ bne 3960b8 │ │ │ │ orr r1, r1, #268435456 @ 0x10000000 │ │ │ │ str r1, [r4, #944] @ 0x3b0 │ │ │ │ lsr r1, r1, #28 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, r5 │ │ │ │ bls 3960a4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ beq 3960a4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrh r2, [r7] │ │ │ │ ldr ip, [pc, #136] @ 3960c4 │ │ │ │ sub r2, r2, r5 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331092,31 +331092,31 @@ │ │ │ │ lsl r2, r2, r0 │ │ │ │ umull r5, r0, r2, ip │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ asr lr, r2, #31 │ │ │ │ mov r1, r8 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ mov r2, sl │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r8, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r7, r9 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ bl 4fa43c │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ b 395ff8 │ │ │ │ blcc fea488cc <__bss_end__@@Base+0xfdc7fcfc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -331147,26 +331147,26 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 396118 │ │ │ │ ldr r1, [pc, #256] @ 396244 │ │ │ │ ldr r0, [pc, #256] @ 396248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 396118 │ │ │ │ ldr r3, [pc, #236] @ 39624c │ │ │ │ ldr r2, [pc, #236] @ 396250 │ │ │ │ ldr r1, [pc, #236] @ 396254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 3961c4 │ │ │ │ ldr r3, [pc, #168] @ 396240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331174,15 +331174,15 @@ │ │ │ │ beq 396118 │ │ │ │ ldr r1, [pc, #172] @ 396258 │ │ │ │ ldr r0, [pc, #172] @ 39625c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 396118 │ │ │ │ ldr r3, [pc, #148] @ 396260 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #32 │ │ │ │ bhi 396190 │ │ │ │ ldrsb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -331204,76 +331204,76 @@ │ │ │ │ ldr r0, [r0, #944] @ 0x3b0 │ │ │ │ b 39611c │ │ │ │ ldr r1, [pc, #60] @ 396264 │ │ │ │ ldr r0, [pc, #60] @ 396268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 396118 │ │ │ │ addseq r4, r1, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r8, lsl #8 │ │ │ │ - rsbeq r5, r6, r8, lsr #6 │ │ │ │ - rsbseq r8, r9, r8, ror #7 │ │ │ │ + rsbseq r8, r9, r8, lsr #7 │ │ │ │ rsbeq r5, r6, r8, asr #5 │ │ │ │ - rsbeq r5, r6, r4, ror #5 │ │ │ │ - rsbseq r8, r9, r0, lsr #7 │ │ │ │ - rsbeq r9, r5, r8, lsl #23 │ │ │ │ + rsbseq r8, r9, r8, lsl #7 │ │ │ │ + rsbeq r5, r6, r8, ror #4 │ │ │ │ + rsbeq r5, r6, r4, lsl #5 │ │ │ │ rsbseq r8, r9, r0, asr #6 │ │ │ │ - rsbseq r8, r9, r4, lsr #6 │ │ │ │ - rsbeq r9, r5, ip, lsl #22 │ │ │ │ + rsbeq r9, r5, r8, lsr #22 │ │ │ │ + rsbseq r8, r9, r0, ror #5 │ │ │ │ + rsbseq r8, r9, r4, asr #5 │ │ │ │ + rsbeq r9, r5, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3962b4 │ │ │ │ ldr r2, [pc, #48] @ 3962b8 │ │ │ │ ldr r1, [pc, #48] @ 3962bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 395fa0 │ │ │ │ - rsbseq r8, r9, r4, asr #5 │ │ │ │ - rsbeq r5, r6, r4, lsr #3 │ │ │ │ - rsbeq r5, r6, r4, asr #3 │ │ │ │ + rsbseq r8, r9, r4, ror #4 │ │ │ │ + rsbeq r5, r6, r4, asr #2 │ │ │ │ + rsbeq r5, r6, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 396320 │ │ │ │ ldr r2, [pc, #72] @ 396324 │ │ │ │ ldr r1, [pc, #72] @ 396328 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr ip, [pc, #40] @ 39632c │ │ │ │ ldr r2, [r0, #944] @ 0x3b0 │ │ │ │ add r1, r0, #948 @ 0x3b4 │ │ │ │ bic r2, r2, #12544 @ 0x3100 │ │ │ │ str r2, [r0, #944] @ 0x3b0 │ │ │ │ strh ip, [r1] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 395fa0 │ │ │ │ - rsbseq r8, r9, r0, ror r2 │ │ │ │ - rsbeq r5, r6, ip, asr #2 │ │ │ │ - rsbeq r5, r6, ip, ror #2 │ │ │ │ + rsbseq r8, r9, r0, lsl r2 │ │ │ │ + rsbeq r5, r6, ip, ror #1 │ │ │ │ + rsbeq r5, r6, ip, lsl #2 │ │ │ │ @ instruction: 0xffffbeef │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #236] @ 396434 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -331282,69 +331282,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 396438 │ │ │ │ ldr r1, [pc, #220] @ 39643c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #200] @ 396440 │ │ │ │ ldr r2, [pc, #200] @ 396444 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r8, #336 @ 0x150 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #156] @ 396448 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe2c │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr ip, [pc, #88] @ 39644c │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ strd r8, [r3, #-8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fd2c │ │ │ │ - rsbseq r8, r9, r4, lsl #4 │ │ │ │ - rsbeq r6, r5, r8, asr lr │ │ │ │ - rsbeq r6, r5, r8, ror #28 │ │ │ │ - rsbeq r5, r6, r4, ror #1 │ │ │ │ - strheq r5, [r6], #-0 @ │ │ │ │ + rsbseq r8, r9, r4, lsr #3 │ │ │ │ + strdeq r6, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, r5, r8, lsl #28 │ │ │ │ + rsbeq r5, r6, r4, lsl #1 │ │ │ │ + rsbeq r5, r6, r0, asr r0 │ │ │ │ addeq ip, r3, ip, asr r1 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #572] @ 3966a4 │ │ │ │ @@ -331376,25 +331376,25 @@ │ │ │ │ ldr r1, [pc, #476] @ 3966ac │ │ │ │ ldr r0, [pc, #476] @ 3966b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [pc, #452] @ 3966b4 │ │ │ │ ldr r2, [pc, #452] @ 3966b8 │ │ │ │ ldr r1, [pc, #452] @ 3966bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 396544 │ │ │ │ ldr r3, [pc, #384] @ 3966a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331414,15 +331414,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3966c4 │ │ │ │ ldr r0, [pc, #348] @ 3966c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 396534 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3964a4 │ │ │ │ add r3, r0, #948 @ 0x3b4 │ │ │ │ mov r2, #0 │ │ │ │ strh r8, [r3] │ │ │ │ @@ -331461,58 +331461,58 @@ │ │ │ │ b 396534 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3964a4 │ │ │ │ bic r8, r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [r7, #952] @ 0x3b8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r2] │ │ │ │ strb r3, [r7, #956] @ 0x3bc │ │ │ │ b 396534 │ │ │ │ ldr r1, [pc, #124] @ 3966d4 │ │ │ │ ldr r0, [pc, #124] @ 3966d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3964d8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3965ec │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 3965ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #952] @ 0x3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 396614 │ │ │ │ bl 395ed8 │ │ │ │ b 3965ec │ │ │ │ addseq r4, r1, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, ip, ror r0 │ │ │ │ - rsbeq r4, r6, r0, asr #31 │ │ │ │ - rsbseq r8, r9, r8, asr r0 │ │ │ │ - rsbeq r4, r6, r8, lsr pc │ │ │ │ - rsbeq r4, r6, r8, asr pc │ │ │ │ - rsbseq r7, r9, r1, ror #31 │ │ │ │ - rsbseq r7, r9, r4, ror #31 │ │ │ │ - rsbeq r9, r5, ip, lsr r8 │ │ │ │ + rsbseq r8, r9, ip, lsl r0 │ │ │ │ + rsbeq r4, r6, r0, ror #30 │ │ │ │ + ldrsheq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r4, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r4, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, r9, r1, lsl #31 │ │ │ │ + rsbseq r7, r9, r4, lsl #31 │ │ │ │ + ldrdeq r9, [r5], #-124 @ 0xffffff84 @ │ │ │ │ subseq pc, r1, lr, asr r1 @ │ │ │ │ stceq 0, cr15, [r9, #-52] @ 0xffffffcc │ │ │ │ - ldrsheq r7, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r6, ip, asr lr │ │ │ │ + @ instruction: 0x00797e94 │ │ │ │ + strdeq r4, [r6], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #4] @ 3966e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq fp, r3, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #524] @ 396910 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ @@ -331563,15 +331563,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39672c │ │ │ │ ldr r0, [pc, #344] @ 39691c │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ str ip, [r0, #968] @ 0x3c8 │ │ │ │ b 39672c │ │ │ │ str ip, [r0, #964] @ 0x3c4 │ │ │ │ b 39672c │ │ │ │ str ip, [r0, #960] @ 0x3c0 │ │ │ │ b 39672c │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -331599,15 +331599,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 396920 │ │ │ │ ldr r0, [pc, #212] @ 396924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ ldr lr, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ orrne lr, lr, r2, lsl ip │ │ │ │ biceq lr, lr, r2, lsl ip │ │ │ │ add r2, r4, #32768 @ 0x8000 │ │ │ │ @@ -331621,43 +331621,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ad194 │ │ │ │ + bl 8ad134 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3968ec │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl ip │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r3, [r4, r1, lsl #2] │ │ │ │ b 39672c │ │ │ │ ldr r0, [pc, #52] @ 396928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ b 3968d8 │ │ │ │ addseq r4, r1, r8, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r4, lsl #29 │ │ │ │ - rsbeq r4, r6, r4, lsr #26 │ │ │ │ - ldrsheq r7, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq r4, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r6, ip, lsl ip │ │ │ │ + rsbseq r7, r9, r4, lsr #28 │ │ │ │ + rsbeq r4, r6, r4, asr #25 │ │ │ │ + @ instruction: 0x00797d9c │ │ │ │ + rsbeq r4, r6, r4, ror ip │ │ │ │ + strheq r4, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #540] @ 396b60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #536] @ 396b64 │ │ │ │ @@ -331745,15 +331745,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ cmp r0, r5 │ │ │ │ blt 396b40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ asr r1, r0, #31 │ │ │ │ b 396990 │ │ │ │ ldr r0, [r4, #940] @ 0x3ac │ │ │ │ mov r1, #0 │ │ │ │ @@ -331776,38 +331776,38 @@ │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 396990 │ │ │ │ ldr r1, [pc, #96] @ 396b78 │ │ │ │ ldr r0, [pc, #96] @ 396b7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 396988 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, r2, lsl #2] │ │ │ │ b 396990 │ │ │ │ ldr r0, [pc, #56] @ 396b80 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, r5 │ │ │ │ b 396990 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009144dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r1, r4, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r1, ip, lsl #9 │ │ │ │ - rsbseq r7, r9, r1, asr #24 │ │ │ │ - rsbseq r7, r9, r0, lsr fp │ │ │ │ - rsbeq r4, r6, r4, asr #20 │ │ │ │ - rsbeq r4, r6, r0, lsl #20 │ │ │ │ + rsbseq r7, r9, r1, ror #23 │ │ │ │ + ldrsbeq r7, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r4, r6, r4, ror #19 │ │ │ │ + rsbeq r4, r6, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #840] @ 396ee4 │ │ │ │ sub sp, sp, #24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -331824,88 +331824,88 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #776] @ 396ef8 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #728] @ 396efc │ │ │ │ ldr r1, [pc, #728] @ 396f00 │ │ │ │ add r0, sl, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7d8298 │ │ │ │ + bl 7d8238 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r4, #32768 @ 0x8000 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d14 │ │ │ │ - bl 812d30 │ │ │ │ + bl 812cd0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8ac8ac │ │ │ │ + bl 8ac84c │ │ │ │ cmp r0, #16384 @ 0x4000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 396de4 │ │ │ │ ldr r1, [pc, #636] @ 396f04 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #32768 @ 0x8000 │ │ │ │ bl 33e8ac │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d14 │ │ │ │ - bl 814ce4 │ │ │ │ + bl 814c84 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ moveq r2, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 813064 │ │ │ │ + bl 813004 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396e08 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r6, r4, #976 @ 0x3d0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8acaac │ │ │ │ + bl 8aca4c │ │ │ │ cmp r0, #0 │ │ │ │ blt 396e7c │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -331921,27 +331921,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ad194 │ │ │ │ + bl 8ad134 │ │ │ │ cmp r0, sl │ │ │ │ blt 396e48 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mvn r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ mov r3, #0 │ │ │ │ strd r8, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 8ad194 │ │ │ │ + bl 8ad134 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396eac │ │ │ │ ldr r2, [pc, #348] @ 396f08 │ │ │ │ ldr r3, [pc, #316] @ 396eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, r4, #17152 @ 0x4300 │ │ │ │ @@ -331960,15 +331960,15 @@ │ │ │ │ ldr r1, [pc, #288] @ 396f10 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #72 @ 0x48 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #260] @ 396f14 │ │ │ │ ldr r3, [pc, #216] @ 396eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331988,104 +331988,104 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396f20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 396f24 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 396e08 │ │ │ │ ldr r3, [pc, #164] @ 396f28 │ │ │ │ ldr ip, [pc, #164] @ 396f2c │ │ │ │ ldr r1, [pc, #164] @ 396f30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 396e08 │ │ │ │ ldr r3, [pc, #128] @ 396f34 │ │ │ │ ldr ip, [pc, #128] @ 396f38 │ │ │ │ ldr r1, [pc, #128] @ 396f3c │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #253 @ 0xfd │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 396e08 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r9, ip, lsr #21 │ │ │ │ + rsbseq r7, r9, ip, asr #20 │ │ │ │ addseq r4, r1, r4, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r4, r6, r8, lsr #19 │ │ │ │ + rsbeq r4, r6, ip, ror r9 │ │ │ │ + rsbeq r4, r6, r8, asr #18 │ │ │ │ addeq fp, r3, ip, ror r9 │ │ │ │ - rsbeq r6, r5, ip, lsl #11 │ │ │ │ - @ instruction: 0x0065659c │ │ │ │ - rsbeq sp, pc, r4, lsr #21 │ │ │ │ + rsbeq r6, r5, ip, lsr #10 │ │ │ │ + rsbeq r6, r5, ip, lsr r5 │ │ │ │ + rsbeq sp, pc, r4, asr #20 │ │ │ │ addseq r4, r1, r8, ror r0 │ │ │ │ - ldrdeq r4, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r6, r0, asr #15 │ │ │ │ + rsbeq r4, r6, ip, ror r7 │ │ │ │ + rsbeq r4, r6, r0, ror #14 │ │ │ │ addseq r4, r1, r4, lsl r0 │ │ │ │ - strheq r4, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r7, r9, r8, ror #15 │ │ │ │ - rsbeq r4, r6, r0, asr #14 │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrheq r7, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r6, r8, asr r7 │ │ │ │ - rsbeq r4, r6, r0, lsr #14 │ │ │ │ + rsbeq r4, r6, ip, asr r7 │ │ │ │ rsbseq r7, r9, r8, lsl #15 │ │ │ │ - rsbeq r4, r6, r4, asr r7 │ │ │ │ - rsbeq r4, r6, ip, ror #13 │ │ │ │ + rsbeq r4, r6, r0, ror #13 │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + rsbseq r7, r9, ip, asr r7 │ │ │ │ + strdeq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, r6, r0, asr #13 │ │ │ │ + rsbseq r7, r9, r8, lsr #14 │ │ │ │ + strdeq r4, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r6, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 396fbc │ │ │ │ ldr r2, [pc, #100] @ 396fc0 │ │ │ │ ldr r1, [pc, #100] @ 396fc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #68] @ 396fc8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #52] @ 396fcc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, r9, ip, ror #13 │ │ │ │ - rsbeq r3, r4, r8, rrx │ │ │ │ - rsbeq fp, r8, r8, lsl #6 │ │ │ │ + rsbseq r7, r9, ip, lsl #13 │ │ │ │ + rsbeq r3, r4, r8 │ │ │ │ + rsbeq fp, r8, r8, lsr #5 │ │ │ │ addeq r5, pc, r4, asr r7 @ │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldr r0, [pc, #4] @ 396fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq fp, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #140] @ 397084 │ │ │ │ ldr r4, [pc, #140] @ 397088 │ │ │ │ @@ -332094,46 +332094,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #104] @ 397090 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #56] @ 397094 │ │ │ │ ldr r1, [pc, #56] @ 397098 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe2c │ │ │ │ - rsbeq r4, r6, ip, asr #12 │ │ │ │ - rsbseq r7, r9, r0, lsl r7 │ │ │ │ - rsbeq r4, r6, r4, lsl r6 │ │ │ │ + rsbeq r4, r6, ip, ror #11 │ │ │ │ + ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq r4, [r6], #-84 @ 0xffffffac @ │ │ │ │ addeq fp, r3, r4, lsr #11 │ │ │ │ - rsbeq r6, r5, r8, asr r1 │ │ │ │ - rsbeq r6, r5, ip, ror #2 │ │ │ │ + strdeq r6, [r5], #-8 @ │ │ │ │ + rsbeq r6, r5, ip, lsl #2 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #368] @ 39721c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ bcc 3970f4 │ │ │ │ @@ -332147,15 +332147,15 @@ │ │ │ │ ldr r1, [pc, #328] @ 397224 │ │ │ │ ldr r0, [pc, #328] @ 397228 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr lr, [pc, #304] @ 39722c │ │ │ │ add lr, pc, lr │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bhi 3970b8 │ │ │ │ ldrsb lr, [lr, r2] │ │ │ │ add pc, pc, lr, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -332224,17 +332224,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r3, r1, r8, ror sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r8, lsr r6 │ │ │ │ - rsbeq r4, r6, r0, asr #8 │ │ │ │ - rsbseq r7, r9, r0, asr #11 │ │ │ │ + ldrsbeq r7, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r4, r6, r0, ror #7 │ │ │ │ + rsbseq r7, r9, r0, ror #10 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #360] @ 3973a8 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 397270 │ │ │ │ ldr r0, [pc, #352] @ 3973ac │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -332313,53 +332313,53 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 3973b4 │ │ │ │ ldr r0, [pc, #56] @ 3973b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r3, r1, r8, ror #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r1, ror r4 │ │ │ │ - @ instruction: 0x00797398 │ │ │ │ - rsbeq r4, r6, r0, ror #3 │ │ │ │ + rsbseq r7, r9, r1, lsl r4 │ │ │ │ + rsbseq r7, r9, r8, lsr r3 │ │ │ │ + rsbeq r4, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 397418 │ │ │ │ ldr r2, [pc, #68] @ 39741c │ │ │ │ ldr r1, [pc, #68] @ 397420 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #36] @ 397424 │ │ │ │ ldr r1, [pc, #36] @ 397428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 751028 │ │ │ │ - rsbseq r7, r9, ip, lsr r3 │ │ │ │ - strdeq r2, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x0068ae94 │ │ │ │ + b 750fc8 │ │ │ │ + ldrsbeq r7, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00642b94 │ │ │ │ + rsbeq sl, r8, r4, lsr lr │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 3974b0 │ │ │ │ @@ -332367,15 +332367,15 @@ │ │ │ │ ldr r1, [pc, #108] @ 3974b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, pc, #60 @ 0x3c │ │ │ │ ldrd r4, [r5] │ │ │ │ ldr r3, [pc, #72] @ 3974bc │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -332387,17 +332387,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andgt r0, r0, r0 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ - rsbseq r7, r9, r8, asr #5 │ │ │ │ - ldrdeq r4, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r4, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r7, r9, r8, ror #4 │ │ │ │ + rsbeq r4, r6, r8, ror r1 │ │ │ │ + @ instruction: 0x00664198 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 39750c │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ @@ -332424,49 +332424,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 39755c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq fp, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3975c4 │ │ │ │ ldr r2, [pc, #76] @ 3975c8 │ │ │ │ ldr r1, [pc, #76] @ 3975cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r9, ip, ror #3 │ │ │ │ - ldrdeq r4, [r6], #-12 @ │ │ │ │ - strdeq r4, [r6], #-0 @ │ │ │ │ + rsbseq r7, r9, ip, lsl #3 │ │ │ │ + rsbeq r4, r6, ip, ror r0 │ │ │ │ + @ instruction: 0x00664090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 397718 │ │ │ │ @@ -332487,15 +332487,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 397630 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98f4f4 │ │ │ │ + bl 98f494 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 39762c │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -332505,15 +332505,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7060cc │ │ │ │ + bl 70606c │ │ │ │ cmp r6, #0 │ │ │ │ ble 397708 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -332530,37 +332530,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cfdc │ │ │ │ + bl 70cf7c │ │ │ │ cmp r6, r9 │ │ │ │ bne 3976a8 │ │ │ │ - bl 70a46c │ │ │ │ + bl 70a40c │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 397624 │ │ │ │ - bl 70a46c │ │ │ │ + bl 70a40c │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 397654 │ │ │ │ ldr r3, [pc, #28] @ 39773c │ │ │ │ ldr r1, [pc, #28] @ 397740 │ │ │ │ ldr r0, [pc, #28] @ 397744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 397748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r8, asr #32 │ │ │ │ - rsbeq r3, r6, r4, lsr pc │ │ │ │ - rsbeq r3, r6, ip, asr pc │ │ │ │ + rsbseq r6, r9, r8, ror #31 │ │ │ │ + ldrdeq r3, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r3, [r6], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3977e0 │ │ │ │ cmp r2, #12 │ │ │ │ beq 397794 │ │ │ │ @@ -332590,15 +332590,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98f578 │ │ │ │ + b 98f518 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -332640,17 +332640,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3978ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3978b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, r0, ror #29 │ │ │ │ - rsbeq r3, r6, ip, asr #27 │ │ │ │ - rsbeq r3, r6, r4, lsl lr │ │ │ │ + rsbseq r6, r9, r0, lsl #29 │ │ │ │ + rsbeq r3, r6, ip, ror #26 │ │ │ │ + strheq r3, [r6], #-212 @ 0xffffff2c @ │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3979d0 │ │ │ │ @@ -332669,15 +332669,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af100 │ │ │ │ + bl 8af0a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 397938 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39797c │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39790c │ │ │ │ @@ -332690,20 +332690,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3979e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3979e4 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 397990 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af4cc │ │ │ │ + bl 8af46c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3979e8 │ │ │ │ ldr r3, [pc, #56] @ 3979d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332717,17 +332717,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r4, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r6, ip, ror sp │ │ │ │ - rsbseq r6, r9, r4, lsl lr │ │ │ │ - rsbeq r3, r6, r0, lsl #26 │ │ │ │ + rsbeq r3, r6, ip, lsl sp │ │ │ │ + ldrheq r6, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, r6, r0, lsr #25 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addseq r3, r1, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 397ad8 │ │ │ │ @@ -332737,25 +332737,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397adc │ │ │ │ ldr r1, [pc, #196] @ 397ae0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 397ae4 │ │ │ │ ldr r1, [pc, #176] @ 397ae8 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #144] @ 397aec │ │ │ │ ldr r2, [pc, #144] @ 397af0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 397af4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -332766,40 +332766,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 397b00 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r8, ror #26 │ │ │ │ - rsbeq r2, r4, r0, asr #11 │ │ │ │ - rsbeq sl, r8, ip, asr r8 │ │ │ │ - rsbeq r2, r5, ip, lsl #17 │ │ │ │ - rsbeq fp, r4, r4, ror #20 │ │ │ │ + rsbseq r6, r9, r8, lsl #26 │ │ │ │ + rsbeq r2, r4, r0, ror #10 │ │ │ │ + strdeq sl, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, r5, ip, lsr #16 │ │ │ │ + rsbeq fp, r4, r4, lsl #20 │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r3, r6, r0, lsr ip │ │ │ │ + ldrdeq r3, [r6], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 397b58 │ │ │ │ @@ -332807,22 +332807,22 @@ │ │ │ │ bne 397b38 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 397b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 256164 │ │ │ │ - ldrdeq r3, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r3, r6, r8, ror fp │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 397b84 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -332837,17 +332837,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, ip, asr #23 │ │ │ │ - strheq r3, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x00663b90 │ │ │ │ + rsbseq r6, r9, ip, ror #22 │ │ │ │ + rsbeq r3, r6, ip, asr sl │ │ │ │ + rsbeq r3, r6, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 397c7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332855,50 +332855,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 397c80 │ │ │ │ ldr r1, [pc, #144] @ 397c84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #124] @ 397c88 │ │ │ │ ldr r1, [pc, #124] @ 397c8c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #92] @ 397c90 │ │ │ │ ldr r1, [pc, #92] @ 397c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #68] @ 397c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00796b90 │ │ │ │ - rsbeq r2, r4, r8, ror #7 │ │ │ │ - rsbeq sl, r8, r4, lsl #13 │ │ │ │ - strheq r2, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq fp, r4, ip, lsl #17 │ │ │ │ + rsbseq r6, r9, r0, lsr fp │ │ │ │ + rsbeq r2, r4, r8, lsl #7 │ │ │ │ + rsbeq sl, r8, r4, lsr #12 │ │ │ │ + rsbeq r2, r5, r4, asr r6 │ │ │ │ + rsbeq fp, r4, ip, lsr #16 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addeq r4, pc, r0, lsl #22 │ │ │ │ addeq sl, r3, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332909,51 +332909,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 397d5c │ │ │ │ ldr r1, [pc, #148] @ 397d60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 397d64 │ │ │ │ ldr r1, [pc, #128] @ 397d68 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #96] @ 397d6c │ │ │ │ ldr r3, [pc, #96] @ 397d70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #68] @ 397d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, r4, r0, lsl r3 │ │ │ │ - rsbeq sl, r8, ip, lsr #11 │ │ │ │ - ldrdeq r2, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq fp, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, r9, r8, asr sl │ │ │ │ + strheq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, r8, ip, asr #10 │ │ │ │ + rsbeq r2, r5, ip, ror r5 │ │ │ │ + rsbeq fp, r4, r4, asr r7 │ │ │ │ addeq r4, pc, ip, lsr #20 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ addeq sl, r3, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -332973,15 +332973,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -332994,15 +332994,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 748520 │ │ │ │ + bl 7484c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 397ea8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 397e9c │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -333023,46 +333023,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 748554 │ │ │ │ + bl 7484f4 │ │ │ │ b 397e44 │ │ │ │ ldr ip, [pc, #96] @ 397f10 │ │ │ │ ldr r1, [pc, #96] @ 397f14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 397e58 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 397f18 │ │ │ │ ldr r0, [pc, #60] @ 397f1c │ │ │ │ ldr r2, [pc, #60] @ 397f20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umullseq r3, r1, r0, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r9, r4, asr #19 │ │ │ │ - ldrdeq fp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, r9, r4, ror #18 │ │ │ │ + rsbeq fp, r4, r0, ror r6 │ │ │ │ + @ instruction: 0x0065249c │ │ │ │ addseq r3, r1, r4, lsr #32 │ │ │ │ muleq r0, r4, ip │ │ │ │ addseq r2, r1, r4, asr #31 │ │ │ │ - ldrdeq r3, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, r6, ip, lsr #15 │ │ │ │ - rsbeq r3, r6, r0, lsl #15 │ │ │ │ - rsbeq r3, r6, r0, lsl #17 │ │ │ │ + rsbeq r3, r6, r4, ror r8 │ │ │ │ + rsbeq r3, r6, ip, asr #14 │ │ │ │ + rsbeq r3, r6, r0, lsr #14 │ │ │ │ + rsbeq r3, r6, r0, lsr #16 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 398004 │ │ │ │ mov r6, r2 │ │ │ │ @@ -333073,15 +333073,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 397fe4 │ │ │ │ mov r5, r0 │ │ │ │ b 397f94 │ │ │ │ @@ -333095,15 +333095,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 417330 │ │ │ │ cmp r0, #0 │ │ │ │ beq 397f88 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ cmp r0, #0 │ │ │ │ beq 397f88 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4172b8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -333112,17 +333112,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r9, r4, lsr #16 │ │ │ │ - rsbeq r3, r6, r8, lsl #14 │ │ │ │ - rsbeq r3, r6, r8, asr #16 │ │ │ │ + rsbseq r6, r9, r4, asr #15 │ │ │ │ + rsbeq r3, r6, r8, lsr #13 │ │ │ │ + rsbeq r3, r6, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3980f4 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3980f8 │ │ │ │ @@ -333132,24 +333132,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398098 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3980b8 │ │ │ │ @@ -333172,17 +333172,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4175ec │ │ │ │ - rsbseq r6, r9, ip, lsr r7 │ │ │ │ - rsbeq r3, r6, r0, lsr #12 │ │ │ │ - rsbeq r3, r6, r4, ror #14 │ │ │ │ + ldrsbeq r6, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r3, r6, r0, asr #11 │ │ │ │ + rsbeq r3, r6, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 39820c │ │ │ │ ldr r7, [pc, #244] @ 398210 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333191,15 +333191,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #204] @ 398218 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -333212,15 +333212,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3981f4 │ │ │ │ ldr r3, [pc, #144] @ 39821c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 74856c │ │ │ │ + bl 74850c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3981c8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333229,35 +333229,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 398220 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b2f8 │ │ │ │ + b 99b298 │ │ │ │ ldr r0, [pc, #64] @ 398224 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b2f8 │ │ │ │ + b 99b298 │ │ │ │ ldr r0, [pc, #44] @ 398228 │ │ │ │ ldr r2, [pc, #44] @ 39822c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, r0, asr r6 │ │ │ │ - rsbeq r3, r6, r4, lsr r5 │ │ │ │ - rsbeq r3, r6, r8, ror r6 │ │ │ │ + ldrsheq r6, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r6, r8, lsl r6 │ │ │ │ @ instruction: 0x00912cdc │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, lsr #12 │ │ │ │ - ldrdeq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r3, r6, r4, ror #11 │ │ │ │ + rsbeq r3, r6, r0, asr #11 │ │ │ │ + rsbeq r3, r6, r4, ror r5 │ │ │ │ + rsbeq r3, r6, r4, lsl #11 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 398340 │ │ │ │ ldr r2, [pc, #248] @ 398344 │ │ │ │ @@ -333266,15 +333266,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #212] @ 39834c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398320 │ │ │ │ mov r7, r0 │ │ │ │ bl 418928 │ │ │ │ @@ -333290,15 +333290,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 398350 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3982d8 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 74852c │ │ │ │ + bl 7484cc │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -333319,17 +333319,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r6, r9, r0, lsr #10 │ │ │ │ - rsbeq r2, r5, r8, rrx │ │ │ │ - rsbeq fp, r4, r0, asr #4 │ │ │ │ + rsbseq r6, r9, r0, asr #9 │ │ │ │ + rsbeq r2, r5, r8 │ │ │ │ + rsbeq fp, r4, r0, ror #3 │ │ │ │ @ instruction: 0x00912bb0 │ │ │ │ muleq r0, r4, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -333344,15 +333344,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3984ac │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -333372,25 +333372,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 748530 │ │ │ │ + bl 7484d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 398450 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 748554 │ │ │ │ + bl 7484f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 748564 │ │ │ │ + bl 748504 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -333398,30 +333398,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3984b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ mvn r0, #21 │ │ │ │ b 398450 │ │ │ │ ldr r0, [pc, #40] @ 3984b8 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsheq r6, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq r3, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r3, r6, r8, lsl r4 │ │ │ │ + @ instruction: 0x00796394 │ │ │ │ + rsbeq r3, r6, r8, ror r2 │ │ │ │ + strheq r3, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r2, r1, r0, ror sl │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, asr #6 │ │ │ │ - rsbeq r3, r6, r0, lsl #7 │ │ │ │ + rsbeq r3, r6, r0, ror #5 │ │ │ │ + rsbeq r3, r6, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 39864c │ │ │ │ ldr r2, [pc, #376] @ 398650 │ │ │ │ ldr r1, [pc, #376] @ 398654 │ │ │ │ @@ -333429,20 +333429,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 554444 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d778 │ │ │ │ + bl 70d718 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398560 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3985e8 │ │ │ │ ldr r1, [pc, #300] @ 398658 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -333451,15 +333451,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 39865c │ │ │ │ ldr r1, [pc, #284] @ 398660 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 56f4dc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398574 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333490,45 +333490,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 417530 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253594 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 254d7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 39862c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70c548 │ │ │ │ + bl 70c4e8 │ │ │ │ bl 253fcc │ │ │ │ b 398524 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253930 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 398664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 39861c │ │ │ │ - @ instruction: 0x00796294 │ │ │ │ - rsbeq r3, r6, ip, ror r1 │ │ │ │ - rsbeq r3, r6, r0, asr #5 │ │ │ │ - rsbseq r6, r9, r0, asr #4 │ │ │ │ - @ instruction: 0x00641a98 │ │ │ │ - rsbeq r9, r8, r8, lsr sp │ │ │ │ - rsbeq r3, r6, r0, ror #3 │ │ │ │ + rsbseq r6, r9, r4, lsr r2 │ │ │ │ + rsbeq r3, r6, ip, lsl r1 │ │ │ │ + rsbeq r3, r6, r0, ror #4 │ │ │ │ + rsbseq r6, r9, r0, ror #3 │ │ │ │ + rsbeq r1, r4, r8, lsr sl │ │ │ │ + ldrdeq r9, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 398bf0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -333568,15 +333568,15 @@ │ │ │ │ bcs 398908 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98f4d4 │ │ │ │ + bl 98f474 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 253690 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -333633,15 +333633,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 398c10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #992] @ 398c14 │ │ │ │ ldr r3, [pc, #956] @ 398bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333664,15 +333664,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cd50 │ │ │ │ b 398754 │ │ │ │ ldr r2, [pc, #868] @ 398c18 │ │ │ │ ldr r3, [pc, #828] @ 398bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -333688,26 +333688,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a690 │ │ │ │ + b 99a630 │ │ │ │ ldr r1, [pc, #792] @ 398c28 │ │ │ │ ldr r3, [pc, #792] @ 398c2c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 398c30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 398c34 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #764] @ 398c38 │ │ │ │ ldr r3, [pc, #692] @ 398bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333728,15 +333728,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 398c44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 398c48 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, fp │ │ │ │ bl 253fcc │ │ │ │ b 398754 │ │ │ │ ldr r3, [pc, #656] @ 398c4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -333754,15 +333754,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 398c58 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 398a88 │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333771,30 +333771,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 397d78 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 398b94 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 398748 │ │ │ │ ldr r3, [pc, #508] @ 398c5c │ │ │ │ ldr r2, [pc, #508] @ 398c60 │ │ │ │ ldr r1, [pc, #508] @ 398c64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98f568 │ │ │ │ + bl 98f508 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 398bcc │ │ │ │ ldr r3, [pc, #444] @ 398c68 │ │ │ │ ldr r2, [pc, #444] @ 398c6c │ │ │ │ @@ -333802,23 +333802,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #412] @ 398c74 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ b 398748 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2551e4 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 398b50 │ │ │ │ mov r2, #2 │ │ │ │ @@ -333831,15 +333831,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70662c │ │ │ │ + bl 7065cc │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 398754 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 398c7c │ │ │ │ ldr r3, [pc, #288] @ 398c80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333848,15 +333848,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 398c88 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ mov r0, fp │ │ │ │ bl 253fcc │ │ │ │ b 398754 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 417330 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -333864,15 +333864,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 398c8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 748564 │ │ │ │ + bl 748504 │ │ │ │ b 398748 │ │ │ │ ldr r3, [pc, #188] @ 398c90 │ │ │ │ ldr r1, [pc, #188] @ 398c94 │ │ │ │ ldr r0, [pc, #188] @ 398c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333880,52 +333880,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umullseq r2, r1, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r1, r0, ror r7 │ │ │ │ addseq r2, r1, r8, asr #13 │ │ │ │ addseq r2, r1, ip, ror #12 │ │ │ │ - rsbeq r3, r6, r4, asr #32 │ │ │ │ - rsbseq r5, r9, r0, ror #30 │ │ │ │ - rsbeq r2, r6, r0, asr #28 │ │ │ │ + rsbeq r2, r6, r4, ror #31 │ │ │ │ + rsbseq r5, r9, r0, lsl #30 │ │ │ │ + rsbeq r2, r6, r0, ror #27 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ @ instruction: 0x009125f0 │ │ │ │ addseq r2, r1, r0, ror r5 │ │ │ │ - @ instruction: 0x00795e90 │ │ │ │ - rsbeq r3, r6, r4, lsr r0 │ │ │ │ - rsbeq r2, r6, ip, ror sp │ │ │ │ - ldrdeq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r5, r9, r0, asr lr │ │ │ │ - rsbeq r2, r6, r4, lsr sp │ │ │ │ + rsbseq r5, r9, r0, lsr lr │ │ │ │ + ldrdeq r2, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, r6, ip, lsl sp │ │ │ │ + rsbeq r2, r6, r0, ror pc │ │ │ │ + ldrsheq r5, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addseq r2, r1, r8, ror #9 │ │ │ │ - rsbeq r2, r6, r4, ror #29 │ │ │ │ - ldrsbeq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r6, r0, asr #25 │ │ │ │ + rsbeq r2, r6, r4, lsl #29 │ │ │ │ + rsbseq r5, r9, ip, ror sp │ │ │ │ + rsbeq r2, r6, r0, ror #24 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbseq r5, r9, r8, lsl #27 │ │ │ │ - rsbeq r1, r5, ip, asr #17 │ │ │ │ - rsbeq sl, r4, r0, lsr #21 │ │ │ │ - rsbseq r5, r9, r8, lsl #26 │ │ │ │ - rsbeq r1, r5, r4, asr r8 │ │ │ │ - rsbeq sl, r4, ip, lsr #20 │ │ │ │ - ldrheq r5, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r5, r8, lsl #16 │ │ │ │ - rsbeq sl, r4, r0, ror #19 │ │ │ │ + rsbseq r5, r9, r8, lsr #26 │ │ │ │ + rsbeq r1, r5, ip, ror #16 │ │ │ │ + rsbeq sl, r4, r0, asr #20 │ │ │ │ + rsbseq r5, r9, r8, lsr #25 │ │ │ │ + strdeq r1, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, r4, ip, asr #19 │ │ │ │ + rsbseq r5, r9, ip, asr ip │ │ │ │ + rsbeq r1, r5, r8, lsr #15 │ │ │ │ + rsbeq sl, r4, r0, lsl #19 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - strheq r2, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, r6, ip, lsr sp │ │ │ │ - rsbseq r5, r9, r4, lsl #24 │ │ │ │ - rsbeq r2, r6, ip, ror #21 │ │ │ │ + rsbeq r2, r6, r0, asr sp │ │ │ │ + ldrdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r5, r9, r4, lsr #23 │ │ │ │ + rsbeq r2, r6, ip, lsl #21 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ muleq r0, r4, ip │ │ │ │ - @ instruction: 0x00795b94 │ │ │ │ - rsbeq r2, r6, r4, lsl #21 │ │ │ │ - rsbeq r2, r6, r4, lsl #23 │ │ │ │ + rsbseq r5, r9, r4, lsr fp │ │ │ │ + rsbeq r2, r6, r4, lsr #20 │ │ │ │ + rsbeq r2, r6, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 398dc4 │ │ │ │ ldr r3, [pc, #268] @ 398dc8 │ │ │ │ @@ -333968,44 +333968,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8af4cc │ │ │ │ + bl 8af46c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 398668 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 398d10 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 398d10 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 398dd0 │ │ │ │ ldr r1, [pc, #40] @ 398dd4 │ │ │ │ ldr r0, [pc, #40] @ 398dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 398ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r1, ip, lsl #2 │ │ │ │ - rsbseq r5, r9, r0, asr #19 │ │ │ │ - rsbeq r2, r6, ip, lsr #17 │ │ │ │ - rsbeq r2, r6, ip, ror #22 │ │ │ │ + rsbseq r5, r9, r0, ror #18 │ │ │ │ + rsbeq r2, r6, ip, asr #16 │ │ │ │ + rsbeq r2, r6, ip, lsl #22 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 398e04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -334023,15 +334023,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 398e74 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334044,17 +334044,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, ip, asr #18 │ │ │ │ - @ instruction: 0x00651494 │ │ │ │ - rsbeq sl, r4, ip, ror #12 │ │ │ │ + rsbseq r5, r9, ip, ror #17 │ │ │ │ + rsbeq r1, r5, r4, lsr r4 │ │ │ │ + rsbeq sl, r4, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 399494 │ │ │ │ ldr ip, [pc, #1500] @ 399498 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -334081,15 +334081,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 398f4c │ │ │ │ tst r3, #2 │ │ │ │ @@ -334107,15 +334107,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -334139,15 +334139,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 3994c4 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 5543bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 399128 │ │ │ │ ldr r5, [pc, #1176] @ 3994c8 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -334156,34 +334156,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 3994cc │ │ │ │ ldr r1, [pc, #1160] @ 3994d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 56f470 │ │ │ │ ldr r2, [pc, #1124] @ 3994d4 │ │ │ │ ldr r1, [pc, #1124] @ 3994d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #1072] @ 3994dc │ │ │ │ ldr r3, [pc, #1000] @ 399498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334208,23 +334208,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 3994e0 │ │ │ │ ldr r2, [pc, #976] @ 3994e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3990a4 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8af844 │ │ │ │ + bl 8af7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399470 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3977fc │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -334248,15 +334248,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3992fc │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3991ec │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -334268,15 +334268,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 253438 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 398fd0 │ │ │ │ @@ -334288,29 +334288,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 418228 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 399428 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 398fd0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 418574 │ │ │ │ @@ -334324,18 +334324,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3978b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 399308 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3991c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 399128 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3993c8 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -334360,59 +334360,59 @@ │ │ │ │ bl 3978b4 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 399328 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3991c8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 399508 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 39950c │ │ │ │ ldr r1, [pc, #356] @ 399510 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 399514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3991c8 │ │ │ │ ldr r3, [pc, #328] @ 399518 │ │ │ │ ldr r2, [pc, #328] @ 39951c │ │ │ │ ldr r1, [pc, #328] @ 399520 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 399524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3991c8 │ │ │ │ ldr r3, [pc, #296] @ 399528 │ │ │ │ ldr ip, [pc, #296] @ 39952c │ │ │ │ ldr r1, [pc, #296] @ 399530 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 399128 │ │ │ │ ldr r1, [pc, #260] @ 399534 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a050 │ │ │ │ + bl 999ff0 │ │ │ │ b 399128 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3991c8 │ │ │ │ ldr r3, [pc, #232] @ 399538 │ │ │ │ ldr r1, [pc, #232] @ 39953c │ │ │ │ ldr r0, [pc, #232] @ 399540 │ │ │ │ @@ -334432,58 +334432,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, r1, ip, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r1, r8, asr #30 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r5, r9, ip, ror #16 │ │ │ │ - rsbeq r2, r6, r8, asr r7 │ │ │ │ - @ instruction: 0x00662890 │ │ │ │ + rsbseq r5, r9, ip, lsl #16 │ │ │ │ + strdeq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, r6, r0, lsr r8 │ │ │ │ addeq r9, r3, r8, asr #13 │ │ │ │ + strheq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r9, r4, lsl r7 │ │ │ │ rsbeq r2, r6, ip, lsl sl │ │ │ │ - rsbseq r5, r9, r4, ror r7 │ │ │ │ - rsbeq r2, r6, ip, ror sl │ │ │ │ - rsbeq r2, r6, r0, ror #12 │ │ │ │ + rsbeq r2, r6, r0, lsl #12 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r5, r9, ip, lsr r7 │ │ │ │ - @ instruction: 0x00640f94 │ │ │ │ - rsbeq r9, r8, r0, lsr r2 │ │ │ │ - rsbeq r1, r5, r4, asr r2 │ │ │ │ - rsbeq sl, r4, ip, lsr #8 │ │ │ │ + ldrsbeq r5, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, r4, r4, lsr pc │ │ │ │ + ldrdeq r9, [r8], #-16 @ │ │ │ │ + strdeq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, r4, ip, asr #7 │ │ │ │ addseq r1, r1, r8, ror sp │ │ │ │ - rsbeq r2, r6, r4, asr r8 │ │ │ │ + strdeq r2, [r6], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r5, r9, r0, asr #11 │ │ │ │ - rsbeq r2, r6, r8, lsl r8 │ │ │ │ - rsbeq r2, r6, r4, lsr #9 │ │ │ │ + rsbseq r5, r9, r0, ror #10 │ │ │ │ + strheq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r6, r4, asr #8 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r5, r9, ip, lsr #10 │ │ │ │ - rsbeq r1, r5, r0, lsl #1 │ │ │ │ - rsbeq sl, r4, r8, asr r2 │ │ │ │ - rsbeq r2, r6, r0, lsl #12 │ │ │ │ - rsbseq r5, r9, r4, asr #7 │ │ │ │ - rsbeq r2, r6, ip, lsr #5 │ │ │ │ + rsbseq r5, r9, ip, asr #9 │ │ │ │ + rsbeq r1, r5, r0, lsr #32 │ │ │ │ + strdeq sl, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, r6, r0, lsr #11 │ │ │ │ + rsbseq r5, r9, r4, ror #6 │ │ │ │ + rsbeq r2, r6, ip, asr #4 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - @ instruction: 0x00795394 │ │ │ │ - rsbeq r2, r6, r0, lsl r6 │ │ │ │ - rsbeq r2, r6, r8, ror r2 │ │ │ │ + rsbseq r5, r9, r4, lsr r3 │ │ │ │ + strheq r2, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, r6, r8, lsl r2 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r5, r9, r4, ror #6 │ │ │ │ - rsbeq r2, r6, r0, lsl r6 │ │ │ │ - rsbeq r2, r6, r4, asr r2 │ │ │ │ - rsbeq r2, r6, r8, lsl r6 │ │ │ │ - rsbseq r5, r9, r8, lsl r3 │ │ │ │ - rsbeq r2, r6, r4, lsl #4 │ │ │ │ - rsbeq r2, r6, r4, lsr #11 │ │ │ │ + rsbseq r5, r9, r4, lsl #6 │ │ │ │ + strheq r2, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r2, [r6], #-20 @ 0xffffffec @ │ │ │ │ + strheq r2, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r5, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r6, r4, lsr #3 │ │ │ │ + rsbeq r2, r6, r4, asr #10 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - ldrsheq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r6, r0, ror #3 │ │ │ │ - rsbeq r2, r6, r0, lsl r5 │ │ │ │ + @ instruction: 0x00795290 │ │ │ │ + rsbeq r2, r6, r0, lsl #3 │ │ │ │ + strheq r2, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 399604 │ │ │ │ ldr r6, [pc, #152] @ 399608 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334493,45 +334493,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3995c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 398ea0 │ │ │ │ ldr ip, [pc, #68] @ 399610 │ │ │ │ ldr r2, [pc, #68] @ 399614 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r0, lsl #4 │ │ │ │ - rsbeq r2, r6, r0, ror #1 │ │ │ │ - rsbeq r2, r6, r4, lsr #4 │ │ │ │ - rsbeq r2, r6, ip, ror #9 │ │ │ │ + rsbseq r5, r9, r0, lsr #3 │ │ │ │ + rsbeq r2, r6, r0, lsl #1 │ │ │ │ + rsbeq r2, r6, r4, asr #3 │ │ │ │ + rsbeq r2, r6, ip, lsl #9 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 399718 │ │ │ │ ldr r6, [pc, #232] @ 39971c │ │ │ │ @@ -334542,67 +334542,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3996d8 │ │ │ │ bl 534c28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 399690 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 398ea0 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ ldr ip, [pc, #132] @ 399724 │ │ │ │ ldr r2, [pc, #132] @ 399728 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 39972c │ │ │ │ ldr r2, [pc, #76] @ 399730 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, r9, ip, lsr r1 │ │ │ │ - rsbeq r2, r6, ip, lsl r0 │ │ │ │ - rsbeq r2, r6, ip, asr r1 │ │ │ │ - rsbeq r0, r5, r0, asr #21 │ │ │ │ + ldrsbeq r5, [r9], #-12 @ │ │ │ │ + strheq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r2, [r6], #-12 @ │ │ │ │ + rsbeq r0, r5, r0, ror #20 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - strdeq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00662398 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 399828 │ │ │ │ ldr r2, [pc, #220] @ 39982c │ │ │ │ @@ -334610,15 +334610,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ bl 398230 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -334636,15 +334636,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 399838 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 399794 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334657,19 +334657,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, ip, lsl r0 │ │ │ │ - strdeq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r6, ip, asr #32 │ │ │ │ - rsbeq r0, r5, r0, lsl #22 │ │ │ │ - ldrdeq r9, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq r4, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x00661e9c │ │ │ │ + rsbeq r1, r6, ip, ror #31 │ │ │ │ + rsbeq r0, r5, r0, lsr #21 │ │ │ │ + rsbeq r9, r4, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 399aa4 │ │ │ │ mov sl, r3 │ │ │ │ @@ -334687,15 +334687,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #524] @ 399ab8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4175c0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -334743,15 +334743,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 399ac8 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 399a68 │ │ │ │ @@ -334768,29 +334768,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 397d78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3999ac │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 39991c │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 399a28 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 399acc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 74852c │ │ │ │ + bl 7484cc │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3999f4 │ │ │ │ b 39991c │ │ │ │ ldr r2, [pc, #148] @ 399ad0 │ │ │ │ ldr r3, [pc, #104] @ 399aa8 │ │ │ │ @@ -334813,37 +334813,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 418748 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39991c │ │ │ │ ldr r0, [pc, #72] @ 399ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3999e8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r8, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r4, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r1, r6, r8, lsl pc │ │ │ │ - ldrdeq r1, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00794e9c │ │ │ │ + strheq r1, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r1, r6, r4, ror sp │ │ │ │ addseq r1, r1, ip, ror r5 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ addseq r1, r1, r0, lsl #10 │ │ │ │ - rsbeq r0, r5, r8, asr r9 │ │ │ │ - rsbeq r9, r4, ip, lsr #22 │ │ │ │ + strdeq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r4, ip, asr #21 │ │ │ │ muleq r0, r4, ip │ │ │ │ addseq r1, r1, r8, ror #7 │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - rsbeq r2, r6, r0, rrx │ │ │ │ + rsbeq r2, r6, r0 │ │ │ │ ldr r0, [pc, #8] @ 399af4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ addeq r8, r3, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 39a030 │ │ │ │ @@ -334888,15 +334888,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8af4cc │ │ │ │ + bl 8af46c │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 399d2c │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -334928,15 +334928,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253690 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98f4d4 │ │ │ │ + bl 98f474 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 399e14 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 399b6c │ │ │ │ @@ -334958,15 +334958,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 399cf8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f568 │ │ │ │ + bl 98f508 │ │ │ │ bl 253fcc │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 399cd8 │ │ │ │ ldr r2, [pc, #836] @ 39a044 │ │ │ │ @@ -335041,15 +335041,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 399ca0 │ │ │ │ ldr r1, [pc, #572] @ 39a058 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ b 399c74 │ │ │ │ ldr r2, [pc, #548] @ 39a05c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399c3c │ │ │ │ ldr r2, [pc, #532] @ 39a060 │ │ │ │ @@ -335067,23 +335067,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 39a068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399c3c │ │ │ │ ldr r2, [pc, #424] @ 39a06c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399d4c │ │ │ │ @@ -335102,23 +335102,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 39a070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 399d4c │ │ │ │ ldr r3, [pc, #296] @ 39a074 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 399dc4 │ │ │ │ ldr r3, [pc, #256] @ 39a060 │ │ │ │ @@ -335133,42 +335133,42 @@ │ │ │ │ beq 399ff8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 39a078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 399dc4 │ │ │ │ ldr r0, [pc, #184] @ 39a07c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399c3c │ │ │ │ ldr r0, [pc, #156] @ 39a080 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 399d4c │ │ │ │ ldr r0, [pc, #132] @ 39a084 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 399dc4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 39a088 │ │ │ │ ldr r1, [pc, #112] @ 39a08c │ │ │ │ ldr r0, [pc, #112] @ 39a090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335178,32 +335178,32 @@ │ │ │ │ addseq r1, r1, r0, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009112fc │ │ │ │ @ instruction: 0x009112b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r1, r4, lsr #2 │ │ │ │ ldrsbeq r1, [r1], r0 │ │ │ │ - rsbseq r4, r9, r0, lsl ip │ │ │ │ - rsbeq r1, r6, r0, asr sp │ │ │ │ - rsbeq r2, pc, r8, asr lr @ │ │ │ │ + ldrheq r4, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r1, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r2, [pc], #-216 @ │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, ror #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r8, lsl #28 │ │ │ │ + rsbeq r1, r6, r8, lsr #27 │ │ │ │ andeq r5, r0, ip, asr r1 │ │ │ │ - rsbeq r1, r6, r4, lsl #25 │ │ │ │ + rsbeq r1, r6, r4, lsr #24 │ │ │ │ andeq r3, r0, r4, ror #5 │ │ │ │ - strheq r1, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r1, r6, r4, asr sp │ │ │ │ - rsbeq r1, r6, ip, asr ip │ │ │ │ - @ instruction: 0x00661b94 │ │ │ │ - rsbseq r4, r9, r8, ror #19 │ │ │ │ - rsbeq r1, r6, r8, lsr #22 │ │ │ │ - rsbeq r1, r6, r0, lsl #18 │ │ │ │ + rsbeq r1, r6, r0, asr fp │ │ │ │ + strdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r1, r6, r4, lsr fp │ │ │ │ + rsbseq r4, r9, r8, lsl #19 │ │ │ │ + rsbeq r1, r6, r8, asr #21 │ │ │ │ + rsbeq r1, r6, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 39a17c │ │ │ │ mov r8, r1 │ │ │ │ @@ -335220,30 +335220,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af100 │ │ │ │ + bl 8af0a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39a114 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39a124 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39a0e8 │ │ │ │ cmn r0, #4 │ │ │ │ beq 39a0e8 │ │ │ │ mov r0, #1 │ │ │ │ bl 255670 │ │ │ │ cmp r8, #0 │ │ │ │ beq 39a138 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af4cc │ │ │ │ + bl 8af46c │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 39a184 │ │ │ │ ldr r3, [pc, #60] @ 39a180 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335271,41 +335271,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr ip, [pc, #96] @ 39a22c │ │ │ │ ldr r1, [pc, #96] @ 39a230 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, r9, r0, ror #16 │ │ │ │ - rsbeq pc, r3, r4, lsr #28 │ │ │ │ - rsbeq r8, r8, r4, asr #1 │ │ │ │ + rsbseq r4, r9, r0, lsl #16 │ │ │ │ + rsbeq pc, r3, r4, asr #27 │ │ │ │ + rsbeq r8, r8, r4, rrx │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r2, pc, ip, ror r8 @ │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 39a258 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -335322,17 +335322,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39a294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00794790 │ │ │ │ - ldrdeq r1, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - strheq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r4, r9, r0, lsr r7 │ │ │ │ + rsbeq r1, r6, r0, ror r8 │ │ │ │ + rsbeq r1, r6, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 39a44c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335344,15 +335344,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39a428 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39a334 │ │ │ │ ldr r2, [pc, #352] @ 39a458 │ │ │ │ ldr r3, [pc, #340] @ 39a450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335373,29 +335373,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39a394 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r2, [pc, #252] @ 39a460 │ │ │ │ ldr r3, [pc, #232] @ 39a450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a424 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r3, [pc, #200] @ 39a464 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a348 │ │ │ │ ldr r3, [pc, #184] @ 39a468 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -335410,27 +335410,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 39a470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a348 │ │ │ │ ldr r0, [pc, #92] @ 39a474 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a348 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39a478 │ │ │ │ ldr r1, [pc, #72] @ 39a47c │ │ │ │ ldr r0, [pc, #72] @ 39a480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335443,19 +335443,19 @@ │ │ │ │ addseq r0, r1, ip, asr fp │ │ │ │ addseq r0, r1, ip, lsr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r1, r0, asr #21 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r4, lsl #19 │ │ │ │ - strheq r1, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq r4, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r6, r0, lsl r7 │ │ │ │ - rsbeq r1, r6, ip, lsr r9 │ │ │ │ + rsbeq r1, r6, r4, lsr #18 │ │ │ │ + rsbeq r1, r6, ip, asr r9 │ │ │ │ + rsbseq r4, r9, r0, ror r5 │ │ │ │ + strheq r1, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r1, [r6], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 39a8c0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 39a8c4 │ │ │ │ @@ -335471,39 +335471,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 39a8d0 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #1000] @ 39a8d4 │ │ │ │ ldr r1, [pc, #1000] @ 39a8d8 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 39a8dc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 2550c4 │ │ │ │ mov r0, fp │ │ │ │ - bl 8af8a8 │ │ │ │ + bl 8af848 │ │ │ │ cmp r0, r5 │ │ │ │ beq 39a690 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 39a094 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -335549,27 +335549,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 39a8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 39a64c │ │ │ │ ldr r3, [pc, #716] @ 39a8f4 │ │ │ │ ldr ip, [pc, #716] @ 39a8f8 │ │ │ │ ldr r1, [pc, #716] @ 39a8fc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 39a900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #688] @ 39a904 │ │ │ │ ldr r3, [pc, #624] @ 39a8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -335587,53 +335587,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 39a90c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 39a910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 39a64c │ │ │ │ ldr r3, [pc, #596] @ 39a914 │ │ │ │ ldr ip, [pc, #596] @ 39a918 │ │ │ │ ldr r1, [pc, #596] @ 39a91c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 39a920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 39a64c │ │ │ │ ldr r2, [pc, #564] @ 39a924 │ │ │ │ ldr r1, [pc, #564] @ 39a928 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8afdf4 │ │ │ │ + bl 8afd94 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 39a92c │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70662c │ │ │ │ + bl 7065cc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe2c │ │ │ │ b 39a64c │ │ │ │ ldr r2, [pc, #460] @ 39a930 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -335653,27 +335653,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39a93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a590 │ │ │ │ ldr r3, [pc, #328] @ 39a940 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a5dc │ │ │ │ ldr r3, [pc, #296] @ 39a934 │ │ │ │ @@ -335689,80 +335689,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 39a944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a5dc │ │ │ │ ldr r0, [pc, #196] @ 39a948 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a590 │ │ │ │ ldr r0, [pc, #172] @ 39a94c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a5dc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, ror #10 │ │ │ │ + rsbseq r4, r9, r4, lsl #10 │ │ │ │ addseq r0, r1, r8, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, ror #18 │ │ │ │ - rsbeq r1, r6, r0, asr #18 │ │ │ │ - strheq r2, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r2, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r1, r6, r0, lsl #18 │ │ │ │ + rsbeq r1, r6, r0, ror #17 │ │ │ │ + rsbeq r2, r5, ip, asr ip │ │ │ │ + rsbeq r2, r5, r0, ror ip │ │ │ │ addseq r0, r1, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, r4, lsl #8 │ │ │ │ - rsbeq r1, r6, ip, lsr sl │ │ │ │ - rsbeq r1, r6, r0, asr #10 │ │ │ │ + rsbseq r4, r9, r4, lsr #7 │ │ │ │ + ldrdeq r1, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r6, r0, ror #9 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - ldrsbeq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r1, r6, r4, lsl #18 │ │ │ │ - rsbeq r1, r6, r0, lsl r5 │ │ │ │ + rsbseq r4, r9, r8, ror r3 │ │ │ │ + rsbeq r1, r6, r4, lsr #17 │ │ │ │ + strheq r1, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ @ instruction: 0x009107d0 │ │ │ │ - strheq r1, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, r6, r8, lsr #9 │ │ │ │ + rsbeq r1, r6, r0, asr r7 │ │ │ │ + rsbeq r1, r6, r8, asr #8 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r4, r9, ip, lsr r3 │ │ │ │ - rsbeq r1, r6, r8, lsr #17 │ │ │ │ - rsbeq r1, r6, r8, ror r4 │ │ │ │ + ldrsbeq r4, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r1, r6, r8, asr #16 │ │ │ │ + rsbeq r1, r6, r8, lsl r4 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r1, r6, ip, lsr r9 │ │ │ │ + ldrdeq r1, [r6], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0x00002eb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, ip, lsr #13 │ │ │ │ + rsbeq r1, r6, ip, asr #12 │ │ │ │ andeq r2, r0, ip, asr fp │ │ │ │ - rsbeq r1, r6, ip, lsr r7 │ │ │ │ - rsbeq r1, r6, ip, asr r6 │ │ │ │ - rsbeq r1, r6, r0, asr r7 │ │ │ │ + ldrdeq r1, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r1, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 39adb0 │ │ │ │ ldr r1, [pc, #1096] @ 39adb4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335832,22 +335832,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 39add4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 39aae4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335869,15 +335869,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39ad70 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98f578 │ │ │ │ + b 98f518 │ │ │ │ ldr r1, [pc, #696] @ 39addc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 39abb4 │ │ │ │ ldr r1, [pc, #660] @ 39adcc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -335892,23 +335892,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 39ade0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 39acf8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a9c4 │ │ │ │ b 39abc0 │ │ │ │ @@ -335933,23 +335933,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 39ade8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a9c4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a9c4 │ │ │ │ ldr r3, [pc, #408] @ 39adec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -335968,48 +335968,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39adf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39a9c4 │ │ │ │ ldr r3, [pc, #292] @ 39adf4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39abc0 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 39adf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39ab98 │ │ │ │ ldr r3, [pc, #252] @ 39adfc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39aba4 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 39ae00 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39aaa4 │ │ │ │ ldr r2, [pc, #204] @ 39ae04 │ │ │ │ ldr r3, [pc, #120] @ 39adb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336018,15 +336018,15 @@ │ │ │ │ bne 39ad70 │ │ │ │ ldr r0, [pc, #172] @ 39ae08 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 39ae0c │ │ │ │ ldr r3, [pc, #52] @ 39adb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336034,40 +336034,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 39ad70 │ │ │ │ ldr r0, [pc, #112] @ 39ae10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ @ instruction: 0x009104bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r0, r1, ip, r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r1, r8, asr r4 │ │ │ │ - rsbseq r3, r9, r4, lsl #31 │ │ │ │ + rsbseq r3, r9, r4, lsr #30 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, ror #12 │ │ │ │ + rsbeq r1, r6, r0, lsl #12 │ │ │ │ addseq r0, r1, r8, lsr r3 │ │ │ │ andeq r4, r0, r4, lsl #7 │ │ │ │ - strdeq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00661494 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - rsbeq r1, r6, r0, lsl #12 │ │ │ │ + rsbeq r1, r6, r0, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ - ldrdeq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r3, r9, lr, asr #25 │ │ │ │ - ldrdeq r1, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrheq r3, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r6, ip, lsr #8 │ │ │ │ + rsbeq r1, r6, r4, ror r4 │ │ │ │ + rsbseq r3, r9, lr, ror #24 │ │ │ │ + rsbeq r1, r6, ip, ror r3 │ │ │ │ + rsbseq r3, r9, r8, asr ip │ │ │ │ + rsbeq r1, r6, ip, asr #7 │ │ │ │ addseq r0, r1, ip, ror #1 │ │ │ │ - rsbeq r1, r6, r4, lsr r5 │ │ │ │ + ldrdeq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ addseq r0, r1, r8, lsr #1 │ │ │ │ - rsbeq r1, r6, r8, asr #8 │ │ │ │ + rsbeq r1, r6, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 39af04 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336075,41 +336075,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 39af08 │ │ │ │ ldr r1, [pc, #200] @ 39af0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #180] @ 39af10 │ │ │ │ ldr r1, [pc, #180] @ 39af14 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #140] @ 39af18 │ │ │ │ ldr r3, [pc, #140] @ 39af1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe2c │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fd2c │ │ │ │ mov r3, r4 │ │ │ │ @@ -336120,21 +336120,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r3, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r5, r4, ror r3 │ │ │ │ - rsbeq r2, r5, r4, lsl #7 │ │ │ │ - strheq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r3, r9, r8, ror fp │ │ │ │ + rsbeq r2, r5, r4, lsl r3 │ │ │ │ + rsbeq r2, r5, r4, lsr #6 │ │ │ │ + rsbeq r0, r6, r0, asr pc │ │ │ │ + rsbeq r0, r6, r0, ror pc │ │ │ │ ldrdeq r7, [r3], ip │ │ │ │ - strdeq r0, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00660a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 39b20c │ │ │ │ ldr r1, [pc, #724] @ 39b210 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336200,23 +336200,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 39b230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 39b1c0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39af84 │ │ │ │ b 39b090 │ │ │ │ @@ -336241,23 +336241,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39af84 │ │ │ │ ldr r3, [pc, #292] @ 39b23c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b090 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -336283,67 +336283,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 39b244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39af84 │ │ │ │ ldr r0, [pc, #144] @ 39b248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39b068 │ │ │ │ ldr r3, [pc, #132] @ 39b24c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b074 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 39b250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39af84 │ │ │ │ ldr r0, [pc, #92] @ 39b254 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39af84 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r0, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq pc, r0, r4, lr @ │ │ │ │ - rsbseq r3, r9, r6, lsl #20 │ │ │ │ + rsbseq r3, r9, r6, lsr #19 │ │ │ │ andeq r4, r0, r4, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, lsl #5 │ │ │ │ + rsbeq r1, r6, r0, lsr #4 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - rsbeq r1, r6, r0, lsr r1 │ │ │ │ - rsbseq r3, r9, r7, asr #17 │ │ │ │ + ldrdeq r1, [r6], #-0 @ │ │ │ │ + rsbseq r3, r9, r7, ror #16 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strheq r1, [r6], #-16 @ │ │ │ │ - rsbeq r1, r6, ip, ror #2 │ │ │ │ - rsbseq r3, r9, r4, lsr #16 │ │ │ │ - rsbeq r1, r6, r0, asr #3 │ │ │ │ - @ instruction: 0x00661098 │ │ │ │ + rsbeq r1, r6, r0, asr r1 │ │ │ │ + rsbeq r1, r6, ip, lsl #2 │ │ │ │ + rsbseq r3, r9, r4, asr #15 │ │ │ │ + rsbeq r1, r6, r0, ror #2 │ │ │ │ + rsbeq r1, r6, r8, lsr r0 │ │ │ │ ldr r0, [pc, #4] @ 39b264 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, r3, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 39b2f4 │ │ │ │ ldr r2, [pc, #116] @ 39b2f8 │ │ │ │ @@ -336351,40 +336351,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #84] @ 39b300 │ │ │ │ ldr r1, [pc, #84] @ 39b304 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39576c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41b7a0 │ │ │ │ - rsbseq r3, r9, r8, lsr r8 │ │ │ │ - rsbeq r1, r6, r4, ror #2 │ │ │ │ - rsbeq r1, r6, r8, ror r1 │ │ │ │ - rsbeq lr, r3, r4, lsr #26 │ │ │ │ - rsbeq r6, r8, r4, asr #31 │ │ │ │ + ldrsbeq r3, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r6, r4, lsl #2 │ │ │ │ + rsbeq r1, r6, r8, lsl r1 │ │ │ │ + rsbeq lr, r3, r4, asr #25 │ │ │ │ + rsbeq r6, r8, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 39b3e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336392,31 +336392,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 39b3ec │ │ │ │ ldr r1, [pc, #184] @ 39b3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #164] @ 39b3f4 │ │ │ │ ldr r1, [pc, #164] @ 39b3f8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #132] @ 39b3fc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #112] @ 39b400 │ │ │ │ ldr r1, [pc, #112] @ 39b404 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 39b408 │ │ │ │ @@ -336433,26 +336433,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, lsr #15 │ │ │ │ - rsbeq lr, r3, r4, lsr #25 │ │ │ │ - rsbeq r6, r8, r0, asr #30 │ │ │ │ - rsbeq lr, r4, r8, ror #30 │ │ │ │ - rsbeq r8, r4, r0, asr #2 │ │ │ │ + rsbseq r3, r9, r0, asr #14 │ │ │ │ + rsbeq lr, r3, r4, asr #24 │ │ │ │ + rsbeq r6, r8, r0, ror #29 │ │ │ │ + rsbeq lr, r4, r8, lsl #30 │ │ │ │ + rsbeq r8, r4, r0, ror #1 │ │ │ │ addeq r1, pc, r8, lsr r7 @ │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r7, r3, r8, lsl r4 │ │ │ │ ldr r0, [pc, #4] @ 39b418 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, r3, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -336525,25 +336525,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #124] @ 39b5e0 │ │ │ │ ldr r1, [pc, #124] @ 39b5e4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #92] @ 39b5e8 │ │ │ │ ldr r1, [pc, #92] @ 39b5ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 39b5f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -336556,19 +336556,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r8, asr #11 │ │ │ │ - rsbeq r9, r5, r0, lsl #15 │ │ │ │ - @ instruction: 0x00659794 │ │ │ │ - rsbeq lr, r3, r0, ror sl │ │ │ │ - rsbeq r6, r8, r0, lsl sp │ │ │ │ + rsbseq r3, r9, r8, ror #10 │ │ │ │ + rsbeq r9, r5, r0, lsr #14 │ │ │ │ + rsbeq r9, r5, r4, lsr r7 │ │ │ │ + rsbeq lr, r3, r0, lsl sl │ │ │ │ + strheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -336580,50 +336580,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 39b6b0 │ │ │ │ ldr r1, [pc, #140] @ 39b6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 750b4c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #104] @ 39b6b8 │ │ │ │ ldr r1, [pc, #104] @ 39b6bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #84] @ 39b6c0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39b6c4 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r3, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq r0, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r0, r6, r0, lsl #28 │ │ │ │ - rsbeq r9, r5, r8, ror r6 │ │ │ │ - rsbeq sl, r5, ip, asr sp │ │ │ │ - rsbeq r0, r6, ip, asr #27 │ │ │ │ + @ instruction: 0x00793498 │ │ │ │ + @ instruction: 0x00660d94 │ │ │ │ + rsbeq r0, r6, r0, lsr #27 │ │ │ │ + rsbeq r9, r5, r8, lsl r6 │ │ │ │ + strdeq sl, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, r6, ip, ror #26 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 39b868 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336640,27 +336640,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 39b878 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #332] @ 39b87c │ │ │ │ ldr r1, [pc, #332] @ 39b880 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 39b884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #296] @ 39b888 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39b7cc │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336705,45 +336705,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 39b89c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39b76c │ │ │ │ ldr r0, [pc, #76] @ 39b8a0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39b76c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, lsr #8 │ │ │ │ + rsbseq r3, r9, r4, asr #7 │ │ │ │ addseq pc, r0, r0, lsr r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r0, lsl sp │ │ │ │ - rsbeq r0, r6, r0, lsl #26 │ │ │ │ - @ instruction: 0x0063e89c │ │ │ │ - rsbeq r6, r8, ip, lsr fp │ │ │ │ + strheq r0, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r0, r6, r0, lsr #25 │ │ │ │ + rsbeq lr, r3, ip, lsr r8 │ │ │ │ + ldrdeq r6, [r8], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x0090f6dc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq pc, r0, r8, r6 @ │ │ │ │ andeq r4, r0, r8, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, lsl #24 │ │ │ │ - rsbeq r0, r6, ip, lsl ip │ │ │ │ + rsbeq r0, r6, r4, lsr #23 │ │ │ │ + strheq r0, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 39ba64 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336758,15 +336758,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 39ba74 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #368] @ 39ba78 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 39b968 │ │ │ │ ldr r2, [pc, #348] @ 39ba7c │ │ │ │ @@ -336774,15 +336774,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #316] @ 39ba84 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -336825,52 +336825,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39ba98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b960 │ │ │ │ ldr r0, [pc, #88] @ 39ba9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b960 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, asr #4 │ │ │ │ + rsbseq r3, r9, ip, ror #3 │ │ │ │ addseq pc, r0, r4, asr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r8, lsr #22 │ │ │ │ - rsbeq r0, r6, r8, lsr fp │ │ │ │ + rsbeq r0, r6, r8, asr #21 │ │ │ │ + ldrdeq r0, [r6], #-168 @ 0xffffff58 @ │ │ │ │ addseq pc, r0, r0, lsr #10 │ │ │ │ - strheq lr, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r6, r8, r4, asr #18 │ │ │ │ + rsbeq lr, r3, r0, asr r6 │ │ │ │ + rsbeq r6, r8, r4, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090f4b4 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, ip, ror #20 │ │ │ │ - rsbeq r0, r6, r8, ror sl │ │ │ │ + rsbeq r0, r6, ip, lsl #20 │ │ │ │ + rsbeq r0, r6, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 39c000 │ │ │ │ ldr lr, [pc, #1352] @ 39c004 │ │ │ │ ldr ip, [pc, #1352] @ 39c008 │ │ │ │ @@ -336886,15 +336886,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1292] @ 39c014 │ │ │ │ ldr r6, [pc, #1292] @ 39c018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 39be10 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -336906,15 +336906,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1232] @ 39c028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39bee4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 39c02c │ │ │ │ @@ -336946,15 +336946,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1072] @ 39c028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb64 │ │ │ │ ldr r3, [pc, #1072] @ 39c03c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -336975,15 +336975,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #988] @ 39c048 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 39c04c │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bd38 │ │ │ │ ldr r3, [pc, #972] @ 39c050 │ │ │ │ @@ -336994,15 +336994,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #880] @ 39c028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb64 │ │ │ │ ldr r3, [pc, #880] @ 39c03c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337023,39 +337023,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #816] @ 39c05c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 39c060 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ ldr r3, [pc, #780] @ 39c064 │ │ │ │ ldr r2, [pc, #780] @ 39c068 │ │ │ │ ldr r1, [pc, #780] @ 39c06c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #668] @ 39c028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb64 │ │ │ │ ldr r3, [pc, #668] @ 39c03c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337076,15 +337076,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #624] @ 39c070 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 39c074 │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bd38 │ │ │ │ ldr ip, [pc, #608] @ 39c078 │ │ │ │ @@ -337093,15 +337093,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #484] @ 39c028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39be58 │ │ │ │ mvn r0, #0 │ │ │ │ b 39bb68 │ │ │ │ @@ -337124,25 +337124,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #452] @ 39c084 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 39c088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39be50 │ │ │ │ ldr r3, [pc, #336] @ 39c03c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bb64 │ │ │ │ ldr r3, [pc, #320] @ 39c040 │ │ │ │ @@ -337159,109 +337159,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [pc, #320] @ 39c08c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 39c090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ ldr r2, [pc, #284] @ 39c094 │ │ │ │ ldr r0, [pc, #284] @ 39c098 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39be50 │ │ │ │ ldr r2, [pc, #264] @ 39c09c │ │ │ │ ldr r0, [pc, #264] @ 39c0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ ldr r2, [pc, #244] @ 39c0a4 │ │ │ │ ldr r0, [pc, #244] @ 39c0a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ ldr r2, [pc, #224] @ 39c0ac │ │ │ │ ldr r0, [pc, #224] @ 39c0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ ldr r2, [pc, #204] @ 39c0b4 │ │ │ │ ldr r0, [pc, #204] @ 39c0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39bb64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, asr #32 │ │ │ │ + rsbseq r2, r9, ip, ror #31 │ │ │ │ addseq pc, r0, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, lsr r9 │ │ │ │ - rsbeq r0, r6, r4, asr #18 │ │ │ │ - ldrsheq r2, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r0, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, r6, r4, ror #17 │ │ │ │ + @ instruction: 0x00792f98 │ │ │ │ addseq pc, r0, r8, lsl r3 @ │ │ │ │ - ldrsbeq r2, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x0063e49c │ │ │ │ - rsbeq r6, r8, ip, lsr r7 │ │ │ │ + rsbseq r2, r9, r8, ror pc │ │ │ │ + rsbeq lr, r3, ip, lsr r4 │ │ │ │ + ldrdeq r6, [r8], #-108 @ 0xffffff94 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090f2b4 │ │ │ │ - rsbseq r2, r9, r8, lsr pc │ │ │ │ - strdeq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0068669c │ │ │ │ + ldrsbeq r2, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0063e39c │ │ │ │ + rsbeq r6, r8, ip, lsr r6 │ │ │ │ andeq r2, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r0, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r6, r8, ror #16 │ │ │ │ - rsbseq r2, r9, r0, lsl #29 │ │ │ │ - rsbeq lr, r3, r0, asr #6 │ │ │ │ - ldrdeq r6, [r8], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq r0, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r0, r6, r8, lsr #15 │ │ │ │ - rsbseq r2, r9, ip, lsr #27 │ │ │ │ - rsbeq lr, r3, ip, ror #4 │ │ │ │ - rsbeq r6, r8, r0, lsl #10 │ │ │ │ - rsbeq r0, r6, ip, lsr #14 │ │ │ │ - ldrdeq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r2, r9, ip, ror #25 │ │ │ │ - strheq lr, [r3], #-16 @ │ │ │ │ - rsbeq r6, r8, r0, asr r4 │ │ │ │ - @ instruction: 0x00660690 │ │ │ │ - rsbeq r0, r6, r4, lsl #12 │ │ │ │ - strdeq r0, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r6, r0, ror r8 │ │ │ │ + rsbeq r0, r6, r8, lsl #16 │ │ │ │ + rsbseq r2, r9, r0, lsr #28 │ │ │ │ + rsbeq lr, r3, r0, ror #5 │ │ │ │ + rsbeq r6, r8, r4, ror r5 │ │ │ │ + rsbeq r0, r6, r8, ror r7 │ │ │ │ + rsbeq r0, r6, r8, asr #14 │ │ │ │ + rsbseq r2, r9, ip, asr #26 │ │ │ │ + rsbeq lr, r3, ip, lsl #4 │ │ │ │ + rsbeq r6, r8, r0, lsr #9 │ │ │ │ + rsbeq r0, r6, ip, asr #13 │ │ │ │ + rsbeq r0, r6, r4, ror r6 │ │ │ │ + rsbseq r2, r9, ip, lsl #25 │ │ │ │ + rsbeq lr, r3, r0, asr r1 │ │ │ │ + strdeq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r6, r0, lsr r6 │ │ │ │ + rsbeq r0, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0x00660598 │ │ │ │ + rsbeq r0, r6, r8, lsl r5 │ │ │ │ rsbeq r0, r6, r8, ror r5 │ │ │ │ - ldrdeq r0, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x00660594 │ │ │ │ - strheq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, r6, r8, ror r5 │ │ │ │ - rsbeq r0, r6, r8, lsl #11 │ │ │ │ - rsbeq r0, r6, ip, asr r5 │ │ │ │ rsbeq r0, r6, r4, lsr r5 │ │ │ │ - rsbeq r0, r6, r0, asr #10 │ │ │ │ - rsbeq r0, r6, r0, asr #10 │ │ │ │ - rsbeq r0, r6, r4, lsr #10 │ │ │ │ + rsbeq r0, r6, r0, asr r5 │ │ │ │ + rsbeq r0, r6, r8, lsl r5 │ │ │ │ + rsbeq r0, r6, r8, lsr #10 │ │ │ │ + strdeq r0, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r0, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r6, r0, ror #9 │ │ │ │ + rsbeq r0, r6, r0, ror #9 │ │ │ │ + rsbeq r0, r6, r4, asr #9 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -337388,24 +337388,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 39c638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39c1a0 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 39c3ac │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 39c624 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -337430,24 +337430,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 39c640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c198 │ │ │ │ ldr r3, [pc, #656] @ 39c644 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -337487,15 +337487,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 39c268 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -337585,42 +337585,42 @@ │ │ │ │ b 39c310 │ │ │ │ ldr r0, [pc, #120] @ 39c650 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39c1a0 │ │ │ │ ldr r0, [pc, #92] @ 39c654 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c198 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r0, ip, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r0, ip, ror ip │ │ │ │ muleq r0, ip, r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, ror #5 │ │ │ │ + rsbeq r0, r6, r4, lsl #5 │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ - rsbeq r0, r6, r0, asr #3 │ │ │ │ - rsbseq r2, r9, ip, lsl #15 │ │ │ │ + rsbeq r0, r6, r0, ror #2 │ │ │ │ + rsbseq r2, r9, ip, lsr #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r0, r6, r8, lsr r0 │ │ │ │ - rsbeq pc, r5, r8, lsr #31 │ │ │ │ + ldrdeq pc, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, r5, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 39ccd8 │ │ │ │ ldr r1, [pc, #1640] @ 39ccdc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -337728,23 +337728,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 39ccfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r7, #0 │ │ │ │ beq 39c6e0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39c8e0 │ │ │ │ @@ -337766,23 +337766,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 39cd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r4, #0 │ │ │ │ bne 39c9c0 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 39c6ec │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -337795,15 +337795,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ tst sl, #4 │ │ │ │ beq 39c6ec │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -337830,15 +337830,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 39cd0c │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -338019,44 +338019,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 58f424 │ │ │ │ b 39c95c │ │ │ │ ldr r0, [pc, #116] @ 39cd20 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39c848 │ │ │ │ ldr r0, [pc, #100] @ 39cd24 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 39c8e0 │ │ │ │ @ instruction: 0x0090e7b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r0, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r0, r0, lsr r7 │ │ │ │ addseq lr, r0, r0, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq pc, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x0065fd9c │ │ │ │ andeq r3, r0, r8, ror #11 │ │ │ │ - rsbeq pc, r5, r8, asr #27 │ │ │ │ + rsbeq pc, r5, r8, ror #26 │ │ │ │ addseq lr, r0, r8, lsr #9 │ │ │ │ - rsbseq r2, r9, r8, lsr #3 │ │ │ │ + rsbseq r2, r9, r8, asr #2 │ │ │ │ umullseq lr, r0, ip, r3 │ │ │ │ @ instruction: 0x0090e2f8 │ │ │ │ addseq lr, r0, ip, asr r2 │ │ │ │ addseq lr, r0, r8, asr #3 │ │ │ │ - rsbeq pc, r5, r8, asr #19 │ │ │ │ - rsbeq pc, r5, r4, lsr #20 │ │ │ │ + rsbeq pc, r5, r8, ror #18 │ │ │ │ + rsbeq pc, r5, r4, asr #19 │ │ │ │ │ │ │ │ 0039cd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -338174,15 +338174,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338245,15 +338245,15 @@ │ │ │ │ bne 39cf10 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 39cf10 │ │ │ │ b 39ce24 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r1, r9, r4, ror #24 │ │ │ │ + rsbseq r1, r9, r4, lsl #24 │ │ │ │ │ │ │ │ 0039d02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -338262,39 +338262,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39d08c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq pc, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r5, r8, ror r6 @ │ │ │ │ addeq r5, r3, ip, lsl #16 │ │ │ │ ldr r0, [pc, #4] @ 39d09c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r5, r3, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 58ecc4 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ + b 753750 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 39d19c │ │ │ │ @@ -338305,15 +338305,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39d02c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -338325,32 +338325,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39cd28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 39d1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 58ea80 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 58ebf8 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58e380 │ │ │ │ - rsbseq r1, r9, ip, asr #21 │ │ │ │ - rsbeq r5, r8, r8, ror r1 │ │ │ │ - ldrdeq ip, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r1, r9, ip, ror #20 │ │ │ │ + rsbeq r5, r8, r8, lsl r1 │ │ │ │ + rsbeq ip, r3, ip, ror lr │ │ │ │ addseq lr, r1, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 39d298 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -338359,25 +338359,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39d29c │ │ │ │ ldr r1, [pc, #196] @ 39d2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 39d2a4 │ │ │ │ ldr r1, [pc, #176] @ 39d2a8 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #144] @ 39d2ac │ │ │ │ ldr r1, [pc, #144] @ 39d2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 39d2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -338391,35 +338391,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r1, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq ip, r3, r0, lsl #28 │ │ │ │ - @ instruction: 0x0068509c │ │ │ │ - rsbeq sp, r4, ip, asr #1 │ │ │ │ - rsbeq r6, r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x0079199c │ │ │ │ + rsbeq ip, r3, r0, lsr #27 │ │ │ │ + rsbeq r5, r8, ip, lsr r0 │ │ │ │ + rsbeq sp, r4, ip, rrx │ │ │ │ + rsbeq r6, r4, r4, asr #4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq r5, r3, r4, lsr #13 │ │ │ │ - rsbeq pc, r5, r8, lsr r5 @ │ │ │ │ + ldrdeq pc, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq pc, lr, r8, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 39d34c │ │ │ │ @@ -338429,15 +338429,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #76] @ 39d358 │ │ │ │ ldr r2, [pc, #76] @ 39d35c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -338448,19 +338448,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, r0, ror #17 │ │ │ │ - ldrdeq ip, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r4, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r4, lsl #9 │ │ │ │ - @ instruction: 0x0065d494 │ │ │ │ + rsbseq r1, r9, r0, lsl #17 │ │ │ │ + rsbeq ip, r4, r4, ror pc │ │ │ │ + rsbeq r6, r4, ip, asr #2 │ │ │ │ + rsbeq pc, r5, r4, lsr #8 │ │ │ │ + rsbeq sp, r5, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 39d45c │ │ │ │ ldr r3, [pc, #228] @ 39d460 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -338496,15 +338496,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 39d3b4 │ │ │ │ ldr r2, [pc, #92] @ 39d47c │ │ │ │ ldr r3, [pc, #60] @ 39d460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -338519,18 +338519,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0091e5fc │ │ │ │ - strdeq r6, [r4], #-0 @ │ │ │ │ + @ instruction: 0x00646090 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq sp, r4, r0, ror #2 │ │ │ │ + rsbeq sp, r4, r0, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq sp, r0, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 39d528 │ │ │ │ @@ -338539,24 +338539,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #112] @ 39d534 │ │ │ │ ldr r1, [pc, #112] @ 39d538 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 39d53c │ │ │ │ ldr r2, [pc, #84] @ 39d540 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -338567,21 +338567,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r1, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r4, ip, lsl lr │ │ │ │ - strdeq r5, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq ip, r3, r0, lsl fp │ │ │ │ - rsbeq r4, r8, ip, lsr #27 │ │ │ │ - rsbeq pc, r5, r4, lsr #5 │ │ │ │ - strheq sp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00791794 │ │ │ │ + strheq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00645f94 │ │ │ │ + strheq ip, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r4, r8, ip, asr #26 │ │ │ │ + rsbeq pc, r5, r4, asr #4 │ │ │ │ + rsbeq sp, r5, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 39d5bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338590,31 +338590,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 39d5c0 │ │ │ │ ldr r1, [pc, #80] @ 39d5c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 39d5c8 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 568988 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 253594 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 414c98 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58ecc4 │ │ │ │ - rsbseq r1, r9, r8, lsr r7 │ │ │ │ - rsbeq pc, r5, r0, lsr r2 @ │ │ │ │ - rsbeq pc, r5, r0, asr #4 │ │ │ │ + ldrsbeq r1, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq pc, [r5], #-16 @ │ │ │ │ + rsbeq pc, r5, r0, ror #3 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -338745,15 +338745,15 @@ │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2561e8 │ │ │ │ addseq sp, r0, r8, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ umullseq sp, r0, r0, r6 │ │ │ │ - ldrsheq r1, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00791494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338773,30 +338773,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 39d97c │ │ │ │ ldr r1, [pc, #300] @ 39d980 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #280] @ 39d984 │ │ │ │ ldr r1, [pc, #280] @ 39d988 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 39d98c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bf8 │ │ │ │ + bl 757b98 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 39d8c0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -338809,15 +338809,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 39d990 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 39d994 │ │ │ │ ldr r2, [pc, #148] @ 39d998 │ │ │ │ ldr r3, [pc, #148] @ 39d99c │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 39d9a0 │ │ │ │ @@ -338843,22 +338843,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25626c │ │ │ │ - rsbseq r1, r9, r8, asr r4 │ │ │ │ - rsbeq ip, r3, r8, lsl #15 │ │ │ │ - rsbeq r4, r8, r4, lsr #20 │ │ │ │ - rsbeq ip, r4, r4, asr sl │ │ │ │ - rsbeq r5, r4, ip, lsr #24 │ │ │ │ + ldrsheq r1, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r3, r8, lsr #14 │ │ │ │ + rsbeq r4, r8, r4, asr #19 │ │ │ │ + strdeq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r4, ip, asr #23 │ │ │ │ addseq lr, r1, r4, lsr #2 │ │ │ │ addeq pc, lr, ip, asr #15 │ │ │ │ - rsbeq lr, r5, ip, lsl #30 │ │ │ │ + rsbeq lr, r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338868,15 +338868,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r9, [pc, #932] @ 39dd8c │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 39da08 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -338891,15 +338891,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r7, [pc, #844] @ 39dd90 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 39da60 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -338951,15 +338951,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39dd48 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 39db6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r2, [pc, #612] @ 39dd98 │ │ │ │ ldr r3, [pc, #592] @ 39dd88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338986,15 +338986,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r3, [pc, #464] @ 39dda4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -339003,15 +339003,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r3, [pc, #400] @ 39dda8 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -339022,15 +339022,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -339038,15 +339038,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 2550c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 39d6a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 39ddac │ │ │ │ @@ -339076,15 +339076,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 39ddbc │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 56869c │ │ │ │ b 39db2c │ │ │ │ @@ -339108,23 +339108,23 @@ │ │ │ │ bl 25626c │ │ │ │ addseq sp, r0, r8, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0091dfbc │ │ │ │ addseq sp, r1, r4, ror #30 │ │ │ │ addseq sp, r1, r8, lsr #29 │ │ │ │ @ instruction: 0x0090d2f0 │ │ │ │ - rsbeq lr, r5, ip, lsr #25 │ │ │ │ + rsbeq lr, r5, ip, asr #24 │ │ │ │ addeq r4, r3, ip, lsr #27 │ │ │ │ - rsbeq lr, r5, ip, ror #24 │ │ │ │ - rsbeq lr, r5, r0, lsr ip │ │ │ │ + rsbeq lr, r5, ip, lsl #24 │ │ │ │ + ldrdeq lr, [r5], #-176 @ 0xffffff50 @ │ │ │ │ addseq sp, r1, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - strheq lr, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, r5, r8, asr #21 │ │ │ │ - rsbseq r0, r9, r8, lsl #31 │ │ │ │ + rsbeq lr, r5, r8, asr sl │ │ │ │ + rsbeq lr, r5, r8, ror #20 │ │ │ │ + rsbseq r0, r9, r8, lsr #30 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339153,44 +339153,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339198,92 +339198,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #72] @ 39e08c │ │ │ │ ldr r3, [pc, #64] @ 39e088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339352,29 +339352,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39e41c │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339416,76 +339416,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339497,30 +339497,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339577,76 +339577,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339658,30 +339658,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339877,23 +339877,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 39e8cc │ │ │ │ bl 2561a4 │ │ │ │ addseq ip, r0, r4, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r0, r0, lsl #14 │ │ │ │ addseq ip, r0, ip, lsl #13 │ │ │ │ - ldrsheq r0, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq r0, [r9], #-59 @ 0xffffffc5 @ │ │ │ │ + @ instruction: 0x00790394 │ │ │ │ + rsbseq r0, r9, fp, ror r3 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq sp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r0, r9, ip, lsr #7 │ │ │ │ - rsbeq sp, r5, ip, lsr pc │ │ │ │ - rsbeq sp, r5, ip, lsl pc │ │ │ │ + rsbeq sp, r5, r8, ror pc │ │ │ │ + rsbseq r0, r9, ip, asr #6 │ │ │ │ + ldrdeq sp, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + strheq sp, [r5], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339941,29 +339941,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -339988,15 +339988,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340004,44 +340004,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ee64 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 39ee7c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340111,29 +340111,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 591598 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -340155,15 +340155,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340228,19 +340228,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq ip, r0, ip, lsr r4 │ │ │ │ addseq ip, r0, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r0, [r9], #-29 @ 0xffffffe3 @ │ │ │ │ - rsbeq sp, r5, r8, ror #29 │ │ │ │ + rsbseq r0, r9, sp, ror r1 │ │ │ │ + rsbeq sp, r5, r8, lsl #29 │ │ │ │ @ instruction: 0x0090c1d4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r0, lsr ip │ │ │ │ + ldrdeq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ umullseq fp, r0, r4, pc @ │ │ │ │ addseq fp, r0, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 39f464 │ │ │ │ @@ -340317,15 +340317,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -340333,15 +340333,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -340356,57 +340356,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 39f438 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -340415,29 +340415,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 39d5cc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340571,20 +340571,20 @@ │ │ │ │ b 39f344 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090bed4 │ │ │ │ addseq fp, r0, r0, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ umullseq fp, r0, r0, fp │ │ │ │ - rsbseq pc, r8, r0, asr #19 │ │ │ │ + rsbseq pc, r8, r0, ror #18 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r0, lsl r5 │ │ │ │ + strheq sp, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 39f6e0 │ │ │ │ ldr r3, [pc, #568] @ 39f6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -340648,15 +340648,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -340664,38 +340664,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #160] @ 39f6f4 │ │ │ │ ldr r3, [pc, #140] @ 39f6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340733,15 +340733,15 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r0, r8, ror #18 │ │ │ │ addseq fp, r0, r4, lsl #18 │ │ │ │ @ instruction: 0x0090b8d0 │ │ │ │ @ instruction: 0x0090b7d0 │ │ │ │ addseq fp, r0, ip, lsl #15 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, ip, ror #5 │ │ │ │ + rsbeq sp, r5, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 39fbbc │ │ │ │ mov r4, r1 │ │ │ │ @@ -340938,29 +340938,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2550c4 │ │ │ │ b 39f858 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -341000,29 +341000,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 39f858 │ │ │ │ ldr r3, [pc, #92] @ 39fbd0 │ │ │ │ ldr r0, [pc, #108] @ 39fbe4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -341038,23 +341038,23 @@ │ │ │ │ bl 39d5cc │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 39f778 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2561a4 │ │ │ │ @ instruction: 0x0090b6fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq pc, [r8], #-65 @ 0xffffffbf @ │ │ │ │ + rsbseq pc, r8, r1, ror r4 @ │ │ │ │ addseq fp, r0, r4, ror #13 │ │ │ │ @ instruction: 0x0090b5bc │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r4, lsr #2 │ │ │ │ + rsbeq sp, r5, r4, asr #1 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq ip, r5, r8, asr #31 │ │ │ │ + rsbeq ip, r5, r8, ror #30 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - strheq ip, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq ip, r5, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3a00a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341354,37 +341354,37 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 2561e8 │ │ │ │ bl 2554b4 │ │ │ │ addseq fp, r0, ip, lsl r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r0, r8, lsl #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0078ef9c │ │ │ │ + rsbseq lr, r8, ip, lsr pc │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq lr, r8, r9, ror #30 │ │ │ │ + rsbseq lr, r8, r9, lsl #30 │ │ │ │ addseq fp, r0, ip, lsr #2 │ │ │ │ addseq fp, r0, ip, ror #1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq ip, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0065cd90 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq lr, r8, r5, lsr #29 │ │ │ │ + rsbseq lr, r8, r5, asr #28 │ │ │ │ addseq fp, r0, ip, rrx │ │ │ │ addseq fp, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x0090afdc │ │ │ │ - @ instruction: 0x0065cc9c │ │ │ │ + rsbeq ip, r5, ip, lsr ip │ │ │ │ addseq sl, r0, r0, lsr #31 │ │ │ │ - rsbeq ip, r5, ip, lsl ip │ │ │ │ + strheq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ addseq sl, r0, r4, asr #30 │ │ │ │ addseq sl, r0, ip, lsl #30 │ │ │ │ addseq sl, r0, ip, ror lr │ │ │ │ addseq sl, r0, r4, lsr lr │ │ │ │ @ instruction: 0x0090add8 │ │ │ │ - rsbseq lr, r8, r0, lsl ip │ │ │ │ - rsbeq ip, r5, r0, lsr #14 │ │ │ │ - rsbeq ip, r5, ip, asr r7 │ │ │ │ + ldrheq lr, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r5, r0, asr #13 │ │ │ │ + strdeq ip, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3a0440 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -341585,26 +341585,26 @@ │ │ │ │ bl 2554b4 │ │ │ │ bl 25622c │ │ │ │ bl 2561a4 │ │ │ │ @ instruction: 0x0090acf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0090acdc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrheq lr, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq lr, r8, sp, lsl #21 │ │ │ │ + rsbseq lr, r8, r4, asr sl │ │ │ │ + rsbseq lr, r8, sp, lsr #20 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrdeq ip, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, r5, r0, ror r9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ @ instruction: 0x0090abf8 │ │ │ │ - ldrsheq lr, [r8], #-147 @ 0xffffff6d @ │ │ │ │ - rsbeq ip, r5, ip, asr r9 │ │ │ │ - rsbeq ip, r5, r8, ror r8 │ │ │ │ + @ instruction: 0x0078e993 │ │ │ │ + strdeq ip, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq ip, r5, r8, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3a0480 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r2, r3, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3a05d4 │ │ │ │ ldr lr, [pc, #312] @ 3a05d8 │ │ │ │ @@ -341664,42 +341664,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a05f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a04dc │ │ │ │ ldr r0, [pc, #60] @ 3a05f8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a04dc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r0, r8, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, r8, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, r0, r0, lsr r9 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r0, lsr fp │ │ │ │ - rsbeq ip, r5, r0, ror #22 │ │ │ │ + ldrdeq ip, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r5, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3a0904 │ │ │ │ ldr r1, [pc, #752] @ 3a0908 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341851,26 +341851,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3a0934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a065c │ │ │ │ ldr r2, [pc, #132] @ 3a0938 │ │ │ │ ldr r3, [pc, #80] @ 3a0908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -341884,56 +341884,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a46f0 │ │ │ │ ldr r0, [pc, #76] @ 3a093c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a065c │ │ │ │ addseq sl, r0, r0, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, ip, ror #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, r0, r4, ror r7 │ │ │ │ addseq sl, r0, r0, lsr r7 │ │ │ │ addseq sl, r0, r8, lsr #13 │ │ │ │ addseq sl, r0, r4, ror r6 │ │ │ │ addseq sl, r0, r8, lsr r6 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq ip, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r5, r4, asr r8 │ │ │ │ addseq sl, r0, r0, ror r5 │ │ │ │ - strheq ip, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r5, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3a0a40 │ │ │ │ ldr r2, [pc, #232] @ 3a0a44 │ │ │ │ ldr r1, [pc, #232] @ 3a0a48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #200] @ 3a0a4c │ │ │ │ ldr r1, [pc, #200] @ 3a0a50 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #168] @ 3a0a54 │ │ │ │ ldr r2, [pc, #168] @ 3a0a58 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3a0a5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -341944,43 +341944,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #112] @ 3a0a68 │ │ │ │ ldr r1, [pc, #112] @ 3a0a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, r4, ror r4 │ │ │ │ - rsbeq r9, r3, r0, ror r6 │ │ │ │ - rsbeq r1, r8, r0, lsl r9 │ │ │ │ - rsbeq r9, r4, ip, lsr r9 │ │ │ │ - rsbeq r2, r4, r4, lsl fp │ │ │ │ + rsbseq lr, r8, r4, lsl r4 │ │ │ │ + rsbeq r9, r3, r0, lsl r6 │ │ │ │ + strheq r1, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r9, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r2, [r4], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, r5, r8, lsr #16 │ │ │ │ + rsbeq ip, r5, r8, asr #15 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq r1, r3, r0, lsr #31 │ │ │ │ umulleq ip, lr, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -341997,30 +341997,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342041,30 +342041,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342087,15 +342087,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3a0df0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -342132,26 +342132,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #276] @ 3a0dfc │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -342173,22 +342173,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #104] @ 3a0e10 │ │ │ │ ldr r3, [pc, #60] @ 3a0de8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342197,24 +342197,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3a0e14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a48b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, ip, ror #3 │ │ │ │ + rsbseq lr, r8, ip, lsl #3 │ │ │ │ addseq sl, r0, r8, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq ip, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, r5, r4, ror #11 │ │ │ │ - rsbeq ip, r5, ip, ror #10 │ │ │ │ + rsbeq ip, r5, r8, ror r5 │ │ │ │ + rsbeq ip, r5, r4, lsl #11 │ │ │ │ + rsbeq ip, r5, ip, lsl #10 │ │ │ │ addeq r1, r3, r4, ror #25 │ │ │ │ - rsbeq ip, r5, r8, lsr #10 │ │ │ │ - rsbeq r9, r3, r0, lsl #5 │ │ │ │ - rsbeq r1, r8, r0, lsr #10 │ │ │ │ + rsbeq ip, r5, r8, asr #9 │ │ │ │ + rsbeq r9, r3, r0, lsr #4 │ │ │ │ + rsbeq r1, r8, r0, asr #9 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addseq sl, r0, ip, ror r0 │ │ │ │ addseq sl, r1, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342225,22 +342225,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3a44b0 │ │ │ │ - rsbseq sp, r8, r0, lsr #31 │ │ │ │ - strheq ip, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq ip, r5, r0, asr #7 │ │ │ │ + rsbseq sp, r8, r0, asr #30 │ │ │ │ + rsbeq ip, r5, r0, asr r3 │ │ │ │ + rsbeq ip, r5, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a0f20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -342248,25 +342248,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3a0f24 │ │ │ │ ldr r1, [pc, #136] @ 3a0f28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #116] @ 3a0f2c │ │ │ │ ldr r1, [pc, #116] @ 3a0f30 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3a0f34 │ │ │ │ ldr r2, [pc, #84] @ 3a0f38 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -342277,55 +342277,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, ip, asr #30 │ │ │ │ - rsbeq ip, r5, r4, asr r3 │ │ │ │ - rsbeq ip, r5, r0, ror #6 │ │ │ │ - rsbeq r9, r3, ip, lsl r1 │ │ │ │ - strheq r1, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, r5, ip, lsr #17 │ │ │ │ - strheq r9, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, r8, ip, ror #29 │ │ │ │ + strdeq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r5, r0, lsl #6 │ │ │ │ + strheq r9, [r3], #-12 @ │ │ │ │ + rsbeq r1, r8, ip, asr r3 │ │ │ │ + rsbeq fp, r5, ip, asr #16 │ │ │ │ + rsbeq r9, r5, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3a0fb8 │ │ │ │ ldr r2, [pc, #100] @ 3a0fbc │ │ │ │ ldr r1, [pc, #100] @ 3a0fc0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 7537b0 │ │ │ │ + bl 753750 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a0fa8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58ecc4 │ │ │ │ - rsbseq sp, r8, ip, ror lr │ │ │ │ - rsbeq ip, r5, ip, lsl #5 │ │ │ │ - @ instruction: 0x0065c29c │ │ │ │ + rsbseq sp, r8, ip, lsl lr │ │ │ │ + rsbeq ip, r5, ip, lsr #4 │ │ │ │ + rsbeq ip, r5, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3a1724 │ │ │ │ ldr r1, [pc, #1864] @ 3a1728 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342445,25 +342445,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3a1744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1020 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a47ac │ │ │ │ mov r1, #0 │ │ │ │ b 3a10c0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342475,15 +342475,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3a10c0 │ │ │ │ ldr r0, [pc, #1304] @ 3a1748 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1020 │ │ │ │ ldr r3, [pc, #1284] @ 3a174c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a121c │ │ │ │ ldr r3, [pc, #1248] @ 3a173c │ │ │ │ @@ -342499,24 +342499,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3a1750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a121c │ │ │ │ ldr r3, [pc, #1152] @ 3a174c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1074 │ │ │ │ @@ -342533,24 +342533,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3a1754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3a1080 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342566,23 +342566,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3a1758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1080 │ │ │ │ ldr r3, [pc, #888] @ 3a174c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a161c │ │ │ │ @@ -342600,23 +342600,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3a175c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3a1130 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342636,24 +342636,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3a1760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -342675,24 +342675,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3a1764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -342714,23 +342714,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3a1768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1148 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3a1468 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -342745,84 +342745,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3a1504 │ │ │ │ ldr r0, [pc, #264] @ 3a176c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a121c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3a1770 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1080 │ │ │ │ ldr r0, [pc, #212] @ 3a1774 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1348 │ │ │ │ ldr r0, [pc, #188] @ 3a1778 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a14e4 │ │ │ │ ldr r0, [pc, #164] @ 3a177c │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1450 │ │ │ │ ldr r0, [pc, #140] @ 3a1780 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1148 │ │ │ │ ldr r0, [pc, #116] @ 3a1784 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1580 │ │ │ │ addseq r9, r0, r8, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r0, r8, lsr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r0, ip, asr sp │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r0, asr #32 │ │ │ │ - rsbeq ip, r5, r4, lsr r0 │ │ │ │ - andeq r1, r0, r0, asr #9 │ │ │ │ rsbeq fp, r5, r0, ror #31 │ │ │ │ - rsbeq fp, r5, r8, asr pc │ │ │ │ - ldrdeq fp, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r5, r0, asr lr │ │ │ │ - strheq fp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq fp, r5, r0, lsr #26 │ │ │ │ - rsbeq fp, r5, r8, lsl #25 │ │ │ │ - rsbeq fp, r5, r8, ror ip │ │ │ │ - rsbeq fp, r5, r0, asr ip │ │ │ │ - rsbeq fp, r5, ip, lsr ip │ │ │ │ - rsbeq fp, r5, r0, lsr #24 │ │ │ │ - rsbeq fp, r5, r4, lsl #24 │ │ │ │ - rsbeq fp, r5, r0, ror #23 │ │ │ │ - rsbeq fp, r5, ip, asr #23 │ │ │ │ + ldrdeq fp, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + andeq r1, r0, r0, asr #9 │ │ │ │ + rsbeq fp, r5, r0, lsl #31 │ │ │ │ + strdeq fp, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, r5, r8, ror lr │ │ │ │ + strdeq fp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, r5, ip, asr sp │ │ │ │ + rsbeq fp, r5, r0, asr #25 │ │ │ │ + rsbeq fp, r5, r8, lsr #24 │ │ │ │ + rsbeq fp, r5, r8, lsl ip │ │ │ │ + strdeq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq fp, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, r5, r0, asr #23 │ │ │ │ + rsbeq fp, r5, r4, lsr #23 │ │ │ │ + rsbeq fp, r5, r0, lsl #23 │ │ │ │ + rsbeq fp, r5, ip, ror #22 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -342871,15 +342871,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3a18c8 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r2, [pc, #472] @ 3a1a4c │ │ │ │ ldr r3, [pc, #456] @ 3a1a40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342922,23 +342922,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3a1a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a185c │ │ │ │ ldr r2, [pc, #236] @ 3a1a50 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -342966,50 +342966,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a1a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1984 │ │ │ │ ldr r0, [pc, #92] @ 3a1a6c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a185c │ │ │ │ ldr r0, [pc, #68] @ 3a1a70 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1984 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r0, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addseq r9, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x009095b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0065b99c │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r5, r4, lsl r9 │ │ │ │ - rsbeq fp, r5, r8, ror #18 │ │ │ │ + strheq fp, [r5], #-132 @ 0xffffff7c @ │ │ │ │ rsbeq fp, r5, r8, lsl #18 │ │ │ │ + rsbeq fp, r5, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3a1c64 │ │ │ │ ldr r1, [pc, #472] @ 3a1c68 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343111,43 +343111,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3a1c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1ac4 │ │ │ │ ldr r0, [pc, #68] @ 3a1c98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1ac4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r0, r8, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r0, r8, ror r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addseq r9, r0, ip, lsl #5 │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r0, ror #14 │ │ │ │ - rsbeq fp, r5, r0, ror r7 │ │ │ │ + rsbeq fp, r5, r0, lsl #14 │ │ │ │ + rsbeq fp, r5, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3a1dc0 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -343211,20 +343211,20 @@ │ │ │ │ b 3a1d38 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3a1d38 │ │ │ │ ldr r0, [pc, #20] @ 3a1dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a1d98 │ │ │ │ addseq r9, r0, ip, ror #2 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r5, r4, lsr #12 │ │ │ │ + rsbeq fp, r5, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -344215,15 +344215,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3a2e90 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a179c │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -344249,15 +344249,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -344269,15 +344269,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a2e9c │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -344288,15 +344288,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3a2e84 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a20a8 │ │ │ │ b 3a2d78 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -344629,25 +344629,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3a3604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a3144 │ │ │ │ ldr r2, [pc, #484] @ 3a3608 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -344668,27 +344668,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3a360c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a3288 │ │ │ │ ldr r3, [pc, #340] @ 3a3610 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a31e8 │ │ │ │ ldr r3, [pc, #300] @ 3a35fc │ │ │ │ @@ -344704,24 +344704,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3a3614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a31e8 │ │ │ │ ldr r3, [pc, #204] @ 3a3610 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3358 │ │ │ │ @@ -344731,57 +344731,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3a34dc │ │ │ │ b 3a3358 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3a3618 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a3144 │ │ │ │ ldr r0, [pc, #136] @ 3a361c │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a3288 │ │ │ │ ldr r0, [pc, #108] @ 3a3620 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a31e8 │ │ │ │ addseq r7, r0, r4, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq fp, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0078be98 │ │ │ │ addseq r7, r0, ip, lsl #30 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ @ instruction: 0x00907eb0 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addseq r7, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000029bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r9, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00659f90 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strdeq r9, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x00659f9c │ │ │ │ andeq r5, r0, r0, ror #2 │ │ │ │ - rsbeq r9, r5, ip, lsl pc │ │ │ │ - strheq r9, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r9, r5, r8, asr pc │ │ │ │ - rsbeq r9, r5, r8, asr #29 │ │ │ │ + strheq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, r5, r0, asr lr │ │ │ │ + strdeq r9, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r5, r8, ror #28 │ │ │ │ │ │ │ │ 003a3624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -345652,19 +345652,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3a3bc4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0078b794 │ │ │ │ + rsbseq fp, r8, r4, lsr r7 │ │ │ │ @ instruction: 0x009076b8 │ │ │ │ - ldrsbeq fp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq fp, r8, r0, ror r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrheq sl, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq sl, r8, r8, asr lr │ │ │ │ │ │ │ │ 003a43e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345859,15 +345859,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a46c4 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a4634 │ │ │ │ - rsbseq sl, r8, r5, ror #16 │ │ │ │ + rsbseq sl, r8, r5, lsl #16 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a46f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345977,15 +345977,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a488c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a47fc │ │ │ │ - rsbseq sl, r8, r4, lsr #13 │ │ │ │ + rsbseq sl, r8, r4, asr #12 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a48b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346001,21 +346001,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -346203,15 +346203,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq lr, r2, r8, asr r0 │ │ │ │ - rsbseq sl, r8, r0, lsr r8 │ │ │ │ + ldrsbeq sl, [r8], #-112 @ 0xffffff90 @ │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3a4cd4 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -346245,15 +346245,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq sp, r4, ip, ror #31 │ │ │ │ - ldrsbeq sl, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sl, r8, r0, ror r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -346286,15 +346286,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ ldr r9, [pc, #160] @ 3a4e28 │ │ │ │ ldr r8, [pc, #160] @ 3a4e2c │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -346305,15 +346305,15 @@ │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3a4da0 │ │ │ │ ldr r2, [pc, #84] @ 3a4e30 │ │ │ │ ldr r3, [pc, #68] @ 3a4e24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346329,15 +346329,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r8, asr #1 │ │ │ │ addeq sp, r2, r4, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r5, r8, ror #15 │ │ │ │ + rsbeq r8, r5, r8, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addseq r6, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346386,19 +346386,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -346430,22 +346430,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #24] @ 3a4fe0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 3a4f54 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3a5138 │ │ │ │ @@ -346455,45 +346455,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #280] @ 3a5144 │ │ │ │ ldr r1, [pc, #280] @ 3a5148 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #248] @ 3a514c │ │ │ │ ldr r1, [pc, #248] @ 3a5150 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #216] @ 3a5154 │ │ │ │ ldr r1, [pc, #216] @ 3a5158 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #184] @ 3a515c │ │ │ │ ldr r2, [pc, #184] @ 3a5160 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3a5164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346524,31 +346524,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74f284 │ │ │ │ - @ instruction: 0x0078a294 │ │ │ │ - rsbeq r4, r3, r4, asr #31 │ │ │ │ - rsbeq sp, r7, r4, ror #4 │ │ │ │ - rsbeq r4, r3, r8, asr #31 │ │ │ │ - rsbeq r4, r3, r0, ror #31 │ │ │ │ - rsbeq r5, r4, r0, ror r2 │ │ │ │ - rsbeq lr, r3, r8, asr #8 │ │ │ │ - rsbeq r8, r5, r0, lsl #10 │ │ │ │ - strdeq r8, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + b 74f224 │ │ │ │ + rsbseq sl, r8, r4, lsr r2 │ │ │ │ + rsbeq r4, r3, r4, ror #30 │ │ │ │ + rsbeq sp, r7, r4, lsl #4 │ │ │ │ + rsbeq r4, r3, r8, ror #30 │ │ │ │ + rsbeq r4, r3, r0, lsl #31 │ │ │ │ + rsbeq r5, r4, r0, lsl r2 │ │ │ │ + rsbeq lr, r3, r8, ror #7 │ │ │ │ + rsbeq r8, r5, r0, lsr #9 │ │ │ │ + @ instruction: 0x00658490 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r5, ip, asr #9 │ │ │ │ + rsbeq r8, r5, ip, ror #8 │ │ │ │ addeq r8, lr, r8, lsl #26 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - @ instruction: 0x00658498 │ │ │ │ + rsbeq r8, r5, r8, lsr r4 │ │ │ │ addeq sp, r2, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -346715,15 +346715,15 @@ │ │ │ │ b 3a53a0 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3a53f0 │ │ │ │ - rsbseq r9, r8, r4, lsr #29 │ │ │ │ + rsbseq r9, r8, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -346736,23 +346736,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #24] @ 3a54a8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -346856,28 +346856,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3a5944 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #728] @ 3a5948 │ │ │ │ ldr r1, [pc, #728] @ 3a594c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3a5950 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #688] @ 3a5954 │ │ │ │ ldr r3, [pc, #688] @ 3a5958 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -346898,32 +346898,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70ccb8 │ │ │ │ + bl 70cc58 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70ccb8 │ │ │ │ + bl 70cc58 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3a5730 │ │ │ │ ldr r2, [pc, #504] @ 3a595c │ │ │ │ ldr r3, [pc, #504] @ 3a5960 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346932,15 +346932,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -346949,34 +346949,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 41b7a0 │ │ │ │ ldr r6, [pc, #404] @ 3a5964 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3a5968 │ │ │ │ ldr r1, [pc, #384] @ 3a596c │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3a8d10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3a5970 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -346992,39 +346992,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [pc, #224] @ 3a597c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [pc, #180] @ 3a5980 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3a5978 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ ldr r2, [pc, #148] @ 3a5984 │ │ │ │ ldr r3, [pc, #72] @ 3a593c │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -347036,29 +347036,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, ror ip │ │ │ │ + rsbseq r9, r8, ip, lsl ip │ │ │ │ addseq r5, r0, ip, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r4, lsl #19 │ │ │ │ - rsbeq ip, r7, r0, lsr #24 │ │ │ │ - rsbeq r7, r5, r0, lsl pc │ │ │ │ - rsbeq r7, r5, r0, lsl #30 │ │ │ │ + rsbeq r4, r3, r4, lsr #18 │ │ │ │ + rsbeq ip, r7, r0, asr #23 │ │ │ │ + strheq r7, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r5, r0, lsr #29 │ │ │ │ addeq sp, r2, r0, lsl r4 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r7, r5, r8, lsl #30 │ │ │ │ + rsbeq r7, r5, r8, lsr #29 │ │ │ │ addeq sp, r2, r4, lsr #6 │ │ │ │ - rsbeq r7, r5, r8, asr lr │ │ │ │ - rsbseq r9, r8, r0, asr #21 │ │ │ │ - ldrdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - strheq sp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r7, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r8, r0, ror #20 │ │ │ │ + rsbeq r4, r4, r8, ror sl │ │ │ │ + rsbeq sp, r3, r0, asr ip │ │ │ │ addseq r6, r1, r0, ror #6 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addseq r5, r0, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -347390,24 +347390,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3a5f30 │ │ │ │ ldr r1, [pc, #132] @ 3a5f34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #112] @ 3a5f38 │ │ │ │ ldr r1, [pc, #112] @ 3a5f3c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3a5f40 │ │ │ │ ldr r2, [pc, #84] @ 3a5f44 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -347418,21 +347418,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r4, lsl #8 │ │ │ │ - ldrdeq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r7, r5, r0, asr #13 │ │ │ │ - rsbeq r4, r3, ip, lsl #2 │ │ │ │ - rsbeq ip, r7, r8, lsr #7 │ │ │ │ - rsbeq r6, r5, r0, lsr #17 │ │ │ │ - strheq r4, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r9, r8, r4, lsr #7 │ │ │ │ + rsbeq r7, r5, r4, ror r6 │ │ │ │ + rsbeq r7, r5, r0, ror #12 │ │ │ │ + rsbeq r4, r3, ip, lsr #1 │ │ │ │ + rsbeq ip, r7, r8, asr #6 │ │ │ │ + rsbeq r6, r5, r0, asr #16 │ │ │ │ + rsbeq r4, r5, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3a6018 │ │ │ │ mov r5, r1 │ │ │ │ @@ -347443,15 +347443,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ceec │ │ │ │ cmp r5, #4 │ │ │ │ @@ -347477,62 +347477,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 58ebf8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 58f344 │ │ │ │ - rsbseq r9, r8, ip, lsr #6 │ │ │ │ - strdeq r7, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r5, r4, lsl #12 │ │ │ │ + rsbseq r9, r8, ip, asr #5 │ │ │ │ + @ instruction: 0x00657594 │ │ │ │ + rsbeq r7, r5, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3a60cc │ │ │ │ ldr r2, [pc, #144] @ 3a60d0 │ │ │ │ ldr r1, [pc, #144] @ 3a60d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a6084 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a60a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a60bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58ecc4 │ │ │ │ - rsbseq r9, r8, ip, asr r2 │ │ │ │ - rsbeq r7, r5, r4, lsr r5 │ │ │ │ - rsbeq r7, r5, r4, lsr #10 │ │ │ │ + ldrsheq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r7, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r5, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3a6260 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3a6264 │ │ │ │ @@ -347541,15 +347541,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -347604,36 +347604,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3a6208 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3a6158 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r9, r8, r4, lsr #3 │ │ │ │ - rsbeq r4, r4, r0, asr #3 │ │ │ │ - @ instruction: 0x0063d394 │ │ │ │ + rsbseq r9, r8, r4, asr #2 │ │ │ │ + rsbeq r4, r4, r0, ror #2 │ │ │ │ + rsbeq sp, r3, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3a63cc │ │ │ │ ldr ip, [pc, #328] @ 3a63d0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347697,41 +347697,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a63ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a62bc │ │ │ │ ldr r0, [pc, #56] @ 3a63f0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a62bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, r0, ip, lsr fp │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r5, ip, lsr #4 │ │ │ │ - rsbeq r7, r5, ip, ror r2 │ │ │ │ + rsbeq r7, r5, ip, asr #3 │ │ │ │ + rsbeq r7, r5, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 58ec28 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -347918,16 +347918,16 @@ │ │ │ │ b 3a6618 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3a6618 │ │ │ │ - rsbseq r8, r8, r8, lsr ip │ │ │ │ - ldrsheq r8, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq r8, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x00788b94 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3a60d8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -347958,35 +347958,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 2550c4 │ │ │ │ @@ -348044,18 +348044,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r8, r8, r4, lsr #22 │ │ │ │ - rsbeq r6, r5, r0, lsl #28 │ │ │ │ - strdeq r6, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsbeq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r8, r4, asr #21 │ │ │ │ + rsbeq r6, r5, r0, lsr #27 │ │ │ │ + @ instruction: 0x00656d90 │ │ │ │ + rsbseq r0, r9, ip, ror fp │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3a7068 │ │ │ │ @@ -348080,15 +348080,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -348142,15 +348142,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -348159,23 +348159,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [pc, #1468] @ 3a7088 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3a708c │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -348276,15 +348276,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -348294,15 +348294,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3a6d00 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -348340,15 +348340,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -348359,15 +348359,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6e50 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -348397,15 +348397,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3a6f14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -348416,15 +348416,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -348433,15 +348433,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348521,27 +348521,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3a9098 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3a6e50 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, ror r9 │ │ │ │ + rsbseq r8, r8, r4, lsl r9 │ │ │ │ addseq r4, r0, ip, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r4, r4, asr r9 │ │ │ │ - rsbeq ip, r3, r8, lsr #22 │ │ │ │ - rsbseq r8, r8, ip, asr #17 │ │ │ │ + strdeq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r3, r8, asr #21 │ │ │ │ + rsbseq r8, r8, ip, ror #16 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq r3, r4, r8, asr #17 │ │ │ │ - ldrdeq ip, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, r4, r8, ror #16 │ │ │ │ + rsbeq ip, r3, r4, ror r9 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq r8, r8, r0, asr #8 │ │ │ │ - rsbeq r3, r4, r4, asr r4 │ │ │ │ - rsbeq ip, r3, ip, lsr #12 │ │ │ │ + rsbseq r8, r8, r0, ror #7 │ │ │ │ + strdeq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, r3, ip, asr #11 │ │ │ │ @ instruction: 0x00903eb4 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -348597,15 +348597,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3a71bc │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b42f0 │ │ │ │ + bl 9b4290 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -348641,15 +348641,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -348658,23 +348658,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2550c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3a845c │ │ │ │ cmp r0, fp │ │ │ │ beq 3a787c │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b42f0 │ │ │ │ + bl 9b4290 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3a72e4 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3a7774 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -348802,15 +348802,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -348818,42 +348818,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -348879,30 +348879,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -348936,30 +348936,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -348977,15 +348977,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3a747c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ mov r7, r8 │ │ │ │ b 3a72c8 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3a7d18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a7348 │ │ │ │ @@ -349073,29 +349073,29 @@ │ │ │ │ b 3a73c4 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ b 3a7828 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 2540b0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a7850 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, ip, ror r0 │ │ │ │ - @ instruction: 0x00643098 │ │ │ │ - rsbeq ip, r3, r0, ror r2 │ │ │ │ + rsbseq r8, r8, ip, lsl r0 │ │ │ │ + rsbeq r3, r4, r8, lsr r0 │ │ │ │ + rsbeq ip, r3, r0, lsl r2 │ │ │ │ addseq r3, r0, r8, lsr fp │ │ │ │ bge ff29a958 <__bss_end__@@Base+0xfe4d1d88> │ │ │ │ bge ff29a954 <__bss_end__@@Base+0xfe4d1d84> │ │ │ │ bge ff29a95c <__bss_end__@@Base+0xfe4d1d8c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -349207,42 +349207,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7ab8 │ │ │ │ ldr r0, [pc, #60] @ 3a7b84 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7ab8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009033d4 │ │ │ │ @ instruction: 0x009033b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r8, asr #1 │ │ │ │ - rsbeq r6, r5, r8, lsl #2 │ │ │ │ + rsbeq r6, r5, r8, rrx │ │ │ │ + rsbeq r6, r5, r8, lsr #1 │ │ │ │ │ │ │ │ 003a7b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3a7cf0 │ │ │ │ @@ -349309,42 +349309,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7c0c │ │ │ │ ldr r0, [pc, #60] @ 3a7d14 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7c0c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, r8, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r0, r0, lsl r2 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r5, r8, lsl r0 │ │ │ │ + rsbeq r5, r5, r4, ror pc │ │ │ │ + strheq r5, [r5], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 003a7d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -349421,22 +349421,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3a7f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7d5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a7e94 │ │ │ │ mov r0, #0 │ │ │ │ b 3a7d60 │ │ │ │ ldr r3, [pc, #192] @ 3a7f5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -349455,47 +349455,47 @@ │ │ │ │ beq 3a7f20 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a7f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7e8c │ │ │ │ ldr r0, [pc, #80] @ 3a7f64 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7d5c │ │ │ │ ldr r0, [pc, #64] @ 3a7f68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a7e8c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r3, [r0], ip │ │ │ │ ldrheq r3, [r0], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, lsr pc │ │ │ │ + ldrdeq r5, [r5], #-224 @ 0xffffff20 @ │ │ │ │ andeq r5, r0, r4, ror #2 │ │ │ │ - rsbeq r5, r5, r8, lsr lr │ │ │ │ - rsbeq r5, r5, ip, asr #29 │ │ │ │ - rsbeq r5, r5, r0, asr lr │ │ │ │ + ldrdeq r5, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, r5, ip, ror #28 │ │ │ │ + strdeq r5, [r5], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 003a7f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -349635,15 +349635,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -349653,15 +349653,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3a843c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8110 │ │ │ │ ldr r3, [pc, #568] @ 3a8440 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a80c8 │ │ │ │ ldr r3, [pc, #536] @ 3a8434 │ │ │ │ @@ -349681,15 +349681,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -349698,15 +349698,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3a8444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a80c8 │ │ │ │ ldr r3, [pc, #396] @ 3a8448 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8080 │ │ │ │ ldr r3, [pc, #356] @ 3a8434 │ │ │ │ @@ -349723,15 +349723,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -349740,30 +349740,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3a844c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8080 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3a8450 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8080 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3a8454 │ │ │ │ @@ -349772,48 +349772,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8110 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3a8458 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a80c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umullseq r2, r0, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, lsr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, r4, asr #23 │ │ │ │ + rsbseq r4, r9, r4, ror #22 │ │ │ │ addseq r2, r0, r0, asr sp │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r8, lsl ip │ │ │ │ + strheq r5, [r5], #-184 @ 0xffffff48 @ │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - strheq r5, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, r5, r8, asr ip │ │ │ │ andeq r4, r0, r4, ror r7 │ │ │ │ - rsbeq r5, r5, r4, ror #22 │ │ │ │ - rsbeq r5, r5, r8, lsl #23 │ │ │ │ - @ instruction: 0x00655a9c │ │ │ │ - ldrdeq r5, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r5, r4, lsl #22 │ │ │ │ + rsbeq r5, r5, r8, lsr #22 │ │ │ │ + rsbeq r5, r5, ip, lsr sl │ │ │ │ + rsbeq r5, r5, r8, ror fp │ │ │ │ │ │ │ │ 003a845c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3a8638 │ │ │ │ @@ -349877,22 +349877,22 @@ │ │ │ │ beq 3a8620 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3a8658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8500 │ │ │ │ ldr r2, [pc, #192] @ 3a865c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a8500 │ │ │ │ ldr r2, [pc, #160] @ 3a8650 │ │ │ │ @@ -349907,47 +349907,47 @@ │ │ │ │ beq 3a860c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8500 │ │ │ │ ldr r0, [pc, #80] @ 3a8664 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8500 │ │ │ │ ldr r0, [pc, #64] @ 3a8668 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8500 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009029b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r2, r0, r8, r9 │ │ │ │ addseq r2, r0, ip, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, ror #22 │ │ │ │ + rsbeq r5, r5, r0, lsl #22 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r5, r4, lsr sl │ │ │ │ - rsbeq r5, r5, r0, lsl #21 │ │ │ │ - rsbeq r5, r5, r0, lsr #22 │ │ │ │ + ldrdeq r5, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r5, r0, lsr #20 │ │ │ │ + rsbeq r5, r5, r0, asr #21 │ │ │ │ │ │ │ │ 003a866c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3a87e4 │ │ │ │ @@ -350021,41 +350021,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a880c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8748 │ │ │ │ ldr r0, [pc, #60] @ 3a8810 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8748 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ umullseq r2, r0, r4, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r4, lsl #15 │ │ │ │ addseq r2, r0, r8, asr r7 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r5, r5, r8, lsr #20 │ │ │ │ + rsbeq r5, r5, ip, ror r9 │ │ │ │ + rsbeq r5, r5, r8, asr #19 │ │ │ │ │ │ │ │ 003a8814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350080,33 +350080,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a88d8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #220] @ 3a8974 │ │ │ │ ldr r3, [pc, #204] @ 3a8968 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8960 │ │ │ │ ldr r2, [pc, #188] @ 3a8978 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ ldr r3, [pc, #156] @ 3a897c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8888 │ │ │ │ ldr r3, [pc, #140] @ 3a8980 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -350121,38 +350121,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3a8988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8888 │ │ │ │ ldr r0, [pc, #52] @ 3a898c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8888 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009025bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, ip, lsl #11 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, ip, lsl #18 │ │ │ │ - rsbeq r5, r5, r4, asr #18 │ │ │ │ + rsbeq r5, r5, ip, lsr #17 │ │ │ │ + rsbeq r5, r5, r4, ror #17 │ │ │ │ │ │ │ │ 003a8990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3a8b58 │ │ │ │ @@ -350237,48 +350237,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3a8b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8a44 │ │ │ │ ldr r0, [pc, #72] @ 3a8b7c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8a44 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, asr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009023d8 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r5, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r5, r4, asr r7 │ │ │ │ + @ instruction: 0x00655794 │ │ │ │ │ │ │ │ 003a8b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350339,48 +350339,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3a8d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3a8bf0 │ │ │ │ ldr r2, [pc, #88] @ 3a8d08 │ │ │ │ ldr r3, [pc, #52] @ 3a8ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8ce0 │ │ │ │ ldr r0, [pc, #56] @ 3a8d0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r0, asr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, ip, lsr #4 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, ror #13 │ │ │ │ + rsbeq r5, r5, r0, lsl #13 │ │ │ │ addseq r2, r0, r4, ror r1 │ │ │ │ - strdeq r5, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00655698 │ │ │ │ │ │ │ │ 003a8d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -350604,15 +350604,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r3, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, r9, r0, ror ip │ │ │ │ bge ff29c09c <__bss_end__@@Base+0xfe4d34cc> │ │ │ │ bge ff29c0a4 <__bss_end__@@Base+0xfe4d34d4> │ │ │ │ │ │ │ │ 003a9098 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -350654,15 +350654,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -350670,21 +350670,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -350699,15 +350699,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -350715,38 +350715,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -350821,15 +350821,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3a94b8 │ │ │ │ ldr r3, [pc, #332] @ 3a9540 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -350859,15 +350859,15 @@ │ │ │ │ bhi 3a94f4 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r2, [pc, #204] @ 3a9548 │ │ │ │ ldr r3, [pc, #188] @ 3a953c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351254,20 +351254,20 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 2554b4 │ │ │ │ addseq r1, r0, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r0, r8, ror #15 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r3, r9, r4, lsr r2 │ │ │ │ - strheq r4, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r4, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r3, r9, r0, lsl r2 │ │ │ │ - @ instruction: 0x00654990 │ │ │ │ - rsbeq r4, r5, r0, lsr #19 │ │ │ │ + ldrsbeq r3, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, r5, r8, asr r9 │ │ │ │ + @ instruction: 0x00654994 │ │ │ │ + ldrheq r3, [r9], #-16 @ │ │ │ │ + rsbeq r4, r5, r0, lsr r9 │ │ │ │ + rsbeq r4, r5, r0, asr #18 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003a9ab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351362,17 +351362,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a9c3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r0, rrx │ │ │ │ - rsbeq r4, r5, r4, ror #15 │ │ │ │ - ldrsheq r7, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r9, r0 │ │ │ │ + rsbeq r4, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x0072729c │ │ │ │ │ │ │ │ 003a9c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3a9dd8 │ │ │ │ @@ -351450,15 +351450,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 254080 │ │ │ │ b 3a9cc0 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ b 3a9cc0 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 588548 │ │ │ │ @@ -351472,17 +351472,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r1, r0, ip, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r0, ip, asr r1 │ │ │ │ - ldrheq r2, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r5, r0, asr #12 │ │ │ │ - rsbseq r7, r2, r8, asr r1 │ │ │ │ + rsbseq r2, r9, ip, asr lr │ │ │ │ + rsbeq r4, r5, r0, ror #11 │ │ │ │ + ldrsheq r7, [r2], #-8 @ │ │ │ │ │ │ │ │ 003a9df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -351509,15 +351509,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 254080 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 9a1034 │ │ │ │ + bl 9a0fd4 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3a9f14 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3a9f14 │ │ │ │ @@ -351530,15 +351530,15 @@ │ │ │ │ b 3a9ed4 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3a9e64 │ │ │ │ ldr r2, [pc, #108] @ 3a9f48 │ │ │ │ ldr r3, [pc, #100] @ 3a9f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -351555,15 +351555,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3a9ed4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -351592,15 +351592,15 @@ │ │ │ │ beq 3a9fa8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3aa050 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3aa00c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -351686,26 +351686,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bda78 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3aa010 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -351749,15 +351749,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 254080 │ │ │ │ b 3aa234 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa1b0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -351774,28 +351774,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3aa110 │ │ │ │ b 3aa1b0 │ │ │ │ ldr r3, [pc, #108] @ 3aa318 │ │ │ │ b 3aa0dc │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3aa110 │ │ │ │ b 3aa1b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3aa31c │ │ │ │ ldr r1, [pc, #60] @ 3aa320 │ │ │ │ @@ -351810,17 +351810,17 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff29d310 <__bss_end__@@Base+0xfe4d4740> │ │ │ │ addseq r0, r0, ip, lsl #28 │ │ │ │ bge ff29d320 <__bss_end__@@Base+0xfe4d4750> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff29d324 <__bss_end__@@Base+0xfe4d4754> │ │ │ │ - @ instruction: 0x00792998 │ │ │ │ - rsbeq r4, r5, ip, lsl r1 │ │ │ │ - rsbseq r6, r2, r4, lsr ip │ │ │ │ + rsbseq r2, r9, r8, lsr r9 │ │ │ │ + strheq r4, [r5], #-12 @ │ │ │ │ + ldrsbeq r6, [r2], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 003aa328 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -351834,17 +351834,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa37c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, lsr #18 │ │ │ │ - rsbeq r4, r5, r4, lsr #1 │ │ │ │ - ldrheq r6, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r9, r0, asr #17 │ │ │ │ + rsbeq r4, r5, r4, asr #32 │ │ │ │ + rsbseq r6, r2, ip, asr fp │ │ │ │ │ │ │ │ 003aa380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351928,15 +351928,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3aa56c │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa520 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3aa520 │ │ │ │ @@ -352008,24 +352008,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addseq r0, r0, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r4, ror #19 │ │ │ │ - rsbseq r2, r9, r0, ror #15 │ │ │ │ - rsbseq r2, r9, ip, asr #13 │ │ │ │ - rsbeq r3, r5, r8, asr #28 │ │ │ │ + rsbseq r2, r9, r0, lsl #15 │ │ │ │ + rsbseq r2, r9, ip, ror #12 │ │ │ │ + rsbeq r3, r5, r8, ror #27 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r2, r9, r0, lsr #13 │ │ │ │ + rsbseq r2, r9, r0, asr #12 │ │ │ │ + rsbeq r3, r5, r4, asr #27 │ │ │ │ rsbeq r3, r5, r4, lsr #28 │ │ │ │ - rsbeq r3, r5, r4, lsl #29 │ │ │ │ - rsbseq r2, r9, ip, ror r6 │ │ │ │ - strdeq r3, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r6, r2, r4, lsl r9 │ │ │ │ + rsbseq r2, r9, ip, lsl r6 │ │ │ │ + @ instruction: 0x00653d9c │ │ │ │ + ldrheq r6, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003aa650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -352053,17 +352053,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa6dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r4, asr #11 │ │ │ │ - rsbeq r3, r5, r4, asr #26 │ │ │ │ - rsbseq r6, r2, ip, asr r8 │ │ │ │ + rsbseq r2, r9, r4, ror #10 │ │ │ │ + rsbeq r3, r5, r4, ror #25 │ │ │ │ + ldrsheq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003aa6e0 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3aa72c │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -352113,17 +352113,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, ror #9 │ │ │ │ - rsbeq r3, r5, ip, ror #24 │ │ │ │ - rsbseq r6, r2, r4, lsl #15 │ │ │ │ + rsbseq r2, r9, ip, lsl #9 │ │ │ │ + rsbeq r3, r5, ip, lsl #24 │ │ │ │ + rsbseq r6, r2, r4, lsr #14 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003aa7b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3aa7e4 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -352143,17 +352143,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, ror r4 │ │ │ │ - strdeq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r6, r2, r4, lsl r7 │ │ │ │ + rsbseq r2, r9, ip, lsl r4 │ │ │ │ + @ instruction: 0x00653b9c │ │ │ │ + ldrheq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003aa828 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa82c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -352232,39 +352232,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3aa990 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3aa994 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, ror r3 │ │ │ │ - strdeq r3, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r3, r5, ip, ror fp │ │ │ │ - rsbseq r2, r9, ip, asr #6 │ │ │ │ - rsbeq r3, r5, ip, asr #21 │ │ │ │ - rsbeq r3, r5, r0, ror #22 │ │ │ │ + rsbseq r2, r9, r0, lsl r3 │ │ │ │ + @ instruction: 0x00653a94 │ │ │ │ + rsbeq r3, r5, ip, lsl fp │ │ │ │ + rsbseq r2, r9, ip, ror #5 │ │ │ │ + rsbeq r3, r5, ip, ror #20 │ │ │ │ + rsbeq r3, r5, r0, lsl #22 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r2, r9, r8, lsr #6 │ │ │ │ - rsbeq r3, r5, r8, lsr #21 │ │ │ │ - rsbeq r3, r5, r4, lsr #22 │ │ │ │ + rsbseq r2, r9, r8, asr #5 │ │ │ │ + rsbeq r3, r5, r8, asr #20 │ │ │ │ + rsbeq r3, r5, r4, asr #21 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003aa998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -352299,15 +352299,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719928 │ │ │ │ + bl 7198c8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3aab18 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3aaafc │ │ │ │ cmp r5, r4 │ │ │ │ @@ -352342,15 +352342,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 719f08 │ │ │ │ + bl 719ea8 │ │ │ │ mov r0, #0 │ │ │ │ b 3aaabc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bl 2562b0 │ │ │ │ addseq r0, r0, ip, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r0, ror #6 │ │ │ │ @@ -352445,17 +352445,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3aacb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrsheq r1, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r3, r5, r0, ror r7 │ │ │ │ - rsbseq r6, r2, r8, lsl #5 │ │ │ │ + @ instruction: 0x00791f90 │ │ │ │ + rsbeq r3, r5, r0, lsl r7 │ │ │ │ + rsbseq r6, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003aacb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352531,15 +352531,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ab04c │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -352558,15 +352558,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bda78 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -352610,15 +352610,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3aaf3c │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bda78 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3aae6c │ │ │ │ bl 253594 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 255a54 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -352656,48 +352656,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ab064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aaecc │ │ │ │ ldr r0, [pc, #72] @ 3ab068 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aaecc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r0, ip, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r0, asr pc @ │ │ │ │ andeq r5, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsr #9 │ │ │ │ - rsbeq r3, r5, r0, lsl r5 │ │ │ │ + rsbeq r3, r5, r8, asr #8 │ │ │ │ + strheq r3, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -352772,26 +352772,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ab2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab0e0 │ │ │ │ ldr r3, [pc, #216] @ 3ab2cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab10c │ │ │ │ @@ -352808,55 +352808,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ab2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab10c │ │ │ │ ldr r0, [pc, #96] @ 3ab2e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab10c │ │ │ │ ldr r0, [pc, #68] @ 3ab2e4 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab0e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq pc, pc, r4, sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, ip, asr sp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r0, lsl sp @ │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r3, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r3, r5, r8, asr #6 │ │ │ │ - @ instruction: 0x00653390 │ │ │ │ - rsbeq r3, r5, ip, ror #6 │ │ │ │ + rsbeq r3, r5, r4, ror r3 │ │ │ │ + rsbeq r3, r5, r8, ror #5 │ │ │ │ + rsbeq r3, r5, r0, lsr r3 │ │ │ │ + rsbeq r3, r5, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ab5ac │ │ │ │ mov r5, r3 │ │ │ │ @@ -352951,26 +352951,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ab5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ab3b4 │ │ │ │ b 3ab370 │ │ │ │ ldr r3, [pc, #240] @ 3ab5c0 │ │ │ │ @@ -352991,61 +352991,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ab5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab3d8 │ │ │ │ ldr r2, [pc, #100] @ 3ab5c0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ab438 │ │ │ │ b 3ab368 │ │ │ │ ldr r0, [pc, #96] @ 3ab5d4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab3d8 │ │ │ │ ldr r0, [pc, #68] @ 3ab5d8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ab4b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, ip, lsl fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r4, asr #20 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsl #2 │ │ │ │ - rsbeq r3, r5, ip, rrx │ │ │ │ - @ instruction: 0x0065309c │ │ │ │ - rsbeq r3, r5, ip, ror r0 │ │ │ │ + rsbeq r3, r5, r8, lsr #1 │ │ │ │ + rsbeq r3, r5, ip │ │ │ │ + rsbeq r3, r5, ip, lsr r0 │ │ │ │ + rsbeq r3, r5, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3abc18 │ │ │ │ ldr r2, [pc, #1572] @ 3abc1c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353107,15 +353107,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3abc34 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3aba6c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ab7e4 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -353196,21 +353196,21 @@ │ │ │ │ beq 3abbf4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3abc44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab73c │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -353233,21 +353233,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3abc4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab678 │ │ │ │ ldr r2, [pc, #832] @ 3abc50 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ab634 │ │ │ │ ldr r2, [pc, #776] @ 3abc2c │ │ │ │ @@ -353262,21 +353262,21 @@ │ │ │ │ beq 3abb90 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3abc54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab634 │ │ │ │ ldr r3, [pc, #720] @ 3abc58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab7a0 │ │ │ │ @@ -353294,23 +353294,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3abc5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab7a0 │ │ │ │ ldr r3, [pc, #540] @ 3abc28 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab760 │ │ │ │ ldr r3, [pc, #524] @ 3abc2c │ │ │ │ @@ -353326,23 +353326,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3abc60 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab760 │ │ │ │ ldr r3, [pc, #472] @ 3abc64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab678 │ │ │ │ ldr r3, [pc, #396] @ 3abc2c │ │ │ │ @@ -353358,21 +353358,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3abc68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab678 │ │ │ │ ldr r3, [pc, #360] @ 3abc6c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab73c │ │ │ │ ldr r3, [pc, #276] @ 3abc2c │ │ │ │ @@ -353387,95 +353387,95 @@ │ │ │ │ beq 3abbe4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3abc70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab73c │ │ │ │ ldr r0, [pc, #252] @ 3abc74 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab7a0 │ │ │ │ ldr r0, [pc, #224] @ 3abc78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab634 │ │ │ │ ldr r0, [pc, #208] @ 3abc7c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab760 │ │ │ │ ldr r0, [pc, #188] @ 3abc80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab760 │ │ │ │ ldr r0, [pc, #168] @ 3abc84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab678 │ │ │ │ ldr r0, [pc, #156] @ 3abc88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab73c │ │ │ │ ldr r0, [pc, #144] @ 3abc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab73c │ │ │ │ ldr r0, [pc, #132] @ 3abc90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ab678 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r0, lsr r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r3, [r5], #-8 @ │ │ │ │ + rsbeq r3, r5, r8, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq pc, pc, ip, ror r6 @ │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq r3, r5, r8, lsl r0 │ │ │ │ + strheq r2, [r5], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x00003bb4 │ │ │ │ - strdeq r2, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00652d98 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - strdeq r2, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00652c94 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r8, ror #30 │ │ │ │ - rsbeq r2, r5, ip, ror #26 │ │ │ │ + rsbeq r2, r5, r8, lsl #30 │ │ │ │ + rsbeq r2, r5, ip, lsl #26 │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - rsbeq r2, r5, r4, ror ip │ │ │ │ + rsbeq r2, r5, r4, lsl ip │ │ │ │ andeq r3, r0, r0, ror #30 │ │ │ │ - rsbeq r2, r5, ip, lsl #27 │ │ │ │ - rsbeq r2, r5, r8, ror #28 │ │ │ │ - rsbeq r2, r5, r0, lsr #22 │ │ │ │ - rsbeq r2, r5, r4, lsl #25 │ │ │ │ - rsbeq r2, r5, ip, ror #24 │ │ │ │ - rsbeq r2, r5, ip, asr #23 │ │ │ │ - rsbeq r2, r5, r8, asr #26 │ │ │ │ - rsbeq r2, r5, r8, asr #25 │ │ │ │ - rsbeq r2, r5, ip, lsr #22 │ │ │ │ + rsbeq r2, r5, ip, lsr #26 │ │ │ │ + rsbeq r2, r5, r8, lsl #28 │ │ │ │ + rsbeq r2, r5, r0, asr #21 │ │ │ │ + rsbeq r2, r5, r4, lsr #24 │ │ │ │ + rsbeq r2, r5, ip, lsl #24 │ │ │ │ + rsbeq r2, r5, ip, ror #22 │ │ │ │ + rsbeq r2, r5, r8, ror #25 │ │ │ │ + rsbeq r2, r5, r8, ror #24 │ │ │ │ + rsbeq r2, r5, ip, asr #21 │ │ │ │ │ │ │ │ 003abc94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -353524,17 +353524,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3abd60 │ │ │ │ ldr r0, [pc, #24] @ 3abd64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r8, lsr #1 │ │ │ │ - rsbeq r2, r5, r8, lsl #26 │ │ │ │ - ldrsbeq r5, [r2], #-16 @ │ │ │ │ + rsbseq r1, r9, r8, asr #32 │ │ │ │ + rsbeq r2, r5, r8, lsr #25 │ │ │ │ + rsbseq r5, r2, r0, ror r1 │ │ │ │ │ │ │ │ 003abd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -353603,17 +353603,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umulleq pc, pc, ip, r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, r8, lsr r0 @ │ │ │ │ - rsbseq r0, r9, r4, lsl #31 │ │ │ │ - rsbeq r2, r5, r4, ror #23 │ │ │ │ - rsbseq r5, r2, ip, lsr #1 │ │ │ │ + rsbseq r0, r9, r4, lsr #30 │ │ │ │ + rsbeq r2, r5, r4, lsl #23 │ │ │ │ + rsbseq r5, r2, ip, asr #32 │ │ │ │ │ │ │ │ 003abe9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -353680,17 +353680,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq lr, [pc], r8 │ │ │ │ - rsbseq r0, r9, r8, asr lr │ │ │ │ - strheq r2, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r4, r2, r0, lsl #31 │ │ │ │ + ldrsheq r0, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r5, r8, asr sl │ │ │ │ + rsbseq r4, r2, r0, lsr #30 │ │ │ │ │ │ │ │ 003abfc8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003abfcc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3abff0 │ │ │ │ @@ -353710,17 +353710,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac02c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, ror #27 │ │ │ │ - rsbeq r2, r5, r4, asr #20 │ │ │ │ - rsbseq r4, r2, ip, lsl #30 │ │ │ │ + rsbseq r0, r9, r4, lsl #27 │ │ │ │ + rsbeq r2, r5, r4, ror #19 │ │ │ │ + rsbseq r4, r2, ip, lsr #29 │ │ │ │ │ │ │ │ 003ac030 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac050 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353736,17 +353736,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac08c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, lsl #27 │ │ │ │ - rsbeq r2, r5, r4, ror #19 │ │ │ │ - rsbseq r4, r2, ip, lsr #29 │ │ │ │ + rsbseq r0, r9, r4, lsr #26 │ │ │ │ + rsbeq r2, r5, r4, lsl #19 │ │ │ │ + rsbseq r4, r2, ip, asr #28 │ │ │ │ │ │ │ │ 003ac090 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac0b0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353762,17 +353762,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac0ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, lsr #26 │ │ │ │ - rsbeq r2, r5, r4, lsl #19 │ │ │ │ - rsbseq r4, r2, ip, asr #28 │ │ │ │ + rsbseq r0, r9, r4, asr #25 │ │ │ │ + rsbeq r2, r5, r4, lsr #18 │ │ │ │ + rsbseq r4, r2, ip, ror #27 │ │ │ │ │ │ │ │ 003ac0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -353809,17 +353809,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, ror ip │ │ │ │ - ldrdeq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00724d98 │ │ │ │ + rsbseq r0, r9, r0, lsl ip │ │ │ │ + rsbeq r2, r5, r0, ror r8 │ │ │ │ + rsbseq r4, r2, r8, lsr sp │ │ │ │ │ │ │ │ 003ac1a4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac1dc │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -353841,17 +353841,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r5, r8, asr r8 │ │ │ │ - rsbseq r4, r2, r0, lsr #26 │ │ │ │ + @ instruction: 0x00790b98 │ │ │ │ + strdeq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r2, r0, asr #25 │ │ │ │ │ │ │ │ 003ac21c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac23c │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353867,17 +353867,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac278 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00790b98 │ │ │ │ - strdeq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r2, r0, asr #25 │ │ │ │ + rsbseq r0, r9, r8, lsr fp │ │ │ │ + @ instruction: 0x00652798 │ │ │ │ + rsbseq r4, r2, r0, ror #24 │ │ │ │ │ │ │ │ 003ac27c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac29c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353893,17 +353893,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, lsr fp │ │ │ │ - @ instruction: 0x00652798 │ │ │ │ - rsbseq r4, r2, r0, ror #24 │ │ │ │ + ldrsbeq r0, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r5, r8, lsr r7 │ │ │ │ + rsbseq r4, r2, r0, lsl #24 │ │ │ │ │ │ │ │ 003ac2dc : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac2e4 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -354197,23 +354197,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3ad308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac438 │ │ │ │ ldr r3, [pc, #2916] @ 3ad30c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac708 │ │ │ │ ldr r3, [pc, #2884] @ 3ad300 │ │ │ │ @@ -354229,27 +354229,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3ad310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac708 │ │ │ │ ldr r0, [pc, #2804] @ 3ad314 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac438 │ │ │ │ ldr r3, [pc, #2784] @ 3ad318 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac6cc │ │ │ │ ldr r3, [pc, #2740] @ 3ad300 │ │ │ │ @@ -354265,21 +354265,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3ad31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac6cc │ │ │ │ ldr r3, [pc, #2672] @ 3ad320 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3acf18 │ │ │ │ ldr r3, [pc, #2620] @ 3ad300 │ │ │ │ @@ -354295,21 +354295,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3ad324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354341,25 +354341,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3ad32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac67c │ │ │ │ ldr r3, [pc, #2368] @ 3ad330 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad060 │ │ │ │ ldr r3, [pc, #2300] @ 3ad300 │ │ │ │ @@ -354375,21 +354375,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3ad334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354421,25 +354421,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3ad338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac60c │ │ │ │ ldr r3, [pc, #2060] @ 3ad33c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac5a0 │ │ │ │ ldr r3, [pc, #1980] @ 3ad300 │ │ │ │ @@ -354455,21 +354455,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3ad340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac5a0 │ │ │ │ ldr r3, [pc, #1948] @ 3ad344 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3acfcc │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -354504,25 +354504,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3ad348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac4bc │ │ │ │ ldr r3, [pc, #1740] @ 3ad34c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac54c │ │ │ │ @@ -354539,21 +354539,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3ad350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac54c │ │ │ │ ldr r3, [pc, #1628] @ 3ad354 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac500 │ │ │ │ ldr r3, [pc, #1524] @ 3ad300 │ │ │ │ @@ -354569,21 +354569,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3ad358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac500 │ │ │ │ ldr r3, [pc, #1516] @ 3ad35c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac394 │ │ │ │ ldr r3, [pc, #1404] @ 3ad300 │ │ │ │ @@ -354599,21 +354599,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3ad360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac394 │ │ │ │ ldr r3, [pc, #1304] @ 3ad300 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3ac950 │ │ │ │ ldr r3, [pc, #1288] @ 3ad304 │ │ │ │ @@ -354625,25 +354625,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3ad364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254080 │ │ │ │ @@ -354664,25 +354664,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3ad368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254080 │ │ │ │ @@ -354709,25 +354709,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3ad36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254080 │ │ │ │ @@ -354747,21 +354747,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3ad370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -354775,93 +354775,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ b 3aca7c │ │ │ │ ldr r0, [pc, #756] @ 3ad374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac6cc │ │ │ │ ldr r0, [pc, #744] @ 3ad378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac54c │ │ │ │ ldr r0, [pc, #732] @ 3ad37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac708 │ │ │ │ ldr r0, [pc, #720] @ 3ad380 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac67c │ │ │ │ ldr r0, [pc, #696] @ 3ad384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac394 │ │ │ │ ldr r0, [pc, #684] @ 3ad388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sl] │ │ │ │ b 3ac920 │ │ │ │ ldr r0, [pc, #668] @ 3ad38c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sl] │ │ │ │ b 3acef4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3ad390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac5a0 │ │ │ │ ldr r0, [pc, #628] @ 3ad394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac500 │ │ │ │ ldr r0, [pc, #616] @ 3ad398 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac4bc │ │ │ │ ldr r0, [pc, #588] @ 3ad39c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ b 3acfa8 │ │ │ │ ldr r0, [pc, #564] @ 3ad3a0 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ac60c │ │ │ │ ldr r0, [pc, #540] @ 3ad3a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ace58 │ │ │ │ ldr r0, [pc, #516] @ 3ad3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [sl] │ │ │ │ b 3aca60 │ │ │ │ ldr r0, [pc, #500] @ 3ad3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad030 │ │ │ │ ldr r3, [pc, #484] @ 3ad3b0 │ │ │ │ ldr r1, [pc, #484] @ 3ad3b4 │ │ │ │ ldr r0, [pc, #484] @ 3ad3b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3ad3bc │ │ │ │ @@ -354930,120 +354930,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3ad420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, lsl fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00790a9c │ │ │ │ + rsbseq r0, r9, ip, lsr sl │ │ │ │ ldrdeq lr, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq lr, pc, r4, ror #19 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r8, lsr #15 │ │ │ │ + rsbeq r2, r5, r8, asr #14 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - strdeq r2, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, r5, ip, asr r7 │ │ │ │ + @ instruction: 0x00652490 │ │ │ │ + strdeq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r2, r0, ip, lsl #26 │ │ │ │ - @ instruction: 0x00652598 │ │ │ │ + rsbeq r2, r5, r8, lsr r5 │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - rsbeq r2, r5, r4, lsr #9 │ │ │ │ + rsbeq r2, r5, r4, asr #8 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ - ldrdeq r1, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r5, r4, ror fp │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - strheq r2, [r5], #-12 @ │ │ │ │ - @ instruction: 0x00651a94 │ │ │ │ + rsbeq r2, r5, ip, asr r0 │ │ │ │ + rsbeq r1, r5, r4, lsr sl │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ - rsbeq r2, r5, r0, lsl #1 │ │ │ │ + rsbeq r2, r5, r0, lsr #32 │ │ │ │ andeq r3, r0, r4, ror ip │ │ │ │ - rsbeq r1, r5, r8, asr #18 │ │ │ │ + rsbeq r1, r5, r8, ror #17 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - strheq r1, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r5, r4, asr lr │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ - rsbeq r1, r5, r4, lsr #30 │ │ │ │ + rsbeq r1, r5, r4, asr #29 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - ldrdeq r2, [r5], #-12 @ │ │ │ │ - rsbeq r1, r5, r4, ror #14 │ │ │ │ - rsbeq r1, r5, r8, asr #13 │ │ │ │ - rsbeq r1, r5, r4, lsl r6 │ │ │ │ - rsbeq r1, r5, r0, asr sl │ │ │ │ - strdeq r1, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r5, r0, asr fp │ │ │ │ - rsbeq r1, r5, ip, lsr #25 │ │ │ │ - rsbeq r1, r5, ip, asr r5 │ │ │ │ - rsbeq r1, r5, r4, lsr lr │ │ │ │ - rsbeq r1, r5, r4, lsr #26 │ │ │ │ - rsbeq r1, r5, r0, lsr #10 │ │ │ │ - rsbeq r1, r5, r4, asr #22 │ │ │ │ - rsbeq r1, r5, r8, lsr #23 │ │ │ │ - ldrdeq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r5, ip, ror r0 │ │ │ │ + rsbeq r1, r5, r4, lsl #14 │ │ │ │ + rsbeq r1, r5, r8, ror #12 │ │ │ │ + strheq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00651d9c │ │ │ │ + strdeq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r5, ip, asr #24 │ │ │ │ + strdeq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r1, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r1, r5, r4, asr #25 │ │ │ │ rsbeq r1, r5, r0, asr #9 │ │ │ │ - rsbeq r1, r5, r0, lsr #9 │ │ │ │ - rsbeq r1, r5, r8, lsl #9 │ │ │ │ - strheq r1, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq pc, r8, r0, lsr #24 │ │ │ │ - rsbeq r1, r5, ip, ror r8 │ │ │ │ - strheq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, r5, r4, ror #21 │ │ │ │ + rsbeq r1, r5, r8, asr #22 │ │ │ │ + rsbeq r1, r5, ip, ror r4 │ │ │ │ + rsbeq r1, r5, r0, ror #8 │ │ │ │ + rsbeq r1, r5, r0, asr #8 │ │ │ │ + rsbeq r1, r5, r8, lsr #8 │ │ │ │ + rsbeq r1, r5, r4, asr r9 │ │ │ │ + @ instruction: 0x0065189c │ │ │ │ + rsbseq pc, r8, r0, asr #23 │ │ │ │ + rsbeq r1, r5, ip, lsl r8 │ │ │ │ + rsbeq r1, r5, r0, asr r9 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrsheq pc, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, r5, r8, asr r8 │ │ │ │ - rsbeq r1, r5, r8, lsl #23 │ │ │ │ + @ instruction: 0x0078fb9c │ │ │ │ + strdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r5, r8, lsr #22 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - ldrsbeq pc, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r5, r4, lsr r8 │ │ │ │ - rsbeq r1, r5, r8, ror #18 │ │ │ │ + rsbseq pc, r8, r8, ror fp @ │ │ │ │ + ldrdeq r1, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r5, r8, lsl #18 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - ldrheq pc, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r5, r4, lsl r8 │ │ │ │ - @ instruction: 0x0078fb90 │ │ │ │ - strdeq r1, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, r5, r8, ror r8 │ │ │ │ - rsbseq pc, r8, ip, ror #22 │ │ │ │ - rsbeq r1, r5, r8, asr #15 │ │ │ │ - strdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq pc, r8, r8, asr fp @ │ │ │ │ + strheq r1, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, r8, r0, lsr fp @ │ │ │ │ + @ instruction: 0x00651790 │ │ │ │ + rsbeq r1, r5, r8, lsl r8 │ │ │ │ + rsbseq pc, r8, ip, lsl #22 │ │ │ │ + rsbeq r1, r5, r8, ror #14 │ │ │ │ + @ instruction: 0x0065189c │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq pc, r8, r8, asr #22 │ │ │ │ - rsbeq r1, r5, r4, lsr #15 │ │ │ │ - rsbeq r1, r5, ip, lsr #16 │ │ │ │ + rsbseq pc, r8, r8, ror #21 │ │ │ │ + rsbeq r1, r5, r4, asr #14 │ │ │ │ + rsbeq r1, r5, ip, asr #15 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq pc, r8, r4, lsr #22 │ │ │ │ - rsbeq r1, r5, r0, lsl #15 │ │ │ │ - @ instruction: 0x00651790 │ │ │ │ + rsbseq pc, r8, r4, asr #21 │ │ │ │ + rsbeq r1, r5, r0, lsr #14 │ │ │ │ + rsbeq r1, r5, r0, lsr r7 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq pc, r8, ip, asr #18 │ │ │ │ - rsbeq r1, r5, ip, lsr #11 │ │ │ │ - ldrdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq pc, r8, r8, lsr #18 │ │ │ │ - rsbeq r1, r5, r4, lsl #11 │ │ │ │ - strheq r1, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq pc, r8, ip, ror #17 │ │ │ │ + rsbeq r1, r5, ip, asr #10 │ │ │ │ + rsbeq r1, r5, ip, ror r8 │ │ │ │ + rsbseq pc, r8, r8, asr #17 │ │ │ │ + rsbeq r1, r5, r4, lsr #10 │ │ │ │ + rsbeq r1, r5, r8, asr r6 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq pc, r8, r4, lsl #18 │ │ │ │ - rsbeq r1, r5, r0, ror #10 │ │ │ │ - rsbeq r1, r5, r8, ror #11 │ │ │ │ + rsbseq pc, r8, r4, lsr #17 │ │ │ │ + rsbeq r1, r5, r0, lsl #10 │ │ │ │ + rsbeq r1, r5, r8, lsl #11 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq pc, r8, r0, ror #17 │ │ │ │ - rsbeq r1, r5, r0, asr #10 │ │ │ │ - rsbeq r1, r5, r0, asr r5 │ │ │ │ - ldrheq pc, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, r5, ip, lsl r5 │ │ │ │ - rsbeq r1, r5, r0, asr r6 │ │ │ │ - @ instruction: 0x0078f898 │ │ │ │ - strdeq r1, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r1, r5, r4, lsl #10 │ │ │ │ + rsbseq pc, r8, r0, lsl #17 │ │ │ │ + rsbeq r1, r5, r0, ror #9 │ │ │ │ + strdeq r1, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r8, ip, asr r8 @ │ │ │ │ + strheq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, r8, r8, lsr r8 @ │ │ │ │ + @ instruction: 0x00651494 │ │ │ │ + rsbeq r1, r5, r4, lsr #9 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq pc, r8, r4, ror r8 @ │ │ │ │ - ldrdeq r1, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, r5, r0, lsl #16 │ │ │ │ + rsbseq pc, r8, r4, lsl r8 @ │ │ │ │ + rsbeq r1, r5, r0, ror r4 │ │ │ │ + rsbeq r1, r5, r0, lsr #15 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq pc, r8, r0, asr r8 @ │ │ │ │ - rsbeq r1, r5, ip, lsr #9 │ │ │ │ - rsbeq r1, r5, r0, ror #11 │ │ │ │ + ldrsheq pc, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r1, r5, ip, asr #8 │ │ │ │ + rsbeq r1, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3ad424 │ │ │ │ ldr r1, [pc, #-124] @ 3ad428 │ │ │ │ ldr r0, [pc, #-124] @ 3ad42c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -355138,17 +355138,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad62c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, ror #15 │ │ │ │ - rsbeq r1, r5, r0, asr #8 │ │ │ │ - rsbseq r3, r2, r8, lsl #18 │ │ │ │ + rsbseq pc, r8, r4, lsl #15 │ │ │ │ + rsbeq r1, r5, r0, ror #7 │ │ │ │ + rsbseq r3, r2, r8, lsr #17 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003ad634 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad668 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -355170,17 +355170,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, ip, ror #14 │ │ │ │ - rsbeq r1, r5, ip, asr #7 │ │ │ │ - @ instruction: 0x00723894 │ │ │ │ + rsbseq pc, r8, ip, lsl #14 │ │ │ │ + rsbeq r1, r5, ip, ror #6 │ │ │ │ + rsbseq r3, r2, r4, lsr r8 │ │ │ │ │ │ │ │ 003ad6a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad6d4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -355199,17 +355199,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, lsl #14 │ │ │ │ - rsbeq r1, r5, ip, asr r3 │ │ │ │ - rsbseq r3, r2, r4, lsr #16 │ │ │ │ + rsbseq pc, r8, r0, lsr #13 │ │ │ │ + strdeq r1, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r2, r4, asr #15 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003ad718 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad738 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -355226,17 +355226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad774 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078f69c │ │ │ │ - strdeq r1, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r3, r2, r0, asr #15 │ │ │ │ + rsbseq pc, r8, ip, lsr r6 @ │ │ │ │ + @ instruction: 0x00651298 │ │ │ │ + rsbseq r3, r2, r0, ror #14 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003ad77c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad78c │ │ │ │ mov r2, #10 │ │ │ │ b 254080 │ │ │ │ @@ -355249,17 +355249,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r8, asr #12 │ │ │ │ - rsbeq r1, r5, r4, lsr #5 │ │ │ │ - rsbseq r3, r2, ip, ror #14 │ │ │ │ + rsbseq pc, r8, r8, ror #11 │ │ │ │ + rsbeq r1, r5, r4, asr #4 │ │ │ │ + rsbseq r3, r2, ip, lsl #14 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ad7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355273,15 +355273,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ad838 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -355295,17 +355295,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad87c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078f598 │ │ │ │ - strdeq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ - ldrheq r3, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq pc, r8, r8, lsr r5 @ │ │ │ │ + @ instruction: 0x00651194 │ │ │ │ + rsbseq r3, r2, ip, asr r6 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003ad880 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad894 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -355319,17 +355319,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad8d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, asr #10 │ │ │ │ - @ instruction: 0x0065119c │ │ │ │ - rsbseq r3, r2, r4, ror #12 │ │ │ │ + rsbseq pc, r8, r0, ror #9 │ │ │ │ + rsbeq r1, r5, ip, lsr r1 │ │ │ │ + rsbseq r3, r2, r4, lsl #12 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003ad8d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad900 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -355348,17 +355348,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad93c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r1, r5, r4, lsr r1 │ │ │ │ - ldrsheq r3, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq pc, r8, r4, ror r4 @ │ │ │ │ + ldrdeq r1, [r5], #-4 @ │ │ │ │ + @ instruction: 0x0072359c │ │ │ │ │ │ │ │ 003ad940 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad960 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -355374,17 +355374,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad99c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, ror r4 @ │ │ │ │ - ldrdeq r1, [r5], #-0 @ │ │ │ │ - @ instruction: 0x00723598 │ │ │ │ + rsbseq pc, r8, r4, lsl r4 @ │ │ │ │ + rsbeq r1, r5, r0, ror r0 │ │ │ │ + rsbseq r3, r2, r8, lsr r5 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003ad9a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355473,21 +355473,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3adca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r0, #0 │ │ │ │ b 3ada50 │ │ │ │ ldr r3, [pc, #356] @ 3adca8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ada4c │ │ │ │ @@ -355505,88 +355505,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3adcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ada4c │ │ │ │ ldr r3, [pc, #200] @ 3adca0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3adc38 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3adcb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ada04 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adac0 │ │ │ │ b 3adb34 │ │ │ │ ldr r0, [pc, #116] @ 3adcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3adc1c │ │ │ │ ldr r0, [pc, #104] @ 3adcb8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ada4c │ │ │ │ ldr r0, [pc, #72] @ 3adcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3adb34 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, r8, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, pc, r8, asr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, pc, ip, asr #7 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r5, r8, lsl r5 │ │ │ │ + strheq r1, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - strdeq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x0065139c │ │ │ │ - rsbeq r1, r5, r4, asr #7 │ │ │ │ - strdeq r1, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r1, r5, r8, lsl r4 │ │ │ │ + @ instruction: 0x0065149c │ │ │ │ + rsbeq r1, r5, ip, lsr r3 │ │ │ │ + rsbeq r1, r5, r4, ror #6 │ │ │ │ + @ instruction: 0x00651498 │ │ │ │ + strheq r1, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003adcc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3ae33c │ │ │ │ @@ -355663,15 +355663,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ae138 │ │ │ │ mov r5, #0 │ │ │ │ b 3ade40 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3ae1b8 │ │ │ │ @@ -355708,33 +355708,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3ae360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3ae238 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade14 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3adfc4 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -355747,22 +355747,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0fe8 │ │ │ │ + bl 9a0f88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a1034 │ │ │ │ + bl 9a0fd4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -355772,40 +355772,40 @@ │ │ │ │ bhi 3ae2f0 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ b 3ade40 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade14 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0fe8 │ │ │ │ + bl 9a0f88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a1034 │ │ │ │ + bl 9a0fd4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3adf8c │ │ │ │ @@ -355828,21 +355828,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3ae368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add14 │ │ │ │ ldr r3, [pc, #680] @ 3ae36c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ade50 │ │ │ │ ldr r3, [pc, #640] @ 3ae358 │ │ │ │ @@ -355858,49 +355858,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3ae370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ade50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adf10 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade14 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0fe8 │ │ │ │ + bl 9a0f88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9a1034 │ │ │ │ + bl 9a0fd4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3adfa4 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -355923,21 +355923,21 @@ │ │ │ │ beq 3ae328 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ae378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 254080 │ │ │ │ @@ -355960,73 +355960,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ae380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ ldr r0, [pc, #176] @ 3ae384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add14 │ │ │ │ ldr r0, [pc, #164] @ 3ae388 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ade50 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 254080 │ │ │ │ b 3ade40 │ │ │ │ ldr r0, [pc, #124] @ 3ae38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ ldr r0, [pc, #112] @ 3ae390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ ldr r0, [pc, #100] @ 3ae394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3add54 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, ip, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, pc, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, pc, r4, asr #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00651398 │ │ │ │ + rsbeq r1, r5, r8, lsr r3 │ │ │ │ andeq r3, r0, ip, asr pc │ │ │ │ - rsbeq r1, r5, r4, lsr #2 │ │ │ │ + rsbeq r1, r5, r4, asr #1 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ - rsbeq r1, r5, r8, ror #5 │ │ │ │ + rsbeq r1, r5, r8, lsl #5 │ │ │ │ andeq r1, r0, ip, lsr #8 │ │ │ │ - strheq r1, [r5], #-8 @ │ │ │ │ + rsbeq r1, r5, r8, asr r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r1, [r5], #-0 @ │ │ │ │ - rsbeq r0, r5, r4, asr pc │ │ │ │ - rsbeq r1, r5, r4, ror r1 │ │ │ │ - rsbeq r1, r5, ip, asr #1 │ │ │ │ - @ instruction: 0x00650f90 │ │ │ │ - rsbeq r1, r5, r4, lsl r0 │ │ │ │ + rsbeq r1, r5, r0, ror r0 │ │ │ │ + strdeq r0, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r5, r4, lsl r1 │ │ │ │ + rsbeq r1, r5, ip, rrx │ │ │ │ + rsbeq r0, r5, r0, lsr pc │ │ │ │ + strheq r0, [r5], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 003ae398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3ae9ac │ │ │ │ @@ -356074,15 +356074,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae528 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ab5dc │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -356095,15 +356095,15 @@ │ │ │ │ bhi 3ae4b4 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae510 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd768 │ │ │ │ + bl 9bd708 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae700 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3ae9bc │ │ │ │ ldr r3, [pc, #1232] @ 3ae9b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356149,21 +356149,21 @@ │ │ │ │ beq 3ae818 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3ae9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae78c │ │ │ │ cmp r3, #2 │ │ │ │ beq 3ae8a8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356186,21 +356186,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3ae9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae794 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ae5d4 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -356224,23 +356224,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3ae9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae410 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae8c0 │ │ │ │ mov r0, #0 │ │ │ │ b 3ae4d4 │ │ │ │ ldr r3, [pc, #728] @ 3ae9e0 │ │ │ │ @@ -356264,23 +356264,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3ae9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae4d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae810 │ │ │ │ ldr r3, [pc, #588] @ 3ae9e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356298,28 +356298,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ae9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r7, #16 │ │ │ │ b 3ae414 │ │ │ │ ldr r0, [pc, #464] @ 3ae9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae5b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae6f8 │ │ │ │ ldr r3, [pc, #444] @ 3ae9f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356337,21 +356337,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3ae9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae828 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ae66c │ │ │ │ b 3ae410 │ │ │ │ @@ -356373,85 +356373,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3aea00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ ldr r0, [pc, #196] @ 3aea04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae4d0 │ │ │ │ ldr r0, [pc, #176] @ 3aea08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ ldr r0, [pc, #164] @ 3aea0c │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae810 │ │ │ │ ldr r0, [pc, #148] @ 3aea10 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae410 │ │ │ │ ldr r0, [pc, #132] @ 3aea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ ldr r0, [pc, #120] @ 3aea18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ae6f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, ror sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, pc, r0, asr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, asr #18 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, ror #29 │ │ │ │ + rsbeq r0, r5, r4, lsl #29 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r1, r5, r8, rrx │ │ │ │ + rsbeq r1, r5, r8 │ │ │ │ andeq r3, r0, r8, lsr #20 │ │ │ │ - rsbeq r0, r5, r4, asr pc │ │ │ │ + strdeq r0, [r5], #-228 @ 0xffffff1c @ │ │ │ │ andeq r4, r0, r4, ror #31 │ │ │ │ - rsbeq r1, r5, r0, lsl r0 │ │ │ │ + strheq r0, [r5], #-240 @ 0xffffff10 @ │ │ │ │ muleq r0, r4, sl │ │ │ │ - rsbeq r0, r5, r4, lsl sp │ │ │ │ - rsbeq r0, r5, r0, asr #25 │ │ │ │ + strheq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, r5, r0, ror #24 │ │ │ │ andeq r2, r0, r8, asr #8 │ │ │ │ - strdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00650c94 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ - strdeq r0, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r0, r5, r0, lsr #29 │ │ │ │ - @ instruction: 0x00650d94 │ │ │ │ - strdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq r0, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r0, r5, ip, asr ip │ │ │ │ - rsbeq r0, r5, r0, asr #27 │ │ │ │ + @ instruction: 0x00650d90 │ │ │ │ + rsbeq r0, r5, r0, asr #28 │ │ │ │ + rsbeq r0, r5, r4, lsr sp │ │ │ │ + @ instruction: 0x00650b94 │ │ │ │ + @ instruction: 0x00650c98 │ │ │ │ + strdeq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r0, r5, r0, ror #26 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aea34 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r4, r6, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3aeb64 │ │ │ │ ldr r1, [pc, #276] @ 3aeb68 │ │ │ │ @@ -356507,37 +356507,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3aeb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aea88 │ │ │ │ ldr r0, [pc, #48] @ 3aeb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aea88 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [pc], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008fc3b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, lsl #7 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, ror #25 │ │ │ │ - rsbeq r0, r5, r8, lsl #26 │ │ │ │ + rsbeq r0, r5, r0, lsl #25 │ │ │ │ + rsbeq r0, r5, r8, lsr #25 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc2c8 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc754 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -356594,15 +356594,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #400] @ 3aee28 │ │ │ │ ldr r1, [pc, #400] @ 3aee2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3aee30 │ │ │ │ ldr fp, [pc, #388] @ 3aee34 │ │ │ │ @@ -356611,25 +356611,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3aee3c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #356] @ 3aee40 │ │ │ │ ldr r1, [pc, #356] @ 3aee44 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #324] @ 3aee48 │ │ │ │ ldr r1, [pc, #324] @ 3aee4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3aee50 │ │ │ │ ldr r6, [pc, #316] @ 3aee54 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -356683,46 +356683,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3aee70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, r8, r4, lsr #7 │ │ │ │ - rsbeq fp, r2, r8, asr r3 │ │ │ │ - strdeq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq fp, r2, ip, asr r3 │ │ │ │ - rsbeq fp, r2, r4, ror r3 │ │ │ │ + rsbseq lr, r8, r4, asr #6 │ │ │ │ + strdeq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00673598 │ │ │ │ + strdeq fp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq fp, r2, r4, lsl r3 │ │ │ │ addeq ip, pc, r8, ror r1 @ │ │ │ │ - rsbeq r0, r5, r0, lsl #24 │ │ │ │ + rsbeq r0, r5, r0, lsr #23 │ │ │ │ andeq r2, r0, r8, ror #28 │ │ │ │ - rsbeq r0, r5, ip, lsr ip │ │ │ │ - rsbeq fp, r3, r0, ror #11 │ │ │ │ - strheq r4, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, r3, r0, lsl #11 │ │ │ │ + rsbeq r4, r3, r8, asr r7 │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ addseq r4, pc, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r0, r5, r4, asr #22 │ │ │ │ + rsbeq r0, r5, r4, ror #21 │ │ │ │ addeq r3, r6, ip, asr #29 │ │ │ │ - rsbeq r0, r5, r4, lsr fp │ │ │ │ - rsbeq r0, r5, ip, lsr fp │ │ │ │ + ldrdeq r0, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r0, [r5], #-172 @ 0xffffff54 @ │ │ │ │ addeq r0, lr, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3af000 │ │ │ │ ldr r2, [pc, #372] @ 3af004 │ │ │ │ @@ -356777,21 +356777,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3af020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aeec4 │ │ │ │ ldr r3, [pc, #148] @ 3af024 │ │ │ │ ldr r0, [pc, #148] @ 3af028 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -356812,30 +356812,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3af030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3aeec4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq fp, pc, r8, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r8, ror pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, pc, r4, asr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r5, r4, asr r9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq r0, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0065099c │ │ │ │ addeq fp, pc, r4, ror lr @ │ │ │ │ - rsbeq r0, r5, ip, ror r9 │ │ │ │ + rsbeq r0, r5, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3af2a8 │ │ │ │ @@ -356901,23 +356901,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3af2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af0b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3af0b4 │ │ │ │ ldr r2, [pc, #328] @ 3af2d8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356936,15 +356936,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3af2dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af168 │ │ │ │ ldr r2, [pc, #224] @ 3af2e0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -356964,54 +356964,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af168 │ │ │ │ ldr r0, [pc, #120] @ 3af2e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af0b4 │ │ │ │ ldr r0, [pc, #104] @ 3af2ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af0b4 │ │ │ │ ldr r0, [pc, #88] @ 3af2f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af0b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, ip, asr #27 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008fbdb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq fp, pc, r4, ror #26 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, lsl #18 │ │ │ │ + rsbeq r0, r5, r4, lsr #17 │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - strdeq r0, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - andeq r2, r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x0065089c │ │ │ │ - ldrdeq r0, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r5, r4, lsr r8 │ │ │ │ @ instruction: 0x00650794 │ │ │ │ + andeq r2, r0, r8, lsl r2 │ │ │ │ + rsbeq r0, r5, ip, lsr r8 │ │ │ │ + rsbeq r0, r5, r0, ror r8 │ │ │ │ + ldrdeq r0, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, r5, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3af5e8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3af5ec │ │ │ │ @@ -357077,23 +357077,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3af608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af364 │ │ │ │ ldr r3, [pc, #432] @ 3af5f8 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -357117,22 +357117,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3af610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af36c │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -357164,59 +357164,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af36c │ │ │ │ ldr r0, [pc, #116] @ 3af61c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af36c │ │ │ │ ldr r0, [pc, #92] @ 3af620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af364 │ │ │ │ ldr r0, [pc, #80] @ 3af624 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af36c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r4, lsl fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, ip, ror #21 │ │ │ │ @ instruction: 0x008fbab0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, lsr #16 │ │ │ │ + rsbeq r0, r5, r0, asr #15 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r0, r5, r8, lsr #13 │ │ │ │ - andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbeq r0, r5, r4, asr #12 │ │ │ │ - rsbeq r0, r5, r8, lsl #12 │ │ │ │ - ldrdeq r0, [r5], #-108 @ 0xffffff94 @ │ │ │ │ rsbeq r0, r5, r8, asr #12 │ │ │ │ + andeq r3, r0, r4, lsl #12 │ │ │ │ + rsbeq r0, r5, r4, ror #11 │ │ │ │ + rsbeq r0, r5, r8, lsr #11 │ │ │ │ + rsbeq r0, r5, ip, ror r6 │ │ │ │ + rsbeq r0, r5, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3af960 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3af964 │ │ │ │ @@ -357282,23 +357282,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3af980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af6a0 │ │ │ │ ldr r3, [pc, #500] @ 3af970 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3af7fc │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -357348,22 +357348,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3af98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af788 │ │ │ │ ldr r3, [pc, #272] @ 3af990 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3af7ac │ │ │ │ ldr r3, [pc, #228] @ 3af978 │ │ │ │ @@ -357379,68 +357379,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3af994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af7ac │ │ │ │ ldr r0, [pc, #156] @ 3af998 │ │ │ │ ldr r1, [pc, #100] @ 3af964 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3af95c │ │ │ │ ldr r0, [pc, #124] @ 3af99c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #108] @ 3af9a0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af788 │ │ │ │ ldr r0, [pc, #88] @ 3af9a4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3af7ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r0, asr #15 │ │ │ │ addeq fp, pc, ip, ror r7 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r8, asr r6 │ │ │ │ + strdeq r0, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ addeq fp, pc, r0, ror r6 @ │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r0, r5, ip, ror #8 │ │ │ │ + rsbeq r0, r5, ip, lsl #8 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r0, r5, r4, asr r4 │ │ │ │ + strdeq r0, [r5], #-52 @ 0xffffffcc @ │ │ │ │ addeq fp, pc, r8, lsr #10 │ │ │ │ - strdeq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r0, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r0, r5, r8, lsr r4 │ │ │ │ + @ instruction: 0x00650490 │ │ │ │ + rsbeq r0, r5, ip, ror r3 │ │ │ │ + ldrdeq r0, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3afa58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -357448,25 +357448,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3afa5c │ │ │ │ ldr r1, [pc, #136] @ 3afa60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #116] @ 3afa64 │ │ │ │ ldr r1, [pc, #116] @ 3afa68 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3afa6c │ │ │ │ ldr r2, [pc, #84] @ 3afa70 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -357477,21 +357477,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r8, asr r6 │ │ │ │ - rsbeq r0, r5, r8, ror r4 │ │ │ │ - rsbeq r3, r4, ip, ror r4 │ │ │ │ - rsbeq sl, r2, r4, ror #11 │ │ │ │ - rsbeq r2, r7, r4, lsl #17 │ │ │ │ - rsbeq ip, r4, r4, ror sp │ │ │ │ - rsbeq sl, r4, r4, lsl #27 │ │ │ │ + ldrsheq sp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r5, r8, lsl r4 │ │ │ │ + rsbeq r3, r4, ip, lsl r4 │ │ │ │ + rsbeq sl, r2, r4, lsl #11 │ │ │ │ + rsbeq r2, r7, r4, lsr #16 │ │ │ │ + rsbeq ip, r4, r4, lsl sp │ │ │ │ + rsbeq sl, r4, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3afb44 │ │ │ │ mov r5, r1 │ │ │ │ @@ -357502,15 +357502,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ceec │ │ │ │ cmp r5, #4 │ │ │ │ @@ -357536,17 +357536,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bb420 │ │ │ │ - rsbseq sp, r8, ip, ror r5 │ │ │ │ - rsbeq r3, r4, ip, lsr #7 │ │ │ │ - rsbeq r0, r5, r4, lsr #7 │ │ │ │ + rsbseq sp, r8, ip, lsl r5 │ │ │ │ + rsbeq r3, r4, ip, asr #6 │ │ │ │ + rsbeq r0, r5, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3afcbc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357560,15 +357560,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #288] @ 3afcd0 │ │ │ │ ldr r3, [pc, #288] @ 3afcd4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357617,40 +357617,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3afce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3afbc8 │ │ │ │ ldr r0, [pc, #60] @ 3afcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3afbc8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sp, r8, r0, asr r4 │ │ │ │ addeq fp, pc, r8, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r0, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r3, r4, r4, asr #5 │ │ │ │ + rsbeq r0, r5, ip, asr r2 │ │ │ │ + rsbeq r3, r4, r4, ror #4 │ │ │ │ addeq fp, pc, r4, ror r2 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, pc, r0, lsr r2 @ │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, asr #3 │ │ │ │ - strdeq r0, [r5], #-16 @ │ │ │ │ + rsbeq r0, r5, r0, ror #2 │ │ │ │ + @ instruction: 0x00650190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3afeec │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357665,15 +357665,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #428] @ 3aff00 │ │ │ │ ldr r3, [pc, #428] @ 3aff04 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -357695,15 +357695,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 58ecc4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 4175b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afe04 │ │ │ │ ldr r2, [pc, #316] @ 3aff14 │ │ │ │ ldr r3, [pc, #280] @ 3afef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357718,26 +357718,26 @@ │ │ │ │ b 415f3c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185ec │ │ │ │ cmp r4, #5 │ │ │ │ bne 3afe08 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 41742c │ │ │ │ b 3afdd0 │ │ │ │ ldr r3, [pc, #176] @ 3aff18 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -357757,43 +357757,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3aff24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3afd6c │ │ │ │ ldr r0, [pc, #72] @ 3aff28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3afd6c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r0, lsl r3 │ │ │ │ + ldrheq sp, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ addeq fp, pc, r8, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, ip, lsl r1 │ │ │ │ - rsbeq r3, r4, r4, lsr #2 │ │ │ │ + strheq r0, [r5], #-12 @ │ │ │ │ + rsbeq r3, r4, r4, asr #1 │ │ │ │ ldrdeq fp, [pc], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, r8, ip, lsl #5 │ │ │ │ - rsbeq sl, r3, ip, lsr #10 │ │ │ │ - rsbeq r3, r3, r0, lsl #14 │ │ │ │ + rsbseq sp, r8, ip, lsr #4 │ │ │ │ + rsbeq sl, r3, ip, asr #9 │ │ │ │ + rsbeq r3, r3, r0, lsr #13 │ │ │ │ addeq fp, pc, ip, asr #32 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4 │ │ │ │ - rsbeq r0, r5, r0, lsr r0 │ │ │ │ + rsbeq pc, r4, r4, lsr #31 │ │ │ │ + ldrdeq pc, [r4], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3b09d8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357811,15 +357811,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #2644] @ 3b09f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3b0740 │ │ │ │ @@ -357864,28 +357864,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3b0a00 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r3, [pc, #2380] @ 3b0a04 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -357895,15 +357895,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3b0a08 │ │ │ │ @@ -357911,15 +357911,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r8, [pc, #2248] @ 3b0a0c │ │ │ │ @@ -357933,15 +357933,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -357955,15 +357955,15 @@ │ │ │ │ blt 3b04b0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3b01bc │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -357976,15 +357976,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 415be4 │ │ │ │ @@ -357996,15 +357996,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ecb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b0454 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3b09b0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -358034,19 +358034,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3b0a30 │ │ │ │ @@ -358167,22 +358167,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3b0a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b01e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b024c │ │ │ │ ldr r3, [pc, #1272] @ 3b0a54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358204,22 +358204,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3b0a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b024c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b089c │ │ │ │ cmp r3, #0 │ │ │ │ ble 3b03fc │ │ │ │ @@ -358261,22 +358261,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b0a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b03fc │ │ │ │ ldr r3, [pc, #920] @ 3b0a5c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b03fc │ │ │ │ @@ -358294,22 +358294,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3b0a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b03fc │ │ │ │ ldr r3, [pc, #800] @ 3b0a68 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3affb0 │ │ │ │ @@ -358330,21 +358330,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3b0a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3affb8 │ │ │ │ ldr r3, [pc, #668] @ 3b0a70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0368 │ │ │ │ @@ -358370,29 +358370,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b0a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b0368 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b03fc │ │ │ │ ldr r3, [pc, #440] @ 3b0a5c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358416,117 +358416,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b0a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b05e8 │ │ │ │ ldr r0, [pc, #324] @ 3b0a7c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b05e8 │ │ │ │ ldr r0, [pc, #304] @ 3b0a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3affb0 │ │ │ │ ldr r0, [pc, #292] @ 3b0a84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b0368 │ │ │ │ ldr r0, [pc, #268] @ 3b0a88 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b03fc │ │ │ │ ldr r0, [pc, #252] @ 3b0a8c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b01e8 │ │ │ │ ldr r0, [pc, #236] @ 3b0a90 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b024c │ │ │ │ ldr r0, [pc, #220] @ 3b0a94 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3b0a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ ldr r0, [pc, #200] @ 3b0a9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ - ldrsbeq sp, [r8], #-4 @ │ │ │ │ + rsbseq sp, r8, r4, ror r0 │ │ │ │ addeq sl, pc, r8, asr #29 │ │ │ │ addeq sl, pc, r4, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq pc, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - ldrdeq r2, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r4, r4, ror lr @ │ │ │ │ + rsbeq r2, r4, ip, ror lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ strdeq r2, [r6], r8 │ │ │ │ - rsbeq pc, r4, r4, ror #30 │ │ │ │ - rsbeq pc, r4, r4, lsr #30 │ │ │ │ rsbeq pc, r4, r4, lsl #30 │ │ │ │ - rsbeq pc, r4, r0, asr #29 │ │ │ │ - rsbseq ip, r8, r8, asr #29 │ │ │ │ - rsbeq sl, r3, r8, ror #2 │ │ │ │ - rsbeq r3, r3, ip, asr #6 │ │ │ │ - rsbseq ip, r8, r0, lsl lr │ │ │ │ - strheq sl, [r3], #-4 @ │ │ │ │ - rsbeq r3, r3, ip, lsl #5 │ │ │ │ - rsbseq ip, r8, r8, lsr #26 │ │ │ │ - rsbeq r9, r2, r0, ror #25 │ │ │ │ - rsbeq r1, r7, r0, lsl #31 │ │ │ │ + rsbeq pc, r4, r4, asr #29 │ │ │ │ + rsbeq pc, r4, r4, lsr #29 │ │ │ │ + rsbeq pc, r4, r0, ror #28 │ │ │ │ + rsbseq ip, r8, r8, ror #28 │ │ │ │ + rsbeq sl, r3, r8, lsl #2 │ │ │ │ + rsbeq r3, r3, ip, ror #5 │ │ │ │ + ldrheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, r3, r4, asr r0 │ │ │ │ + rsbeq r3, r3, ip, lsr #4 │ │ │ │ + rsbseq ip, r8, r8, asr #25 │ │ │ │ + rsbeq r9, r2, r0, lsl #25 │ │ │ │ + rsbeq r1, r7, r0, lsr #30 │ │ │ │ addseq fp, r0, r8, asr #17 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq sl, pc, r4, lsl sl @ │ │ │ │ - rsbseq ip, r8, r4, ror #23 │ │ │ │ + rsbseq ip, r8, r4, lsl #23 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, lsr #21 │ │ │ │ + rsbeq pc, r4, r4, asr #20 │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ - rsbeq pc, r4, r0, asr #21 │ │ │ │ + rsbeq pc, r4, r0, ror #20 │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ - rsbeq pc, r4, ip, asr #22 │ │ │ │ - rsbeq pc, r4, r8, asr #21 │ │ │ │ + rsbeq pc, r4, ip, ror #21 │ │ │ │ + rsbeq pc, r4, r8, ror #20 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - rsbeq pc, r4, r8, ror r7 @ │ │ │ │ + rsbeq pc, r4, r8, lsl r7 @ │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - ldrdeq pc, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq pc, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq pc, r4, r8, lsl #18 │ │ │ │ - rsbeq pc, r4, ip, lsr #12 │ │ │ │ - rsbeq pc, r4, r0, asr r8 @ │ │ │ │ - rsbeq pc, r4, r4, asr #17 │ │ │ │ - @ instruction: 0x0064f698 │ │ │ │ - rsbeq pc, r4, r0, lsr r7 @ │ │ │ │ - rsbeq pc, r4, ip, asr r7 @ │ │ │ │ - rsbeq pc, r4, r0, lsr #13 │ │ │ │ - rsbeq pc, r4, r4, ror #14 │ │ │ │ + rsbeq pc, r4, r8, ror r8 @ │ │ │ │ + rsbeq pc, r4, ip, ror r8 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #17 │ │ │ │ + rsbeq pc, r4, ip, asr #11 │ │ │ │ + strdeq pc, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r4, r4, ror #16 │ │ │ │ + rsbeq pc, r4, r8, lsr r6 @ │ │ │ │ + ldrdeq pc, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r4, r0, asr #12 │ │ │ │ + rsbeq pc, r4, r4, lsl #14 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -358820,41 +358820,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b0fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0eb8 │ │ │ │ ldr r0, [pc, #56] @ 3b0fbc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0eb8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r4, ror #30 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, ip, asr #9 │ │ │ │ - rsbeq pc, r4, r8, ror #9 │ │ │ │ + rsbeq pc, r4, ip, ror #8 │ │ │ │ + rsbeq pc, r4, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3b10f0 │ │ │ │ ldr r1, [pc, #280] @ 3b10f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -358906,41 +358906,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1010 │ │ │ │ ldr r0, [pc, #56] @ 3b1114 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1010 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, lsl #28 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq pc, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq pc, r4, ip, ror #7 │ │ │ │ + rsbeq pc, r4, r0, ror r3 @ │ │ │ │ + rsbeq pc, r4, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3b12b8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3b12bc │ │ │ │ @@ -359017,44 +359017,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b12d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b11ac │ │ │ │ ldr r0, [pc, #64] @ 3b12dc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b11ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f9cb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r0, ror ip @ │ │ │ │ andeq r3, r0, ip, ror r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8, ror #4 │ │ │ │ - @ instruction: 0x0064f29c │ │ │ │ + rsbeq pc, r4, r8, lsl #4 │ │ │ │ + rsbeq pc, r4, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3b1458 │ │ │ │ ldr r2, [pc, #352] @ 3b145c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359117,48 +359117,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b1478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1330 │ │ │ │ ldr r0, [pc, #72] @ 3b147c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1330 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, ror #21 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, ror #2 │ │ │ │ - rsbeq pc, r4, r4, ror #3 │ │ │ │ + rsbeq pc, r4, r4, lsl #2 │ │ │ │ + rsbeq pc, r4, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3b17a8 │ │ │ │ ldr r1, [pc, #784] @ 3b17ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359219,21 +359219,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b17c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14e4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b14e4 │ │ │ │ ldr r3, [pc, #520] @ 3b17cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359252,21 +359252,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3b17d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14dc │ │ │ │ ldr r3, [pc, #408] @ 3b17d4 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b173c │ │ │ │ @@ -359283,22 +359283,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3b17d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b14d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b14d4 │ │ │ │ ldr r3, [pc, #272] @ 3b17dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -359318,68 +359318,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3b17e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14d4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b14d4 │ │ │ │ b 3b16c4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3b14dc │ │ │ │ b 3b15bc │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3b14e4 │ │ │ │ b 3b1538 │ │ │ │ ldr r0, [pc, #124] @ 3b17e4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b16b0 │ │ │ │ ldr r0, [pc, #108] @ 3b17e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14dc │ │ │ │ ldr r0, [pc, #96] @ 3b17ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14e4 │ │ │ │ ldr r0, [pc, #84] @ 3b17f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b14d4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r8, lsr r9 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r0, asr #6 │ │ │ │ + rsbeq pc, r4, r0, ror #5 │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - ldrdeq pc, [r4], #-16 @ │ │ │ │ + rsbeq pc, r4, r0, ror r1 @ │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq pc, r4, r8 │ │ │ │ + rsbeq lr, r4, r8, lsr #31 │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq lr, r4, r4, ror #31 │ │ │ │ - rsbeq lr, r4, r0, lsl #31 │ │ │ │ - strdeq pc, [r4], #-12 @ │ │ │ │ - ldrdeq pc, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq lr, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r4, lsl #31 │ │ │ │ + rsbeq lr, r4, r0, lsr #30 │ │ │ │ + @ instruction: 0x0064f09c │ │ │ │ + rsbeq pc, r4, r8, ror r1 @ │ │ │ │ + @ instruction: 0x0064ef94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3b194c │ │ │ │ ldr ip, [pc, #320] @ 3b1950 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359442,40 +359442,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b196c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1850 │ │ │ │ ldr r0, [pc, #52] @ 3b1970 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1850 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, lsl r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f95b0 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8, lsr #1 │ │ │ │ - rsbeq pc, r4, r4, asr #1 │ │ │ │ + rsbeq pc, r4, r8, asr #32 │ │ │ │ + rsbeq pc, r4, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3b1ac4 │ │ │ │ ldr r3, [pc, #312] @ 3b1ac8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359536,40 +359536,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b19d0 │ │ │ │ ldr r0, [pc, #52] @ 3b1ae8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b19d0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r9, pc, r8, r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r8, ror r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r4, lsr r4 @ │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r4, lsl #31 │ │ │ │ - @ instruction: 0x0064ef9c │ │ │ │ + rsbeq lr, r4, r4, lsr #30 │ │ │ │ + rsbeq lr, r4, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3b1c40 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3b1c44 │ │ │ │ @@ -359622,22 +359622,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b1c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1b44 │ │ │ │ ldr r2, [pc, #92] @ 3b1c64 │ │ │ │ ldr r3, [pc, #56] @ 3b1c44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -359645,27 +359645,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b1c3c │ │ │ │ ldr r0, [pc, #60] @ 3b1c68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsl r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r8, lsl #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r9, [pc], r8 │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, ror lr │ │ │ │ + rsbeq lr, r4, ip, lsl lr │ │ │ │ addeq r9, pc, ip, lsl r2 @ │ │ │ │ - rsbeq lr, r4, r4, lsl #29 │ │ │ │ + rsbeq lr, r4, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3b1db4 │ │ │ │ ldr ip, [pc, #304] @ 3b1db8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359723,41 +359723,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1cc0 │ │ │ │ ldr r0, [pc, #56] @ 3b1dd8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b1cc0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r0, lsl #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, asr r1 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, asr sp │ │ │ │ - strheq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq lr, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, r4, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3b1f30 │ │ │ │ ldr r3, [pc, #312] @ 3b1f34 │ │ │ │ @@ -359818,41 +359818,41 @@ │ │ │ │ beq 3b1f14 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1e5c │ │ │ │ ldr r0, [pc, #56] @ 3b1f54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1e5c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r4, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, asr #31 │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsr #25 │ │ │ │ - rsbeq lr, r4, ip, ror #25 │ │ │ │ + rsbeq lr, r4, ip, asr #24 │ │ │ │ + rsbeq lr, r4, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3b1fb4 │ │ │ │ @@ -359946,48 +359946,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b203c │ │ │ │ ldr r0, [pc, #72] @ 3b2170 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b203c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r8, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, ror #27 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r0, asr #22 │ │ │ │ - rsbeq lr, r4, r0, ror fp │ │ │ │ + rsbeq lr, r4, r0, ror #21 │ │ │ │ + rsbeq lr, r4, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b22e8 │ │ │ │ ldr r1, [pc, #344] @ 3b22ec │ │ │ │ @@ -360058,39 +360058,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b21d4 │ │ │ │ ldr r0, [pc, #52] @ 3b230c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b21d4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r8, pc, r4, ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r4, ror ip @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r8, lsr ip @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsl sl │ │ │ │ - rsbeq lr, r4, r0, asr #20 │ │ │ │ + strheq lr, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r4, r0, ror #19 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3b2174 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3b23bc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360113,31 +360113,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b23c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #44] @ 3b23c0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3b23c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ strdeq r8, [pc], ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq lr, r4, r0, asr #19 │ │ │ │ - strheq lr, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, r4, r0, ror #18 │ │ │ │ + rsbeq lr, r4, r8, asr r9 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -360229,15 +360229,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r2, [pc, #588] @ 3b27b0 │ │ │ │ ldr r3, [pc, #572] @ 3b27a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -360287,24 +360287,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3b27c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b254c │ │ │ │ ldr r2, [pc, #324] @ 3b27bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3b2714 │ │ │ │ @@ -360319,26 +360319,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b27c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -360363,39 +360363,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3b25e8 │ │ │ │ ldr r0, [pc, #104] @ 3b27cc │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b26f0 │ │ │ │ ldr r0, [pc, #80] @ 3b27d0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b254c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, lsr #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, asr #17 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, lsl #16 │ │ │ │ - strdeq lr, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, r4, r4, asr #13 │ │ │ │ - rsbeq lr, r4, r4, asr #14 │ │ │ │ + rsbeq lr, r4, r8, lsr #15 │ │ │ │ + @ instruction: 0x0064e69c │ │ │ │ + rsbeq lr, r4, r4, ror #12 │ │ │ │ + rsbeq lr, r4, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3b29e8 │ │ │ │ ldr ip, [pc, #508] @ 3b29ec │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360460,22 +360460,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3b2a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2840 │ │ │ │ ldr r3, [pc, #220] @ 3b29fc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2888 │ │ │ │ ldr r3, [pc, #204] @ 3b2a00 │ │ │ │ @@ -360491,66 +360491,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3b2a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2888 │ │ │ │ ldr r2, [pc, #112] @ 3b2a10 │ │ │ │ ldr r3, [pc, #72] @ 3b29ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b29e4 │ │ │ │ ldr r0, [pc, #80] @ 3b2a14 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #64] @ 3b2a18 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2888 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, lsr r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, lsl r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r8, [pc], ip │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, lsl r6 │ │ │ │ - @ instruction: 0x0064e598 │ │ │ │ - addeq r8, pc, r4, lsl #9 │ │ │ │ strheq lr, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq lr, r4, r0, lsr #11 │ │ │ │ + rsbeq lr, r4, r8, lsr r5 │ │ │ │ + addeq r8, pc, r4, lsl #9 │ │ │ │ + rsbeq lr, r4, r8, asr r5 │ │ │ │ + rsbeq lr, r4, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3b2c44 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360625,15 +360625,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2ae4 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3b2aa8 │ │ │ │ ldr r1, [pc, #248] @ 3b2c94 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -360648,59 +360648,59 @@ │ │ │ │ bne 3b2b9c │ │ │ │ b 3b2afc │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2b9c │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3b2a90 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3b2a84 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3b2a78 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3b2a6c │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3b2a60 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3b2a54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3b27d4 │ │ │ │ b 3b2b18 │ │ │ │ - rsbseq sl, r8, r0, lsr r6 │ │ │ │ - rsbseq sl, r8, ip, asr #20 │ │ │ │ + ldrsbeq sl, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r8, ip, ror #19 │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - @ instruction: 0x0078a990 │ │ │ │ + rsbseq sl, r8, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3b3058 │ │ │ │ ldr ip, [pc, #936] @ 3b305c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360778,30 +360778,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3b3078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b2d10 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2eb4 │ │ │ │ ldr r3, [pc, #564] @ 3b307c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -360821,21 +360821,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3b3080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b2a1c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3b2d18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360867,23 +360867,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b3088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2cec │ │ │ │ ldr r3, [pc, #268] @ 3b308c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2ed4 │ │ │ │ ldr r3, [pc, #220] @ 3b3070 │ │ │ │ @@ -360899,67 +360899,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3b3090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2ed4 │ │ │ │ ldr r0, [pc, #156] @ 3b3094 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2cec │ │ │ │ ldr r0, [pc, #132] @ 3b3098 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2e2c │ │ │ │ ldr r0, [pc, #96] @ 3b309c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2eb4 │ │ │ │ ldr r0, [pc, #84] @ 3b30a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b2ed4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, ror r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r4, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsr #4 │ │ │ │ + rsbeq lr, r4, ip, asr #3 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - ldrdeq lr, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, r4, r0, ror r2 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - rsbeq lr, r4, r4, asr r0 │ │ │ │ + strdeq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - strdeq lr, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq lr, r4, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r8, asr #1 │ │ │ │ - rsbeq lr, r4, ip, ror r1 │ │ │ │ - ldrdeq lr, [r4], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0064e19c │ │ │ │ + strheq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r8, rrx │ │ │ │ + rsbeq lr, r4, ip, lsl r1 │ │ │ │ + rsbeq lr, r4, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3b33bc │ │ │ │ mov fp, r3 │ │ │ │ @@ -361020,15 +361020,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -361038,15 +361038,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -361098,15 +361098,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3b33dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -361123,29 +361123,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b33e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3b32fc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b33e4 │ │ │ │ ldr r1, [pc, #68] @ 3b33e8 │ │ │ │ ldr r0, [pc, #68] @ 3b33ec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361158,19 +361158,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r8, lsr sp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r7, [pc], r4 │ │ │ │ andeq r4, r0, r4, lsr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sp, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, r4, r4, asr #29 │ │ │ │ - rsbseq r9, r8, r8, asr #26 │ │ │ │ - rsbeq sp, r4, r8, ror #19 │ │ │ │ - rsbeq sp, r4, r4, asr pc │ │ │ │ + rsbeq sp, r4, r0, ror pc │ │ │ │ + rsbeq sp, r4, r4, ror #28 │ │ │ │ + rsbseq r9, r8, r8, ror #25 │ │ │ │ + rsbeq sp, r4, r8, lsl #19 │ │ │ │ + strdeq sp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, pc, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3b36d8 │ │ │ │ ldr ip, [pc, #716] @ 3b36dc │ │ │ │ @@ -361248,23 +361248,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b36fc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b34a4 │ │ │ │ ldr r0, [pc, #396] @ 3b3700 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b34a4 │ │ │ │ ldr r0, [pc, #364] @ 3b36f4 │ │ │ │ @@ -361280,15 +361280,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b3704 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b3554 │ │ │ │ ldr r0, [pc, #296] @ 3b3708 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -361307,42 +361307,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b370c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3460 │ │ │ │ ldr r0, [pc, #176] @ 3b3710 │ │ │ │ ldr r3, [pc, #120] @ 3b36dc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b36d4 │ │ │ │ ldr r0, [pc, #144] @ 3b3714 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #128] @ 3b3718 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3460 │ │ │ │ ldr r0, [pc, #112] @ 3b371c │ │ │ │ ldr r3, [pc, #44] @ 3b36dc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -361358,24 +361358,24 @@ │ │ │ │ strdeq r7, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f79bc │ │ │ │ addeq r7, pc, r8, ror r9 @ │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r8, asr pc │ │ │ │ + strdeq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - rsbeq sp, r4, ip, lsr lr │ │ │ │ + ldrdeq sp, [r4], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, ip, lsl r6 │ │ │ │ - ldrdeq sp, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r4, ip, ror ip │ │ │ │ addeq r7, pc, r4, asr #15 │ │ │ │ - rsbeq sp, r4, r0, ror #27 │ │ │ │ - rsbeq sp, r4, r8, lsl #26 │ │ │ │ + rsbeq sp, r4, r0, lsl #27 │ │ │ │ + rsbeq sp, r4, r8, lsr #25 │ │ │ │ addeq r7, pc, r8, ror r7 @ │ │ │ │ - rsbeq sp, r4, r8, lsr #28 │ │ │ │ + rsbeq sp, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -361478,21 +361478,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3b3a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3830 │ │ │ │ ldr r3, [pc, #348] @ 3b3a6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361511,23 +361511,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3b3a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3830 │ │ │ │ ldr r3, [pc, #228] @ 3b3a74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b37e4 │ │ │ │ ldr r3, [pc, #188] @ 3b3a60 │ │ │ │ @@ -361543,56 +361543,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b3a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b37e4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3b3908 │ │ │ │ ldr r0, [pc, #108] @ 3b3a7c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3830 │ │ │ │ ldr r0, [pc, #92] @ 3b3a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b38f8 │ │ │ │ ldr r0, [pc, #80] @ 3b3a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b37e4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, r0, asr #13 │ │ │ │ addeq r7, pc, r8, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, r8, lsr r6 @ │ │ │ │ ldrdeq r7, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, asr #25 │ │ │ │ + rsbeq sp, r4, ip, ror #24 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq sp, r4, r0, ror #25 │ │ │ │ + rsbeq sp, r4, r0, lsl #25 │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - rsbeq sp, r4, ip, lsr fp │ │ │ │ - rsbeq sp, r4, r8, lsl #25 │ │ │ │ - strdeq sp, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sp, r4, ip, asr #22 │ │ │ │ + ldrdeq sp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r4, r8, lsr #24 │ │ │ │ + @ instruction: 0x0064db94 │ │ │ │ + rsbeq sp, r4, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3b4808 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3b480c │ │ │ │ @@ -361753,22 +361753,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3b4828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bc0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3b3c0c │ │ │ │ @@ -361815,23 +361815,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3b4830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bc0 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3ad940 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -361857,22 +361857,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b4838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3ba4 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b434c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3c78 │ │ │ │ b 3b3b20 │ │ │ │ @@ -361895,22 +361895,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3b4840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3b20 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ad634 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3bcc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -361939,21 +361939,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3b4848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bcc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3b20 │ │ │ │ ldr r3, [pc, #2056] @ 3b484c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361972,21 +361972,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3b4850 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b18 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b18 │ │ │ │ @@ -362015,15 +362015,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3b4858 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b40a4 │ │ │ │ ldr r3, [pc, #1792] @ 3b485c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362042,22 +362042,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3b4860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3c24 │ │ │ │ ldr r3, [pc, #1676] @ 3b4864 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3b94 │ │ │ │ ldr r3, [pc, #1588] @ 3b4820 │ │ │ │ @@ -362079,27 +362079,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3b4868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3b94 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b4508 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -362167,27 +362167,27 @@ │ │ │ │ beq 3b4724 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b4870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3c70 │ │ │ │ ldr r0, [pc, #1192] @ 3b4874 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3b20 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3c78 │ │ │ │ b 3b403c │ │ │ │ ldr r3, [pc, #1164] @ 3b4878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362206,21 +362206,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b487c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3d8c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3b42f8 │ │ │ │ ldr r3, [pc, #1036] @ 3b4880 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -362239,31 +362239,31 @@ │ │ │ │ beq 3b47d4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b4884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42c8 │ │ │ │ ldr r0, [pc, #928] @ 3b4888 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3c24 │ │ │ │ ldr r0, [pc, #912] @ 3b488c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3b94 │ │ │ │ ldr r2, [pc, #896] @ 3b4890 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4284 │ │ │ │ ldr r2, [pc, #764] @ 3b4820 │ │ │ │ @@ -362279,21 +362279,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3b4894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4284 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b4694 │ │ │ │ mov r3, #0 │ │ │ │ b 3b42e4 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -362316,21 +362316,21 @@ │ │ │ │ beq 3b47f4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3b489c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42e0 │ │ │ │ ldr r2, [pc, #592] @ 3b486c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b468c │ │ │ │ ldr r2, [pc, #496] @ 3b4820 │ │ │ │ @@ -362345,21 +362345,21 @@ │ │ │ │ beq 3b47c4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b48a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42c8 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b42d4 │ │ │ │ ldr r3, [pc, #432] @ 3b484c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362378,138 +362378,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3b48a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b42e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b48a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3ba4 │ │ │ │ ldr r0, [pc, #384] @ 3b48ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3c70 │ │ │ │ ldr r0, [pc, #368] @ 3b48b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r5] │ │ │ │ b 3b3c90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3b48b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bc0 │ │ │ │ ldr r0, [pc, #336] @ 3b48b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bc0 │ │ │ │ ldr r0, [pc, #316] @ 3b48bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3d8c │ │ │ │ ldr r0, [pc, #304] @ 3b48c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b18 │ │ │ │ ldr r0, [pc, #284] @ 3b48c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4284 │ │ │ │ ldr r0, [pc, #272] @ 3b48c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b3bcc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3b48cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42c8 │ │ │ │ ldr r0, [pc, #244] @ 3b48d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42c8 │ │ │ │ ldr r0, [pc, #232] @ 3b48d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b42e0 │ │ │ │ ldr r0, [pc, #220] @ 3b48d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b42e4 │ │ │ │ addeq r7, pc, r0, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r0, asr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r7, [pc], ip │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r4, lsl #22 │ │ │ │ + rsbeq sp, r4, r4, lsr #21 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq sp, r4, ip, lsl #19 │ │ │ │ + rsbeq sp, r4, ip, lsr #18 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sp, r4, r4, lsl #17 │ │ │ │ + rsbeq sp, r4, r4, lsr #16 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbeq sp, r4, ip, ror lr │ │ │ │ + rsbeq sp, r4, ip, lsl lr │ │ │ │ andeq r5, r0, r8, lsl #2 │ │ │ │ - rsbeq sp, r4, ip, lsl #17 │ │ │ │ + rsbeq sp, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq sp, r4, r8, lsr #24 │ │ │ │ + rsbeq sp, r4, r8, asr #23 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - strdeq sp, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x0064d894 │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sp, r4, r8, lsl #16 │ │ │ │ + rsbeq sp, r4, r8, lsr #15 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - rsbeq sp, r4, ip, asr r4 │ │ │ │ + strdeq sp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - @ instruction: 0x0064d894 │ │ │ │ - rsbeq sp, r4, ip, ror #20 │ │ │ │ + rsbeq sp, r4, r4, lsr r8 │ │ │ │ + rsbeq sp, r4, ip, lsl #20 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, asr #9 │ │ │ │ + rsbeq sp, r4, ip, ror #8 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - ldrdeq sp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sp, r4, r4, lsr #10 │ │ │ │ - rsbeq sp, r4, r0, lsr #4 │ │ │ │ + rsbeq sp, r4, r0, ror r6 │ │ │ │ + rsbeq sp, r4, r4, asr #9 │ │ │ │ + rsbeq sp, r4, r0, asr #3 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - rsbeq sp, r4, r8, ror r5 │ │ │ │ + rsbeq sp, r4, r8, lsl r5 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sp, r4, r8, asr #14 │ │ │ │ - rsbeq sp, r4, ip, asr #11 │ │ │ │ - rsbeq sp, r4, r8, asr #11 │ │ │ │ - rsbeq sp, r4, r4, lsl #1 │ │ │ │ + rsbeq sp, r4, r8, ror #13 │ │ │ │ + rsbeq sp, r4, ip, ror #10 │ │ │ │ rsbeq sp, r4, r8, ror #10 │ │ │ │ - ldrdeq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sp, r4, ip, lsr #2 │ │ │ │ - rsbeq sp, r4, r0, lsr #1 │ │ │ │ - rsbeq sp, r4, r0, lsl #4 │ │ │ │ - rsbeq sp, r4, r0, lsl r3 │ │ │ │ - rsbeq sp, r4, ip, lsr #7 │ │ │ │ - rsbeq sp, r4, r8, lsr r1 │ │ │ │ - rsbeq sp, r4, r8, asr #9 │ │ │ │ - rsbeq sp, r4, r4, lsr #8 │ │ │ │ - rsbeq sp, r4, ip, lsr #10 │ │ │ │ - strheq sp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r4, r4, lsr #32 │ │ │ │ + rsbeq sp, r4, r8, lsl #10 │ │ │ │ + rsbeq sp, r4, r8, ror r5 │ │ │ │ + rsbeq sp, r4, ip, asr #1 │ │ │ │ + rsbeq sp, r4, r0, asr #32 │ │ │ │ + rsbeq sp, r4, r0, lsr #3 │ │ │ │ + strheq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r4, ip, asr #6 │ │ │ │ + ldrdeq sp, [r4], #-8 @ │ │ │ │ + rsbeq sp, r4, r8, ror #8 │ │ │ │ + rsbeq sp, r4, r4, asr #7 │ │ │ │ + rsbeq sp, r4, ip, asr #9 │ │ │ │ + rsbeq sp, r4, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3b4c38 │ │ │ │ ldr r3, [pc, #836] @ 3b4c3c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -362599,25 +362599,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3b4c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362648,42 +362648,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3b4c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4950 │ │ │ │ ldr r0, [pc, #268] @ 3b4c68 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4950 │ │ │ │ ldr r0, [pc, #232] @ 3b4c6c │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3b4a98 │ │ │ │ ldr r3, [pc, #196] @ 3b4c70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362702,46 +362702,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b49c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3b4c78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b49c8 │ │ │ │ addeq r6, pc, r0, lsr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, pc, r0, lsl r5 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, pc, r4, asr #9 │ │ │ │ addeq r6, pc, r4, asr r4 @ │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, ror #7 │ │ │ │ + rsbeq sp, r4, ip, lsl #7 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq sp, r4, r8, asr #7 │ │ │ │ - strdeq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sp, r4, r4, lsr r3 │ │ │ │ + rsbeq sp, r4, r8, ror #6 │ │ │ │ + @ instruction: 0x0064d398 │ │ │ │ + ldrdeq sp, [r4], #-36 @ 0xffffffdc @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq ip, r4, r8, asr #20 │ │ │ │ - rsbeq ip, r4, ip, ror #20 │ │ │ │ + rsbeq ip, r4, r8, ror #19 │ │ │ │ + rsbeq ip, r4, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3b50c4 │ │ │ │ ldr r3, [pc, #1072] @ 3b50c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362853,21 +362853,21 @@ │ │ │ │ beq 3b507c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b50e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4da8 │ │ │ │ ldr r3, [pc, #616] @ 3b50e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4d80 │ │ │ │ ldr r3, [pc, #584] @ 3b50dc │ │ │ │ @@ -362884,21 +362884,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b50ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4d80 │ │ │ │ ldr r3, [pc, #500] @ 3b50f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4dec │ │ │ │ ldr r3, [pc, #460] @ 3b50dc │ │ │ │ @@ -362914,21 +362914,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3b50f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4dec │ │ │ │ ldr r3, [pc, #388] @ 3b50f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4dd0 │ │ │ │ ldr r3, [pc, #340] @ 3b50dc │ │ │ │ @@ -362944,21 +362944,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3b50fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4dd0 │ │ │ │ ldr r3, [pc, #276] @ 3b5100 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4d58 │ │ │ │ ldr r3, [pc, #220] @ 3b50dc │ │ │ │ @@ -362975,69 +362975,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3b5104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4d58 │ │ │ │ ldr r0, [pc, #148] @ 3b5108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4d80 │ │ │ │ ldr r0, [pc, #136] @ 3b510c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4da8 │ │ │ │ ldr r0, [pc, #124] @ 3b5110 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4d58 │ │ │ │ ldr r0, [pc, #108] @ 3b5114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4dec │ │ │ │ ldr r0, [pc, #96] @ 3b5118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b4dd0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r6, pc, r0, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, pc, r8, ror r1 @ │ │ │ │ addeq r6, pc, r4, lsr r1 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r8, lsr r1 │ │ │ │ + ldrdeq sp, [r4], #-8 @ │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - rsbeq sp, r4, r4, asr r1 │ │ │ │ + strdeq sp, [r4], #-4 @ │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ - rsbeq sp, r4, r8, lsl r2 │ │ │ │ + strheq sp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r2, r0, r4, lsl pc │ │ │ │ - rsbeq sp, r4, r8, lsl r1 │ │ │ │ + strheq sp, [r4], #-8 @ │ │ │ │ andeq r1, r0, r8, lsr #16 │ │ │ │ - @ instruction: 0x0064d19c │ │ │ │ - rsbeq sp, r4, ip, lsr #32 │ │ │ │ - rsbeq ip, r4, r8, ror pc │ │ │ │ - ldrdeq sp, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sp, r4, ip, lsl r1 │ │ │ │ - rsbeq sp, r4, r8, lsl #1 │ │ │ │ + rsbeq sp, r4, ip, lsr r1 │ │ │ │ + rsbeq ip, r4, ip, asr #31 │ │ │ │ + rsbeq ip, r4, r8, lsl pc │ │ │ │ + rsbeq sp, r4, r4, ror r1 │ │ │ │ + strheq sp, [r4], #-12 @ │ │ │ │ + rsbeq sp, r4, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3b5240 │ │ │ │ ldr ip, [pc, #268] @ 3b5244 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363088,39 +363088,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b5260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5170 │ │ │ │ ldr r0, [pc, #52] @ 3b5264 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5170 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [pc], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [pc], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, pc, ip, lsr #25 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsr #1 │ │ │ │ - rsbeq sp, r4, ip, ror #1 │ │ │ │ + rsbeq sp, r4, ip, asr #32 │ │ │ │ + rsbeq sp, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3b53bc │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363185,37 +363185,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b53dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b531c │ │ │ │ ldr r0, [pc, #48] @ 3b53e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b531c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r5, pc, ip, fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r8, lsl #23 │ │ │ │ addeq r5, pc, r8, ror #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r4, r4, lsl lr │ │ │ │ + rsbeq ip, r4, ip, ror sp │ │ │ │ + strheq ip, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3b5a80 │ │ │ │ ldr r3, [pc, #1668] @ 3b5a84 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -363321,19 +363321,19 @@ │ │ │ │ bne 3b5908 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3b54f8 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3b57b8 │ │ │ │ @@ -363365,23 +363365,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b5aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5468 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -363412,22 +363412,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3b5aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ ldr r0, [pc, #876] @ 3b5aac │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b55ec │ │ │ │ ldr r0, [pc, #836] @ 3b5a98 │ │ │ │ @@ -363443,22 +363443,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3b5ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3b5ab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5860 │ │ │ │ @@ -363475,41 +363475,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3b5ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3b5524 │ │ │ │ ldr r0, [pc, #620] @ 3b5abc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3b583c │ │ │ │ ldr r0, [pc, #592] @ 3b5ac0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5468 │ │ │ │ ldr r3, [pc, #560] @ 3b5ac4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363528,22 +363528,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3b5ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5504 │ │ │ │ ldr r3, [pc, #444] @ 3b5acc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5590 │ │ │ │ ldr r3, [pc, #372] @ 3b5a98 │ │ │ │ @@ -363560,25 +363560,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3b5ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5590 │ │ │ │ ldr r2, [pc, #312] @ 3b5ad4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b55ec │ │ │ │ ldr r2, [pc, #232] @ 3b5a98 │ │ │ │ @@ -363596,77 +363596,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3b5ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ ldr r0, [pc, #188] @ 3b5adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ ldr r0, [pc, #176] @ 3b5ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ ldr r0, [pc, #164] @ 3b5ae4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5504 │ │ │ │ ldr r0, [pc, #148] @ 3b5ae8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5590 │ │ │ │ ldr r0, [pc, #124] @ 3b5aec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5514 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r8, lsl #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r5, pc, r4, r9 @ │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, ror #30 │ │ │ │ + rsbeq ip, r4, ip, lsl #30 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - rsbeq fp, r4, r0, ror #25 │ │ │ │ + rsbeq fp, r4, r0, lsl #25 │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ - rsbeq fp, r4, r0, lsl #26 │ │ │ │ + rsbeq fp, r4, r0, lsr #25 │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ - rsbeq ip, r4, r8, lsl #26 │ │ │ │ - rsbeq ip, r4, r0, asr #26 │ │ │ │ - ldrdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, r4, r8, lsr #25 │ │ │ │ + rsbeq ip, r4, r0, ror #25 │ │ │ │ + rsbeq ip, r4, r0, ror sp │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - strheq ip, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r4, ip, asr fp │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, lsl #21 │ │ │ │ + rsbeq ip, r4, r0, lsr #20 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r4, r8, asr r9 │ │ │ │ - rsbeq fp, r4, r4, asr #20 │ │ │ │ - rsbeq fp, r4, r8, asr #21 │ │ │ │ - strheq ip, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq ip, r4, r4, lsl sl │ │ │ │ - rsbeq ip, r4, ip, asr #18 │ │ │ │ + strdeq ip, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, r4, r4, ror #19 │ │ │ │ + rsbeq fp, r4, r8, ror #20 │ │ │ │ + rsbeq ip, r4, ip, asr sl │ │ │ │ + strheq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r4, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3b6394 │ │ │ │ ldr r3, [pc, #2184] @ 3b6398 │ │ │ │ @@ -363803,19 +363803,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3b6264 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3b5c30 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363859,22 +363859,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3b63c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3b5e5c │ │ │ │ @@ -363901,24 +363901,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3b63c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c00 │ │ │ │ ldr r0, [pc, #1236] @ 3b63cc │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -363941,27 +363941,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3b63d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5b6c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5ba0 │ │ │ │ @@ -363985,22 +363985,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3b63d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5ba0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b60fc │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3b63dc │ │ │ │ cmn r3, #1 │ │ │ │ @@ -364037,22 +364037,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3b63e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5c4c │ │ │ │ ldr r3, [pc, #740] @ 3b63e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6034 │ │ │ │ ldr r3, [pc, #672] @ 3b63b8 │ │ │ │ @@ -364069,23 +364069,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b63ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6034 │ │ │ │ ldr r2, [pc, #616] @ 3b63f0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5db0 │ │ │ │ ldr r2, [pc, #540] @ 3b63b8 │ │ │ │ @@ -364101,45 +364101,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b63f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5b88 │ │ │ │ ldr r0, [pc, #492] @ 3b63f8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3b5e38 │ │ │ │ ldr r0, [pc, #468] @ 3b63fc │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5b6c │ │ │ │ ldr r0, [pc, #440] @ 3b6400 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c00 │ │ │ │ ldr r3, [pc, #408] @ 3b6404 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -364160,39 +364160,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3b6408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5d28 │ │ │ │ ldr r0, [pc, #272] @ 3b640c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5b88 │ │ │ │ ldr r0, [pc, #248] @ 3b6410 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5d28 │ │ │ │ ldr r2, [pc, #224] @ 3b6414 │ │ │ │ ldr r3, [pc, #96] @ 3b6398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -364200,62 +364200,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6390 │ │ │ │ ldr r0, [pc, #192] @ 3b6418 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #172] @ 3b641c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6034 │ │ │ │ ldr r0, [pc, #156] @ 3b6420 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b5c4c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, lsl r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r4, ror #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, pc, ip, ror r2 @ │ │ │ │ ldrdeq r5, [pc], r0 │ │ │ │ addeq r5, pc, r4, asr #2 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, ror #18 │ │ │ │ + rsbeq ip, r4, ip, lsl #18 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq ip, r4, ip, lsr #32 │ │ │ │ + rsbeq fp, r4, ip, asr #31 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - rsbeq ip, r4, ip, lsl #14 │ │ │ │ + rsbeq ip, r4, ip, lsr #13 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r4, r4, asr #6 │ │ │ │ + rsbeq ip, r4, r4, ror #5 │ │ │ │ ldrdeq r4, [pc], r4 @ │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - rsbeq ip, r4, r8, lsr #14 │ │ │ │ + rsbeq ip, r4, r8, asr #13 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r4, r8, ror #9 │ │ │ │ + rsbeq fp, r4, r8, lsl #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq ip, r4, ip, lsr #10 │ │ │ │ - ldrdeq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq ip, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r4, r0, lsl sp │ │ │ │ + rsbeq ip, r4, ip, asr #9 │ │ │ │ + rsbeq ip, r4, r0, ror r5 │ │ │ │ + rsbeq ip, r4, r4, asr r4 │ │ │ │ + strheq fp, [r4], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, lsr #2 │ │ │ │ - rsbeq ip, r4, r4, ror #8 │ │ │ │ - rsbeq ip, r4, r0, asr r1 │ │ │ │ + rsbeq ip, r4, r0, asr #1 │ │ │ │ + rsbeq ip, r4, r4, lsl #8 │ │ │ │ + strdeq ip, [r4], #-0 @ │ │ │ │ strdeq r4, [pc], r0 │ │ │ │ - rsbeq ip, r4, r4, rrx │ │ │ │ - rsbeq fp, r4, r8, lsr #6 │ │ │ │ - rsbeq ip, r4, r8, asr #9 │ │ │ │ + rsbeq ip, r4, r4 │ │ │ │ + rsbeq fp, r4, r8, asr #5 │ │ │ │ + rsbeq ip, r4, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3b6690 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -364313,15 +364313,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3b648c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b650c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1ddc │ │ │ │ b 3b650c │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -364339,15 +364339,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b33f4 │ │ │ │ b 3b6480 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b3724 │ │ │ │ b 3b64f8 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364388,40 +364388,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b66b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b64e8 │ │ │ │ ldr r0, [pc, #56] @ 3b66b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b64e8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ ldrdeq r4, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, r8, asr #19 │ │ │ │ umulleq r4, pc, r0, r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r0, ror r2 │ │ │ │ + rsbeq ip, r4, r8, lsr #3 │ │ │ │ + rsbeq ip, r4, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #500] @ 3b68c8 │ │ │ │ ldr ip, [pc, #500] @ 3b68cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364476,35 +364476,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b67c4 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r6, r6, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6730 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6730 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b67a0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b6794 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b6788 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ b 3b677c │ │ │ │ ldr r3, [pc, #196] @ 3b68dc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6710 │ │ │ │ @@ -364521,27 +364521,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3b68e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6710 │ │ │ │ ldr r0, [pc, #88] @ 3b68ec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6710 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b68f0 │ │ │ │ ldr r1, [pc, #68] @ 3b68f4 │ │ │ │ ldr r0, [pc, #68] @ 3b68f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3b68fc │ │ │ │ @@ -364553,19 +364553,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, r0, lsr r7 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, ip, ror #13 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r0, ror #1 │ │ │ │ - rsbeq ip, r4, r4, lsl #2 │ │ │ │ - rsbseq r6, r8, ip, lsr r8 │ │ │ │ - ldrdeq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, r4, r8, lsl #2 │ │ │ │ + rsbeq ip, r4, r0, lsl #1 │ │ │ │ + rsbeq ip, r4, r4, lsr #1 │ │ │ │ + ldrsbeq r6, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sl, r4, ip, ror r4 │ │ │ │ + rsbeq ip, r4, r8, lsr #1 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 3b6bc0 │ │ │ │ ldr r2, [pc, #680] @ 3b6bc4 │ │ │ │ @@ -364621,35 +364621,35 @@ │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6a08 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6978 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6978 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b69e8 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b69dc │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b69d0 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3b69c4 │ │ │ │ ldr r3, [pc, #376] @ 3b6bd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6af0 │ │ │ │ @@ -364668,22 +364668,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b6be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3b6af8 │ │ │ │ b 3b6958 │ │ │ │ @@ -364707,30 +364707,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b6be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6958 │ │ │ │ ldr r0, [pc, #116] @ 3b6bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6958 │ │ │ │ ldr r0, [pc, #104] @ 3b6bf0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6] │ │ │ │ b 3b6ad8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3b6bf4 │ │ │ │ ldr r1, [pc, #80] @ 3b6bf8 │ │ │ │ ldr r0, [pc, #80] @ 3b6bfc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364743,22 +364743,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r4, lsr #9 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r4, lsl pc │ │ │ │ + strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r8, lsl pc │ │ │ │ - rsbeq fp, r4, r4, asr pc │ │ │ │ - rsbeq fp, r4, ip, lsr #29 │ │ │ │ - rsbseq r6, r8, r4, asr #10 │ │ │ │ - rsbeq sl, r4, r4, ror #3 │ │ │ │ - rsbeq fp, r4, r0, lsl lr │ │ │ │ + strheq fp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r4, ip, asr #28 │ │ │ │ + rsbseq r6, r8, r4, ror #9 │ │ │ │ + rsbeq sl, r4, r4, lsl #3 │ │ │ │ + strheq fp, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3b6fa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364838,15 +364838,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6e1c │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6cdc │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b6cdc │ │ │ │ ldr r3, [pc, #588] @ 3b6fc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364864,38 +364864,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b6fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6c78 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b6d28 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b6d40 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b6d34 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b6d4c │ │ │ │ ldr r3, [pc, #408] @ 3b6fd0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364913,21 +364913,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b6fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6cc0 │ │ │ │ ldr r3, [pc, #288] @ 3b6fd8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364945,43 +364945,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b6fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6cc0 │ │ │ │ ldr r2, [pc, #176] @ 3b6fe0 │ │ │ │ ldr r3, [pc, #120] @ 3b6fac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6f80 │ │ │ │ ldr r0, [pc, #144] @ 3b6fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #128] @ 3b6fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6ea4 │ │ │ │ ldr r0, [pc, #116] @ 3b6fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b6cc0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3b6ff0 │ │ │ │ ldr r1, [pc, #100] @ 3b6ff4 │ │ │ │ ldr r0, [pc, #100] @ 3b6ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3b6ffc │ │ │ │ @@ -364994,26 +364994,26 @@ │ │ │ │ ldrdeq r4, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r4, lsr #3 │ │ │ │ addeq r4, pc, r0, asr #2 │ │ │ │ andeq r3, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r0, asr #27 │ │ │ │ + rsbeq fp, r4, r0, ror #26 │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ - rsbeq fp, r4, ip, ror #24 │ │ │ │ + rsbeq fp, r4, ip, lsl #24 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r0, ror #22 │ │ │ │ + rsbeq fp, r4, r0, lsl #22 │ │ │ │ strdeq r3, [pc], r4 │ │ │ │ - rsbeq fp, r4, r0, lsr #25 │ │ │ │ - strdeq fp, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq fp, r4, r4, asr fp │ │ │ │ - rsbseq r6, r8, ip, asr r1 │ │ │ │ - strdeq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq fp, r4, r8, lsr #20 │ │ │ │ + rsbeq fp, r4, r0, asr #24 │ │ │ │ + @ instruction: 0x0064bb94 │ │ │ │ + strdeq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq r6, [r8], #-12 @ │ │ │ │ + @ instruction: 0x00649d9c │ │ │ │ + rsbeq fp, r4, r8, asr #19 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3b73a4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365093,15 +365093,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b7218 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70d8 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b70d8 │ │ │ │ ldr r3, [pc, #588] @ 3b73bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365119,38 +365119,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b73c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7074 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b7124 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b713c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b7130 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b7148 │ │ │ │ ldr r3, [pc, #408] @ 3b73cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365168,21 +365168,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b73d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70bc │ │ │ │ ldr r3, [pc, #288] @ 3b73d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365200,43 +365200,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b73d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b70bc │ │ │ │ ldr r2, [pc, #176] @ 3b73dc │ │ │ │ ldr r3, [pc, #120] @ 3b73a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b737c │ │ │ │ ldr r0, [pc, #144] @ 3b73e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #128] @ 3b73e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b72a0 │ │ │ │ ldr r0, [pc, #116] @ 3b73e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b70bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3b73ec │ │ │ │ ldr r1, [pc, #100] @ 3b73f0 │ │ │ │ ldr r0, [pc, #100] @ 3b73f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3b73f8 │ │ │ │ @@ -365249,26 +365249,26 @@ │ │ │ │ ldrdeq r3, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r3, pc, r8, lsr #27 │ │ │ │ addeq r3, pc, r4, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0064ba94 │ │ │ │ @ instruction: 0x000039b8 │ │ │ │ - rsbeq fp, r4, r0, lsr #19 │ │ │ │ + rsbeq fp, r4, r0, asr #18 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r4, ror #14 │ │ │ │ + rsbeq fp, r4, r4, lsl #14 │ │ │ │ strdeq r3, [pc], r8 │ │ │ │ - ldrdeq fp, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, r4, r8, lsr #18 │ │ │ │ - rsbeq fp, r4, r8, asr r7 │ │ │ │ - rsbseq r5, r8, r0, ror #26 │ │ │ │ - rsbeq r9, r4, r0, lsl #20 │ │ │ │ - rsbeq fp, r4, ip, lsr #12 │ │ │ │ + rsbeq fp, r4, r4, ror r9 │ │ │ │ + rsbeq fp, r4, r8, asr #17 │ │ │ │ + strdeq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r5, r8, r0, lsl #26 │ │ │ │ + rsbeq r9, r4, r0, lsr #19 │ │ │ │ + rsbeq fp, r4, ip, asr #11 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1420] @ 3b79a0 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ @@ -365346,23 +365346,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1128] @ 3b79c4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b766c │ │ │ │ add r4, r6, #131072 @ 0x20000 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ bl 4175c0 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3b75d0 │ │ │ │ @@ -365398,15 +365398,15 @@ │ │ │ │ bne 3b7738 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7598 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b7598 │ │ │ │ ldr r1, [pc, #916] @ 3b79cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r5 │ │ │ │ @@ -365458,42 +365458,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3b79d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7450 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b7604 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b75f8 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b75ec │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3b75e0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3b74e0 │ │ │ │ ldr r2, [pc, #536] @ 3b79b4 │ │ │ │ @@ -365546,15 +365546,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3b79e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b755c │ │ │ │ ldr r2, [pc, #348] @ 3b79e4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -365576,50 +365576,50 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b79e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b77b0 │ │ │ │ ldr r0, [pc, #208] @ 3b79ec │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7450 │ │ │ │ ldr r0, [pc, #184] @ 3b79f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b766c │ │ │ │ ldr r0, [pc, #164] @ 3b79f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b766c │ │ │ │ ldr r0, [pc, #144] @ 3b79f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b77b0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 3b79fc │ │ │ │ ldr r1, [pc, #120] @ 3b7a00 │ │ │ │ ldr r0, [pc, #120] @ 3b7a04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3b7a08 │ │ │ │ @@ -365627,36 +365627,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq r3, pc, r8, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r3, [pc], r4 │ │ │ │ @ instruction: 0x008f39bc │ │ │ │ - rsbseq r5, r8, r0, lsr ip │ │ │ │ + ldrsbeq r5, [r8], #-176 @ 0xffffff50 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r0, lsr #18 │ │ │ │ + rsbeq fp, r4, r0, asr #17 │ │ │ │ addeq r3, pc, r4, lsl #17 │ │ │ │ - ldrheq r5, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r8, r8, asr sl │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ - ldrdeq fp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r4, r0, ror r6 │ │ │ │ addeq fp, r5, r4, lsr #11 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq fp, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0064b490 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - rsbeq fp, r4, r8, lsl #12 │ │ │ │ + rsbeq fp, r4, r8, lsr #11 │ │ │ │ + strheq fp, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, r4, r0, lsr #8 │ │ │ │ rsbeq fp, r4, ip, lsl r5 │ │ │ │ - rsbeq fp, r4, r0, lsl #9 │ │ │ │ - rsbeq fp, r4, ip, ror r5 │ │ │ │ - rsbeq fp, r4, ip, ror #11 │ │ │ │ - rsbseq r5, r8, r4, ror #14 │ │ │ │ - rsbeq r9, r4, r4, lsl #8 │ │ │ │ - rsbeq fp, r4, r0, lsr r0 │ │ │ │ + rsbeq fp, r4, ip, lsl #11 │ │ │ │ + rsbseq r5, r8, r4, lsl #14 │ │ │ │ + rsbeq r9, r4, r4, lsr #7 │ │ │ │ + ldrdeq sl, [r4], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3264] @ 3b86e4 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -365718,19 +365718,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3b850c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3b7bd4 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -365742,19 +365742,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3b85b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7bd4 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ @@ -365811,30 +365811,30 @@ │ │ │ │ strb r4, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ add sl, sp, #96 @ 0x60 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [pc, #2584] @ 3b86f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -365882,15 +365882,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ orr r3, r3, r9 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [fp, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -365898,15 +365898,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ bl 4175c0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #48] @ 0x30 │ │ │ │ beq 3b7e1c │ │ │ │ @@ -365996,21 +365996,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3b870c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7d3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d34 │ │ │ │ ldr r3, [pc, #1876] @ 3b8700 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -366031,21 +366031,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1784] @ 3b8710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7d34 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ bl 3a9098 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b7d58 │ │ │ │ @@ -366072,21 +366072,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1628] @ 3b8718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7d58 │ │ │ │ ldr r3, [pc, #1612] @ 3b871c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -366108,26 +366108,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #4] │ │ │ │ str r7, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1472] @ 3b8720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3b7cf0 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b8180 │ │ │ │ tst r9, #1073741824 @ 0x40000000 │ │ │ │ bne 3b8478 │ │ │ │ @@ -366269,44 +366269,44 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3b8734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7bfc │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b8338 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3b832c │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3b8320 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3b8314 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ b 3b8308 │ │ │ │ mov r2, #1 │ │ │ │ ldrh r3, [r7, #14] │ │ │ │ mov r1, r2 │ │ │ │ bl 3aa380 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -366338,15 +366338,15 @@ │ │ │ │ bl 3a9b94 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ b 3b81cc │ │ │ │ ldr r0, [pc, #628] @ 3b8738 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3b7cf0 │ │ │ │ mov r1, r9 │ │ │ │ bl 3aacb8 │ │ │ │ b 3b8200 │ │ │ │ ldr r3, [r9, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -366378,32 +366378,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3b8740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7b14 │ │ │ │ ldr r0, [pc, #420] @ 3b8744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7d34 │ │ │ │ ldr r0, [pc, #408] @ 3b8748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7d3c │ │ │ │ ldr r3, [pc, #380] @ 3b873c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7b74 │ │ │ │ @@ -366420,46 +366420,46 @@ │ │ │ │ beq 3b867c │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b874c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7b74 │ │ │ │ ldr r0, [pc, #268] @ 3b8750 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7b14 │ │ │ │ ldr r0, [pc, #244] @ 3b8754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7d58 │ │ │ │ ldr r0, [pc, #228] @ 3b8758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7bfc │ │ │ │ ldr r0, [pc, #216] @ 3b875c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b7b74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #188] @ 3b8760 │ │ │ │ ldr r1, [pc, #188] @ 3b8764 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -366482,40 +366482,40 @@ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addeq r3, pc, r0, lsr #4 │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r0, ror r1 │ │ │ │ - rsbeq fp, r4, r4, ror #1 │ │ │ │ + rsbeq fp, r4, r0, lsl r1 │ │ │ │ + rsbeq fp, r4, r4, lsl #1 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq sl, r4, ip, ror #30 │ │ │ │ + rsbeq sl, r4, ip, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq sl, r4, r0, lsl #29 │ │ │ │ + rsbeq sl, r4, r0, lsr #28 │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ - rsbseq r4, r8, ip, asr #29 │ │ │ │ + rsbseq r4, r8, ip, ror #28 │ │ │ │ bge ff2ab738 <__bss_end__@@Base+0xfe4e2b68> │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - rsbeq sl, r4, r0, asr #23 │ │ │ │ - rsbeq sl, r4, r0, asr #22 │ │ │ │ + rsbeq sl, r4, r0, ror #22 │ │ │ │ + rsbeq sl, r4, r0, ror #21 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq r9, r4, ip, ror lr │ │ │ │ - rsbeq sl, r4, r4, asr #23 │ │ │ │ - strheq sl, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r4, r4, lsr #28 │ │ │ │ - rsbeq sl, r4, r8, lsr sl │ │ │ │ - rsbeq sl, r4, ip, asr #18 │ │ │ │ - rsbeq r9, r4, r4, ror #27 │ │ │ │ - rsbseq r4, r8, r8, asr #20 │ │ │ │ - rsbeq r8, r4, r8, ror #13 │ │ │ │ - rsbseq r4, r8, r0, lsr #20 │ │ │ │ - rsbeq r8, r4, r0, asr #13 │ │ │ │ - rsbeq sl, r4, ip, ror #5 │ │ │ │ + rsbeq r9, r4, ip, lsl lr │ │ │ │ + rsbeq sl, r4, r4, ror #22 │ │ │ │ + rsbeq sl, r4, r4, asr fp │ │ │ │ + rsbeq r9, r4, r8, ror sp │ │ │ │ + rsbeq r9, r4, r4, asr #27 │ │ │ │ + ldrdeq sl, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sl, r4, ip, ror #17 │ │ │ │ + rsbeq r9, r4, r4, lsl #27 │ │ │ │ + rsbseq r4, r8, r8, ror #19 │ │ │ │ + rsbeq r8, r4, r8, lsl #13 │ │ │ │ + rsbseq r4, r8, r0, asr #19 │ │ │ │ + rsbeq r8, r4, r0, ror #12 │ │ │ │ + rsbeq sl, r4, ip, lsl #5 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3b889c │ │ │ │ ldr r4, [pc, #268] @ 3b88a0 │ │ │ │ @@ -366585,18 +366585,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ mov r2, #876 @ 0x36c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ umulleq r2, pc, r4, r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r2, pc, r0, lsr r6 @ │ │ │ │ - @ instruction: 0x0078489c │ │ │ │ - rsbseq r4, r8, r8, ror #16 │ │ │ │ - rsbeq r8, r4, ip, lsl #10 │ │ │ │ - rsbeq sl, r4, r0, lsr r9 │ │ │ │ + rsbseq r4, r8, ip, lsr r8 │ │ │ │ + rsbseq r4, r8, r8, lsl #16 │ │ │ │ + rsbeq r8, r4, ip, lsr #9 │ │ │ │ + ldrdeq sl, [r4], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3b89bc │ │ │ │ ldr r3, [pc, #236] @ 3b89c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -366657,16 +366657,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3b7a0c │ │ │ │ b 3b891c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r4, asr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r2, pc, r0, lsl #10 │ │ │ │ - rsbseq r4, r8, r8, lsl #15 │ │ │ │ - rsbseq r4, r8, r8, asr r7 │ │ │ │ + rsbseq r4, r8, r8, lsr #14 │ │ │ │ + ldrsheq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3924] @ 3b993c │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3920] @ 3b9940 │ │ │ │ @@ -366712,25 +366712,25 @@ │ │ │ │ add fp, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [fp, #664] @ 0x298 │ │ │ │ bne 3b8bfc │ │ │ │ bl 3ad880 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov sl, r0 │ │ │ │ bhi 3b901c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, sl │ │ │ │ add r0, r8, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -367076,15 +367076,15 @@ │ │ │ │ bhi 3b905c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ b 3b8b14 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ b 3b8b14 │ │ │ │ @@ -367107,15 +367107,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -367123,15 +367123,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b9b8c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -367223,30 +367223,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3b9b78 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #924] @ 0x39c │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -367382,45 +367382,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b92ec │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -367429,15 +367429,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3b92ec │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -367446,44 +367446,44 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b92ec │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -367492,15 +367492,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3b92ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b917c │ │ │ │ ldr r3, [pc, #660] @ 3b9988 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -367523,21 +367523,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3b998c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3b9188 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -367559,15 +367559,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r8, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ @@ -367578,15 +367578,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #156] @ 0x9c │ │ │ │ beq 3b9464 │ │ │ │ mov r7, #0 │ │ │ │ @@ -367653,65 +367653,65 @@ │ │ │ │ addeq r2, pc, ip, lsr #8 │ │ │ │ addeq r2, pc, r8, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2ac95c <__bss_end__@@Base+0xfe4e3d8c> │ │ │ │ bge ff2ac958 <__bss_end__@@Base+0xfe4e3d88> │ │ │ │ addeq r2, pc, r4, ror #4 │ │ │ │ - rsbseq r4, r8, ip, lsr #8 │ │ │ │ - rsbseq r4, r8, r4, asr #6 │ │ │ │ - rsbseq r4, r8, r0, lsr #6 │ │ │ │ - rsbseq r4, r8, r4, lsl #4 │ │ │ │ + rsbseq r4, r8, ip, asr #7 │ │ │ │ + rsbseq r4, r8, r4, ror #5 │ │ │ │ + rsbseq r4, r8, r0, asr #5 │ │ │ │ + rsbseq r4, r8, r4, lsr #3 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r3, r8, r4, lsr #24 │ │ │ │ - rsbeq r7, r4, r4, asr #17 │ │ │ │ - @ instruction: 0x0064a390 │ │ │ │ + rsbseq r3, r8, r4, asr #23 │ │ │ │ + rsbeq r7, r4, r4, ror #16 │ │ │ │ + rsbeq sl, r4, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x0064a090 │ │ │ │ + rsbeq sl, r4, r0, lsr r0 │ │ │ │ andeq r2, r0, r0, ror #23 │ │ │ │ - rsbeq r9, r4, r0, asr #26 │ │ │ │ + rsbeq r9, r4, r0, ror #25 │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - rsbeq r9, r4, r0, lsr #21 │ │ │ │ - rsbseq r3, r8, r4, ror #8 │ │ │ │ + rsbeq r9, r4, r0, asr #20 │ │ │ │ + rsbseq r3, r8, r4, lsl #8 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - rsbeq r9, r4, r4, ror #23 │ │ │ │ + rsbeq r9, r4, r4, lsl #23 │ │ │ │ bge ff2ac9b8 <__bss_end__@@Base+0xfe4e3de8> │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbeq r9, r4, r8, asr #4 │ │ │ │ - ldrheq r3, [r8], #-12 @ │ │ │ │ - rsbeq r6, r4, ip, asr sp │ │ │ │ - rsbeq r9, r4, ip, ror #12 │ │ │ │ + rsbeq r9, r4, r8, ror #3 │ │ │ │ + rsbseq r3, r8, ip, asr r0 │ │ │ │ + strdeq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - strheq r9, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r4, r4, asr r8 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r8, r4, r4, lsr #30 │ │ │ │ - @ instruction: 0x00782c90 │ │ │ │ + rsbeq r8, r4, r4, asr #29 │ │ │ │ + rsbseq r2, r8, r0, lsr ip │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strheq r8, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r4, r8, asr sp │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r4, r0, lsr #2 │ │ │ │ - strheq r9, [r4], #-12 @ │ │ │ │ + rsbeq r9, r4, r0, asr #1 │ │ │ │ + rsbeq r9, r4, ip, asr r0 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - rsbseq r2, r8, r8, lsl #20 │ │ │ │ - rsbeq r9, r4, r0, lsl #5 │ │ │ │ + rsbseq r2, r8, r8, lsr #19 │ │ │ │ + rsbeq r9, r4, r0, lsr #4 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - strheq r9, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r4, r0, asr r2 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq r9, r4, r0, ror #1 │ │ │ │ + rsbeq r9, r4, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ - rsbeq r6, r4, r8, lsl r5 │ │ │ │ - rsbeq r8, r4, r0, asr #17 │ │ │ │ + strheq r6, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r8, r4, r0, ror #16 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r4, r8, asr ip │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -367768,25 +367768,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-440] @ 3b9994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9238 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba69c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ @@ -367821,27 +367821,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-652] @ 3b999c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9124 │ │ │ │ mov r7, r4 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #156] @ 0x9c │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ strh r5, [r3] │ │ │ │ @@ -367944,19 +367944,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bab00 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -367975,19 +367975,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb16c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8bb8 │ │ │ │ ldr r3, [pc, #-1264] @ 3b99a4 │ │ │ │ @@ -368010,22 +368010,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1376] @ 3b99a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8bb8 │ │ │ │ ldr r1, [pc, #-1388] @ 3b99ac │ │ │ │ b 3b8b70 │ │ │ │ ldr r3, [pc, #-1392] @ 3b99b0 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -368043,22 +368043,22 @@ │ │ │ │ beq 3ba94c │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1496] @ 3b99b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8a74 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ str r5, [fp, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba578 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368132,15 +368132,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -368152,15 +368152,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -368253,22 +368253,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2316] @ 3b99c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9d98 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac1a4 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -368337,21 +368337,21 @@ │ │ │ │ beq 3bb0d0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2640] @ 3b99d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8cb8 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba000 │ │ │ │ b 3ba018 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -368401,44 +368401,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2884] @ 3b99dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8c78 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b9fd4 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3b9fc8 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3b9fbc │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3b9fb0 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r5, [fp, #684] @ 0x2ac │ │ │ │ b 3b9fa4 │ │ │ │ ldr r3, [pc, #-2992] @ 3b99e0 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368466,37 +368466,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3b99e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9164 │ │ │ │ ldr r0, [pc, #-3180] @ 3b99e8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9124 │ │ │ │ orrs r3, r7, r5 │ │ │ │ bne 3b916c │ │ │ │ b 3b96ec │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ mov r4, r6 │ │ │ │ @@ -368532,22 +368532,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3388] @ 3b99f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9b64 │ │ │ │ ldr r3, [pc, #-3400] @ 3b99f8 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8fec │ │ │ │ @@ -368564,22 +368564,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3508] @ 3b99fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8fec │ │ │ │ ldr r3, [pc, #-3520] @ 3b9a00 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8f6c │ │ │ │ @@ -368596,22 +368596,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3628] @ 3b9a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8f6c │ │ │ │ ldr r1, [pc, #-3640] @ 3b9a08 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b8f24 │ │ │ │ @@ -368630,28 +368630,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3780] @ 3b9a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3b8f24 │ │ │ │ @@ -368666,26 +368666,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb0e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #684] @ 0x2ac │ │ │ │ b 3b9e1c │ │ │ │ ldr r0, [pc, #-3908] @ 3b9a10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8a74 │ │ │ │ bl 3ac27c │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3ba348 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ @@ -368707,15 +368707,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb258 │ │ │ │ ldr r0, [pc, #-4012] @ 3b9a20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3ba018 │ │ │ │ mvn r4, #0 │ │ │ │ b 3b8bb8 │ │ │ │ ldr r3, [pc, #2392] @ 3bb348 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -368736,21 +368736,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2296] @ 3bb354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8bb4 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3ba234 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba018 │ │ │ │ @@ -368771,15 +368771,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb258 │ │ │ │ ldr r0, [pc, #2192] @ 3bb35c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba9d4 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r7 │ │ │ │ b 3b9c40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -368807,24 +368807,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2016] @ 3bb364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9ddc │ │ │ │ ldr r2, [pc, #2004] @ 3bb368 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bad38 │ │ │ │ @@ -368847,24 +368847,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3bb36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3bacbc │ │ │ │ @@ -368891,15 +368891,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb254 │ │ │ │ ldr r0, [pc, #1732] @ 3bb370 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r4, #2 │ │ │ │ b 3ba9d4 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3bac44 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3ba018 │ │ │ │ @@ -368919,19 +368919,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb258 │ │ │ │ ldr r0, [pc, #1624] @ 3bb374 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba9d4 │ │ │ │ ldr r0, [pc, #1608] @ 3bb378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b917c │ │ │ │ cmp r7, #1 │ │ │ │ beq 3bb0c0 │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3ba250 │ │ │ │ mov r3, #2 │ │ │ │ @@ -368956,22 +368956,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3bb380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r3] │ │ │ │ lsr r9, r8, #18 │ │ │ │ @@ -369011,15 +369011,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -369034,15 +369034,15 @@ │ │ │ │ str r9, [sp, #28] │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r7, #17 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1180] @ 3bb388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba1f8 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba018 │ │ │ │ @@ -369063,36 +369063,36 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb258 │ │ │ │ ldr r0, [pc, #1072] @ 3bb38c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba9d4 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #1048] @ 3bb390 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, r5, #16 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r2, r7, #17 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba1f8 │ │ │ │ ldr r0, [pc, #992] @ 3bb394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8c78 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, r8, #19 │ │ │ │ @@ -369108,64 +369108,64 @@ │ │ │ │ b 3bae20 │ │ │ │ ldr r0, [pc, #916] @ 3bb398 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9238 │ │ │ │ ldrd r0, [sp, #160] @ 0xa0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #872] @ 3bb39c │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9164 │ │ │ │ ldr r0, [pc, #848] @ 3bb3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9d98 │ │ │ │ ldr r0, [pc, #836] @ 3bb3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8bb8 │ │ │ │ ldr r0, [pc, #824] @ 3bb3a8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba8d4 │ │ │ │ ldr r0, [pc, #800] @ 3bb3ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9b64 │ │ │ │ ldr r0, [pc, #784] @ 3bb3b0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8fec │ │ │ │ ldr r0, [pc, #768] @ 3bb3b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8f6c │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3bac44 │ │ │ │ b 3bacd0 │ │ │ │ ldr r0, [pc, #736] @ 3bb3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8cb8 │ │ │ │ ldr r3, [pc, #632] @ 3bb360 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba924 │ │ │ │ @@ -369183,24 +369183,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 3bb3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba924 │ │ │ │ ldr r3, [pc, #492] @ 3bb360 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9e58 │ │ │ │ @@ -369217,80 +369217,80 @@ │ │ │ │ beq 3bb29c │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3bb3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9e58 │ │ │ │ ldr r0, [pc, #456] @ 3bb3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b8bb4 │ │ │ │ ldr r0, [pc, #444] @ 3bb3c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9ddc │ │ │ │ ldr r0, [pc, #420] @ 3bb3cc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bac28 │ │ │ │ ldr r0, [pc, #392] @ 3bb3d0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3badd4 │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3bb3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba9d4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #308] @ 3bb3d8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3b9e58 │ │ │ │ ldr r0, [pc, #284] @ 3bb3dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ba924 │ │ │ │ ldr r3, [pc, #260] @ 3bb3e0 │ │ │ │ ldr r1, [pc, #260] @ 3bb3e4 │ │ │ │ ldr r0, [pc, #260] @ 3bb3e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 3bb3ec │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -369316,60 +369316,60 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1008 @ 0x3f0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r8, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x00648794 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, r4, r8, asr fp │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq r7, r4, r8, lsl #17 │ │ │ │ + rsbeq r7, r4, r8, lsr #16 │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - rsbeq r8, r4, r0, lsl #15 │ │ │ │ - ldrdeq r8, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, r4, r8, ror #18 │ │ │ │ - rsbeq r8, r4, r8, lsl #22 │ │ │ │ + rsbeq r8, r4, r0, lsr #14 │ │ │ │ + rsbeq r8, r4, r8, ror r9 │ │ │ │ + rsbeq r8, r4, r8, lsl #18 │ │ │ │ + rsbeq r8, r4, r8, lsr #21 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r8, r4, r8, lsr #13 │ │ │ │ + rsbeq r8, r4, r8, asr #12 │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - strdeq r8, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, r4, r8, lsr #14 │ │ │ │ - rsbeq r8, r4, r4, lsr r6 │ │ │ │ - rsbeq r8, r4, r0, ror #6 │ │ │ │ - rsbeq r8, r4, r4, asr #17 │ │ │ │ - rsbeq r8, r4, ip, ror r7 │ │ │ │ - rsbeq r8, r4, r8, lsr r6 │ │ │ │ - rsbeq r8, r4, r0, ror #21 │ │ │ │ - strheq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r4, r0, lsl #19 │ │ │ │ - rsbeq r8, r4, r8, lsl #20 │ │ │ │ - strheq r8, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, r4, r4, lsr #5 │ │ │ │ - rsbeq r7, r4, r8, lsr #5 │ │ │ │ - rsbeq r7, r4, r0, lsr #4 │ │ │ │ - rsbeq r8, r4, r0, lsr #1 │ │ │ │ - rsbeq r7, r4, ip, asr r2 │ │ │ │ - rsbeq r8, r4, r0, ror #3 │ │ │ │ - rsbeq r8, r4, r8, ror #4 │ │ │ │ - strdeq r8, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r7, r4, r4, asr #3 │ │ │ │ - rsbeq r7, r4, r8, lsr #3 │ │ │ │ - rsbseq r1, r8, ip, lsl #28 │ │ │ │ - rsbeq r5, r4, ip, lsr #21 │ │ │ │ - ldrdeq r7, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00648598 │ │ │ │ + rsbeq r8, r4, r8, asr #13 │ │ │ │ + ldrdeq r8, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, r4, r0, lsl #6 │ │ │ │ + rsbeq r8, r4, r4, ror #16 │ │ │ │ + rsbeq r8, r4, ip, lsl r7 │ │ │ │ + ldrdeq r8, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, r4, r0, lsl #21 │ │ │ │ + rsbeq r5, r4, ip, asr sp │ │ │ │ + rsbeq r8, r4, r0, lsr #18 │ │ │ │ + rsbeq r8, r4, r8, lsr #19 │ │ │ │ + rsbeq r8, r4, r0, asr r8 │ │ │ │ + rsbeq r8, r4, r4, asr #4 │ │ │ │ + rsbeq r7, r4, r8, asr #4 │ │ │ │ + rsbeq r7, r4, r0, asr #3 │ │ │ │ + rsbeq r8, r4, r0, asr #32 │ │ │ │ + strdeq r7, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r4, r0, lsl #3 │ │ │ │ + rsbeq r8, r4, r8, lsl #4 │ │ │ │ + @ instruction: 0x00648898 │ │ │ │ + rsbeq r7, r4, r4, ror #2 │ │ │ │ + rsbeq r7, r4, r8, asr #2 │ │ │ │ + rsbseq r1, r8, ip, lsr #27 │ │ │ │ + rsbeq r5, r4, ip, asr #20 │ │ │ │ + rsbeq r7, r4, r8, ror r6 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r1, r8, r8, ror #27 │ │ │ │ - rsbeq r5, r4, r4, lsl #21 │ │ │ │ - rsbeq r8, r4, r0, ror #10 │ │ │ │ + rsbseq r1, r8, r8, lsl #27 │ │ │ │ + rsbeq r5, r4, r4, lsr #20 │ │ │ │ + rsbeq r8, r4, r0, lsl #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrheq r1, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r4, ip, asr sl │ │ │ │ - rsbeq r8, r4, r8, lsr #10 │ │ │ │ + rsbseq r1, r8, ip, asr sp │ │ │ │ + strdeq r5, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r4, r8, asr #9 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3b89d0 │ │ │ │ │ │ │ │ 003bb420 : │ │ │ │ @@ -369440,37 +369440,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bb590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb470 │ │ │ │ ldr r0, [pc, #48] @ 3bb594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb470 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, ip, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, ip, asr #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r8, ror r9 @ │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r4, ror #12 │ │ │ │ - rsbeq r8, r4, r8, ror r6 │ │ │ │ + rsbeq r8, r4, r4, lsl #12 │ │ │ │ + rsbeq r8, r4, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3bb6d4 │ │ │ │ ldr r3, [pc, #288] @ 3bb6d8 │ │ │ │ @@ -369526,40 +369526,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3bb6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb5f4 │ │ │ │ ldr r0, [pc, #52] @ 3bb6f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb5f4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r0, ror r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, ip, asr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r8, lsr #16 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r0, asr #10 │ │ │ │ - rsbeq r8, r4, r4, ror #10 │ │ │ │ + rsbeq r8, r4, r0, ror #9 │ │ │ │ + rsbeq r8, r4, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3bbaa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3bbaac │ │ │ │ @@ -369684,22 +369684,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3bbacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb754 │ │ │ │ mov r0, r8 │ │ │ │ bl 3a8da8 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -369723,22 +369723,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3bbad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb834 │ │ │ │ ldr r1, [pc, #260] @ 3bbad8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3bb7e4 │ │ │ │ ldr r1, [pc, #220] @ 3bbac4 │ │ │ │ @@ -369755,63 +369755,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3bbadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7e4 │ │ │ │ ldr r0, [pc, #124] @ 3bbae0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb754 │ │ │ │ ldr r0, [pc, #108] @ 3bbae4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7e4 │ │ │ │ ldr r0, [pc, #80] @ 3bbae8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bb834 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, ip, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r0, asr #13 │ │ │ │ addeq pc, lr, r0, ror #11 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, ip, lsr #6 │ │ │ │ + rsbeq r8, r4, ip, asr #5 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq r8, r4, r4, ror #6 │ │ │ │ + rsbeq r8, r4, r4, lsl #6 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r8, r4, r4, asr r2 │ │ │ │ - rsbeq r8, r4, ip, lsl r2 │ │ │ │ - rsbeq r8, r4, ip, ror #4 │ │ │ │ - rsbeq r8, r4, r8, asr #5 │ │ │ │ + strdeq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ + strheq r8, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r4, ip, lsl #4 │ │ │ │ + rsbeq r8, r4, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369863,50 +369863,50 @@ │ │ │ │ bne 3bbbfc │ │ │ │ ldrb r3, [r5, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb78 │ │ │ │ ldr r0, [r5, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bbb78 │ │ │ │ ldr r0, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r6, [r5, #684] @ 0x2ac │ │ │ │ b 3bbb9c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bbbc0 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bbbb4 │ │ │ │ ldr r0, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bbba8 │ │ │ │ ldr r3, [pc, #28] @ 3bbc5c │ │ │ │ ldr r1, [pc, #28] @ 3bbc60 │ │ │ │ ldr r0, [pc, #28] @ 3bbc64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3bbc68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, lsr #9 │ │ │ │ - rsbeq r5, r4, r8, asr #2 │ │ │ │ - rsbeq r6, r4, r4, ror sp │ │ │ │ + rsbseq r1, r8, r8, asr #8 │ │ │ │ + rsbeq r5, r4, r8, ror #1 │ │ │ │ + rsbeq r6, r4, r4, lsl sp │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003bbc6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -369988,21 +369988,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3bbec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bbcf4 │ │ │ │ ldr r1, [pc, #224] @ 3bbecc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b24c4 │ │ │ │ @@ -370027,46 +370027,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3bbed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bbcf0 │ │ │ │ ldr r0, [pc, #80] @ 3bbed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bbcf0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3bbedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bbcf4 │ │ │ │ umulleq pc, lr, r4, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r0, ror r1 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r8, lsr #2 │ │ │ │ - rsbseq r1, r8, ip, lsr #7 │ │ │ │ + rsbseq r1, r8, ip, asr #6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r1, r8, r0, lsl #6 │ │ │ │ + rsbeq r7, r4, r8, asr pc │ │ │ │ + rsbseq r1, r8, r0, lsr #5 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r7, r4, ip, ror #30 │ │ │ │ - rsbeq r7, r4, ip, lsr #31 │ │ │ │ - rsbeq r7, r4, r8, lsr #30 │ │ │ │ + rsbeq r7, r4, ip, lsl #30 │ │ │ │ + rsbeq r7, r4, ip, asr #30 │ │ │ │ + rsbeq r7, r4, r8, asr #29 │ │ │ │ │ │ │ │ 003bbee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3bbf6c │ │ │ │ @@ -370219,36 +370219,36 @@ │ │ │ │ bne 3bc15c │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc0c4 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bc0c4 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3bc130 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3bc124 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3bc118 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3bc10c │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a8814 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -370274,28 +370274,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bc2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbfe8 │ │ │ │ ldr r0, [pc, #96] @ 3bc2b4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbfe8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3bc2b8 │ │ │ │ ldr r1, [pc, #72] @ 3bc2bc │ │ │ │ ldr r0, [pc, #72] @ 3bc2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370309,19 +370309,19 @@ │ │ │ │ addeq lr, lr, r8, asr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq lr, lr, r0, lsl #28 │ │ │ │ addeq lr, lr, r8, asr sp │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r8, lsr ip │ │ │ │ - rsbeq r7, r4, r0, ror #24 │ │ │ │ - rsbseq r0, r8, r8, ror lr │ │ │ │ - rsbeq r4, r4, r8, lsl fp │ │ │ │ - rsbeq r6, r4, r4, asr #14 │ │ │ │ + ldrdeq r7, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r4, r0, lsl #24 │ │ │ │ + rsbseq r0, r8, r8, lsl lr │ │ │ │ + strheq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r6, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003bc2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -370411,26 +370411,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3bc724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc47c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc5e4 │ │ │ │ ldr r2, [pc, #676] @ 3bc728 │ │ │ │ ldr r3, [pc, #628] @ 3bc6fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -370468,23 +370468,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3bc730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc378 │ │ │ │ ldr r3, [pc, #480] @ 3bc734 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -370503,26 +370503,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3bc738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc384 │ │ │ │ ldr r2, [pc, #336] @ 3bc73c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc47c │ │ │ │ ldr r2, [pc, #284] @ 3bc71c │ │ │ │ @@ -370539,83 +370539,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3bc740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc47c │ │ │ │ ldr r0, [pc, #196] @ 3bc744 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc384 │ │ │ │ ldr r0, [pc, #168] @ 3bc748 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc47c │ │ │ │ ldr r0, [pc, #136] @ 3bc74c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc378 │ │ │ │ ldr r0, [pc, #120] @ 3bc750 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc47c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r4, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r8, r0, ror #16 │ │ │ │ + rsbseq ip, r8, r0, lsl #16 │ │ │ │ addeq lr, lr, r4, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, r5, r4, lsl #27 │ │ │ │ umulleq lr, lr, r8, sl @ │ │ │ │ addeq r0, r7, r4, lsl sp │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r0, lsl #24 │ │ │ │ + rsbeq r7, r4, r0, lsr #23 │ │ │ │ addeq lr, lr, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r7, r4, r4, lsr #19 │ │ │ │ + rsbeq r7, r4, r4, asr #18 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - strdeq r7, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00647994 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - rsbeq r7, r4, r0, asr #21 │ │ │ │ - rsbeq r7, r4, r0, lsr #19 │ │ │ │ - strdeq r7, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x0064789c │ │ │ │ - strdeq r7, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r4, r0, ror #20 │ │ │ │ + rsbeq r7, r4, r0, asr #18 │ │ │ │ + @ instruction: 0x00647a9c │ │ │ │ + rsbeq r7, r4, ip, lsr r8 │ │ │ │ + @ instruction: 0x00647994 │ │ │ │ │ │ │ │ 003bc754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3bca80 │ │ │ │ @@ -370682,27 +370682,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3bcaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc8c4 │ │ │ │ ldr r2, [pc, #480] @ 3bca94 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc990 │ │ │ │ mov r5, #0 │ │ │ │ @@ -370744,22 +370744,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bcab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc7f4 │ │ │ │ ldr r2, [pc, #284] @ 3bcab4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc8c0 │ │ │ │ ldr r2, [pc, #240] @ 3bca9c │ │ │ │ @@ -370776,69 +370776,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3bcab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc8c0 │ │ │ │ ldr r0, [pc, #148] @ 3bcabc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc8c0 │ │ │ │ ldr r0, [pc, #120] @ 3bcac0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc8c4 │ │ │ │ ldr r0, [pc, #84] @ 3bcac4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bc7f4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0078c390 │ │ │ │ umulleq lr, lr, r4, r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, lr, r8, ror r6 │ │ │ │ addeq r0, r7, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r4, asr #20 │ │ │ │ + rsbeq r7, r4, r4, ror #19 │ │ │ │ addeq lr, lr, r8, asr r5 │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - rsbeq r7, r4, r0, lsl #17 │ │ │ │ + rsbeq r7, r4, r0, lsr #16 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - rsbeq r7, r4, ip, ror #18 │ │ │ │ - strheq r7, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r7, r4, ip, ror #17 │ │ │ │ - rsbeq r7, r4, ip, lsl #16 │ │ │ │ + rsbeq r7, r4, ip, lsl #18 │ │ │ │ + rsbeq r7, r4, ip, asr r9 │ │ │ │ + rsbeq r7, r4, ip, lsl #17 │ │ │ │ + rsbeq r7, r4, ip, lsr #15 │ │ │ │ │ │ │ │ 003bcac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -370854,15 +370854,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #664] @ 3bcda8 │ │ │ │ ldr r3, [pc, #664] @ 3bcdac │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #660] @ 3bcdb0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #648] @ 3bcdb4 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -370908,112 +370908,112 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #472] @ 3bcdc4 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 253288 │ │ │ │ ldr r3, [pc, #252] @ 3bcdc8 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3bccf8 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3a9ab8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3a9ab8 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3abc94 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #116] @ 3bcdcc │ │ │ │ ldr r2, [pc, #116] @ 3bcdd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 3bcdd4 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d10 │ │ │ │ mov r0, r8 │ │ │ │ @@ -371026,81 +371026,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9d30 │ │ │ │ @ instruction: 0xffff51e8 │ │ │ │ @ instruction: 0xffff6a50 │ │ │ │ - @ instruction: 0x00780394 │ │ │ │ - rsbeq sp, r2, r8, asr r5 │ │ │ │ - rsbeq r6, r2, r0, lsr r7 │ │ │ │ + rsbseq r0, r8, r4, lsr r3 │ │ │ │ + strdeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r6, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 003bcdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bceb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3bced8 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3bcec0 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3a9b58 │ │ │ │ @@ -371233,38 +371233,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3bd320 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3bd050 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd3a8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3bd038 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371272,19 +371272,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd430 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bd02c │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371292,19 +371292,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd4b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bd020 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371312,19 +371312,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd5c8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bd014 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371332,19 +371332,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd540 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bd008 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371352,36 +371352,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3bd7b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd650 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3bcffc │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 58ebf8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #1196] @ 3bd7b4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 3bd074 │ │ │ │ ldr r3, [pc, #1168] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd0e0 │ │ │ │ ldr r3, [pc, #1152] @ 3bd7bc │ │ │ │ @@ -371398,24 +371398,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3bd7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd0e0 │ │ │ │ ldr r3, [pc, #1032] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd12c │ │ │ │ ldr r3, [pc, #1016] @ 3bd7bc │ │ │ │ @@ -371432,24 +371432,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3bd7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd12c │ │ │ │ ldr r3, [pc, #896] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd17c │ │ │ │ ldr r3, [pc, #880] @ 3bd7bc │ │ │ │ @@ -371466,24 +371466,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3bd7cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd17c │ │ │ │ ldr r3, [pc, #760] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1cc │ │ │ │ ldr r3, [pc, #744] @ 3bd7bc │ │ │ │ @@ -371500,24 +371500,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3bd7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd1cc │ │ │ │ ldr r3, [pc, #624] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd26c │ │ │ │ ldr r3, [pc, #608] @ 3bd7bc │ │ │ │ @@ -371534,24 +371534,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3bd7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd26c │ │ │ │ ldr r3, [pc, #488] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd21c │ │ │ │ ldr r3, [pc, #472] @ 3bd7bc │ │ │ │ @@ -371568,24 +371568,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3bd7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd21c │ │ │ │ ldr r3, [pc, #352] @ 3bd7b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd2bc │ │ │ │ ldr r3, [pc, #336] @ 3bd7bc │ │ │ │ @@ -371602,111 +371602,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bd7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd2bc │ │ │ │ ldr r0, [pc, #256] @ 3bd7e0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd0e0 │ │ │ │ ldr r0, [pc, #232] @ 3bd7e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd12c │ │ │ │ ldr r0, [pc, #208] @ 3bd7e8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd2bc │ │ │ │ ldr r0, [pc, #184] @ 3bd7ec │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd17c │ │ │ │ ldr r0, [pc, #160] @ 3bd7f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd26c │ │ │ │ ldr r0, [pc, #136] @ 3bd7f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd1cc │ │ │ │ ldr r0, [pc, #112] @ 3bd7f8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd21c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r8, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, ip, lsr lr │ │ │ │ addeq sp, lr, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r4, ip, rrx │ │ │ │ - rsbeq r4, r4, r4, ror #31 │ │ │ │ - rsbeq r4, r4, ip, asr pc │ │ │ │ - ldrdeq r4, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r4, ip, asr #28 │ │ │ │ - rsbeq r4, r4, r4, asr #27 │ │ │ │ - rsbeq r4, r4, ip, lsr sp │ │ │ │ - rsbeq r4, r4, r8, lsl #27 │ │ │ │ - rsbeq r4, r4, ip, ror #26 │ │ │ │ - rsbeq r4, r4, r0, asr sp │ │ │ │ - rsbeq r4, r4, r4, lsr sp │ │ │ │ - rsbeq r4, r4, r8, lsl sp │ │ │ │ - strdeq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r4, r4, r0, ror #25 │ │ │ │ + rsbeq r5, r4, ip │ │ │ │ + rsbeq r4, r4, r4, lsl #31 │ │ │ │ + strdeq r4, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r4, r4, ror lr │ │ │ │ + rsbeq r4, r4, ip, ror #27 │ │ │ │ + rsbeq r4, r4, r4, ror #26 │ │ │ │ + ldrdeq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #26 │ │ │ │ + rsbeq r4, r4, ip, lsl #26 │ │ │ │ + strdeq r4, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r4, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r4, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00644c9c │ │ │ │ + rsbeq r4, r4, r0, lsl #25 │ │ │ │ │ │ │ │ 003bd7fc : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3cae40 │ │ │ │ │ │ │ │ 003bd808 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca9ac │ │ │ │ ldr r0, [pc, #4] @ 3bd820 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r9, r8, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3bd950 │ │ │ │ ldr r1, [pc, #276] @ 3bd954 │ │ │ │ @@ -371762,37 +371762,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd874 │ │ │ │ ldr r0, [pc, #48] @ 3bd974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd874 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r8, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, r8, asr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq sp, lr, ip, r5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, r4, ip, lsl pc │ │ │ │ + @ instruction: 0x00641e94 │ │ │ │ + strheq r1, [r4], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3bda8c │ │ │ │ ldr r1, [pc, #252] @ 3bda90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -371841,37 +371841,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bdaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd9c8 │ │ │ │ ldr r0, [pc, #48] @ 3bdab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bd9c8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq sp, lr, r4, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, r4, ror r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, lr, r4, asr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, asr #29 │ │ │ │ - strdeq r1, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r4, r4, ror #28 │ │ │ │ + @ instruction: 0x00641e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ec28 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -371922,35 +371922,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #236] @ 3bdc94 │ │ │ │ ldr r1, [pc, #236] @ 3bdc98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #204] @ 3bdc9c │ │ │ │ ldr r1, [pc, #204] @ 3bdca0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #172] @ 3bdca4 │ │ │ │ ldr r3, [pc, #172] @ 3bdca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3bdcac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -371969,40 +371969,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r0, ror #31 │ │ │ │ - rsbeq ip, r1, ip, asr #8 │ │ │ │ - rsbeq r4, r6, ip, ror #13 │ │ │ │ - rsbeq ip, r1, ip, asr #8 │ │ │ │ - rsbeq ip, r1, r4, ror #8 │ │ │ │ - strdeq ip, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, r2, r4, asr #17 │ │ │ │ + rsbseq sl, r9, r0, lsl #31 │ │ │ │ + rsbeq ip, r1, ip, ror #7 │ │ │ │ + rsbeq r4, r6, ip, lsl #13 │ │ │ │ + rsbeq ip, r1, ip, ror #7 │ │ │ │ + rsbeq ip, r1, r4, lsl #8 │ │ │ │ + @ instruction: 0x0062c690 │ │ │ │ + rsbeq r5, r2, r4, ror #16 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ ldrdeq r9, [r8], ip │ │ │ │ addeq r2, sp, r0, lsr #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - strdeq r6, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0064679c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3bdf34 │ │ │ │ @@ -372068,23 +372068,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3bdf60 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdd40 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bdd40 │ │ │ │ ldr r2, [pc, #328] @ 3bdf64 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372103,15 +372103,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3bdf68 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bddf4 │ │ │ │ ldr r2, [pc, #224] @ 3bdf6c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -372131,54 +372131,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3bdf70 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bddf4 │ │ │ │ ldr r0, [pc, #120] @ 3bdf74 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdd40 │ │ │ │ ldr r0, [pc, #104] @ 3bdf78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdd40 │ │ │ │ ldr r0, [pc, #88] @ 3bdf7c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdd40 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r0, asr #2 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ ldrdeq sp, [lr], r8 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r8, ror ip │ │ │ │ + rsbeq r1, r4, r8, lsl ip │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - rsbeq r1, r4, r8, ror #22 │ │ │ │ - andeq r2, r0, r8, lsl r2 │ │ │ │ - rsbeq r1, r4, r0, lsl ip │ │ │ │ - rsbeq r1, r4, r4, asr #24 │ │ │ │ - rsbeq r1, r4, r8, lsr #23 │ │ │ │ rsbeq r1, r4, r8, lsl #22 │ │ │ │ + andeq r2, r0, r8, lsl r2 │ │ │ │ + strheq r1, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r4, r4, ror #23 │ │ │ │ + rsbeq r1, r4, r8, asr #22 │ │ │ │ + rsbeq r1, r4, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3be274 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3be278 │ │ │ │ @@ -372244,23 +372244,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3be294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdff0 │ │ │ │ ldr r3, [pc, #432] @ 3be284 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -372284,22 +372284,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3be29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdff8 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -372331,59 +372331,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3be2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdff8 │ │ │ │ ldr r0, [pc, #116] @ 3be2a8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdff8 │ │ │ │ ldr r0, [pc, #92] @ 3be2ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdff0 │ │ │ │ ldr r0, [pc, #80] @ 3be2b0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bdff8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r8, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, lr, r0, ror #28 │ │ │ │ addeq ip, lr, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00641b94 │ │ │ │ + rsbeq r1, r4, r4, lsr fp │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r1, r4, ip, lsl sl │ │ │ │ - andeq r3, r0, r4, lsl #12 │ │ │ │ - strheq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r4, ip, ror r9 │ │ │ │ - rsbeq r1, r4, r0, asr sl │ │ │ │ strheq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + andeq r3, r0, r4, lsl #12 │ │ │ │ + rsbeq r1, r4, r8, asr r9 │ │ │ │ + rsbeq r1, r4, ip, lsl r9 │ │ │ │ + strdeq r1, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, r4, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3be5ec │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3be5f0 │ │ │ │ @@ -372449,23 +372449,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3be60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be32c │ │ │ │ ldr r3, [pc, #500] @ 3be5fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be488 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -372515,22 +372515,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3be618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be414 │ │ │ │ ldr r3, [pc, #272] @ 3be61c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3be438 │ │ │ │ ldr r3, [pc, #228] @ 3be604 │ │ │ │ @@ -372546,68 +372546,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3be620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be438 │ │ │ │ ldr r0, [pc, #156] @ 3be624 │ │ │ │ ldr r1, [pc, #100] @ 3be5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3be5e8 │ │ │ │ ldr r0, [pc, #124] @ 3be628 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #108] @ 3be62c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be414 │ │ │ │ ldr r0, [pc, #88] @ 3be630 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be438 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r4, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, lr, r4, lsr fp │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, asr #19 │ │ │ │ + rsbeq r1, r4, ip, ror #18 │ │ │ │ addeq ip, lr, r4, ror #19 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r1, r4, r0, ror #15 │ │ │ │ + rsbeq r1, r4, r0, lsl #15 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r1, r4, r8, asr #15 │ │ │ │ + rsbeq r1, r4, r8, ror #14 │ │ │ │ umulleq ip, lr, ip, r8 │ │ │ │ - rsbeq r1, r4, r4, ror #16 │ │ │ │ - rsbeq r1, r4, r0, asr r7 │ │ │ │ - rsbeq r1, r4, ip, lsr #15 │ │ │ │ + rsbeq r1, r4, r4, lsl #16 │ │ │ │ + strdeq r1, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r4, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3be6b0 │ │ │ │ ldr r7, [pc, #100] @ 3be6b4 │ │ │ │ ldr r6, [pc, #100] @ 3be6b8 │ │ │ │ @@ -372617,31 +372617,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 4186a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 41742c │ │ │ │ - rsbseq sl, r9, r4, lsl r5 │ │ │ │ - rsbeq fp, r2, ip, ror #24 │ │ │ │ - rsbeq r4, r2, r4, asr #28 │ │ │ │ + ldrheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq fp, r2, ip, lsl #24 │ │ │ │ + rsbeq r4, r2, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3be76c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -372649,25 +372649,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3be770 │ │ │ │ ldr r1, [pc, #136] @ 3be774 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #116] @ 3be778 │ │ │ │ ldr r1, [pc, #116] @ 3be77c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3be780 │ │ │ │ ldr r2, [pc, #84] @ 3be784 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -372678,21 +372678,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079a490 │ │ │ │ - rsbeq r5, r4, ip, ror sp │ │ │ │ - rsbeq r4, r3, r0, lsr r9 │ │ │ │ - ldrdeq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, r6, r0, ror fp │ │ │ │ - rsbeq lr, r3, r0, rrx │ │ │ │ - rsbeq ip, r3, r0, ror r0 │ │ │ │ + rsbseq sl, r9, r0, lsr r4 │ │ │ │ + rsbeq r5, r4, ip, lsl sp │ │ │ │ + ldrdeq r4, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, r1, r0, ror r8 │ │ │ │ + rsbeq r3, r6, r0, lsl fp │ │ │ │ + rsbeq lr, r3, r0 │ │ │ │ + rsbeq ip, r3, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3be8c4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372706,15 +372706,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #240] @ 3be8d8 │ │ │ │ ldr r3, [pc, #240] @ 3be8dc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372751,40 +372751,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be800 │ │ │ │ ldr r0, [pc, #60] @ 3be8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be800 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, asr #7 │ │ │ │ + rsbseq sl, r9, r4, ror #6 │ │ │ │ addeq ip, lr, r0, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00645c9c │ │ │ │ - rsbeq r4, r3, r4, asr r8 │ │ │ │ + rsbeq r5, r4, ip, lsr ip │ │ │ │ + strdeq r4, [r3], #-116 @ 0xffffff8c @ │ │ │ │ addeq ip, lr, ip, lsr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, ip, lsl r6 │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r1, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r1, r4, r8, ror #11 │ │ │ │ + rsbeq r1, r4, r8, asr r5 │ │ │ │ + rsbeq r1, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3bea60 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372799,15 +372799,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #280] @ 3bea74 │ │ │ │ ldr r3, [pc, #280] @ 3bea78 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372854,40 +372854,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bea8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be974 │ │ │ │ ldr r0, [pc, #60] @ 3bea90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3be974 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, asr r2 │ │ │ │ + ldrsheq sl, [r9], #-20 @ 0xffffffec @ │ │ │ │ addeq ip, lr, r0, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r4, ip, lsr #22 │ │ │ │ - rsbeq r4, r3, r4, ror #13 │ │ │ │ + rsbeq r5, r4, ip, asr #21 │ │ │ │ + rsbeq r4, r3, r4, lsl #13 │ │ │ │ addeq ip, lr, r8, asr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, ip, ror r4 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00641490 │ │ │ │ - strheq r1, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, r4, r0, lsr r4 │ │ │ │ + rsbeq r1, r4, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3becac │ │ │ │ mov r4, r3 │ │ │ │ @@ -372905,15 +372905,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3becbc │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #444] @ 3becc0 │ │ │ │ ldr r3, [pc, #444] @ 3becc4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -372996,46 +372996,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3becdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3beb1c │ │ │ │ ldr r0, [pc, #76] @ 3bece0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3beb1c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0079a090 │ │ │ │ - rsbeq r4, r3, r0, lsr r5 │ │ │ │ - rsbeq r5, r4, ip, ror r9 │ │ │ │ + rsbseq sl, r9, r0, lsr r0 │ │ │ │ + ldrdeq r4, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r4, ip, lsl r9 │ │ │ │ addeq ip, lr, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008ec2b4 │ │ │ │ addeq ip, lr, r0, ror #4 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r5, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, r4, r8, lsr #16 │ │ │ │ + @ instruction: 0x00645794 │ │ │ │ + rsbeq r5, r4, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3bf6e4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -373055,15 +373055,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #2464] @ 3bf6fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3bf3e0 │ │ │ │ @@ -373086,28 +373086,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3bf70c │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r3, [pc, #2288] @ 3bf710 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -373117,15 +373117,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3bf714 │ │ │ │ @@ -373133,15 +373133,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7a0 │ │ │ │ mov r0, fp │ │ │ │ @@ -373159,15 +373159,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -373180,15 +373180,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3bf2f0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3bef30 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -373206,15 +373206,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ecb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf1c4 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3bf6a4 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf2e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -373264,18 +373264,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -373403,22 +373403,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3bf758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bef84 │ │ │ │ mov r0, r6 │ │ │ │ bl 42ad24 │ │ │ │ b 3befc8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -373445,22 +373445,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3bf760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bef60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf5a8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -373499,21 +373499,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3bf768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bed70 │ │ │ │ ldr r3, [pc, #772] @ 3bf76c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf0f0 │ │ │ │ @@ -373539,30 +373539,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3bf770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf0f0 │ │ │ │ ldr r3, [pc, #584] @ 3bf774 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf16c │ │ │ │ @@ -373580,22 +373580,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3bf778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf16c │ │ │ │ ldr r3, [pc, #452] @ 3bf774 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf39c │ │ │ │ @@ -373612,53 +373612,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3bf77c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf39c │ │ │ │ ldr r0, [pc, #332] @ 3bf780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bed70 │ │ │ │ ldr r0, [pc, #320] @ 3bf784 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf0f0 │ │ │ │ ldr r0, [pc, #300] @ 3bf788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf16c │ │ │ │ ldr r0, [pc, #288] @ 3bf78c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bef84 │ │ │ │ ldr r0, [pc, #272] @ 3bf790 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3bef60 │ │ │ │ ldr r0, [pc, #252] @ 3bf794 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bf39c │ │ │ │ ldr r0, [pc, #236] @ 3bf798 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3bf79c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -373668,72 +373668,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3bf7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r9, r9, r8, asr lr │ │ │ │ + ldrsheq r9, [r9], #-216 @ 0xffffff28 @ │ │ │ │ addeq ip, lr, r0, lsl r1 │ │ │ │ addeq ip, lr, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r4, ip, lsr #14 │ │ │ │ - rsbeq r4, r3, r4, ror #5 │ │ │ │ + rsbeq r5, r4, ip, asr #13 │ │ │ │ + rsbeq r4, r3, r4, lsl #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r8, r8, r4, asr #6 │ │ │ │ - rsbeq r5, r4, ip, asr #14 │ │ │ │ - rsbeq r5, r4, ip, lsl #14 │ │ │ │ rsbeq r5, r4, ip, ror #13 │ │ │ │ - rsbeq r5, r4, r0, lsr #13 │ │ │ │ - @ instruction: 0x00799c98 │ │ │ │ - strdeq fp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, r2, r8, asr #11 │ │ │ │ - rsbeq r5, r4, r0, lsr r5 │ │ │ │ + rsbeq r5, r4, ip, lsr #13 │ │ │ │ + rsbeq r5, r4, ip, lsl #13 │ │ │ │ + rsbeq r5, r4, r0, asr #12 │ │ │ │ + rsbseq r9, r9, r8, lsr ip │ │ │ │ + @ instruction: 0x0062b390 │ │ │ │ + rsbeq r4, r2, r8, ror #10 │ │ │ │ + ldrdeq r5, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq r9, r9, ip, ror #21 │ │ │ │ - rsbeq sl, r1, r8, asr pc │ │ │ │ - strdeq r3, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r9, r9, ip, lsl #21 │ │ │ │ + strdeq sl, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00663198 │ │ │ │ addeq ip, pc, r4, lsr #23 │ │ │ │ addeq fp, lr, r4, lsr #25 │ │ │ │ - rsbseq r9, r9, r0, asr #19 │ │ │ │ + rsbseq r9, r9, r0, ror #18 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strdeq fp, [lr], ip │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r4, r4, asr sp │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - rsbeq r0, r4, ip, asr ip │ │ │ │ + strdeq r0, [r4], #-188 @ 0xffffff44 @ │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - rsbeq r0, r4, r4, ror #21 │ │ │ │ + rsbeq r0, r4, r4, lsl #21 │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - rsbeq r0, r4, r0, asr #24 │ │ │ │ + rsbeq r0, r4, r0, ror #23 │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ - rsbeq r0, r4, r0, ror #24 │ │ │ │ - ldrdeq r0, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r0, r4, r0, lsl #24 │ │ │ │ + rsbeq r0, r4, ip, ror fp │ │ │ │ + rsbeq r0, r4, r8, ror #17 │ │ │ │ + rsbeq r0, r4, ip, lsl #22 │ │ │ │ + rsbeq r0, r4, r8, lsl #23 │ │ │ │ + rsbeq r0, r4, r8, lsl #20 │ │ │ │ rsbeq r0, r4, r8, asr #18 │ │ │ │ - rsbeq r0, r4, ip, ror #22 │ │ │ │ - rsbeq r0, r4, r8, ror #23 │ │ │ │ - rsbeq r0, r4, r8, ror #20 │ │ │ │ - rsbeq r0, r4, r8, lsr #19 │ │ │ │ - rsbeq r0, r4, r8, lsr #23 │ │ │ │ - rsbeq r0, r4, r8, ror #20 │ │ │ │ - rsbeq r0, r4, ip, ror sl │ │ │ │ - @ instruction: 0x00799498 │ │ │ │ - @ instruction: 0x00644d94 │ │ │ │ - rsbeq r4, r4, r0, asr lr │ │ │ │ + rsbeq r0, r4, r8, asr #22 │ │ │ │ + rsbeq r0, r4, r8, lsl #20 │ │ │ │ + rsbeq r0, r4, ip, lsl sl │ │ │ │ + rsbseq r9, r9, r8, lsr r4 │ │ │ │ + rsbeq r4, r4, r4, lsr sp │ │ │ │ + strdeq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 003bf7ac : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca7b0 │ │ │ │ ldr r0, [pc, #4] @ 3bf7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, r8, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #464] @ 3bf9b0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373742,15 +373742,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #428] @ 3bf9bc │ │ │ │ ldr r2, [pc, #428] @ 3bf9c0 │ │ │ │ ldr r1, [pc, #428] @ 3bf9c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373762,27 +373762,27 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #388] @ 3bf9c8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 42523c │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #344] @ 3bf9cc │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 42523c │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ @@ -373816,15 +373816,15 @@ │ │ │ │ bl 425900 │ │ │ │ ldr r3, [pc, #180] @ 3bf9d0 │ │ │ │ ldr r1, [pc, #180] @ 3bf9d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bf96c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -373849,26 +373849,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3bf9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ ldr r0, [pc, #48] @ 3bf9dc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ - rsbseq r9, r9, r0, asr #13 │ │ │ │ - strdeq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r4, ip, asr sp │ │ │ │ + rsbseq r9, r9, r0, ror #12 │ │ │ │ + @ instruction: 0x00644d90 │ │ │ │ + strdeq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ addeq r7, r8, ip, lsl sl │ │ │ │ - ldrdeq r4, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r4, r4, r8, ror sp │ │ │ │ addeq fp, lr, r4, ror #11 │ │ │ │ - rsbeq r4, r4, r8, lsl #27 │ │ │ │ + rsbeq r4, r4, r8, lsr #26 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r3, r3, r4, asr r2 │ │ │ │ - rsbeq r0, r4, r8, asr #13 │ │ │ │ - rsbeq r0, r4, ip, lsl #15 │ │ │ │ + strdeq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r4, r8, ror #12 │ │ │ │ + rsbeq r0, r4, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3c0258 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3c025c │ │ │ │ @@ -374116,23 +374116,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3c02b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bfa88 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3bfbac │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -374401,45 +374401,45 @@ │ │ │ │ beq 3c0208 │ │ │ │ b 3bfa74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3c02c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3bfa88 │ │ │ │ addeq fp, lr, r8, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq r9, r9, r4, ror #2 │ │ │ │ - @ instruction: 0x00799192 │ │ │ │ - ldrsbeq r9, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r9, r9, r4, lsl #2 │ │ │ │ + rsbseq r9, r9, r2, lsr r1 │ │ │ │ + rsbseq r9, r9, r8, ror r1 │ │ │ │ addeq fp, lr, r0, ror r2 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq r9, r9, r6, ror #2 │ │ │ │ - rsbseq r9, r9, r4, lsr r1 │ │ │ │ + rsbseq r9, r9, r6, lsl #2 │ │ │ │ + ldrsbeq r9, [r9], #-4 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00001ab4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, r0, lsl r8 │ │ │ │ - rsbseq r8, r9, sl, asr #26 │ │ │ │ + strheq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r9, sl, ror #25 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r4, r4, r4, lsl #8 │ │ │ │ + rsbeq r4, r4, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3c0384 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3c0388 │ │ │ │ @@ -374449,15 +374449,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r8, r0 │ │ │ │ bl 425900 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 425894 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -374478,17 +374478,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bd7fc │ │ │ │ - rsbseq r8, r9, r0, asr #23 │ │ │ │ - rsbeq r3, r2, r4, lsr #3 │ │ │ │ - rsbeq r9, r2, ip, asr #31 │ │ │ │ + rsbseq r8, r9, r0, ror #22 │ │ │ │ + rsbeq r3, r2, r4, asr #2 │ │ │ │ + rsbeq r9, r2, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3c0540 │ │ │ │ ldr ip, [pc, #408] @ 3c0544 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -374517,15 +374517,15 @@ │ │ │ │ bl 425900 │ │ │ │ ldr r3, [pc, #320] @ 3c0550 │ │ │ │ ldr r1, [pc, #320] @ 3c0554 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 759ed4 │ │ │ │ + bl 759e74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c0470 │ │ │ │ ldr r2, [pc, #292] @ 3c0558 │ │ │ │ ldr r3, [pc, #268] @ 3c0544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374575,41 +374575,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c056c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c03ec │ │ │ │ ldr r0, [pc, #60] @ 3c0570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c03ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r4, ror #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r2, r3, r0, ror #14 │ │ │ │ + rsbeq r2, r3, r0, lsl #14 │ │ │ │ strdeq sl, [lr], r0 │ │ │ │ addeq sl, lr, ip, lsr #19 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, r4, ror #2 │ │ │ │ - rsbeq r4, r4, r0, lsr #3 │ │ │ │ + rsbeq r4, r4, r4, lsl #2 │ │ │ │ + rsbeq r4, r4, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3c0680 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -374617,35 +374617,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3c0684 │ │ │ │ ldr r1, [pc, #228] @ 3c0688 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #208] @ 3c068c │ │ │ │ ldr r1, [pc, #208] @ 3c0690 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #176] @ 3c0694 │ │ │ │ ldr r1, [pc, #176] @ 3c0698 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #144] @ 3c069c │ │ │ │ ldr r2, [pc, #144] @ 3c06a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3c06a4 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -374669,86 +374669,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r0, lsr #18 │ │ │ │ - rsbeq r9, r1, r8, lsr sl │ │ │ │ - ldrdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r9, r2, r8, lsl #26 │ │ │ │ - rsbeq r2, r2, r0, ror #29 │ │ │ │ - rsbeq r9, r1, ip, lsl #20 │ │ │ │ - rsbeq r9, r1, r0, lsr #20 │ │ │ │ + rsbseq r8, r9, r0, asr #17 │ │ │ │ + ldrdeq r9, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r6, r4, ror ip │ │ │ │ + rsbeq r9, r2, r8, lsr #25 │ │ │ │ + rsbeq r2, r2, r0, lsl #29 │ │ │ │ + rsbeq r9, r1, ip, lsr #19 │ │ │ │ + rsbeq r9, r1, r0, asr #19 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r4, r4, r8, asr #1 │ │ │ │ + rsbeq r4, r4, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3c0724 │ │ │ │ ldr r2, [pc, #92] @ 3c0728 │ │ │ │ ldr r1, [pc, #92] @ 3c072c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 42c768 │ │ │ │ mov r0, r5 │ │ │ │ bl 428bfc │ │ │ │ mov r0, r5 │ │ │ │ bl 4186a8 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 41742c │ │ │ │ - ldrsbeq r8, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r3, r4, ip, lsl #30 │ │ │ │ - rsbeq r3, r4, r8, ror lr │ │ │ │ + rsbseq r8, r9, ip, ror r7 │ │ │ │ + rsbeq r3, r4, ip, lsr #29 │ │ │ │ + rsbeq r3, r4, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3c0794 │ │ │ │ ldr r2, [pc, #76] @ 3c0798 │ │ │ │ ldr r1, [pc, #76] @ 3c079c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r5, r0 │ │ │ │ bl 425900 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 425894 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3bf7ac │ │ │ │ - rsbseq r8, r9, r0, ror #14 │ │ │ │ - rsbeq r9, r2, ip, ror #22 │ │ │ │ - rsbeq r2, r2, r4, asr #26 │ │ │ │ + rsbseq r8, r9, r0, lsl #14 │ │ │ │ + rsbeq r9, r2, ip, lsl #22 │ │ │ │ + rsbeq r2, r2, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3c0860 │ │ │ │ mov r9, r2 │ │ │ │ @@ -374759,15 +374759,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov sl, r0 │ │ │ │ bl 425900 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 425894 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -374789,17 +374789,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3bd808 │ │ │ │ - rsbseq r8, r9, r8, ror #13 │ │ │ │ - rsbeq r2, r2, ip, asr #25 │ │ │ │ - strdeq r9, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r8, r9, r8, lsl #13 │ │ │ │ + rsbeq r2, r2, ip, ror #24 │ │ │ │ + @ instruction: 0x00629a94 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375109,41 +375109,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0cc4 │ │ │ │ ldr r0, [pc, #56] @ 3c0dc8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0cc4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, lr, r8, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r8, ror r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, r8, asr r1 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, asr #13 │ │ │ │ - ldrdeq pc, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r3, r0, ror #12 │ │ │ │ + rsbeq pc, r3, ip, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3c0efc │ │ │ │ ldr r1, [pc, #280] @ 3c0f00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375195,41 +375195,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0e1c │ │ │ │ ldr r0, [pc, #56] @ 3c0f20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0e1c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r0, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, r0 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, asr #11 │ │ │ │ - rsbeq pc, r3, r0, ror #11 │ │ │ │ + rsbeq pc, r3, r4, ror #10 │ │ │ │ + rsbeq pc, r3, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3c109c │ │ │ │ ldr r2, [pc, #352] @ 3c10a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375292,48 +375292,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c10bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c0f74 │ │ │ │ ldr r0, [pc, #72] @ 3c10c0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c0f74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r8, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r8, lsr #29 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, lsr #10 │ │ │ │ - rsbeq pc, r3, r0, lsr #11 │ │ │ │ + rsbeq pc, r3, r0, asr #9 │ │ │ │ + rsbeq pc, r3, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3c13ec │ │ │ │ ldr r1, [pc, #784] @ 3c13f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375394,21 +375394,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3c140c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1128 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1128 │ │ │ │ ldr r3, [pc, #520] @ 3c1410 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -375427,21 +375427,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3c1414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1120 │ │ │ │ ldr r3, [pc, #408] @ 3c1418 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1380 │ │ │ │ @@ -375458,22 +375458,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c141c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1118 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1118 │ │ │ │ ldr r3, [pc, #272] @ 3c1420 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -375493,68 +375493,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3c1424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1118 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1118 │ │ │ │ b 3c1308 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3c1120 │ │ │ │ b 3c1200 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3c1128 │ │ │ │ b 3c117c │ │ │ │ ldr r0, [pc, #124] @ 3c1428 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c12f4 │ │ │ │ ldr r0, [pc, #108] @ 3c142c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1120 │ │ │ │ ldr r0, [pc, #96] @ 3c1430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1128 │ │ │ │ ldr r0, [pc, #84] @ 3c1434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1118 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [lr], r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq pc, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0063f69c │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq pc, r3, ip, lsl #11 │ │ │ │ + rsbeq pc, r3, ip, lsr #10 │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq pc, r3, r4, asr #7 │ │ │ │ + rsbeq pc, r3, r4, ror #6 │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq pc, r3, r0, lsr #7 │ │ │ │ - rsbeq pc, r3, ip, lsr r3 @ │ │ │ │ - strheq pc, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x0063f594 │ │ │ │ - strheq pc, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq pc, r3, r0, asr #6 │ │ │ │ + ldrdeq pc, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq pc, r3, r8, asr r4 @ │ │ │ │ + rsbeq pc, r3, r4, lsr r5 @ │ │ │ │ + rsbeq pc, r3, r0, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3c1588 │ │ │ │ ldr lr, [pc, #312] @ 3c158c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375615,41 +375615,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c15ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1490 │ │ │ │ ldr r0, [pc, #56] @ 3c15b0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1490 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [lr], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e99b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq r9, lr, r0, ror r9 │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r4, r8, asr #3 │ │ │ │ - rsbeq r3, r4, r4, ror #3 │ │ │ │ + rsbeq r3, r4, r8, ror #2 │ │ │ │ + rsbeq r3, r4, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3c1734 │ │ │ │ @@ -375711,23 +375711,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c1758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c162c │ │ │ │ ldr r2, [pc, #100] @ 3c175c │ │ │ │ ldr r3, [pc, #64] @ 3c173c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -375736,28 +375736,28 @@ │ │ │ │ bne 3c1730 │ │ │ │ ldr r0, [pc, #68] @ 3c1760 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r9, lr, r0, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [lr], r0 │ │ │ │ andeq r4, r0, ip, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0064309c │ │ │ │ + rsbeq r3, r4, ip, lsr r0 │ │ │ │ addeq r9, lr, ip, lsr #14 │ │ │ │ - rsbeq r3, r4, r4, lsr #1 │ │ │ │ + rsbeq r3, r4, r4, asr #32 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3c1794 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -375869,15 +375869,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c1a24 │ │ │ │ ldr r0, [pc, #272] @ 3c1a48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 425908 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3c187c │ │ │ │ @@ -375907,50 +375907,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c1a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c18a4 │ │ │ │ ldr r0, [pc, #88] @ 3c1a64 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c18a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ bge fee6c4dc <__bss_end__@@Base+0xfe0a390c> │ │ │ │ addeq r9, lr, r0, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r0, asr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r8, ror #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r9, lr, r0, lsl r5 │ │ │ │ - ldrdeq r2, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00797594 │ │ │ │ - rsbeq r2, r4, r0, lsl #29 │ │ │ │ - rsbeq ip, sp, r0, lsl sp │ │ │ │ + rsbeq r2, r4, r0, ror lr │ │ │ │ + rsbseq r7, r9, r4, lsr r5 │ │ │ │ + rsbeq r2, r4, r0, lsr #28 │ │ │ │ + strheq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, r4, r0, lsr ip │ │ │ │ + @ instruction: 0x00640b90 │ │ │ │ + ldrdeq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3c1bb4 │ │ │ │ @@ -376009,41 +376009,41 @@ │ │ │ │ beq 3c1b98 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c1bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1ae8 │ │ │ │ ldr r0, [pc, #56] @ 3c1bd8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1ae8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r9, lr, r8, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r8, asr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r4, lsr r3 │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r8, lsr #32 │ │ │ │ - rsbeq pc, r3, r8, rrx │ │ │ │ + rsbeq lr, r3, r8, asr #31 │ │ │ │ + rsbeq pc, r3, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -376151,48 +376151,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1cf8 │ │ │ │ ldr r0, [pc, #72] @ 3c1e2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1cf8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r0, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r4, lsr #2 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, lsl #29 │ │ │ │ - strheq lr, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r3, r4, lsr #28 │ │ │ │ + rsbeq lr, r3, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3c1fa4 │ │ │ │ ldr r1, [pc, #344] @ 3c1fa8 │ │ │ │ @@ -376263,39 +376263,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c1fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1e90 │ │ │ │ ldr r0, [pc, #52] @ 3c1fc8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c1e90 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [lr], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e8fb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, ror pc │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r0, ror #26 │ │ │ │ - rsbeq lr, r3, r4, lsl #27 │ │ │ │ + rsbeq lr, r3, r0, lsl #26 │ │ │ │ + rsbeq lr, r3, r4, lsr #26 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3c1e30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -376366,40 +376366,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c2164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c209c │ │ │ │ ldr r0, [pc, #56] @ 3c2168 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c209c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r8, lsl #28 │ │ │ │ strdeq r8, [lr], r8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r4, lsl r7 │ │ │ │ - rsbeq r2, r4, r4, lsr r7 │ │ │ │ + strheq r2, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r2, [r4], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3c22f0 │ │ │ │ ldr ip, [pc, #364] @ 3c22f4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376472,41 +376472,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c2310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c21c4 │ │ │ │ ldr r0, [pc, #60] @ 3c2314 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c21c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r0, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r0, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ + rsbeq r2, r4, r8, ror #10 │ │ │ │ rsbeq r2, r4, r8, asr #11 │ │ │ │ - rsbeq r2, r4, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3c2cd0 │ │ │ │ ldr ip, [pc, #2464] @ 3c2cd4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376609,21 +376609,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3c2cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c2374 │ │ │ │ ldr r3, [pc, #2044] @ 3c2cf4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3c23b0 │ │ │ │ ldr r3, [pc, #2012] @ 3c2ce8 │ │ │ │ @@ -376638,21 +376638,21 @@ │ │ │ │ beq 3c27b4 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3c2cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c23b0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3c2844 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -376769,32 +376769,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3c2d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c2594 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3c2588 │ │ │ │ mov r8, #1 │ │ │ │ b 3c259c │ │ │ │ ldr r0, [pc, #1404] @ 3c2d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c2374 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2588 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3c259c │ │ │ │ @@ -376807,15 +376807,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2c84 │ │ │ │ ldr r0, [pc, #1336] @ 3c2d18 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c259c │ │ │ │ ldr r3, [pc, #1284] @ 3c2d08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -376858,27 +376858,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3c2d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3c2c58 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3c2bec │ │ │ │ @@ -376930,23 +376930,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3c2d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -376986,15 +376986,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -377012,15 +377012,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3c2d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c2680 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c259c │ │ │ │ b 3c27fc │ │ │ │ @@ -377037,15 +377037,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c2680 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -377061,15 +377061,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3c2a48 │ │ │ │ ldr r0, [pc, #348] @ 3c2d38 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c2594 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2904 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -377086,29 +377086,29 @@ │ │ │ │ beq 3c259c │ │ │ │ b 3c27fc │ │ │ │ ldr r0, [pc, #260] @ 3c2d3c │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3c28f4 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3c2904 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3c2784 │ │ │ │ b 3c295c │ │ │ │ ldr r0, [pc, #200] @ 3c2d40 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c29f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3c2d44 │ │ │ │ ldr r1, [pc, #180] @ 3c2d48 │ │ │ │ ldr r0, [pc, #180] @ 3c2d4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3c2d50 │ │ │ │ @@ -377129,42 +377129,42 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r8, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, ror #20 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r0, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00640d90 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r0, r4, r8, ror #27 │ │ │ │ - rsbseq r6, r9, r8, lsr r9 │ │ │ │ - rsbseq r6, r9, r8, asr #17 │ │ │ │ - strheq r2, [r4], #-16 @ │ │ │ │ + rsbeq r0, r4, r8, lsl #27 │ │ │ │ + ldrsbeq r6, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r6, r9, r8, ror #16 │ │ │ │ + rsbeq r2, r4, r0, asr r1 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, lsl r4 │ │ │ │ - rsbeq r0, r4, r0, lsl #23 │ │ │ │ + strheq r1, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, r4, r0, lsr #22 │ │ │ │ addeq r8, lr, r8, ror #12 │ │ │ │ - @ instruction: 0x00640b9c │ │ │ │ + rsbeq r0, r4, ip, lsr fp │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - rsbeq r0, r4, r0, asr #21 │ │ │ │ + rsbeq r0, r4, r0, ror #20 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r0, r4, r4, lsl #21 │ │ │ │ + rsbeq r0, r4, r4, lsr #20 │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - rsbeq r0, r4, r8, asr #19 │ │ │ │ - rsbeq r0, r4, ip, lsr sl │ │ │ │ - rsbeq r0, r4, r8, lsr #21 │ │ │ │ - ldrdeq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r4, r8, lsr r8 │ │ │ │ - rsbseq r6, r9, ip, ror #4 │ │ │ │ - rsbeq r1, r4, r4, asr fp │ │ │ │ - ldrdeq r1, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r4, r8, ror #18 │ │ │ │ + ldrdeq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, r4, r8, asr #20 │ │ │ │ + rsbeq r0, r4, r4, ror r7 │ │ │ │ + ldrdeq r0, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r6, r9, ip, lsl #4 │ │ │ │ + strdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r4, r8, ror ip │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r6, r9, r8, asr #4 │ │ │ │ - rsbeq r1, r4, r4, lsr fp │ │ │ │ - strheq r1, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r6, r9, r8, ror #3 │ │ │ │ + ldrdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r4, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -377261,39 +377261,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c2f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c2e94 │ │ │ │ ldr r0, [pc, #52] @ 3c2f60 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c2e94 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [lr], r8 │ │ │ │ ldrdeq r7, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r8, lsl r9 │ │ │ │ - rsbeq r1, r4, r8, lsr r9 │ │ │ │ + strheq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3c31f0 │ │ │ │ ldr r3, [pc, #628] @ 3c31f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -377336,15 +377336,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c312c │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r2, [pc, #456] @ 3c3200 │ │ │ │ ldr r3, [pc, #440] @ 3c31f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -377382,26 +377382,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3c3210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3c2fd0 │ │ │ │ ldr r3, [pc, #224] @ 3c3214 │ │ │ │ @@ -377422,54 +377422,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c3218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c301c │ │ │ │ ldr r0, [pc, #100] @ 3c321c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c301c │ │ │ │ ldr r0, [pc, #72] @ 3c3220 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3114 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r8, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r8, lsl #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, ip, ror #27 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sp, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sp, r3, r8, ror ip │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - rsbeq sp, r3, r4, asr #25 │ │ │ │ - rsbeq sp, r3, r4, lsl sp │ │ │ │ - rsbeq sp, r3, r0, asr ip │ │ │ │ + rsbeq sp, r3, r4, ror #24 │ │ │ │ + strheq sp, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq sp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -377524,15 +377524,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -377542,15 +377542,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -377603,15 +377603,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -377629,30 +377629,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3c3554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3c3468 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c3558 │ │ │ │ ldr r1, [pc, #68] @ 3c355c │ │ │ │ ldr r0, [pc, #68] @ 3c3560 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377665,19 +377665,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e7bbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, ip, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r1, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r1, r4, r8, asr #9 │ │ │ │ - rsbseq r5, r9, r8, ror #19 │ │ │ │ - ldrdeq r1, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, r4, ip, ror #8 │ │ │ │ + rsbeq r1, r4, r4, ror r5 │ │ │ │ + rsbeq r1, r4, r8, ror #8 │ │ │ │ + rsbseq r5, r9, r8, lsl #19 │ │ │ │ + rsbeq r1, r4, r0, ror r2 │ │ │ │ + rsbeq r1, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3c377c │ │ │ │ ldr ip, [pc, #508] @ 3c3780 │ │ │ │ @@ -377743,22 +377743,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c379c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c35d4 │ │ │ │ ldr r3, [pc, #220] @ 3c3790 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c361c │ │ │ │ ldr r3, [pc, #204] @ 3c3794 │ │ │ │ @@ -377774,79 +377774,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3c37a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c361c │ │ │ │ ldr r2, [pc, #112] @ 3c37a4 │ │ │ │ ldr r3, [pc, #72] @ 3c3780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c3778 │ │ │ │ ldr r0, [pc, #80] @ 3c37a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #64] @ 3c37ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c361c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, ip, ror r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, r8, asr #16 │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r4, lsl #17 │ │ │ │ - rsbeq sp, r3, r4, lsl #16 │ │ │ │ - strdeq r7, [lr], r0 │ │ │ │ rsbeq sp, r3, r4, lsr #16 │ │ │ │ - rsbeq sp, r3, ip, lsl #16 │ │ │ │ + rsbeq sp, r3, r4, lsr #15 │ │ │ │ + strdeq r7, [lr], r0 │ │ │ │ + rsbeq sp, r3, r4, asr #15 │ │ │ │ + rsbeq sp, r3, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3c37f4 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3c381c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c37e8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3c1a68 │ │ │ │ cmp r4, sl │ │ │ │ bne 3c37f4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -377944,18 +377944,18 @@ │ │ │ │ bne 3c3964 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3954 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3954 │ │ │ │ - rsbseq r5, r9, ip, asr #13 │ │ │ │ - rsbseq r5, r9, r0, lsl fp │ │ │ │ + rsbseq r5, r9, ip, ror #12 │ │ │ │ + ldrheq r5, [r9], #-160 @ 0xffffff60 @ │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r5, r9, r8, lsl sl │ │ │ │ + ldrheq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3c3d80 │ │ │ │ ldr ip, [pc, #936] @ 3c3d84 │ │ │ │ @@ -378034,30 +378034,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3c3da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r8, #0 │ │ │ │ beq 3c3a38 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3bdc │ │ │ │ ldr r3, [pc, #564] @ 3c3da4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -378077,21 +378077,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c3da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c37b0 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3c3a40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378123,23 +378123,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3c3db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3a14 │ │ │ │ ldr r3, [pc, #268] @ 3c3db4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3bfc │ │ │ │ ldr r3, [pc, #220] @ 3c3d98 │ │ │ │ @@ -378155,67 +378155,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3c3db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3bfc │ │ │ │ ldr r0, [pc, #156] @ 3c3dbc │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3a14 │ │ │ │ ldr r0, [pc, #132] @ 3c3dc0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3b54 │ │ │ │ ldr r0, [pc, #96] @ 3c3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3bdc │ │ │ │ ldr r0, [pc, #84] @ 3c3dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3bfc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, ip, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r7, [lr], ip │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r4, lsl #10 │ │ │ │ + rsbeq sp, r3, r4, lsr #9 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r3, r8, lsr #11 │ │ │ │ + rsbeq sp, r3, r8, asr #10 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - rsbeq sp, r3, ip, lsr #6 │ │ │ │ + rsbeq sp, r3, ip, asr #5 │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - ldrdeq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r3, ip, ror #5 │ │ │ │ - rsbeq sp, r3, r0, lsr #7 │ │ │ │ - rsbeq sp, r3, r4, asr r4 │ │ │ │ - rsbeq sp, r3, ip, lsr #9 │ │ │ │ + rsbeq sp, r3, r4, ror r4 │ │ │ │ + rsbeq sp, r3, ip, lsl #5 │ │ │ │ + rsbeq sp, r3, r0, asr #6 │ │ │ │ + strdeq sp, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sp, r3, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3c45e8 │ │ │ │ ldr r3, [pc, #2052] @ 3c45ec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378321,19 +378321,19 @@ │ │ │ │ b 3c3f1c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3c42e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3c3f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3f1c │ │ │ │ ldr r3, [pc, #1596] @ 3c45fc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -378355,22 +378355,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3c4608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f1c │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3c40dc │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -378428,22 +378428,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3c4614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c4060 │ │ │ │ ldr r1, [pc, #1196] @ 3c4618 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c3e48 │ │ │ │ @@ -378464,27 +378464,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3c461c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3e48 │ │ │ │ ldr r3, [pc, #1036] @ 3c4620 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378503,22 +378503,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3c4624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f68 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 415b2c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c4368 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378556,24 +378556,24 @@ │ │ │ │ beq 3c4404 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3c4630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c4530 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3c4634 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -378591,35 +378591,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d8f4 │ │ │ │ ldr r0, [pc, #628] @ 3c4638 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c4060 │ │ │ │ ldr r0, [pc, #608] @ 3c463c │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3e48 │ │ │ │ ldr r0, [pc, #584] @ 3c4640 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f68 │ │ │ │ ldr r0, [pc, #568] @ 3c4644 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f88 │ │ │ │ ldr r3, [pc, #504] @ 3c4620 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c40a4 │ │ │ │ ldr r3, [pc, #452] @ 3c4600 │ │ │ │ @@ -378636,27 +378636,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3c4648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c40a4 │ │ │ │ ldr r0, [pc, #420] @ 3c464c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c3f1c │ │ │ │ ldr r3, [pc, #404] @ 3c4650 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c42a8 │ │ │ │ ldr r3, [pc, #304] @ 3c4600 │ │ │ │ @@ -378672,22 +378672,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c42a8 │ │ │ │ ldr r3, [pc, #288] @ 3c4658 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c4370 │ │ │ │ ldr r3, [pc, #180] @ 3c4600 │ │ │ │ @@ -378702,72 +378702,72 @@ │ │ │ │ beq 3c45d0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3c465c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4370 │ │ │ │ ldr r0, [pc, #172] @ 3c4660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c40a4 │ │ │ │ ldr r0, [pc, #160] @ 3c4664 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c42a8 │ │ │ │ ldr r0, [pc, #144] @ 3c4668 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4370 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r0, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, lr, r4, asr pc │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, lsr r3 │ │ │ │ + ldrdeq lr, [r3], #-36 @ 0xffffffdc @ │ │ │ │ addeq r6, lr, r8, ror sp │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ - rsbeq lr, r3, r0, asr #12 │ │ │ │ + rsbeq lr, r3, r0, ror #11 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x0063e498 │ │ │ │ + rsbeq lr, r3, r8, lsr r4 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq lr, r3, r8, lsr r2 │ │ │ │ + ldrdeq lr, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ addeq r6, lr, r4, ror fp │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq lr, r3, ip, lsr #1 │ │ │ │ + rsbeq lr, r3, ip, asr #32 │ │ │ │ umulleq r6, lr, r8, sl │ │ │ │ - rsbeq lr, r3, r8, lsl r4 │ │ │ │ - rsbeq lr, r3, r0, lsl #6 │ │ │ │ - rsbeq lr, r3, r4, lsl #2 │ │ │ │ - rsbeq lr, r3, ip, asr r0 │ │ │ │ - rsbeq lr, r3, r4, lsr #32 │ │ │ │ - rsbeq sp, r3, r4, lsl pc │ │ │ │ + strheq lr, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r3, r0, lsr #5 │ │ │ │ + rsbeq lr, r3, r4, lsr #1 │ │ │ │ + strdeq sp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, r3, r4, asr #31 │ │ │ │ + strheq sp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - strdeq lr, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0063e294 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - strheq sp, [r3], #-12 @ │ │ │ │ - rsbeq sp, r3, ip, asr #30 │ │ │ │ - rsbeq lr, r3, r8, lsl #5 │ │ │ │ - rsbeq sp, r3, r0, asr #1 │ │ │ │ + rsbeq sp, r3, ip, asr r0 │ │ │ │ + rsbeq sp, r3, ip, ror #29 │ │ │ │ + rsbeq lr, r3, r8, lsr #4 │ │ │ │ + rsbeq sp, r3, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3c4848 │ │ │ │ ldr r3, [pc, #452] @ 3c484c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -378864,39 +378864,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c46d0 │ │ │ │ ldr r0, [pc, #52] @ 3c486c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c46d0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r0, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r0, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, lr, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r0, asr r2 │ │ │ │ - rsbeq r0, r4, r0, ror r2 │ │ │ │ + strdeq r0, [r4], #-16 @ │ │ │ │ + rsbeq r0, r4, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c49b0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378953,42 +378953,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c49d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c48d8 │ │ │ │ ldr r0, [pc, #64] @ 3c49dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c48d8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r6, lr, r4, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, ip, ror r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, r4, asr #10 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r8, asr #2 │ │ │ │ - rsbeq r0, r4, r0, ror r1 │ │ │ │ + rsbeq r0, r4, r8, ror #1 │ │ │ │ + rsbeq r0, r4, r0, lsl r1 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3c4a10 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -379059,41 +379059,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4a80 │ │ │ │ ldr r0, [pc, #60] @ 3c4b80 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4a80 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, ip, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [lr], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq r6, lr, ip, r3 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r0, lsl r0 │ │ │ │ - rsbeq r0, r4, r8, lsr r0 │ │ │ │ + strheq pc, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3c4bb4 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -379164,39 +379164,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4c28 │ │ │ │ ldr r0, [pc, #52] @ 3c4d1c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4c28 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r8, lsl r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r6, [lr], r4 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, ip, lsl #25 │ │ │ │ - strheq sp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sp, r3, ip, lsr #24 │ │ │ │ + rsbeq sp, r3, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3c5150 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -379300,22 +379300,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3c517c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4e00 │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -379339,23 +379339,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3c5184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4d74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c506c │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -379391,22 +379391,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3c518c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4e00 │ │ │ │ ldr r2, [pc, #284] @ 3c5190 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c4fa8 │ │ │ │ ldr r2, [pc, #236] @ 3c5174 │ │ │ │ @@ -379424,69 +379424,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3c5194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4fa8 │ │ │ │ ldr r0, [pc, #152] @ 3c5198 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4d74 │ │ │ │ ldr r0, [pc, #132] @ 3c519c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4e00 │ │ │ │ ldr r0, [pc, #116] @ 3c51a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4e00 │ │ │ │ ldr r0, [pc, #100] @ 3c51a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c4fa8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [lr], r0 │ │ │ │ umulleq r6, lr, r8, r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, ip, lsl r1 │ │ │ │ + ldrheq r4, [r9], #-12 @ │ │ │ │ addeq r6, lr, r8 │ │ │ │ - rsbseq r4, r9, r0, lsr #1 │ │ │ │ + rsbseq r4, r9, r0, asr #32 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, ip, lsr #27 │ │ │ │ + rsbeq pc, r3, ip, asr #26 │ │ │ │ andeq r4, r0, r8, lsl #17 │ │ │ │ - rsbeq pc, r3, r0, lsr #25 │ │ │ │ + rsbeq pc, r3, r0, asr #24 │ │ │ │ @ instruction: 0x000046b8 │ │ │ │ - rsbeq pc, r3, r0, asr fp @ │ │ │ │ + strdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq pc, r3, r0, asr #24 │ │ │ │ - rsbeq pc, r3, r0, ror fp @ │ │ │ │ - rsbeq pc, r3, r0, ror #21 │ │ │ │ - rsbeq pc, r3, r0, asr #23 │ │ │ │ - rsbeq pc, r3, ip, lsr #24 │ │ │ │ + rsbeq pc, r3, r0, ror #23 │ │ │ │ + rsbeq pc, r3, r0, lsl fp @ │ │ │ │ + rsbeq pc, r3, r0, lsl #21 │ │ │ │ + rsbeq pc, r3, r0, ror #22 │ │ │ │ + rsbeq pc, r3, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -379650,15 +379650,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #132] @ 0x84 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ @@ -379666,15 +379666,15 @@ │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2452] @ 3c5e38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 3c5840 │ │ │ │ @@ -379745,30 +379745,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strb r3, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ bic r2, sl, #3 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [pc, #2092] @ 3c5e44 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r3, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ @@ -379885,29 +379885,29 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ strb sl, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, sl │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3c5610 │ │ │ │ ldr r3, [pc, #1544] @ 3c5e50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c54b4 │ │ │ │ @@ -379928,26 +379928,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #4] │ │ │ │ str r9, [r4, #8] │ │ │ │ str r9, [r4, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1412] @ 3c5e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c54b4 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #2072] @ 0x818 │ │ │ │ tst r2, #1 │ │ │ │ beq 3c5bc8 │ │ │ │ @@ -380144,15 +380144,15 @@ │ │ │ │ add r3, r8, r3, lsl #4 │ │ │ │ add r3, r3, #133120 @ 0x20800 │ │ │ │ ldrh r1, [r3, #74] @ 0x4a │ │ │ │ b 3c5914 │ │ │ │ ldr r0, [pc, #612] @ 3c5e6c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c54b4 │ │ │ │ bl 3a9df0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c59d4 │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ @@ -380204,21 +380204,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c5e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c53c4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #2072] @ 0x818 │ │ │ │ str r1, [r4, #4] │ │ │ │ tst r3, #1 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -380254,15 +380254,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ bl 3aab34 │ │ │ │ b 3c5a60 │ │ │ │ ldr r0, [pc, #188] @ 3c5e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c53c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 3c5e84 │ │ │ │ ldr r1, [pc, #172] @ 3c5e88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380278,43 +380278,43 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq r5, lr, r8, asr #24 │ │ │ │ addeq r5, lr, ip, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r3, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r3, r9, r4, ror #24 │ │ │ │ - rsbseq r3, r9, ip, lsl ip │ │ │ │ - rsbseq r3, r9, r8, ror #23 │ │ │ │ + rsbseq r3, r9, r4, asr ip │ │ │ │ + rsbseq r3, r9, r4, lsl #24 │ │ │ │ + ldrheq r3, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r3, r9, r8, lsl #23 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, lr, r8, asr sl │ │ │ │ - rsbseq r3, r9, r0, ror #19 │ │ │ │ - rsbseq r3, r9, r8, ror #17 │ │ │ │ - @ instruction: 0x00793894 │ │ │ │ - rsbseq r3, r9, r8, ror #16 │ │ │ │ + rsbseq r3, r9, r0, lsl #19 │ │ │ │ + rsbseq r3, r9, r8, lsl #17 │ │ │ │ + rsbseq r3, r9, r4, lsr r8 │ │ │ │ + rsbseq r3, r9, r8, lsl #16 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r8, lsl #14 │ │ │ │ + rsbeq sp, r3, r8, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbseq r3, r9, r0, ror r4 │ │ │ │ + rsbseq r3, r9, r0, lsl r4 │ │ │ │ bge ff2b8e74 <__bss_end__@@Base+0xfe4f02a4> │ │ │ │ - rsbeq sp, r3, r0, lsl #8 │ │ │ │ + rsbeq sp, r3, r0, lsr #7 │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - rsbeq sp, r3, ip, ror r2 │ │ │ │ + rsbeq sp, r3, ip, lsl r2 │ │ │ │ andeq r2, r0, r7, lsl #27 │ │ │ │ andeq r3, r0, ip, asr #26 │ │ │ │ - strdeq sp, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r3, r9, r8, lsr #2 │ │ │ │ - rsbeq lr, r3, r0, lsl sl │ │ │ │ - rsbseq r3, r9, r0, lsl #2 │ │ │ │ - rsbeq lr, r3, r8, ror #19 │ │ │ │ - strheq sp, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0063d19c │ │ │ │ + rsbseq r3, r9, r8, asr #1 │ │ │ │ + strheq lr, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, r9, r0, lsr #1 │ │ │ │ + rsbeq lr, r3, r8, lsl #19 │ │ │ │ + rsbeq sp, r3, r0, asr r3 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #556] @ 3c60e0 │ │ │ │ ldr ip, [pc, #556] @ 3c60e4 │ │ │ │ @@ -380438,40 +380438,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c6104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c5f00 │ │ │ │ ldr r0, [pc, #56] @ 3c6108 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c5f00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, asr pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldrdeq r4, [lr], r0 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r0, ror #25 │ │ │ │ - rsbeq lr, r3, r0, lsl #26 │ │ │ │ + rsbeq lr, r3, r0, lsl #25 │ │ │ │ + rsbeq lr, r3, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #856] @ 3c647c │ │ │ │ ldr r3, [pc, #856] @ 3c6480 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380567,25 +380567,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c64a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r8, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -380614,43 +380614,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r9} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c64a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c617c │ │ │ │ ldr r0, [pc, #268] @ 3c64ac │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c617c │ │ │ │ ldr r0, [pc, #232] @ 3c64b0 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3c62e0 │ │ │ │ ldr r3, [pc, #196] @ 3c64b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -380669,46 +380669,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c64b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6210 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3c64bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6210 │ │ │ │ addeq r4, lr, r0, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r0, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r8, lsl #25 │ │ │ │ addeq r4, lr, ip, lsl #24 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r4, lsr #23 │ │ │ │ + rsbeq fp, r3, r4, asr #22 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq fp, r3, r4, lsl #23 │ │ │ │ - strheq fp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r3, r4, lsr #22 │ │ │ │ + rsbeq fp, r3, r4, asr fp │ │ │ │ + @ instruction: 0x0063ba90 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r3, r4, lsl #4 │ │ │ │ - rsbeq fp, r3, r8, lsr #4 │ │ │ │ + rsbeq fp, r3, r4, lsr #3 │ │ │ │ + rsbeq fp, r3, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1300] @ 0x514 │ │ │ │ ldr r2, [pc, #696] @ 3c6798 │ │ │ │ @@ -380792,21 +380792,21 @@ │ │ │ │ beq 3c6774 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3c67b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ ldr r2, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c610c │ │ │ │ b 3c6580 │ │ │ │ ldr r3, [pc, #316] @ 3c67a4 │ │ │ │ @@ -380832,21 +380832,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c67c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ ldr r3, [pc, #208] @ 3c67c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c654c │ │ │ │ ldr r3, [pc, #168] @ 3c67b0 │ │ │ │ @@ -380862,51 +380862,51 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c67c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ ldr r0, [pc, #96] @ 3c67cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ ldr r0, [pc, #84] @ 3c67d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ ldr r0, [pc, #72] @ 3c67d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c654c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r4, lr, ip, r8 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r4, ror #18 │ │ │ │ + rsbeq fp, r3, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ - rsbeq lr, r3, r8, lsl r7 │ │ │ │ + strheq lr, [r3], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - rsbeq fp, r3, r4, ror #17 │ │ │ │ - rsbeq lr, r3, ip, ror #13 │ │ │ │ - rsbeq fp, r3, r0, lsl #17 │ │ │ │ - rsbeq fp, r3, r4, lsl r9 │ │ │ │ + rsbeq fp, r3, r4, lsl #17 │ │ │ │ + rsbeq lr, r3, ip, lsl #13 │ │ │ │ + rsbeq fp, r3, r0, lsr #16 │ │ │ │ + strheq fp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c6918 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380963,41 +380963,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c693c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6840 │ │ │ │ ldr r0, [pc, #60] @ 3c6940 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6840 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ ldrdeq r4, [lr], ip │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq lr, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq lr, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, r3, r4, asr r5 │ │ │ │ + rsbeq lr, r3, ip, ror r5 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #32 │ │ │ │ addmi ip, r3, #31 │ │ │ │ ldr r3, [pc, #28] @ 3c6974 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -381067,42 +381067,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c6ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c69e0 │ │ │ │ ldr r0, [pc, #64] @ 3c6ae4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c69e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, ror r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, ip, lsr r4 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, lsl #9 │ │ │ │ - rsbeq lr, r3, ip, lsr #9 │ │ │ │ + rsbeq lr, r3, r4, lsr #8 │ │ │ │ + rsbeq lr, r3, ip, asr #8 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #10 │ │ │ │ addmi ip, r3, #53 @ 0x35 │ │ │ │ ldr r3, [pc, #28] @ 3c6b18 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -381167,39 +381167,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c6c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6b74 │ │ │ │ ldr r0, [pc, #52] @ 3c6c68 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6b74 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, ip, asr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r8, lsr #5 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r8, lsr #13 │ │ │ │ - rsbeq fp, r3, r8, ror #13 │ │ │ │ + rsbeq fp, r3, r8, asr #12 │ │ │ │ + rsbeq fp, r3, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1300] @ 0x514 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381406,23 +381406,23 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3c7a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c6d80 │ │ │ │ add fp, r7, #20480 @ 0x5000 │ │ │ │ b 3c6e8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6e8c │ │ │ │ @@ -381444,21 +381444,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3c7a7c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e84 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ orr r2, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -381504,22 +381504,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 3c7a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6e00 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c74f8 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6e58 │ │ │ │ b 3c6e8c │ │ │ │ @@ -381551,22 +381551,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2152] @ 3c7a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6f44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6e8c │ │ │ │ ldr r3, [pc, #2128] @ 3c7a90 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381585,15 +381585,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2036] @ 3c7a94 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c706c │ │ │ │ add r1, sp, #38 @ 0x26 │ │ │ │ mov r0, r6 │ │ │ │ bl 3adcc0 │ │ │ │ @@ -381649,26 +381649,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3c7a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6df0 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c77ec │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -381734,15 +381734,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3c7aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c706c │ │ │ │ ldr r2, [pc, #1448] @ 3c7aa8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -381760,27 +381760,27 @@ │ │ │ │ beq 3c78fc │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1352] @ 3c7aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6e50 │ │ │ │ ldr r0, [pc, #1336] @ 3c7ab0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6fe8 │ │ │ │ ldr r3, [pc, #1320] @ 3c7ab4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c71a8 │ │ │ │ ldr r3, [pc, #1228] @ 3c7a6c │ │ │ │ @@ -381799,39 +381799,39 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3c7ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c71a8 │ │ │ │ ldr r3, [pc, #1184] @ 3c7abc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c76fc │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ b 3c6eb8 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6e58 │ │ │ │ b 3c7004 │ │ │ │ ldr r0, [pc, #1148] @ 3c7ac0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6f44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [fp] │ │ │ │ beq 3c746c │ │ │ │ ldr r3, [pc, #1116] @ 3c7ac4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381850,27 +381850,27 @@ │ │ │ │ beq 3c7a44 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1020] @ 3c7ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7414 │ │ │ │ ldr r0, [pc, #1008] @ 3c7acc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6df0 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3c7968 │ │ │ │ mov ip, #0 │ │ │ │ b 3c7478 │ │ │ │ ldr r3, [pc, #872] @ 3c7a6c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381885,22 +381885,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #884] @ 3c7ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7628 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c76f4 │ │ │ │ ldr r3, [pc, #768] @ 3c7a78 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381919,21 +381919,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3c7ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7478 │ │ │ │ ldr r2, [pc, #740] @ 3c7ad8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c73d0 │ │ │ │ @@ -381950,21 +381950,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c7adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c73d0 │ │ │ │ ldr r2, [pc, #572] @ 3c7aa8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c78dc │ │ │ │ ldr r2, [pc, #492] @ 3c7a6c │ │ │ │ @@ -381979,55 +381979,55 @@ │ │ │ │ beq 3c79f4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3c7ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7414 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c7420 │ │ │ │ b 3c7770 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3c7ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c6e00 │ │ │ │ ldr r0, [pc, #484] @ 3c7ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6e50 │ │ │ │ ldr r0, [pc, #468] @ 3c7aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e84 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 3c7af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7628 │ │ │ │ ldr r0, [pc, #432] @ 3c7af4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c71a8 │ │ │ │ ldr r0, [pc, #416] @ 3c7af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e84 │ │ │ │ ldr r3, [pc, #304] @ 3c7aa0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -382045,100 +382045,100 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c7afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7474 │ │ │ │ ldr r0, [pc, #280] @ 3c7b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c73d0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3c7b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7414 │ │ │ │ ldr r0, [pc, #252] @ 3c7b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7478 │ │ │ │ ldr r0, [pc, #236] @ 3c7b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e84 │ │ │ │ ldr r0, [pc, #216] @ 3c7b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7478 │ │ │ │ ldr r0, [pc, #200] @ 3c7b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7414 │ │ │ │ addeq r4, lr, r0, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r4, lr, ip, r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r4, lsl lr │ │ │ │ + strheq sl, [r3], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq sl, r3, r0, ror #24 │ │ │ │ + rsbeq sl, r3, r0, lsl #24 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sl, r3, r0, lsl #12 │ │ │ │ + rsbeq sl, r3, r0, lsr #11 │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, r3, ip, lsr #15 │ │ │ │ + rsbeq sl, r3, ip, asr #14 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - rsbeq sl, r3, r4, lsr #15 │ │ │ │ + rsbeq sl, r3, r4, asr #14 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - rsbeq sl, r3, r0, lsl r3 │ │ │ │ + strheq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sl, r3, r0, ror #16 │ │ │ │ + rsbeq sl, r3, r0, lsl #16 │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - rsbeq sl, r3, r8, ror #13 │ │ │ │ - rsbeq sl, r3, r0, asr #17 │ │ │ │ + rsbeq sl, r3, r8, lsl #13 │ │ │ │ + rsbeq sl, r3, r0, ror #16 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - rsbeq sp, r3, ip, ror r9 │ │ │ │ + rsbeq sp, r3, ip, lsl r9 │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ - rsbeq sl, r3, r8, asr #7 │ │ │ │ + rsbeq sl, r3, r8, ror #6 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - ldrdeq sl, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, r3, ip, lsr r0 │ │ │ │ - rsbeq sl, r3, ip, ror #1 │ │ │ │ - rsbeq sl, r3, ip, ror #9 │ │ │ │ + rsbeq sl, r3, ip, ror r4 │ │ │ │ + ldrdeq r9, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, r3, ip, lsl #1 │ │ │ │ + rsbeq sl, r3, ip, lsl #9 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - @ instruction: 0x0063a294 │ │ │ │ - rsbeq sl, r3, ip, ror r3 │ │ │ │ - rsbeq r9, r3, ip, lsr #29 │ │ │ │ - @ instruction: 0x0063a390 │ │ │ │ - rsbeq sl, r3, r0, lsl #8 │ │ │ │ - rsbeq r9, r3, r0, asr pc │ │ │ │ - rsbeq sp, r3, ip, lsl #13 │ │ │ │ - rsbeq sl, r3, r8, asr #2 │ │ │ │ - rsbeq sl, r3, ip, ror r3 │ │ │ │ - rsbeq sl, r3, ip, ror #2 │ │ │ │ - @ instruction: 0x0063a298 │ │ │ │ - rsbeq sl, r3, ip, lsl #6 │ │ │ │ - rsbeq sl, r3, ip, lsl #7 │ │ │ │ - rsbeq sl, r3, r4, ror r3 │ │ │ │ - strheq sl, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, r3, r4, lsr r2 │ │ │ │ + rsbeq sl, r3, ip, lsl r3 │ │ │ │ + rsbeq r9, r3, ip, asr #28 │ │ │ │ + rsbeq sl, r3, r0, lsr r3 │ │ │ │ + rsbeq sl, r3, r0, lsr #7 │ │ │ │ + strdeq r9, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, r3, ip, lsr #12 │ │ │ │ + rsbeq sl, r3, r8, ror #1 │ │ │ │ + rsbeq sl, r3, ip, lsl r3 │ │ │ │ + rsbeq sl, r3, ip, lsl #2 │ │ │ │ + rsbeq sl, r3, r8, lsr r2 │ │ │ │ + rsbeq sl, r3, ip, lsr #5 │ │ │ │ + rsbeq sl, r3, ip, lsr #6 │ │ │ │ + rsbeq sl, r3, r4, lsl r3 │ │ │ │ + rsbeq sl, r3, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ sub sp, sp, #412 @ 0x19c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #3988] @ 3c8acc │ │ │ │ @@ -382192,27 +382192,27 @@ │ │ │ │ bne 3c7f88 │ │ │ │ bl 3ad880 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ ldr sl, [sp, #128] @ 0x80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r5, r9 │ │ │ │ sub r8, r0, r2 │ │ │ │ cmp r8, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ bhi 3c7fb8 │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r4, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, #1 │ │ │ │ @@ -382444,15 +382444,15 @@ │ │ │ │ bhi 3c87d8 │ │ │ │ mov r3, #22 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ b 3c7c90 │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ add r1, r3, r6, lsl #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ sub r1, r1, #130 @ 0x82 │ │ │ │ bl 3a7d18 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382786,22 +382786,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1408] @ 3c8af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8020 │ │ │ │ ldr r1, [pc, #1396] @ 3c8af4 │ │ │ │ b 3c7cdc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsr r2, r3, #10 │ │ │ │ ldr r3, [pc, #1380] @ 3c8af8 │ │ │ │ @@ -382980,30 +382980,30 @@ │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strd r0, [ip] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9184 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl r3, r3, #6 │ │ │ │ @@ -383089,30 +383089,30 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #370] @ 0x172 │ │ │ │ add r3, sp, #364 @ 0x16c │ │ │ │ ldrh r8, [r3, #2] │ │ │ │ add r3, r3, #2 │ │ │ │ add r8, r8, r5 │ │ │ │ add r2, sp, #364 @ 0x16c │ │ │ │ @@ -383143,63 +383143,63 @@ │ │ │ │ addeq r3, lr, r8, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2bbae4 <__bss_end__@@Base+0xfe4f2f14> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r2, lr, r8, ror #27 │ │ │ │ - @ instruction: 0x00790d98 │ │ │ │ - rsbseq r0, r9, r8, lsl #27 │ │ │ │ - rsbeq r5, r3, r0, lsr ip │ │ │ │ + rsbseq r0, r9, r8, lsr sp │ │ │ │ + rsbseq r0, r9, r8, lsr #26 │ │ │ │ + ldrdeq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ bge ff2bbb00 <__bss_end__@@Base+0xfe4f2f30> │ │ │ │ - rsbseq r0, r9, ip, ror #18 │ │ │ │ + rsbseq r0, r9, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq sl, r3, r0, ror #19 │ │ │ │ + rsbeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - strdeq sl, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0063a694 │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - strheq sl, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sl, r3, r4, asr r4 │ │ │ │ bge ff2bbb30 <__bss_end__@@Base+0xfe4f2f60> │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - rsbeq sl, r3, ip, ror #12 │ │ │ │ + rsbeq sl, r3, ip, lsl #12 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - rsbeq fp, r3, r8, asr #24 │ │ │ │ - rsbeq sl, r3, r0, lsr r3 │ │ │ │ - rsbeq r7, r3, ip, lsr #19 │ │ │ │ + rsbeq fp, r3, r8, ror #23 │ │ │ │ + ldrdeq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r7, r3, ip, asr #18 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - strdeq r9, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r3, r8, asr #4 │ │ │ │ - rsbeq fp, r3, r0, ror #20 │ │ │ │ + @ instruction: 0x00639b94 │ │ │ │ + rsbeq sl, r3, r8, ror #3 │ │ │ │ + rsbeq fp, r3, r0, lsl #20 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - ldrdeq sl, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, r3, r8, ror #13 │ │ │ │ - ldrdeq sl, [r3], #-16 @ │ │ │ │ + rsbeq sl, r3, r8, ror r3 │ │ │ │ + rsbeq r7, r3, r8, lsl #13 │ │ │ │ + rsbeq sl, r3, r0, ror r1 │ │ │ │ andeq r2, r0, sl, lsl #27 │ │ │ │ - strdeq sl, [r3], #-16 @ │ │ │ │ - rsbeq r9, r3, r4, ror #19 │ │ │ │ - rsbeq sl, r3, ip, asr r2 │ │ │ │ + @ instruction: 0x0063a190 │ │ │ │ + rsbeq r9, r3, r4, lsl #19 │ │ │ │ + strdeq sl, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ - rsbeq r9, r3, r0, lsl #19 │ │ │ │ - rsbeq r4, r3, ip, lsl r9 │ │ │ │ - rsbeq r9, r3, r8, lsr #19 │ │ │ │ + rsbeq r9, r3, r0, lsr #18 │ │ │ │ + strheq r4, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r9, r3, r8, asr #18 │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ - rsbeq r4, r3, ip, lsr #16 │ │ │ │ - rsbeq r4, r3, r4, ror r8 │ │ │ │ + rsbeq r4, r3, ip, asr #15 │ │ │ │ + rsbeq r4, r3, r4, lsl r8 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r8, lsl #7 │ │ │ │ - rsbeq r4, r3, r8, asr #7 │ │ │ │ - rsbseq pc, r8, r8, lsr r4 @ │ │ │ │ - rsbeq sl, r3, ip, lsl sp │ │ │ │ - rsbeq fp, r3, ip, asr #11 │ │ │ │ + rsbeq r4, r3, r8, lsr #6 │ │ │ │ + rsbeq r4, r3, r8, ror #6 │ │ │ │ + ldrsbeq pc, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq sl, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, r3, ip, ror #10 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldm r2, {r2, r7} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r7, r7, r3 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -383298,30 +383298,30 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ tst r3, #1 │ │ │ │ bne 3c9118 │ │ │ │ ldr r4, [fp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r4, lsl #2] │ │ │ │ @@ -383439,15 +383439,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9708 │ │ │ │ ldr r0, [pc, #-1144] @ 3c8b0c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add fp, fp, #1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp fp, #16 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 3c8198 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -383528,51 +383528,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1520] @ 3c8b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8c68 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, r7, r3 │ │ │ │ b 3c8c68 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ adds r2, r8, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3c8da0 │ │ │ │ ldr r3, [pc, #-1652] @ 3c8b18 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c88ac │ │ │ │ @@ -383590,27 +383590,27 @@ │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1784] @ 3c8b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c88ac │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [r3, #2888] @ 0xb48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ bl 3ac030 │ │ │ │ ldr r3, [pc, #-1816] @ 3c8b20 │ │ │ │ @@ -383671,22 +383671,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2076] @ 3c8b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8f8c │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae398 │ │ │ │ b 3c8264 │ │ │ │ ldr r3, [pc, #-2100] @ 3c8b2c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -383705,31 +383705,31 @@ │ │ │ │ beq 3c95f8 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2204] @ 3c8b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c88f4 │ │ │ │ ldr r0, [pc, #-2216] @ 3c8b34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c88ac │ │ │ │ str r5, [sp, #396] @ 0x18c │ │ │ │ cmp r6, #167772160 @ 0xa000000 │ │ │ │ bne 3c92a0 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ b 3c843c │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -383760,15 +383760,15 @@ │ │ │ │ bne 3c96bc │ │ │ │ ldr r0, [pc, #-2372] @ 3c8b38 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, r4, lsl #2] │ │ │ │ ldr sl, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3c84b4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -383837,32 +383837,32 @@ │ │ │ │ beq 3c9828 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2720] @ 3c8b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7bbc │ │ │ │ ldr r0, [pc, #-2732] @ 3c8b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8c68 │ │ │ │ ldr r0, [pc, #-2744] @ 3c8b48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c88f4 │ │ │ │ ldr r3, [pc, #-2760] @ 3c8b4c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8fb8 │ │ │ │ @@ -383879,23 +383879,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3c8b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8fb8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c98fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ @@ -383907,41 +383907,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2988] @ 3c8b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9490 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3c8b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8f8c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, #0 │ │ │ │ add r2, r3, #14 │ │ │ │ beq 3c9774 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -383951,15 +383951,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 3c9994 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls 3c8098 │ │ │ │ ldrb r3, [sp, #329] @ 0x149 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c8098 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -383989,27 +383989,27 @@ │ │ │ │ str r3, [r1, #1584] @ 0x630 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [r1, #1580] @ 0x62c │ │ │ │ b 3c7e3c │ │ │ │ ldr r0, [pc, #-3260] @ 3c8b60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8f8c │ │ │ │ ldr r0, [pc, #-3276] @ 3c8b64 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c7bbc │ │ │ │ mvn r0, #0 │ │ │ │ b 3c8034 │ │ │ │ ldr r0, [pc, #-3300] @ 3c8b68 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8fb8 │ │ │ │ ldr r3, [pc, #-3316] @ 3c8b6c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8030 │ │ │ │ @@ -384027,30 +384027,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3424] @ 3c8b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8030 │ │ │ │ ldr r0, [pc, #-3436] @ 3c8b74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8020 │ │ │ │ ldr r0, [pc, #-3452] @ 3c8b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8030 │ │ │ │ ldr r3, [pc, #-3464] @ 3c8b7c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c96a0 │ │ │ │ @@ -384067,28 +384067,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3572] @ 3c8b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c96a0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-3588] @ 3c8b84 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c96a0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3] │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl 254080 │ │ │ │ @@ -384131,38 +384131,38 @@ │ │ │ │ beq 3c9a90 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3824] @ 3c8b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8124 │ │ │ │ ldr r0, [pc, #-3836] @ 3c8b9c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c8124 │ │ │ │ ldr r3, [pc, #-3876] @ 3c8ba0 │ │ │ │ ldr r1, [pc, #-3876] @ 3c8ba4 │ │ │ │ ldr r0, [pc, #-3876] @ 3c8ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #-3884] @ 3c8bac │ │ │ │ @@ -384328,37 +384328,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3c9db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9c98 │ │ │ │ ldr r0, [pc, #48] @ 3c9dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9c98 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, lr, r4, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r1, lr, r0, asr r1 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, lsr lr │ │ │ │ - rsbeq r9, r3, r0, asr lr │ │ │ │ + ldrdeq r9, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r9, [r3], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3c9efc │ │ │ │ ldr r3, [pc, #288] @ 3c9f00 │ │ │ │ @@ -384414,40 +384414,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c9f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9e1c │ │ │ │ ldr r0, [pc, #52] @ 3c9f20 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9e1c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r8, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, lr, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r1, lr, r0 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, lsl sp │ │ │ │ - rsbeq r9, r3, ip, lsr sp │ │ │ │ + strheq r9, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r9, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #548] @ 3ca160 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #544] @ 3ca164 │ │ │ │ @@ -384508,15 +384508,15 @@ │ │ │ │ bne 3ca15c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3c9c48 │ │ │ │ ldr r0, [pc, #328] @ 3ca17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9f98 │ │ │ │ ldr r3, [pc, #316] @ 3ca180 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9f7c │ │ │ │ ldr r3, [pc, #280] @ 3ca170 │ │ │ │ @@ -384532,22 +384532,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3ca188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9f7c │ │ │ │ ldr r3, [pc, #204] @ 3ca18c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9ff8 │ │ │ │ ldr r3, [pc, #156] @ 3ca170 │ │ │ │ @@ -384563,49 +384563,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3ca190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9ff8 │ │ │ │ ldr r0, [pc, #88] @ 3ca194 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9f7c │ │ │ │ ldr r0, [pc, #72] @ 3ca198 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3c9ff8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [lr], r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r0, lr, ip, ror lr │ │ │ │ addeq r0, lr, r4, lsr #28 │ │ │ │ - rsbeq fp, r3, r0, asr #1 │ │ │ │ + rsbeq fp, r3, r0, rrx │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r4, lsr #23 │ │ │ │ - andeq r1, r0, r4, lsr pc │ │ │ │ - strdeq r9, [r3], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq r9, r3, r4, asr #22 │ │ │ │ - rsbeq r9, r3, r0, lsl ip │ │ │ │ + andeq r1, r0, r4, lsr pc │ │ │ │ + @ instruction: 0x00639b9c │ │ │ │ + rsbeq r9, r3, r4, ror #21 │ │ │ │ + strheq r9, [r3], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #3508] @ 0xdb4 │ │ │ │ @@ -384701,21 +384701,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca368 │ │ │ │ ldr r3, [pc, #256] @ 3ca458 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca3ac │ │ │ │ mov r9, #0 │ │ │ │ @@ -384754,45 +384754,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ca474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca364 │ │ │ │ ldr r0, [pc, #76] @ 3ca478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca364 │ │ │ │ ldr r0, [pc, #64] @ 3ca47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca368 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [lr], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, ip, asr #23 │ │ │ │ - @ instruction: 0x0078ec94 │ │ │ │ + rsbseq lr, r8, r4, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, asr #20 │ │ │ │ + rsbeq r9, r3, ip, ror #19 │ │ │ │ @ instruction: 0x008e0ab4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, asr #19 │ │ │ │ - rsbeq r9, r3, r8, lsl #20 │ │ │ │ - rsbeq r9, r3, r8, lsl #19 │ │ │ │ + rsbeq r9, r3, r8, ror #18 │ │ │ │ + rsbeq r9, r3, r8, lsr #19 │ │ │ │ + rsbeq r9, r3, r8, lsr #18 │ │ │ │ │ │ │ │ 003ca480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384967,42 +384967,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ca7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca5cc │ │ │ │ ldr r0, [pc, #60] @ 3ca7ac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca5cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r4, ror r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, ip, lsl r8 │ │ │ │ umulleq r0, lr, r4, r7 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, lsl r7 │ │ │ │ - rsbeq r9, r3, r4, asr #14 │ │ │ │ + strheq r9, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r9, r3, r4, ror #13 │ │ │ │ │ │ │ │ 003ca7b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #392] @ 3ca950 │ │ │ │ @@ -385087,38 +385087,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3ca970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca810 │ │ │ │ ldr r0, [pc, #48] @ 3ca974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ca810 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r8, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, r0, lsr #11 │ │ │ │ andeq r3, r0, r4, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, r3, r8, lsl #16 │ │ │ │ + @ instruction: 0x0063a790 │ │ │ │ + rsbeq sl, r3, r8, lsr #15 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ sub r1, r1, #16384 @ 0x4000 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385221,26 +385221,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3cae10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cab64 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3caccc │ │ │ │ ldr r2, [pc, #680] @ 3cae14 │ │ │ │ ldr r3, [pc, #628] @ 3cade4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385278,23 +385278,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cae1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caa60 │ │ │ │ ldr r3, [pc, #484] @ 3cae20 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385313,26 +385313,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3cae24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caa6c │ │ │ │ ldr r2, [pc, #340] @ 3cae28 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cab64 │ │ │ │ ldr r2, [pc, #288] @ 3cae08 │ │ │ │ @@ -385349,84 +385349,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3cae2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cab64 │ │ │ │ ldr r0, [pc, #200] @ 3cae30 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caa6c │ │ │ │ ldr r0, [pc, #172] @ 3cae34 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cab64 │ │ │ │ ldr r0, [pc, #140] @ 3cae38 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caa60 │ │ │ │ ldr r0, [pc, #124] @ 3cae3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cab64 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r9, r4, asr sp │ │ │ │ + ldrsheq ip, [r9], #-196 @ 0xffffff3c @ │ │ │ │ addeq r0, lr, r0, lsr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq ip, r7, r4, ror #16 │ │ │ │ @ instruction: 0x008e03b0 │ │ │ │ addeq sp, r8, r4, lsr pc │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, lsl r5 │ │ │ │ + strheq r9, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0x008e02b8 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - strheq r9, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r3, ip, asr r2 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, lsl #6 │ │ │ │ + rsbeq r9, r3, ip, lsr #5 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - ldrdeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r9, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, r3, r4, lsl r4 │ │ │ │ - strheq r9, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r3, ip, lsl #6 │ │ │ │ + rsbeq r9, r3, r8, ror r3 │ │ │ │ + rsbeq r9, r3, r8, asr r2 │ │ │ │ + strheq r9, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r3, r4, asr r1 │ │ │ │ + rsbeq r9, r3, ip, lsr #5 │ │ │ │ │ │ │ │ 003cae40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #792] @ 3cb170 │ │ │ │ @@ -385494,27 +385494,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3cb198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cafb4 │ │ │ │ ldr r2, [pc, #484] @ 3cb188 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cb080 │ │ │ │ mov r5, #0 │ │ │ │ @@ -385556,22 +385556,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3cb1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caee4 │ │ │ │ ldr r2, [pc, #288] @ 3cb1a8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cafb0 │ │ │ │ ldr r2, [pc, #244] @ 3cb190 │ │ │ │ @@ -385588,70 +385588,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3cb1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cafb0 │ │ │ │ ldr r0, [pc, #152] @ 3cb1b0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cafb0 │ │ │ │ ldr r0, [pc, #124] @ 3cb1b4 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cafb4 │ │ │ │ ldr r0, [pc, #88] @ 3cb1b8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3caee4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq ip, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r9, ip, ror r8 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ umulleq pc, sp, r8, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, sp, r8, lsl #31 │ │ │ │ addeq sp, r8, r8, lsr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r4, asr r3 │ │ │ │ + strdeq r9, [r3], #-36 @ 0xffffffdc @ │ │ │ │ addeq pc, sp, r8, ror #28 │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - @ instruction: 0x00639190 │ │ │ │ + rsbeq r9, r3, r0, lsr r1 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - rsbeq r9, r3, ip, ror r2 │ │ │ │ - rsbeq r9, r3, ip, asr #5 │ │ │ │ - strdeq r9, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, r3, ip, lsl r1 │ │ │ │ + rsbeq r9, r3, ip, lsl r2 │ │ │ │ + rsbeq r9, r3, ip, ror #4 │ │ │ │ + @ instruction: 0x0063919c │ │ │ │ + strheq r9, [r3], #-12 @ │ │ │ │ │ │ │ │ 003cb1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -385667,15 +385667,15 @@ │ │ │ │ stm sp, {r1, r3, r6} │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #272] @ 3cb314 │ │ │ │ add r5, r6, #133120 @ 0x20800 │ │ │ │ add r7, r6, #134144 @ 0x20c00 │ │ │ │ add sl, r6, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ mov r2, #1440 @ 0x5a0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, r7, #336 @ 0x150 │ │ │ │ str r4, [sl, #2116] @ 0x844 │ │ │ │ str r2, [r3] │ │ │ │ stmib r3, {r0, r6} │ │ │ │ @@ -385693,15 +385693,15 @@ │ │ │ │ bl 253288 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r6, [r4], #20 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3cb258 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r4, r5, #116 @ 0x74 │ │ │ │ add r7, r5, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -385709,64 +385709,64 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ bl 3a9ab8 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3cb294 │ │ │ │ add r0, r5, #840 @ 0x348 │ │ │ │ bl 3abc94 │ │ │ │ ldr r0, [sl, #3512] @ 0xdb8 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r3, [pc, #88] @ 3cb31c │ │ │ │ ldr r2, [pc, #88] @ 3cb320 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #84] @ 3cb324 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, sl, #64 @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d10 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c1e30 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ - rsbseq sp, r8, ip, lsr ip │ │ │ │ - rsbeq lr, r1, ip, ror #31 │ │ │ │ - rsbeq r8, r1, r4, asr #3 │ │ │ │ + ldrsbeq sp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq lr, r1, ip, lsl #31 │ │ │ │ + rsbeq r8, r1, r4, ror #2 │ │ │ │ │ │ │ │ 003cb328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r8, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r8, #2116] @ 0x844 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3cb35c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 253594 │ │ │ │ add r6, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #852 @ 0x354 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3cb380 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne 3cb368 │ │ │ │ add r7, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ @@ -385868,20 +385868,20 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r5, r7, r2, r3 │ │ │ │ bne 3cb594 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r4, r4, #20 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ strb r9, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne 3cb4d8 │ │ │ │ ldrh r3, [sl] │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3cb550 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ @@ -385923,59 +385923,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cb698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cb50c │ │ │ │ ldr r0, [sl, #3508] @ 0xdb4 │ │ │ │ bl 58ebf8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [sl, #2116] @ 0x844 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #92] @ 3cb69c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b42a0 │ │ │ │ + bl 9b4240 │ │ │ │ b 3cb550 │ │ │ │ ldr r0, [pc, #64] @ 3cb6a0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cb50c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008df9b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, sp, ip, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, sp, ip, asr #17 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00636d98 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r6, r3, r8, lsl #28 │ │ │ │ + rsbeq r6, r3, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ 3cb788 │ │ │ │ ldr ip, [pc, #204] @ 3cb78c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -386155,27 +386155,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x007abf94 │ │ │ │ + rsbseq fp, sl, r4, lsr pc │ │ │ │ ldr r0, [pc, #4] @ 3cb9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq lr, r9, ip, lsl #15 │ │ │ │ - b 750b2c │ │ │ │ + b 750acc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 3cba74 │ │ │ │ ldr lr, [pc, #152] @ 3cba78 │ │ │ │ ldr r4, [pc, #152] @ 3cba7c │ │ │ │ @@ -386438,15 +386438,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 3cbac8 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 3cbac8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3cbf00 │ │ │ │ ldr ip, [pc, #240] @ 3cbf04 │ │ │ │ ldr lr, [pc, #240] @ 3cbf08 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -386500,16 +386500,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 3cbac8 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 3cbac8 │ │ │ │ - rsbseq fp, sl, r3, lsr #25 │ │ │ │ - ldrheq fp, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, sl, r3, asr #24 │ │ │ │ + rsbseq fp, sl, r4, asr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386521,44 +386521,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 3cbf44 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 3cbf34 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cbf78 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b3e88 │ │ │ │ + b 9b3e28 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b42a0 │ │ │ │ + b 9b4240 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3cbf0c │ │ │ │ @@ -386648,25 +386648,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #200] @ 3cc218 │ │ │ │ ldr r1, [pc, #200] @ 3cc21c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #168] @ 3cc220 │ │ │ │ ldr r2, [pc, #168] @ 3cc224 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3cc228 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -386677,43 +386677,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #112] @ 3cc234 │ │ │ │ ldr r1, [pc, #112] @ 3cc238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, ip, asr r8 │ │ │ │ - rsbeq sp, r0, r4, lsr #29 │ │ │ │ - rsbeq r6, r5, r4, asr #2 │ │ │ │ - rsbeq lr, r1, r0, ror r1 │ │ │ │ - rsbeq r7, r1, r8, asr #6 │ │ │ │ + ldrsheq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r0, r4, asr #28 │ │ │ │ + rsbeq r6, r5, r4, ror #1 │ │ │ │ + rsbeq lr, r1, r0, lsl r1 │ │ │ │ + rsbeq r7, r1, r8, ror #5 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - ldrdeq r8, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, r3, ip, ror pc │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ addeq sp, r9, r0, ror #30 │ │ │ │ ldrdeq r4, [ip], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386726,28 +386726,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #432] @ 3cc438 │ │ │ │ ldr r1, [pc, #432] @ 3cc43c │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 3cc440 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -386757,25 +386757,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #320] @ 3cc444 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7069b8 │ │ │ │ + bl 706958 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 41b7a0 │ │ │ │ mov r1, sl │ │ │ │ @@ -386795,15 +386795,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -386824,31 +386824,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3dac │ │ │ │ + bl 9b3d4c │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq fp, sl, r4, lsr r7 │ │ │ │ - rsbeq r8, r3, r4, lsr #30 │ │ │ │ - rsbeq r8, r3, r0, lsl #30 │ │ │ │ - rsbeq sp, r0, r8, asr #26 │ │ │ │ - rsbeq r5, r5, r4, ror #31 │ │ │ │ + ldrsbeq fp, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r3, r4, asr #29 │ │ │ │ + rsbeq r8, r3, r0, lsr #29 │ │ │ │ + rsbeq sp, r0, r8, ror #25 │ │ │ │ + rsbeq r5, r5, r4, lsl #31 │ │ │ │ addeq sp, r9, r0, asr lr │ │ │ │ - rsbeq r8, r3, r4, ror lr │ │ │ │ + rsbeq r8, r3, r4, lsl lr │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ addeq pc, lr, r0, lsr #18 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386917,24 +386917,24 @@ │ │ │ │ bl 58ebf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f424 │ │ │ │ b 3cc510 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r9, r0 │ │ │ │ bl 255a54 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 58ebf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f484 │ │ │ │ mov r0, r8 │ │ │ │ bl 253594 │ │ │ │ @@ -386959,25 +386959,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3cc698 │ │ │ │ ldr r1, [pc, #136] @ 3cc69c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #116] @ 3cc6a0 │ │ │ │ ldr r1, [pc, #116] @ 3cc6a4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3cc6a8 │ │ │ │ ldr r2, [pc, #84] @ 3cc6ac │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -386988,56 +386988,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, ip, lsl #7 │ │ │ │ - rsbeq r8, r3, r0, ror #22 │ │ │ │ - rsbeq r8, r3, ip, ror #22 │ │ │ │ - rsbeq sp, r0, r8, lsr #19 │ │ │ │ - rsbeq r5, r5, r8, asr #24 │ │ │ │ - rsbeq r0, r3, r8, lsr r1 │ │ │ │ - rsbeq lr, r2, r8, asr #2 │ │ │ │ + rsbseq fp, sl, ip, lsr #6 │ │ │ │ + rsbeq r8, r3, r0, lsl #22 │ │ │ │ + rsbeq r8, r3, ip, lsl #22 │ │ │ │ + rsbeq sp, r0, r8, asr #18 │ │ │ │ + rsbeq r5, r5, r8, ror #23 │ │ │ │ + ldrdeq r0, [r3], #-8 @ │ │ │ │ + rsbeq lr, r2, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 3cc730 │ │ │ │ ldr r2, [pc, #104] @ 3cc734 │ │ │ │ ldr r1, [pc, #104] @ 3cc738 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 253594 │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3cc720 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e88 │ │ │ │ + bl 9b3e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58ecc4 │ │ │ │ - ldrheq fp, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00638a94 │ │ │ │ - rsbeq r8, r3, r4, lsr #21 │ │ │ │ + rsbseq fp, sl, ip, asr r2 │ │ │ │ + rsbeq r8, r3, r4, lsr sl │ │ │ │ + rsbeq r8, r3, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 58ec28 │ │ │ │ @@ -387057,26 +387057,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3cc7d4 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 41d8f4 │ │ │ │ - rsbseq fp, sl, r4, lsr #4 │ │ │ │ - rsbeq r6, r1, r0, lsr sp │ │ │ │ - rsbeq sp, r1, r8, lsr #22 │ │ │ │ + rsbseq fp, sl, r4, asr #3 │ │ │ │ + ldrdeq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sp, r1, r8, asr #21 │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387095,43 +387095,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 3cc874 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d8f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cbf0c │ │ │ │ - rsbseq fp, sl, r8, ror #2 │ │ │ │ - rsbeq r6, r1, r4, ror ip │ │ │ │ - @ instruction: 0x0061da90 │ │ │ │ + rsbseq fp, sl, r8, lsl #2 │ │ │ │ + rsbeq r6, r1, r4, lsl ip │ │ │ │ + rsbeq sp, r1, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 3cca40 │ │ │ │ ldr r2, [pc, #432] @ 3cca44 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 3cca48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -387146,15 +387146,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -387223,19 +387223,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq fp, [sl], #-8 @ │ │ │ │ - rsbeq r8, r3, r8, asr #17 │ │ │ │ - ldrdeq r8, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r1, r8, asr #19 │ │ │ │ - rsbeq r6, r1, ip, lsr #23 │ │ │ │ + @ instruction: 0x007ab098 │ │ │ │ + rsbeq r8, r3, r8, ror #16 │ │ │ │ + rsbeq r8, r3, r8, ror r8 │ │ │ │ + rsbeq sp, r1, r8, ror #18 │ │ │ │ + rsbeq r6, r1, ip, asr #22 │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387290,15 +387290,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -387314,30 +387314,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -387348,30 +387348,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d8f4 │ │ │ │ mov r0, r4 │ │ │ │ b 3ccad4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq lr, sp, r0, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, sp, r8, asr #6 │ │ │ │ - rsbseq sl, sl, r0, ror #28 │ │ │ │ - @ instruction: 0x0061d794 │ │ │ │ - rsbeq r6, r1, ip, ror #18 │ │ │ │ + rsbseq sl, sl, r0, lsl #28 │ │ │ │ + rsbeq sp, r1, r4, lsr r7 │ │ │ │ + rsbeq r6, r1, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3ccec4 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387381,15 +387381,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3cccf4 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -387409,29 +387409,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -387454,30 +387454,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -387493,15 +387493,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -387510,19 +387510,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3ccdb4 │ │ │ │ - ldrsheq sl, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r1, r0, lsr #12 │ │ │ │ - strdeq r6, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x007aac9c │ │ │ │ + rsbeq sp, r1, r0, asr #11 │ │ │ │ + @ instruction: 0x00616794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 3cde30 │ │ │ │ ldr r3, [pc, #3908] @ 3cde34 │ │ │ │ @@ -387608,15 +387608,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 3cde4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 3cde50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #3588] @ 3cde54 │ │ │ │ ldr r3, [pc, #3552] @ 3cde34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -387636,15 +387636,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ tst r4, #16 │ │ │ │ bne 3cd2d4 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -387695,15 +387695,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3cd2dc │ │ │ │ @@ -387911,15 +387911,15 @@ │ │ │ │ b 3cd1c8 │ │ │ │ ldr r1, [pc, #2456] @ 3cde88 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -387934,15 +387934,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -387952,47 +387952,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -388000,24 +388000,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -388025,15 +388025,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3ccffc │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -388057,30 +388057,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3cd7bc │ │ │ │ @@ -388101,29 +388101,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 3cd9a0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -388380,15 +388380,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 9d76bc │ │ │ │ + bl 9d765c │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -388501,35 +388501,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 254080 │ │ │ │ b 3cdd70 │ │ │ │ addeq sp, sp, r8, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, sl, r1, lsr #18 │ │ │ │ + rsbseq sl, sl, r1, asr #17 │ │ │ │ addeq sp, sp, r8, ror #29 │ │ │ │ - ldrsbeq sl, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r1, r8, lsl #6 │ │ │ │ rsbseq sl, sl, r0, ror r9 │ │ │ │ - @ instruction: 0x0061d290 │ │ │ │ - rsbeq r6, r1, r0, ror #8 │ │ │ │ + rsbeq sp, r1, r8, lsr #5 │ │ │ │ + rsbseq sl, sl, r0, lsl r9 │ │ │ │ + rsbeq sp, r1, r0, lsr r2 │ │ │ │ + rsbeq r6, r1, r0, lsl #8 │ │ │ │ ldrdeq sp, [sp], r4 │ │ │ │ - ldrsheq sl, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, r0, r4, lsr pc │ │ │ │ - ldrdeq r5, [r5], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x007aa890 │ │ │ │ + ldrdeq ip, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r5, r4, ror r1 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbseq sl, sl, r4, lsl #16 │ │ │ │ - rsbeq ip, r0, ip, asr #28 │ │ │ │ - rsbeq r5, r5, ip, ror #1 │ │ │ │ + rsbseq sl, sl, r4, lsr #15 │ │ │ │ + rsbeq ip, r0, ip, ror #27 │ │ │ │ + rsbeq r5, r5, ip, lsl #1 │ │ │ │ addeq sp, sp, ip, ror fp │ │ │ │ - rsbseq sl, sl, sp, lsr #10 │ │ │ │ - rsbeq r5, r1, r4, lsr #31 │ │ │ │ + rsbseq sl, sl, sp, asr #9 │ │ │ │ + rsbeq r5, r1, r4, asr #30 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -388699,15 +388699,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -388720,15 +388720,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -388739,84 +388739,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -388826,28 +388826,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -388856,28 +388856,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -388885,27 +388885,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -388915,27 +388915,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -388943,115 +388943,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -389059,40 +389059,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 3cdf80 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 3cdf80 │ │ │ │ @@ -389118,30 +389118,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d8f4 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3cbf0c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #776] @ 3ceb2c │ │ │ │ ldr r3, [pc, #720] @ 3ceaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389166,15 +389166,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #660] @ 3ceb3c │ │ │ │ ldr r3, [pc, #588] @ 3ceaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389231,15 +389231,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3cbf0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 3cdf80 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 3ceb48 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 3ceaf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389319,29 +389319,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 3cdf6c │ │ │ │ addeq ip, sp, ip, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, sp, ip, lsr #30 │ │ │ │ - rsbseq r9, sl, r2, asr r9 │ │ │ │ + ldrsheq r9, [sl], #-130 @ 0xffffff7e @ │ │ │ │ umulleq ip, sp, ip, lr │ │ │ │ - rsbseq r9, sl, r4, asr #18 │ │ │ │ + rsbseq r9, sl, r4, ror #17 │ │ │ │ addeq ip, sp, r8, asr #27 │ │ │ │ addeq ip, sp, r8, ror sp │ │ │ │ - rsbeq ip, r1, r4, lsl #3 │ │ │ │ - rsbseq r9, sl, r4, asr r8 │ │ │ │ - rsbeq r5, r1, r8, asr r3 │ │ │ │ - rsbeq fp, r1, ip, lsl #22 │ │ │ │ - ldrsbeq r9, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r4, r1, r4, ror #25 │ │ │ │ + rsbeq ip, r1, r4, lsr #2 │ │ │ │ + ldrsheq r9, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r1, ip, lsr #21 │ │ │ │ + rsbseq r9, sl, r8, ror r1 │ │ │ │ + rsbeq r4, r1, r4, lsl #25 │ │ │ │ addeq ip, sp, r0, lsl #12 │ │ │ │ - rsbseq r9, sl, r4, lsl r1 │ │ │ │ - rsbeq fp, r1, r8, lsr sl │ │ │ │ - rsbeq r4, r1, ip, lsl #24 │ │ │ │ + ldrheq r9, [sl], #-4 @ │ │ │ │ + ldrdeq fp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, r1, ip, lsr #23 │ │ │ │ addeq ip, sp, ip, ror r5 │ │ │ │ addeq ip, sp, r8, lsr r5 │ │ │ │ addeq ip, sp, r0, asr #9 │ │ │ │ addeq ip, sp, r8, ror r4 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -389371,15 +389371,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf5e8 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 3cf5e8 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -389418,15 +389418,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -389436,15 +389436,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -389454,83 +389454,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 3cf2d0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -389552,44 +389552,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 253120 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -389597,15 +389597,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -389626,51 +389626,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -389788,15 +389788,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d8f4 │ │ │ │ b 3cf128 │ │ │ │ @@ -389844,15 +389844,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3cf620 │ │ │ │ ldr r1, [pc, #764] @ 3cf624 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 41d8f4 │ │ │ │ b 3cf128 │ │ │ │ @@ -389896,15 +389896,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -389912,24 +389912,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -389954,15 +389954,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 3cf630 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d8f4 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -390023,30 +390023,30 @@ │ │ │ │ b 3cf254 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3cf128 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq ip, sp, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r8, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, r1, r4, lsl #14 │ │ │ │ - ldrdeq r4, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, sl, r4, ror sp │ │ │ │ + rsbeq fp, r1, r4, lsr #13 │ │ │ │ + rsbeq r4, r1, r8, ror r8 │ │ │ │ strdeq fp, [sp], r4 │ │ │ │ - rsbseq r8, sl, r0, asr r7 │ │ │ │ - rsbeq r4, r1, r4, asr r2 │ │ │ │ - rsbeq fp, r1, ip, ror r0 │ │ │ │ - rsbseq r8, sl, r0, lsl #13 │ │ │ │ - @ instruction: 0x0061af98 │ │ │ │ - rsbeq r4, r1, r8, ror r1 │ │ │ │ - ldrheq r8, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r1, r8, asr #31 │ │ │ │ - rsbeq sl, r1, r8, ror #27 │ │ │ │ - ldrsbeq r8, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, r1, ip, ror #25 │ │ │ │ - rsbeq r3, r1, r0, asr #29 │ │ │ │ + ldrsheq r8, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r4, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r1, ip, lsl r0 │ │ │ │ + rsbseq r8, sl, r0, lsr #12 │ │ │ │ + rsbeq sl, r1, r8, lsr pc │ │ │ │ + rsbeq r4, r1, r8, lsl r1 │ │ │ │ + rsbseq r8, sl, ip, asr r4 │ │ │ │ + rsbeq r3, r1, r8, ror #30 │ │ │ │ + rsbeq sl, r1, r8, lsl #27 │ │ │ │ + rsbseq r8, sl, r0, ror r3 │ │ │ │ + rsbeq sl, r1, ip, lsl #25 │ │ │ │ + rsbeq r3, r1, r0, ror #28 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 3cf660 │ │ │ │ ldr r0, [pc, #360] @ 3cf7bc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -390134,35 +390134,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 3cf800 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, sl, r4, ror r8 │ │ │ │ - rsbseq r8, sl, r4, lsr #7 │ │ │ │ - rsbeq r5, r3, r4, lsr pc │ │ │ │ - rsbeq r5, r3, r8, lsl pc │ │ │ │ - strdeq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r3, r0, ror #29 │ │ │ │ - rsbeq r5, r3, r4, asr #29 │ │ │ │ - rsbeq r5, r3, r8, lsr #29 │ │ │ │ - rsbeq r5, r3, ip, lsl #29 │ │ │ │ - rsbeq r5, r3, r0, ror lr │ │ │ │ - rsbeq r5, r3, r4, asr lr │ │ │ │ - rsbeq r5, r3, r8, lsr lr │ │ │ │ - rsbeq r5, r3, ip, lsl lr │ │ │ │ - rsbeq r5, r3, r0, lsl #28 │ │ │ │ - rsbeq r5, r3, r4, ror #27 │ │ │ │ - rsbeq r5, r3, r8, asr #27 │ │ │ │ - rsbeq r5, r3, ip, lsr #27 │ │ │ │ - @ instruction: 0x00635d90 │ │ │ │ + rsbeq ip, sl, r4, lsl r8 │ │ │ │ + rsbseq r8, sl, r4, asr #6 │ │ │ │ + ldrdeq r5, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + strheq r5, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00635e9c │ │ │ │ + rsbeq r5, r3, r0, lsl #29 │ │ │ │ + rsbeq r5, r3, r4, ror #28 │ │ │ │ + rsbeq r5, r3, r8, asr #28 │ │ │ │ + rsbeq r5, r3, ip, lsr #28 │ │ │ │ + rsbeq r5, r3, r0, lsl lr │ │ │ │ + strdeq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r5, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, r3, r0, lsr #27 │ │ │ │ + rsbeq r5, r3, r4, lsl #27 │ │ │ │ + rsbeq r5, r3, r8, ror #26 │ │ │ │ + rsbeq r5, r3, ip, asr #26 │ │ │ │ + rsbeq r5, r3, r0, lsr sp │ │ │ │ ldr r0, [pc, #4] @ 3cf810 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq sl, [r9], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -390225,22 +390225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3cf9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cf884 │ │ │ │ ldr r2, [pc, #100] @ 3cf9b8 │ │ │ │ ldr r3, [pc, #56] @ 3cf990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390248,29 +390248,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf988 │ │ │ │ ldr r0, [pc, #68] @ 3cf9bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq fp, [sp], r4 │ │ │ │ - rsbeq ip, r5, r4, lsl r3 │ │ │ │ + strheq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq fp, sp, r8, r5 │ │ │ │ - strdeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00635c94 │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, ip, lsl #25 │ │ │ │ + rsbeq r5, r3, ip, lsr #24 │ │ │ │ ldrdeq fp, [sp], r0 │ │ │ │ - rsbeq r5, r3, r8, ror ip │ │ │ │ + rsbeq r5, r3, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -390352,22 +390352,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3cfbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cfa44 │ │ │ │ ldr r2, [pc, #124] @ 3cfbcc │ │ │ │ ldr r3, [pc, #56] @ 3cfb8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390375,45 +390375,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfb84 │ │ │ │ ldr r0, [pc, #92] @ 3cfbd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, sl, r1, lsl #1 │ │ │ │ + rsbseq r8, sl, r1, lsr #32 │ │ │ │ addeq fp, sp, r0, lsr #8 │ │ │ │ - ldrdeq r5, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, r3, ip, ror fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq fp, [sp], r8 │ │ │ │ - strdeq ip, [r5], #-8 @ │ │ │ │ - rsbeq r5, r3, r4, lsl #23 │ │ │ │ - rsbeq r5, r3, ip, lsl #23 │ │ │ │ - @ instruction: 0x00635b94 │ │ │ │ - @ instruction: 0x00635b98 │ │ │ │ - rsbeq ip, sl, r0, lsl #8 │ │ │ │ + @ instruction: 0x0065c098 │ │ │ │ + rsbeq r5, r3, r4, lsr #22 │ │ │ │ + rsbeq r5, r3, ip, lsr #22 │ │ │ │ + rsbeq r5, r3, r4, lsr fp │ │ │ │ + rsbeq r5, r3, r8, lsr fp │ │ │ │ + rsbeq ip, sl, r0, lsr #7 │ │ │ │ andeq r2, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r0, lsr #22 │ │ │ │ + rsbeq r5, r3, r0, asr #21 │ │ │ │ ldrdeq fp, [sp], r4 │ │ │ │ - rsbeq r5, r3, ip, lsl #22 │ │ │ │ + rsbeq r5, r3, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58ecc4 │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 7537b0 │ │ │ │ + bl 753750 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 414c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -390463,15 +390463,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfdc4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r1, [pc, #236] @ 3cfdd8 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 3cfc78 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -390503,72 +390503,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3cfdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cfcac │ │ │ │ ldr r0, [pc, #80] @ 3cfe00 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3cfcac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ addeq fp, sp, ip, asr #3 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - rsbeq sp, lr, r4, lsl #17 │ │ │ │ + rsbeq sp, lr, r4, lsr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, r0, ror r1 │ │ │ │ - rsbeq r5, r3, r8, lsl #19 │ │ │ │ - rsbeq r5, r3, r8, ror r9 │ │ │ │ + rsbeq r5, r3, r8, lsr #18 │ │ │ │ + rsbeq r5, r3, r8, lsl r9 │ │ │ │ andeq r1, r0, ip, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r8, lsl #18 │ │ │ │ - rsbeq r5, r3, r0, lsr #18 │ │ │ │ + rsbeq r5, r3, r8, lsr #17 │ │ │ │ + rsbeq r5, r3, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 3cfef8 │ │ │ │ ldr r2, [pc, #220] @ 3cfefc │ │ │ │ ldr r1, [pc, #220] @ 3cff00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #188] @ 3cff04 │ │ │ │ ldr r1, [pc, #188] @ 3cff08 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #156] @ 3cff0c │ │ │ │ ldr r3, [pc, #156] @ 3cff10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 3cff14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -390581,35 +390581,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 3cff20 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #96] @ 3cff24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, sl, r8, asr sp │ │ │ │ - rsbeq sl, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r5, ip, asr #8 │ │ │ │ - rsbeq sl, r1, r8, ror r4 │ │ │ │ - rsbeq r3, r1, r0, asr r6 │ │ │ │ + ldrsheq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sl, r0, ip, asr #2 │ │ │ │ + rsbeq r2, r5, ip, ror #7 │ │ │ │ + rsbeq sl, r1, r8, lsl r4 │ │ │ │ + strdeq r3, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ addeq sl, r9, r0, lsl #7 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ addeq r1, ip, r0, lsl #10 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -390624,15 +390624,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #76] @ 3cffbc │ │ │ │ ldr r2, [pc, #76] @ 3cffc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -390643,19 +390643,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, sl, r8, lsr ip │ │ │ │ - rsbeq sl, r1, r0, ror r3 │ │ │ │ - rsbeq r3, r1, r8, asr #10 │ │ │ │ - rsbeq ip, r2, r0, lsr #16 │ │ │ │ - rsbeq sl, r2, r0, lsr r8 │ │ │ │ + ldrsbeq r7, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, r1, r0, lsl r3 │ │ │ │ + rsbeq r3, r1, r8, ror #9 │ │ │ │ + rsbeq ip, r2, r0, asr #15 │ │ │ │ + ldrdeq sl, [r2], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -390742,41 +390742,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #180] @ 3d01fc │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d888 │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d0200 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -390786,19 +390786,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 58e380 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 3d00a4 │ │ │ │ - rsbseq r7, sl, r4, ror #22 │ │ │ │ + rsbseq r7, sl, r4, lsl #22 │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ addeq sl, r9, ip, ror #1 │ │ │ │ - ldrdeq r5, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq r5, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r3, ip, ror r5 │ │ │ │ + rsbeq r5, r3, r8, asr r5 │ │ │ │ @ instruction: 0x008ebbb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -390943,25 +390943,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d0578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0350 │ │ │ │ ldr r3, [pc, #228] @ 3d057c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d03bc │ │ │ │ ldr r3, [pc, #196] @ 3d0570 │ │ │ │ @@ -390979,53 +390979,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d0580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d03bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d0584 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0350 │ │ │ │ ldr r0, [pc, #80] @ 3d0588 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d03bc │ │ │ │ strdeq sl, [sp], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r4, ror #23 │ │ │ │ addeq sl, sp, r8, ror fp │ │ │ │ addeq fp, lr, r8, lsl #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r7, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, sl, r0, asr r7 │ │ │ │ addeq fp, lr, r8, ror #18 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00635290 │ │ │ │ + rsbeq r5, r3, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ - rsbeq r5, r3, r8, ror r2 │ │ │ │ - rsbeq r5, r3, ip, lsr #4 │ │ │ │ - rsbeq r5, r3, r0, lsl #5 │ │ │ │ + rsbeq r5, r3, r8, lsl r2 │ │ │ │ + rsbeq r5, r3, ip, asr #3 │ │ │ │ + rsbeq r5, r3, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 3d07bc │ │ │ │ ldr r1, [pc, #532] @ 3d07c0 │ │ │ │ @@ -391124,60 +391124,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d07dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0604 │ │ │ │ ldr r1, [pc, #104] @ 3d07e0 │ │ │ │ ldr r0, [pc, #104] @ 3d07e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0660 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3d07e8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0604 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, ip, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r0, asr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, sp, r8, lsl r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [r3], #-4 @ │ │ │ │ - rsbseq r7, sl, r4, lsl #8 │ │ │ │ - rsbeq r5, r3, ip, rrx │ │ │ │ - rsbeq r5, r3, r0, asr #1 │ │ │ │ + rsbeq r5, r3, r4, asr r0 │ │ │ │ + rsbseq r7, sl, r4, lsr #7 │ │ │ │ + rsbeq r5, r3, ip │ │ │ │ + rsbeq r5, r3, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 3d09ac │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391191,23 +391191,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #372] @ 3d09c0 │ │ │ │ ldr r1, [pc, #372] @ 3d09c4 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #348] @ 3d09c8 │ │ │ │ ldr r3, [pc, #348] @ 3d09cc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391269,48 +391269,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d09f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0884 │ │ │ │ ldr r0, [pc, #92] @ 3d09fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0884 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, sl, r8, ror r3 │ │ │ │ + rsbseq r7, sl, r8, lsl r3 │ │ │ │ addeq sl, sp, ip, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00619a9c │ │ │ │ - rsbeq r2, r1, r4, ror ip │ │ │ │ - rsbeq r5, r3, r4, asr #32 │ │ │ │ - rsbeq r5, r3, r0, asr r0 │ │ │ │ + rsbeq r9, r1, ip, lsr sl │ │ │ │ + rsbeq r2, r1, r4, lsl ip │ │ │ │ + rsbeq r4, r3, r4, ror #31 │ │ │ │ + strdeq r4, [r3], #-240 @ 0xffffff10 @ │ │ │ │ @ instruction: 0x008da5b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ addeq sl, sp, ip, lsr r5 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r8, lsr #30 │ │ │ │ - rsbeq r4, r3, r4, lsr pc │ │ │ │ + rsbeq r4, r3, r8, asr #29 │ │ │ │ + ldrdeq r4, [r3], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -391387,30 +391387,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0bb4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -391454,15 +391454,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -391472,15 +391472,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 3d0d8c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0ba0 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0a98 │ │ │ │ ldr r3, [pc, #212] @ 3d0d90 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391499,50 +391499,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d0d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0a90 │ │ │ │ ldr r0, [pc, #96] @ 3d0d98 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0ba0 │ │ │ │ ldr r0, [pc, #60] @ 3d0d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d0a90 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [sp], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008da3b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, sp, r0, ror r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, ip, ror ip │ │ │ │ + rsbeq r4, r3, ip, lsl ip │ │ │ │ muleq r0, r4, ip │ │ │ │ - strheq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, r3, r8, lsl ip │ │ │ │ - rsbeq r4, r3, r8, lsr #23 │ │ │ │ + rsbeq r4, r3, ip, asr fp │ │ │ │ + strheq r4, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r3, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -391578,15 +391578,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391596,15 +391596,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -391614,30 +391614,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391645,30 +391645,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391676,15 +391676,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -391692,15 +391692,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -391721,15 +391721,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391739,50 +391739,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -391790,25 +391790,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -391816,15 +391816,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391880,15 +391880,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -391900,15 +391900,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391916,30 +391916,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391947,30 +391947,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391978,30 +391978,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #500] @ 3d16c8 │ │ │ │ ldr r3, [pc, #492] @ 3d16c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -392025,15 +392025,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -392045,81 +392045,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3d14a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @@ -392338,15 +392338,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 3d1ef0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392359,15 +392359,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3d1ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d18e0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -392410,15 +392410,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392429,15 +392429,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -392462,15 +392462,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -392480,15 +392480,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 3d18c8 │ │ │ │ ldr r3, [pc, #604] @ 3d1ee4 │ │ │ │ @@ -392523,15 +392523,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 3d1ef8 │ │ │ │ @@ -392544,15 +392544,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3d1efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d186c │ │ │ │ ldr r0, [pc, #392] @ 3d1f00 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 3d1740 │ │ │ │ @@ -392569,25 +392569,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3d1f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d1740 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 3cfc0c │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -392608,60 +392608,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 3d1f08 │ │ │ │ ldr r1, [pc, #184] @ 3d1f0c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d186c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 3d1f10 │ │ │ │ ldr r1, [pc, #128] @ 3d1f14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d18e0 │ │ │ │ ldr r0, [pc, #100] @ 3d1f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d1740 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, sp, r8, lsl r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - rsbseq r6, sl, ip, asr #7 │ │ │ │ + rsbseq r6, sl, ip, ror #6 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq r9, sp, r0, lsl r5 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, ip │ │ │ │ - rsbeq r3, r3, r4, ror #30 │ │ │ │ - rsbeq r3, r3, ip, lsl sp │ │ │ │ - rsbeq r3, r3, r0, lsl #25 │ │ │ │ + rsbeq r3, r3, ip, lsr #31 │ │ │ │ + rsbeq r3, r3, r4, lsl #30 │ │ │ │ + strheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, r3, r0, lsr #24 │ │ │ │ andeq r4, r0, r0, ror #27 │ │ │ │ - rsbeq r3, r3, r8, lsr #23 │ │ │ │ - strdeq r3, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r3, r3, r0, lsl #24 │ │ │ │ - rsbeq r3, r3, r8, asr #23 │ │ │ │ - rsbeq r3, r3, r0, asr #23 │ │ │ │ - rsbeq r3, r3, r0, lsl fp │ │ │ │ + rsbeq r3, r3, r8, asr #22 │ │ │ │ + @ instruction: 0x00633b9c │ │ │ │ + rsbeq r3, r3, r0, lsr #23 │ │ │ │ + rsbeq r3, r3, r8, ror #22 │ │ │ │ + rsbeq r3, r3, r0, ror #22 │ │ │ │ + strheq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 58ec28 │ │ │ │ @@ -392788,15 +392788,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 3d2578 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d209c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3d0a00 │ │ │ │ b 3d209c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -392818,15 +392818,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -392840,15 +392840,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -392902,15 +392902,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -392918,15 +392918,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 3d2090 │ │ │ │ @@ -392986,15 +392986,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 3d2588 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393005,15 +393005,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d258c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d203c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 58ebf8 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -393033,15 +393033,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 3d2594 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d203c │ │ │ │ ldr r3, [pc, #84] @ 3d2570 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -393051,34 +393051,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 3d259c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d209c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, ip, lsr #29 │ │ │ │ addeq r8, sp, r8, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r5, sl, ip, asr sl │ │ │ │ - @ instruction: 0x00633990 │ │ │ │ + ldrsheq r5, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, r3, r0, lsr r9 │ │ │ │ umulleq r8, sp, ip, sl │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r3, r4, asr r6 │ │ │ │ - rsbeq r3, r3, ip, asr #10 │ │ │ │ - rsbeq r3, r3, r8, asr #11 │ │ │ │ - rsbeq r3, r3, r8, asr r5 │ │ │ │ - rsbseq r5, sl, r0, asr #12 │ │ │ │ - rsbeq r3, r3, r4, ror r5 │ │ │ │ + strdeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, r3, ip, ror #9 │ │ │ │ + rsbeq r3, r3, r8, ror #10 │ │ │ │ + strdeq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, sl, r0, ror #11 │ │ │ │ + rsbeq r3, r3, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 3d2b9c │ │ │ │ ldr r1, [pc, #1508] @ 3d2ba0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393350,27 +393350,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2604 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf814 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58ebf8 │ │ │ │ bl 58f344 │ │ │ │ @@ -393398,15 +393398,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r2, [pc, #324] @ 3d2c0c │ │ │ │ ldr r3, [pc, #212] @ 3d2ba0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393418,15 +393418,15 @@ │ │ │ │ b 3cf9c0 │ │ │ │ ldr r0, [pc, #276] @ 3d2c10 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2604 │ │ │ │ ldr r3, [pc, #248] @ 3d2c14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2910 │ │ │ │ ldr r3, [pc, #124] @ 3d2bac │ │ │ │ @@ -393442,33 +393442,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3d2c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2910 │ │ │ │ ldr r0, [pc, #136] @ 3d2c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2910 │ │ │ │ addeq r8, sp, ip, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, sp, r4, asr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ - rsbseq r5, sl, r0, lsr #8 │ │ │ │ + rsbseq r5, sl, r0, asr #7 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ umulleq r8, sp, r4, r6 │ │ │ │ addeq r8, sp, r4, asr r6 │ │ │ │ addeq r8, sp, ip, lsl #12 │ │ │ │ @ instruction: 0x008d85b4 │ │ │ │ addeq r8, sp, r8, ror r5 │ │ │ │ @@ -393478,23 +393478,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x008d84b4 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ andeq r3, r0, r8, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r3, [r3], #-0 @ │ │ │ │ + rsbeq r3, r3, r0, ror r0 │ │ │ │ addeq r8, sp, r8, lsr #7 │ │ │ │ - ldrsbeq r5, [sl], #-12 @ │ │ │ │ - ldrdeq r3, [r3], #-8 @ │ │ │ │ + rsbseq r5, sl, ip, ror r0 │ │ │ │ + rsbeq r3, r3, r8, ror r0 │ │ │ │ addeq r8, sp, ip, asr r3 │ │ │ │ - rsbeq r3, r3, r4, asr #32 │ │ │ │ + rsbeq r2, r3, r4, ror #31 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ - rsbeq r2, r3, r4, lsr sp │ │ │ │ - rsbeq r2, r3, r0, asr #26 │ │ │ │ + ldrdeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r3, r0, ror #25 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393513,15 +393513,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3d2c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r7, r9, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -393566,59 +393566,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d2d78 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d2d28 │ │ │ │ ldr r0, [pc, #32] @ 3d2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2d28 │ │ │ │ ldr r0, [pc, #20] @ 3d2d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d2d28 │ │ │ │ addeq r8, sp, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r3, r8, ror #29 │ │ │ │ - strdeq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r3, r8, lsl #29 │ │ │ │ + @ instruction: 0x00632e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3d2ed0 │ │ │ │ ldr r2, [pc, #308] @ 3d2ed4 │ │ │ │ ldr r1, [pc, #308] @ 3d2ed8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #276] @ 3d2edc │ │ │ │ ldr r1, [pc, #276] @ 3d2ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #244] @ 3d2ee4 │ │ │ │ ldr r1, [pc, #244] @ 3d2ee8 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #212] @ 3d2eec │ │ │ │ ldr r1, [pc, #212] @ 3d2ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 3d2ef4 │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393631,55 +393631,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 3d2efc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7510b8 │ │ │ │ + bl 751058 │ │ │ │ ldr r3, [pc, #148] @ 3d2f00 │ │ │ │ ldr r1, [pc, #148] @ 3d2f04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [pc, #128] @ 3d2f08 │ │ │ │ ldr r1, [pc, #128] @ 3d2f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, sl, r4, lsr #31 │ │ │ │ - rsbeq r7, r0, ip, lsr #4 │ │ │ │ - rsbeq pc, r4, ip, asr #9 │ │ │ │ - strdeq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00632e94 │ │ │ │ - rsbeq pc, r1, r8, ror #19 │ │ │ │ + rsbseq r4, sl, r4, asr #30 │ │ │ │ + rsbeq r7, r0, ip, asr #3 │ │ │ │ + rsbeq pc, r4, ip, ror #8 │ │ │ │ + @ instruction: 0x0061749c │ │ │ │ + rsbeq r0, r1, r4, ror r6 │ │ │ │ + rsbeq r2, r3, r4, lsr lr │ │ │ │ + rsbeq pc, r1, r8, lsl #19 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - rsbeq r2, r3, r4, ror lr │ │ │ │ + rsbeq r2, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - rsbeq r2, r3, r0, asr #28 │ │ │ │ + rsbeq r2, r3, r0, ror #27 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addeq r7, r9, r8, lsl #8 │ │ │ │ @ instruction: 0x008be8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393690,25 +393690,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3d2fc4 │ │ │ │ ldr r1, [pc, #136] @ 3d2fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #116] @ 3d2fcc │ │ │ │ ldr r1, [pc, #116] @ 3d2fd0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #84] @ 3d2fd4 │ │ │ │ ldr r2, [pc, #84] @ 3d2fd8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -393719,21 +393719,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, sl, r0, lsr #28 │ │ │ │ - @ instruction: 0x00632d94 │ │ │ │ - rsbeq pc, r1, r0, lsr #17 │ │ │ │ - rsbeq r7, r0, ip, ror r0 │ │ │ │ - rsbeq pc, r4, ip, lsl r3 @ │ │ │ │ - rsbeq r9, r2, ip, lsl #16 │ │ │ │ - rsbeq r7, r2, ip, lsl r8 │ │ │ │ + rsbseq r4, sl, r0, asr #27 │ │ │ │ + rsbeq r2, r3, r4, lsr sp │ │ │ │ + rsbeq pc, r1, r0, asr #16 │ │ │ │ + rsbeq r7, r0, ip, lsl r0 │ │ │ │ + strheq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r2, ip, lsr #15 │ │ │ │ + strheq r7, [r2], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -393779,40 +393779,40 @@ │ │ │ │ bl 51415c │ │ │ │ ldr r0, [pc, #20] @ 3d30b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ ldr r0, [pc, #12] @ 3d30b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51415c │ │ │ │ - rsbeq r2, r3, r8, asr ip │ │ │ │ - rsbeq r2, r3, ip, asr #24 │ │ │ │ - rsbeq r2, r3, r0, asr #24 │ │ │ │ + strdeq r2, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, r3, ip, ror #23 │ │ │ │ + rsbeq r2, r3, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 3d31ac │ │ │ │ ldr r2, [pc, #216] @ 3d31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 3d31b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #184] @ 3d31b8 │ │ │ │ ldr r1, [pc, #184] @ 3d31bc │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3190 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -393842,75 +393842,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 3a9b58 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3abcd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3d312c │ │ │ │ - rsbseq r4, sl, r4, ror ip │ │ │ │ - rsbeq r7, r1, r0, ror #3 │ │ │ │ - strheq r0, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, r3, r4, asr #23 │ │ │ │ - ldrdeq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r4, sl, r4, lsl ip │ │ │ │ + rsbeq r7, r1, r0, lsl #3 │ │ │ │ + rsbeq r0, r1, r8, asr r3 │ │ │ │ + rsbeq r2, r3, r4, ror #22 │ │ │ │ + rsbeq pc, r1, r4, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 3d3288 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 3d328c │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757be0 │ │ │ │ + bl 757b80 │ │ │ │ ldr r2, [pc, #156] @ 3d3290 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 3d3294 │ │ │ │ ldr r1, [pc, #128] @ 3d3298 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #96] @ 3d329c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r4, sl, r4, ror #22 │ │ │ │ - strdeq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r3, r8, lsl #21 │ │ │ │ - strheq r7, [r1], #-0 @ │ │ │ │ - rsbeq r0, r1, r8, lsl #5 │ │ │ │ - @ instruction: 0x00632a90 │ │ │ │ + rsbseq r4, sl, r4, lsl #22 │ │ │ │ + @ instruction: 0x0061f594 │ │ │ │ + rsbeq r2, r3, r8, lsr #20 │ │ │ │ + rsbeq r7, r1, r0, asr r0 │ │ │ │ + rsbeq r0, r1, r8, lsr #4 │ │ │ │ + rsbeq r2, r3, r0, lsr sl │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d32c8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393929,15 +393929,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d3370 │ │ │ │ ldr r1, [pc, #120] @ 3d3374 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 415b2c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 3d3338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393954,17 +393954,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, sl, r4, ror #20 │ │ │ │ - rsbeq r6, r1, ip, asr #31 │ │ │ │ - rsbeq r0, r1, r0, lsr #3 │ │ │ │ + rsbseq r4, sl, r4, lsl #20 │ │ │ │ + rsbeq r6, r1, ip, ror #30 │ │ │ │ + rsbeq r0, r1, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 3d34fc │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393979,15 +393979,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -393998,30 +393998,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -394054,19 +394054,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 58ef9c │ │ │ │ b 3d3488 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r4, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r4, sl, r8, asr r9 │ │ │ │ addeq r7, sp, r0, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r1, r0, lsl pc │ │ │ │ - rsbeq r0, r1, r8, ror #1 │ │ │ │ + strheq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, r1, r8, lsl #1 │ │ │ │ umulleq r7, sp, r4, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -394100,29 +394100,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d35c0 │ │ │ │ b 3d3554 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d3570 │ │ │ │ - ldrheq r4, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r6, r1, r0, lsr #26 │ │ │ │ - strdeq pc, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r4, sl, r0, asr r7 │ │ │ │ + rsbeq r6, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x0060fe98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 3d3808 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394137,15 +394137,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -394157,15 +394157,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -394175,71 +394175,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #80] @ 3d381c │ │ │ │ ldr r3, [pc, #64] @ 3d3810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394249,19 +394249,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r0, asr #14 │ │ │ │ + rsbseq r4, sl, r0, ror #13 │ │ │ │ addeq r7, sp, r8, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00616c98 │ │ │ │ - rsbeq pc, r0, r0, ror lr @ │ │ │ │ + rsbeq r6, r1, r8, lsr ip │ │ │ │ + rsbeq pc, r0, r0, lsl lr @ │ │ │ │ addeq r7, sp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3d3968 │ │ │ │ ldr r2, [pc, #304] @ 3d396c │ │ │ │ @@ -394269,15 +394269,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d38fc │ │ │ │ @@ -394291,30 +394291,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 58ecc4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 3d3918 │ │ │ │ ldr ip, [pc, #180] @ 3d3980 │ │ │ │ ldr r2, [pc, #180] @ 3d3984 │ │ │ │ ldr r1, [pc, #180] @ 3d3988 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 415f3c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 3a9b58 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3abcd4 │ │ │ │ @@ -394322,38 +394322,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d3878 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185ec │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3938 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41742c │ │ │ │ b 3d38c4 │ │ │ │ - rsbseq r4, sl, ip, lsl #10 │ │ │ │ - rsbeq r2, r3, r4, lsl #9 │ │ │ │ - @ instruction: 0x0061ef94 │ │ │ │ - rsbseq r4, sl, r4, asr #9 │ │ │ │ - rsbeq r6, r1, r8, lsr sl │ │ │ │ - rsbeq pc, r0, r0, lsl ip @ │ │ │ │ - rsbseq r4, sl, r8, ror r4 │ │ │ │ - rsbeq r6, r1, ip, ror #19 │ │ │ │ - rsbeq pc, r0, r4, asr #23 │ │ │ │ + rsbseq r4, sl, ip, lsr #9 │ │ │ │ + rsbeq r2, r3, r4, lsr #8 │ │ │ │ + rsbeq lr, r1, r4, lsr pc │ │ │ │ + rsbseq r4, sl, r4, ror #8 │ │ │ │ + ldrdeq r6, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + strheq pc, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r4, sl, r8, lsl r4 │ │ │ │ + rsbeq r6, r1, ip, lsl #19 │ │ │ │ + rsbeq pc, r0, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 3d3c1c │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394369,15 +394369,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 3d3c2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -394393,15 +394393,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -394409,15 +394409,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 3d3c30 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -394437,53 +394437,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #152] @ 3d3c34 │ │ │ │ ldr r3, [pc, #132] @ 3d3c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394510,23 +394510,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 25534c <__printf_chk@plt> │ │ │ │ b 3d3be4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r4, lsr #7 │ │ │ │ + rsbseq r4, sl, r4, asr #6 │ │ │ │ addeq r7, sp, ip, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r1, ip, ror #17 │ │ │ │ - rsbeq pc, r0, r0, asr #21 │ │ │ │ + rsbeq r6, r1, ip, lsl #17 │ │ │ │ + rsbeq pc, r0, r0, ror #20 │ │ │ │ bge fee7e6e4 <__bss_end__@@Base+0xfe0b5b14> │ │ │ │ addeq r7, sp, r8, lsl #5 │ │ │ │ - rsbeq lr, r1, r4, ror #23 │ │ │ │ - strdeq r2, [r3], #-8 @ │ │ │ │ + rsbeq lr, r1, r4, lsl #23 │ │ │ │ + @ instruction: 0x00632098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3d40bc │ │ │ │ ldr r2, [pc, #1124] @ 3d40c0 │ │ │ │ ldr r1, [pc, #1124] @ 3d40c4 │ │ │ │ @@ -394534,15 +394534,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #1088] @ 3d40c8 │ │ │ │ ldr r3, [pc, #1088] @ 3d40cc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -394550,15 +394550,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r1, [pc, #1012] @ 3d40d0 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -394566,30 +394566,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7a0 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3d40d4 │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7a0 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -394628,15 +394628,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -394653,15 +394653,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3d3f88 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3e60 │ │ │ │ @@ -394673,15 +394673,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 3d40ec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e3f0 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -394690,15 +394690,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [pc, #528] @ 3d40f0 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 3d40f4 │ │ │ │ @@ -394756,24 +394756,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 3d410c │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r2, [pc, #268] @ 3d4110 │ │ │ │ ldr r1, [pc, #268] @ 3d4114 │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 41ae40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d4088 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -394806,40 +394806,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 3d4120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d4124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r4, sl, ip, ror #1 │ │ │ │ - rsbeq r2, r3, r4, rrx │ │ │ │ - rsbeq lr, r1, r4, ror fp │ │ │ │ + rsbseq r4, sl, ip, lsl #1 │ │ │ │ + rsbeq r2, r3, r4 │ │ │ │ + rsbeq lr, r1, r4, lsl fp │ │ │ │ addeq r6, r9, r8, lsl #12 │ │ │ │ - strheq r2, [r3], #-4 @ │ │ │ │ - rsbeq r2, r3, r0, ror r0 │ │ │ │ - rsbeq r2, r3, r0, lsr r0 │ │ │ │ - rsbseq r3, sl, ip, ror pc │ │ │ │ - strdeq r6, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq pc, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, sl, r0, asr #29 │ │ │ │ - rsbeq r6, r0, ip, lsr r1 │ │ │ │ - ldrdeq lr, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r2, r3, r4, asr r0 │ │ │ │ + rsbeq r2, r3, r0, lsl r0 │ │ │ │ + ldrdeq r1, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r3, sl, ip, lsl pc │ │ │ │ + @ instruction: 0x00616490 │ │ │ │ + rsbeq pc, r0, r0, ror r6 @ │ │ │ │ + rsbseq r3, sl, r0, ror #28 │ │ │ │ + ldrdeq r6, [r0], #-12 @ │ │ │ │ + rsbeq lr, r4, ip, ror r3 │ │ │ │ mvneq r0, #1 │ │ │ │ ldrdeq r7, [lr], r0 │ │ │ │ - rsbeq lr, r1, r4, asr r8 │ │ │ │ - ldrdeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, r3, ip, ror #27 │ │ │ │ - rsbseq r3, sl, r4, ror sp │ │ │ │ - strdeq r5, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x0064e298 │ │ │ │ - rsbeq pc, r0, r4, ror r4 @ │ │ │ │ - rsbeq r3, r3, r0, lsl r7 │ │ │ │ - rsbseq r3, sl, r4, lsr #25 │ │ │ │ - ldrdeq r1, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x00616e90 │ │ │ │ + strdeq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r3, r0, ror sp │ │ │ │ + rsbeq r1, r3, ip, lsl #27 │ │ │ │ + rsbseq r3, sl, r4, lsl sp │ │ │ │ + @ instruction: 0x00605f98 │ │ │ │ + rsbeq lr, r4, r8, lsr r2 │ │ │ │ + rsbeq pc, r0, r4, lsl r4 @ │ │ │ │ + strheq r3, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r3, sl, r4, asr #24 │ │ │ │ + rsbeq r1, r3, ip, ror fp │ │ │ │ + rsbeq r6, r1, r0, lsr lr │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -394872,15 +394872,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 3d4320 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d41e8 │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394909,15 +394909,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 3d432c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d427c │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394957,25 +394957,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 3d433c │ │ │ │ ldr r0, [pc, #56] @ 3d4340 │ │ │ │ ldr r2, [pc, #56] @ 3d4344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007a3b9c │ │ │ │ - rsbeq r6, r1, ip, lsl #2 │ │ │ │ - rsbeq pc, r0, r0, ror #5 │ │ │ │ - rsbseq r3, sl, r8, lsl #22 │ │ │ │ - rsbeq r6, r1, r8, ror r0 │ │ │ │ - rsbeq pc, r0, ip, asr #4 │ │ │ │ - rsbseq r3, sl, r4, ror #20 │ │ │ │ - rsbeq r1, r3, r0, lsr #19 │ │ │ │ - rsbeq r1, r3, r8, lsr #22 │ │ │ │ - rsbeq r1, r3, r0, lsl #19 │ │ │ │ - rsbeq r1, r3, r4, ror #21 │ │ │ │ + rsbseq r3, sl, ip, lsr fp │ │ │ │ + rsbeq r6, r1, ip, lsr #1 │ │ │ │ + rsbeq pc, r0, r0, lsl #5 │ │ │ │ + rsbseq r3, sl, r8, lsr #21 │ │ │ │ + rsbeq r6, r1, r8, lsl r0 │ │ │ │ + rsbeq pc, r0, ip, ror #3 │ │ │ │ + rsbseq r3, sl, r4, lsl #20 │ │ │ │ + rsbeq r1, r3, r0, asr #18 │ │ │ │ + rsbeq r1, r3, r8, asr #21 │ │ │ │ + rsbeq r1, r3, r0, lsr #18 │ │ │ │ + rsbeq r1, r3, r4, lsl #21 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 3d4444 │ │ │ │ mov r4, r1 │ │ │ │ @@ -394985,15 +394985,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -395032,17 +395032,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4128 │ │ │ │ - rsbseq r3, sl, r0, ror #19 │ │ │ │ - rsbeq r5, r1, r0, asr pc │ │ │ │ - rsbeq pc, r0, r8, lsr #2 │ │ │ │ + rsbseq r3, sl, r0, lsl #19 │ │ │ │ + strdeq r5, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r0, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 3d4624 │ │ │ │ ldr r3, [pc, #444] @ 3d4628 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -395075,15 +395075,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 3d4634 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -395091,15 +395091,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -395108,42 +395108,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #76] @ 3d4638 │ │ │ │ ldr r3, [pc, #56] @ 3d4628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -395154,17 +395154,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d4348 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d69bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r0, ip │ │ │ │ - rsbseq r3, sl, r4, ror r8 │ │ │ │ - rsbeq r5, r1, r0, ror #27 │ │ │ │ + rsbeq lr, r0, ip, lsr #31 │ │ │ │ + rsbseq r3, sl, r4, lsl r8 │ │ │ │ + rsbeq r5, r1, r0, lsl #27 │ │ │ │ addeq r6, sp, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 3d5018 │ │ │ │ mov lr, r2 │ │ │ │ @@ -395253,15 +395253,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -395275,15 +395275,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -395291,30 +395291,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3d49d0 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 3d5038 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -395386,16 +395386,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d4fcc │ │ │ │ ldr r0, [pc, #1684] @ 3d5054 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ - bl 9d9cd8 │ │ │ │ + b 9a2eac │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -395404,15 +395404,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -395420,15 +395420,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -395448,15 +395448,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3aa9e8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -395600,15 +395600,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -395635,15 +395635,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -395652,16 +395652,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 718848 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -395686,15 +395686,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3d5074 │ │ │ │ ldr r2, [pc, #524] @ 3d5078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 3d5038 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -395793,39 +395793,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ addeq r6, sp, ip, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r6, sp, ip, r7 │ │ │ │ addeq r6, sp, r4, asr #14 │ │ │ │ - rsbseq r3, sl, r8, lsr r6 │ │ │ │ - rsbseq r3, sl, r4, lsr #12 │ │ │ │ - rsbeq r5, r1, ip, lsl #23 │ │ │ │ - rsbeq lr, r0, ip, lsl #26 │ │ │ │ + ldrsbeq r3, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r3, sl, r4, asr #11 │ │ │ │ + rsbeq r5, r1, ip, lsr #22 │ │ │ │ + rsbeq lr, r0, ip, lsr #25 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addeq r6, sp, ip, ror #10 │ │ │ │ - rsbseq r3, sl, r8, lsl #8 │ │ │ │ - rsbeq sp, r1, r0, lsr #29 │ │ │ │ - rsbeq r1, r3, r0, lsl #10 │ │ │ │ + rsbseq r3, sl, r8, lsr #7 │ │ │ │ + rsbeq sp, r1, r0, asr #28 │ │ │ │ + rsbeq r1, r3, r0, lsr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r6, sp, r8, lsl #9 │ │ │ │ - rsbeq r1, r3, r4, ror #8 │ │ │ │ - rsbeq r5, r1, ip, lsl r8 │ │ │ │ - strdeq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r3, r4, lsl #8 │ │ │ │ + strheq r5, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0060e994 │ │ │ │ bge ff2c806c <__bss_end__@@Base+0xfe4ff49c> │ │ │ │ - rsbseq r3, sl, r4, asr r0 │ │ │ │ - rsbeq r5, r1, r0, asr #11 │ │ │ │ - @ instruction: 0x0060e798 │ │ │ │ - ldrsheq r2, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r0, r8, lsr r6 │ │ │ │ - rsbeq r5, r1, r8, asr r4 │ │ │ │ - rsbseq r2, sl, r0, ror sp │ │ │ │ - rsbeq r0, r3, r8, lsr #25 │ │ │ │ - rsbseq r2, sl, ip, asr #26 │ │ │ │ - rsbeq r0, r3, r0, lsl #25 │ │ │ │ + ldrsheq r2, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, r1, r0, ror #10 │ │ │ │ + rsbeq lr, r0, r8, lsr r7 │ │ │ │ + @ instruction: 0x007a2e9c │ │ │ │ + ldrdeq lr, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + strdeq r5, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r2, sl, r0, lsl sp │ │ │ │ + rsbeq r0, r3, r8, asr #24 │ │ │ │ + rsbseq r2, sl, ip, ror #25 │ │ │ │ + rsbeq r0, r3, r0, lsr #24 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3d50bc │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3d50d4 │ │ │ │ @@ -395949,21 +395949,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d52b4 │ │ │ │ cmp ip, r3 │ │ │ │ bne 3d5128 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3d5164 │ │ │ │ - @ instruction: 0x007a2b9c │ │ │ │ + rsbseq r2, sl, ip, lsr fp │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbseq r2, sl, r4, lsl #24 │ │ │ │ - @ instruction: 0x0061d69c │ │ │ │ - rsbeq r0, r3, r8, lsr sp │ │ │ │ + rsbseq r2, sl, r4, lsr #23 │ │ │ │ + rsbeq sp, r1, ip, lsr r6 │ │ │ │ + ldrdeq r0, [r3], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbseq r2, sl, r5, lsr #21 │ │ │ │ + rsbseq r2, sl, r5, asr #20 │ │ │ │ bgt 3552bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d6290 │ │ │ │ @@ -396098,15 +396098,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -396166,28 +396166,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -396195,15 +396195,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3d5798 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -396296,22 +396296,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 3d62cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 3d62d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 3d58e0 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396323,30 +396323,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -396357,15 +396357,15 @@ │ │ │ │ beq 3d5a94 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396377,30 +396377,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d5804 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -396507,15 +396507,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -396526,15 +396526,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3d5bc4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -396605,30 +396605,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3d5bf0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -396698,15 +396698,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396717,15 +396717,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396733,15 +396733,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d6198 │ │ │ │ ldr r3, [pc, #1008] @ 3d62e4 │ │ │ │ ldr r2, [pc, #1008] @ 3d62e8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -396752,15 +396752,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -396772,15 +396772,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396788,27 +396788,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3d5998 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -396818,15 +396818,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -396834,15 +396834,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d65dc │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396869,15 +396869,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -396885,16 +396885,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 718848 │ │ │ │ + bl 9d9c78 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3d59b0 │ │ │ │ b 3d59c4 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3d5d64 │ │ │ │ mov r2, #1 │ │ │ │ @@ -396909,22 +396909,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 3ad940 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3d5d50 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396935,15 +396935,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396951,15 +396951,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d5eec │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396977,44 +396977,44 @@ │ │ │ │ b 3d5384 │ │ │ │ addeq r5, sp, r0, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge ff2c92a8 <__bss_end__@@Base+0xfe5006d8> │ │ │ │ bge ff2c92a4 <__bss_end__@@Base+0xfe5006d4> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2c92b0 <__bss_end__@@Base+0xfe5006e0> │ │ │ │ - @ instruction: 0x007a2898 │ │ │ │ - strdeq r4, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq sp, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, sl, ip, lsl #16 │ │ │ │ - ldrsheq r2, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r1, r0, ror #26 │ │ │ │ - rsbeq sp, r0, ip, lsr #30 │ │ │ │ + rsbseq r2, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x00614d98 │ │ │ │ + rsbeq sp, r0, r0, ror pc │ │ │ │ + rsbseq r2, sl, ip, lsr #15 │ │ │ │ + @ instruction: 0x007a2798 │ │ │ │ + rsbeq r4, r1, r0, lsl #26 │ │ │ │ + rsbeq sp, r0, ip, asr #29 │ │ │ │ addeq r5, sp, r0, lsr #14 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r4, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, r0, r8, lsr #25 │ │ │ │ + rsbeq r4, r1, r8, ror sl │ │ │ │ + rsbeq sp, r0, r8, asr #24 │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbseq r1, sl, ip, lsr #30 │ │ │ │ - @ instruction: 0x00614494 │ │ │ │ - rsbeq sp, r0, ip, ror #12 │ │ │ │ - rsbseq r1, sl, r4, asr lr │ │ │ │ - rsbeq r4, r1, r0, asr #7 │ │ │ │ - @ instruction: 0x0060d598 │ │ │ │ + rsbseq r1, sl, ip, asr #29 │ │ │ │ + rsbeq r4, r1, r4, lsr r4 │ │ │ │ + rsbeq sp, r0, ip, lsl #12 │ │ │ │ + ldrsheq r1, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r1, r0, ror #6 │ │ │ │ + rsbeq sp, r0, r8, lsr r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r1, sl, r0, lsl r8 │ │ │ │ - rsbeq pc, r2, r4, asr #14 │ │ │ │ + ldrheq r1, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r2, r4, ror #13 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbseq r1, sl, ip, ror #15 │ │ │ │ - rsbeq pc, r2, r0, lsr #14 │ │ │ │ + rsbseq r1, sl, ip, lsl #15 │ │ │ │ + rsbeq pc, r2, r0, asr #13 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - rsbeq pc, r2, r0, lsr #13 │ │ │ │ - ldrdeq pc, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r1, sl, r0, asr #14 │ │ │ │ - rsbeq pc, r2, ip, ror r6 @ │ │ │ │ - ldrdeq pc, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r2, r0, asr #12 │ │ │ │ + rsbeq pc, r2, r0, ror r8 @ │ │ │ │ + rsbseq r1, sl, r0, ror #13 │ │ │ │ + rsbeq pc, r2, ip, lsl r6 @ │ │ │ │ + rsbeq pc, r2, r0, ror r8 @ │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 3ac1a4 │ │ │ │ @@ -397255,15 +397255,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -397277,15 +397277,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -397296,42 +397296,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3d6674 │ │ │ │ ldr r3, [pc, #2912] @ 3d7380 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d6674 │ │ │ │ ldr r2, [pc, #2896] @ 3d7384 │ │ │ │ @@ -397345,15 +397345,15 @@ │ │ │ │ bne 3d7f5c │ │ │ │ ldr r1, [pc, #2864] @ 3d7388 │ │ │ │ ldr r0, [pc, #2864] @ 3d738c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 58ebf8 │ │ │ │ @@ -397444,15 +397444,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -397462,15 +397462,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -397478,15 +397478,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3d6674 │ │ │ │ ldr r2, [pc, #2344] @ 3d73b4 │ │ │ │ ldr r3, [pc, #2260] @ 3d7364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -397507,15 +397507,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -397526,15 +397526,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -397543,15 +397543,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [pc, #2104] @ 3d73c4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3d7314 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -397566,15 +397566,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -397582,15 +397582,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -397601,30 +397601,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3d2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d6674 │ │ │ │ @@ -397632,30 +397632,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -397664,15 +397664,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -397681,15 +397681,15 @@ │ │ │ │ bl 3d35f0 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -397698,15 +397698,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397714,25 +397714,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -397740,15 +397740,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397759,15 +397759,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d398c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -397776,15 +397776,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397792,15 +397792,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 3d73c8 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 3d742c │ │ │ │ @@ -397839,15 +397839,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -397858,30 +397858,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 3d6674 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397926,15 +397926,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 3d73f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3d6674 │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397956,27 +397956,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3d71d4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -398000,27 +398000,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 3d7284 │ │ │ │ b 3d6674 │ │ │ │ @@ -398051,75 +398051,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 25534c <__printf_chk@plt> │ │ │ │ ldrdeq r4, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, sp, ip, asr #15 │ │ │ │ addeq r4, sp, r8, lsr #15 │ │ │ │ - rsbseq r1, sl, r4, lsl r6 │ │ │ │ - rsbseq r1, sl, r4, ror #12 │ │ │ │ - ldrdeq r3, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, r0, r8, lsr #27 │ │ │ │ + ldrheq r1, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, sl, r4, lsl #12 │ │ │ │ + rsbeq r3, r1, r4, ror fp │ │ │ │ + rsbeq ip, r0, r8, asr #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq r4, [sp], r0 │ │ │ │ - rsbeq fp, r1, ip, lsl #31 │ │ │ │ - rsbeq pc, r2, r4, lsl #15 │ │ │ │ + rsbeq fp, r1, ip, lsr #30 │ │ │ │ + rsbeq pc, r2, r4, lsr #14 │ │ │ │ umulleq r4, sp, r4, r5 │ │ │ │ bgt 3573c0 │ │ │ │ bgt 35739c │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbseq r1, sl, lr, lsl r4 │ │ │ │ + ldrheq r1, [sl], #-62 @ 0xffffffc2 @ │ │ │ │ addeq r4, sp, r0, lsl #9 │ │ │ │ - rsbseq r1, sl, r0, ror r3 │ │ │ │ - rsbeq r3, r1, r0, ror #17 │ │ │ │ - strheq ip, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, sl, r0, lsl r3 │ │ │ │ + rsbeq r3, r1, r0, lsl #17 │ │ │ │ + rsbeq ip, r0, r8, asr sl │ │ │ │ umulleq r4, sp, r8, r3 │ │ │ │ - rsbseq r1, sl, ip, lsl #5 │ │ │ │ - strdeq r3, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq ip, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, sl, ip, lsr #4 │ │ │ │ + @ instruction: 0x00613798 │ │ │ │ + rsbeq ip, r0, r0, ror r9 │ │ │ │ blt ff396f50 <__bss_end__@@Base+0xfe5ce380> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ addeq r3, sp, r4, lsl #29 │ │ │ │ - rsbeq lr, r2, r0, ror pc │ │ │ │ + rsbeq lr, r2, r0, lsl pc │ │ │ │ addeq r3, sp, r4, asr lr │ │ │ │ - rsbseq r0, sl, r4, asr #26 │ │ │ │ - strheq r3, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r0, ip, lsl #9 │ │ │ │ + rsbseq r0, sl, r4, ror #25 │ │ │ │ + rsbeq r3, r1, r4, asr r2 │ │ │ │ + rsbeq ip, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbseq r0, sl, r8, ror #23 │ │ │ │ - rsbeq r3, r1, r4, asr r1 │ │ │ │ - rsbeq ip, r0, r8, lsr #6 │ │ │ │ + rsbseq r0, sl, r8, lsl #23 │ │ │ │ + strdeq r3, [r1], #-4 @ │ │ │ │ + rsbeq ip, r0, r8, asr #5 │ │ │ │ addeq r3, sp, r8, lsl #22 │ │ │ │ - rsbeq fp, r1, r0, lsr #9 │ │ │ │ - rsbeq lr, r2, r4, lsr #23 │ │ │ │ - rsbeq sp, r2, r8, lsl sp │ │ │ │ - ldrdeq sp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, r1, r0, asr #8 │ │ │ │ + rsbeq lr, r2, r4, asr #22 │ │ │ │ + strheq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sp, r2, r8, ror pc │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - ldrheq pc, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq lr, r2, r4, lsl r0 │ │ │ │ + rsbseq pc, r9, ip, asr sp @ │ │ │ │ + @ instruction: 0x0062dc94 │ │ │ │ + strheq sp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - @ instruction: 0x0079fd98 │ │ │ │ - ldrdeq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - strheq sp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r9, r8, lsr sp @ │ │ │ │ + rsbeq sp, r2, r0, ror ip │ │ │ │ + rsbeq sp, r2, ip, asr pc │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398128,15 +398128,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398148,15 +398148,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -398164,15 +398164,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 3d32a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7f60 │ │ │ │ @@ -398185,15 +398185,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -398201,15 +398201,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -398220,15 +398220,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398237,15 +398237,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -398271,29 +398271,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d32a0 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3d7fa4 │ │ │ │ @@ -398302,15 +398302,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -398318,40 +398318,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -398368,15 +398368,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -398384,26 +398384,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -398411,15 +398411,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398441,29 +398441,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398484,29 +398484,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -398557,29 +398557,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d32a0 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3d7f80 │ │ │ │ @@ -398604,54 +398604,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -398679,15 +398679,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -398695,40 +398695,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398751,29 +398751,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398803,15 +398803,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 3d7b00 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d2fdc │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 254080 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -398897,15 +398897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq pc, r9, r4, lsl #31 │ │ │ │ + rsbseq pc, r9, r4, lsr #30 │ │ │ │ andeq r7, r0, lr, lsr #16 │ │ │ │ and r1, r1, #31 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ ldr r3, [r0] │ │ │ │ bic r3, r3, #33280 @ 0x8200 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -399090,61 +399090,61 @@ │ │ │ │ b 3d81d0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1360] @ 0x550 │ │ │ │ b 3d81d0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1356] @ 0x54c │ │ │ │ b 3d81d0 │ │ │ │ - rsbseq pc, r9, r2, lsl #28 │ │ │ │ + rsbseq pc, r9, r2, lsr #27 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ - ldrheq pc, [r9], #-218 @ 0xffffff26 @ │ │ │ │ + rsbseq pc, r9, sl, asr sp @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d83f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq r2, [r9], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d845c │ │ │ │ ldr r2, [pc, #76] @ 3d8460 │ │ │ │ ldr r1, [pc, #76] @ 3d8464 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #48] @ 3d8468 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r9, r8, asr #24 │ │ │ │ - rsbeq r8, r1, ip, lsr r2 │ │ │ │ - rsbeq r8, r1, r0, asr r2 │ │ │ │ + rsbseq pc, r9, r8, ror #23 │ │ │ │ + ldrdeq r8, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r8, [r1], #-16 @ │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3d84e0 │ │ │ │ ldr r2, [pc, #92] @ 3d84e4 │ │ │ │ @@ -399152,32 +399152,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #60] @ 3d84ec │ │ │ │ ldr r1, [pc, #60] @ 3d84f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r1, [pc, #36] @ 3d84f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 751028 │ │ │ │ - ldrsbeq pc, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r0, r0, asr #22 │ │ │ │ - rsbeq r9, r4, r0, ror #27 │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq pc, r9, r8, ror fp @ │ │ │ │ + rsbeq r1, r0, r0, ror #21 │ │ │ │ + rsbeq r9, r4, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq sl, fp, ip, lsl r3 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399186,29 +399186,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d8564 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #48] @ 3d8568 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r9, r8, asr #22 │ │ │ │ - rsbeq r8, r1, ip, lsr r1 │ │ │ │ - rsbeq r8, r1, r0, asr r1 │ │ │ │ + rsbseq pc, r9, r8, ror #21 │ │ │ │ + ldrdeq r8, [r1], #-12 @ │ │ │ │ + strdeq r8, [r1], #-0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #164] @ 3d8628 │ │ │ │ ldr r7, [pc, #164] @ 3d862c │ │ │ │ @@ -399220,15 +399220,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ beq 3d8610 │ │ │ │ cmp r4, #20 │ │ │ │ bne 3d8600 │ │ │ │ add r0, r0, #9600 @ 0x2580 │ │ │ │ mov r2, r4 │ │ │ │ @@ -399249,19 +399249,19 @@ │ │ │ │ bl 51415c │ │ │ │ ldr r0, [pc, #32] @ 3d8638 │ │ │ │ ldr r2, [pc, #32] @ 3d863c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, r2, r4, lsr #28 │ │ │ │ - rsbeq sp, r2, ip, lsr #28 │ │ │ │ - strdeq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq pc, r9, r8, ror sl @ │ │ │ │ + rsbeq sp, r2, r4, asr #27 │ │ │ │ + rsbeq sp, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x0062dd90 │ │ │ │ + rsbeq sp, r2, ip, ror sp │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #484] @ 3d883c │ │ │ │ ldr r7, [pc, #484] @ 3d8840 │ │ │ │ @@ -399272,74 +399272,74 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #440] @ 3d8848 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #416] @ 3d884c │ │ │ │ mov sl, #1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #396] @ 3d8850 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r5, [pc, #380] @ 3d8854 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #956 @ 0x3bc │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #364] @ 3d8858 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r3, [pc, #292] @ 3d885c │ │ │ │ mov r2, r4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r5, r4, #984 @ 0x3d8 │ │ │ │ - bl 75b600 │ │ │ │ + bl 75b5a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ 3d8860 │ │ │ │ @@ -399382,21 +399382,21 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq pc, r9, r4, lsl #20 │ │ │ │ - rsbeq sp, r2, r8, asr sp │ │ │ │ - rsbeq sp, r2, r4, asr #27 │ │ │ │ - rsbeq sp, r2, ip, lsr #27 │ │ │ │ + rsbseq pc, r9, r4, lsr #19 │ │ │ │ + strdeq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sp, r2, r4, ror #26 │ │ │ │ + rsbeq sp, r2, ip, asr #26 │ │ │ │ addeq r2, sp, r8, ror r7 │ │ │ │ - rsbeq sp, r2, ip, lsl #26 │ │ │ │ - rsbeq sp, r2, r8, lsl #27 │ │ │ │ + rsbeq sp, r2, ip, lsr #25 │ │ │ │ + rsbeq sp, r2, r8, lsr #26 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0x008e36b4 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399409,15 +399409,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #1476395008 @ 0x58000000 │ │ │ │ mov ip, #2013265920 @ 0x78000000 │ │ │ │ ldr r1, [pc, #84] @ 3d8910 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r3, #1352] @ 0x548 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ mov r2, #0 │ │ │ │ @@ -399432,17 +399432,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq pc, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r2, r0, lsr #22 │ │ │ │ - rsbeq sp, r2, ip, lsl #23 │ │ │ │ + rsbseq pc, r9, r4, ror r7 @ │ │ │ │ + rsbeq sp, r2, r0, asr #21 │ │ │ │ + rsbeq sp, r2, ip, lsr #22 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3d8a20 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -399451,45 +399451,45 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3d8a24 │ │ │ │ ldr r1, [pc, #228] @ 3d8a28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #208] @ 3d8a2c │ │ │ │ ldr r1, [pc, #208] @ 3d8a30 │ │ │ │ add r5, r5, #148 @ 0x94 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #176] @ 3d8a34 │ │ │ │ ldr r1, [pc, #176] @ 3d8a38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #932 @ 0x3a4 │ │ │ │ mov r3, #24 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r2, [pc, #140] @ 3d8a3c │ │ │ │ ldr r1, [pc, #140] @ 3d8a40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #956 @ 0x3bc │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fd2c │ │ │ │ ldr r2, [pc, #100] @ 3d8a44 │ │ │ │ ldr r3, [pc, #100] @ 3d8a48 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ mov r1, #0 │ │ │ │ @@ -399497,46 +399497,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33fe2c │ │ │ │ - rsbseq pc, r9, r4, lsr r7 @ │ │ │ │ - rsbeq sp, r2, ip, ror sl │ │ │ │ - rsbeq sp, r2, r4, ror #21 │ │ │ │ - rsbeq r4, r1, r0, asr r8 │ │ │ │ - rsbeq r4, r1, r4, ror #16 │ │ │ │ - strheq sp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, r1, r8, asr #10 │ │ │ │ - rsbeq sp, r2, r4, lsr #20 │ │ │ │ - rsbeq sp, r1, r0, lsr r5 │ │ │ │ + ldrsbeq pc, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, r2, ip, lsl sl │ │ │ │ + rsbeq sp, r2, r4, lsl #21 │ │ │ │ + strdeq r4, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r1, r4, lsl #16 │ │ │ │ + rsbeq sp, r2, ip, asr sl │ │ │ │ + rsbeq sp, r1, r8, ror #9 │ │ │ │ + rsbeq sp, r2, r4, asr #19 │ │ │ │ + ldrdeq sp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ addeq r1, r9, r0, ror #21 │ │ │ │ - rsbeq sp, r2, r4, ror sl │ │ │ │ + rsbeq sp, r2, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3d8bb8 │ │ │ │ ldr r2, [pc, #340] @ 3d8bbc │ │ │ │ ldr r1, [pc, #340] @ 3d8bc0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r4, #1528] @ 0x5f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8af4 │ │ │ │ ldr r7, [pc, #288] @ 3d8bc4 │ │ │ │ add r6, r0, #9664 @ 0x25c0 │ │ │ │ @@ -399593,29 +399593,29 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ ldr r2, [r7, #1396] @ 0x574 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r7, #1396] @ 0x574 │ │ │ │ ldrb r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d8b64 │ │ │ │ strb r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 58ebf8 │ │ │ │ bl 58f344 │ │ │ │ b 3d8af8 │ │ │ │ - ldrsheq pc, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sp, r2, r4, asr #18 │ │ │ │ - strheq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0079f598 │ │ │ │ + rsbeq sp, r2, r4, ror #17 │ │ │ │ + rsbeq sp, r2, r0, asr r9 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -399685,15 +399685,15 @@ │ │ │ │ ldr r3, [r5, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r5, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1380] @ 0x564 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ add r2, r2, #1376 @ 0x560 │ │ │ │ add r2, r2, #6 │ │ │ │ @@ -399758,15 +399758,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ and r7, r6, #127 @ 0x7f │ │ │ │ beq 3d8e20 │ │ │ │ tst r6, #63 @ 0x3f │ │ │ │ bne 3d8e20 │ │ │ │ ldr r0, [pc, #344] @ 3d8f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r7, [r5, #1284] @ 0x504 │ │ │ │ b 3d8cdc │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1360] @ 0x550 │ │ │ │ @@ -399781,15 +399781,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ and r2, r2, #31 │ │ │ │ beq 3d8f24 │ │ │ │ cmp r1, #2 │ │ │ │ beq 3d8eec │ │ │ │ ldr r0, [pc, #256] @ 3d8f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1288] @ 0x508 │ │ │ │ b 3d8cdc │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1356] @ 0x54c │ │ │ │ @@ -399843,17 +399843,17 @@ │ │ │ │ blx r3 │ │ │ │ b 3d8e80 │ │ │ │ ldr r3, [pc, #24] @ 3d8f7c │ │ │ │ b 3d8f1c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq pc, r9, sl, lsl #5 │ │ │ │ - rsbeq sp, r2, ip, asr #12 │ │ │ │ - rsbeq sp, r2, ip, lsl r6 │ │ │ │ + rsbseq pc, r9, sl, lsr #4 │ │ │ │ + rsbeq sp, r2, ip, ror #11 │ │ │ │ + strheq sp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #504] @ 3d9194 │ │ │ │ @@ -399864,15 +399864,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #484] @ 3d9198 │ │ │ │ ldr r1, [pc, #484] @ 3d919c │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r9, [pc, #464] @ 3d91a0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r0, #20] │ │ │ │ add r7, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1352] @ 0x548 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ beq 3d90dc │ │ │ │ @@ -399932,15 +399932,15 @@ │ │ │ │ orr r1, r1, #32 │ │ │ │ str r1, [r7, #1396] @ 0x574 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r0, [sl, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ str r6, [r5, #1492] @ 0x5d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399978,24 +399978,24 @@ │ │ │ │ strb r2, [r3, r8]! │ │ │ │ strb r0, [r3, #1] │ │ │ │ b 3d9078 │ │ │ │ ldr r1, [pc, #40] @ 3d91ac │ │ │ │ ldr r0, [pc, #40] @ 3d91b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3d9110 │ │ │ │ - rsbseq pc, r9, r4, asr #1 │ │ │ │ - rsbeq sp, r2, r4, lsl #8 │ │ │ │ - rsbeq sp, r2, r0, lsl #9 │ │ │ │ + rsbseq pc, r9, r4, rrx │ │ │ │ + rsbeq sp, r2, r4, lsr #7 │ │ │ │ + rsbeq sp, r2, r0, lsr #8 │ │ │ │ addeq r1, sp, r8, asr lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq sp, r2, r8, lsr #5 │ │ │ │ - rsbeq sp, r2, r8, lsr #6 │ │ │ │ + rsbeq sp, r2, r8, asr #4 │ │ │ │ + rsbeq sp, r2, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1664] @ 3d9850 │ │ │ │ ldr r3, [pc, #1664] @ 3d9854 │ │ │ │ @@ -400140,15 +400140,15 @@ │ │ │ │ ldr r1, [r8, #1396] @ 0x574 │ │ │ │ ldr r3, [r8, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldr r0, [r7, #1504] @ 0x5e0 │ │ │ │ b 3d942c │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r7, #1532] @ 0x5fc │ │ │ │ ldr r2, [pc, #1068] @ 3d9860 │ │ │ │ ldr r3, [pc, #1052] @ 3d9854 │ │ │ │ @@ -400404,41 +400404,41 @@ │ │ │ │ orr r3, r3, #8 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ str r3, [r8, #1396] @ 0x574 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d942c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ tst r3, #4 │ │ │ │ bne 3d9598 │ │ │ │ b 3d92d8 │ │ │ │ addeq r1, sp, r4, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, r9, ip, lsl lr │ │ │ │ + ldrheq lr, [r9], #-220 @ 0xffffff24 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r1, [sp], r0 │ │ │ │ ldr r0, [pc, #4] @ 3d9870 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r0, r9, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r6, #1112] @ 0x458 │ │ │ │ mov r4, r0 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #1032] @ 0x408 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400446,15 +400446,15 @@ │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bgt 3d98cc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -400552,36 +400552,36 @@ │ │ │ │ ldr r1, [pc, #104] @ 3d9ad8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #76] @ 3d9adc │ │ │ │ ldr r1, [pc, #76] @ 3d9ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #52] @ 3d9ae4 │ │ │ │ ldr r1, [pc, #52] @ 3d9ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 751028 │ │ │ │ - ldrheq lr, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, r0, r0, ror #10 │ │ │ │ - rsbeq r8, r4, r0, lsl #16 │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq lr, r9, r8, asr r6 │ │ │ │ + rsbeq r0, r0, r0, lsl #10 │ │ │ │ + rsbeq r8, r4, r0, lsr #15 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ addeq r8, fp, ip, lsl #29 │ │ │ │ addeq r0, r9, r8, ror #21 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -400595,25 +400595,25 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ mov r6, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ add r4, r0, #924 @ 0x39c │ │ │ │ beq 3d9cf0 │ │ │ │ ldr r2, [pc, #600] @ 3d9da8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r7, #4096 @ 0x1000 │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e768 │ │ │ │ ldrb r1, [r5, #1064] @ 0x428 │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3d9c54 │ │ │ │ ldrb r1, [r5, #1065] @ 0x429 │ │ │ │ cmp r1, #16 │ │ │ │ bhi 3d9cfc │ │ │ │ @@ -400632,27 +400632,27 @@ │ │ │ │ add r8, r3, #52 @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, fp │ │ │ │ bl 33fd2c │ │ │ │ ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ add fp, fp, #4 │ │ │ │ bgt 3d9bb0 │ │ │ │ add r4, r7, #1016 @ 0x3f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add r5, r5, #1072 @ 0x430 │ │ │ │ mov r2, r0 │ │ │ │ @@ -400679,15 +400679,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 3d9dcc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400698,38 +400698,38 @@ │ │ │ │ ldr r1, [pc, #284] @ 3d9dd4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #280] @ 3d9dd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 718088 │ │ │ │ + bl 718028 │ │ │ │ mov r1, r0 │ │ │ │ b 3d9b48 │ │ │ │ ldr r3, [pc, #216] @ 3d9ddc │ │ │ │ ldr ip, [pc, #216] @ 3d9de0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 3d9de4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3d9de8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400741,46 +400741,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 3d9df8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, r9, ip, lsl r6 │ │ │ │ - rsbeq ip, r2, r8, asr #19 │ │ │ │ - strdeq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, pc, r0, asr lr @ │ │ │ │ - @ instruction: 0x0079e598 │ │ │ │ - rsbeq r3, r1, r8, lsl r6 │ │ │ │ - rsbeq r3, r1, ip, lsr #12 │ │ │ │ + ldrheq lr, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r2, r8, ror #18 │ │ │ │ + @ instruction: 0x0062c990 │ │ │ │ + strdeq r2, [pc], #-208 @ │ │ │ │ + rsbseq lr, r9, r8, lsr r5 │ │ │ │ + strheq r3, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r3, r1, ip, asr #11 │ │ │ │ umulleq r2, lr, r8, r2 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbseq lr, r9, r0, asr #9 │ │ │ │ - rsbeq ip, r2, r8, asr #17 │ │ │ │ - @ instruction: 0x0062c89c │ │ │ │ + rsbseq lr, r9, r0, ror #8 │ │ │ │ + rsbeq ip, r2, r8, ror #16 │ │ │ │ + rsbeq ip, r2, ip, lsr r8 │ │ │ │ andeq r0, r0, lr, asr #13 │ │ │ │ - strdeq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, r2, r0, asr r8 │ │ │ │ + @ instruction: 0x0062c890 │ │ │ │ + strdeq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ - rsbseq lr, r9, r8, lsl r4 │ │ │ │ - rsbeq ip, r2, r8, asr #16 │ │ │ │ - strdeq ip, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq lr, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r2, r8, ror #15 │ │ │ │ + @ instruction: 0x0062c794 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq lr, r9, r8, asr #7 │ │ │ │ - rsbeq ip, r2, r0, lsr #16 │ │ │ │ - rsbeq ip, r2, r4, lsr #15 │ │ │ │ + rsbseq lr, r9, r8, ror #6 │ │ │ │ + rsbeq ip, r2, r0, asr #15 │ │ │ │ + rsbeq ip, r2, r4, asr #14 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #652] @ 3da0a0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400789,26 +400789,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #636] @ 3da0a4 │ │ │ │ ldr r1, [pc, #636] @ 3da0a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #616] @ 3da0ac │ │ │ │ ldr r1, [pc, #616] @ 3da0b0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mvn r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #8192 @ 0x2000 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #9216 @ 0x2400 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ @@ -400900,26 +400900,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr ip, [pc, #216] @ 3da0d8 │ │ │ │ ldr r2, [pc, #216] @ 3da0dc │ │ │ │ ldr r1, [pc, #216] @ 3da0e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe2c │ │ │ │ add r0, r4, #11264 @ 0x2c00 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ @@ -400943,31 +400943,31 @@ │ │ │ │ bl 2550c4 │ │ │ │ mvn r3, #-134217728 @ 0xf8000000 │ │ │ │ ldr r2, [pc, #56] @ 3da0cc │ │ │ │ str r2, [r7, #3124] @ 0xc34 │ │ │ │ str r3, [r7, #3164] @ 0xc5c │ │ │ │ str r3, [r7, #3168] @ 0xc60 │ │ │ │ b 3d9fc0 │ │ │ │ - rsbseq lr, r9, r4, lsl r3 │ │ │ │ - rsbeq ip, r2, r0, asr #13 │ │ │ │ - ldrdeq ip, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, r0, ip, lsl #3 │ │ │ │ - rsbeq r8, r4, ip, lsr #8 │ │ │ │ + ldrheq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r2, r0, ror #12 │ │ │ │ + rsbeq ip, r2, r8, ror r6 │ │ │ │ + rsbeq r0, r0, ip, lsr #2 │ │ │ │ + rsbeq r8, r4, ip, asr #7 │ │ │ │ @ instruction: 0xfff80000 │ │ │ │ cdphi 0, 0, cr15, cr0, cr0, {0} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff319 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andeq r3, r7, r0, ror #28 │ │ │ │ addeq r0, r9, r0, asr #11 │ │ │ │ - @ instruction: 0x0062c490 │ │ │ │ - rsbseq lr, r9, r4, lsr #2 │ │ │ │ - rsbeq r3, r1, r8, lsr #3 │ │ │ │ - strheq r3, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r2, r0, lsr r4 │ │ │ │ + rsbseq lr, r9, r4, asr #1 │ │ │ │ + rsbeq r3, r1, r8, asr #2 │ │ │ │ + rsbeq r3, r1, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ec28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -401000,15 +401000,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #452] @ 3da35c │ │ │ │ ldr r5, [pc, #452] @ 3da360 │ │ │ │ mov r9, #524288 @ 0x80000 │ │ │ │ mov r8, #6 │ │ │ │ mvn r6, #-134217728 @ 0xf8000000 │ │ │ │ @@ -401115,17 +401115,17 @@ │ │ │ │ orreq r3, r3, #36 @ 0x24 │ │ │ │ orreq r2, r2, #3088 @ 0xc10 │ │ │ │ strh r2, [r1, #12] │ │ │ │ strh r3, [r5, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d9874 │ │ │ │ - rsbseq sp, r9, r0, asr #31 │ │ │ │ - rsbeq ip, r2, ip, ror #6 │ │ │ │ - rsbeq ip, r2, r8, lsl #7 │ │ │ │ + rsbseq sp, r9, r0, ror #30 │ │ │ │ + rsbeq ip, r2, ip, lsl #6 │ │ │ │ + rsbeq ip, r2, r8, lsr #6 │ │ │ │ andeq r0, r2, r4, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ sbcseq r0, r0, #1073741828 @ 0x40000004 │ │ │ │ eoreq r2, pc, r5, asr #32 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ @@ -401173,15 +401173,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, lr │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718658 │ │ │ │ + bl 7185f8 │ │ │ │ ldr r3, [r5, r4] │ │ │ │ tst r3, #1 │ │ │ │ bne 3da464 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -401468,15 +401468,15 @@ │ │ │ │ bic r2, r2, #3 │ │ │ │ movcc sl, ip │ │ │ │ movcs sl, r7 │ │ │ │ adds r2, r1, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ subs r7, r7, sl │ │ │ │ ldreq r3, [sp, #52] @ 0x34 │ │ │ │ lsl r6, r6, #14 │ │ │ │ add r9, r9, sl │ │ │ │ orreq r6, r3, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ orreq r6, r6, #32768 @ 0x8000 │ │ │ │ @@ -401515,15 +401515,15 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r0, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #2 │ │ │ │ bne 3daac0 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #2 │ │ │ │ @@ -401767,15 +401767,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r8, #1112] @ 0x458 │ │ │ │ mvn r0, #0 │ │ │ │ b 3da564 │ │ │ │ ldr r0, [pc, #632] @ 3daff4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dabf8 │ │ │ │ ldr r7, [pc, #616] @ 3daff8 │ │ │ │ add r9, sl, #31744 @ 0x7c00 │ │ │ │ cmp r3, r7 │ │ │ │ movcc r7, r3 │ │ │ │ add r9, r9, #184 @ 0xb8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -401828,23 +401828,23 @@ │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ b 3da7f4 │ │ │ │ ldr r0, [pc, #400] @ 3daffc │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ b 3dacf8 │ │ │ │ ldr r0, [pc, #372] @ 3db000 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ b 3dab84 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bcc 3daec8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ @@ -401858,15 +401858,15 @@ │ │ │ │ str r3, [r8, #1448] @ 0x5a8 │ │ │ │ b 3daa60 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 3da6f4 │ │ │ │ ldr r0, [pc, #284] @ 3db004 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r3, r4 │ │ │ │ b 3da81c │ │ │ │ ldr r3, [pc, #240] @ 3daff0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ ldrls r3, [r8, #1456] @ 0x5b0 │ │ │ │ ldrhi r3, [r8, #1460] @ 0x5b4 │ │ │ │ @@ -401882,15 +401882,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dad48 │ │ │ │ ldr r0, [pc, #188] @ 3db008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dad48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sl, r3, lsl #2 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2672] @ 0xa70 │ │ │ │ ldr r1, [r2, #2096] @ 0x830 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -401916,30 +401916,30 @@ │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3da934 │ │ │ │ bl 2554b4 │ │ │ │ addeq r0, sp, r0, asr #18 │ │ │ │ addeq r0, sp, ip, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq sp, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x0079db90 │ │ │ │ @ instruction: 0x008d08b8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq sp, r9, r4, lsl #16 │ │ │ │ - rsbseq sp, r9, r0, lsr r7 │ │ │ │ + rsbseq sp, r9, r4, lsr #15 │ │ │ │ + ldrsbeq sp, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq fp, r2, r8, ror r8 │ │ │ │ + rsbeq fp, r2, r8, lsl r8 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - strheq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, r2, ip, lsr r7 │ │ │ │ - rsbeq fp, r2, ip, ror #14 │ │ │ │ - rsbeq fp, r2, r0, asr #14 │ │ │ │ - rsbseq sp, r9, r4, lsr #3 │ │ │ │ - rsbeq fp, r2, r8, lsl #11 │ │ │ │ + rsbeq fp, r2, r4, asr r7 │ │ │ │ + ldrdeq fp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq fp, r2, ip, lsl #14 │ │ │ │ + rsbeq fp, r2, r0, ror #13 │ │ │ │ + rsbseq sp, r9, r4, asr #2 │ │ │ │ + rsbeq fp, r2, r8, lsr #10 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr ip, [pc, #3868] @ 3dbf4c │ │ │ │ ldr r1, [pc, #3868] @ 3dbf50 │ │ │ │ @@ -402337,15 +402337,15 @@ │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718658 │ │ │ │ + bl 7185f8 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dbd38 │ │ │ │ ldr r3, [r9, #1076] @ 0x434 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dbd2c │ │ │ │ ldr r3, [r9, #1092] @ 0x444 │ │ │ │ @@ -402394,15 +402394,15 @@ │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldrne r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718658 │ │ │ │ + bl 7185f8 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ add r8, r8, r2 │ │ │ │ addeq sl, sl, r2 │ │ │ │ beq 3dba6c │ │ │ │ @@ -402433,26 +402433,26 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #204] @ 0xcc │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ str r5, [sp, #220] @ 0xdc │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3db818 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #1920] @ 3dbf8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r3, #940] @ 0x3ac │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -402462,15 +402462,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov fp, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ - bl 71471c │ │ │ │ + bl 7146bc │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ sub r2, r0, #24 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3dbbd8 │ │ │ │ ldrd sl, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -402482,29 +402482,29 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7181e4 │ │ │ │ - bl 9a1aa8 │ │ │ │ + bl 718184 │ │ │ │ + bl 9a1a48 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ cmp fp, #0 │ │ │ │ beq 3dc15c │ │ │ │ sub fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str fp, [r0, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ bne 3db8fc │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str fp, [r0] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dbda0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #1 │ │ │ │ @@ -402519,15 +402519,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718780 │ │ │ │ + bl 718720 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ bne 3dbb34 │ │ │ │ ldr r2, [r9, #1092] @ 0x444 │ │ │ │ tst r2, #1073741824 @ 0x40000000 │ │ │ │ movne r3, #4 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -402693,15 +402693,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbc4c │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbc4c │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7178dc │ │ │ │ + bl 71787c │ │ │ │ mov r2, #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 254080 │ │ │ │ b 3db8b0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #7 │ │ │ │ @@ -402719,15 +402719,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ b 3db630 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db874 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 709158 │ │ │ │ + bl 7090f8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #128] @ 0x80 │ │ │ │ beq 3dbbf0 │ │ │ │ b 3db874 │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ bhi 3dbcec │ │ │ │ @@ -402796,24 +402796,24 @@ │ │ │ │ ldr r3, [r9, #1372] @ 0x55c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #1372] @ 0x55c │ │ │ │ b 3dba30 │ │ │ │ ldr r0, [pc, #512] @ 3dbf90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3db6e8 │ │ │ │ strb fp, [r0, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ 3dbf94 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993738 │ │ │ │ + bl 9936d8 │ │ │ │ b 3db8fc │ │ │ │ lsl r2, r2, #16 │ │ │ │ cmp r4, #0 │ │ │ │ lsr r6, r2, #16 │ │ │ │ bne 3dbe10 │ │ │ │ cmp r2, #0 │ │ │ │ and r7, r6, #4096 @ 0x1000 │ │ │ │ @@ -402909,46 +402909,46 @@ │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ bl 3d9874 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3db380 │ │ │ │ strdeq pc, [ip], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, ip, ip, ror sp @ │ │ │ │ - rsbseq sp, r9, r6, asr r0 │ │ │ │ + ldrsheq ip, [r9], #-246 @ 0xffffff0a @ │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ addeq pc, ip, r8, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ addeq pc, ip, ip, lsr ip @ │ │ │ │ addeq pc, ip, ip, lsl #24 │ │ │ │ @ instruction: 0x008cfbbc │ │ │ │ addeq pc, ip, r4, lsl fp @ │ │ │ │ addeq pc, ip, r0, lsr #20 │ │ │ │ addeq pc, ip, ip, asr #19 │ │ │ │ - rsbseq ip, r9, r0, lsl #24 │ │ │ │ + rsbseq ip, r9, r0, lsr #23 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbeq sl, r2, r4, asr #17 │ │ │ │ + rsbeq sl, r2, r4, ror #16 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ stcvc 3, cr0, [r0], {-0} │ │ │ │ rsbseq r3, r8, r0 │ │ │ │ mvneq r0, r2, asr #25 │ │ │ │ andeq ip, pc, r1, ror #27 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ cmpeq r1, r9, ror #18 │ │ │ │ @ instruction: 0xffff848b │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq sl, r2, r4, ror #10 │ │ │ │ - @ instruction: 0x0062a598 │ │ │ │ - rsbseq fp, r9, r8, ror #31 │ │ │ │ - rsbeq sl, r2, r8, asr #7 │ │ │ │ + rsbeq sl, r2, r4, lsl #10 │ │ │ │ + rsbeq sl, r2, r8, lsr r5 │ │ │ │ + rsbseq fp, r9, r8, lsl #31 │ │ │ │ + rsbeq sl, r2, r8, ror #6 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ - rsbseq fp, r9, r0, asr #31 │ │ │ │ - rsbeq fp, r0, ip, ror #1 │ │ │ │ - rsbeq fp, r0, r0, lsl #2 │ │ │ │ + rsbseq fp, r9, r0, ror #30 │ │ │ │ + rsbeq fp, r0, ip, lsl #1 │ │ │ │ + rsbeq fp, r0, r0, lsr #1 │ │ │ │ add r0, r3, #15424 @ 0x3c40 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #12 │ │ │ │ add r8, r5, #3120 @ 0xc30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #4416 @ 0x1140 │ │ │ │ @@ -403012,24 +403012,24 @@ │ │ │ │ ldrh fp, [r3] │ │ │ │ ldr r3, [r9, #1148] @ 0x47c │ │ │ │ cmp r3, fp │ │ │ │ bls 3dc0fc │ │ │ │ ldr r0, [pc, #-312] @ 3dbfb8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #-328] @ 3dbfbc │ │ │ │ sub r3, r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3dbe3c │ │ │ │ lsl r6, r6, #18 │ │ │ │ add r1, r5, #3120 @ 0xc30 │ │ │ │ lsr r6, r6, #18 │ │ │ │ strh r2, [r1, #8] │ │ │ │ b 3dc0b0 │ │ │ │ @@ -403050,15 +403050,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #8] @ 3dc190 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757058 │ │ │ │ + b 756ff8 │ │ │ │ addeq lr, r8, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ec28 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ @@ -403083,32 +403083,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3dc254 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #60] @ 3dc258 │ │ │ │ ldr r1, [pc, #60] @ 3dc25c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #40] @ 3dc260 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f284 │ │ │ │ - rsbseq fp, r9, r8, lsr #31 │ │ │ │ - ldrsbeq sp, [pc], #-216 @ │ │ │ │ - rsbeq r6, r4, r4, ror r0 │ │ │ │ + b 74f224 │ │ │ │ + rsbseq fp, r9, r8, asr #30 │ │ │ │ + subseq sp, pc, r8, ror sp @ │ │ │ │ + rsbeq r6, r4, r4, lsl r0 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ addeq r6, fp, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -403147,16 +403147,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - ldrheq fp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sl, r2, r8, ror r4 │ │ │ │ + rsbseq fp, r9, r0, asr lr │ │ │ │ + rsbeq sl, r2, r8, lsl r4 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orrs r2, r2, r3, ror #2 │ │ │ │ bne 3dc340 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #3524] @ 0xdc4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -403173,16 +403173,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq fp, r9, r8, asr #28 │ │ │ │ - rsbeq sl, r2, r0, lsl r4 │ │ │ │ + rsbseq fp, r9, r8, ror #27 │ │ │ │ + strheq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsr #2 │ │ │ │ beq 3dc3e4 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sub r1, r2, #2 │ │ │ │ @@ -403221,45 +403221,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq fp, r9, r8, lsl #27 │ │ │ │ - rsbeq sl, r2, r0, asr r3 │ │ │ │ + rsbseq fp, r9, r8, lsr #26 │ │ │ │ + strdeq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3dc4a8 │ │ │ │ ldr r2, [pc, #80] @ 3dc4ac │ │ │ │ ldr r1, [pc, #80] @ 3dc4b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, r8, asr #26 │ │ │ │ - rsbeq sl, r2, ip, lsl #6 │ │ │ │ - rsbeq sl, r2, r0, lsr #6 │ │ │ │ + rsbseq fp, r9, r8, ror #25 │ │ │ │ + rsbeq sl, r2, ip, lsr #5 │ │ │ │ + rsbeq sl, r2, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #652] @ 3dc75c │ │ │ │ ldr r3, [pc, #652] @ 3dc760 │ │ │ │ @@ -403295,15 +403295,15 @@ │ │ │ │ bne 3dc620 │ │ │ │ ldr r2, [pc, #536] @ 3dc768 │ │ │ │ cmp r4, r2 │ │ │ │ bhi 3dc604 │ │ │ │ add r3, r3, #7424 @ 0x1d00 │ │ │ │ add r3, r3, #16 │ │ │ │ add r0, r5, r3 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ tst r3, #8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -403331,18 +403331,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r8, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc584 │ │ │ │ ldr r5, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3dc584 │ │ │ │ ldr r3, [pc, #356] @ 3dc770 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc6b0 │ │ │ │ mvn r0, #0 │ │ │ │ @@ -403370,22 +403370,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3dc780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dc618 │ │ │ │ ldr r3, [pc, #204] @ 3dc784 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc618 │ │ │ │ ldr r3, [pc, #172] @ 3dc778 │ │ │ │ @@ -403401,49 +403401,49 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dc788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dc618 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3dc78c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dc618 │ │ │ │ ldr r0, [pc, #64] @ 3dc790 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3dc618 │ │ │ │ addeq lr, ip, r4, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, r3, ror #15 │ │ │ │ addeq lr, ip, r4, lsl #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r2, r0, lsl #2 │ │ │ │ + rsbeq sl, r2, r0, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ - rsbeq sl, r2, ip, asr #1 │ │ │ │ - @ instruction: 0x0062a094 │ │ │ │ - ldrdeq sl, [r2], #-4 @ │ │ │ │ + rsbeq sl, r2, ip, rrx │ │ │ │ + rsbeq sl, r2, r4, lsr r0 │ │ │ │ + rsbeq sl, r2, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ @@ -403492,37 +403492,37 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ bl 58ebf8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #3512] @ 0xdb8 │ │ │ │ bl 58f424 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dc818 │ │ │ │ ldr r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc818 │ │ │ │ ldr r4, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3dc818 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ @@ -403533,16 +403533,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq fp, r9, r8, lsr #17 │ │ │ │ - rsbeq r9, r2, r0, ror lr │ │ │ │ + rsbseq fp, r9, r8, asr #16 │ │ │ │ + rsbeq r9, r2, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3dc9c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -403550,44 +403550,44 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3dc9c4 │ │ │ │ ldr r1, [pc, #120] @ 3dc9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #100] @ 3dc9cc │ │ │ │ ldr r7, [pc, #100] @ 3dc9d0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #928 @ 0x3a0 │ │ │ │ bl 33fd2c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe2c │ │ │ │ - rsbseq fp, r9, ip, ror #16 │ │ │ │ - rsbeq r9, r2, r8, lsr #28 │ │ │ │ - rsbeq r9, r2, r8, lsr lr │ │ │ │ - rsbeq r0, r1, ip, asr #16 │ │ │ │ - rsbeq r0, r1, r0, ror #16 │ │ │ │ + rsbseq fp, r9, ip, lsl #16 │ │ │ │ + rsbeq r9, r2, r8, asr #27 │ │ │ │ + ldrdeq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r0, r1, ip, ror #15 │ │ │ │ + rsbeq r0, r1, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r7, [pc, #1404] @ 3dcf68 │ │ │ │ ldr r9, [pc, #1404] @ 3dcf6c │ │ │ │ ldr r8, [pc, #1404] @ 3dcf70 │ │ │ │ @@ -403601,183 +403601,183 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dcf28 │ │ │ │ add r6, r0, #760 @ 0x2f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r9, [pc, #1296] @ 3dcf78 │ │ │ │ ldr r2, [pc, #1296] @ 3dcf7c │ │ │ │ add r8, r4, #5056 @ 0x13c0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r2, [pc, #1252] @ 3dcf80 │ │ │ │ ldr r1, [pc, #1252] @ 3dcf84 │ │ │ │ add sl, r7, #136 @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #1216] @ 3dcf88 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr sl, [pc, #1168] @ 3dcf8c │ │ │ │ add r7, r7, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706d28 │ │ │ │ + bl 706cc8 │ │ │ │ ldr ip, [pc, #1148] @ 3dcf90 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r9, [pc, #1132] @ 3dcf94 │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, ip │ │ │ │ - bl 74ec0c │ │ │ │ + bl 74ebac │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #1088] @ 3dcf98 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ bl 340208 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ bl 33feb0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r4, #5952 @ 0x1740 │ │ │ │ add r8, r8, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d1fc │ │ │ │ + bl 70d19c │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [pc, #1000] @ 3dcf9c │ │ │ │ mov r2, r8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 75af8c │ │ │ │ + bl 75af2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ec0c │ │ │ │ + bl 74ebac │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 340208 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ bl 33feb0 │ │ │ │ ldr r2, [pc, #828] @ 3dcfa0 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r4, #7232 @ 0x1c40 │ │ │ │ add r7, r7, #40 @ 0x28 │ │ │ │ add fp, r4, #6912 @ 0x1b00 │ │ │ │ add fp, fp, #24 │ │ │ │ mov r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #788] @ 3dcfa4 │ │ │ │ ldr r2, [pc, #780] @ 3dcfa0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3dcfa8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r7, [pc, #728] @ 3dcfac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [pc, #716] @ 3dcfb0 │ │ │ │ moveq sl, #48 @ 0x30 │ │ │ │ movne sl, #0 │ │ │ │ @@ -403787,133 +403787,133 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #656] @ 3dcfb4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ add fp, r4, #7424 @ 0x1d00 │ │ │ │ ldr r0, [pc, #620] @ 3dcfa0 │ │ │ │ ldr r2, [pc, #640] @ 3dcfb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ strd r0, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [pc, #576] @ 3dcfbc │ │ │ │ add r7, r7, #148 @ 0x94 │ │ │ │ add r7, r7, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r4, #7104 @ 0x1bc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #516] @ 3dcfc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #496] @ 3dcfc4 │ │ │ │ add r3, r4, #7936 @ 0x1f00 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #424] @ 3dcfc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r9, r4, #7616 @ 0x1dc0 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #380] @ 3dcfcc │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r0, [pc, #320] @ 3dcfa0 │ │ │ │ ldr r2, [pc, #364] @ 3dcfd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r4, #8128 @ 0x1fc0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ecb4 │ │ │ │ + bl 70ec54 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6144 @ 0x1800 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r3, [pc, #308] @ 3dcfd4 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #7744 @ 0x1e40 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r2, [pc, #268] @ 3dcfd8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r6, r4, #936 @ 0x3a8 │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ mov r0, r6 │ │ │ │ bl 58e3f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757bcc │ │ │ │ + bl 757b6c │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #208] @ 3dcfdc │ │ │ │ @@ -403928,54 +403928,54 @@ │ │ │ │ ldr ip, [pc, #176] @ 3dcfe0 │ │ │ │ ldr r2, [pc, #176] @ 3dcfe4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq fp, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, r2, r4, ror sp │ │ │ │ - rsbeq r9, r2, r8, lsl #27 │ │ │ │ + rsbseq fp, r9, r0, asr r7 │ │ │ │ + rsbeq r9, r2, r4, lsl sp │ │ │ │ + rsbeq r9, r2, r8, lsr #26 │ │ │ │ addeq lr, ip, ip, lsl r4 │ │ │ │ - rsbeq r9, r2, ip, lsr #28 │ │ │ │ - rsbeq lr, r1, r4, lsl #16 │ │ │ │ - subseq sp, pc, r8, lsr r5 @ │ │ │ │ - ldrdeq r5, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r0, sl, r4, ror #24 │ │ │ │ - strheq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq fp, r9, ip, lsr r3 │ │ │ │ - rsbeq r0, r1, r4, lsr #13 │ │ │ │ + rsbeq r9, r2, ip, asr #27 │ │ │ │ + rsbeq lr, r1, r4, lsr #15 │ │ │ │ + ldrsbeq sp, [pc], #-72 @ │ │ │ │ + rsbeq r5, r4, r8, ror r7 │ │ │ │ + rsbeq r0, sl, r4, lsl #24 │ │ │ │ + rsbeq r0, r1, r8, asr r6 │ │ │ │ + ldrdeq fp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r0, r1, r4, asr #12 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - strdeq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00629c9c │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r9, r2, r4, lsl ip │ │ │ │ + strheq r9, [r2], #-180 @ 0xffffff4c @ │ │ │ │ addeq sp, r8, ip, asr r9 │ │ │ │ - rsbeq r9, r2, r4, ror #23 │ │ │ │ + rsbeq r9, r2, r4, lsl #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x00629b90 │ │ │ │ - rsbeq r9, r2, r0, ror fp │ │ │ │ + rsbeq r9, r2, r0, lsr fp │ │ │ │ + rsbeq r9, r2, r0, lsl fp │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r9, r2, r4, lsr #22 │ │ │ │ - strdeq r9, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, r2, r4, asr #21 │ │ │ │ + @ instruction: 0x00629a94 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strheq r9, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x00629a98 │ │ │ │ + rsbeq r9, r2, r4, asr sl │ │ │ │ + rsbeq r9, r2, r8, lsr sl │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ addeq pc, sp, r4 │ │ │ │ - rsbeq r9, r2, ip, lsl r9 │ │ │ │ + strheq r9, [r2], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #620] @ 0x26c │ │ │ │ @@ -404053,17 +404053,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ strdeq sp, [ip], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r0, lsr #27 │ │ │ │ - rsbseq fp, r9, r8, lsl r1 │ │ │ │ - rsbeq r9, r2, r0, asr r8 │ │ │ │ - ldrdeq r1, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq fp, [r9], #-8 @ │ │ │ │ + strdeq r9, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r1, ip, r4, ror r2 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003dd148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404079,15 +404079,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd1b4 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd1e8 │ │ │ │ ldr r0, [pc, #116] @ 3dd208 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed38 │ │ │ │ ldr r1, [pc, #80] @ 3dd20c │ │ │ │ @@ -404107,18 +404107,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed38 │ │ │ │ @ instruction: 0x008cdcb0 │ │ │ │ - strdeq r9, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00629790 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq fp, r9, r0, rrx │ │ │ │ - rsbseq fp, r9, r4, asr #32 │ │ │ │ + rsbseq fp, r9, r0 │ │ │ │ + rsbseq sl, r9, r4, ror #31 │ │ │ │ │ │ │ │ 003dd218 : │ │ │ │ mov r3, #0 │ │ │ │ b 4eee34 │ │ │ │ │ │ │ │ 003dd220 : │ │ │ │ b 4eef00 │ │ │ │ @@ -404143,15 +404143,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd29c │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd2d0 │ │ │ │ ldr r0, [pc, #116] @ 3dd2f0 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eedc0 │ │ │ │ ldr r1, [pc, #80] @ 3dd2f4 │ │ │ │ @@ -404171,18 +404171,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eedc0 │ │ │ │ ldrdeq sp, [ip], r0 │ │ │ │ - rsbeq r9, r2, r8, lsl #14 │ │ │ │ + rsbeq r9, r2, r8, lsr #13 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq sl, r9, r8, ror pc │ │ │ │ - rsbseq sl, r9, ip, asr pc │ │ │ │ + rsbseq sl, r9, r8, lsl pc │ │ │ │ + ldrsheq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 003dd300 : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003dd30c : │ │ │ │ @@ -404352,15 +404352,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 25540c <__fprintf_chk@plt> │ │ │ │ b 3dd4b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ b 3dd4b4 │ │ │ │ ldr r3, [pc, #84] @ 3dd608 │ │ │ │ ldr r0, [pc, #92] @ 3dd614 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -404378,18 +404378,18 @@ │ │ │ │ b 3dd4b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [ip], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r4, lsr #21 │ │ │ │ strdeq sp, [ip], r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, r2, r0, ror #10 │ │ │ │ - rsbeq r9, r2, r0, ror r4 │ │ │ │ - rsbeq r9, r2, ip, ror #7 │ │ │ │ - strdeq r9, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r2, r0, lsl #10 │ │ │ │ + rsbeq r9, r2, r0, lsl r4 │ │ │ │ + rsbeq r9, r2, ip, lsl #7 │ │ │ │ + @ instruction: 0x00629394 │ │ │ │ │ │ │ │ 003dd61c : │ │ │ │ b 4ed3b8 │ │ │ │ │ │ │ │ 003dd620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -404418,21 +404418,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dd6b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dd6b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, r2, r8, lsl #6 │ │ │ │ - rsbeq r9, r2, r0, asr #7 │ │ │ │ + rsbseq sl, r9, r4, ror fp │ │ │ │ + rsbeq r9, r2, r8, lsr #5 │ │ │ │ + rsbeq r9, r2, r0, ror #6 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - ldrheq sl, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r9, r2, r4, ror #5 │ │ │ │ - ldrdeq r9, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, r9, r0, asr fp │ │ │ │ + rsbeq r9, r2, r4, lsl #5 │ │ │ │ + rsbeq r9, r2, r0, ror r3 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 003dd6bc : │ │ │ │ b 4ee248 │ │ │ │ │ │ │ │ 003dd6c0 : │ │ │ │ b 4ee2e0 │ │ │ │ @@ -404502,21 +404502,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsheq sl, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, r2, r0, lsr r2 │ │ │ │ - rsbeq r9, r2, ip, lsr r3 │ │ │ │ + @ instruction: 0x0079aa9c │ │ │ │ + ldrdeq r9, [r2], #-16 @ │ │ │ │ + ldrdeq r9, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - ldrheq sl, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r2, ip, ror #3 │ │ │ │ - strdeq r9, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sl, r9, r8, asr sl │ │ │ │ + rsbeq r9, r2, ip, lsl #3 │ │ │ │ + @ instruction: 0x00629298 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 3dda50 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404529,36 +404529,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #544] @ 3dda5c │ │ │ │ ldr r1, [pc, #544] @ 3dda60 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #504] @ 3dda64 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 3dda68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7060cc │ │ │ │ + bl 70606c │ │ │ │ cmp fp, #0 │ │ │ │ ble 3dda44 │ │ │ │ ldr r7, [pc, #468] @ 3dda6c │ │ │ │ ldr sl, [pc, #468] @ 3dda70 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -404582,30 +404582,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7b08 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dda08 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd8f0 │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 3dd8ac │ │ │ │ - bl 70a46c │ │ │ │ + bl 70a40c │ │ │ │ ldr r8, [pc, #300] @ 3dda78 │ │ │ │ ldr sl, [pc, #300] @ 3dda7c │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -404626,24 +404626,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7cec │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd9a0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6ea5c8 │ │ │ │ + bl 6ea568 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 3dd95c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404654,41 +404654,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 3dda84 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r1, [pc, #88] @ 3dda88 │ │ │ │ ldr r0, [pc, #88] @ 3dda8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70a46c │ │ │ │ - rsbseq sl, r9, r8, lsr sl │ │ │ │ - rsbeq r5, r1, r8, lsr #2 │ │ │ │ - rsbeq r9, r2, r4, ror r2 │ │ │ │ - @ instruction: 0x005fc79c │ │ │ │ - rsbeq r4, r4, ip, lsr sl │ │ │ │ - rsbeq r4, r4, r0, lsl #13 │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x0079a99c │ │ │ │ + b 70a40c │ │ │ │ + ldrsbeq sl, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, r1, r8, asr #1 │ │ │ │ rsbeq r9, r2, r4, lsl r2 │ │ │ │ - rsbeq r9, r2, r8, ror #3 │ │ │ │ - rsbseq sl, r9, r8, ror #17 │ │ │ │ - rsbeq r9, r2, ip, asr r1 │ │ │ │ - rsbeq r9, r2, r8, lsr r1 │ │ │ │ - rsbeq r9, r2, ip, asr #1 │ │ │ │ - rsbeq r8, r2, r0, asr #30 │ │ │ │ - rsbeq r0, ip, r4, asr #19 │ │ │ │ + subseq ip, pc, ip, lsr r7 @ │ │ │ │ + ldrdeq r4, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r4, r0, lsr #12 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + rsbseq sl, r9, ip, lsr r9 │ │ │ │ + strheq r9, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r2, r8, lsl #3 │ │ │ │ + rsbseq sl, r9, r8, lsl #17 │ │ │ │ + strdeq r9, [r2], #-12 @ │ │ │ │ + ldrdeq r9, [r2], #-8 @ │ │ │ │ + rsbeq r9, r2, ip, rrx │ │ │ │ + rsbeq r8, r2, r0, ror #29 │ │ │ │ + rsbeq r0, ip, r4, ror #18 │ │ │ │ │ │ │ │ 003dda90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 3ddc50 │ │ │ │ @@ -404705,52 +404705,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #360] @ 3ddc60 │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 3ddc64 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr sl, [pc, #340] @ 3ddc68 │ │ │ │ ldr r2, [pc, #340] @ 3ddc6c │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 757be0 │ │ │ │ + bl 75767c │ │ │ │ + bl 757b80 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #276] @ 3ddc70 │ │ │ │ ldr r1, [pc, #276] @ 3ddc74 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 3ddbcc │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -404795,29 +404795,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ddc88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq sl, r9, ip, lsl #15 │ │ │ │ - subseq ip, pc, r8, lsl r5 @ │ │ │ │ + rsbseq sl, r9, ip, lsr #14 │ │ │ │ + ldrheq ip, [pc], #-72 @ │ │ │ │ addeq sp, ip, ip, asr r3 │ │ │ │ - rsbeq r4, r4, ip, lsr #15 │ │ │ │ - strdeq r4, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r4, ip, asr #14 │ │ │ │ + @ instruction: 0x00644390 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strheq r8, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x00628f94 │ │ │ │ - rsbeq r8, r2, r4, lsr #30 │ │ │ │ - rsbeq r4, r1, r4, ror #27 │ │ │ │ + rsbeq r8, r2, ip, asr pc │ │ │ │ + rsbeq r8, r2, r4, lsr pc │ │ │ │ + rsbeq r8, r2, r4, asr #29 │ │ │ │ + rsbeq r4, r1, r4, lsl #27 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq sl, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r8, r2, r4, lsr sp │ │ │ │ - strheq r0, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00628e9c │ │ │ │ + @ instruction: 0x0079a59c │ │ │ │ + ldrdeq r8, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, ip, r8, asr r7 │ │ │ │ │ │ │ │ 003ddc8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404872,55 +404872,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #1952] @ 3de524 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 3de528 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r8, [pc, #1932] @ 3de52c │ │ │ │ ldr r7, [pc, #1932] @ 3de530 │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ - bl 757be0 │ │ │ │ + bl 75767c │ │ │ │ + bl 757b80 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #1868] @ 3de534 │ │ │ │ ldr r1, [pc, #1868] @ 3de538 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 3de4f4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -404955,64 +404955,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 3de544 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r6, [pc, #1660] @ 3de548 │ │ │ │ ldr r1, [pc, #1660] @ 3de54c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #1620] @ 3de550 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 3de528 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 3ddf2c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 3ddfcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ea548 │ │ │ │ + bl 6ea4e8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddf20 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 3de554 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3ddf74 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 6ea5c8 │ │ │ │ + bl 6ea568 │ │ │ │ cmp r7, r6 │ │ │ │ bne 3ddf60 │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 3de558 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r2, [pc, #1484] @ 3de55c │ │ │ │ ldr r3, [pc, #1404] @ 3de510 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405022,15 +405022,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7060cc │ │ │ │ + bl 70606c │ │ │ │ ldr r3, [pc, #1416] @ 3de560 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 3de564 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405061,15 +405061,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 3de108 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 4d7b08 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de044 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -405079,16 +405079,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 99b2f8 │ │ │ │ - bl 70a46c │ │ │ │ + bl 99b298 │ │ │ │ + bl 70a40c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4edefc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -405097,26 +405097,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 3dd7e4 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 3ddf78 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 6ea5c8 │ │ │ │ + bl 6ea568 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 3de0f0 │ │ │ │ b 3ddf78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3de004 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 70a46c │ │ │ │ + bl 70a40c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -405230,46 +405230,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 3de584 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r1, [pc, #624] @ 3de588 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7576dc │ │ │ │ - bl 750b4c │ │ │ │ + bl 75767c │ │ │ │ + bl 750aec │ │ │ │ ldr r1, [pc, #588] @ 3de58c │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 3de528 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ - bl 7060cc │ │ │ │ - bl 70a46c │ │ │ │ + bl 75767c │ │ │ │ + bl 70606c │ │ │ │ + bl 70a40c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 3de3a4 │ │ │ │ ldr r0, [pc, #524] @ 3de590 │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 3dd7e4 │ │ │ │ b 3ddf88 │ │ │ │ mov r4, #0 │ │ │ │ @@ -405300,15 +405300,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 3de4e8 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e642c │ │ │ │ + bl 6e63cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de404 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efcb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de404 │ │ │ │ @@ -405321,26 +405321,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 9b0040 │ │ │ │ + bl 9affe0 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 3de4dc │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e642c │ │ │ │ + bl 6e63cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de4c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efcb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3de3ac │ │ │ │ @@ -405355,55 +405355,55 @@ │ │ │ │ b 3de1b4 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 3de3d4 │ │ │ │ ldr r0, [pc, #164] @ 3de5a0 │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ b 3ddf88 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r4, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r0, lsl #10 │ │ │ │ - subseq ip, pc, r8, lsl #5 │ │ │ │ + rsbseq sl, r9, r0, lsr #9 │ │ │ │ + subseq ip, pc, r8, lsr #4 │ │ │ │ addeq sp, ip, ip, asr #1 │ │ │ │ - rsbeq r4, r4, r0, lsr #10 │ │ │ │ - rsbeq r4, r4, r4, ror #2 │ │ │ │ + rsbeq r4, r4, r0, asr #9 │ │ │ │ + rsbeq r4, r4, r4, lsl #2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r2, r8, lsl #26 │ │ │ │ - rsbeq r8, r2, r0, lsr sp │ │ │ │ - @ instruction: 0x00628c94 │ │ │ │ - rsbeq r4, r1, r8, asr #22 │ │ │ │ - @ instruction: 0x0079a398 │ │ │ │ - rsbeq r8, r2, r0, ror #23 │ │ │ │ - @ instruction: 0x00614a94 │ │ │ │ - subseq ip, pc, ip, lsl #2 │ │ │ │ - rsbeq r4, r4, r8, lsr #7 │ │ │ │ - rsbeq r3, r4, r8, ror #31 │ │ │ │ - rsbeq r8, r2, ip, lsl ip │ │ │ │ - rsbeq r8, r2, r4, asr #24 │ │ │ │ + rsbeq r8, r2, r8, lsr #25 │ │ │ │ + ldrdeq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, r2, r4, lsr ip │ │ │ │ + rsbeq r4, r1, r8, ror #21 │ │ │ │ + rsbseq sl, r9, r8, lsr r3 │ │ │ │ + rsbeq r8, r2, r0, lsl #23 │ │ │ │ + rsbeq r4, r1, r4, lsr sl │ │ │ │ + subseq ip, pc, ip, lsr #1 │ │ │ │ + rsbeq r4, r4, r8, asr #6 │ │ │ │ + rsbeq r3, r4, r8, lsl #31 │ │ │ │ + strheq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r2, r4, ror #23 │ │ │ │ umulleq ip, ip, r4, lr @ │ │ │ │ - rsbseq sl, r9, ip, asr r2 │ │ │ │ - rsbeq r8, r2, r8, asr #21 │ │ │ │ - @ instruction: 0x00628a98 │ │ │ │ - strdeq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r2, r8, ror #20 │ │ │ │ + rsbeq r8, r2, r8, lsr sl │ │ │ │ + @ instruction: 0x00628a94 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, r2, r8, asr #16 │ │ │ │ - rsbseq r9, r9, r0, asr pc │ │ │ │ - @ instruction: 0x00628798 │ │ │ │ - rsbeq r4, r1, ip, asr #12 │ │ │ │ - subseq fp, pc, r0, asr #25 │ │ │ │ - rsbeq r3, r4, r0, ror #30 │ │ │ │ - rsbeq r3, r4, ip, lsr #23 │ │ │ │ - rsbeq r8, r2, r4, ror #16 │ │ │ │ - rsbseq r9, r9, r4, ror #27 │ │ │ │ - rsbeq r8, r2, ip, lsl r5 │ │ │ │ - strheq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r2, ip, lsr r6 │ │ │ │ + rsbeq r8, r2, r8, ror #15 │ │ │ │ + ldrsheq r9, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r2, r8, lsr r7 │ │ │ │ + rsbeq r4, r1, ip, ror #11 │ │ │ │ + subseq fp, pc, r0, ror #24 │ │ │ │ + rsbeq r3, r4, r0, lsl #30 │ │ │ │ + rsbeq r3, r4, ip, asr #22 │ │ │ │ + rsbeq r8, r2, r4, lsl #16 │ │ │ │ + rsbseq r9, r9, r4, lsl #27 │ │ │ │ + strheq r8, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, r2, r4, asr r7 │ │ │ │ + ldrdeq r8, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 003de5a4 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de5b8 │ │ │ │ bx r3 │ │ │ │ @@ -405495,20 +405495,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq ip, ip, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008cc7b0 │ │ │ │ - rsbseq r9, r9, r0, ror #22 │ │ │ │ - @ instruction: 0x00628298 │ │ │ │ - rsbeq pc, fp, ip, lsl sp @ │ │ │ │ - rsbseq r9, r9, r8, lsr fp │ │ │ │ - rsbeq r8, r2, ip, ror #4 │ │ │ │ - rsbeq r8, r2, r0, lsl r5 │ │ │ │ + rsbseq r9, r9, r0, lsl #22 │ │ │ │ + rsbeq r8, r2, r8, lsr r2 │ │ │ │ + strheq pc, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r9, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, r2, ip, lsl #4 │ │ │ │ + strheq r8, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 003de73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -405581,15 +405581,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de7f4 │ │ │ │ bl 253bd0 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 3de91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b2f8 │ │ │ │ + bl 99b298 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 3de89c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405624,26 +405624,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq ip, ip, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, ip, r4, lsr #12 │ │ │ │ - strheq r8, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r9, r9, ip, ror #18 │ │ │ │ - rsbeq r8, r2, r0, lsr #1 │ │ │ │ - rsbeq r8, r2, r8, lsr r3 │ │ │ │ + rsbeq r8, r2, r8, asr r3 │ │ │ │ + rsbseq r9, r9, ip, lsl #18 │ │ │ │ + rsbeq r8, r2, r0, asr #32 │ │ │ │ + ldrdeq r8, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbseq r9, r9, ip, lsr r9 │ │ │ │ - rsbeq r8, r2, r0, ror r0 │ │ │ │ - rsbeq r8, r2, r4, lsl r3 │ │ │ │ + ldrsbeq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, r2, r0, lsl r0 │ │ │ │ + strheq r8, [r2], #-36 @ 0xffffffdc @ │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 3de94c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq fp, r8, r0, ror #27 │ │ │ │ ldr r1, [r0, #2088] @ 0x828 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -405693,25 +405693,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #200] @ 3deb04 │ │ │ │ ldr r1, [pc, #200] @ 3deb08 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #168] @ 3deb0c │ │ │ │ ldr r3, [pc, #168] @ 3deb10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #160] @ 3deb14 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -405725,41 +405725,41 @@ │ │ │ │ ldr r1, [pc, #128] @ 3deb1c │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r1, [pc, #100] @ 3deb20 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #84] @ 3deb24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r9, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq fp, [pc], #-88 @ │ │ │ │ - rsbeq r3, r4, r8, asr r8 │ │ │ │ - rsbeq fp, r0, r4, lsl #17 │ │ │ │ - rsbeq r4, r0, ip, asr sl │ │ │ │ + rsbseq r9, r9, r8, ror sl │ │ │ │ + subseq fp, pc, r8, asr r5 @ │ │ │ │ + strdeq r3, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, r0, r4, lsr #16 │ │ │ │ + strdeq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r1, r6, r6, lsr fp │ │ │ │ - strheq r8, [r2], #-16 @ │ │ │ │ + rsbeq r8, r2, r0, asr r1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ addeq r4, fp, ip, lsl #5 │ │ │ │ addeq fp, r8, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -405769,15 +405769,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3deb78 │ │ │ │ bl 3e61f8 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405816,17 +405816,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, ip, lsr #19 │ │ │ │ - rsbeq r8, r2, r8, lsl #2 │ │ │ │ - rsbeq fp, pc, ip, ror #13 │ │ │ │ + rsbseq r9, r9, ip, asr #18 │ │ │ │ + rsbeq r8, r2, r8, lsr #1 │ │ │ │ + rsbeq fp, pc, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 3decec │ │ │ │ ldr r8, [pc, #172] @ 3decf0 │ │ │ │ ldr r7, [pc, #172] @ 3decf4 │ │ │ │ @@ -405836,28 +405836,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r2, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ bl 41742c │ │ │ │ ldr r5, [r6, #2088] @ 0x828 │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3deccc │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -405868,32 +405868,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r9, ip, lsr #17 │ │ │ │ - rsbeq fp, r0, r8, ror r6 │ │ │ │ - rsbeq r4, r0, r0, asr r8 │ │ │ │ + rsbseq r9, r9, ip, asr #16 │ │ │ │ + rsbeq fp, r0, r8, lsl r6 │ │ │ │ + strdeq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3dee08 │ │ │ │ ldr r2, [pc, #248] @ 3dee0c │ │ │ │ ldr r1, [pc, #248] @ 3dee10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r0, #2412] @ 0x96c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2416] @ 0x970 │ │ │ │ strne r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r2, [r0, #2416] @ 0x970 │ │ │ │ @@ -405928,28 +405928,28 @@ │ │ │ │ blt 3ded9c │ │ │ │ mov r0, r1 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 3dec28 │ │ │ │ add r0, r5, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ ldr r0, [r5, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dedf8 │ │ │ │ bl 3e61c4 │ │ │ │ ldr r0, [r5, #2092] @ 0x82c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253594 │ │ │ │ - ldrsbeq r9, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, r2, r8, lsr pc │ │ │ │ - rsbeq fp, pc, r8, lsl r5 @ │ │ │ │ + rsbseq r9, r9, ip, ror r7 │ │ │ │ + ldrdeq r7, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + strheq fp, [pc], #-72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ ldr r3, [pc, #1276] @ 3df328 │ │ │ │ ldr lr, [pc, #1276] @ 3df32c │ │ │ │ ldr ip, [pc, #1276] @ 3df330 │ │ │ │ @@ -405965,15 +405965,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #260] @ 0x104 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r8, [pc, #1204] @ 3df33c │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -406211,15 +406211,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ @@ -406227,15 +406227,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [sl, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ sub r8, r8, r3 │ │ │ │ @@ -406244,51 +406244,51 @@ │ │ │ │ ble 3df00c │ │ │ │ b 3deff8 │ │ │ │ ldr r1, [pc, #136] @ 3df348 │ │ │ │ ldr r0, [pc, #136] @ 3df34c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3defd8 │ │ │ │ ldr r1, [pc, #116] @ 3df350 │ │ │ │ ldr r0, [pc, #116] @ 3df354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3df0fc │ │ │ │ ldr r1, [pc, #96] @ 3df358 │ │ │ │ ldr r0, [pc, #96] @ 3df35c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3defa8 │ │ │ │ mvn r6, #21 │ │ │ │ b 3df048 │ │ │ │ mvn r6, #5 │ │ │ │ b 3df048 │ │ │ │ mov r6, #0 │ │ │ │ b 3df02c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r9, r0, asr #13 │ │ │ │ + rsbseq r9, r9, r0, ror #12 │ │ │ │ addeq fp, ip, ip, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, r0, r0, ror r4 │ │ │ │ - rsbeq r4, r0, r4, asr #12 │ │ │ │ + rsbeq fp, r0, r0, lsl r4 │ │ │ │ + rsbeq r4, r0, r4, ror #11 │ │ │ │ addeq fp, ip, r0, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq fp, [ip], r4 │ │ │ │ - rsbseq r9, r9, r0, lsr r2 │ │ │ │ - rsbeq r7, r2, r4, lsl #20 │ │ │ │ - rsbseq r9, r9, r4, lsl r2 │ │ │ │ - rsbeq r7, r2, ip, lsl #19 │ │ │ │ - ldrsheq r9, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r2, r0, lsr #19 │ │ │ │ + ldrsbeq r9, [r9], #-16 @ │ │ │ │ + rsbeq r7, r2, r4, lsr #19 │ │ │ │ + ldrheq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r2, ip, lsr #18 │ │ │ │ + @ instruction: 0x00799198 │ │ │ │ + rsbeq r7, r2, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, #4 │ │ │ │ @@ -406615,18 +406615,18 @@ │ │ │ │ b 3df45c │ │ │ │ ldr r4, [pc, #32] @ 3df8a8 │ │ │ │ lsr r4, r4, r2 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 3df824 │ │ │ │ ldr r4, [pc, #8] @ 3df8a0 │ │ │ │ b 3df45c │ │ │ │ - rsbseq r8, r9, r8, asr #29 │ │ │ │ - rsbseq r8, r9, r6, ror #29 │ │ │ │ + rsbseq r8, r9, r8, ror #28 │ │ │ │ + rsbseq r8, r9, r6, lsl #29 │ │ │ │ @ instruction: 0xdeadbabe │ │ │ │ - rsbseq r8, r9, r4, ror #28 │ │ │ │ + rsbseq r8, r9, r4, lsl #28 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1448] @ 3dfe6c │ │ │ │ ldr lr, [pc, #1448] @ 3dfe70 │ │ │ │ @@ -406643,15 +406643,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #1384] @ 3dfe80 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #32] │ │ │ │ ldr r3, [pc, #1376] @ 3dfe84 │ │ │ │ strh r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -406682,29 +406682,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 41b7a0 │ │ │ │ add r6, r4, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #1224] @ 3dfe90 │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [pc, #1204] @ 3dfe94 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r9, [pc, #1200] @ 3dfe98 │ │ │ │ mov r0, fp │ │ │ │ ldr fp, [pc, #1196] @ 3dfe9c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -406713,15 +406713,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r4, #2088] @ 0x828 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ add r2, r2, #2 │ │ │ │ mov r3, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r1, r2, #17 │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -406730,17 +406730,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 417e1c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3dfaac │ │ │ │ mov r0, r6 │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ mov r0, sl │ │ │ │ - bl 757254 │ │ │ │ + bl 7571f4 │ │ │ │ ldr r0, [r4, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfd10 │ │ │ │ ldr r2, [pc, #1052] @ 3dfea0 │ │ │ │ ldr r3, [pc, #1004] @ 3dfe74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -406754,15 +406754,15 @@ │ │ │ │ b 3e61c4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [r4, #2088] @ 0x828 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r9, r9, #2 │ │ │ │ lsl r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ beq 3dfaf8 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406794,15 +406794,15 @@ │ │ │ │ ldr r3, [pc, #864] @ 3dfeb0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1312 @ 0x520 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, r4 │ │ │ │ bl 3dec28 │ │ │ │ b 3dfa60 │ │ │ │ mov r0, r9 │ │ │ │ bl 2548f0 │ │ │ │ cmp r0, #9 │ │ │ │ bhi 3dfe30 │ │ │ │ @@ -406949,15 +406949,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #268] @ 3dfed8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3dfa70 │ │ │ │ bl 3e6260 │ │ │ │ bl 255844 │ │ │ │ ldr r3, [r4, #2404] @ 0x964 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #2084] @ 0x824 │ │ │ │ b 3df944 │ │ │ │ @@ -406985,49 +406985,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #144] @ 3dfeec │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3dfb68 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, r8, lsr #24 │ │ │ │ + rsbseq r8, r9, r8, asr #23 │ │ │ │ addeq fp, ip, r4, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r2, ip, ror #6 │ │ │ │ - rsbeq sl, pc, r0, asr r9 @ │ │ │ │ + rsbeq r7, r2, ip, lsl #6 │ │ │ │ + strdeq sl, [pc], #-128 @ │ │ │ │ andne r5, r0, #1375731712 @ 0x52000000 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ umulleq sl, r8, ip, sp │ │ │ │ - rsbeq r7, r2, r8, asr #7 │ │ │ │ - rsbeq r7, r2, ip, lsl #7 │ │ │ │ - rsbseq r8, r9, r4, lsl #22 │ │ │ │ - @ instruction: 0x00603a9c │ │ │ │ - rsbeq sl, r0, r4, asr #17 │ │ │ │ + rsbeq r7, r2, r8, ror #6 │ │ │ │ + rsbeq r7, r2, ip, lsr #6 │ │ │ │ + rsbseq r8, r9, r4, lsr #21 │ │ │ │ + rsbeq r3, r0, ip, lsr sl │ │ │ │ + rsbeq sl, r0, r4, ror #16 │ │ │ │ addeq fp, ip, r0, lsr #7 │ │ │ │ addseq r3, ip, r8, lsl #18 │ │ │ │ - rsbeq r7, r2, ip, asr r2 │ │ │ │ - rsbeq r7, r2, r8, lsr #3 │ │ │ │ - rsbseq r8, r9, r0, lsr #19 │ │ │ │ + strdeq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, r2, r8, asr #2 │ │ │ │ + rsbseq r8, r9, r0, asr #18 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addseq r3, ip, ip, lsr #14 │ │ │ │ addseq r3, ip, ip, lsl #14 │ │ │ │ addeq fp, ip, ip, lsl #2 │ │ │ │ umullseq r3, ip, r4, r6 │ │ │ │ - rsbseq r8, r9, r8, lsr r7 │ │ │ │ - rsbeq r6, r2, r4, ror #30 │ │ │ │ - rsbeq r6, r2, r4, lsr pc │ │ │ │ + ldrsbeq r8, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r2, r4, lsl #30 │ │ │ │ + ldrdeq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sl, pc, r4, lsr #8 │ │ │ │ - rsbeq r6, r2, r0, lsr pc │ │ │ │ - rsbseq r8, r9, ip, lsr #13 │ │ │ │ - rsbeq r6, r2, r4, lsr #29 │ │ │ │ + rsbeq sl, pc, r4, asr #7 │ │ │ │ + ldrdeq r6, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, r9, ip, asr #12 │ │ │ │ + rsbeq r6, r2, r4, asr #28 │ │ │ │ andeq r0, r0, lr, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #2076] @ 3e0724 │ │ │ │ ldr r3, [pc, #2076] @ 3e0728 │ │ │ │ @@ -407146,246 +407146,246 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r9, r0 │ │ │ │ bhi 3e0718 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550c4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, r4, fp │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 2550c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add fp, r9, fp │ │ │ │ mov lr, #2 │ │ │ │ add r8, r4, fp │ │ │ │ str lr, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #38] @ 0x26 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add fp, r9, fp │ │ │ │ mov r3, #3 │ │ │ │ add r9, r4, fp │ │ │ │ str r3, [r4, fp] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #15 │ │ │ │ bic sl, sl, #7 │ │ │ │ add r8, sl, fp │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #39] @ 0x27 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r9, r4, r8 │ │ │ │ mov ip, #4 │ │ │ │ str ip, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550c4 │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ strb r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550c4 │ │ │ │ add r8, sl, r8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 2548f0 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, r8] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r3, r2 │ │ │ │ add r9, r0, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, r8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, r2 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r9, sl │ │ │ │ add r8, r9, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 2550c4 │ │ │ │ @@ -407650,15 +407650,15 @@ │ │ │ │ ldr r1, [pc, #1172] @ 3e0d44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3deb28 │ │ │ │ str r7, [r0, #2376] @ 0x948 │ │ │ │ str ip, [r0, #2380] @ 0x94c │ │ │ │ b 3e07cc │ │ │ │ lsr r3, r2, #5 │ │ │ │ @@ -407716,15 +407716,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ movcc r1, r5 │ │ │ │ bcs 3e07cc │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -407775,15 +407775,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #2384] @ 0x950 │ │ │ │ bl 255a54 │ │ │ │ cmp r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 3e0d28 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -407806,40 +407806,40 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldrd sl, [fp, #-8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [pc, #504] @ 3e0d70 │ │ │ │ ldr r2, [pc, #504] @ 3e0d74 │ │ │ │ ldr r1, [pc, #504] @ 3e0d78 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3e0bb8 │ │ │ │ mov r1, #2 │ │ │ │ bl 4175ec │ │ │ │ @@ -407867,15 +407867,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r7, r3, lsl #1 │ │ │ │ bcs 3e07cc │ │ │ │ mov r1, r7 │ │ │ │ b 3e09e4 │ │ │ │ ldr r3, [r0, #2396] @ 0x95c │ │ │ │ @@ -407902,15 +407902,15 @@ │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #2384] @ 0x950 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -407918,15 +407918,15 @@ │ │ │ │ add ip, r6, #424 @ 0x1a8 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r9, [r4, #2384] @ 0x950 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3e0b10 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -407935,34 +407935,34 @@ │ │ │ │ strb r3, [r2] │ │ │ │ bcc 3e0d08 │ │ │ │ b 3e0b10 │ │ │ │ mov fp, r4 │ │ │ │ ldr r9, [fp, #2384]! @ 0x950 │ │ │ │ mov r1, #150 @ 0x96 │ │ │ │ b 3e0af0 │ │ │ │ - rsbseq r7, r9, r2, lsr ip │ │ │ │ - rsbseq r7, r9, r4, asr #24 │ │ │ │ - subseq r9, pc, r4, lsr #14 │ │ │ │ - rsbeq r1, r4, r4, asr #19 │ │ │ │ + ldrsbeq r7, [r9], #-178 @ 0xffffff4e @ │ │ │ │ rsbseq r7, r9, r4, ror #23 │ │ │ │ - rsbseq r7, r9, r4, asr #22 │ │ │ │ - rsbeq r9, r0, r4, lsl r9 │ │ │ │ - rsbeq r2, r0, r8, ror #21 │ │ │ │ - ldrheq r7, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r0, r8, lsl #17 │ │ │ │ - rsbeq r2, r0, ip, asr sl │ │ │ │ - rsbseq r7, r9, r4, asr sl │ │ │ │ - rsbeq r9, r0, r0, lsr #16 │ │ │ │ - strdeq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r7, r9, r4, ror r9 │ │ │ │ - rsbeq r9, r0, r8, lsr r7 │ │ │ │ - rsbeq r2, r0, r0, lsl r9 │ │ │ │ - rsbseq r7, r9, r4, ror #17 │ │ │ │ - rsbeq r9, r0, r8, lsr #13 │ │ │ │ - rsbeq r2, r0, r0, lsl #17 │ │ │ │ + subseq r9, pc, r4, asr #13 │ │ │ │ + rsbeq r1, r4, r4, ror #18 │ │ │ │ + rsbseq r7, r9, r4, lsl #23 │ │ │ │ + rsbseq r7, r9, r4, ror #21 │ │ │ │ + strheq r9, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r0, r8, lsl #21 │ │ │ │ + rsbseq r7, r9, r8, asr sl │ │ │ │ + rsbeq r9, r0, r8, lsr #16 │ │ │ │ + strdeq r2, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r7, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r0, r0, asr #15 │ │ │ │ + @ instruction: 0x00602998 │ │ │ │ + rsbseq r7, r9, r4, lsl r9 │ │ │ │ + ldrdeq r9, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r2, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, r9, r4, lsl #17 │ │ │ │ + rsbeq r9, r0, r8, asr #12 │ │ │ │ + rsbeq r2, r0, r0, lsr #16 │ │ │ │ │ │ │ │ 003e0d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #68] @ 3e0de4 │ │ │ │ @@ -408040,21 +408040,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r5, #0 │ │ │ │ b 3e0e78 │ │ │ │ @ instruction: 0x009c25fc │ │ │ │ - rsbseq r7, r9, r8, asr #12 │ │ │ │ - rsbeq r5, r2, ip, lsl #30 │ │ │ │ - rsbeq r5, r2, r0, asr lr │ │ │ │ + rsbseq r7, r9, r8, ror #11 │ │ │ │ + rsbeq r5, r2, ip, lsr #29 │ │ │ │ + strdeq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 003e0ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #240] @ 3e0fe8 │ │ │ │ @@ -408105,28 +408105,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r2, ip, r8, lsl r5 │ │ │ │ - rsbseq r7, r9, r0, asr r5 │ │ │ │ - rsbeq r5, r2, ip, lsl #28 │ │ │ │ - rsbeq r5, r2, r8, asr sp │ │ │ │ + ldrsheq r7, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r2, ip, lsr #27 │ │ │ │ + strdeq r5, [r2], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 003e0ff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #2400] @ 0x960 │ │ │ │ @@ -408185,41 +408185,41 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ str r6, [r4] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r7, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ bl 2550c4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov fp, #0 │ │ │ │ add r3, r4, ip │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, ip] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, fp │ │ │ │ @@ -408229,43 +408229,43 @@ │ │ │ │ strh r1, [r3, #-4] │ │ │ │ bic r9, r9, #7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r7, ip, r9 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ sub r2, r9, r1 │ │ │ │ add r0, r3, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov lr, #4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ str r6, [r4, r7] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ add r9, r4, r7 │ │ │ │ add r3, r9, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ @@ -408273,29 +408273,29 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strb r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r7, sl, r7 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, r7] │ │ │ │ add r4, r4, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, r3, #8 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r6, r3, #15 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #8 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r6, r6, #7 │ │ │ │ sub r2, r6, r9 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550c4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -408314,32 +408314,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e1070 │ │ │ │ mov r1, #1 │ │ │ │ bl 4175ec │ │ │ │ b 3e1070 │ │ │ │ mvn r4, #104 @ 0x68 │ │ │ │ b 3e1070 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, ip, lsr #27 │ │ │ │ - rsbseq r7, r9, r0, lsl r2 │ │ │ │ - ldrdeq r8, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, r0, ip, lsr #3 │ │ │ │ + ldrheq r7, [r9], #-16 @ │ │ │ │ + rsbeq r8, r0, r4, ror pc │ │ │ │ + rsbeq r2, r0, ip, asr #2 │ │ │ │ │ │ │ │ 003e1344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -408408,42 +408408,42 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp, #28] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r7] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r8, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic ip, r3, #7 │ │ │ │ strh r8, [r7, #4] │ │ │ │ add r3, r7, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ sub r2, ip, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550c4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ add lr, r7, ip │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #24] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r3, lr │ │ │ │ @@ -408454,70 +408454,70 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r1, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ add r8, ip, sl │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r1, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550c4 │ │ │ │ mov sl, #4 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r5, r7, r8 │ │ │ │ str fp, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add lr, r0, #8 │ │ │ │ strh lr, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #6 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r5, r7, r8 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r1, fp │ │ │ │ add r2, r0, #8 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r2 │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550c4 │ │ │ │ @@ -408527,28 +408527,28 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r2, #3 │ │ │ │ str r2, [r7, r8] │ │ │ │ add r7, r7, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r5, r0, #15 │ │ │ │ mov r0, sl │ │ │ │ add sl, r3, #8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #8 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r5, r5, #7 │ │ │ │ sub r2, r5, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 2550c4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -408571,15 +408571,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e13c4 │ │ │ │ mov r1, #1 │ │ │ │ bl 4175ec │ │ │ │ @@ -408588,17 +408588,17 @@ │ │ │ │ b 3e13c4 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e13c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c9abc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r8, asr sl │ │ │ │ - rsbseq r6, r9, r4, lsl lr │ │ │ │ - ldrdeq r8, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - strheq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r6, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r0, r8, ror fp │ │ │ │ + rsbeq r1, r0, r0, asr sp │ │ │ │ │ │ │ │ 003e1748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r8, r2 │ │ │ │ @@ -408622,15 +408622,15 @@ │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3e21f4 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ cmp r5, fp │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ @@ -408715,15 +408715,15 @@ │ │ │ │ ldr r2, [pc, #920] @ 3e1cb4 │ │ │ │ ldr r1, [pc, #920] @ 3e1cb8 │ │ │ │ lsl r4, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ add r4, r4, #3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcs 3e18bc │ │ │ │ mov r1, r4 │ │ │ │ bl 4175ec │ │ │ │ @@ -408750,95 +408750,95 @@ │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ mov fp, #0 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #32] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r0, sl │ │ │ │ bl 253594 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ subs sl, r0, fp │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ strh sl, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r8, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ mov r3, #2 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r9, r3 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ strh fp, [sp, #80] @ 0x50 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ str r9, [r4, r8] │ │ │ │ add r9, r4, r8 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, fp │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ @@ -408846,29 +408846,29 @@ │ │ │ │ mov r1, #8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ @@ -408876,29 +408876,29 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ strh r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550c4 │ │ │ │ @@ -408908,27 +408908,27 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ strh r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ add r4, r4, r8 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r9, r0 │ │ │ │ add r8, r9, #8 │ │ │ │ strh r8, [r4, #4] │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r9, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550c4 │ │ │ │ @@ -408939,17 +408939,17 @@ │ │ │ │ b 3e18a8 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e18bc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c96b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r0, ror #10 │ │ │ │ - rsbseq r6, r9, r8, ror #23 │ │ │ │ - rsbeq r8, r0, r4, lsr #19 │ │ │ │ - rsbeq r1, r0, r8, ror fp │ │ │ │ + rsbseq r6, r9, r8, lsl #23 │ │ │ │ + rsbeq r8, r0, r4, asr #18 │ │ │ │ + rsbeq r1, r0, r8, lsl fp │ │ │ │ │ │ │ │ 003e1cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -409010,15 +409010,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, r4, r4, lsl r9 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsl r4, r4, #5 │ │ │ │ mov r8, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ @@ -409031,41 +409031,41 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r6, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r0, r0, lsl r5 │ │ │ │ - rsbeq r1, r0, r8, ror #13 │ │ │ │ + rsbseq r6, r9, r4, ror r7 │ │ │ │ + strheq r8, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r1, r0, r8, lsl #13 │ │ │ │ │ │ │ │ 003e1e84 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1e8c : │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ @@ -409085,15 +409085,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ cmp r5, #0 │ │ │ │ ldrhne sl, [r4, #26] │ │ │ │ ldrheq sl, [r4, #24] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ cmp r3, sl │ │ │ │ mov r7, r0 │ │ │ │ @@ -409107,27 +409107,27 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str sl, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -409135,17 +409135,17 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 2549d4 │ │ │ │ str sl, [r4, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ b 3e1efc │ │ │ │ - rsbseq r6, r9, r0, asr #13 │ │ │ │ - rsbeq r8, r0, r0, lsl #8 │ │ │ │ - ldrdeq r1, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r9, r0, ror #12 │ │ │ │ + rsbeq r8, r0, r0, lsr #7 │ │ │ │ + rsbeq r1, r0, r4, ror r5 │ │ │ │ │ │ │ │ 003e1fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #216] @ 3e209c │ │ │ │ @@ -409157,15 +409157,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3e2094 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #8] │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ @@ -409176,41 +409176,41 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strb sl, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn r0, #89 @ 0x59 │ │ │ │ b 3e2078 │ │ │ │ - rsbseq r6, r9, r8, lsr #11 │ │ │ │ - rsbeq r8, r0, r8, ror #5 │ │ │ │ - strheq r1, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, r9, r8, asr #10 │ │ │ │ + rsbeq r8, r0, r8, lsl #5 │ │ │ │ + rsbeq r1, r0, ip, asr r4 │ │ │ │ │ │ │ │ 003e20a8 : │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e20b0 : │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ @@ -409348,15 +409348,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, #1 │ │ │ │ lsl r5, r6, #5 │ │ │ │ add r2, r6, r6, lsl r8 │ │ │ │ @@ -409370,33 +409370,33 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r3, r0, r8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ str r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ @@ -409407,17 +409407,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r6, r9, ip, ror #5 │ │ │ │ - rsbeq r8, r0, ip, lsr #32 │ │ │ │ - rsbeq r1, r0, r0, lsl #4 │ │ │ │ + rsbseq r6, r9, ip, lsl #5 │ │ │ │ + rsbeq r7, r0, ip, asr #31 │ │ │ │ + rsbeq r1, r0, r0, lsr #3 │ │ │ │ │ │ │ │ 003e23a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409498,15 +409498,15 @@ │ │ │ │ mvn r2, r2, lsr #17 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ lsl r5, r6, #5 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r2, [r9] │ │ │ │ add r6, r6, r6, lsl r3 │ │ │ │ @@ -409517,15 +409517,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc sl, r1, #0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ @@ -409533,19 +409533,19 @@ │ │ │ │ ldrd r0, [ip] │ │ │ │ mov sl, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -409558,17 +409558,17 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r7, r0, ip, asr #28 │ │ │ │ - rsbeq r1, r0, r8, lsl r0 │ │ │ │ - ldrheq r6, [r9], #-4 @ │ │ │ │ + rsbeq r7, r0, ip, ror #27 │ │ │ │ + strheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, r9, r4, asr r0 │ │ │ │ │ │ │ │ 003e25f8 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2600 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -410017,15 +410017,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3e2ce0 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #148] @ 3e2ce4 │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -410055,19 +410055,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - rsbeq r4, r2, r8, lsr #4 │ │ │ │ + rsbeq r4, r2, r8, asr #3 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r5, r9, r8, ror #18 │ │ │ │ - ldrheq r7, [pc], #-48 @ │ │ │ │ - rsbeq pc, r3, r0, asr r6 @ │ │ │ │ + rsbseq r5, r9, r8, lsl #18 │ │ │ │ + subseq r7, pc, r0, asr r3 @ │ │ │ │ + strdeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r9, sp, r0, lsr #6 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ │ │ │ │ 003e2cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410573,15 +410573,15 @@ │ │ │ │ ble 3e321c │ │ │ │ b 3e3208 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 3e343c │ │ │ │ addeq r7, ip, r8, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r9, r4, asr #8 │ │ │ │ + rsbseq r5, r9, r4, ror #7 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r7, ip, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -410941,16 +410941,16 @@ │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r7 │ │ │ │ bl 254080 │ │ │ │ b 3e39ac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r9, r8, ror ip │ │ │ │ - rsbseq r4, r9, r8, asr ip │ │ │ │ + rsbseq r4, r9, r8, lsl ip │ │ │ │ + ldrsheq r4, [r9], #-184 @ 0xffffff48 @ │ │ │ │ addeq r7, ip, r4, lsr r4 │ │ │ │ strdeq r7, [ip], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #352] @ 3e3c20 │ │ │ │ @@ -410964,15 +410964,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 2550c4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, r2 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -411025,15 +411025,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 3e3b94 │ │ │ │ @@ -411042,15 +411042,15 @@ │ │ │ │ b 3e3b78 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ blcc fea96420 <__bss_end__@@Base+0xfdccd850> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r7, ip, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsbseq r4, r9, ip, lsl #21 │ │ │ │ + rsbseq r4, r9, ip, lsr #20 │ │ │ │ addeq r7, ip, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411340,20 +411340,20 @@ │ │ │ │ bl 58e268 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b 3e3f34 │ │ │ │ mov r0, r7 │ │ │ │ bl 58e268 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3e3f14 │ │ │ │ - ldrsheq r4, [r9], #-105 @ 0xffffff97 @ │ │ │ │ - rsbseq r4, r9, ip, ror #13 │ │ │ │ - rsbseq r4, r9, ip, asr #13 │ │ │ │ + @ instruction: 0x00794699 │ │ │ │ + rsbseq r4, r9, ip, lsl #13 │ │ │ │ + rsbseq r4, r9, ip, ror #12 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r4, r9, ip, lsl #11 │ │ │ │ - rsbseq r4, r9, r0, ror r5 │ │ │ │ + rsbseq r4, r9, ip, lsr #10 │ │ │ │ + rsbseq r4, r9, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r7, r2 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -411615,21 +411615,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #42] @ 0x2a │ │ │ │ beq 3e4304 │ │ │ │ strb r2, [r9, #31] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r9, #30] │ │ │ │ b 3e4304 │ │ │ │ - rsbseq r4, r9, ip, ror #7 │ │ │ │ - rsbseq r4, r9, r4, lsr #7 │ │ │ │ - rsbseq r4, r9, r0, lsl #7 │ │ │ │ - rsbseq r4, r9, r8, lsr r3 │ │ │ │ + rsbseq r4, r9, ip, lsl #7 │ │ │ │ + rsbseq r4, r9, r4, asr #6 │ │ │ │ + rsbseq r4, r9, r0, lsr #6 │ │ │ │ + ldrsbeq r4, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, r2, r8, lsl #19 │ │ │ │ + rsbeq r2, r2, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3e45e4 │ │ │ │ ldr r2, [pc, #144] @ 3e45e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -411845,15 +411845,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3e3808 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [ip], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008c67bc │ │ │ │ - rsbseq r3, r9, lr, asr #29 │ │ │ │ + rsbseq r3, r9, lr, ror #28 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r6, ip, ip, lsl r6 │ │ │ │ addeq r6, ip, r4, ror #11 │ │ │ │ addeq r6, ip, ip, lsr #11 │ │ │ │ b 3e4614 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -411944,15 +411944,15 @@ │ │ │ │ bne 3e4a0c │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3e2f3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253594 │ │ │ │ ldr r2, [pc, #184] @ 3e4b14 │ │ │ │ ldr r3, [pc, #172] @ 3e4b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412880,23 +412880,23 @@ │ │ │ │ bl 254080 │ │ │ │ rsb r6, r6, #2 │ │ │ │ b 3e529c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [ip], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andseq r0, r0, r1, lsl #8 │ │ │ │ - @ instruction: 0x00793994 │ │ │ │ + rsbseq r3, r9, r4, lsr r9 │ │ │ │ addeq r6, ip, r0, lsr #2 │ │ │ │ subseq r0, lr, r1 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ - ldrsheq r3, [r9], #-34 @ 0xffffffde @ │ │ │ │ - rsbeq r1, r2, ip, ror r5 │ │ │ │ - rsbeq r1, r2, ip, lsr r5 │ │ │ │ + @ instruction: 0x00793292 │ │ │ │ + rsbeq r1, r2, ip, lsl r5 │ │ │ │ + ldrdeq r1, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1268] @ 3e5e18 │ │ │ │ mov r7, r3 │ │ │ │ @@ -413017,18 +413017,18 @@ │ │ │ │ beq 3e5d8c │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 25537c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e5de0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, pc, #764 @ 0x2fc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #312 @ 0x138 │ │ │ │ mov r5, r1 │ │ │ │ bl 253288 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, fp │ │ │ │ strd r8, [r0, #16] │ │ │ │ @@ -413056,18 +413056,18 @@ │ │ │ │ bl 254128 │ │ │ │ b 3e5b68 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 25537c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ add r3, pc, #608 @ 0x260 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3e5df8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e1e84 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3e5e00 │ │ │ │ @@ -413076,41 +413076,41 @@ │ │ │ │ sub r0, r8, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r8, #1 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r7, #304 @ 0x130 │ │ │ │ add fp, r0, #8 │ │ │ │ str r0, [sp] │ │ │ │ add r9, r0, #15 │ │ │ │ strh fp, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550c4 │ │ │ │ ldrd r2, [r7, #-8] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ add fp, r4, r9 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r2, r3, #7 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, r9] │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -413118,42 +413118,42 @@ │ │ │ │ add r3, fp, #8 │ │ │ │ strh r1, [fp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [fp, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550c4 │ │ │ │ ldrd r2, [r7] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd9e4 │ │ │ │ + bl 9bd984 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r9] │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r7, #8 │ │ │ │ strh r6, [r4, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd83c │ │ │ │ + bl 9bd7dc │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r7, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550c4 │ │ │ │ @@ -413276,41 +413276,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5f68 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5ea4 │ │ │ │ ldr r1, [pc, #76] @ 3e5f6c │ │ │ │ ldr r3, [pc, #76] @ 3e5f70 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5f74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5f78 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3e5f10 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r0, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ addeq r4, ip, r8, ror pc │ │ │ │ - rsbeq r0, r2, r4, asr #29 │ │ │ │ - ldrsheq r2, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r2, r4, ror #28 │ │ │ │ + @ instruction: 0x00792694 │ │ │ │ + @ instruction: 0x00620e9c │ │ │ │ andeq r0, r0, pc, ror r9 │ │ │ │ - rsbeq r0, r2, r4, lsl #30 │ │ │ │ - rsbseq r2, r9, r0, asr #13 │ │ │ │ - rsbeq r0, r2, r8, asr #29 │ │ │ │ + rsbeq r0, r2, r4, lsr #29 │ │ │ │ + rsbseq r2, r9, r0, ror #12 │ │ │ │ + rsbeq r0, r2, r8, ror #28 │ │ │ │ andeq r0, r0, r5, lsl #19 │ │ │ │ │ │ │ │ 003e5f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -413366,41 +413366,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e60c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e60c8 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ mov r0, #0 │ │ │ │ b 3e6004 │ │ │ │ ldr r1, [pc, #76] @ 3e60cc │ │ │ │ ldr r3, [pc, #76] @ 3e60d0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e60d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e60d8 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3e6070 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffde48 │ │ │ │ addeq r4, ip, r8, lsl lr │ │ │ │ - rsbeq r0, r2, r4, ror #26 │ │ │ │ - @ instruction: 0x00792594 │ │ │ │ - @ instruction: 0x00620d9c │ │ │ │ + rsbeq r0, r2, r4, lsl #26 │ │ │ │ + rsbseq r2, r9, r4, lsr r5 │ │ │ │ + rsbeq r0, r2, ip, lsr sp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - rsbeq r0, r2, r4, lsr #27 │ │ │ │ - rsbseq r2, r9, r0, ror #10 │ │ │ │ - rsbeq r0, r2, r8, ror #26 │ │ │ │ + rsbeq r0, r2, r4, asr #26 │ │ │ │ + rsbseq r2, r9, r0, lsl #10 │ │ │ │ + rsbeq r0, r2, r8, lsl #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003e60dc : │ │ │ │ ldr r3, [pc, #12] @ 3e60f0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ @@ -413534,42 +413534,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e6374 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 3e0dfc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 581140 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6324 │ │ │ │ ldr r1, [pc, #144] @ 3e6378 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #128] @ 3e637c │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #112] @ 3e6380 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ mov r0, r5 │ │ │ │ - bl 962c30 │ │ │ │ + bl 962bd0 │ │ │ │ ldr r2, [pc, #88] @ 3e6384 │ │ │ │ ldr r3, [pc, #64] @ 3e6370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -413582,18 +413582,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq r4, ip, r0, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r8, lsl #9 │ │ │ │ - rsbeq r0, r2, r8, ror #22 │ │ │ │ - rsbeq r0, r2, r0, ror #22 │ │ │ │ - rsbeq r0, r2, r8, asr fp │ │ │ │ + rsbeq r7, r9, r8, lsr #8 │ │ │ │ + rsbeq r0, r2, r8, lsl #22 │ │ │ │ + rsbeq r0, r2, r0, lsl #22 │ │ │ │ + strdeq r0, [r2], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r4, [ip], r8 │ │ │ │ │ │ │ │ 003e6388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -413606,15 +413606,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 3e6554 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3e0ee0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -413637,19 +413637,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 3e655c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #268] @ 3e6560 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e653c │ │ │ │ ldr r9, [pc, #248] @ 3e6564 │ │ │ │ ldr r8, [pc, #248] @ 3e6568 │ │ │ │ ldr r7, [pc, #248] @ 3e656c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -413664,15 +413664,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e6574 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 3e6578 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e653c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413699,34 +413699,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3e6588 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3e64a0 │ │ │ │ ldr r0, [pc, #84] @ 3e658c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6504 │ │ │ │ mov r0, r6 │ │ │ │ - bl 962ce8 │ │ │ │ + bl 962c88 │ │ │ │ b 3e63f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r8, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r0, ror r3 │ │ │ │ + rsbeq r7, r9, r0, lsl r3 │ │ │ │ addeq r4, ip, r4, lsr #20 │ │ │ │ - rsbeq r0, r2, ip, asr #20 │ │ │ │ - rsbeq r0, r2, r0, ror #20 │ │ │ │ - rsbeq r0, r2, r4, lsl #20 │ │ │ │ - rsbeq r9, r4, r4, ror #14 │ │ │ │ - rsbeq r6, fp, r8, asr #9 │ │ │ │ - rsbeq sp, pc, r4, lsr #24 │ │ │ │ rsbeq r0, r2, ip, ror #19 │ │ │ │ - rsbeq r0, r2, ip, lsr #20 │ │ │ │ + rsbeq r0, r2, r0, lsl #20 │ │ │ │ + rsbeq r0, r2, r4, lsr #19 │ │ │ │ + rsbeq r9, r4, r4, lsl #14 │ │ │ │ + rsbeq r6, fp, r8, ror #8 │ │ │ │ + rsbeq sp, pc, r4, asr #23 │ │ │ │ + rsbeq r0, r2, ip, lsl #19 │ │ │ │ + rsbeq r0, r2, ip, asr #19 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r0, r2, r0, lsl #19 │ │ │ │ - rsbeq r0, r2, r8, ror #18 │ │ │ │ - rsbeq r0, r2, r4, ror #18 │ │ │ │ - rsbeq r0, r2, r8, asr #18 │ │ │ │ + rsbeq r0, r2, r0, lsr #18 │ │ │ │ + rsbeq r0, r2, r8, lsl #18 │ │ │ │ + rsbeq r0, r2, r4, lsl #18 │ │ │ │ + rsbeq r0, r2, r8, ror #17 │ │ │ │ │ │ │ │ 003e6590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 3e6bc0 │ │ │ │ @@ -413738,22 +413738,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #1516] @ 3e6bcc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -413780,15 +413780,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 3e6bd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6b38 │ │ │ │ ldr r3, [pc, #1352] @ 3e6bd8 │ │ │ │ ldr sl, [pc, #1352] @ 3e6bdc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 3e6be0 │ │ │ │ @@ -413796,15 +413796,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 3e6900 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6938 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6978 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -413821,15 +413821,15 @@ │ │ │ │ beq 3e6b6c │ │ │ │ ldr r3, [pc, #1236] @ 3e6be4 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6b58 │ │ │ │ ldr r1, [pc, #1228] @ 3e6be8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6798 │ │ │ │ ldr fp, [pc, #1204] @ 3e6bec │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413843,22 +413843,22 @@ │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6ba8 │ │ │ │ ldr r1, [pc, #1152] @ 3e6bf0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6798 │ │ │ │ ldr r1, [pc, #1124] @ 3e6bf4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e680c │ │ │ │ ldr fp, [pc, #1100] @ 3e6bf8 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413872,144 +413872,144 @@ │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6b94 │ │ │ │ ldr r1, [pc, #1048] @ 3e6bfc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e680c │ │ │ │ ldr r1, [pc, #1020] @ 3e6c00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6a48 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6a88 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6840 │ │ │ │ ldr r1, [pc, #972] @ 3e6c04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6864 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6864 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68e4 │ │ │ │ ldr r1, [pc, #924] @ 3e6c08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68a4 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 3e6c0c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68c4 │ │ │ │ ldr r1, [pc, #856] @ 3e6c10 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68e4 │ │ │ │ ldr r1, [pc, #828] @ 3e6c14 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r1, [pc, #812] @ 3e6c18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6b34 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 3e66b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66cc │ │ │ │ ldr r1, [pc, #732] @ 3e6c1c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66cc │ │ │ │ ldr r1, [pc, #704] @ 3e6c20 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66d8 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 3e6c24 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66d8 │ │ │ │ ldr r1, [pc, #640] @ 3e6c28 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66e4 │ │ │ │ ldr r1, [pc, #612] @ 3e6c2c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66e4 │ │ │ │ ldr r1, [pc, #584] @ 3e6c30 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e66e4 │ │ │ │ ldr r1, [pc, #564] @ 3e6c34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e67dc │ │ │ │ @@ -414019,47 +414019,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e67dc │ │ │ │ ldr r1, [pc, #516] @ 3e6c38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6818 │ │ │ │ ldr r1, [pc, #492] @ 3e6c3c │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6818 │ │ │ │ ldr r1, [pc, #464] @ 3e6c40 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6824 │ │ │ │ ldr r1, [pc, #436] @ 3e6c44 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6824 │ │ │ │ ldr r1, [pc, #408] @ 3e6c48 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6824 │ │ │ │ ldr r1, [pc, #388] @ 3e6c4c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6768 │ │ │ │ @@ -414069,107 +414069,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6768 │ │ │ │ ldr r1, [pc, #340] @ 3e6c50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6798 │ │ │ │ ldr r3, [pc, #324] @ 3e6c54 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e6b80 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6b58 │ │ │ │ ldr r1, [pc, #304] @ 3e6c58 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6724 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 962eb4 │ │ │ │ + bl 962e54 │ │ │ │ b 3e662c │ │ │ │ ldr r1, [pc, #272] @ 3e6c5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6724 │ │ │ │ ldr r1, [pc, #256] @ 3e6c60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6724 │ │ │ │ ldr r1, [pc, #240] @ 3e6c64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6724 │ │ │ │ ldr r1, [pc, #224] @ 3e6c68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6724 │ │ │ │ ldr r1, [pc, #208] @ 3e6c6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e680c │ │ │ │ ldr r1, [pc, #192] @ 3e6c70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6798 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, ip, ror #2 │ │ │ │ - rsbeq r0, r2, r0, lsl r9 │ │ │ │ + rsbeq r7, r9, ip, lsl #2 │ │ │ │ + strheq r0, [r2], #-128 @ 0xffffff80 @ │ │ │ │ strdeq r4, [ip], r0 │ │ │ │ - rsbeq r0, r2, r4, lsl #17 │ │ │ │ - rsbeq r0, r2, r8, lsr #17 │ │ │ │ + rsbeq r0, r2, r4, lsr #16 │ │ │ │ + rsbeq r0, r2, r8, asr #16 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r0, r2, r4, lsl #17 │ │ │ │ + rsbeq r0, r2, r4, lsr #16 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - rsbeq r0, r2, r0, asr #16 │ │ │ │ - rsbeq r0, r2, r8, asr r8 │ │ │ │ - rsbeq r0, r2, r4, ror r8 │ │ │ │ - rsbeq r5, r8, r4, lsr #21 │ │ │ │ - rsbeq r0, r2, r4, ror #15 │ │ │ │ - rsbeq r0, r2, r4, lsr r8 │ │ │ │ - rsbeq r5, r8, r0, lsr sl │ │ │ │ rsbeq r0, r2, r0, ror #15 │ │ │ │ - rsbeq r0, r2, r8, asr #15 │ │ │ │ - rsbeq r0, r2, r8, lsr #15 │ │ │ │ - @ instruction: 0x00620798 │ │ │ │ - rsbeq r0, r2, ip, lsl #15 │ │ │ │ - rsbeq r7, pc, r4, lsl #21 │ │ │ │ - rsbeq r0, r2, r0, lsr r8 │ │ │ │ - rsbeq r0, r2, r8, ror #11 │ │ │ │ - rsbeq r0, r2, ip, lsr #15 │ │ │ │ - rsbeq r0, r2, r0, lsr #11 │ │ │ │ + strdeq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, r2, r4, lsl r8 │ │ │ │ + rsbeq r5, r8, r4, asr #20 │ │ │ │ + rsbeq r0, r2, r4, lsl #15 │ │ │ │ + ldrdeq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r5, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, r2, r0, lsl #15 │ │ │ │ + rsbeq r0, r2, r8, ror #14 │ │ │ │ + rsbeq r0, r2, r8, asr #14 │ │ │ │ + rsbeq r0, r2, r8, lsr r7 │ │ │ │ + rsbeq r0, r2, ip, lsr #14 │ │ │ │ + rsbeq r7, pc, r4, lsr #20 │ │ │ │ + ldrdeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ rsbeq r0, r2, r8, lsl #11 │ │ │ │ - rsbeq r0, r2, r0, ror #10 │ │ │ │ - strheq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r0, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r0, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x0062059c │ │ │ │ - @ instruction: 0x00620498 │ │ │ │ - strdeq r0, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r0, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r2, ip, asr #14 │ │ │ │ + rsbeq r0, r2, r0, asr #10 │ │ │ │ + rsbeq r0, r2, r8, lsr #10 │ │ │ │ + rsbeq r0, r2, r0, lsl #10 │ │ │ │ + rsbeq r0, r2, ip, asr r5 │ │ │ │ + rsbeq r0, r2, r0, ror r5 │ │ │ │ + rsbeq r0, r2, r0, ror r5 │ │ │ │ + rsbeq r0, r2, r8, ror r4 │ │ │ │ + rsbeq r0, r2, ip, lsr r5 │ │ │ │ + rsbeq r0, r2, r8, lsr r4 │ │ │ │ + @ instruction: 0x00620494 │ │ │ │ + rsbeq r0, r2, r4, ror r4 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - rsbeq r0, r2, ip, asr #8 │ │ │ │ - rsbeq r0, r2, r8, lsl r4 │ │ │ │ - rsbeq r0, r2, ip, lsl r4 │ │ │ │ - rsbeq r0, r0, r4, asr #2 │ │ │ │ - rsbeq r0, r2, r4, ror #7 │ │ │ │ - rsbeq r0, r2, r0, asr r4 │ │ │ │ - strdeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, r2, ip, ror #7 │ │ │ │ + strheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, r0, r4, ror #1 │ │ │ │ + rsbeq r0, r2, r4, lsl #7 │ │ │ │ + strdeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00620394 │ │ │ │ │ │ │ │ 003e6c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 3e70d8 │ │ │ │ @@ -414181,22 +414181,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983868 │ │ │ │ + bl 983808 │ │ │ │ ldr r1, [pc, #1056] @ 3e70e4 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838d4 │ │ │ │ + bl 983874 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -414223,27 +414223,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 3e70ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6eec │ │ │ │ ldr r9, [pc, #892] @ 3e70f0 │ │ │ │ ldr r7, [pc, #892] @ 3e70f4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6f4c │ │ │ │ ldr r2, [pc, #848] @ 3e70f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -414252,53 +414252,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 3e70fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 3e7100 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f58 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f78 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f98 │ │ │ │ ldr r1, [pc, #768] @ 3e7104 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e24 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e7078 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e7040 │ │ │ │ ldr r1, [pc, #720] @ 3e7108 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 3e710c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6e70 │ │ │ │ ldr r1, [pc, #680] @ 3e7110 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e88 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e7064 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -414318,20 +414318,20 @@ │ │ │ │ bne 3e6fb0 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6fd0 │ │ │ │ ldr r1, [pc, #572] @ 3e7114 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3e6d80 │ │ │ │ mov r0, r8 │ │ │ │ - bl 962f6c │ │ │ │ + bl 962f0c │ │ │ │ b 3e6d10 │ │ │ │ ldr r2, [pc, #536] @ 3e7118 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6dc8 │ │ │ │ ldr r2, [pc, #528] @ 3e711c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6dc8 │ │ │ │ @@ -414353,143 +414353,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 3e7134 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6dc8 │ │ │ │ ldr r1, [pc, #472] @ 3e7138 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6df0 │ │ │ │ ldr r1, [pc, #444] @ 3e713c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6dfc │ │ │ │ ldr r1, [pc, #416] @ 3e7140 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6dfc │ │ │ │ ldr r1, [pc, #396] @ 3e7144 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6ed0 │ │ │ │ ldr r1, [pc, #368] @ 3e7148 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e702c │ │ │ │ ldr sl, [pc, #344] @ 3e714c │ │ │ │ add sl, pc, sl │ │ │ │ b 3e7010 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e702c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ff8 │ │ │ │ ldr r1, [pc, #284] @ 3e7150 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6ed0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e70 │ │ │ │ ldr r1, [pc, #256] @ 3e7154 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 3e6e60 │ │ │ │ ldr r1, [pc, #236] @ 3e7158 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6e88 │ │ │ │ ldr r1, [pc, #220] @ 3e715c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6e44 │ │ │ │ b 3e6e54 │ │ │ │ ldr r1, [pc, #184] @ 3e7160 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6ea0 │ │ │ │ ldr r1, [pc, #168] @ 3e7164 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c01c0 │ │ │ │ + bl 8c0160 │ │ │ │ b 3e6eb8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 3e7168 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6dc8 │ │ │ │ umulleq r4, ip, r8, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r9, r8, lsl #21 │ │ │ │ - @ instruction: 0x0063a594 │ │ │ │ + rsbeq r6, r9, r8, lsr #20 │ │ │ │ + rsbeq sl, r3, r4, lsr r5 │ │ │ │ addeq r4, ip, ip, lsl #2 │ │ │ │ - @ instruction: 0x00620390 │ │ │ │ - @ instruction: 0x00620394 │ │ │ │ - rsbeq r1, sl, ip, lsr #18 │ │ │ │ - @ instruction: 0x00791893 │ │ │ │ - strheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r0, r2, r0, asr #6 │ │ │ │ - rsbeq r0, r2, r4, lsr #6 │ │ │ │ - rsbeq r9, r6, ip, lsl r2 │ │ │ │ - @ instruction: 0x00620198 │ │ │ │ - strheq r0, [r2], #-16 @ │ │ │ │ - @ instruction: 0x006f7498 │ │ │ │ - rsbeq r0, r2, r4, ror #3 │ │ │ │ - ldrdeq r0, [r2], #-16 @ │ │ │ │ - strheq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00620198 │ │ │ │ - rsbeq r0, r2, r0, lsl #3 │ │ │ │ - rsbeq r0, r2, r4, ror #2 │ │ │ │ - rsbeq r0, r2, ip, asr #2 │ │ │ │ - rsbeq r0, r2, r0, lsr r1 │ │ │ │ - ldrdeq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r0, [r2], #-16 @ │ │ │ │ - rsbeq r0, r2, ip, ror r1 │ │ │ │ - strheq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, r2, r4, lsr #3 │ │ │ │ - rsbeq r0, r2, r8, lsl r1 │ │ │ │ - ldrdeq r8, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, r6, r0 │ │ │ │ - ldrdeq r0, [r2], #-4 @ │ │ │ │ - rsbeq r0, r2, ip, lsr #1 │ │ │ │ - rsbeq r0, r2, r4, lsr #1 │ │ │ │ - rsbeq r0, r2, r4, lsr #1 │ │ │ │ - rsbeq r5, lr, r4, ror #26 │ │ │ │ + rsbeq r0, r2, r0, lsr r3 │ │ │ │ + rsbeq r0, r2, r4, lsr r3 │ │ │ │ + rsbeq r1, sl, ip, asr #17 │ │ │ │ + rsbseq r1, r9, r3, lsr r8 │ │ │ │ + rsbeq r0, r2, r0, asr r2 │ │ │ │ + rsbeq r0, r2, r0, ror #5 │ │ │ │ + rsbeq r0, r2, r4, asr #5 │ │ │ │ + strheq r9, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r2, r8, lsr r1 │ │ │ │ + rsbeq r0, r2, r0, asr r1 │ │ │ │ + rsbeq r7, pc, r8, lsr r4 @ │ │ │ │ + rsbeq r0, r2, r4, lsl #3 │ │ │ │ + rsbeq r0, r2, r0, ror r1 │ │ │ │ + rsbeq r0, r2, r4, asr r1 │ │ │ │ + rsbeq r0, r2, r8, lsr r1 │ │ │ │ + rsbeq r0, r2, r0, lsr #2 │ │ │ │ + rsbeq r0, r2, r4, lsl #2 │ │ │ │ + rsbeq r0, r2, ip, ror #1 │ │ │ │ + ldrdeq r0, [r2], #-0 @ │ │ │ │ + rsbeq r0, r2, r4, ror r1 │ │ │ │ + @ instruction: 0x00620190 │ │ │ │ + rsbeq r0, r2, ip, lsl r1 │ │ │ │ + rsbeq r0, r2, r4, asr r1 │ │ │ │ + rsbeq r0, r2, r4, asr #2 │ │ │ │ + strheq r0, [r2], #-8 @ │ │ │ │ + rsbeq r8, r0, r0, ror r9 │ │ │ │ + rsbeq r8, r6, r0, lsr #31 │ │ │ │ + rsbeq r0, r2, r4, ror r0 │ │ │ │ + rsbeq r0, r2, ip, asr #32 │ │ │ │ + rsbeq r0, r2, r4, asr #32 │ │ │ │ + rsbeq r0, r2, r4, asr #32 │ │ │ │ + rsbeq r5, lr, r4, lsl #26 │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -414534,29 +414534,29 @@ │ │ │ │ blt 3e7254 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 3e7264 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 3e722c │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -414656,15 +414656,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 3e7600 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 3e7908 │ │ │ │ ldr r3, [pc, #1232] @ 3e78f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -414779,43 +414779,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7410 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r4, #1 │ │ │ │ b 3e741c │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 3e7670 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e741c │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7638 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e741c │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -414993,15 +414993,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 003e795c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -415123,15 +415123,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 3e7c4c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e79d4 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 3e7c8c │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 3e7b98 │ │ │ │ @@ -415186,15 +415186,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 3e7b4c │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e79d4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 3e7aa0 │ │ │ │ @@ -415265,15 +415265,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 3e7e64 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7ac0 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -415318,21 +415318,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 3e7e70 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7bb8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7ac0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7bb8 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -415361,40 +415361,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7b1c │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7c1c │ │ │ │ mov r4, r3 │ │ │ │ b 3e7d20 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7df4 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7ec0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r3, ip, ip, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, ip, r8, asr #8 │ │ │ │ - rsbseq r0, r9, ip, lsl ip │ │ │ │ - rsbseq r0, r9, ip, lsr ip │ │ │ │ + ldrheq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 003e7f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -415459,15 +415459,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 3e8088 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ b 3e7fdc │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 3e7fdc │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 3e7fdc │ │ │ │ ldrb r4, [r0] │ │ │ │ b 3e7fdc │ │ │ │ @@ -415488,16 +415488,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 3e7fdc │ │ │ │ - rsbseq r0, r9, r4, ror #13 │ │ │ │ - rsbseq r0, r9, ip, asr #13 │ │ │ │ + rsbseq r0, r9, r4, lsl #13 │ │ │ │ + rsbseq r0, r9, ip, ror #12 │ │ │ │ │ │ │ │ 003e8104 : │ │ │ │ ldr r2, [pc, #92] @ 3e8168 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -415532,28 +415532,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 3e81e8 │ │ │ │ ldr r3, [pc, #68] @ 3e81ec │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -415566,15 +415566,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e8220 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r2, r8, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 3e83d0 │ │ │ │ ldr r9, [pc, #404] @ 3e83d4 │ │ │ │ @@ -415584,25 +415584,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 3e83dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7536e8 │ │ │ │ + bl 753688 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e8174 │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -415618,38 +415618,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #240] @ 3e83e8 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #200] @ 3e83ec │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -415666,32 +415666,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3e83f0 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq lr, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x00790498 │ │ │ │ - rsbeq pc, r1, ip │ │ │ │ + @ instruction: 0x0061ef98 │ │ │ │ + rsbseq r0, r9, r8, lsr r4 │ │ │ │ + rsbeq lr, r1, ip, lsr #31 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r2, r8, ip, lsl fp │ │ │ │ - strheq lr, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq lr, r1, r0, lsr #31 │ │ │ │ - rsbeq lr, r1, r8, lsl #31 │ │ │ │ - ldrdeq lr, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq lr, r1, r8, asr pc │ │ │ │ + rsbeq lr, r1, r0, asr #30 │ │ │ │ + rsbeq lr, r1, r8, lsr #30 │ │ │ │ + rsbeq lr, r1, r0, ror lr │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415728,25 +415728,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3e855c │ │ │ │ ldr r1, [pc, #200] @ 3e8560 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #180] @ 3e8564 │ │ │ │ ldr r1, [pc, #180] @ 3e8568 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r1, [pc, #148] @ 3e856c │ │ │ │ ldr r2, [pc, #148] @ 3e8570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 3e8574 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415761,36 +415761,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 3e8580 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 751028 │ │ │ │ + bl 750fc8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r9, r4, ror #4 │ │ │ │ - subseq r1, pc, r4, asr #22 │ │ │ │ - rsbeq r9, r3, r0, ror #27 │ │ │ │ - rsbeq r1, r0, r0, lsl lr │ │ │ │ - subseq sl, pc, r8, ror #31 │ │ │ │ + rsbseq r0, r9, r4, lsl #4 │ │ │ │ + subseq r1, pc, r4, ror #21 │ │ │ │ + rsbeq r9, r3, r0, lsl #27 │ │ │ │ + strheq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + subseq sl, pc, r8, lsl #31 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ strdeq r2, [r8], r4 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - strheq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r1, r0, asr sp │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 3e85a8 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -415840,95 +415840,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 3e8684 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e7920 │ │ │ │ - @ instruction: 0x00790094 │ │ │ │ - rsbeq lr, r1, ip, ror #23 │ │ │ │ - rsbeq lr, r1, r4, lsl #24 │ │ │ │ + rsbseq r0, r9, r4, lsr r0 │ │ │ │ + rsbeq lr, r1, ip, lsl #23 │ │ │ │ + rsbeq lr, r1, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e86e0 │ │ │ │ ldr r2, [pc, #64] @ 3e86e4 │ │ │ │ ldr r1, [pc, #64] @ 3e86e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e816c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ - rsbseq r0, r9, ip, lsr r0 │ │ │ │ - @ instruction: 0x0061eb94 │ │ │ │ - rsbeq lr, r1, ip, lsr #23 │ │ │ │ + b 753750 │ │ │ │ + ldrsbeq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, r1, r4, lsr fp │ │ │ │ + rsbeq lr, r1, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3e8780 │ │ │ │ ldr r2, [pc, #124] @ 3e8784 │ │ │ │ ldr r1, [pc, #124] @ 3e8788 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [pc, #92] @ 3e878c │ │ │ │ ldr ip, [pc, #92] @ 3e8790 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 3e8794 │ │ │ │ ldr r1, [pc, #84] @ 3e8798 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq pc, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq lr, r1, ip, lsr #22 │ │ │ │ - rsbeq lr, r1, r4, asr #22 │ │ │ │ + rsbseq pc, r8, r8, ror pc @ │ │ │ │ + rsbeq lr, r1, ip, asr #21 │ │ │ │ + rsbeq lr, r1, r4, ror #21 │ │ │ │ strdeq r2, [ip], r4 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r8, lsl #23 │ │ │ │ - rsbeq lr, r1, ip, lsl #23 │ │ │ │ + rsbeq lr, r1, r8, lsr #22 │ │ │ │ + rsbeq lr, r1, ip, lsr #22 │ │ │ │ ldr r0, [pc, #4] @ 3e87a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r2, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8930 │ │ │ │ ldr r2, [pc, #364] @ 3e8934 │ │ │ │ @@ -415937,15 +415937,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d888 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -415976,26 +415976,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #180] @ 3e8944 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416010,32 +416010,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r8, ip, asr pc @ │ │ │ │ - rsbeq lr, r1, r8, lsr #22 │ │ │ │ - rsbeq lr, r1, r0, asr #22 │ │ │ │ + ldrsheq pc, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r1, r8, asr #21 │ │ │ │ + rsbeq lr, r1, r0, ror #21 │ │ │ │ addeq r2, r8, ip, ror r6 │ │ │ │ - rsbeq lr, r1, r0, asr #21 │ │ │ │ - rsbeq lr, r1, r4, lsr #21 │ │ │ │ - rsbseq pc, r8, r8, lsr lr @ │ │ │ │ - rsbeq lr, r1, r8, ror r9 │ │ │ │ - rsbeq lr, r1, r4, lsl #20 │ │ │ │ + rsbeq lr, r1, r0, ror #20 │ │ │ │ + rsbeq lr, r1, r4, asr #20 │ │ │ │ + ldrsbeq pc, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq lr, r1, r8, lsl r9 │ │ │ │ + rsbeq lr, r1, r4, lsr #19 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -416081,25 +416081,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8acc │ │ │ │ ldr r1, [pc, #180] @ 3e8ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #160] @ 3e8ad4 │ │ │ │ ldr r1, [pc, #160] @ 3e8ad8 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 3e8adc │ │ │ │ ldr r3, [pc, #128] @ 3e8ae0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8ae4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416120,94 +416120,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - rsbseq pc, r8, r8, lsr #26 │ │ │ │ - subseq r1, pc, r0, asr #11 │ │ │ │ - rsbeq r9, r3, ip, asr r8 │ │ │ │ - rsbeq r1, r0, ip, lsl #17 │ │ │ │ - subseq sl, pc, r4, ror #20 │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq pc, r8, r8, asr #25 │ │ │ │ + subseq r1, pc, r0, ror #10 │ │ │ │ + strdeq r9, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r0, ip, lsr #16 │ │ │ │ + subseq sl, pc, r4, lsl #20 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, r8, lsr r4 │ │ │ │ - strheq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r1, r8, asr r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8b50 │ │ │ │ ldr r2, [pc, #64] @ 3e8b54 │ │ │ │ ldr r1, [pc, #64] @ 3e8b58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7920 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7920 │ │ │ │ - rsbseq pc, r8, r4, lsl ip @ │ │ │ │ - rsbeq lr, r1, r0, ror #15 │ │ │ │ - strdeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq pc, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, r1, r0, lsl #15 │ │ │ │ + @ instruction: 0x0061e79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e8bbc │ │ │ │ ldr r2, [pc, #72] @ 3e8bc0 │ │ │ │ ldr r1, [pc, #72] @ 3e8bc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e816c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e816c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ - ldrheq pc, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq lr, r1, ip, ror r7 │ │ │ │ - @ instruction: 0x0061e798 │ │ │ │ + b 753750 │ │ │ │ + rsbseq pc, r8, r0, asr fp @ │ │ │ │ + rsbeq lr, r1, ip, lsl r7 │ │ │ │ + rsbeq lr, r1, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8c80 │ │ │ │ ldr r2, [pc, #160] @ 3e8c84 │ │ │ │ ldr r1, [pc, #160] @ 3e8c88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #128] @ 3e8c8c │ │ │ │ ldr r5, [pc, #128] @ 3e8c90 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e8c94 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416215,41 +416215,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e8c98 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r1, [pc, #80] @ 3e8c9c │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r4, asr #22 │ │ │ │ - rsbeq lr, r1, ip, lsl #14 │ │ │ │ - rsbeq lr, r1, r8, lsr #14 │ │ │ │ + rsbseq pc, r8, r4, ror #21 │ │ │ │ + rsbeq lr, r1, ip, lsr #13 │ │ │ │ + rsbeq lr, r1, r8, asr #13 │ │ │ │ addeq r2, ip, r4, lsl r2 │ │ │ │ - strheq lr, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq lr, r1, r0, asr #14 │ │ │ │ + rsbeq lr, r1, r8, asr r6 │ │ │ │ + rsbeq lr, r1, r0, ror #13 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r0, lsr #14 │ │ │ │ + rsbeq lr, r1, r0, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 3e8cac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ strdeq r2, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8e34 │ │ │ │ ldr r2, [pc, #364] @ 3e8e38 │ │ │ │ @@ -416258,15 +416258,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d888 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -416297,26 +416297,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #180] @ 3e8e48 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416331,32 +416331,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r8, r8, lsr #21 │ │ │ │ - rsbeq lr, r1, ip, asr #13 │ │ │ │ - rsbeq lr, r1, r4, ror #13 │ │ │ │ + rsbseq pc, r8, r8, asr #20 │ │ │ │ + rsbeq lr, r1, ip, ror #12 │ │ │ │ + rsbeq lr, r1, r4, lsl #13 │ │ │ │ addeq r2, r8, r0, asr #4 │ │ │ │ - rsbeq lr, r1, r8, ror #12 │ │ │ │ - rsbeq lr, r1, ip, asr #12 │ │ │ │ - rsbseq pc, r8, r4, lsl #19 │ │ │ │ - rsbeq lr, r1, r4, ror r4 │ │ │ │ - rsbeq lr, r1, r8, lsr #11 │ │ │ │ + rsbeq lr, r1, r8, lsl #12 │ │ │ │ + rsbeq lr, r1, ip, ror #11 │ │ │ │ + rsbseq pc, r8, r4, lsr #18 │ │ │ │ + rsbeq lr, r1, r4, lsl r4 │ │ │ │ + rsbeq lr, r1, r8, asr #10 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -416414,25 +416414,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e9000 │ │ │ │ ldr r1, [pc, #180] @ 3e9004 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #160] @ 3e9008 │ │ │ │ ldr r1, [pc, #160] @ 3e900c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 3e9010 │ │ │ │ ldr r3, [pc, #128] @ 3e9014 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e9018 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416453,94 +416453,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - rsbseq pc, r8, r4, asr #16 │ │ │ │ - subseq r1, pc, ip, lsl #1 │ │ │ │ - rsbeq r9, r3, r8, lsr #6 │ │ │ │ - rsbeq r1, r0, r8, asr r3 │ │ │ │ - subseq sl, pc, r0, lsr r5 @ │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq pc, r8, r4, ror #15 │ │ │ │ + subseq r1, pc, ip, lsr #32 │ │ │ │ + rsbeq r9, r3, r8, asr #5 │ │ │ │ + strdeq r1, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq sl, [pc], #-64 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r1, r8, ip, asr #31 │ │ │ │ - rsbeq lr, r1, r0, lsr r4 │ │ │ │ + ldrdeq lr, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e9084 │ │ │ │ ldr r2, [pc, #64] @ 3e9088 │ │ │ │ ldr r1, [pc, #64] @ 3e908c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7920 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7920 │ │ │ │ - rsbseq pc, r8, r0, lsr r7 @ │ │ │ │ - rsbeq lr, r1, r4, asr r3 │ │ │ │ - rsbeq lr, r1, r0, ror r3 │ │ │ │ + ldrsbeq pc, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq lr, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r1, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e90f0 │ │ │ │ ldr r2, [pc, #72] @ 3e90f4 │ │ │ │ ldr r1, [pc, #72] @ 3e90f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e816c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e816c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ - rsbseq pc, r8, ip, asr #13 │ │ │ │ - strdeq lr, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq lr, r1, ip, lsl #6 │ │ │ │ + b 753750 │ │ │ │ + rsbseq pc, r8, ip, ror #12 │ │ │ │ + @ instruction: 0x0061e290 │ │ │ │ + rsbeq lr, r1, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e91b4 │ │ │ │ ldr r2, [pc, #160] @ 3e91b8 │ │ │ │ ldr r1, [pc, #160] @ 3e91bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #128] @ 3e91c0 │ │ │ │ ldr r5, [pc, #128] @ 3e91c4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e91c8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416548,38 +416548,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e91cc │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r1, [pc, #80] @ 3e91d0 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r0, ror #12 │ │ │ │ - rsbeq lr, r1, r0, lsl #5 │ │ │ │ - @ instruction: 0x0061e29c │ │ │ │ + rsbseq pc, r8, r0, lsl #12 │ │ │ │ + rsbeq lr, r1, r0, lsr #4 │ │ │ │ + rsbeq lr, r1, ip, lsr r2 │ │ │ │ addeq r1, ip, r0, ror #25 │ │ │ │ - rsbeq lr, r1, r4, lsl #3 │ │ │ │ - rsbeq lr, r1, ip, lsl #4 │ │ │ │ + rsbeq lr, r1, r4, lsr #2 │ │ │ │ + rsbeq lr, r1, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, ip, ror #3 │ │ │ │ + rsbeq lr, r1, ip, lsl #3 │ │ │ │ │ │ │ │ 003e91d4 : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -416596,16 +416596,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 3e9230 │ │ │ │ mov r1, #1 │ │ │ │ - b 7534a8 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ + b 753448 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 003e9238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -416773,15 +416773,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -416809,15 +416809,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 7534a8 │ │ │ │ + b 753448 │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003e957c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -417176,24 +417176,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq r1, ip, r4, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, ip, r8, lsl r8 │ │ │ │ addeq r1, ip, r0, asr #15 │ │ │ │ - rsbseq pc, r8, r4, lsl r1 @ │ │ │ │ - ldrsheq pc, [r8], #-12 @ │ │ │ │ - rsbseq pc, r8, r4, asr #2 │ │ │ │ - strheq r3, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq pc, [r8], #-4 @ │ │ │ │ + @ instruction: 0x0078f09c │ │ │ │ + rsbseq pc, r8, r4, ror #1 │ │ │ │ + rsbeq r3, r0, r4, asr r9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbseq lr, r8, r4, ror #26 │ │ │ │ - rsbeq r3, r0, ip, lsr #8 │ │ │ │ - rsbeq r3, r0, r0, asr #8 │ │ │ │ + rsbseq lr, r8, r4, lsl #26 │ │ │ │ + rsbeq r3, r0, ip, asr #7 │ │ │ │ + rsbeq r3, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 003e9b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -417392,16 +417392,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 3e9bdc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c12b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, ip, ip, lsr #4 │ │ │ │ - rsbseq lr, r8, lr, asr #23 │ │ │ │ - ldrsbeq lr, [r8], #-179 @ 0xffffff4d @ │ │ │ │ + rsbseq lr, r8, lr, ror #22 │ │ │ │ + rsbseq lr, r8, r3, ror fp │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003e9e98 : │ │ │ │ @@ -417445,27 +417445,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7534a8 │ │ │ │ + bl 753448 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e950c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e9f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq r1, r8, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 3ea100 │ │ │ │ ldr r2, [pc, #376] @ 3ea104 │ │ │ │ @@ -417474,15 +417474,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d888 │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -417514,28 +417514,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ ldr r3, [pc, #188] @ 3ea114 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417550,32 +417550,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, r8, r4, ror #17 │ │ │ │ - rsbeq sp, r1, r4, lsl r7 │ │ │ │ - rsbeq sp, r1, r4, lsr #14 │ │ │ │ + rsbseq lr, r8, r4, lsl #17 │ │ │ │ + strheq sp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, r1, r4, asr #13 │ │ │ │ addeq r1, r8, ip, lsr #1 │ │ │ │ - rsbeq sp, r1, r8, lsr #13 │ │ │ │ - rsbeq sp, r1, r8, lsl #13 │ │ │ │ - ldrheq lr, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r1, r8, lsr r6 │ │ │ │ - rsbeq sp, r1, r4, ror #11 │ │ │ │ + rsbeq sp, r1, r8, asr #12 │ │ │ │ + rsbeq sp, r1, r8, lsr #12 │ │ │ │ + rsbseq lr, r8, r4, asr r7 │ │ │ │ + ldrdeq sp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, r1, r4, lsl #11 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -417621,25 +417621,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ea29c │ │ │ │ ldr r1, [pc, #180] @ 3ea2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #160] @ 3ea2a4 │ │ │ │ ldr r1, [pc, #160] @ 3ea2a8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #128] @ 3ea2ac │ │ │ │ ldr r3, [pc, #128] @ 3ea2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ea2b4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -417660,26 +417660,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - rsbseq lr, r8, r4, lsr #13 │ │ │ │ - ldrsheq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r8, r3, ip, lsl #1 │ │ │ │ - strheq r0, [r0], #-12 @ │ │ │ │ - @ instruction: 0x005f9294 │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq lr, r8, r4, asr #12 │ │ │ │ + @ instruction: 0x005efd90 │ │ │ │ + rsbeq r8, r3, ip, lsr #32 │ │ │ │ + rsbeq r0, r0, ip, asr r0 │ │ │ │ + subseq r9, pc, r4, lsr r2 @ │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r0, r8, r0, ror #28 │ │ │ │ - strheq sp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, r1, r0, asr r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3ea2f8 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -417702,69 +417702,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ea368 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e950c │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e950c │ │ │ │ - rsbseq lr, r8, r0, asr r5 │ │ │ │ - rsbeq sp, r1, r0, lsl #7 │ │ │ │ - @ instruction: 0x0061d394 │ │ │ │ + ldrsheq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, r1, r0, lsr #6 │ │ │ │ + rsbeq sp, r1, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea3d0 │ │ │ │ ldr r2, [pc, #76] @ 3ea3d4 │ │ │ │ ldr r1, [pc, #76] @ 3ea3d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9f08 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 3e9f08 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7537b0 │ │ │ │ - rsbseq lr, r8, ip, ror #9 │ │ │ │ - rsbeq sp, r1, ip, lsl r3 │ │ │ │ - rsbeq sp, r1, r0, lsr r3 │ │ │ │ + b 753750 │ │ │ │ + rsbseq lr, r8, ip, lsl #9 │ │ │ │ + strheq sp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq sp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ea494 │ │ │ │ ldr r2, [pc, #160] @ 3ea498 │ │ │ │ ldr r1, [pc, #160] @ 3ea49c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r7, [pc, #128] @ 3ea4a0 │ │ │ │ ldr r5, [pc, #128] @ 3ea4a4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3ea4a8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -417772,38 +417772,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3ea4ac │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ ldr r1, [pc, #80] @ 3ea4b0 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b258 │ │ │ │ + bl 75b1f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, ip, ror r4 │ │ │ │ - rsbeq sp, r1, r8, lsr #5 │ │ │ │ - strheq sp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq lr, r8, ip, lsl r4 │ │ │ │ + rsbeq sp, r1, r8, asr #4 │ │ │ │ + rsbeq sp, r1, ip, asr r2 │ │ │ │ addeq r0, ip, r0, lsl #20 │ │ │ │ - rsbeq ip, r1, r4, lsr #29 │ │ │ │ - rsbeq ip, r1, ip, lsr #30 │ │ │ │ + rsbeq ip, r1, r4, asr #28 │ │ │ │ + rsbeq ip, r1, ip, asr #29 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq ip, r1, ip, lsl #30 │ │ │ │ + rsbeq ip, r1, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 3ea518 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3ea694 │ │ │ │ @@ -417916,16 +417916,16 @@ │ │ │ │ bne 3ea4fc │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 3ea500 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 3ea500 │ │ │ │ - rsbseq lr, r8, r8, ror #7 │ │ │ │ - rsbseq lr, r8, sp, lsr #7 │ │ │ │ + rsbseq lr, r8, r8, lsl #7 │ │ │ │ + rsbseq lr, r8, sp, asr #6 │ │ │ │ cmp r2, #13 │ │ │ │ beq 3ea6d4 │ │ │ │ cmp r2, #15 │ │ │ │ beq 3ea6c0 │ │ │ │ ldr r0, [pc, #80] @ 3ea704 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -418067,22 +418067,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3ea9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ea890 │ │ │ │ ldr r3, [pc, #208] @ 3ea9ec │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ea874 │ │ │ │ ldr r3, [pc, #176] @ 3ea9e0 │ │ │ │ @@ -418098,50 +418098,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ea9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ea874 │ │ │ │ ldr r0, [pc, #92] @ 3ea9f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ea890 │ │ │ │ ldr r0, [pc, #76] @ 3ea9f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ea874 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r0, ip, ip, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r0, asr r6 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ addeq r0, ip, r8, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r1, ip, lsr lr │ │ │ │ + ldrdeq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq ip, r1, r4, asr lr │ │ │ │ - strdeq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r1, r8, ror lr │ │ │ │ + strdeq ip, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x0061cd9c │ │ │ │ + rsbeq ip, r1, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -418271,15 +418271,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 3eab60 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ b 3eab60 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3eab8c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -418296,17 +418296,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3eac88 │ │ │ │ ldr r0, [pc, #24] @ 3eac8c │ │ │ │ ldr r2, [pc, #24] @ 3eac90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq lr, r8, r0, lsl #1 │ │ │ │ - rsbeq ip, r1, ip, ror #23 │ │ │ │ - strdeq ip, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq lr, r8, r0, lsr #32 │ │ │ │ + rsbeq ip, r1, ip, lsl #23 │ │ │ │ + @ instruction: 0x0061cb98 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -418365,15 +418365,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eaf14 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ ldr r3, [pc, #428] @ 3eaf50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ead24 │ │ │ │ ldr r3, [pc, #412] @ 3eaf54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418391,26 +418391,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3eaf5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ead24 │ │ │ │ ldr r3, [pc, #292] @ 3eaf60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ead00 │ │ │ │ ldr r3, [pc, #260] @ 3eaf54 │ │ │ │ @@ -418430,43 +418430,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3eaf64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3ead00 │ │ │ │ ldr r0, [pc, #140] @ 3eaf68 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3ead00 │ │ │ │ ldr r0, [pc, #108] @ 3eaf6c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ead24 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3eaf70 │ │ │ │ ldr r1, [pc, #80] @ 3eaf74 │ │ │ │ ldr r0, [pc, #80] @ 3eaf78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418478,22 +418478,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r8, asr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strheq r0, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r1, r0, lsr fp │ │ │ │ + ldrdeq ip, [r1], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r1, r8, ror #19 │ │ │ │ - rsbeq ip, r1, r0, lsr #20 │ │ │ │ - rsbeq ip, r1, r0, lsr #21 │ │ │ │ - ldrsbeq sp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq ip, r1, ip, lsr r9 │ │ │ │ - rsbeq ip, r1, r4, ror #18 │ │ │ │ + rsbeq ip, r1, r8, lsl #19 │ │ │ │ + rsbeq ip, r1, r0, asr #19 │ │ │ │ + rsbeq ip, r1, r0, asr #20 │ │ │ │ + rsbseq sp, r8, r0, ror sp │ │ │ │ + ldrdeq ip, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq ip, r1, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3eb3a8 │ │ │ │ ldr r2, [pc, #1044] @ 3eb3ac │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418589,24 +418589,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3eb3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb080 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3eb2d0 │ │ │ │ ldr r2, [pc, #624] @ 3eb3c8 │ │ │ │ ldr r3, [pc, #592] @ 3eb3ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418647,27 +418647,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3eb3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb074 │ │ │ │ ldr r3, [pc, #404] @ 3eb3d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eafcc │ │ │ │ ldr r3, [pc, #360] @ 3eb3bc │ │ │ │ @@ -418685,27 +418685,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3eb3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eafd0 │ │ │ │ ldr r0, [pc, #280] @ 3eb3dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb074 │ │ │ │ ldr r3, [pc, #264] @ 3eb3e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb150 │ │ │ │ ldr r3, [pc, #208] @ 3eb3bc │ │ │ │ @@ -418720,67 +418720,67 @@ │ │ │ │ beq 3eb36c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3eb3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb150 │ │ │ │ ldr r0, [pc, #156] @ 3eb3e8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb080 │ │ │ │ ldr r0, [pc, #140] @ 3eb3ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eafd0 │ │ │ │ ldr r2, [pc, #124] @ 3eb3f0 │ │ │ │ ldr r3, [pc, #52] @ 3eb3ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb3a4 │ │ │ │ ldr r0, [pc, #92] @ 3eb3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ umulleq pc, fp, r0, lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, fp, r0, ror lr @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061c994 │ │ │ │ + rsbeq ip, r1, r4, lsr r9 │ │ │ │ addeq pc, fp, ip, asr #25 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq ip, r1, r4, lsl #18 │ │ │ │ + rsbeq ip, r1, r4, lsr #17 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq ip, r1, r4, lsr r7 │ │ │ │ - strheq ip, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq ip, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r1, r0, asr r8 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ - rsbeq ip, r1, r0, lsl #14 │ │ │ │ - strheq ip, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - strheq ip, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r1, r0, lsr #13 │ │ │ │ + rsbeq ip, r1, r8, asr r7 │ │ │ │ + rsbeq ip, r1, r4, asr r6 │ │ │ │ @ instruction: 0x008bfab0 │ │ │ │ - strdeq ip, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0061c694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3eb69c │ │ │ │ ldr ip, [pc, #652] @ 3eb6a0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -418852,22 +418852,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3eb6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb46c │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -418891,22 +418891,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3eb6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [pc, #208] @ 3eb6c8 │ │ │ │ ldr r3, [pc, #164] @ 3eb6a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -418924,15 +418924,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb46c │ │ │ │ b 3eb578 │ │ │ │ ldr r0, [pc, #120] @ 3eb6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eb554 │ │ │ │ ldr r2, [pc, #108] @ 3eb6d0 │ │ │ │ ldr r3, [pc, #56] @ 3eb6a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -418940,57 +418940,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb698 │ │ │ │ ldr r0, [pc, #76] @ 3eb6d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r4, lsl sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [fp], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, fp, r8, lsr #19 │ │ │ │ andeq r4, r0, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r1, ip, asr r6 │ │ │ │ + strdeq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - rsbeq ip, r1, ip, lsr r6 │ │ │ │ + ldrdeq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ addeq pc, fp, ip, lsr #16 │ │ │ │ - @ instruction: 0x0061c59c │ │ │ │ + rsbeq ip, r1, ip, lsr r5 │ │ │ │ addeq pc, fp, r0, asr #15 │ │ │ │ - ldrdeq ip, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, r1, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3eb704 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757034 │ │ │ │ + bl 756fd4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757034 │ │ │ │ + b 756fd4 │ │ │ │ addeq pc, r7, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3eb780 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 253594 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419014,20 +419014,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70cfdc │ │ │ │ + bl 70cf7c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9b00ec │ │ │ │ + bl 9b008c │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f4f4 │ │ │ │ + bl 98f494 │ │ │ │ b 3eb74c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -419188,21 +419188,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f5c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebad4 │ │ │ │ ldr r1, [pc, #104] @ 3ebaf0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b00ec │ │ │ │ + bl 9b008c │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -419210,15 +419210,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cd50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419231,36 +419231,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f5c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebb7c │ │ │ │ ldr r1, [pc, #100] @ 3ebb98 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b00ec │ │ │ │ + bl 9b008c │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cd50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419274,15 +419274,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419297,15 +419297,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419318,15 +419318,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419344,15 +419344,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419365,15 +419365,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81417c │ │ │ │ + bl 81411c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419427,15 +419427,15 @@ │ │ │ │ bne 3ebe7c │ │ │ │ ldr r1, [pc, #264] @ 3ebf28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 814250 │ │ │ │ + bl 8141f0 │ │ │ │ ldr r2, [pc, #240] @ 3ebf2c │ │ │ │ ldr r3, [pc, #216] @ 3ebf18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -419469,41 +419469,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ebf3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ebe18 │ │ │ │ ldr r0, [pc, #60] @ 3ebf40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ebe18 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strheq pc, [fp], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq pc, fp, ip, r0 @ │ │ │ │ addeq pc, fp, r0, rrx │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ addeq lr, fp, r8, ror #31 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061bd98 │ │ │ │ - strheq fp, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, r1, r8, lsr sp │ │ │ │ + rsbeq fp, r1, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -419535,15 +419535,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ebf9c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adcac │ │ │ │ + b 9adc4c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebfcc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 3ebd58 │ │ │ │ @@ -419565,15 +419565,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812a9c │ │ │ │ + bl 812a3c │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 3ec270 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -419607,15 +419607,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8a8d74 │ │ │ │ + bl 8a8d14 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3ec1e8 │ │ │ │ ldr r3, [pc, #348] @ 3ec274 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419643,30 +419643,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3ec284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3ec0b4 │ │ │ │ mov r0, #1 │ │ │ │ b 3ec1ec │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -419694,27 +419694,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3ec28c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ec0a4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [fp], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r1, ip, lsl #22 │ │ │ │ + rsbeq fp, r1, ip, lsr #21 │ │ │ │ addeq lr, fp, r0, lsr ip │ │ │ │ - rsbeq fp, r1, r0, ror #21 │ │ │ │ + rsbeq fp, r1, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3ec36c │ │ │ │ @@ -419756,27 +419756,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3ec388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ mov r0, #6 │ │ │ │ b 3ec2ec │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ addeq lr, fp, r0, lsr fp │ │ │ │ - ldrheq ip, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, r1, r4, asr #20 │ │ │ │ - rsbeq fp, r1, ip, lsl r5 │ │ │ │ + rsbseq ip, r8, r8, asr r9 │ │ │ │ + rsbeq fp, r1, r4, ror #19 │ │ │ │ + strheq fp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 3ec630 │ │ │ │ @@ -419856,15 +419856,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 813e3c │ │ │ │ + bl 813ddc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 3ec64c │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 3ec634 │ │ │ │ @@ -419907,35 +419907,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ec65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ec434 │ │ │ │ ldr r0, [pc, #108] @ 3ec660 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ec434 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3ec664 │ │ │ │ ldr r1, [pc, #80] @ 3ec668 │ │ │ │ ldr r0, [pc, #80] @ 3ec66c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ec670 │ │ │ │ @@ -419950,19 +419950,19 @@ │ │ │ │ @ instruction: 0x008be9b0 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ addeq lr, fp, r0, lsr #18 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq fp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, r1, r8, ror #15 │ │ │ │ - ldrsbeq ip, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq fp, r1, r4, asr #4 │ │ │ │ - rsbeq r7, r9, ip, lsr #2 │ │ │ │ + rsbeq fp, r1, r4, asr r7 │ │ │ │ + rsbeq fp, r1, r8, lsl #15 │ │ │ │ + rsbseq ip, r8, ip, ror r6 │ │ │ │ + rsbeq fp, r1, r4, ror #3 │ │ │ │ + rsbeq r7, r9, ip, asr #1 │ │ │ │ andeq r1, r0, fp, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -419996,15 +419996,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ec6d0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adcac │ │ │ │ + b 9adc4c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec700 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec798 │ │ │ │ @@ -420053,25 +420053,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3ec8bc │ │ │ │ ldr r1, [pc, #212] @ 3ec8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r2, [pc, #192] @ 3ec8c4 │ │ │ │ ldr r1, [pc, #192] @ 3ec8c8 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757938 │ │ │ │ + bl 7578d8 │ │ │ │ ldr r3, [pc, #160] @ 3ec8cc │ │ │ │ ldr r1, [pc, #160] @ 3ec8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 3ec8d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -420090,35 +420090,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 74f284 │ │ │ │ + bl 74f224 │ │ │ │ ldr r3, [pc, #76] @ 3ec8e4 │ │ │ │ ldr r1, [pc, #76] @ 3ec8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751028 │ │ │ │ - rsbseq ip, r8, r0, lsr #10 │ │ │ │ - ldrsheq sp, [lr], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r5, r3, ip, lsl #21 │ │ │ │ - ldrheq sp, [pc], #-172 @ │ │ │ │ - @ instruction: 0x005f6c94 │ │ │ │ + b 750fc8 │ │ │ │ + rsbseq ip, r8, r0, asr #9 │ │ │ │ + @ instruction: 0x005ed790 │ │ │ │ + rsbeq r5, r3, ip, lsr #20 │ │ │ │ + subseq sp, pc, ip, asr sl @ │ │ │ │ + subseq r6, pc, r4, lsr ip @ │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - rsbeq fp, r1, r4, lsr #11 │ │ │ │ + rsbeq fp, r1, r4, asr #10 │ │ │ │ strdeq r7, [sl], ip │ │ │ │ strdeq lr, [r7], ip │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -420138,23 +420138,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 3ec9c8 │ │ │ │ ldr r3, [pc, #136] @ 3ec9cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 97a97c │ │ │ │ + bl 97a91c │ │ │ │ ldr r2, [pc, #88] @ 3ec9d0 │ │ │ │ ldr r3, [pc, #68] @ 3ec9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -420165,19 +420165,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, ror #7 │ │ │ │ + rsbseq ip, r8, r8, lsl #7 │ │ │ │ addeq lr, fp, r8, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r0, r0, lsl #8 │ │ │ │ - rsbeq sl, r1, r4, lsr #30 │ │ │ │ + rsbeq r6, r0, r0, lsr #7 │ │ │ │ + rsbeq sl, r1, r4, asr #29 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ addeq lr, fp, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 3eca70 │ │ │ │ @@ -420192,15 +420192,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 3eca50 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3eca4c │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -420226,48 +420226,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq ip, r8, r4, ror #4 │ │ │ │ - rsbeq sl, r1, ip, asr #27 │ │ │ │ + rsbseq ip, r8, r4, lsl #4 │ │ │ │ + rsbeq sl, r1, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ecaec │ │ │ │ ldr r1, [pc, #32] @ 3ecaf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq ip, r8, r4, lsr #4 │ │ │ │ - strdeq r0, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, r8, r4, asr #3 │ │ │ │ + @ instruction: 0x0060059c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ecb2c │ │ │ │ ldr r1, [pc, #32] @ 3ecb30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 2532a0 │ │ │ │ - rsbseq ip, r8, r4, ror #3 │ │ │ │ - strheq r0, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, r8, r4, lsl #3 │ │ │ │ + rsbeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 3ecc48 │ │ │ │ ldr r3, [pc, #252] @ 3ecc4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -420332,17 +420332,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldrdeq lr, [fp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r0, asr #4 │ │ │ │ - rsbseq ip, r8, r4, asr #1 │ │ │ │ - rsbeq sl, r1, ip, lsr #24 │ │ │ │ - strheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq ip, r8, r4, rrx │ │ │ │ + rsbeq sl, r1, ip, asr #23 │ │ │ │ + rsbeq fp, r1, r4, asr r2 │ │ │ │ andeq r1, r0, pc, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -420512,15 +420512,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0078ba96 │ │ │ │ + rsbseq fp, r8, r6, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ed2e0 │ │ │ │ @@ -420597,15 +420597,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed270 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9adcac │ │ │ │ + b 9adc4c │ │ │ │ cmp r2, #14 │ │ │ │ beq 3ed098 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3ecff4 │ │ │ │ b 3ed02c │ │ │ │ @@ -420627,15 +420627,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 813e3c │ │ │ │ + bl 813ddc │ │ │ │ ldr r2, [pc, #508] @ 3ed2f8 │ │ │ │ ldr r3, [pc, #484] @ 3ed2e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -420706,29 +420706,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ed308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed0b8 │ │ │ │ ldr r0, [pc, #172] @ 3ed30c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed0b8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3ed310 │ │ │ │ ldr r1, [pc, #148] @ 3ed314 │ │ │ │ ldr r0, [pc, #148] @ 3ed318 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420761,27 +420761,27 @@ │ │ │ │ ldrdeq sp, [fp], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ addeq sp, fp, r8, lsr #26 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, r0, asr #26 │ │ │ │ - rsbeq sl, r1, ip, asr sp │ │ │ │ - rsbseq fp, r8, r4, ror sl │ │ │ │ - rsbeq sl, r1, ip, lsr #23 │ │ │ │ - ldrdeq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, r1, r0, ror #25 │ │ │ │ + strdeq sl, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, r8, r4, lsl sl │ │ │ │ + rsbeq sl, r1, ip, asr #22 │ │ │ │ + rsbeq sl, r1, r0, ror ip │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq fp, r8, r0, asr sl │ │ │ │ - rsbeq sl, r1, r8, lsl #23 │ │ │ │ - @ instruction: 0x0061ac94 │ │ │ │ + ldrsheq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r1, r8, lsr #22 │ │ │ │ + rsbeq sl, r1, r4, lsr ip │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq fp, r8, ip, lsr #20 │ │ │ │ - rsbeq sl, r1, r4, ror #22 │ │ │ │ - rsbeq sl, r1, r8, asr ip │ │ │ │ + rsbseq fp, r8, ip, asr #19 │ │ │ │ + rsbeq sl, r1, r4, lsl #22 │ │ │ │ + strdeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -420816,15 +420816,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 813e3c │ │ │ │ + bl 813ddc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -420937,24 +420937,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550c4 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 3ed750 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 3ed754 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -421014,42 +421014,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ed764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ed644 │ │ │ │ ldr r0, [pc, #60] @ 3ed768 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ed644 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, r0, lsl #20 │ │ │ │ addeq sp, fp, r8, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, fp, r0, ror r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, ip, asr #17 │ │ │ │ - rsbeq sl, r1, r0, lsl #18 │ │ │ │ + rsbeq sl, r1, ip, ror #16 │ │ │ │ + rsbeq sl, r1, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 3ed940 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 3ed944 │ │ │ │ @@ -421066,23 +421066,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3ed950 │ │ │ │ ldr r3, [pc, #400] @ 3ed954 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a97c │ │ │ │ + bl 97a91c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ed83c │ │ │ │ ldr r2, [pc, #344] @ 3ed958 │ │ │ │ ldr r3, [pc, #324] @ 3ed948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -421154,30 +421154,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ed96c │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3ed7f8 │ │ │ │ mov r2, #2 │ │ │ │ b 3ed8e0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, ror #10 │ │ │ │ + rsbseq fp, r8, r8, lsl #10 │ │ │ │ addeq sp, fp, r8, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r0, r0, lsl #11 │ │ │ │ - rsbeq sl, r1, r4, lsr #1 │ │ │ │ + rsbeq r5, r0, r0, lsr #10 │ │ │ │ + rsbeq sl, r1, r4, asr #32 │ │ │ │ muleq r0, r2, r3 │ │ │ │ addeq sp, fp, r4, lsr #12 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbseq fp, r8, r0, ror #7 │ │ │ │ - rsbeq sl, r1, r8, asr r7 │ │ │ │ - rsbeq r9, r1, r0, asr #30 │ │ │ │ + rsbseq fp, r8, r0, lsl #7 │ │ │ │ + strdeq sl, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r9, r1, r0, ror #29 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3eda48 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -421186,25 +421186,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #176] @ 3eda4c │ │ │ │ ldr r2, [pc, #176] @ 3eda50 │ │ │ │ ldr r3, [pc, #176] @ 3eda54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #160] @ 3eda58 │ │ │ │ ldr r1, [pc, #160] @ 3eda5c │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [pc, #128] @ 3eda60 │ │ │ │ ldr r2, [pc, #128] @ 3eda64 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -421217,34 +421217,34 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 75932c │ │ │ │ + bl 7592cc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r8, ip, ror #6 │ │ │ │ - rsbeq r5, r0, r0, lsr #7 │ │ │ │ - rsbeq r9, r1, r4, asr #29 │ │ │ │ + rsbseq fp, r8, ip, lsl #6 │ │ │ │ + rsbeq r5, r0, r0, asr #6 │ │ │ │ + rsbeq r9, r1, r4, ror #28 │ │ │ │ strdeq r2, [r0], -r7 │ │ │ │ - subseq ip, lr, ip, lsl r6 │ │ │ │ - strheq r4, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - strheq sl, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - strheq ip, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq ip, [lr], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r4, r3, ip, asr r8 │ │ │ │ + rsbeq sl, r1, r4, asr r6 │ │ │ │ + rsbeq ip, r0, ip, asr sp │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - rsbeq r3, r2, r8, asr #8 │ │ │ │ - @ instruction: 0x0061a690 │ │ │ │ + rsbeq r3, r2, r8, ror #7 │ │ │ │ + rsbeq sl, r1, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -421300,22 +421300,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #280] @ 3edc98 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3edc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edbf0 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -421370,22 +421370,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3edca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3edcac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078b19c │ │ │ │ - subseq ip, lr, r4, ror r4 │ │ │ │ - rsbeq r4, r3, r0, lsl r7 │ │ │ │ - rsbeq sl, r1, r0, asr #10 │ │ │ │ + rsbseq fp, r8, ip, lsr r1 │ │ │ │ + subseq ip, lr, r4, lsl r4 │ │ │ │ + strheq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, r1, r0, ror #9 │ │ │ │ andeq r8, r1, r0, asr r9 │ │ │ │ - rsbseq fp, r8, r0, lsl #1 │ │ │ │ - rsbeq r9, r1, r8, ror #23 │ │ │ │ - rsbeq sl, r1, r0, asr r4 │ │ │ │ + rsbseq fp, r8, r0, lsr #32 │ │ │ │ + rsbeq r9, r1, r8, lsl #23 │ │ │ │ + strdeq sl, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3ee2cc │ │ │ │ ldr r3, [pc, #1540] @ 3ee2d0 │ │ │ │ @@ -421536,26 +421536,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 3ee2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edf70 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3edd8c │ │ │ │ @@ -421590,22 +421590,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 3ee300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edf80 │ │ │ │ ldr r3, [pc, #732] @ 3ee304 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edeac │ │ │ │ ldr r3, [pc, #692] @ 3ee2f0 │ │ │ │ @@ -421622,23 +421622,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3ee308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edeac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee1e0 │ │ │ │ ldr r0, [pc, #592] @ 3ee30c │ │ │ │ b 3ede48 │ │ │ │ @@ -421660,33 +421660,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3ee314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ede94 │ │ │ │ ldr r0, [pc, #472] @ 3ee318 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edf54 │ │ │ │ ldr r3, [pc, #432] @ 3ee31c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edec4 │ │ │ │ ldr r3, [pc, #368] @ 3ee2f0 │ │ │ │ @@ -421702,22 +421702,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ee320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edec4 │ │ │ │ ldr r3, [pc, #316] @ 3ee324 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ee0b4 │ │ │ │ ldr r3, [pc, #244] @ 3ee2f0 │ │ │ │ @@ -421735,78 +421735,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3ee328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ee0b4 │ │ │ │ ldr r0, [pc, #192] @ 3ee32c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ede94 │ │ │ │ ldr r0, [pc, #176] @ 3ee330 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edf80 │ │ │ │ ldr r0, [pc, #160] @ 3ee334 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edec4 │ │ │ │ ldr r0, [pc, #144] @ 3ee338 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3edeac │ │ │ │ ldr r0, [pc, #124] @ 3ee33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ee0b4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, ip, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, fp, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq ip, [fp], r4 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061a190 │ │ │ │ + rsbeq sl, r1, r0, lsr r1 │ │ │ │ andeq r1, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0061a198 │ │ │ │ + rsbeq sl, r1, r8, lsr r1 │ │ │ │ muleq r0, ip, sl │ │ │ │ - rsbeq sl, r1, ip, asr #6 │ │ │ │ + rsbeq sl, r1, ip, ror #5 │ │ │ │ andeq r4, r0, r2 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, ip, lsr r1 │ │ │ │ - rsbeq sl, r1, r8 │ │ │ │ + ldrdeq sl, [r1], #-12 @ │ │ │ │ + rsbeq r9, r1, r8, lsr #31 │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ - rsbeq sl, r1, r0, asr r1 │ │ │ │ + strdeq sl, [r1], #-0 @ │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - rsbeq sl, r1, r0, asr #4 │ │ │ │ - rsbeq sl, r1, r0, rrx │ │ │ │ - @ instruction: 0x00619f90 │ │ │ │ - strdeq sl, [r1], #-8 @ │ │ │ │ - @ instruction: 0x0061a19c │ │ │ │ - rsbeq sl, r1, ip, lsr r2 │ │ │ │ + rsbeq sl, r1, r0, ror #3 │ │ │ │ + rsbeq sl, r1, r0 │ │ │ │ + rsbeq r9, r1, r0, lsr pc │ │ │ │ + @ instruction: 0x0061a098 │ │ │ │ + rsbeq sl, r1, ip, lsr r1 │ │ │ │ + ldrdeq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 3ee42c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -421860,15 +421860,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3ee3b0 │ │ │ │ bl 3ecaf4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r0, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r8, lr, ror #10 │ │ │ │ + rsbseq sl, r8, lr, lsl #10 │ │ │ │ addeq ip, fp, ip, ror #20 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3ee484 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3ee46c │ │ │ │ @@ -421917,17 +421917,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ee524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ bl 2563b8 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - ldrsheq sl, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r9, r1, r4, lsr r9 │ │ │ │ - rsbeq r9, r1, r8, lsr #20 │ │ │ │ + @ instruction: 0x0078a79c │ │ │ │ + ldrdeq r9, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r1, r8, asr #19 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -422100,30 +422100,30 @@ │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 3ee838 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0078a39e │ │ │ │ - @ instruction: 0x0078a59c │ │ │ │ - ldrdeq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - strdeq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r8, lr, lsr r3 │ │ │ │ + rsbseq sl, r8, ip, lsr r5 │ │ │ │ + rsbeq r9, r1, r4, ror r6 │ │ │ │ + @ instruction: 0x00619698 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbseq sl, r8, r8, ror r5 │ │ │ │ - strheq r9, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r9, r1, r4, lsr #15 │ │ │ │ + rsbseq sl, r8, r8, lsl r5 │ │ │ │ + rsbeq r9, r1, r0, asr r6 │ │ │ │ + rsbeq r9, r1, r4, asr #14 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq sl, r8, r4, asr r5 │ │ │ │ - rsbeq r9, r1, ip, lsl #13 │ │ │ │ - rsbeq r9, r1, r0, lsr #27 │ │ │ │ + ldrsheq sl, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r9, r1, ip, lsr #12 │ │ │ │ + rsbeq r9, r1, r0, asr #26 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbseq sl, r8, r0, lsr r5 │ │ │ │ - rsbeq r9, r1, r8, ror #12 │ │ │ │ - rsbeq r9, r1, r4, ror r6 │ │ │ │ + ldrsbeq sl, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, r1, r8, lsl #12 │ │ │ │ + rsbeq r9, r1, r4, lsl r6 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -422136,15 +422136,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 3ee8d0 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 3ee8b4 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -422185,15 +422185,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 254080 │ │ │ │ mov r0, r4 │ │ │ │ @@ -422244,19 +422244,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 3ee9f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, ror #7 │ │ │ │ + rsbseq sl, r8, ip, lsl #7 │ │ │ │ addeq ip, fp, r8, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x005fb994 │ │ │ │ - subseq r4, pc, ip, ror #22 │ │ │ │ + subseq fp, pc, r4, lsr r9 @ │ │ │ │ + subseq r4, pc, ip, lsl #22 │ │ │ │ umulleq ip, fp, r8, r4 │ │ │ │ addeq ip, fp, r8, asr #8 │ │ │ │ addeq ip, fp, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -422344,27 +422344,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3eebf4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3eebf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, lr, ror lr │ │ │ │ + rsbseq r9, r8, lr, lsl lr │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbseq sl, r8, r8, lsr #3 │ │ │ │ - rsbeq r9, r1, r0, ror #5 │ │ │ │ - ldrdeq r9, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq sl, r8, ip, ror #2 │ │ │ │ - rsbeq r9, r1, r4, lsr #5 │ │ │ │ - strheq r9, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - andeq r0, r0, fp, ror r1 │ │ │ │ rsbseq sl, r8, r8, asr #2 │ │ │ │ rsbeq r9, r1, r0, lsl #5 │ │ │ │ - rsbeq r9, r1, r4, lsr #7 │ │ │ │ + rsbeq r9, r1, r4, ror r3 │ │ │ │ + andeq r0, r0, r9, ror #2 │ │ │ │ + rsbseq sl, r8, ip, lsl #2 │ │ │ │ + rsbeq r9, r1, r4, asr #4 │ │ │ │ + rsbeq r9, r1, r0, asr r3 │ │ │ │ + andeq r0, r0, fp, ror r1 │ │ │ │ + rsbseq sl, r8, r8, ror #1 │ │ │ │ + rsbeq r9, r1, r0, lsr #4 │ │ │ │ + rsbeq r9, r1, r4, asr #6 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 3eea54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 3eed34 │ │ │ │ @@ -422376,23 +422376,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 9aea04 │ │ │ │ + bl 9ae9a4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3eecbc │ │ │ │ mov r0, r7 │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eec90 │ │ │ │ @@ -422421,32 +422421,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70cfdc │ │ │ │ + bl 70cf7c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9b00ec │ │ │ │ + bl 9b008c │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f4f4 │ │ │ │ + bl 98f494 │ │ │ │ b 3eec74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 253594 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4185ec │ │ │ │ b 3eec90 │ │ │ │ - ldrsbeq sl, [r8], #-4 @ │ │ │ │ - @ instruction: 0x005fb694 │ │ │ │ - subseq r4, pc, ip, ror #16 │ │ │ │ + rsbseq sl, r8, r4, ror r0 │ │ │ │ + subseq fp, pc, r4, lsr r6 @ │ │ │ │ + subseq r4, pc, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3eee34 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -422502,15 +422502,15 @@ │ │ │ │ b 3eedbc │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3eedbc │ │ │ │ bl 3ecab4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r0, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r8, r8, lsl #23 │ │ │ │ + rsbseq r9, r8, r8, lsr #22 │ │ │ │ addeq ip, fp, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef054 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -422527,15 +422527,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef068 │ │ │ │ @@ -422547,15 +422547,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422563,15 +422563,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [pc, #304] @ 3ef06c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3eef88 │ │ │ │ ldr r2, [pc, #288] @ 3ef070 │ │ │ │ ldr r3, [pc, #264] @ 3ef05c │ │ │ │ @@ -422609,23 +422609,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3eef48 │ │ │ │ ldr r2, [pc, #108] @ 3ef084 │ │ │ │ ldr r3, [pc, #64] @ 3ef05c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422634,30 +422634,30 @@ │ │ │ │ bne 3ef050 │ │ │ │ ldr r0, [pc, #76] @ 3ef088 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00789e98 │ │ │ │ + rsbseq r9, r8, r8, lsr lr │ │ │ │ addeq fp, fp, ip, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq fp, pc, ip, lsr r4 @ │ │ │ │ - subseq r4, pc, r4, lsl r6 @ │ │ │ │ + ldrsbeq fp, [pc], #-60 @ │ │ │ │ + ldrheq r4, [pc], #-84 @ │ │ │ │ addeq fp, fp, r0, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq fp, [fp], r4 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r8, ror r5 │ │ │ │ + rsbeq r9, r1, r8, lsl r5 │ │ │ │ addeq fp, fp, ip, lsl #28 │ │ │ │ - rsbeq r9, r1, ip, ror r5 │ │ │ │ + rsbeq r9, r1, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef29c │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -422673,15 +422673,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef2b0 │ │ │ │ @@ -422693,15 +422693,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422709,15 +422709,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r3, [pc, #304] @ 3ef2b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3ef1d0 │ │ │ │ ldr r2, [pc, #288] @ 3ef2b8 │ │ │ │ ldr r3, [pc, #264] @ 3ef2a4 │ │ │ │ @@ -422755,23 +422755,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef190 │ │ │ │ ldr r2, [pc, #108] @ 3ef2cc │ │ │ │ ldr r3, [pc, #64] @ 3ef2a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422780,30 +422780,30 @@ │ │ │ │ bne 3ef298 │ │ │ │ ldr r0, [pc, #76] @ 3ef2d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, asr ip │ │ │ │ + ldrsheq r9, [r8], #-176 @ 0xffffff50 @ │ │ │ │ addeq fp, fp, r4, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq fp, [pc], #-20 @ │ │ │ │ - subseq r4, pc, ip, asr #7 │ │ │ │ + @ instruction: 0x005fb194 │ │ │ │ + subseq r4, pc, ip, ror #6 │ │ │ │ addeq fp, fp, r8, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, ip, lsl #25 │ │ │ │ andeq r2, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061939c │ │ │ │ + rsbeq r9, r1, ip, lsr r3 │ │ │ │ addeq fp, fp, r4, asr #23 │ │ │ │ - rsbeq r9, r1, r0, lsr #7 │ │ │ │ + rsbeq r9, r1, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3ef4a0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -422819,15 +422819,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ef490 │ │ │ │ @@ -422884,23 +422884,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #120] @ 3ef4b8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3ef4bc │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afef8 │ │ │ │ + bl 9afe98 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -422911,21 +422911,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 3ef400 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 418574 │ │ │ │ b 3ef350 │ │ │ │ - ldrsheq r9, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x005f4194 │ │ │ │ - ldrheq sl, [pc], #-252 @ │ │ │ │ - rsbseq r9, r8, r0, ror #17 │ │ │ │ - ldrheq sl, [lr], #-184 @ 0xffffff48 │ │ │ │ - rsbeq r2, r3, r4, asr lr │ │ │ │ - rsbeq r9, r1, r4, lsl r2 │ │ │ │ + @ instruction: 0x00789998 │ │ │ │ + subseq r4, pc, r4, lsr r1 @ │ │ │ │ + subseq sl, pc, ip, asr pc @ │ │ │ │ + rsbseq r9, r8, r0, lsl #17 │ │ │ │ + subseq sl, lr, r8, asr fp │ │ │ │ + strdeq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + strheq r9, [r1], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -422941,15 +422941,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ bl 4175c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ef560 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3ef580 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -422974,19 +422974,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3ef5a8 │ │ │ │ ldr r0, [pc, #32] @ 3ef5ac │ │ │ │ ldr r2, [pc, #32] @ 3ef5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsl #16 │ │ │ │ - subseq sl, pc, r0, asr #27 │ │ │ │ - @ instruction: 0x005f3f98 │ │ │ │ - ldrdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r9, [r1], #-4 @ │ │ │ │ + rsbseq r9, r8, r0, lsr #15 │ │ │ │ + subseq sl, pc, r0, ror #26 │ │ │ │ + subseq r3, pc, r8, lsr pc @ │ │ │ │ + rsbeq r8, r1, r8, ror r2 │ │ │ │ + rsbeq r9, r1, r4, ror r0 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -423085,22 +423085,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3ef8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef660 │ │ │ │ ldr r3, [pc, #340] @ 3ef8d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef6dc │ │ │ │ ldr r3, [pc, #308] @ 3ef8cc │ │ │ │ @@ -423116,27 +423116,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3ef8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef6dc │ │ │ │ ldr r0, [pc, #224] @ 3ef8e0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef660 │ │ │ │ ldr r3, [pc, #208] @ 3ef8e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef6f8 │ │ │ │ ldr r3, [pc, #164] @ 3ef8cc │ │ │ │ @@ -423152,57 +423152,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ef8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef6f8 │ │ │ │ ldr r0, [pc, #92] @ 3ef8ec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef6dc │ │ │ │ ldr r0, [pc, #76] @ 3ef8f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3ef6f8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq fp, fp, ip, lsr r8 │ │ │ │ addeq fp, fp, r8, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, ip, lsr #15 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r0, lsl #1 │ │ │ │ + rsbeq r9, r1, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, asr lr │ │ │ │ - rsbeq r8, r1, r8, lsl #29 │ │ │ │ - rsbeq r9, r1, r0, lsr r0 │ │ │ │ + rsbeq r8, r1, r8, lsr #28 │ │ │ │ + ldrdeq r8, [r1], #-240 @ 0xffffff10 @ │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ - rsbeq r8, r1, r0, lsr #29 │ │ │ │ rsbeq r8, r1, r0, asr #28 │ │ │ │ - rsbeq r8, r1, r8, ror #29 │ │ │ │ + rsbeq r8, r1, r0, ror #27 │ │ │ │ + rsbeq r8, r1, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98f794 │ │ │ │ + bl 98f734 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -423221,15 +423221,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3ef4c0 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 3efcac │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -423297,15 +423297,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ mov ip, r0 │ │ │ │ b 3ef9e4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3efa2c │ │ │ │ bl 3eca74 │ │ │ │ ldr r3, [pc, #500] @ 3efcbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423359,22 +423359,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3efcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efad4 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3efb00 │ │ │ │ b 3efabc │ │ │ │ ldr r3, [pc, #232] @ 3efcc4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423394,35 +423394,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3efcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efad4 │ │ │ │ ldr r0, [pc, #124] @ 3efcd8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efad4 │ │ │ │ ldr r0, [pc, #104] @ 3efcdc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efad4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3efce0 │ │ │ │ ldr r1, [pc, #80] @ 3efce4 │ │ │ │ ldr r0, [pc, #80] @ 3efce8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3efcec │ │ │ │ @@ -423435,21 +423435,21 @@ │ │ │ │ addeq fp, fp, ip, ror #8 │ │ │ │ addeq fp, fp, r0, asr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, ip, lsr #25 │ │ │ │ - rsbeq r8, r1, ip, lsl ip │ │ │ │ - rsbeq r8, r1, r0, asr #24 │ │ │ │ - rsbeq r8, r1, r8, lsr #24 │ │ │ │ - rsbseq r9, r8, r0, rrx │ │ │ │ - rsbeq r7, r1, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, asr #25 │ │ │ │ + rsbeq r8, r1, ip, asr #24 │ │ │ │ + strheq r8, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r1, r0, ror #23 │ │ │ │ + rsbeq r8, r1, r8, asr #23 │ │ │ │ + rsbseq r9, r8, r0 │ │ │ │ + rsbeq r7, r1, r8, ror #22 │ │ │ │ + rsbeq sl, sp, ip, ror #24 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3f02c0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -423585,27 +423585,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3f02fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efea0 │ │ │ │ ldr r1, [pc, #876] @ 3f02d4 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3efe30 │ │ │ │ ldr r1, [pc, #900] @ 3f0300 │ │ │ │ @@ -423627,28 +423627,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3f0304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe30 │ │ │ │ ldr r3, [pc, #756] @ 3f0308 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe84 │ │ │ │ ldr r3, [pc, #716] @ 3f02f4 │ │ │ │ @@ -423664,23 +423664,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3f030c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe84 │ │ │ │ ldr r3, [pc, #636] @ 3f0310 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe4c │ │ │ │ ldr r3, [pc, #588] @ 3f02f4 │ │ │ │ @@ -423696,23 +423696,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3f0314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe4c │ │ │ │ ldr r3, [pc, #516] @ 3f0318 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe68 │ │ │ │ ldr r3, [pc, #460] @ 3f02f4 │ │ │ │ @@ -423728,23 +423728,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3f031c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe68 │ │ │ │ ldr r3, [pc, #396] @ 3f0320 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe30 │ │ │ │ ldr r3, [pc, #332] @ 3f02f4 │ │ │ │ @@ -423761,100 +423761,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f0324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe30 │ │ │ │ ldr r0, [pc, #264] @ 3f0328 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe68 │ │ │ │ ldr r0, [pc, #244] @ 3f032c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe84 │ │ │ │ ldr r0, [pc, #224] @ 3f0330 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe4c │ │ │ │ ldr r0, [pc, #204] @ 3f0334 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe30 │ │ │ │ ldr r0, [pc, #184] @ 3f0338 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efea0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 3f033c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3efe30 │ │ │ │ addeq fp, fp, r8, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r8, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r8, r8, r8, ror fp │ │ │ │ strdeq fp, [fp], r4 │ │ │ │ addeq fp, fp, r4, ror r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - rsbseq r8, r8, r4, asr #28 │ │ │ │ - rsbeq r7, r1, r8, lsr #19 │ │ │ │ + rsbseq r8, r8, r4, ror #27 │ │ │ │ + rsbeq r7, r1, r8, asr #18 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, ror #22 │ │ │ │ + rsbeq r8, r1, r0, lsl #22 │ │ │ │ andeq r2, r0, r4, lsl #27 │ │ │ │ - rsbeq r8, r1, r0, lsl sl │ │ │ │ + strheq r8, [r1], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ - rsbeq r8, r1, r8, lsr #17 │ │ │ │ + rsbeq r8, r1, r8, asr #16 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r8, r1, r4, ror #14 │ │ │ │ + rsbeq r8, r1, r4, lsl #14 │ │ │ │ andeq r2, r0, r0, lsl #15 │ │ │ │ - rsbeq r8, r1, r8, asr #14 │ │ │ │ + rsbeq r8, r1, r8, ror #13 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - rsbeq r8, r1, r8, lsl #15 │ │ │ │ - rsbeq r8, r1, r0, ror #13 │ │ │ │ - rsbeq r8, r1, ip, lsr #14 │ │ │ │ - rsbeq r8, r1, ip, asr #12 │ │ │ │ - rsbeq r8, r1, r0, ror r7 │ │ │ │ - rsbeq r8, r1, ip, ror r8 │ │ │ │ - rsbeq r8, r1, r0, asr #15 │ │ │ │ + rsbeq r8, r1, r8, lsr #14 │ │ │ │ + rsbeq r8, r1, r0, lsl #13 │ │ │ │ + rsbeq r8, r1, ip, asr #13 │ │ │ │ + rsbeq r8, r1, ip, ror #11 │ │ │ │ + rsbeq r8, r1, r0, lsl r7 │ │ │ │ + rsbeq r8, r1, ip, lsl r8 │ │ │ │ + rsbeq r8, r1, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3f0c8c │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -423897,15 +423897,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3f05a8 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ cmp r8, r1 │ │ │ │ beq 3f06b0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -423925,43 +423925,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f07fc │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -424020,15 +424020,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -424041,39 +424041,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ mov r0, r5 │ │ │ │ bl 3eee44 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 3f03fc │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ b 3f0564 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3f0580 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 9ae9fc │ │ │ │ + bl 9ae99c │ │ │ │ b 3f0580 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3f07bc │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3f0cb4 │ │ │ │ @@ -424092,15 +424092,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3f0cb8 │ │ │ │ ldr r1, [pc, #1460] @ 3f0cbc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3f07a4 │ │ │ │ bl 4175c0 │ │ │ │ ldr r3, [pc, #1404] @ 3f0cb0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -424203,22 +424203,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3f0cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f05dc │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 3f0adc │ │ │ │ ldr r2, [pc, #976] @ 3f0cd8 │ │ │ │ ldr r3, [pc, #904] @ 3f0c94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -424233,15 +424233,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4175ec │ │ │ │ ldr r0, [pc, #924] @ 3f0cdc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f05d8 │ │ │ │ ldr r3, [pc, #904] @ 3f0ce0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f07bc │ │ │ │ ldr r3, [pc, #864] @ 3f0ccc │ │ │ │ @@ -424256,21 +424256,21 @@ │ │ │ │ beq 3f0bdc │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3f0ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f07bc │ │ │ │ ldr r3, [pc, #796] @ 3f0ce8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0a5c │ │ │ │ ldr r3, [pc, #748] @ 3f0ccc │ │ │ │ @@ -424288,25 +424288,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3f0cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f081c │ │ │ │ ldr r3, [pc, #652] @ 3f0cf0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -424326,21 +424326,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3f0cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f081c │ │ │ │ ldr r3, [pc, #532] @ 3f0cf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0900 │ │ │ │ ldr r3, [pc, #468] @ 3f0ccc │ │ │ │ @@ -424356,22 +424356,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3f0cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0900 │ │ │ │ ldr r3, [pc, #412] @ 3f0d00 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424390,54 +424390,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f0d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f074c │ │ │ │ ldr r2, [pc, #292] @ 3f0d08 │ │ │ │ ldr r3, [pc, #172] @ 3f0c94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0c64 │ │ │ │ ldr r0, [pc, #260] @ 3f0d0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #244] @ 3f0d10 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f0a50 │ │ │ │ ldr r0, [pc, #224] @ 3f0d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f081c │ │ │ │ ldr r0, [pc, #212] @ 3f0d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f074c │ │ │ │ ldr r0, [pc, #200] @ 3f0d1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0900 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 3f0d20 │ │ │ │ ldr r1, [pc, #176] @ 3f0d24 │ │ │ │ ldr r0, [pc, #176] @ 3f0d28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424445,51 +424445,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq sl, fp, r8, asr #21 │ │ │ │ @ instruction: 0x008baab4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, r8, asr #18 │ │ │ │ - rsbseq r8, r8, r4, lsr r9 │ │ │ │ - ldrsheq r9, [pc], #-224 @ │ │ │ │ - ldrheq r3, [pc], #-12 @ │ │ │ │ - subseq r9, pc, ip, asr lr @ │ │ │ │ - subseq r3, pc, r4, lsr r0 @ │ │ │ │ - andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r8, r8, r4, lsl r6 │ │ │ │ - ldrheq r9, [pc], #-184 @ │ │ │ │ - @ instruction: 0x005f2d98 │ │ │ │ + rsbseq r8, r8, r8, ror #17 │ │ │ │ + ldrsbeq r8, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x005f9e90 │ │ │ │ + subseq r3, pc, ip, asr r0 @ │ │ │ │ + ldrsheq r9, [pc], #-220 @ │ │ │ │ + ldrsbeq r2, [pc], #-244 @ │ │ │ │ + andeq r2, r0, ip, lsr sl │ │ │ │ + ldrheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ + subseq r9, pc, r8, asr fp @ │ │ │ │ + subseq r2, pc, r8, lsr sp @ │ │ │ │ addeq sl, fp, ip, lsr #13 │ │ │ │ addeq sl, fp, r0, ror #12 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, asr r2 │ │ │ │ + strdeq r8, [r1], #-16 @ │ │ │ │ addeq sl, fp, ip, lsl r5 │ │ │ │ - rsbeq r8, r1, r8, lsr r2 │ │ │ │ + ldrdeq r8, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ - rsbeq r8, r1, ip, ror r3 │ │ │ │ + rsbeq r8, r1, ip, lsl r3 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ - rsbeq r8, r1, ip, ror #2 │ │ │ │ + rsbeq r8, r1, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, asr #2 │ │ │ │ + rsbeq r8, r1, r0, ror #1 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ - rsbeq r8, r1, r8, lsr #2 │ │ │ │ + rsbeq r8, r1, r8, asr #1 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r8, r1, r0, lsl r1 │ │ │ │ + strheq r8, [r1], #-0 @ │ │ │ │ addeq sl, fp, r0, asr #4 │ │ │ │ - rsbeq r8, r1, r0, ror #2 │ │ │ │ - rsbeq r7, r1, r8, asr #31 │ │ │ │ - rsbeq r8, r1, r8, lsl r0 │ │ │ │ - ldrdeq r8, [r1], #-0 @ │ │ │ │ - rsbeq r8, r1, ip, asr r0 │ │ │ │ - rsbseq r8, r8, r0, lsl #1 │ │ │ │ - rsbeq r6, r1, r8, ror #23 │ │ │ │ - rsbeq r7, r1, r4, ror #19 │ │ │ │ + rsbeq r8, r1, r0, lsl #2 │ │ │ │ + rsbeq r7, r1, r8, ror #30 │ │ │ │ + strheq r7, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r1, r0, ror r0 │ │ │ │ + strdeq r7, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r8, r8, r0, lsr #32 │ │ │ │ + rsbeq r6, r1, r8, lsl #23 │ │ │ │ + rsbeq r7, r1, r4, lsl #19 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -424525,15 +424525,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0de8 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f103c │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 814120 │ │ │ │ + bl 8140c0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f0dc8 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -424623,22 +424623,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3f1084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0db8 │ │ │ │ ldr r3, [pc, #244] @ 3f1088 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424656,34 +424656,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3f108c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f0f00 │ │ │ │ ldr r0, [pc, #128] @ 3f1090 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0db8 │ │ │ │ ldr r0, [pc, #104] @ 3f1094 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f0f00 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3f1098 │ │ │ │ ldr r1, [pc, #84] @ 3f109c │ │ │ │ ldr r0, [pc, #84] @ 3f10a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f10a4 │ │ │ │ @@ -424696,22 +424696,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, fp, r0, ror #30 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x000039b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r0, lsl lr │ │ │ │ + strheq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ andeq r2, r0, ip, ror #24 │ │ │ │ - rsbeq r7, r1, r0, lsl #28 │ │ │ │ - strheq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r7, r1, r4, lsr #28 │ │ │ │ - rsbseq r7, r8, ip, lsr #25 │ │ │ │ - rsbeq r6, r1, r4, lsl r8 │ │ │ │ - rsbeq r7, r1, r4, asr #28 │ │ │ │ + rsbeq r7, r1, r0, lsr #27 │ │ │ │ + rsbeq r7, r1, r8, asr sp │ │ │ │ + rsbeq r7, r1, r4, asr #27 │ │ │ │ + rsbseq r7, r8, ip, asr #24 │ │ │ │ + strheq r6, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, r1, r4, ror #27 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424792,15 +424792,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8141e8 │ │ │ │ + bl 814188 │ │ │ │ ldr r2, [pc, #1064] @ 3f1638 │ │ │ │ ldr r3, [pc, #1044] @ 3f1628 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -424835,15 +424835,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1620 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9adcac │ │ │ │ + b 9adc4c │ │ │ │ ldr r3, [pc, #900] @ 3f1640 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f137c │ │ │ │ ldr r3, [pc, #880] @ 3f1644 │ │ │ │ @@ -424859,23 +424859,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3f164c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 3f14f0 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -424926,28 +424926,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3f1654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f152c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f152c │ │ │ │ @@ -424964,26 +424964,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f1658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1254 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f152c │ │ │ │ ldr r3, [pc, #344] @ 3f165c │ │ │ │ @@ -425005,85 +425005,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3f1260 │ │ │ │ ldr r0, [pc, #276] @ 3f1660 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f1334 │ │ │ │ ldr r3, [pc, #224] @ 3f1648 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f15dc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f1664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1254 │ │ │ │ ldr r0, [pc, #164] @ 3f1668 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f152c │ │ │ │ ldr r0, [pc, #136] @ 3f166c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1254 │ │ │ │ ldr r0, [pc, #108] @ 3f1670 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f1454 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r9, fp, ip, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, fp, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ addeq r9, fp, r4, lsl ip │ │ │ │ umulleq r9, fp, ip, fp │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r8, ror fp │ │ │ │ + rsbeq r7, r1, r8, lsl fp │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - rsbeq r7, r1, r0, asr #22 │ │ │ │ - strheq r7, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r7, r1, r0, ror #21 │ │ │ │ + rsbeq r7, r1, r0, asr sl │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - @ instruction: 0x00617990 │ │ │ │ - rsbeq r7, r1, r0, ror #18 │ │ │ │ - rsbeq r7, r1, r0, lsr #20 │ │ │ │ - rsbeq r7, r1, r8, ror #18 │ │ │ │ - ldrdeq r7, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, r1, r0, lsr r9 │ │ │ │ + rsbeq r7, r1, r0, lsl #18 │ │ │ │ + rsbeq r7, r1, r0, asr #19 │ │ │ │ + rsbeq r7, r1, r8, lsl #18 │ │ │ │ + rsbeq r7, r1, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425150,15 +425150,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 813e3c │ │ │ │ + bl 813ddc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -425184,15 +425184,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425279,15 +425279,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 3f1c74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 3f1c78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1c50 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 425894 │ │ │ │ @@ -425349,28 +425349,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1be4 │ │ │ │ mov r0, r6 │ │ │ │ bl 425900 │ │ │ │ ldr r2, [pc, #436] @ 3f1c8c │ │ │ │ ldr r1, [pc, #436] @ 3f1c90 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 3f1c78 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f1c48 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 425894 │ │ │ │ @@ -425453,29 +425453,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 3f1944 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbseq r7, r8, r0, lsl r5 │ │ │ │ + ldrheq r7, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ addeq r9, fp, r8, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r8, [pc], #-172 @ │ │ │ │ - @ instruction: 0x005f1c94 │ │ │ │ - rsbseq r7, r8, ip, ror #6 │ │ │ │ - rsbeq r6, r1, r0, lsr #9 │ │ │ │ - rsbeq r1, r0, ip, lsr #7 │ │ │ │ + subseq r8, pc, ip, asr sl @ │ │ │ │ + subseq r1, pc, r4, lsr ip @ │ │ │ │ + rsbseq r7, r8, ip, lsl #6 │ │ │ │ + rsbeq r6, r1, r0, asr #8 │ │ │ │ + rsbeq r1, r0, ip, asr #6 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ ldrdeq r9, [fp], r4 │ │ │ │ - rsbseq r7, r8, r8, asr r2 │ │ │ │ - subseq r8, pc, ip, lsl r8 @ │ │ │ │ - ldrsheq r1, [pc], #-144 @ │ │ │ │ - rsbeq r6, r1, r8, asr r3 │ │ │ │ - rsbeq r1, r0, r0, ror #4 │ │ │ │ + ldrsheq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r8, [pc], #-124 @ │ │ │ │ + @ instruction: 0x005f1990 │ │ │ │ + strdeq r6, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, r0, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 3f1df0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -425489,23 +425489,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #272] @ 3f1e04 │ │ │ │ ldr r1, [pc, #272] @ 3f1e08 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 3f1e0c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r5, [pc, #252] @ 3f1e10 │ │ │ │ ldr r3, [pc, #252] @ 3f1e14 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425542,43 +425542,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3f1e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f1d2c │ │ │ │ ldr r0, [pc, #72] @ 3f1e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f1d2c │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, asr #32 │ │ │ │ + rsbseq r6, r8, r8, ror #31 │ │ │ │ addeq r9, fp, r4, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r8, [pc], #-84 @ │ │ │ │ - subseq r1, pc, ip, asr #15 │ │ │ │ - rsbeq r5, r1, r4, ror #22 │ │ │ │ - rsbeq r1, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x005f8594 │ │ │ │ + subseq r1, pc, ip, ror #14 │ │ │ │ + rsbeq r5, r1, r4, lsl #22 │ │ │ │ + rsbeq r0, r0, r0, ror #31 │ │ │ │ @ instruction: 0x000023b3 │ │ │ │ addeq r9, fp, r0, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [fp], r0 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r0, ror #4 │ │ │ │ - rsbeq r7, r1, ip, lsl #5 │ │ │ │ + rsbeq r7, r1, r0, lsl #4 │ │ │ │ + rsbeq r7, r1, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 3f2014 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425588,15 +425588,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 3f1f30 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -425686,28 +425686,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3f2030 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #7168 @ 0x1c00 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ b 3f1ed4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3f17c8 │ │ │ │ b 3f1f14 │ │ │ │ - rsbseq r6, r8, ip, lsr #29 │ │ │ │ - subseq r1, pc, ip, lsr r6 @ │ │ │ │ - subseq r8, pc, r8, asr r4 @ │ │ │ │ + rsbseq r6, r8, ip, asr #28 │ │ │ │ + ldrsbeq r1, [pc], #-92 @ │ │ │ │ + ldrsheq r8, [pc], #-56 @ │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbseq r6, r8, r0, lsl sp │ │ │ │ - rsbeq r5, r1, r8, ror r8 │ │ │ │ - rsbeq r0, r0, r4, asr sp │ │ │ │ + ldrheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, r1, r8, lsl r8 │ │ │ │ + strdeq r0, [r0], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -425736,15 +425736,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 3f2154 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 425a2c │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 3f2110 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -425769,17 +425769,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 42dcbc │ │ │ │ b 3f2074 │ │ │ │ - rsbseq r6, r8, ip, asr #24 │ │ │ │ - strheq r5, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r0, r0, ip, lsl #25 │ │ │ │ + rsbseq r6, r8, ip, ror #23 │ │ │ │ + rsbeq r5, r1, r0, asr r7 │ │ │ │ + rsbeq r0, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x000023bb │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3f22cc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -425788,15 +425788,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3f22d0 │ │ │ │ ldr r1, [pc, #332] @ 3f22d4 │ │ │ │ ldr r3, [pc, #332] @ 3f22d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f17c8 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -425842,15 +425842,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 41742c │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d208 │ │ │ │ + b 70d1a8 │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 253594 │ │ │ │ b 3f2210 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f22a8 │ │ │ │ @@ -425866,17 +425866,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2244 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2244 │ │ │ │ b 3f2298 │ │ │ │ - rsbseq r6, r8, r4, lsl #23 │ │ │ │ - ldrdeq r5, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - strheq r0, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r6, r8, r4, lsr #22 │ │ │ │ + rsbeq r5, r1, ip, ror r6 │ │ │ │ + rsbeq r0, r0, r8, asr fp │ │ │ │ andeq r2, r0, pc, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3f259c │ │ │ │ mov lr, r1 │ │ │ │ @@ -425930,15 +425930,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 3f241c │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9be6fc │ │ │ │ + bl 9be69c │ │ │ │ cmp r4, r0 │ │ │ │ bne 3f2450 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3f25b0 │ │ │ │ ldr r3, [pc, #440] @ 3f25a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425952,15 +425952,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9be6b4 │ │ │ │ + bl 9be654 │ │ │ │ b 3f23d0 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -425990,21 +425990,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3f25c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f23a8 │ │ │ │ ldr r3, [pc, #208] @ 3f25b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f23a8 │ │ │ │ ldr r3, [pc, #192] @ 3f25b8 │ │ │ │ @@ -426020,29 +426020,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f25c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f23a8 │ │ │ │ ldr r0, [pc, #108] @ 3f25c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f23a8 │ │ │ │ ldr r0, [pc, #96] @ 3f25cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f23a8 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3f25d0 │ │ │ │ ldr r1, [pc, #80] @ 3f25d4 │ │ │ │ ldr r0, [pc, #80] @ 3f25d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3f25dc │ │ │ │ @@ -426055,21 +426055,21 @@ │ │ │ │ addeq r8, fp, r8, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2 │ │ │ │ addeq r8, fp, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r1, ip, asr #23 │ │ │ │ - rsbeq r6, r1, r4, asr fp │ │ │ │ - @ instruction: 0x00616b94 │ │ │ │ - rsbeq r6, r1, r4, lsl #23 │ │ │ │ - rsbseq r6, r8, r0, ror r7 │ │ │ │ - ldrdeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r5, r1, r4, ror #5 │ │ │ │ + rsbeq r6, r1, ip, ror #22 │ │ │ │ + strdeq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r6, r1, r4, lsr fp │ │ │ │ + rsbeq r6, r1, r4, lsr #22 │ │ │ │ + rsbseq r6, r8, r0, lsl r7 │ │ │ │ + rsbeq r5, r1, r8, ror r2 │ │ │ │ + rsbeq r5, r1, r4, lsl #5 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4008] @ 3f35a0 │ │ │ │ ldr r8, [pc, #4008] @ 3f35a4 │ │ │ │ @@ -426091,33 +426091,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3956] @ 3f35b8 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #3936] @ 3f35bc │ │ │ │ ldr r1, [pc, #3936] @ 3f35c0 │ │ │ │ add r8, r8, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 425900 │ │ │ │ ldr r3, [pc, #3892] @ 3f35c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r5, r6, #4096 @ 0x1000 │ │ │ │ addeq sl, r6, #8192 @ 0x2000 │ │ │ │ beq 3f26f4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -426131,15 +426131,15 @@ │ │ │ │ bl 255844 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ add sl, r6, #8192 @ 0x2000 │ │ │ │ str r0, [r5, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ - bl 758214 │ │ │ │ + bl 7581b4 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2844 │ │ │ │ ldr r3, [sl, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2718 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ @@ -426187,27 +426187,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3604] @ 3f35d8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #3580] @ 3f35dc │ │ │ │ ldr ip, [pc, #3580] @ 3f35e0 │ │ │ │ ldr r1, [pc, #3580] @ 3f35e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3572] @ 3f35e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ ldr r2, [pc, #3552] @ 3f35ec │ │ │ │ ldr r3, [pc, #3480] @ 3f35a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -426218,15 +426218,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3492] @ 3f35f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b398 │ │ │ │ + bl 99b338 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #2088] @ 0x828 │ │ │ │ b 3f2700 │ │ │ │ ldr r1, [pc, #3468] @ 3f35f4 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426234,40 +426234,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3456] @ 3f35fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3452] @ 3f3600 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #3432] @ 3f3604 │ │ │ │ ldr ip, [pc, #3432] @ 3f3608 │ │ │ │ ldr r1, [pc, #3432] @ 3f360c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8320 @ 0x2080 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r1, [pc, #3396] @ 3f3610 │ │ │ │ ldr ip, [pc, #3396] @ 3f3614 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3392] @ 3f3618 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3388] @ 3f361c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3384] @ 3f3620 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ mov r1, #1 │ │ │ │ bl 534c18 │ │ │ │ ldrb r2, [r5, #2111] @ 0x83f │ │ │ │ ldrb r3, [r5, #2108] @ 0x83c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3f3d7c │ │ │ │ @@ -426317,27 +426317,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3172] @ 3f3630 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ add r2, r6, #6208 @ 0x1840 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #3136] @ 3f3634 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 74d1b4 │ │ │ │ + bl 74d154 │ │ │ │ ldr r4, [sl, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f34e4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 410160 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -426354,29 +426354,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r8, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f38a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 425900 │ │ │ │ ldr r2, [pc, #2996] @ 3f3644 │ │ │ │ ldr r1, [pc, #2996] @ 3f3648 │ │ │ │ add r8, r8, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2992] @ 3f364c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f405c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ bl 425894 │ │ │ │ @@ -426411,20 +426411,20 @@ │ │ │ │ str r0, [fp, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ ldr r2, [pc, #2812] @ 3f3658 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r5, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 253438 │ │ │ │ add r3, r6, #9664 @ 0x25c0 │ │ │ │ @@ -426552,15 +426552,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 41ecb0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f38c8 │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ bl 428980 │ │ │ │ mov r0, r7 │ │ │ │ bl 42ad24 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -426583,15 +426583,15 @@ │ │ │ │ ldr r1, [pc, #2176] @ 3f366c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2156] @ 3f3670 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -426634,35 +426634,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1972] @ 3f3674 │ │ │ │ add r9, r6, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70610c │ │ │ │ + bl 7060ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1944] @ 3f3678 │ │ │ │ ldr r3, [pc, #1944] @ 3f367c │ │ │ │ str r8, [sp, #8] │ │ │ │ add r8, r6, #1904 @ 0x770 │ │ │ │ add r8, r8, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d1ec │ │ │ │ + bl 70d18c │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f3b74 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 42523c │ │ │ │ @@ -426742,19 +426742,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r0, [sl, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ bl 254080 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -426767,15 +426767,15 @@ │ │ │ │ ldr r1, [pc, #1476] @ 3f3690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1388] @ 3f364c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f310c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ @@ -426821,26 +426821,26 @@ │ │ │ │ add r0, r6, #23552 @ 0x5c00 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 98a954 │ │ │ │ + bl 98a8f4 │ │ │ │ ldr r2, [pc, #1240] @ 3f369c │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #8 │ │ │ │ - bl 98a954 │ │ │ │ + bl 98a8f4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ - bl 98a954 │ │ │ │ + bl 98a8f4 │ │ │ │ ldrb r0, [r5, #2212] @ 0x8a4 │ │ │ │ mov r8, #0 │ │ │ │ strb r0, [fp, #3326] @ 0xcfe │ │ │ │ mov r3, #1 │ │ │ │ ldrb r0, [r5, #2213] @ 0x8a5 │ │ │ │ strb r0, [fp, #3327] @ 0xcff │ │ │ │ strb r3, [fp, #3341] @ 0xd0d │ │ │ │ @@ -426927,15 +426927,15 @@ │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ cmp r3, r1 │ │ │ │ beq 3f3d18 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ - bl 98a9d8 │ │ │ │ + bl 98a978 │ │ │ │ add r1, fp, #3248 @ 0xcb0 │ │ │ │ mvn r3, #59 @ 0x3b │ │ │ │ strb r3, [r1, #2048] @ 0x800 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #9 │ │ │ │ strb r3, [r1, #2049] @ 0x801 │ │ │ │ mov r3, #16 │ │ │ │ @@ -427027,36 +427027,36 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r3, r3, #2 │ │ │ │ str r4, [r2, r3, lsl #2] │ │ │ │ b 3f2804 │ │ │ │ ldr r9, [pc, #452] @ 3f36b0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7505f8 │ │ │ │ + bl 750598 │ │ │ │ ldr r1, [pc, #440] @ 3f36b4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74ec5c │ │ │ │ + bl 74ebfc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 750964 │ │ │ │ + bl 750904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2804 │ │ │ │ ldr r3, [pc, #400] @ 3f36b8 │ │ │ │ ldr r2, [pc, #400] @ 3f36bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #384] @ 3f36c0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ b 3f2a18 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 3f3ca4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f357c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -427072,149 +427072,149 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ bne 3f356c │ │ │ │ b 3f2ca4 │ │ │ │ addeq r8, fp, r4, lsr #16 │ │ │ │ - rsbseq r6, r8, r4, ror #13 │ │ │ │ + rsbseq r6, r8, r4, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r8, asr #4 │ │ │ │ - rsbeq r0, r0, r0, lsr #14 │ │ │ │ + rsbeq r5, r1, r8, ror #3 │ │ │ │ + rsbeq r0, r0, r0, asr #13 │ │ │ │ strdeq r8, [fp], ip │ │ │ │ strdeq r2, [r0], -r5 │ │ │ │ - subseq r7, lr, r8, ror r9 │ │ │ │ - rsbeq pc, r2, r8, lsl ip @ │ │ │ │ + subseq r7, lr, r8, lsl r9 │ │ │ │ + strheq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - rsbseq r6, r8, ip, lsr r5 │ │ │ │ - strheq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, r1, r0, lsr #1 │ │ │ │ + ldrsbeq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, r1, r4, asr sl │ │ │ │ + rsbeq r5, r1, r0, asr #32 │ │ │ │ andeq r2, r0, fp, lsl #1 │ │ │ │ - rsbseq r6, r8, r0, lsl r5 │ │ │ │ - rsbeq r6, r1, r4, lsl #19 │ │ │ │ - rsbeq r5, r1, r0, ror r0 │ │ │ │ + ldrheq r6, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, r1, r4, lsr #18 │ │ │ │ + rsbeq r5, r1, r0, lsl r0 │ │ │ │ andeq r2, r0, r1, rrx │ │ │ │ addeq r8, fp, r8, lsl r6 │ │ │ │ - rsbeq r6, r1, r8, ror #17 │ │ │ │ - rsbeq r6, r1, r8, ror r9 │ │ │ │ - rsbseq r6, r8, ip, ror r4 │ │ │ │ - ldrdeq r4, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r6, r1, r8, lsl #17 │ │ │ │ + rsbeq r6, r1, r8, lsl r9 │ │ │ │ + rsbseq r6, r8, ip, lsl r4 │ │ │ │ + rsbeq r4, r1, ip, ror pc │ │ │ │ andeq r2, r0, pc, rrx │ │ │ │ - rsbseq r6, r8, r0, asr r4 │ │ │ │ - rsbeq r6, r1, r0, lsr #19 │ │ │ │ - strheq r4, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r6, r1, ip, ror #17 │ │ │ │ + ldrsheq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, r1, r0, asr #18 │ │ │ │ + rsbeq r4, r1, r8, asr pc │ │ │ │ + rsbeq r6, r1, ip, lsl #17 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r6, r8, r8, lsl r4 │ │ │ │ - rsbeq r4, r1, r8, ror pc │ │ │ │ + ldrheq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r1, r8, lsl pc │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - rsbseq r6, r8, r4, lsr r3 │ │ │ │ - rsbeq r6, r1, ip, lsr fp │ │ │ │ - @ instruction: 0x00614e94 │ │ │ │ + ldrsbeq r6, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r6, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r1, r4, lsr lr │ │ │ │ ldrdeq r2, [r0], -r6 │ │ │ │ - rsbeq r6, r1, r4, ror #22 │ │ │ │ - rsbseq r6, r8, r8, lsr #5 │ │ │ │ - subseq r0, pc, ip, lsr sl @ │ │ │ │ - subseq r7, pc, r8, ror #16 │ │ │ │ - @ instruction: 0x0061539c │ │ │ │ - rsbeq r0, r0, r8, lsr #5 │ │ │ │ + rsbeq r6, r1, r4, lsl #22 │ │ │ │ + rsbseq r6, r8, r8, asr #4 │ │ │ │ + ldrsbeq r0, [pc], #-156 @ │ │ │ │ + subseq r7, pc, r8, lsl #16 │ │ │ │ + rsbeq r5, r1, ip, lsr r3 │ │ │ │ + rsbeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbseq r5, r8, ip, lsl #30 │ │ │ │ - rsbeq r4, r1, r4, ror sl │ │ │ │ - subseq pc, pc, r0, asr pc @ │ │ │ │ + rsbseq r5, r8, ip, lsr #29 │ │ │ │ + rsbeq r4, r1, r4, lsl sl │ │ │ │ + ldrsheq pc, [pc], #-224 @ │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ - ldrdeq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, r1, r4, ror r6 │ │ │ │ addeq r8, r7, r4, lsr #5 │ │ │ │ - subseq pc, pc, r8, asr lr @ │ │ │ │ + ldrsheq pc, [pc], #-216 @ │ │ │ │ addeq r9, ip, r0, lsr r0 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - rsbseq r5, r8, ip, lsr #24 │ │ │ │ - rsbeq r4, r1, r0, ror #26 │ │ │ │ - subseq pc, pc, r8, ror #24 │ │ │ │ - rsbseq r5, r8, r0, ror #23 │ │ │ │ - rsbeq r6, r1, r8, lsl #8 │ │ │ │ - strdeq r6, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r8, ip, asr #23 │ │ │ │ + rsbeq r4, r1, r0, lsl #26 │ │ │ │ + subseq pc, pc, r8, lsl #24 │ │ │ │ + rsbseq r5, r8, r0, lsl #23 │ │ │ │ + rsbeq r6, r1, r8, lsr #7 │ │ │ │ + @ instruction: 0x00616398 │ │ │ │ andeq r8, r0, r0, lsl r0 │ │ │ │ andeq r8, r1, r0, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r4, r0, r6, ror #8 │ │ │ │ - rsbeq r6, r1, r0, lsl #1 │ │ │ │ - rsbeq r6, r1, r8, ror r0 │ │ │ │ - rsbseq r5, r8, ip, asr #15 │ │ │ │ - rsbeq r4, r1, r4, lsr #6 │ │ │ │ + rsbeq r6, r1, r0, lsr #32 │ │ │ │ + rsbeq r6, r1, r8, lsl r0 │ │ │ │ + rsbseq r5, r8, ip, ror #14 │ │ │ │ + rsbeq r4, r1, r4, asr #5 │ │ │ │ ldrdeq r2, [r0], -sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - subseq pc, pc, r4, asr r3 @ │ │ │ │ - rsbseq r5, r8, r8, lsr #5 │ │ │ │ - ldrdeq r5, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r1, ip, lsl #28 │ │ │ │ + ldrsheq pc, [pc], #-36 @ │ │ │ │ + rsbseq r5, r8, r8, asr #4 │ │ │ │ + rsbeq r5, r1, r4, ror r7 │ │ │ │ + rsbeq r3, r1, ip, lsr #27 │ │ │ │ andeq r2, r0, sl, ror r0 │ │ │ │ addeq r7, r7, r0, lsr #11 │ │ │ │ - @ instruction: 0x00615990 │ │ │ │ - ldrsheq r4, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, r1, r0, lsl r5 │ │ │ │ - rsbeq r3, r1, r0, ror #22 │ │ │ │ - andeq r2, r0, r5, ror r0 │ │ │ │ - @ instruction: 0x00615898 │ │ │ │ + rsbeq r5, r1, r0, lsr r9 │ │ │ │ @ instruction: 0x00784f9c │ │ │ │ - subseq r6, pc, ip, lsl #8 │ │ │ │ + strheq r5, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq r3, r1, r0, lsl #22 │ │ │ │ + andeq r2, r0, r5, ror r0 │ │ │ │ + rsbeq r5, r1, r8, lsr r8 │ │ │ │ + rsbseq r4, r8, ip, lsr pc │ │ │ │ + subseq r6, pc, ip, lsr #7 │ │ │ │ + rsbeq r3, r1, r0, lsr #21 │ │ │ │ andeq r2, r0, r5, lsl #1 │ │ │ │ - rsbseq r4, r8, r8, ror #30 │ │ │ │ - rsbeq r5, r1, r0, lsl r5 │ │ │ │ - rsbeq r3, r1, ip, asr #21 │ │ │ │ + rsbseq r4, r8, r8, lsl #30 │ │ │ │ + strheq r5, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, r1, ip, ror #20 │ │ │ │ muleq r0, r3, r0 │ │ │ │ - rsbseq r4, r8, r8, lsl pc │ │ │ │ - rsbeq r5, r1, r4, lsr #10 │ │ │ │ - rsbeq r3, r1, ip, ror sl │ │ │ │ + ldrheq r4, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r1, r4, asr #9 │ │ │ │ + rsbeq r3, r1, ip, lsl sl │ │ │ │ muleq r0, r9, r0 │ │ │ │ addeq r7, r7, r0, lsr r3 │ │ │ │ - subseq lr, pc, r4, ror #29 │ │ │ │ - rsbseq r4, r8, r4, lsr lr │ │ │ │ - rsbeq r5, r1, r8, lsr #9 │ │ │ │ - @ instruction: 0x00613998 │ │ │ │ + subseq lr, pc, r4, lsl #29 │ │ │ │ + ldrsbeq r4, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, r1, r8, asr #8 │ │ │ │ + rsbeq r3, r1, r8, lsr r9 │ │ │ │ andeq r2, r0, r9, lsr #1 │ │ │ │ - rsbseq r4, r8, r4, ror #27 │ │ │ │ - rsbeq r5, r1, ip, ror r4 │ │ │ │ - rsbeq r3, r1, r8, asr #18 │ │ │ │ - andeq r2, r0, lr, lsr #1 │ │ │ │ - ldrheq r4, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, r1, r4, lsl #8 │ │ │ │ - rsbeq r3, r1, r8, lsl r9 │ │ │ │ - andeq r2, r0, r4, lsr #1 │ │ │ │ rsbseq r4, r8, r4, lsl #27 │ │ │ │ - rsbeq r5, r1, r8, lsr #7 │ │ │ │ + rsbeq r5, r1, ip, lsl r4 │ │ │ │ rsbeq r3, r1, r8, ror #17 │ │ │ │ + andeq r2, r0, lr, lsr #1 │ │ │ │ + rsbseq r4, r8, r4, asr sp │ │ │ │ + rsbeq r5, r1, r4, lsr #7 │ │ │ │ + strheq r3, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + andeq r2, r0, r4, lsr #1 │ │ │ │ + rsbseq r4, r8, r4, lsr #26 │ │ │ │ + rsbeq r5, r1, r8, asr #6 │ │ │ │ + rsbeq r3, r1, r8, lsl #17 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ - rsbseq r4, r8, r0, asr sp │ │ │ │ - rsbeq r5, r1, r8, lsr r4 │ │ │ │ - strheq r3, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsheq r4, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r5, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, r1, r0, asr r8 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ - rsbseq r4, r8, r0, lsr #26 │ │ │ │ - rsbeq r5, r1, r4, asr r4 │ │ │ │ - rsbeq r3, r1, r4, lsl #17 │ │ │ │ + rsbseq r4, r8, r0, asr #25 │ │ │ │ + strdeq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, r1, r4, lsr #16 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ - ldrsheq r4, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r5, r1, ip, ror #8 │ │ │ │ - rsbeq r3, r1, r8, asr r8 │ │ │ │ - ldrheq r4, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, r1, r0, lsl #9 │ │ │ │ - rsbeq r3, r1, r0, lsr #16 │ │ │ │ + @ instruction: 0x00784c90 │ │ │ │ + rsbeq r5, r1, ip, lsl #8 │ │ │ │ + strdeq r3, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r8, ip, asr ip │ │ │ │ + rsbeq r5, r1, r0, lsr #8 │ │ │ │ + rsbeq r3, r1, r0, asr #15 │ │ │ │ andeq r2, r0, r6, asr #1 │ │ │ │ - rsbseq r4, r8, r4, lsl #25 │ │ │ │ - rsbeq r3, r1, ip, ror #15 │ │ │ │ - strdeq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r4, r8, r4, lsr #24 │ │ │ │ + rsbeq r3, r1, ip, lsl #15 │ │ │ │ + @ instruction: 0x0061549c │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4064 │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ @@ -427297,15 +427297,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r4, [sp, #70] @ 0x46 │ │ │ │ bl 254080 │ │ │ │ b 3f2d88 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 99abfc │ │ │ │ + bl 99ab9c │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2f8c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r5, #2110] @ 0x83e │ │ │ │ @@ -427376,15 +427376,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-888] @ 3f36e0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b648 │ │ │ │ b 3f2dac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ @@ -427488,15 +427488,15 @@ │ │ │ │ ldr r3, [pc, #-1320] @ 3f36e8 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r6, #9472 @ 0x2500 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -427511,21 +427511,21 @@ │ │ │ │ bl 3eb7e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #1452] @ 0x5ac │ │ │ │ b 3f3014 │ │ │ │ cmp r8, r2 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r3, r0 │ │ │ │ b 3f3b60 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ mov r3, r0 │ │ │ │ b 3f3ae4 │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [fp, #3776] @ 0xec0 │ │ │ │ strb ip, [fp, #3777] @ 0xec1 │ │ │ │ beq 3f3560 │ │ │ │ ldrb r2, [fp, #3777] @ 0xec1 │ │ │ │ @@ -427533,66 +427533,66 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ b 3f2ca4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 99a324 │ │ │ │ + bl 99a2c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ b 3f2f80 │ │ │ │ ldr r3, [pc, #-1540] @ 3f36ec │ │ │ │ ldr ip, [pc, #-1540] @ 3f36f0 │ │ │ │ ldr r1, [pc, #-1540] @ 3f36f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1548] @ 3f36f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ ldr r3, [r5, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1588] @ 3f36fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 255034 <__snprintf_chk@plt> │ │ │ │ b 3f3364 │ │ │ │ - bl 75b394 │ │ │ │ + bl 75b334 │ │ │ │ ldr r3, [pc, #-1616] @ 3f3700 │ │ │ │ ldr ip, [pc, #-1616] @ 3f3704 │ │ │ │ ldr r1, [pc, #-1616] @ 3f3708 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1624] @ 3f370c │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-1652] @ 3f3710 │ │ │ │ ldr ip, [pc, #-1652] @ 3f3714 │ │ │ │ ldr r1, [pc, #-1652] @ 3f3718 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1660] @ 3f371c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ add r0, r6, #2096 @ 0x830 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -427604,15 +427604,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1724] @ 3f372c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r2, [r5, #2088] @ 0x828 │ │ │ │ add r4, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ add r2, r2, #1 │ │ │ │ lsl r2, r2, #3 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -427638,15 +427638,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r6 │ │ │ │ - bl 706158 │ │ │ │ + bl 7060f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7a0 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -427661,15 +427661,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1928] @ 3f3744 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -427681,89 +427681,89 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1992] @ 3f3754 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2016] @ 3f3758 │ │ │ │ ldr ip, [pc, #-2016] @ 3f375c │ │ │ │ ldr r1, [pc, #-2016] @ 3f3760 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2024] @ 3f3764 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2048] @ 3f3768 │ │ │ │ ldr ip, [pc, #-2048] @ 3f376c │ │ │ │ ldr r1, [pc, #-2048] @ 3f3770 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2056] @ 3f3774 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2080] @ 3f3778 │ │ │ │ ldr ip, [pc, #-2080] @ 3f377c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2084] @ 3f3780 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2092] @ 3f3784 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2116] @ 3f3788 │ │ │ │ ldr ip, [pc, #-2116] @ 3f378c │ │ │ │ ldr r1, [pc, #-2116] @ 3f3790 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2124] @ 3f3794 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2148] @ 3f3798 │ │ │ │ ldr lr, [pc, #-2148] @ 3f379c │ │ │ │ ldr r1, [pc, #-2148] @ 3f37a0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8384 @ 0x20c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ ldr r3, [pc, #-2188] @ 3f37a4 │ │ │ │ ldr ip, [pc, #-2188] @ 3f37a8 │ │ │ │ ldr r1, [pc, #-2188] @ 3f37ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2196] @ 3f37b0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a690 │ │ │ │ + bl 99a630 │ │ │ │ b 3f2804 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2232] @ 3f37b4 │ │ │ │ ldr r1, [pc, #-2232] @ 3f37b8 │ │ │ │ ldr r0, [pc, #-2232] @ 3f37bc │ │ │ │ @@ -427846,23 +427846,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3f42b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4114 │ │ │ │ ldr r3, [pc, #208] @ 3f42bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f40e4 │ │ │ │ ldr r3, [pc, #176] @ 3f42b0 │ │ │ │ @@ -427878,50 +427878,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3f42c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f40e4 │ │ │ │ ldr r0, [pc, #92] @ 3f42c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f40e4 │ │ │ │ ldr r0, [pc, #76] @ 3f42c8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4114 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r6, fp, r4, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r4, ror #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r6, fp, r8, lsl #26 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r8, asr #8 │ │ │ │ + rsbeq r5, r1, r8, ror #7 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - rsbeq r5, r1, r8, lsl #7 │ │ │ │ - @ instruction: 0x0061539c │ │ │ │ - rsbeq r5, r1, r0, ror #7 │ │ │ │ + rsbeq r5, r1, r8, lsr #6 │ │ │ │ + rsbeq r5, r1, ip, lsr r3 │ │ │ │ + rsbeq r5, r1, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3f4908 │ │ │ │ ldr r1, [pc, #1572] @ 3f490c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -427957,28 +427957,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4474 │ │ │ │ mov r0, r4 │ │ │ │ bl 425900 │ │ │ │ ldr r2, [pc, #1420] @ 3f4924 │ │ │ │ ldr r1, [pc, #1420] @ 3f4928 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 3f492c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4900 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 425894 │ │ │ │ @@ -428009,24 +428009,24 @@ │ │ │ │ beq 3f48e0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 3f493c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f44cc │ │ │ │ ldr r3, [pc, #1220] @ 3f4940 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 3f4690 │ │ │ │ ldr r3, [pc, #1208] @ 3f4944 │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -428101,23 +428101,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3f4950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f4898 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f433c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -428137,22 +428137,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3f4958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f471c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f47fc │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f433c │ │ │ │ ldr r3, [pc, #684] @ 3f4934 │ │ │ │ @@ -428170,56 +428170,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cbb0 │ │ │ │ + bl 70cb50 │ │ │ │ b 3f4484 │ │ │ │ ldr r3, [pc, #600] @ 3f4934 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f433c │ │ │ │ ldr r1, [pc, #620] @ 3f495c │ │ │ │ ldr r0, [pc, #620] @ 3f4960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f433c │ │ │ │ ldr r3, [pc, #540] @ 3f4934 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f433c │ │ │ │ ldr r1, [pc, #568] @ 3f4964 │ │ │ │ ldr r0, [pc, #568] @ 3f4968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f433c │ │ │ │ bl 3ecaf4 │ │ │ │ ldr r1, [pc, #532] @ 3f496c │ │ │ │ ldr r0, [pc, #532] @ 3f4970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f44cc │ │ │ │ ldr r2, [pc, #500] @ 3f4974 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3f44c4 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -428231,28 +428231,28 @@ │ │ │ │ beq 3f487c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3f4978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44c4 │ │ │ │ ldr r0, [pc, #396] @ 3f497c │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f45dc │ │ │ │ ldr r3, [pc, #304] @ 3f4934 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 3f4980 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428268,95 +428268,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f4984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46e0 │ │ │ │ ldr r0, [pc, #260] @ 3f4988 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4804 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46e0 │ │ │ │ ldr r0, [pc, #216] @ 3f498c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f48a4 │ │ │ │ ldr r0, [pc, #196] @ 3f4990 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f471c │ │ │ │ ldr r0, [pc, #172] @ 3f4994 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f44cc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ addeq r6, fp, r0, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r0, lsr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00784998 │ │ │ │ - subseq r5, pc, ip, asr pc @ │ │ │ │ - subseq pc, lr, r0, lsr r1 @ │ │ │ │ - @ instruction: 0x00613a94 │ │ │ │ - subseq lr, pc, r0, lsr #19 │ │ │ │ + rsbseq r4, r8, r8, lsr r9 │ │ │ │ + ldrsheq r5, [pc], #-236 @ │ │ │ │ + ldrsbeq pc, [lr], #-0 @ │ │ │ │ + rsbeq r3, r1, r4, lsr sl │ │ │ │ + subseq lr, pc, r0, asr #18 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r4, lsr #11 │ │ │ │ + rsbeq r5, r1, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbseq r4, r8, r7, lsl #9 │ │ │ │ + rsbseq r4, r8, r7, lsr #8 │ │ │ │ addeq r6, fp, r8, asr #18 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - strheq r5, [r1], #-8 @ │ │ │ │ + rsbeq r5, r1, r8, asr r0 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ - rsbeq r5, r1, ip, lsl #3 │ │ │ │ - rsbseq r4, r8, r4, lsl #12 │ │ │ │ - @ instruction: 0x0061509c │ │ │ │ - rsbseq r4, r8, r8, asr #11 │ │ │ │ - rsbeq r5, r1, r8, asr r1 │ │ │ │ - @ instruction: 0x0078459c │ │ │ │ - rsbeq r5, r1, r8, asr #4 │ │ │ │ + rsbeq r5, r1, ip, lsr #2 │ │ │ │ + rsbseq r4, r8, r4, lsr #11 │ │ │ │ + rsbeq r5, r1, ip, lsr r0 │ │ │ │ + rsbseq r4, r8, r8, ror #10 │ │ │ │ + strdeq r5, [r1], #-8 @ │ │ │ │ + rsbseq r4, r8, ip, lsr r5 │ │ │ │ + rsbeq r5, r1, r8, ror #3 │ │ │ │ @ instruction: 0x000029b0 │ │ │ │ - rsbeq r5, r1, ip, lsl #2 │ │ │ │ - ldrdeq r4, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r1, ip, lsr #1 │ │ │ │ + rsbeq r4, r1, r4, ror lr │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r1, r0, lsl #29 │ │ │ │ - rsbeq r5, r1, r4, asr #1 │ │ │ │ - @ instruction: 0x00614e94 │ │ │ │ - rsbeq r4, r1, r8, ror pc │ │ │ │ - rsbeq r5, r1, ip, ror #2 │ │ │ │ + rsbeq r4, r1, r0, lsr #28 │ │ │ │ + rsbeq r5, r1, r4, rrx │ │ │ │ + rsbeq r4, r1, r4, lsr lr │ │ │ │ + rsbeq r4, r1, r8, lsl pc │ │ │ │ + rsbeq r5, r1, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 3f4c84 │ │ │ │ mov r5, r3 │ │ │ │ @@ -428396,15 +428396,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4aa8 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 3f4c5c │ │ │ │ ldr r2, [pc, #540] @ 3f4c90 │ │ │ │ ldr r3, [pc, #528] @ 3f4c88 │ │ │ │ @@ -428463,22 +428463,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f4cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4ad4 │ │ │ │ ldr r3, [pc, #292] @ 3f4cb0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4af0 │ │ │ │ ldr r3, [pc, #260] @ 3f4ca4 │ │ │ │ @@ -428494,44 +428494,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f4cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4af0 │ │ │ │ ldr r0, [pc, #152] @ 3f4cb8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4ad4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 3f4cbc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4af0 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 3f4cc0 │ │ │ │ ldr r1, [pc, #92] @ 3f4cc4 │ │ │ │ ldr r0, [pc, #92] @ 3f4cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -428546,22 +428546,22 @@ │ │ │ │ @ instruction: 0x008b63b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, r8, lsl pc │ │ │ │ + strheq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - rsbeq r4, r1, r0, lsl #7 │ │ │ │ - rsbeq r4, r1, ip, lsr #29 │ │ │ │ - rsbeq r4, r1, r0, lsr #7 │ │ │ │ - rsbseq r4, r8, ip, lsl #1 │ │ │ │ - strdeq r2, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, r1, r4, lsl #29 │ │ │ │ + rsbeq r4, r1, r0, lsr #6 │ │ │ │ + rsbeq r4, r1, ip, asr #28 │ │ │ │ + rsbeq r4, r1, r0, asr #6 │ │ │ │ + rsbseq r4, r8, ip, lsr #32 │ │ │ │ + @ instruction: 0x00612b90 │ │ │ │ + rsbeq r4, r1, r4, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 003f4cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -428574,34 +428574,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldr r7, [pc, #1392] @ 3f5290 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldr r3, [pc, #1368] @ 3f5294 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f505c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 3f4e44 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3f5004 │ │ │ │ bls 3f500c │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 3f4d8c │ │ │ │ @@ -428624,18 +428624,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 3f52a4 │ │ │ │ - bl 99a734 │ │ │ │ + bl 99a6d4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99a2b8 │ │ │ │ + bl 99a258 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4e58 │ │ │ │ ldr r1, [pc, #1192] @ 3f52a8 │ │ │ │ ldr r3, [pc, #1160] @ 3f528c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -428651,15 +428651,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3eac94 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4df8 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -428690,15 +428690,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 3f4fec │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3f5260 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 3f5260 │ │ │ │ @@ -428724,15 +428724,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d7450 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -428808,24 +428808,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3f52bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4d48 │ │ │ │ ldr r3, [pc, #464] @ 3f52c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4db0 │ │ │ │ ldr r3, [pc, #432] @ 3f52b4 │ │ │ │ @@ -428842,34 +428842,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3f52c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4db0 │ │ │ │ ldr r0, [pc, #344] @ 3f52c8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4d48 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 3f52cc │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f4db0 │ │ │ │ ldr r1, [pc, #304] @ 3f52d0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f4f98 │ │ │ │ ldr r1, [pc, #256] @ 3f52b4 │ │ │ │ @@ -428886,35 +428886,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3f52d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f98 │ │ │ │ ldr r0, [pc, #160] @ 3f52d8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f98 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3f52dc │ │ │ │ @@ -428927,34 +428927,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ addeq r6, fp, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r3, r8, r4, lsr pc │ │ │ │ - rsbeq r4, r1, r0, asr #27 │ │ │ │ - @ instruction: 0x00612a9c │ │ │ │ + ldrsbeq r3, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r1, r0, ror #26 │ │ │ │ + rsbeq r2, r1, ip, lsr sl │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ addeq r6, fp, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, ip, lsr sl │ │ │ │ + ldrdeq r4, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ - rsbeq r4, r1, r4, asr #9 │ │ │ │ - rsbeq r4, r1, r0, ror #19 │ │ │ │ - ldrdeq r4, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, r1, r4, ror #8 │ │ │ │ + rsbeq r4, r1, r0, lsl #19 │ │ │ │ + rsbeq r4, r1, r0, ror r4 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbeq r4, r1, r4, ror r9 │ │ │ │ - @ instruction: 0x00614994 │ │ │ │ - rsbseq r3, r8, r8, lsl #21 │ │ │ │ - rsbeq r2, r1, ip, ror #11 │ │ │ │ - strdeq r5, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, r1, r4, lsl r9 │ │ │ │ + rsbeq r4, r1, r4, lsr r9 │ │ │ │ + rsbseq r3, r8, r8, lsr #20 │ │ │ │ + rsbeq r2, r1, ip, lsl #11 │ │ │ │ + @ instruction: 0x006d5690 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 3f56dc │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -428965,15 +428965,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8167e4 │ │ │ │ + bl 816784 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -429023,24 +429023,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f55e4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 3f54e4 │ │ │ │ - bl 80b2d0 │ │ │ │ + bl 80b270 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 3f54b4 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 253594 │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 253594 │ │ │ │ mov r0, r5 │ │ │ │ bl 253594 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -429074,15 +429074,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 40cb5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5590 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 3f5428 │ │ │ │ - bl 80b2d8 │ │ │ │ + bl 80b278 │ │ │ │ ldr r3, [pc, #512] @ 3f56f0 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 253930 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429107,23 +429107,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f5700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f5428 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429164,15 +429164,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429180,48 +429180,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3f5708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f5408 │ │ │ │ ldr r0, [pc, #112] @ 3f570c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f5408 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f5710 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f5428 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, ip, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, fp, r4, asr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, fp, ip, lsr #19 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061409c │ │ │ │ + rsbeq r4, r1, ip, lsr r0 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - rsbeq r4, r1, r0, lsl #11 │ │ │ │ - strheq r4, [r1], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00613f90 │ │ │ │ + rsbeq r4, r1, r0, lsr #10 │ │ │ │ + rsbeq r4, r1, r4, asr r5 │ │ │ │ + rsbeq r3, r1, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3f595c │ │ │ │ ldr r3, [pc, #560] @ 3f5960 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429251,15 +429251,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 812740 │ │ │ │ + bl 8126e0 │ │ │ │ ldr r1, [pc, #436] @ 3f5968 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f58b4 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -429269,31 +429269,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 255a54 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be644 │ │ │ │ + bl 9be5e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3f596c │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 814038 │ │ │ │ + bl 813fd8 │ │ │ │ ldr r2, [pc, #308] @ 3f5970 │ │ │ │ ldr r3, [pc, #288] @ 3f5960 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429342,44 +429342,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f5984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f57c4 │ │ │ │ ldr r0, [pc, #60] @ 3f5988 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f57c4 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [fp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, fp, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ addeq r5, fp, r8, ror #11 │ │ │ │ addeq r5, fp, r0, lsr #11 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, r8, ror r3 │ │ │ │ - rsbeq r4, r1, r0, lsr #7 │ │ │ │ + rsbeq r4, r1, r8, lsl r3 │ │ │ │ + rsbeq r4, r1, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -429462,42 +429462,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 3f5bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -429515,27 +429515,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 254080 │ │ │ │ b 3f5be4 │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 254080 │ │ │ │ mov r0, #0 │ │ │ │ b 3f5b64 │ │ │ │ bl 256374 │ │ │ │ - rsbseq r3, r8, r8, lsl r2 │ │ │ │ - ldrsbeq r4, [pc], #-124 @ │ │ │ │ - ldrheq sp, [lr], #-148 @ 0xffffff6c │ │ │ │ + ldrheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r4, pc, ip, ror r7 @ │ │ │ │ + subseq sp, lr, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -429705,29 +429705,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 3f60ac │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -429737,15 +429737,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ b 3f5c88 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -429807,15 +429807,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 254080 │ │ │ │ b 3f5c90 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 254080 │ │ │ │ @@ -429826,20 +429826,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3f60b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3f60bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 2537ec <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, lsr #1 │ │ │ │ - subseq r4, pc, r4, ror #12 │ │ │ │ - subseq sp, lr, r8, ror #11 │ │ │ │ - rsbseq r2, r8, r8, ror #24 │ │ │ │ - ldrdeq r1, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - ldrdeq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r8, r8, asr #32 │ │ │ │ + subseq r4, pc, r4, lsl #12 │ │ │ │ + subseq sp, lr, r8, lsl #11 │ │ │ │ + rsbseq r2, r8, r8, lsl #24 │ │ │ │ + rsbeq r1, r1, r0, ror r7 │ │ │ │ + rsbeq r1, r1, ip, ror r7 │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 3f66ec │ │ │ │ @@ -429992,15 +429992,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63f8 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ b 3f610c │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63a8 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -430087,21 +430087,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63f8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70c664 │ │ │ │ + bl 70c604 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bdf6c │ │ │ │ + bl 9bdf0c │ │ │ │ b 3f610c │ │ │ │ ldr r1, [pc, #556] @ 3f670c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6168 │ │ │ │ ldr r1, [pc, #528] @ 3f6704 │ │ │ │ @@ -430119,35 +430119,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3f6714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6168 │ │ │ │ mov r3, #0 │ │ │ │ b 3f6240 │ │ │ │ ldr r1, [pc, #416] @ 3f6718 │ │ │ │ ldr r0, [pc, #416] @ 3f671c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6420 │ │ │ │ ldr r2, [pc, #392] @ 3f6720 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f6418 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -430160,29 +430160,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f6724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6418 │ │ │ │ ldr r0, [pc, #288] @ 3f6728 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6168 │ │ │ │ ldr r3, [pc, #264] @ 3f672c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6270 │ │ │ │ ldr r3, [pc, #204] @ 3f6704 │ │ │ │ @@ -430197,65 +430197,65 @@ │ │ │ │ beq 3f66c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3f6730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6270 │ │ │ │ ldr r0, [pc, #132] @ 3f6734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6418 │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3f6738 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6270 │ │ │ │ bl 256374 │ │ │ │ addeq r4, fp, r0, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, r0, lsr #26 │ │ │ │ addeq r4, fp, ip, lsl #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r4, r0, r6 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r0, asr #15 │ │ │ │ - rsbseq r2, r8, ip, ror r7 │ │ │ │ - rsbeq r3, r1, r8, ror #17 │ │ │ │ + rsbeq r3, r1, r0, ror #14 │ │ │ │ + rsbseq r2, r8, ip, lsl r7 │ │ │ │ + rsbeq r3, r1, r8, lsl #17 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ - strdeq r3, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r1, ip, asr #14 │ │ │ │ - andeq r4, r0, r8, ror r0 │ │ │ │ - rsbeq r3, r1, r4, ror #13 │ │ │ │ - rsbeq r3, r1, r0, lsl #15 │ │ │ │ + @ instruction: 0x00613794 │ │ │ │ rsbeq r3, r1, ip, ror #13 │ │ │ │ + andeq r4, r0, r8, ror r0 │ │ │ │ + rsbeq r3, r1, r4, lsl #13 │ │ │ │ + rsbeq r3, r1, r0, lsr #14 │ │ │ │ + rsbeq r3, r1, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -430375,41 +430375,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f699c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f68d4 │ │ │ │ ldr r0, [pc, #60] @ 3f69a0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f68d4 │ │ │ │ @ instruction: 0x008b46bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, ip, lsr #13 │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ addeq r4, fp, r4, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r0, ror #10 │ │ │ │ - @ instruction: 0x00613590 │ │ │ │ + rsbeq r3, r1, r0, lsl #10 │ │ │ │ + rsbeq r3, r1, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -430432,15 +430432,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8b8c │ │ │ │ + bl 9d8b2c │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 3f72b4 │ │ │ │ @@ -430485,15 +430485,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6b70 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bded4 │ │ │ │ + bl 9bde74 │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -430552,24 +430552,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 3f72c4 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r2, [pc, #1728] @ 3f72c8 │ │ │ │ ldr r1, [pc, #1728] @ 3f72cc │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 519de0 │ │ │ │ mov r3, #3 │ │ │ │ @@ -430579,15 +430579,15 @@ │ │ │ │ bl 253594 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 3f6b2c │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 3f6dbc │ │ │ │ - bl 9be608 │ │ │ │ + bl 9be5a8 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2550c4 │ │ │ │ b 3f6b2c │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -430707,15 +430707,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -430724,15 +430724,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3f72dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6a58 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f6ff0 │ │ │ │ ldr r9, [pc, #1044] @ 3f72e0 │ │ │ │ b 3f6c48 │ │ │ │ @@ -430778,40 +430778,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3f72e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6ec4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 3f72ec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6a58 │ │ │ │ ldr r1, [pc, #748] @ 3f72e4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6ec4 │ │ │ │ @@ -430831,25 +430831,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3f72f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6ec4 │ │ │ │ ldr r3, [pc, #612] @ 3f72f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6edc │ │ │ │ @@ -430866,25 +430866,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3f72f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6edc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6edc │ │ │ │ ldr r1, [pc, #456] @ 3f72f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -430906,25 +430906,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3f72fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6edc │ │ │ │ ldr r3, [pc, #324] @ 3f7300 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6f04 │ │ │ │ @@ -430941,81 +430941,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3f7304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6f04 │ │ │ │ ldr r0, [pc, #192] @ 3f7308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6ec4 │ │ │ │ ldr r0, [pc, #180] @ 3f730c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6edc │ │ │ │ bl 25381c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 3f7310 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6f04 │ │ │ │ ldr r0, [pc, #136] @ 3f7314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6ec4 │ │ │ │ ldr r0, [pc, #124] @ 3f7318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f6edc │ │ │ │ bl 256374 │ │ │ │ addeq r4, fp, r4, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, ip, lsr r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [fp], r0 │ │ │ │ - rsbseq r2, r8, r8, lsl r1 │ │ │ │ - ldrsbeq r3, [pc], #-108 @ │ │ │ │ - ldrheq ip, [lr], #-132 @ 0xffffff7c │ │ │ │ - subseq r3, lr, ip, asr #7 │ │ │ │ - rsbeq fp, r2, ip, ror #12 │ │ │ │ + ldrheq r2, [r8], #-8 @ │ │ │ │ + subseq r3, pc, ip, ror r6 @ │ │ │ │ + subseq ip, lr, r4, asr r8 │ │ │ │ + subseq r3, lr, ip, ror #6 │ │ │ │ + rsbeq fp, r2, ip, lsl #12 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r0, lsl #1 │ │ │ │ + rsbeq r3, r1, r0, lsr #32 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ - rsbeq r3, r1, r0, lsl #1 │ │ │ │ - strheq r2, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r1, ip, lsr #31 │ │ │ │ + rsbeq r3, r1, r0, lsr #32 │ │ │ │ + rsbeq r2, r1, r0, asr pc │ │ │ │ + rsbeq r2, r1, ip, asr #30 │ │ │ │ andeq r3, r0, r0, ror r9 │ │ │ │ - rsbeq r2, r1, r8, asr #29 │ │ │ │ - rsbeq r2, r1, r8, lsr #28 │ │ │ │ + rsbeq r2, r1, r8, ror #28 │ │ │ │ + rsbeq r2, r1, r8, asr #27 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - rsbeq r2, r1, r0, lsr #29 │ │ │ │ rsbeq r2, r1, r0, asr #28 │ │ │ │ - rsbeq r2, r1, r8, lsr #27 │ │ │ │ - rsbeq r2, r1, ip, lsr #29 │ │ │ │ - strdeq r2, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r1, ip, ror #26 │ │ │ │ + rsbeq r2, r1, r0, ror #27 │ │ │ │ + rsbeq r2, r1, r8, asr #26 │ │ │ │ + rsbeq r2, r1, ip, asr #28 │ │ │ │ + @ instruction: 0x00612d9c │ │ │ │ + rsbeq r2, r1, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 3f82f8 │ │ │ │ ldr r1, [pc, #4036] @ 3f82fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -431047,28 +431047,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f75c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 425900 │ │ │ │ ldr r2, [pc, #3900] @ 3f8314 │ │ │ │ ldr r1, [pc, #3900] @ 3f8318 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 3f831c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fab5c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 425894 │ │ │ │ @@ -431085,15 +431085,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -431177,29 +431177,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 3f7428 │ │ │ │ ldr r3, [pc, #3424] @ 3f8338 │ │ │ │ ldr r2, [pc, #3424] @ 3f833c │ │ │ │ ldr r1, [pc, #3424] @ 3f8340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 3f8724 │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -431229,15 +431229,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 3f88a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f89d4 │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d769c │ │ │ │ + bl 9d763c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 3f8794 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 3f773c │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -431256,29 +431256,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3f7900 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 3f8348 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431353,43 +431353,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9d9cd8 │ │ │ │ + bl 9d9c78 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7188a8 │ │ │ │ + bl 718848 │ │ │ │ ldr r2, [pc, #2696] @ 3f8350 │ │ │ │ ldr r3, [pc, #2608] @ 3f82fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f90d8 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9ae9fc │ │ │ │ + b 9ae99c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f8a68 │ │ │ │ ldr r2, [pc, #2636] @ 3f8354 │ │ │ │ ldr r3, [pc, #2544] @ 3f82fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431423,27 +431423,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3f835c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7390 │ │ │ │ ldr r3, [pc, #2440] @ 3f8360 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 3f7544 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -431464,15 +431464,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7518 │ │ │ │ ldr r3, [pc, #2712] @ 3f84e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -431483,15 +431483,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 3f8370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f750c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f7900 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -431557,30 +431557,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 3f837c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f7900 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 254080 │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 3f8af0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 254080 │ │ │ │ b 3f7900 │ │ │ │ @@ -431752,25 +431752,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 3f83b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7dec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f91cc │ │ │ │ ldr r3, [pc, #1508] @ 3f84e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -431824,25 +431824,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3f83c4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7900 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254080 │ │ │ │ @@ -431887,24 +431887,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 3f83d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7900 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254080 │ │ │ │ b 3f8070 │ │ │ │ mov r2, #2 │ │ │ │ @@ -431943,23 +431943,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3f83d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7900 │ │ │ │ ldr r3, [pc, #500] @ 3f83dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 3f7900 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -431984,21 +431984,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3f83e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7900 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 3f7900 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 3f83e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -432027,135 +432027,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 3f7900 │ │ │ │ strdeq r3, [fp], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [fp], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, r8, r8, asr r9 │ │ │ │ - subseq r2, pc, ip, lsl pc @ │ │ │ │ - ldrsheq ip, [lr], #-0 │ │ │ │ - rsbeq r0, r1, r4, asr sl │ │ │ │ - subseq fp, pc, r0, ror #18 │ │ │ │ + ldrsheq r1, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r2, [pc], #-236 @ │ │ │ │ + @ instruction: 0x005ec090 │ │ │ │ + strdeq r0, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + subseq fp, pc, r0, lsl #18 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r1, r8, r0, asr #17 │ │ │ │ - subseq r2, pc, r8, lsl #29 │ │ │ │ - subseq ip, lr, r0, rrx │ │ │ │ + rsbseq r1, r8, r0, ror #16 │ │ │ │ + subseq r2, pc, r8, lsr #28 │ │ │ │ + subseq ip, lr, r0 │ │ │ │ @ instruction: 0x008b38b4 │ │ │ │ - rsbseq r1, r8, r0, ror #14 │ │ │ │ - strdeq r4, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r1, r8, r8, lsl r7 │ │ │ │ - ldrsbeq r2, [pc], #-204 @ │ │ │ │ - ldrheq fp, [lr], #-228 @ 0xffffff1c │ │ │ │ + rsbseq r1, r8, r0, lsl #14 │ │ │ │ + @ instruction: 0x00614b98 │ │ │ │ + ldrheq r1, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r2, pc, ip, ror ip @ │ │ │ │ + subseq fp, lr, r4, asr lr │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ addeq r3, fp, ip, asr #13 │ │ │ │ - rsbseq r1, r8, ip, asr r1 │ │ │ │ + ldrsheq r1, [r8], #-12 @ │ │ │ │ addeq r3, fp, ip, asr r5 │ │ │ │ addeq r3, fp, ip, lsl r5 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq r2, r1, r4, lsr #15 │ │ │ │ - rsbseq r0, r8, sl, ror pc │ │ │ │ - ldrsbeq r1, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, r1, r4, ror r9 │ │ │ │ - rsbseq r1, r8, r4, lsl #5 │ │ │ │ - rsbeq r2, r1, r4, lsl r8 │ │ │ │ + rsbeq r2, r1, r4, asr #14 │ │ │ │ + rsbseq r0, r8, sl, lsl pc │ │ │ │ + rsbseq r1, r8, r8, ror r2 │ │ │ │ + rsbeq r2, r1, r4, lsl r9 │ │ │ │ + rsbseq r1, r8, r4, lsr #4 │ │ │ │ + strheq r2, [r1], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x008b32b0 │ │ │ │ - rsbseq r1, r8, ip, asr r1 │ │ │ │ - rsbeq r4, r1, ip, lsl #10 │ │ │ │ + ldrsheq r1, [r8], #-12 @ │ │ │ │ + rsbeq r4, r1, ip, lsr #9 │ │ │ │ addeq r3, fp, ip, ror #3 │ │ │ │ - @ instruction: 0x00781098 │ │ │ │ - rsbeq r4, r1, ip, lsr r3 │ │ │ │ + rsbseq r1, r8, r8, lsr r0 │ │ │ │ + ldrdeq r4, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ umulleq r3, fp, r0, r1 │ │ │ │ - rsbseq r1, r8, ip, lsr r0 │ │ │ │ - ldrdeq r4, [r1], #-8 @ │ │ │ │ + ldrsbeq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r1, r8, ror r0 │ │ │ │ addeq r3, fp, r4, lsr r1 │ │ │ │ - rsbseq r0, r8, r0, ror #31 │ │ │ │ - rsbeq r4, r1, r0, lsl #3 │ │ │ │ + rsbseq r0, r8, r0, lsl #31 │ │ │ │ + rsbeq r4, r1, r0, lsr #2 │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ addeq r3, fp, r0, lsr r0 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbeq r2, r1, r8, ror r6 │ │ │ │ + rsbeq r2, r1, r8, lsl r6 │ │ │ │ addeq r2, fp, ip, lsl #30 │ │ │ │ - ldrheq r0, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r3, r1, r0, asr #24 │ │ │ │ + rsbseq r0, r8, r8, asr sp │ │ │ │ + rsbeq r3, r1, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - strdeq r3, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r0, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x00613990 │ │ │ │ + rsbseq r0, r8, r4, asr #18 │ │ │ │ andeq r3, r0, r4, asr #22 │ │ │ │ - rsbeq r3, r1, r4, asr #13 │ │ │ │ + rsbeq r3, r1, r4, ror #12 │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ - rsbeq r3, r1, r8, asr r5 │ │ │ │ + strdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ - ldrdeq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r0, r8, r4, asr r7 │ │ │ │ - ldrheq r0, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r1, r4, ror r3 │ │ │ │ + ldrsheq r0, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r0, r8, r4, asr r4 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - rsbeq r3, r1, r4, lsl r2 │ │ │ │ + strheq r3, [r1], #-20 @ 0xffffffec @ │ │ │ │ addeq r2, fp, ip, lsl #15 │ │ │ │ - rsbseq r0, r8, r8, lsr r6 │ │ │ │ - rsbeq r2, r1, r8, lsr #30 │ │ │ │ + ldrsbeq r0, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r1, r8, asr #29 │ │ │ │ addeq r2, fp, r0, lsr r7 │ │ │ │ - ldrsbeq r0, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, r1, r8, ror r5 │ │ │ │ + rsbseq r0, r8, ip, ror r5 │ │ │ │ + rsbeq r3, r1, r8, lsl r5 │ │ │ │ ldrdeq r2, [fp], r8 │ │ │ │ - rsbseq r0, r8, r4, lsl #11 │ │ │ │ - rsbeq r3, r1, r0, asr #22 │ │ │ │ + rsbseq r0, r8, r4, lsr #10 │ │ │ │ + rsbeq r3, r1, r0, ror #21 │ │ │ │ addeq r2, fp, r8, ror #12 │ │ │ │ - rsbeq r1, r1, ip, lsl #19 │ │ │ │ + rsbeq r1, r1, ip, lsr #18 │ │ │ │ @ instruction: 0x008b25bc │ │ │ │ - rsbseq r0, r8, ip, lsr #8 │ │ │ │ - rsbeq r3, r1, ip, lsl #25 │ │ │ │ + rsbseq r0, r8, ip, asr #7 │ │ │ │ + rsbeq r3, r1, ip, lsr #24 │ │ │ │ addeq r2, fp, r0, lsl r5 │ │ │ │ - ldrheq r0, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r2, r1, r0, lsl #23 │ │ │ │ + rsbseq r0, r8, ip, asr r3 │ │ │ │ + rsbeq r2, r1, r0, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - rsbeq r3, r1, r4, ror #30 │ │ │ │ + rsbeq r3, r1, r4, lsl #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00613b94 │ │ │ │ + rsbeq r3, r1, r4, lsr fp │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ - rsbeq r0, r1, r8, lsr #30 │ │ │ │ + rsbeq r0, r1, r8, asr #29 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r1, ip, ror #14 │ │ │ │ + rsbeq r1, r1, ip, lsl #14 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - rsbeq r1, r1, ip, ror #11 │ │ │ │ - rsbseq pc, r7, ip, asr #31 │ │ │ │ - rsbeq pc, r0, r0, lsl #2 │ │ │ │ - subseq sl, pc, r8 │ │ │ │ + rsbeq r1, r1, ip, lsl #11 │ │ │ │ + rsbseq pc, r7, ip, ror #30 │ │ │ │ + rsbeq pc, r0, r0, lsr #1 │ │ │ │ + subseq r9, pc, r8, lsr #31 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq pc, r7, r4, lsl #31 │ │ │ │ - subseq r1, pc, r8, asr #10 │ │ │ │ - subseq sl, lr, ip, lsl r7 │ │ │ │ + rsbseq pc, r7, r4, lsr #30 │ │ │ │ + subseq r1, pc, r8, ror #9 │ │ │ │ + ldrheq sl, [lr], #-108 @ 0xffffff94 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r1, fp, r0, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #12 │ │ │ │ + @ instruction: 0x0077fb90 │ │ │ │ + rsbeq r3, r1, r8, asr #11 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ - rsbeq r1, r1, r8, lsl #11 │ │ │ │ + rsbeq r1, r1, r8, lsr #10 │ │ │ │ andeq r4, r0, r8, lsr r6 │ │ │ │ andeq r4, r0, r8, ror #11 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ - rsbeq r1, r1, ip, lsl #8 │ │ │ │ - rsbseq pc, r7, r4, ror #20 │ │ │ │ - rsbeq r1, r1, r8, lsr r2 │ │ │ │ + rsbeq r1, r1, ip, lsr #7 │ │ │ │ + rsbseq pc, r7, r4, lsl #20 │ │ │ │ + ldrdeq r1, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #25 │ │ │ │ - rsbeq r2, r1, r8, asr #11 │ │ │ │ + rsbeq r2, r1, r8, ror #10 │ │ │ │ andeq r2, r0, r4, lsr #14 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ - rsbseq pc, r7, r8, lsl #18 │ │ │ │ - rsbeq r1, r1, r4, lsl #4 │ │ │ │ + rsbseq pc, r7, r8, lsr #17 │ │ │ │ + rsbeq r1, r1, r4, lsr #3 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r1, r0, ror ip │ │ │ │ + rsbeq r2, r1, r0, lsl ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254080 │ │ │ │ b 3f82d0 │ │ │ │ @@ -432233,15 +432233,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 3f83f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7fec │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 3f88e8 │ │ │ │ @@ -432317,17 +432317,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 9ae9fc │ │ │ │ + bl 9ae99c │ │ │ │ b 3f76a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d94 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9b9c │ │ │ │ ldr r2, [pc, #-928] @ 3f841c │ │ │ │ @@ -432356,15 +432356,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 3f8420 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7390 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f9890 │ │ │ │ ldr r3, [pc, #-864] @ 3f84e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -432401,15 +432401,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 3f842c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8854 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9924 │ │ │ │ ldr r3, [pc, #-1048] @ 3f84e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -432451,24 +432451,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 3f8440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7828 │ │ │ │ ldr r3, [pc, #-1432] @ 3f8444 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7688 │ │ │ │ @@ -432487,24 +432487,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 3f8448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7688 │ │ │ │ ldr r3, [pc, #-1572] @ 3f844c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432521,29 +432521,29 @@ │ │ │ │ beq 3f978c │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 3f8450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7900 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d468 │ │ │ │ + bl 70d408 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 3f7bf4 │ │ │ │ ldr r2, [pc, #-1728] @ 3f8454 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -432560,24 +432560,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 3f8458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a0c │ │ │ │ ldr r2, [pc, #-1848] @ 3f845c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -432593,37 +432593,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 3f8460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a60 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f9c18 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8c3c │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cbb0 │ │ │ │ + bl 70cb50 │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f8c5c │ │ │ │ @@ -432681,15 +432681,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 3f846c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 3f8470 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f8d64 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 425894 │ │ │ │ @@ -432700,15 +432700,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7576dc │ │ │ │ + bl 75767c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8da8 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fa8d4 │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -432789,18 +432789,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa704 │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b43d4 │ │ │ │ + bl 9b4374 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 3f8488 │ │ │ │ - bl 9d8ab8 │ │ │ │ + bl 9d8a58 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 3f848c │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3f8f34 │ │ │ │ @@ -432927,15 +432927,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 3f8498 │ │ │ │ ldr r0, [pc, #-3180] @ 3f849c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f90a0 │ │ │ │ ldr r3, [pc, #-3208] @ 3f84a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d64 │ │ │ │ @@ -432953,23 +432953,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 3f84a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7d64 │ │ │ │ ldr r3, [pc, #-3336] @ 3f84a8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 3f84e4 │ │ │ │ @@ -433005,15 +433005,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 3f84b4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7ecc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa084 │ │ │ │ @@ -433025,15 +433025,15 @@ │ │ │ │ beq 3f7e30 │ │ │ │ ldr r1, [pc, #-3544] @ 3f84b8 │ │ │ │ ldr r0, [pc, #-3544] @ 3f84bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7e30 │ │ │ │ ldr r3, [pc, #-3568] @ 3f84c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 3f84e4 │ │ │ │ @@ -433068,24 +433068,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 3f84cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8534 │ │ │ │ ldr r3, [pc, #-3760] @ 3f84d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 3f84e4 │ │ │ │ @@ -433112,15 +433112,15 @@ │ │ │ │ beq 3f7dc0 │ │ │ │ ldr r1, [pc, #-3860] @ 3f84d8 │ │ │ │ ldr r0, [pc, #-3860] @ 3f84dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7dc0 │ │ │ │ ldr r3, [pc, #-3884] @ 3f84e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 3f84e4 │ │ │ │ @@ -433140,25 +433140,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 3f84e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f755c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b60 │ │ │ │ ldr r3, [pc, #-4044] @ 3f84ec │ │ │ │ @@ -433169,21 +433169,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3fa4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7b60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7cdc │ │ │ │ ldr r3, [pc, #3988] @ 3fa4b0 │ │ │ │ @@ -433194,21 +433194,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3fa4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7cdc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7f04 │ │ │ │ ldr r3, [pc, #3888] @ 3fa4b0 │ │ │ │ @@ -433219,21 +433219,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3fa4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7f04 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c24 │ │ │ │ ldr r3, [pc, #3788] @ 3fa4b0 │ │ │ │ @@ -433244,21 +433244,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3fa4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7c24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f86e0 │ │ │ │ ldr r3, [pc, #3688] @ 3fa4b0 │ │ │ │ @@ -433269,21 +433269,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3fa4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f86e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c80 │ │ │ │ ldr r3, [pc, #3588] @ 3fa4b0 │ │ │ │ @@ -433294,21 +433294,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3fa4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7c80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8738 │ │ │ │ ldr r3, [pc, #3488] @ 3fa4b0 │ │ │ │ @@ -433320,32 +433320,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3fa4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8738 │ │ │ │ ldr r0, [pc, #3428] @ 3fa4cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7828 │ │ │ │ ldr r0, [pc, #3412] @ 3fa4d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7688 │ │ │ │ ldr r2, [pc, #3392] @ 3fa4d4 │ │ │ │ ldr r3, [pc, #3704] @ 3fa610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -433357,15 +433357,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3fa4dc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 3fa638 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -433384,34 +433384,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3fa4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f88b4 │ │ │ │ ldr r1, [pc, #3188] @ 3fa4e4 │ │ │ │ ldr r0, [pc, #3188] @ 3fa4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8854 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3fa4ec │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 3fa638 │ │ │ │ @@ -433431,24 +433431,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 3fa4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8848 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 3fa4f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 3fa638 │ │ │ │ @@ -433467,39 +433467,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 3fa4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8900 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 3f7bf4 │ │ │ │ ldr r0, [pc, #2880] @ 3fa4fc │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a60 │ │ │ │ ldr r0, [pc, #2856] @ 3fa500 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a0c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 3fa504 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433518,21 +433518,21 @@ │ │ │ │ beq 3fa868 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 3fa508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8684 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3fa9d0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3f7d94 │ │ │ │ @@ -433558,21 +433558,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 3fa510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #2544] @ 3fa514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -433592,21 +433592,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3fa518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9a80 │ │ │ │ ldr r3, [pc, #2424] @ 3fa51c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f87b4 │ │ │ │ @@ -433623,21 +433623,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3fa520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f87b4 │ │ │ │ ldr r2, [pc, #2308] @ 3fa524 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f8c14 │ │ │ │ @@ -433654,21 +433654,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3fa528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8c14 │ │ │ │ ldr r3, [pc, #2192] @ 3fa52c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9074 │ │ │ │ @@ -433686,21 +433686,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3fa530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9074 │ │ │ │ ldr r3, [pc, #2072] @ 3fa534 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8800 │ │ │ │ @@ -433716,30 +433716,30 @@ │ │ │ │ beq 3fa8c4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3fa538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8800 │ │ │ │ ldr r0, [pc, #1960] @ 3fa53c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7d64 │ │ │ │ ldr r0, [pc, #1944] @ 3fa540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7c80 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #1920] @ 3fa544 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433758,25 +433758,25 @@ │ │ │ │ beq 3faa6c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3fa548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #1780] @ 3fa54c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -433796,24 +433796,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3fa550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ ldr r1, [pc, #1652] @ 3fa554 │ │ │ │ ldr r2, [pc, #1836] @ 3fa610 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -433821,27 +433821,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3f90d8 │ │ │ │ ldr r0, [pc, #1620] @ 3fa558 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #1600] @ 3fa55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7c24 │ │ │ │ ldr r0, [pc, #1588] @ 3fa560 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f755c │ │ │ │ ldr r2, [pc, #1556] @ 3fa564 │ │ │ │ ldr r3, [pc, #1724] @ 3fa610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433851,46 +433851,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3fa568 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2f0c │ │ │ │ + b 9a2eac │ │ │ │ ldr r0, [pc, #1496] @ 3fa56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7cdc │ │ │ │ ldr r0, [pc, #1484] @ 3fa570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f86e0 │ │ │ │ ldr r0, [pc, #1472] @ 3fa574 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8534 │ │ │ │ ldr r0, [pc, #1452] @ 3fa578 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7dec │ │ │ │ ldr r0, [pc, #1428] @ 3fa57c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7dec │ │ │ │ ldr r0, [pc, #1404] @ 3fa580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7f04 │ │ │ │ ldr r2, [pc, #1392] @ 3fa584 │ │ │ │ ldr r3, [pc, #1528] @ 3fa610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433900,15 +433900,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3fa588 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f9f08 │ │ │ │ ldr r0, [pc, #1344] @ 3fa58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f7b60 │ │ │ │ ldr r2, [pc, #1332] @ 3fa590 │ │ │ │ ldr r3, [pc, #1456] @ 3fa610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433939,30 +433939,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3fa59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f927c │ │ │ │ ldr r1, [pc, #1168] @ 3fa5a0 │ │ │ │ ldr r0, [pc, #1168] @ 3fa5a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f90a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3fa5a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 3fa638 │ │ │ │ @@ -433981,22 +433981,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3fa5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f90f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3fa598 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 3fa638 │ │ │ │ @@ -434015,27 +434015,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3fa5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f93d8 │ │ │ │ ldr r0, [pc, #884] @ 3fa5b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8738 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3fa5b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 3fa638 │ │ │ │ @@ -434054,22 +434054,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3fa5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9094 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #724] @ 3fa5c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434088,22 +434088,22 @@ │ │ │ │ beq 3faa48 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3fa5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 254080 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -434136,22 +434136,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3fa5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #412] @ 3fa5d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434171,140 +434171,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3fa5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ - rsbeq r2, r1, r0, lsl #22 │ │ │ │ - ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00612894 │ │ │ │ - strdeq r2, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r2, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r1, r4, ror #10 │ │ │ │ - rsbeq r2, r1, r0, lsl #12 │ │ │ │ rsbeq r2, r1, r0, lsr #21 │ │ │ │ - rsbeq r3, r1, r0, lsl #4 │ │ │ │ - rsbeq r2, r1, ip, lsr #29 │ │ │ │ + ldrdeq r2, [r0], -r8 │ │ │ │ + rsbeq r2, r1, r4, lsr r8 │ │ │ │ + @ instruction: 0x00612490 │ │ │ │ + rsbeq r2, r1, r0, ror r8 │ │ │ │ + rsbeq r2, r1, r4, lsl #10 │ │ │ │ + rsbeq r2, r1, r0, lsr #11 │ │ │ │ + rsbeq r2, r1, r0, asr #20 │ │ │ │ + rsbeq r3, r1, r0, lsr #3 │ │ │ │ + rsbeq r2, r1, ip, asr #28 │ │ │ │ umulleq r1, fp, r0, r6 │ │ │ │ - @ instruction: 0x0061029c │ │ │ │ + rsbeq r0, r1, ip, lsr r2 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - rsbeq r2, r1, r8, lsl #24 │ │ │ │ - rsbseq pc, r7, r4, lsl #9 │ │ │ │ - rsbeq r3, r1, r4, lsr #32 │ │ │ │ + rsbeq r2, r1, r8, lsr #23 │ │ │ │ + rsbseq pc, r7, r4, lsr #8 │ │ │ │ + rsbeq r2, r1, r4, asr #31 │ │ │ │ andeq r1, r0, r4, lsl #14 │ │ │ │ - rsbeq r2, r1, ip, lsl #29 │ │ │ │ + rsbeq r2, r1, ip, lsr #28 │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - rsbeq r1, r1, r4, lsr sl │ │ │ │ - rsbeq r0, r1, r4, lsl #17 │ │ │ │ - rsbeq r0, r1, r0, ror r9 │ │ │ │ + ldrdeq r1, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r1, r4, lsr #16 │ │ │ │ + rsbeq r0, r1, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ - rsbeq r1, r1, ip, asr #21 │ │ │ │ + rsbeq r1, r1, ip, ror #20 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - rsbeq r0, r1, r4, asr lr │ │ │ │ + strdeq r0, [r1], #-212 @ 0xffffff2c @ │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x0061169c │ │ │ │ + rsbeq r1, r1, ip, lsr r6 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq r1, r1, r8, asr #14 │ │ │ │ + rsbeq r1, r1, r8, ror #13 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq r0, r1, r8, lsr #22 │ │ │ │ + rsbeq r0, r1, r8, asr #21 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ - strheq r1, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, r1, r0, asr r5 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ - @ instruction: 0x00610a9c │ │ │ │ - ldrdeq r0, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r1, r1, r0, lsr #31 │ │ │ │ + rsbeq r0, r1, ip, lsr sl │ │ │ │ + rsbeq r0, r1, ip, ror r9 │ │ │ │ + rsbeq r1, r1, r0, asr #30 │ │ │ │ andeq r4, r0, r0, lsl #29 │ │ │ │ - ldrdeq r0, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r1, r0, ror sp │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r0, r1, r0, lsr ip │ │ │ │ + ldrdeq r0, [r1], #-176 @ 0xffffff50 @ │ │ │ │ addeq r0, fp, r4, asr #30 │ │ │ │ - rsbeq r1, r1, r8, ror r8 │ │ │ │ - rsbeq r2, r1, r4, lsr r0 │ │ │ │ - rsbeq r2, r1, r8, lsr #4 │ │ │ │ + rsbeq r1, r1, r8, lsl r8 │ │ │ │ + ldrdeq r1, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, r1, r8, asr #3 │ │ │ │ ldrdeq r0, [fp], r4 │ │ │ │ - ldrdeq r1, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - strheq r1, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r1, r4, lsr #25 │ │ │ │ - ldrdeq r1, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r0, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r0, r1, r4, ror #13 │ │ │ │ - rsbeq r1, r1, ip, lsl fp │ │ │ │ + rsbeq r1, r1, r8, ror sl │ │ │ │ + rsbeq r1, r1, r8, asr lr │ │ │ │ + rsbeq r1, r1, r4, asr #24 │ │ │ │ + rsbeq r1, r1, r8, ror r9 │ │ │ │ + rsbeq r0, r1, r8, ror r5 │ │ │ │ + rsbeq r0, r1, r4, lsl #13 │ │ │ │ + strheq r1, [r1], #-172 @ 0xffffff54 @ │ │ │ │ addeq r0, fp, r0, lsl lr │ │ │ │ - ldrdeq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r1, ip │ │ │ │ + rsbeq r1, r1, ip, ror r7 │ │ │ │ + rsbeq r1, r1, ip, lsr #31 │ │ │ │ addeq r0, fp, r8, asr #27 │ │ │ │ - rsbeq r1, r1, r4, asr r8 │ │ │ │ + strdeq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, r0, lsl #23 │ │ │ │ - rsbeq r0, r1, r4, lsl #6 │ │ │ │ - rsbseq lr, r7, r4, ror #23 │ │ │ │ - ldrdeq r2, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r0, r1, r4, lsr #5 │ │ │ │ + rsbseq lr, r7, r4, lsl #23 │ │ │ │ + rsbeq r2, r1, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r2, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r0, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r1, r8, lsl r0 │ │ │ │ + rsbeq r2, r1, r0, asr r4 │ │ │ │ + rsbeq r0, r1, r4, ror r1 │ │ │ │ + strheq r1, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ - rsbeq r2, r1, ip, asr #32 │ │ │ │ + rsbeq r1, r1, ip, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbeq r0, r1, r0, asr #19 │ │ │ │ + rsbeq r0, r1, r0, ror #18 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - rsbeq r0, r1, r0, asr #21 │ │ │ │ + rsbeq r0, r1, r0, ror #20 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ - rsbeq r0, r1, r8, lsr r9 │ │ │ │ + ldrdeq r0, [r1], #-136 @ 0xffffff78 @ │ │ │ │ andeq r4, r0, ip, asr #15 │ │ │ │ - rsbeq r0, r1, r4, asr #19 │ │ │ │ + rsbeq r0, r1, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r1, r8, lsr #20 │ │ │ │ + rsbeq r0, r1, r8, asr #19 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbeq r0, r1, r8, asr #15 │ │ │ │ - rsbeq r0, r1, r0, lsl #23 │ │ │ │ - rsbeq r0, r1, r4, ror #21 │ │ │ │ - rsbeq r0, r1, r4, lsl ip │ │ │ │ - rsbeq r1, r1, r0, ror #31 │ │ │ │ - @ instruction: 0x0060ff90 │ │ │ │ - rsbeq r0, r1, r8, lsr #26 │ │ │ │ - rsbeq r1, r1, ip, ror #24 │ │ │ │ + rsbeq r0, r1, r8, ror #14 │ │ │ │ + rsbeq r0, r1, r0, lsr #22 │ │ │ │ + rsbeq r0, r1, r4, lsl #21 │ │ │ │ + strheq r0, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r1, r0, lsl #31 │ │ │ │ + rsbeq pc, r0, r0, lsr pc @ │ │ │ │ + rsbeq r0, r1, r8, asr #25 │ │ │ │ + rsbeq r1, r1, ip, lsl #24 │ │ │ │ umulleq r0, fp, r0, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r1, ip, lsl #28 │ │ │ │ - @ instruction: 0x0060ff98 │ │ │ │ + rsbeq r0, r1, ip, lsr #27 │ │ │ │ + rsbeq pc, r0, r8, lsr pc @ │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ - rsbeq pc, r0, r8, lsr #30 │ │ │ │ - rsbeq r1, r1, r8, lsl #20 │ │ │ │ - rsbeq pc, r0, r4, ror #30 │ │ │ │ - rsbeq pc, r0, r4, asr #21 │ │ │ │ - @ instruction: 0x00610594 │ │ │ │ + rsbeq pc, r0, r8, asr #29 │ │ │ │ + rsbeq r1, r1, r8, lsr #19 │ │ │ │ + rsbeq pc, r0, r4, lsl #30 │ │ │ │ + rsbeq pc, r0, r4, ror #20 │ │ │ │ + rsbeq r0, r1, r4, lsr r5 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq pc, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r0, r1, ip, lsr #6 │ │ │ │ - rsbeq r0, r1, ip, lsr r0 │ │ │ │ - rsbeq r0, r1, ip, lsl r2 │ │ │ │ - rsbeq pc, r0, r4, asr #30 │ │ │ │ - rsbseq lr, r7, r8, asr r2 │ │ │ │ - strheq ip, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x0060ff90 │ │ │ │ + rsbeq r0, r1, ip, asr #5 │ │ │ │ + ldrdeq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r0, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r0, r4, ror #29 │ │ │ │ + ldrsheq lr, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq ip, r0, r8, asr sp │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r0, r1, r8, ror r6 │ │ │ │ - rsbeq r0, r1, r4, lsl #7 │ │ │ │ - rsbeq r0, r1, r4, lsl #14 │ │ │ │ - rsbeq pc, r0, r0, ror r9 @ │ │ │ │ - strheq r1, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, r1, r4, asr r7 │ │ │ │ - rsbeq r0, r1, ip, asr #32 │ │ │ │ - rsbeq r0, r1, r0, lsl #10 │ │ │ │ + rsbeq r0, r1, r8, lsl r6 │ │ │ │ + rsbeq r0, r1, r4, lsr #6 │ │ │ │ + rsbeq r0, r1, r4, lsr #13 │ │ │ │ + rsbeq pc, r0, r0, lsl r9 @ │ │ │ │ + rsbeq r1, r1, r8, asr fp │ │ │ │ + strdeq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r0, ip, ror #31 │ │ │ │ + rsbeq r0, r1, r0, lsr #9 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #-188] @ 3fa5d8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -434322,21 +434322,21 @@ │ │ │ │ beq 3faabc │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 3fa5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f9b10 │ │ │ │ ldr r3, [pc, #-300] @ 3fa5e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8edc │ │ │ │ @@ -434353,24 +434353,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 3fa5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2f0c │ │ │ │ + bl 9a2eac │ │ │ │ b 3f8edc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a80 │ │ │ │ ldr r3, [pc, #-440] @ 3fa5e8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434390,69 +434390,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547ac <__gettimeofday64@plt> │ │ │ │ - bl 9902f4 │ │ │ │ + bl 990294 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 3fa5ec